KR910002444Y1 - Circuits for combining tv and vcr - Google Patents

Circuits for combining tv and vcr Download PDF

Info

Publication number
KR910002444Y1
KR910002444Y1 KR2019870011003U KR870011003U KR910002444Y1 KR 910002444 Y1 KR910002444 Y1 KR 910002444Y1 KR 2019870011003 U KR2019870011003 U KR 2019870011003U KR 870011003 U KR870011003 U KR 870011003U KR 910002444 Y1 KR910002444 Y1 KR 910002444Y1
Authority
KR
South Korea
Prior art keywords
jack
buf
buffer
audio
video
Prior art date
Application number
KR2019870011003U
Other languages
Korean (ko)
Other versions
KR890003533U (en
Inventor
조병혁
Original Assignee
삼성전자 주식회사
안시환
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자 주식회사, 안시환 filed Critical 삼성전자 주식회사
Priority to KR2019870011003U priority Critical patent/KR910002444Y1/en
Publication of KR890003533U publication Critical patent/KR890003533U/en
Application granted granted Critical
Publication of KR910002444Y1 publication Critical patent/KR910002444Y1/en

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/50Tuning indicators; Automatic tuning control
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/76Television signal recording

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Signal Processing Not Specific To The Method Of Recording And Reproducing (AREA)

Abstract

내용 없음.No content.

Description

TVCR의 튜너회로TVCR tuner circuit

제1도는 본 고안 TVCR의 튜너회로의 회로도.1 is a circuit diagram of a tuner circuit of the present invention TVCR.

* 도면의 주요부분에 대한 부호의 설명* Explanation of symbols for main parts of the drawings

VIF : 비디오중간주파 AIF : 오디오중간주파VIF: Video Intermediate Frequency AIF: Audio Intermediate Frequency

V-IN-Jack : 비디오 입력짹 A-OUT-Jack : 오디오 출력짹V-IN-Jack: Video input tweet A-OUT-Jack: Audio output tweet

Buf1∼Buf4: 버퍼 MONI : 모니터Buf 1 to Buf 4 : Buffer MONI: Monitor

SP : 스피커 A-H : 오디오헤드SP: Speaker A-H: Audio Head

V-H1 : 비디오헤드 R1∼R5: 저항V-H1: Video head R 1 to R 5 : Resistance

TR1∼TR2: 트랜지스터 가 : 비디오신호처리회로TR 1 to TR 2 : transistor A: video signal processing circuit

나 : 오디오신호처리회로 Pre-Amp : 프리앰프B: Audio signal processing circuit Pre-Amp: Preamplifier

FF : 플립플롭 다 : 리세트회로FF: flip-flop C: reset circuit

본고안은 TVCR(TV+VTR)을 보면서 외부신호(또다른 VTR)를 녹화를 할수 있는 TVCR의 튜너회로에 관한 것이다.This paper relates to a tuner circuit of a TVCR capable of recording an external signal (another VTR) while watching a TVCR (TV + VTR).

종래의 TVCR에 있어서는 튜너가 한개이기 때문에 TV를 보면서 TV신호이의의 다른 외부신호(또다른 VTR)를 녹화하고 싶어도 녹화를 할 수 없고 외부신호(또다른 VTR)를 TVCR의 VTR로 녹화를 하면서도 TV를 볼 수 없는 문제점을 가지고 있었다.In conventional TVCRs, since there is only one tuner, you cannot record even if you want to record another external signal (another VTR) of the TV signal while watching the TV. I could not see the problem.

본 고안은 상기와같은 문제점을 해결하기위하여 TVCR의 튜너에 버퍼와 플립플롭을 부가하여 TV를 보면서 외부신호(또다른 VTR)를 녹화할수 있게 한 것으로, 이하 첨부된 도면에 의하여 본 고안을 상세히 설명하면 다음과 같다.The present invention is to solve the above problems by adding a buffer and flip-flop to the tuner of the TVCR to record an external signal (another VTR) while watching TV, the present invention will be described in detail with reference to the accompanying drawings. Is as follows.

안테나(ANT)로부터 입력되는 신호는 튜너(TUNER)를 통하여 비디오 중간주파(VIF)와 오디오중간주파(AIF)로 분리되고, 비디오중간주파(VIF)의 출력은 비디오입력젝(V-IN-Jack)에 연결하하면서 버퍼(Buf1)를 통하여 모니터(MONI)에 연결하고, 상기 오디오중간주파(AIF)의 출력은 오디오입력짹(A-IN-Jack)에 연결하면서 버퍼(Buf3)를 통하여 스피커(SP)에 연결하며 비디오헤드(V-H)는 프리앰프(pre-Amp)와 비디오신호처리회로(가) 및 저항(R1)을 통하여 상기 비디오입력짹(V-IN-Jack)에 연결함과 아울러 저항(R2)을 통하여 비디오출력짹(V-OUT-Jack)에 연결하면서 직접버퍼(Buf2)를 통하여 상기모니터(MONI)에 연결하고, 상기 오디오헤드(A-H)는 오디오신호 처리회로(나)를 경유한 후 상기 오디오입력짹(A-IN-Jack)에 저항(R3)을 거쳐 연결함과 아울러 저항(R4)를 거쳐 오디오출력짹(A-OUT-Jack) 및 버퍼(Buf4)를 통하여 스피커(SP)에 연결한 TVCR의 튜너회로에 있어서, 플립플롭(FF)의 입력단자(T)에는 전원전압(B)과 저항(R5)으로 연결된 스위치(SW)를 연결하면서 리세트단자(R)에는 리세트회로(다)를 연결하고, 그의 출력단자(Q)는 콜렉터단자가 전원전압(B)과 연결된 트랜지스터(TR1)의 베이스단자에 연결하고 그의 에미터단자는 상기 버퍼(Buf1) 및 버퍼(Buf3)의 인에이블단자에 연걸하며, 상기 플립플롭(FF)의 출력단자(Q)는 콜렉터단자가 전원전압(B)과 연결된 트랜지스터(TR2)의 베이스단자에 연결하고 그의 에미터단자는 상기 버퍼(Buf2) 및 버퍼(Buf4)의 인에이블단자에 연결하여서 된 것으로, 상기와같이 구성된 본 고안의 작용효과를 설명하면 다음과 같다.The signal input from the antenna ANT is divided into a video intermediate frequency (VIF) and an audio intermediate frequency (AIF) through a tuner, and the output of the video intermediate frequency (VIF) is a video input jack (V-IN-Jack). Is connected to the monitor MOI through the buffer Buf 1 , and the output of the audio intermediate frequency AIF is connected to the audio input jack A-IN-Jack and through the buffer Buf 3 . The video head VH is connected to the speaker SP, and the video head VH is connected to the video input V-IN-Jack through a pre-amp, a video signal processing circuit A, and a resistor R 1 . In addition, the resistor R 2 is connected to the video output jack V-OUT-Jack, and is connected to the monitor MONI through a direct buffer Buf 2 , and the audio head AH is an audio signal processing circuit. Via (B), connect the audio input jack (A-IN-Jack) via a resistor (R 3 ), and also through the resistor (R 4 ), an audio output jack (A-OUT-Jack). And a tuner circuit of the TVCR connected to the speaker SP through the buffer Buf 4 , wherein a switch connected to an input terminal T of the flip-flop FF by a power supply voltage B + and a resistor R 5 ( While connecting SW, a reset circuit (C) is connected to the reset terminal (R), and its output terminal (Q) is connected to the base terminal of the transistor (TR 1 ) in which the collector terminal is connected to the power supply voltage (B + ). And its emitter terminal is connected to the enable terminal of the buffer (Buf 1 ) and buffer (Buf 3 ), the output terminal (Q) of the flip-flop (FF) is connected to the collector terminal is connected to the power supply voltage (B + ) It is connected to the base terminal of the transistor (TR 2 ) and its emitter terminal is connected to the enable terminal of the buffer (Buf 2 ) and the buffer (Buf 4 ), explaining the operation and effect of the present invention configured as described above As follows.

안테나(ANT)로 부터 입력된 신호는 튜너(TUNER)를 통하여 비디오신호와 오디오 신호로 분리되어 비디오중간주파(VIF) 및 오디오중간주파(AIF)를 거쳐 비디오신호및 오디오신호로 각각 출력되어 버퍼(Buf1), 버퍼(Buf3)에 입력된다.The signal input from the antenna ANT is divided into a video signal and an audio signal through a tuner, and is output as a video signal and an audio signal through a video intermediate frequency (VIF) and an audio intermediate frequency (AIF), respectively. Buf 1 ) is input to the buffer Buf 3 .

이때 비디오입력짹(V-IN-Jack)과 오디오입력짹(A-OUT-Jack)에 짹이 곶혀있지 않을 경우 상기 비디오신호와 오디오신호는 비디오입력짹(V-IN-Jack) 오디오입력짹(A-OUT-Jack) 및 비디오신호처리회로(가) 오디오신호처리회로(나)를 각각 통하여 버퍼(Buf2) 버퍼(Buf4)에 입력된다.At this time, if the tweet is not closed in the V-IN-Jack and the A-OUT-Jack, the video signal and the audio signal are the V-IN-Jack audio input tweet (V-IN-Jack). The A-OUT-Jack and the video signal processing circuit are input to the buffer Buf 2 buffer Buf 4 through the audio signal processing circuit B, respectively.

이때 플립플롭(FF)의 리세트단자(R)에는 전원을 온 할 때 리세트회로(다)로부터 리세트신호를 인가받게 되어 플립플롭(FF)의 출력단자(Q)에서는 하이신호를 출력하게 된다.At this time, when the power is turned on, the reset terminal R of the flip-flop FF receives a reset signal from the reset circuit C. The output terminal Q of the flip-flop FF outputs a high signal. do.

따라서 이 출력신호는 트랜지스터(TR2)의 베이스단자에 인가되게 되므로 트랜지스터(TR2)는 온 되기 되어 전원전압(B)이 콜렉터단자 및 에미터단자를 통하여 버퍼(Buf2)와 버퍼(Buf4)에 입력되었던 비디오신호 및 오디오신호는 모니터(MONI) 및 스피커(SP)를 통하여 디스플레이 및 출력되게 되는 것이다.Therefore, the output signal transistor (TR 2), because of the so applied to the base terminal of the transistor (TR 2) is to be on the buffer the supply voltage (B +) through the collector terminal and the emitter terminal (Buf 2) and buffer (Buf The video signal and the audio signal input to 4 ) are displayed and output through the monitor MONI and the speaker SP.

그리고 버퍼(Buf1) 버퍼(Buf2)와 버퍼(Buf3), (Buf4)는 상기 비디오 중간주파(VIF)와 오디오중간주파(AIF)로부터 직접신호를 받으므로 버퍼(Buf2), 버퍼(Buf4) 또는 버퍼(Buf1), (Buf3) 어느것이 동작을 하더라도 좋다.And a buffer (Buf 1) buffer (Buf 2) and buffer (Buf 3), (Buf 4 ) will therefore receive a signal directly from the video intermediate frequency (VIF) and the audio intermediate frequency (AIF) buffer (Buf 2), buffer (Buf 4 ), buffer (Buf 1 ), or (Buf 3 ) may work.

한편 비디오입력짹(V-IN-Jack)과 오디오입력짹(A-OUT-Jack)에 짹이 꽂혀있을 경우 상기 튜너(Tuner)로부터 비디오신호 및 오디오신호는 상기 비디오중간주파수(VIF) 및 오디오중간주파(AIF)를 통하여 버퍼(Buf1)의 버퍼(Buf3)으로 직접 인가되지만 비디오입력짹(V-IN-Jack)과 오디오입력짹(A-OUT-Jack)에 꽂혀있기 때문에 신호는 오프되게 된다.On the other hand, when the tweeter is plugged into the V-IN-Jack and the A-OUT-Jack, the video signal and the audio signal from the tuner are the video intermediate frequency (VIF) and the audio intermediate. It is applied directly to the buffer (Buf 3 ) of the buffer (Buf 1 ) through the frequency (AIF), but the signal is turned off because it is plugged into the video input (V-IN-Jack) and audio input (A-OUT-Jack). do.

그리고 외부비디오 및 오디오 신호는 비디오 입력짹(V-IN-Jack), 오디오 입력짹(A-OUT-Jack) 및 비디오신호처리회로(가)와 오디오신호처리회로(나)를 통하여 버퍼(Buf2)와 버퍼(Buf4)에 각각 입력되게 된다.And the buffer via the external video and audio signals to the video input jack (V-IN-Jack), audio input jack (A-OUT-Jack) and video signal processing circuit (A) and the audio signal processing circuit (B) (Buf 2 ) And the buffer (Buf 4 ), respectively.

따라서 초기상태에서는 플립플롭(FF)의 출력단자(Q)로부터 하이신호가 출력되게 되므로 트랜지스터(TR2)는 온되게 되어 버퍼(Buf2), 버퍼(Buf4)에 전원전압(B)을 인에이블신호로 공급하게 되고 상기 비디오신호 및 오디오신호를 그대로 출력하게 되는데 이때 스위치(SW)를 한 번 눌러주게되면 플립플롭(FF)의 출력은 바뀌게 되어 출력단자(Q)에서는 로우신호가 출력단자(Q)에서는 하이신호가 출력되게 되므로 트랜지스터(TR1)는 온되고 반면에 트랜지스터(TR1)는 오프가 되게되어 버퍼(Buf2), 버퍼(Buf4)는 디스에이블(disable)되면서, 버퍼(Buf1) 버퍼(Buf3)는 인에이블되어 출력이 바뀌게된다.Therefore, in the initial state, since the high signal is output from the output terminal Q of the flip-flop FF, the transistor TR 2 is turned on to supply the power supply voltage B + to the buffer Buf 2 and the buffer Buf 4 . The signal is supplied as an enable signal and the video signal and the audio signal are output as they are. At this time, when the switch SW is pressed once, the output of the flip-flop FF is changed so that the low signal is output at the output terminal Q. In Q, the high signal is output, so that the transistor TR 1 is turned on while the transistor TR 1 is turned off so that the buffer Buf 2 and the buffer Buf 4 are disabled. (Buf 1 ) The buffer (Buf 3 ) is enabled and the output changes.

따라서 비디오입력짹(V-IN-Jack)과 오디오입력짹(A-OUT-Jack)에 외부비디오 및 오디오짹이 꽂혀있으면 비디오 출력짹(V-OUT-Jack)과 오디오 출력짹(A-OUT-Jack)으로 외부비디오 신호와 오디오신호가 출력되게 되고 외부비디오 및 오디오짹이 꽂혀있지 않으면 버퍼(Buf1)와 버퍼(Buf3)에 인가된 오디오신호 및 비디오신호가 출력되게 되는 것이다.Therefore, if the external video and audio tweeter are inserted into the V-IN-Jack and the audio input tweeter (A-OUT-Jack), the video output tweeter (V-OUT-Jack) and the audio output tweeter (A-OUT-Jack). Jack) outputs the external video signal and the audio signal, and if the external video and the audio jack are not plugged in, the audio signal and the video signal applied to the buffer Buf 1 and the buffer Buf 3 are output.

따라서 버퍼(Buf1), (Buf3)는 인에이블상태, 버퍼(Buf2, Buf4)는 디스에이블상태가 되도록 하면 비디오출력짹(V-OUT-Jack)과 오디오출력짹(A-OUT-Jack)을 통한 출력과 모니터(MONI)와 스피커(SP)를 통한 출력을 각각 다르게 할 수 있는것이다.Therefore, if the buffers (Buf 1 ) and (Buf 3 ) are enabled and the buffers (Buf 2 and Buf 4 ) are disabled, the video output jack (V-OUT-Jack) and the audio output jack (A-OUT- The output through Jack) and the output through Monitor (MONI) and Speaker (SP) can be different.

이상에서 설명한 바와같이 본 고안은 입력되는 비디오와 오디오 신호 및 외부 비디오와 오디오 신호를 플립플롭 및 버퍼를 이용하여 분리출력할 수 있기 때문에 TV를 보면서 TVCR의 VTR을 이용하여 녹화할 수 있고 외부신호를 TVCR의 VTR에 녹화하면서 TV를 볼 수 있는 효과가 있는 것이다.As described above, the present invention can separately output the input video and audio signals and the external video and audio signals using flip-flops and buffers, so that the user can record using the TVCR's VTR while watching TV, The effect is that you can watch TV while recording on the TVCR's VTR.

Claims (1)

튜너(TUNER)를 경유한 비디오중간주파(VIF) 및 오디오중간주파(AIF)의 출력은 각각 비디오입력짹(V-IN-Jack)과 버퍼(Buf1) 및 오디오입력짹(A-OUT-Jack)과 버퍼(Buf3)로 입력되도록하면서 상기 비디오입력짹(V-IN-Jack) 및 오디오입력짹(A-OUT-Jack)에 각각 연결된 비디오신호 처리회로(가) 및 오디오 신호처리회로(나)는 각각 비디오출력짹(V-OUT-Jack)과 버퍼(buf2) 및 오디오출력짹(A-OUT-Jack)과 버퍼(Buf4) 입력되도록 한 TVCR의 튜너 회로에 있어서, 전원전압(B)이 저항(R5) 및 스위치(SW)를 거쳐 입력단(T)에 인가되면서 리세트단자(R)에는 리세트회로(다)가 연결된 플립풀롭(FF)의 출력단(Q)(Q)은 각각 트랜지스터(TR1)(TR2)의 베이스단자에 연결하고, 콜렉터단자로 전원전압(B)이 인가되는 두 트랜지스터(TR1), (TR2)의 에미터 단자는 각각 버퍼(Buf 1 , Buf3),(Buf2, Buf4)의 인에이블 단자에 연결하여 구성됨을 특징으로하는 TVCR의 튜너회로.The output of the video intermediate frequency (VIF) and audio intermediate frequency (AIF) via the TUNER is the video input jack (V-IN-Jack), buffer (Buf 1 ) and audio input jack (A-OUT-Jack), respectively. And a video signal processing circuit (A) and an audio signal processing circuit (B) connected to the video input jack (V-IN-Jack) and the audio input jack (A-OUT-Jack) while being input to the buffer (Buf 3 ). In the tuner circuit of the TVCR which is connected to the video output jack (V-OUT-Jack) and the buffer (buf 2 ), and the audio output jack (A-OUT-Jack) and the buffer (Buf 4 ), respectively, the power supply voltage (B) + Is applied to the input terminal T via the resistor R 5 and the switch SW, and the output terminal Q of the flip-flop FF connected to the reset terminal R is connected to the reset terminal R. each transistor (TR 1) (TR 2) two transistor emitter terminal of the (TR 1), (TR 2 ) which is connected to the base terminal and the supply voltage (B +) is applied to the collector terminal of each buffer (Buf 1, of Buf 3), (Buf 2, Buf 4) TVCR the tuner circuit, characterized by configured to connect to the enable terminal.
KR2019870011003U 1987-07-06 1987-07-06 Circuits for combining tv and vcr KR910002444Y1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019870011003U KR910002444Y1 (en) 1987-07-06 1987-07-06 Circuits for combining tv and vcr

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019870011003U KR910002444Y1 (en) 1987-07-06 1987-07-06 Circuits for combining tv and vcr

Publications (2)

Publication Number Publication Date
KR890003533U KR890003533U (en) 1989-04-13
KR910002444Y1 true KR910002444Y1 (en) 1991-04-20

Family

ID=19264958

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019870011003U KR910002444Y1 (en) 1987-07-06 1987-07-06 Circuits for combining tv and vcr

Country Status (1)

Country Link
KR (1) KR910002444Y1 (en)

Also Published As

Publication number Publication date
KR890003533U (en) 1989-04-13

Similar Documents

Publication Publication Date Title
KR900019002A (en) Combination circuit
KR910002444Y1 (en) Circuits for combining tv and vcr
JPS59122188A (en) Video input terminal circuit
KR940006302Y1 (en) Vcr switching circuit
KR910000086Y1 (en) Sound muting device
JP3503747B2 (en) TV video signal receiver
JPH067629Y2 (en) Sync detection circuit by pulse width
KR940002756Y1 (en) Squelch circuit
JPH067654Y2 (en) Color display device
KR870002269Y1 (en) Image signal automatic selection circuit of vtr
KR870001155Y1 (en) Voice signal recording circuit using a false image synchronizing signal
KR910000067B1 (en) Audio and video noise processing circuit of video tape recorder
KR940003918Y1 (en) Reproducing signal surpressing circuit of vcr for tv mode
KR910003092Y1 (en) Signal selecting circuit of dual system
JPS6147473B2 (en)
KR880000816Y1 (en) Television broadcasting signal and vtr reproducing signal modulating circuit
KR870001477Y1 (en) Continuous correction circuit of video signal
KR910004603Y1 (en) Amplication and compensation of tv-video signal
KR0133433Y1 (en) Mute control circuit
JPH08265658A (en) Video/audio output circuit
JPS6031334Y2 (en) High frequency signal switching device
KR930001005Y1 (en) Signal change circuit for vcr set containing monitor and vcr
KR920008562Y1 (en) Audio muting circuit of vcr
JPS63127615A (en) Signal switching circuit
JPH079272Y2 (en) Video player

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 19961231

Year of fee payment: 7

LAPS Lapse due to unpaid annual fee