KR910001577Y1 - Mode control circuit - Google Patents

Mode control circuit Download PDF

Info

Publication number
KR910001577Y1
KR910001577Y1 KR2019860009177U KR860009177U KR910001577Y1 KR 910001577 Y1 KR910001577 Y1 KR 910001577Y1 KR 2019860009177 U KR2019860009177 U KR 2019860009177U KR 860009177 U KR860009177 U KR 860009177U KR 910001577 Y1 KR910001577 Y1 KR 910001577Y1
Authority
KR
South Korea
Prior art keywords
gate
output
flop
flip
transistor
Prior art date
Application number
KR2019860009177U
Other languages
Korean (ko)
Other versions
KR880001512U (en
Inventor
한홍수
Original Assignee
삼성전자 주식회사
한형수
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자 주식회사, 한형수 filed Critical 삼성전자 주식회사
Priority to KR2019860009177U priority Critical patent/KR910001577Y1/en
Publication of KR880001512U publication Critical patent/KR880001512U/en
Application granted granted Critical
Publication of KR910001577Y1 publication Critical patent/KR910001577Y1/en

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/20Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits characterised by logic function, e.g. AND, OR, NOR, NOT circuits

Abstract

내용 없음.No content.

Description

모우드 콘트롤 회로Mode control circuit

제 1 도는 본 고안의 회로도.1 is a circuit diagram of the present invention.

제 2 도는 본 고안의 각부파형도.2 is an angle waveform diagram of the present invention.

* 도면의 주요부분에 대한 부호의 설명* Explanation of symbols for main parts of the drawings

1 : 리모콘 송신부 2 : 리모콘 수신부1: remote control transmitter 2: remote control receiver

3 : 마이콤 검파부 4 : 신호 처리부3: micom detector 4: signal processor

5 : 반전부 7 : 표시부5: inversion unit 7: display unit

6 : 반전증폭부 Q1∼Q3: 트랜지스터6: inverted amplifier Q 1 to Q 3 : transistor

R1∼R11: 저항 C1∼C4: 콘덴서R 1 to R 11 : resistance C 1 to C 4 : condenser

LED1,LED2: 발광다이오드 OP1: 오피앰프LED 1 , LED 2 : Light emitting diode OP 1 : Op amp

OR1: 오아게이트 NO : 노아게이트OR 1 : Oagate NO: Noagate

FF1: 플립플롭FF 1 : flip flop

본 고안은 리모콘 텔레비젼에 있어서 보다 신뢰성 높은 모우드 전환 회로를 제공하고자 한 모우드 콘트롤 회로에 관한 것이다.The present invention relates to a mode control circuit for providing a more reliable mode switching circuit in a remote control television.

종래의 리모콘 텔레비젼에서는 파우어 "온""오프"시 등 모우드를 전환 시킬때 발광다이오드의 에터 동작이 자주 나타나게 되어 사용자로 하여금 불안한 마음을 갖게되고 또한 제품에 대한 신뢰성을 상실하게 되며 소비전력이 높아 사용상 문제점이 있는 것이었다.In the conventional remote control TV, when the mode is switched, such as when the power is turned “on” and “off”, the ether operation of the light emitting diode is frequently displayed, which makes the user uneasy and loses the reliability of the product and the high power consumption. There was a problem.

본 고안은 이와같은 점을 감안하어 플립플롭과 논리 소자로써 저 소비 전력의 콘트롤 회로를 구성하여 발광다이오드의 에러를 줄여 모우드 전환 회로의 신뢰감을 줄 수 있도록 한 모우드 콘트롤 회로로써 리모콘 송수신부의 출력이 반전부와 반전 증폭부를 통하여 플립플롭에 인가되므르써 표시부를 제어해 줌과 동시에 오아게이트와 노아게이트를 통하여 신호 처리부를 제어해 주도록 구성한 것이다.In view of the above, the present invention has a low power consumption control circuit using a flip-flop and a logic element, which reduces the error of the light emitting diode, thereby giving a confidence of the mode switching circuit. It is configured to control the display by controlling the display unit by being applied to the flip-flop through the whole and the inverting amplification unit and at the same time controlling the signal processing unit through the oragate and the noagate.

이를 첨부 도면에 의하여 상세히 설명하면 다음과 같다.This will be described in detail with reference to the accompanying drawings.

제1도는 본 고안의 회로도로써 다이오드(D1)가 연결된 리모콘 송신부(1)로써 모우드 신호를 출력시키면 리모콘 수신부(2)에서 수신한후 마이콤 검파부(3)에서 검파시키도륵 구성하고 마이콤 검파부(3)의 출력이 저항(R1∼R3)과 콘덴서(C1)를 거쳐 콜렉터에 전원(VCC)이 저항(R4)을 통하여 인가되는 트랜지스터(Q1)의 베이스에 인가되게 반전부(5)를 구성하여 마이콤 검파부(3)의 검파 출력을 트랜지스터(Q1)의 콜렉터에서 반전시키도록 한다.FIG. 1 is a circuit diagram of the present invention, when a diode D 1 is connected to a remote controller transmitter 1 to output a mode signal, the remote controller receiver 2 receives the signal from the microcomputer detector 3 and configures the microcomputer detector. The output of the negative portion 3 is applied such that the power supply VCC is applied to the base of the transistor Q 1 applied through the resistor R 4 through the resistors R 1 to R 3 and the capacitor C 1 . The whole 5 is configured so that the detection output of the microcomputer detector 3 is inverted in the collector of the transistor Q 1 .

그리고 트랜지스터(Q1)의 콜렉터 출력이 저항(R5)을 통하여 오피앰프(OP1)의 일측단자(-)에 인가되게 연결하고 타측단자(+)는 접지시키며 오피앰프(OP1)의 출력이 저항(R6)을 통하여 일측단자(-)로 궤환되게 반전 증폭부(6)를 구성한다.The collector output of the transistor Q 1 is connected to the one terminal of the op amp OP 1 through the resistor R 5 , the other terminal is grounded, and the output of the op amp OP 1 is connected. The inversion amplifier 6 is configured to be fed back to one terminal (-) through the resistor R 6 .

오피앰프(OP1)의 출력이 버퍼(B1)를 통하여 노아게이트(NO1)의 타측에 인가되게 연결하고 인버터(I1)를 통하여는 오아게이트(OR1)의 타측에 인가되게 구성함과 동시에 플립플롭(FF1)의 클럭단자(CK)에 인가되게 구성한다.The output of the op amp OP 1 is connected to be applied to the other side of the NOA gate NO 1 through the buffer B 1 and configured to be applied to the other side of the OR gate OR 1 through the inverter I 1 . At the same time, it is configured to be applied to the clock terminal CK of the flip-flop FF 1 .

플립플롭(FF1)의 입력단자(T)에는 전원(VCC)을 인가시키고 출력단자(Q)에는 트랜지스터(Q2)의 베이스와 오아게이트(OR1)의 일측 및 노아게이트(NO1)의 일측을 연결하며, 출력단자에는 저항(R8)을 통하여 트랜지스터(Q2)의 베이스를 연결하는 동시에 트랜지스터(Q3)의 베이스를 연결 구성한다.The power supply VCC is applied to the input terminal T of the flip-flop FF 1 , and the base of the transistor Q 2 and one side of the oragate OR 1 and the noar gate NO 1 are applied to the output terminal Q. Connect one side, output terminal The base of the transistor Q 3 is connected to the base of the transistor Q 2 through the resistor R 8 .

그리고 저항(R9)과 콘덴서(C3)과 베이스에 연결되고 에미터는 접지되며 콜렉터에는 저항(R10)과 발광다이오드(LED1)를 통하여 전원(VCC)이 인가되게 연결하는 한편 콘덴서(C4)가 베이스에 연결되고 에미터는 접지되며 콜렉터에는 저항(R11)과 발광다이오드(LED1)를 통하여 전원(VCC)이 인가되게 연결하여 표시부(7)를 구성한다.It is connected to the resistor (R 9 ), the capacitor (C 3 ) and the base, the emitter is grounded, and the collector (RCC) is applied to the collector through the resistor (R 10 ) and the light emitting diode (LED 1 ), while the capacitor (C) 4 ) is connected to the base, the emitter is grounded, and the collector 7 is connected to the collector such that power (VCC) is applied through the resistor R 11 and the light emitting diode LED 1 .

또한 오아게이트(OR1)와 노아게이트(NO1)의 출력이 신호처리부(4)에 인가되게 구성하여 원하는 모우드의 신호를 패싱(PASSING) 시키도록 한 것이다.In addition, the outputs of the OR gate OR 1 and the NO gate NO 1 are configured to be applied to the signal processing unit 4 so as to pass a signal of a desired mode.

이와 같이 구성된 본 고안에서 제1도는 본 고안의 회로도로써 다이오드(D1)가 연결된 리모콘 송신부(1)에서 어떠한 모우드를 선택하여 첫번째 펄스를 출력시키면 리모콘 수신부(2)를 통하여 마이콤 검파부(3)에서 이를 검파하여 제2도의 (A)와 같은 펄스를 출력시킨다.Thus structured diodes as a circuit diagram of a first subject innovation turning in the subject innovation (D 1) is when the output of the first pulse by selecting any modal the remote control transmitter 1 is connected via a remote control receiver (2) The microcomputer detector (3) Detects this and outputs the pulse like (A) of FIG.

이러한 펄스는 저항(R1∼R4)과 트랜지스터(Q1)로 구성된 반전부(5)를 통하여 트랜지스터(Q1)의 콜렉터에는 제2도의 (B)와 같이 반전된 신호 펄스가 출력되어 반전 증폭부(6)의 저항(R5)을 거쳐 오피앰프(OP1)의 일측단자(-)에 인가되므로 타측단자(+)의 접지 상태와 비교 증폭시켜 제2도의 (C)와 같은 반전 증폭된 파형을 출력시킨다.Such a pulse is inverted by outputting an inverted signal pulse as shown in (B) of FIG. 2 to the collector of transistor Q 1 through an inverting portion 5 composed of resistors R 1 to R 4 and transistor Q 1 . Since it is applied to one terminal (-) of the op amp (OP 1 ) through the resistor (R 5 ) of the amplifier 6, it is compared with the ground state of the other terminal (+) and amplified inverted as shown in (C) of FIG. Output the waveform.

그리고 오피앰프(OP1)의 제2도의 (C)와 같은 파형이 버퍼(B1)를 통하여 제2도의 (E)와 같이 되어 노아게이트(NO1)의 타측에 인가되고 인비터(I1)를 통하여는 반전된 제2도의 (D)와 같은 파형을 출력시켜 오아게이트(OR1)의 타측과 플립플롭(FF1)의 클럭단자(CK)에 인가시킨다,And an operational amplifier (OP 1) the waveform, such as 2 degrees (C) is as a second-degree (E) via a buffer (B 1) of the is applied to the other side of the NOR gate (NO 1) In-emitter (I 1 ) And outputs the same waveform as inverted (D) of FIG. 2 to the other side of the OR gate OR 1 and the clock terminal CK of the flip-flop FF 1 .

따라서 플립플롭(FF1)에서는 입력단자(T)로 전원(VCC)을 인가되어 있으므로 클럭단자(CK)에 클럭 펄스가 인가되면 출력단자(Q)가 인가되면 출력단자(Q)로는 제2도의 (F)와 같은 하이레벨 펄스가 출력되고, 출력단자로는 제2도의 (g)와 같은 로우레벨 펄스가 출력된다.Therefore, in the flip-flop FF 1 , the power supply VCC is applied to the input terminal T. When the clock pulse is applied to the clock terminal CK, the output terminal Q is applied to the output terminal Q. High level pulse like (F) is outputted and output terminal The furnace outputs a low level pulse as shown in (g) of FIG.

그러므로 출력단자의 로우 레벨 출력으로는 트랜지스터(Q3)를 도통시키지 못하고 출력단자(Q)의 하이레벨 출력이 표시부(7)의 트랜지스터(Q2)를 도통시켜 전원(VCC)이 인가되는 발광다이오드(LEDl)를 점등시켜줌과 동시에 오아게이트(OR1)의 일측에 인가되어 오아게이트(OR1)의 출력측에는 제2도의 (H)와 같은 하이레벨 출력이 나타나 신호처리부(4)에 인가되므로써 원하는 모우드 신호를 패싱시켜 준다.Therefore, output terminal With a low-level output is not not conductive the transistor (Q 3) output terminal (Q) the high level output is a display (7) by conducting the transistor (Q 2) the power (VCC) is applied to a light emitting diode (LED l of ) a light sikyeojum while Iowa gate (is applied to one side of the OR 1) Iowa gate (OR 1) output is desired modal signal is doemeurosseo a second degree (H) and a signal processing unit (4) a high level output is shown as a Pass it.

이와 같이 신호처리부(4)에서는 모우드 신호를 패싱시켜 모우드를 선택해주고 표시부(7)의 발광다이오드(LED1)로써 표시해 주는 것이다.In this manner, the signal processing unit 4 passes through the mode signal to select the mode and displays the light emitting diode LED 1 of the display unit 7.

그리고 리모콘 송신부(1)에서 두번째의 펄스를 발생시키면 마이콤 검파부(3)에서 제2도의 (A)와 같은 펄스를 출력시켜 반전부(5)의 트랜지스터(Ql)의 콜렉터에서는 제2도의 (B)와 같은 반전된 출력이 나타난다.When the second pulse is generated by the remote control transmitter 1, the microcomputer detector 3 outputs a pulse as shown in FIG. 2A, and the collector of the transistor Q l of the inverter 5 generates the pulse of FIG. An inverted output like B) appears.

이러한 출력을 반전증폭부(6)를 통하여 제2도의 (C)와 같이 반전 증폭시킨후 버퍼 (B1)를 통하여 제2도의 (E)와 같은 파형을 노아게이트(NO1)의 타측에 인가시키며 인버터(I1)를 통하여 제2도의 (D)와 같이 반전된 파형을 오아게이트(OR1)의 타측에 인가시킴과 동시에 플립플롭(FF1)의 클럭단자(CK)에 인가시텨 출력단자(Q)의 출력을 반전시킨다.This output is inverted and amplified through the inverting amplifier 6 as shown in FIG. 2 (C), and then the waveform as shown in FIG. 2E through the buffer B 1 is applied to the other side of the NOA gate NO 1 . When the inverted waveform is applied to the other side of the OR gate OR 1 as shown in FIG. 2D through the inverter I 1 , it is applied to the clock terminal CK of the flip-flop FF 1 . Terminal (Q) Invert the output of.

그러므로 출력단자(Q)로는 제2도의 (F)와 같이 로우레벨 신호가 출력되어 오아게이트(OR1)의 일측에 인가됨과 동시에 노아게이트(NO1)의 일측에 인가되므로 노아게이트(NO1)의 출력이 제2도의 (I)와 같이 하이레벨이 출력되어 신호처리부(4)에 인가되므로써 윈하는 모우드 신호를 패싱시켜 준다.Therefore, the output terminal (Q) roneun NOR gate (NO 1) because the applied to one side of the second degree (F) as soon the output is at a low level signal is applied to one side of Iowa gate (OR 1), such as at the same time NOR gate (NO 1) A high level is outputted to the signal processor 4 as shown in FIG.

이와 동시에 플립플롭(FF1)의 출력단자로 제2도의 (G)와 같이 하이레벨 신호가 출력되어 표시부(7)의 트랜지스터(Q3)를 도통시켜 전원(VCC)이 인가되는 발광다이오드(LED1)를 점등시킴으로써 선택된 모우드를 표시해 주도록 한다.At the same time, the output terminal of the flip-flop (FF 1 ) And as to the conduction of the transistor (Q 3) of the outputted display unit 7 a high level signal as a second-degree (G) power supply (VCC) is to give displays a selected Modal by lighting the light-emitting diode (LED 1) is applied .

이상에서와 같이 본 고안은 리모콘 신호가 반전증폭부(6)를 통하고 플립플롭(FF1)의 통한 후 표시부(7)를 통하여 표시해줌과 동시에 오아게이트(OR1)와 노아게이트(NO1)를 통하여 신호처리부(4)를 제어해주도록 구성한 것으로서 플립플롭과 논리 소자로 비교적 간단한 회로를 구성하여 저 소비 전력화를 이를 수 있으며 신뢰도가 높아 파우어의 "온""오프" 그리고 텔레비젼과 비데오의 선택 및 음성 뮤우트 동작등 다양하게 활용할수 있는 잇점이 있는 것이다.As described above, according to the present invention, the remote control signal is displayed through the inverted amplifier 6 and through the display unit 7 after the flip-flop FF 1 , and at the same time, the ora gate OR 1 and the noa gate NO 1. It is configured to control the signal processing unit 4 through), and it is possible to reduce power consumption by constructing a relatively simple circuit with a flip-flop and a logic element, and have high reliability, "on""off" of power, and selection of television and video. And there is an advantage that can be utilized in various ways, such as voice mute operation.

Claims (1)

리모콘 수신부(2)와 마이콤 검파부(3)에서 신호처리부(4)를 제어하도록 구성한 회로에 있어서, 마이콤 검파부(3)의 출력이 저항(R1∼R4)과 트랜지스터(Q1)로 구성된 반전부(5)를 통하고 저항(R5)(R6)과 오피앰프(OP1)로 구성된 반전 증폭부(6)를 통한후 인버터(I1)를 거쳐 플립플롭(FF1)과 오아게이트(OR1)에 인가되게 구성함과 동시에 버퍼(B1)를 통하여 노아게이트(NO1)에 인가되게 구성하며 플립플롭(FFl)의 출력으로 저항(R10)(R11)과 트랜지스터(Q2)(Q3) 및 발광다이오드(LEDl)(LED2)로 구성된 표시부(7)를 제어함과 동시에 오아게이트(OR1)와 노아게이트(NO1)릍 통하여 신호처리부(4)를 제어하도록 구성한 모우드 콘트롤 회로.In a circuit configured to control the signal processor 4 by the remote controller receiver 2 and the microcomputer detector 3, the outputs of the microcomputer detector 3 are supplied to the resistors R 1 to R 4 and the transistor Q 1 . Through the inverting unit 5 configured and through the inverting amplifier unit 6 composed of the resistors R 5 (R 6 ) and the op amps OP 1 , and then the flip-flop FF 1 through the inverter I 1 . It is configured to be applied to the OR gate OR 1 and to the NOA gate NO 1 through the buffer B 1 and to the output of the flip-flop FF l and the resistors R 10 and R 11 . The signal processor 4 controls the display unit 7 including the transistors Q 2 (Q 3 ) and the light emitting diodes (LED l ) (LED 2 ) and simultaneously controls the ora gate (OR 1 ) and the noa gate (NO 1 ). Mode control circuit configured to control).
KR2019860009177U 1986-06-27 1986-06-27 Mode control circuit KR910001577Y1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019860009177U KR910001577Y1 (en) 1986-06-27 1986-06-27 Mode control circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019860009177U KR910001577Y1 (en) 1986-06-27 1986-06-27 Mode control circuit

Publications (2)

Publication Number Publication Date
KR880001512U KR880001512U (en) 1988-03-15
KR910001577Y1 true KR910001577Y1 (en) 1991-03-15

Family

ID=19253115

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019860009177U KR910001577Y1 (en) 1986-06-27 1986-06-27 Mode control circuit

Country Status (1)

Country Link
KR (1) KR910001577Y1 (en)

Also Published As

Publication number Publication date
KR880001512U (en) 1988-03-15

Similar Documents

Publication Publication Date Title
KR900008518Y1 (en) Text mode color selecting device
KR910001577Y1 (en) Mode control circuit
WO1993018370A1 (en) Levelling device
KR900001738Y1 (en) Data output circuit of remote controller
JPH06120809A (en) Current switching logic circuit
US5604515A (en) Pulse-type driving device
KR900004182Y1 (en) Video meeting transfer circuit for personal computer of monitor
KR890005763Y1 (en) Remote control circuit
KR900008979Y1 (en) Audio muting display circuit with volume adjustment
KR200174982Y1 (en) Circuit for keeping voltage level of track ball mouse
KR910009148Y1 (en) Switch lighting apparatus
JPH0739027Y2 (en) Display device
KR900010344Y1 (en) Data transfer circuit using current source
KR920008104Y1 (en) Display circuit for discriminating motion state of computer
KR910000650Y1 (en) Switching circuitry
KR920006111Y1 (en) Mode on/off circuit
JPH0248819A (en) Input device for control instrument
KR880000914Y1 (en) Signal switching circuit for common monitor
KR880002128Y1 (en) Synchronizing signal modulating circuit
KR900008570Y1 (en) Microprocessor port saving circuit for magnetic inductive cooker
KR900003109Y1 (en) Receiving pulse selecting circuit for television
KR910007184Y1 (en) Video/voice signal switching circuit
KR910007182Y1 (en) Power source driving display circuit
KR910006092Y1 (en) Band selection circuit
KR910004604Y1 (en) On-screen compensative circuit of tv

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 19980224

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee