KR910000676Y1 - 자동리세트 및 메모리기능 수행회로 - Google Patents

자동리세트 및 메모리기능 수행회로 Download PDF

Info

Publication number
KR910000676Y1
KR910000676Y1 KR2019870020939U KR870020939U KR910000676Y1 KR 910000676 Y1 KR910000676 Y1 KR 910000676Y1 KR 2019870020939 U KR2019870020939 U KR 2019870020939U KR 870020939 U KR870020939 U KR 870020939U KR 910000676 Y1 KR910000676 Y1 KR 910000676Y1
Authority
KR
South Korea
Prior art keywords
terminal
reset
memory
rewind
pulse
Prior art date
Application number
KR2019870020939U
Other languages
English (en)
Other versions
KR890011488U (ko
Inventor
김남돈
Original Assignee
주식회사 금성사
최근선
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 주식회사 금성사, 최근선 filed Critical 주식회사 금성사
Priority to KR2019870020939U priority Critical patent/KR910000676Y1/ko
Publication of KR890011488U publication Critical patent/KR890011488U/ko
Application granted granted Critical
Publication of KR910000676Y1 publication Critical patent/KR910000676Y1/ko

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B15/00Driving, starting or stopping record carriers of filamentary or web form; Driving both such record carriers and heads; Guiding such record carriers or containers therefor; Control thereof; Control of operating function
    • G11B15/02Control of operating function, e.g. switching from recording to reproducing
    • G11B15/026Control of operating function, e.g. switching from recording to reproducing by using processor, e.g. microcomputer

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Television Signal Processing For Recording (AREA)

Abstract

내용 없음.

Description

자동리세트 및 메모리기능 수행회로
제1도는 본 고안의 회로도.
제2도는 본 고안의 각부에 나타나는 펄스파형도.
* 도면의 주요부분에 대한 부호의 설명
10 : 마이크로프로세서 TR1-TR4 : 트랜지스터
SW1 : 리세트스위치 SW2 : 메모리스위치
SW3 : 되감기(REW) 스위치 SW4 : 자동선택스위치
C1-C3 : 콘덴서 R1-R8 : 저항
A : 기록제어신호단자 B : 정지제어신호단자
C : 기록/재생제어신호단자
본 고안은 비디오 카세트 레코오더(VCR)에서의 기록(Record)시에 기록선택 키만 누르면 자동적으로 리세트 및 메모리 기능을 수행하도록 한 자동 리세트 및 메모리 기능 수행회로에 관한 것이다.
종래에는 비디오 카세트 레코오더 방식에 있어서 기록(Record)시에는 기록용 키를 누르고, 디지트론(Digitron)에 있는 디지털 카운터를 “0000”상태에서부터 기록을 시작할 수 있도록 리세트 키를 누르게 되어 있으며, 원하는 영상과 음성이 테이프에 전부 기록되어 있을때에 되감기(Rewind)시켜 다시 “0000”위치에서 정지시키기 위하여 메모리 키를 누르도록 구성되어져 있다.
한편, 원하는 영상과 음성이 테이프에 전부 기록되며 정지(STOP)키를 누르고 되감기 키를 눌러야만 하도록 VCR내에 마이크로프로세서가 구성되어져 있다.
그러나, 이와같은 종래의 장치에서는 기록시에는 기록용키를 누르고 리세트기와 메모리키를 또 다시 눌러주어야 하는 불편함이 뒤따를 뿐만 아니라 원하는 영상과 음성을 전부 기록한 후에 테이프를 스타트 위치에 놓기 위하여 정지키를 누르고 다시 되감기 키를 눌러야만 하기 때문에 사용조작상 매우 번거로운 문제점이 있었다.
본 고안은 상기한 종래의 문제점을 감안하여 VCR에 있어서, 기록시에 기록(REC)용 키만을 누르면 이에따라 자동적으로 리세트 및 메모리 기능까지도가능하게 하여 사용조작상의 번거로움을 해소하고자 함을 그 목적으로 하고 있는 것으로서, 이를 첨부한 도면에 의하여 상세히 설명하면 다음과 같다.
제1도는 본 고안의 회로도로서 이에 도시한 바와 같이 마이크로프로세서(10)의 리세트 펄스단자(a), 메모리 펄스단자(c) 및 리와인드펄스단자(c)가 리세트스위치(SW1), 메모리 스위치(SW2) 및 리와인드 스위치(SW3)를 각기 통해 그 마이크로프로세서(10)의 리세트단자(b), 메모리단자(d) 및 리와인드단자(f)에 접속된 브이씨알의 리세트 및 메모리 기능 수행회로에 있어서, 기록제어신호단자(A)를 콘덴서(C1),(C2) 및 저항(R1)(R3)을 통해 저항(R2)(R4) 및 트랜지스터(TR1),(TR2)의 베이스에 접속하여, 그 트랜지스터(TR1)의 콜렉터 및 에미터는 상기 리세트 펄스단자(a) 및 리세트단자(b)에 접속하고, 트랜지스터(TR2)의 콜렉터 및 에미터를 상기 메모리 펄스단자(c) 및 메모리단자(d)에 접속하며, 정지제어 신호단자(B)를 베이스축에 기록/재생제어신호단자(C)가 접속된 트랜지스터(TR4)의 콜렉터에 접속함과 아울러 콘덴서(C3) 및 저항(R5)을 통해 저항(R6) 및 트랜지스터(TR3)의 베이스에 접속하여, 그의 콜렉터를 상기 리와인드 펄스단자(e)에 접속하고, 그의 에미터를 자동선택스위치(SW4)를 통해 상기 리와인드단자(f)에 접속하여 구성한 것으로, 상기 기록제어 신호단자(A)에는 기록모드시에 고전위 신호가 인가되게 되어 있고, 상기 정지제어신호단자(B)에는 정지시에 고전위 신호가 인가되게 되어 있으며, 기록/재생제어 신호단자(C)에는 기록이나 재생시에 고전위 신호가 인가되게 되어 있다.
이와 같이 구성된 본 고안의 작용효과를 상세히 설명하면 다음과 같다.
사용자가 원하는 영상 및 음성신호를 기록(REC)하기 위하여 기록재생용 비디오 테이프를 장착시킨 후 기록(Record)키를 눌러 기록모드로 되면, 기록제어신호단자(A)에 제2a도에 도시한 바와 같이 고전위 신호가 인가되고, 이 고전위 신호는 콘덴서(C1) 및 저항(R1)을 통하면서 제2b도에 도시한 바와 같이 미분되어 트랜지스터(TR1)의 베이스에 인가되므로 그 트랜지스터(TR1)는 도통된다. 따라서 이때 마이크로프로세서(10)의 리세트펄스 신호단자(a)에 제2c도에 도시한 바와 같이 출력되는 리세트 펄스신호가 그 트랜지스터(TR1)를 통해 그 마이크로프로세서(10)의 리세트단자(b)에 인가된다.
결국, 이때는 리세트 스위치(SW1)를 한번 눌렀을 때와 마찬가지로 리세트 펄스신호단자(a)에 출력되는 리세트 펄스신호가 리세트단자(b)에 인가되고, 이에 따라 그 마이크로프로세서(10)는 디지트론의 디지털 카운터를 “0000”의 위치로 리세트하게 된다.
또한, 상기 기록제어신호단자(A)에 인가되는 고전위 신호는 콘덴서(C2) 및 저항(R3)을 통하면서 미분되어 트랜지스터(TR2)를 도통시키게 되고, 이에따라 마이크로프로세서(10)의 메모리펄스신호단자(C)에서 제2d도에 도시한 바와 같이 출력되는 메모리 펄스신호가 그 트랜지스터(TR2)를 통해 마이크로프로세서(10)의 메모리 단자(d)에 인가된다. 결국, 이때는 메모리 스위치(SW2)를 한번 눌렀을 때와 마찬가지로 메모리 펄스신호단자(C)에 출력되는 메모리 펄스신호가 메모리단자(d)에 인가되고, 이에 따라 마이크로프로세서(10)는 디지트론의 디지털 카운터의 초기값 “0000”를 메모리함과 아울러 그 디지털 카운터의 “0000” 앞에 M자를 나타내어 메모리 상태임을 표시하게 된다.
한편, 사용자가 원하는 영상 및 음성신호를 전부테이프에 기록한 후에 정지(STOP)키를 눌러 정지모드로 되면, 정지제어신호단자(B)에 고전위 신호가 인가되고, 이때 정지 상태이므로 기록/재생제어신호단자(C)에는 저전위 신호가 인가되어 트랜지스터(TR4)가 오프상태로 되며, 이에 따라 상기 정지제어신호단자(B)에 인가되는 고전위 신호는 콘덴서(C3) 및 저항(R5)를 통하면서 미분되어 트랜지스터(TR3)를 순간적으로 도통시키게 되고, 이에 따라 마이크로프로세서(10)의 리와인드펄스 신호단자(e)에 제2e도에 도시한 바와 같이 출력되는 리와인드 펄스신호가 그 트랜지스터(TR3) 및 자동선택스위치(SW4)를 통해 리와인드단자(f)에 인가된다.
결국, 이때는 리와인드스위치(SW3)를 한번 눌렀을때와 마찬가지로 리와인드 펄스신호단자(e)에 출력되는 리와인드 펄스신호가 리와인드단자(f)에 인가되고, 이에따라, 마이크로프로세서(10)는 리와인드 상태로 하여 이미 “0000”의 위치에 메모리되어 있는 지점까지 테이프를 되감겨지게 한 후 정지상태로 만들게 된다.
한편, 자동선택스위치(SW4)가 수동위치인 접지측으로 선택되어 있는 경우에는 리와인드 스위치(SW3)를 한번 누름에 따라 마이크로프로세서(10)에서 상기와 같이 리와인드 제어동작을 수행하게 된다.
이상에서와 같이 동작되는 본 고안은 기록용 키만 누르면 리세트 및 메모리 기능을 동시에 수행할 수가 있는 것이어서, 사용자로 하여금 사용의 편리함을 제공할 뿐만 아니라 종래에 별도로 설치되었던 리세트 및 메모리 선택키를 별도로 설치할 필요가 없기 때문에 VCR의 제품 코스트를 낮출 수 있는 이점이 있게 된다.

Claims (1)

  1. 마이크로프로세서(10)의 리세트 펄스단자(a), 메모리 펄스단자(c) 및 리와인드펄스단자(c)가 리세트스위치(SW1), 메모리 스위치(SW2) 및 리와인드 스위치(SW3)를 각기 통해 그의 리세트단자(d) 및 리와인드단자(f)에 접속된 브이씨알의 리세트 및 메모리 기능 수행회로에 있어서, 기록제어신호단자(A)를 콘덴서(C1),(C2) 및 저항(R1)(R3)을 통해 저항(R2),(R4) 및 트랜지스터(TR1),(TR2)의 베이스에 접속하여, 그 트랜지스터(TR1)(TR2)의 콜렉터 및 에미터를 상기 펄스신호단자(a),(c) 및 단자(b),(d)에 각기 접속하고, 정지제어신호단자(B)를 베이스축에 기록/재생제어신호단자(C)가 접속된 트랜지스터(TR4)의 콜렉터에 접속함과 아울러 콘덴서(C3) 및 저항(R5)을 통해 저항(R6) 및 트랜지스터(TR3)의 베이스에 접속하고, 그 트랜지스터(TR3)의 콜렉터를 상기 펄스신호단자(e)에 접속하고 에미터를 자동선택스위치(SW4)를 통해 상기 단자(f)에 접속하여 구성된 것을 특징으로 하는 자동리세트 및 메모리 기능 수행회로.
KR2019870020939U 1987-11-30 1987-11-30 자동리세트 및 메모리기능 수행회로 KR910000676Y1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019870020939U KR910000676Y1 (ko) 1987-11-30 1987-11-30 자동리세트 및 메모리기능 수행회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019870020939U KR910000676Y1 (ko) 1987-11-30 1987-11-30 자동리세트 및 메모리기능 수행회로

Publications (2)

Publication Number Publication Date
KR890011488U KR890011488U (ko) 1989-07-13
KR910000676Y1 true KR910000676Y1 (ko) 1991-02-08

Family

ID=19269917

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019870020939U KR910000676Y1 (ko) 1987-11-30 1987-11-30 자동리세트 및 메모리기능 수행회로

Country Status (1)

Country Link
KR (1) KR910000676Y1 (ko)

Also Published As

Publication number Publication date
KR890011488U (ko) 1989-07-13

Similar Documents

Publication Publication Date Title
US5097461A (en) Synchronizing circuitry for the playback and recording units of a dubbing apparatus
KR910000676Y1 (ko) 자동리세트 및 메모리기능 수행회로
US4417135A (en) Power saving electronic counter circuit for tape recorder
US5172241A (en) Recording/playback system for VCR
KR900005135Y1 (ko) 브이씨알의 자동 더빙장치
JP2962898B2 (ja) ビデオテープレコーダの記録方法
KR870000985Y1 (ko) 비디오 테이프 레코오더의 녹화 조정장치
KR900002872Y1 (ko) Vtr의 테이프 재생기능의 반복 제어회로
KR930006892Y1 (ko) 비디오 카세트 레코더의 자동반복 재생회로
JPS6128261Y2 (ko)
KR910004616B1 (ko) 영상녹화 재생기의 일정기간 무신호 녹화회로
KR920001208Y1 (ko) 음향기기의 자동 더빙 회로
KR900008855Y1 (ko) 더블 데크 재생 제어 장치
KR930006885Y1 (ko) 더블 카세트 레코더의 작동 모드 절환장치
KR930004916Y1 (ko) 비디오 카세트 레코더의 고속감기 및 되감기시 모드 절환장치
KR900002871Y1 (ko) 비디오 테이프 레코오더의 녹화대기 제어회로
KR900004186Y1 (ko) Vcr의 파우어 스위칭 회로
KR0176447B1 (ko) 카운터모드 자동설정장치 및 방법
JPH0535443Y2 (ko)
JPS6320751A (ja) 記録再生装置
KR880002807Y1 (ko) 비디오 테이프 레코오더의 전원자동 차단회로
KR0135198B1 (ko) 브이 씨 알의 반복재생방법
JPH048527Y2 (ko)
JPH0233303Y2 (ko)
JPS61289562A (ja) 映像再生装置

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 19951226

Year of fee payment: 6

LAPS Lapse due to unpaid annual fee