KR880002807Y1 - 비디오 테이프 레코오더의 전원자동 차단회로 - Google Patents

비디오 테이프 레코오더의 전원자동 차단회로 Download PDF

Info

Publication number
KR880002807Y1
KR880002807Y1 KR2019850009124U KR850009124U KR880002807Y1 KR 880002807 Y1 KR880002807 Y1 KR 880002807Y1 KR 2019850009124 U KR2019850009124 U KR 2019850009124U KR 850009124 U KR850009124 U KR 850009124U KR 880002807 Y1 KR880002807 Y1 KR 880002807Y1
Authority
KR
South Korea
Prior art keywords
input terminal
video tape
terminal
signal input
output
Prior art date
Application number
KR2019850009124U
Other languages
English (en)
Other versions
KR870002904U (ko
Inventor
안혜익
Original Assignee
주식회사 금성사
허신구
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 주식회사 금성사, 허신구 filed Critical 주식회사 금성사
Priority to KR2019850009124U priority Critical patent/KR880002807Y1/ko
Publication of KR870002904U publication Critical patent/KR870002904U/ko
Application granted granted Critical
Publication of KR880002807Y1 publication Critical patent/KR880002807Y1/ko

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B15/00Driving, starting or stopping record carriers of filamentary or web form; Driving both such record carriers and heads; Guiding such record carriers or containers therefor; Control thereof; Control of operating function
    • G11B15/02Control of operating function, e.g. switching from recording to reproducing
    • G11B15/026Control of operating function, e.g. switching from recording to reproducing by using processor, e.g. microcomputer
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/20Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits characterised by logic function, e.g. AND, OR, NOR, NOT circuits

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Computing Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Television Signal Processing For Recording (AREA)

Abstract

내용 없음.

Description

비디오 테이프 레코오더의 전원자동 차단회로
제1도는 본 고안의 전원자동 차단 회로도.
제2도는 제1도 각 부의 파형도.
* 도면의 주요부분에 대한 부호의 설명
1 : 마이크로 컴퓨터 FF1: 플립플롭
OP1: 연산증폭기 AND1: 엔드게이트
OR1: 오아게이트 TR1: 트랜지스터
R1-R7: 저항 C1-C4: 콘덴서
본 고안은 마이크로 컴퓨터를 내장하여 동작을 제어하는 비디오 테이프 레코오더의 전원자동 차단회로에 관한 것으로, 특히 비디오 테이프의 재생(PLAY)이 끝나고 센서에 의해 비디오 테이프가 빠른 되감기(REW)되어 완료되면 자동으로 비디오 테이프 레코오더의 전원이 차단되게 한 비디오 테이프 레코오더의 전원자동 차단회로에 관한 것이다.
종래에는 비디오 테이프 레코오더를 재생시켜 놓고 사용자가 잠이드는 등 방치하게되면 비디오 테이프 레코오더는 비디오 테이프의 재생을 완료하고, 종단 검출센서에 의해 비디오 테이프의 종단을 검출하여 빠른 되감기를 하게 되나 빠른 되감기가 완료되어도 비디오 테이프 레코오더에는 계속 전원이 공급되어 필요없이 전력소모를 야기하는 결함이 있었다.
본 고안은 이와 같은 종래의 결함을 감안하여, 비디오 테이프의 빠른 되감기가 완료되면 마이크로 컴퓨터에 의해 비디오 테이프 레코오더에 공급되는 전원이 차단되게 안출한 것으로, 이를 첨부된 도면에 의하여 상세히 설명하면 다음과 같다.
제1도에 도시한 바와 같이 전원제어 신호 입력단자(A) 및 빨리감기(FF) 제어신호 입력단자(B), 재생제어신호 입력단자(C)가 입력단자에 각기 접속된 오아게이트(OR1)의 출력측을 콘덴서(C1)를 통해 저항(R1) 및 플립플롭(FF1)의 리세트단자(RE)에 접속하고, 종단검출센서신호 입력단자(D)는 콘덴서(C2)를 통해 저항(R2) 및 플립플롭(FF1)의 세트단자(SE)에 접속하여 그의 출력단자(Q)를 일측 입력단자에 초단검출센서신호 입력단자(E)가 접속된 앤드게이트(AND1)의 타측입력단자에 접속하고, 앤드게이트(AND1)의 출력측은 저항(R3)을 통해 콘덴서(C3) 및 저항(R4), 반전입력단자(-)에 저항(R5)(R6)이 접속된 연산증폭기(OP1)의 비반전 입력단자(+)에 공통 접속하여 연산증폭기(OP1)의 출력측을 콘덴서(C4)를 통해 저항(R7) 및 콜렉터가 전원(VCC)에 접속된 트랜지스터(TR1)의 베이스에 공통 접속하며, 트랜지스터(TR1)의 콜렉터는 마이크로 컴퓨터(1)의 제어신호 입력단자(1)에 접속하여 구성한 것으로 상기에서 전원제어신호 입력단자(A)는 비디오 테이프 레코오더의 전원 온시 일정시간동안 고전위가 입력되게 하고, 빨리감기 및 재생제어신호 입력단자(B)(C)는 빨리감기 및 재생시 고전위가 입력되게 하며, 종단 및 초단검출센서 신호입력단자(D)(E)는 비디오 테이프의 종단 및 초단이 검출될때 고전위가 입력되게 하며, 마이크로 컴퓨터(1)는 그의 제어신호 입력단자(1)에 고전위가 입력될때 비디오 테이프 레코오더에 동작되는 전원을 차단하게 한다.
이와같이 구성된 본 고안의 작용효과를 설명하면 다음과 같다.
비디오 테이프 레코오더에 동작 전원을 공급하면 전원제어 신호 입력단자(A)에는 일정시간동안 고전위가 입력되어 오아게이트(OR1)의 출력측에 고전위가 출력되고, 그 고전위는 콘덴서(C1)를 통해 플립플롭(FF1)의 리세트단자(RE)에 인가되어 플립플롭(FF1)은 리세트 된다.
이와 같은 상태에서 사용자가 시간(t1)에 빨리감기 또는 재생을 하여 제2(a)도에 도시한 바와 같이 빨리 감기 또는 재생제어신호 입력단자(B)(C)에 고전위가 입력되면 오아게이트(OR1)의 출력측에는 계속 고전위가 출력되어 플립플롭(FF1)에 리세트단자(RE)에 고전위가 인가되므로 플립플롭(FF1)은 리세트상태를 계속 유지하여 그의 출력단자(Q)에는 제2(d)도에 도시한 바와 같이 저전위가 출력되고, 그 저전위는 앤드게이트(AND1)의 타측 입력단자에 인가되어 그의 출력측에는 저전위가 출력되므로 연산증폭기(OP1)의 비반전 입력단자(+)에는 제2(e)도에 도시한 바와같이 저전위가 인가되어 그의 출력측에 제2(f)도에 도시한 바와 같이 저전위가 출력되고, 이에 따라 트랜지스터(TR1)의 베이스에는 저전위가 인가되어 오프되므로 마이크로 컴퓨터(1)의 제어신호 입력단자(1)에는 제2(g)도에 도시한 바와 같이 저전위가 입력되어 비디오 테이프 레코오더는 계속 구동하게 된다.
이와 같이 플립플롭(FF1)이 리세트 되어 트랜지스터(TR1)는 오프되고, 비디오 테이프 레코오더는 구동되는 상태에서, 시간(t2)에 비디오 테이프가 완전히 회전하여 종단검출센서가 비디오 테이프의 종단을 검출하게 되면 비디오 테이프 레코오더는 빠른 되감기를 함과 동시에 종단검출센서신호 입력단자(D)에 제2도(b)에 도시한 바와 같이 고전위신호가 입력되어 콘덴서(C2)를 통해 플립플롭(FF1)의 세트단자(SE)에 인가되므로 플립플롭(FF1)은 세트되어 제2(d)도에 도시한 바와같이 그의 출력단자(Q)에 고전위가 출력된다.
이때, 비디오 테이프의 빠른 되감기가 완료되는 시간(t3)전에 사용자가 빨리감기 또는 재생을 하여 빨리감기신호 입력단자(B) 또는 재생신호 입력단자(C)에 고전위가 입력되면 상기에서와 같이 플립플롭(FF1)이 리세트되어 그의 출력단자(Q)에는 저전위가 출력되므로 앤드게이트(AND1)의 출력측에는 저전위가 출력되고, 연산증폭기(OP1)의 출력측에도 저전위가 출력되어 트랜지스터(TR1)가 오프되고 마이크로 컴퓨터(1)의 제어신호 입력단자(1)에는 계속 저전위가 입력되어 비디오 테이프 레코오더는 계속 구동된다.
그리고, 상기에서 빠른 되감기가 완료되는 시간(t3)까지 빨리감기 또는 재생을 하지 않아 플립플롭(FF1)이 세트상태를 계속 유지하고, 초단검출센서는 비디오 테이프의 초단을 검출하여 ch단검출센서신호 입력단자(E)에 제2(c)도에 도시한 바와같이 고전위신호가 입력되면, 앤드게이트(AND1)의 출력측에는 고전위가 출력되어 저항(R3)을 통해 제2도의 (마)에 도시한 바와같이 콘덴서(C3)에 충전되기 시작한다.
이와같은 상태에서 시간(t4)이 경과하여 콘덴서(C3)에 충전된 전압이 전원(VCC)을 저항(R5)(R6)으로 분할하여 연산증폭기(OP1)의 반전입력단자(-)에 인가된 전압보다 높게 되면 그의 출력측에는 제2(f)도에 도시한 바와 같이 고전위가 출력되어 콘덴서(C4)를 통해 트랜지스터(TR1)의 베이스에 인가되고, 이에 따라 트랜지스터(TR1)가 온 되어 제2(g)도에 도시한 바와 같이 전원(VCC)이 트랜지스터(TR1)를 통해 마이크로 컴퓨터(1)의 제어신호 입력단자(1)에 입력되므로 마이크로 컴퓨터(1)는 비디오 테이프 레코오더에 공급되는 전원을 차단하게 된다.
이상에서 설명한 바와같이 본 고안은 비디오 테이프의 종단이 검출된 후 비디오 테이프의 되감기가 완료되면 비디오 테이프 레코오더에 공급되는 전원이 자동으로 차단되어 필요없이 전력이 소모되는 것을 방지하게 되는 효과가 있다.

Claims (1)

  1. 플립플롭(FF1)의 리세트단자(RE)측에는 입력단자에 전원 및 빨리감기, 재생 제어신호 입력단자(A)(B)(C)가 접속된 오아게이트(OP1)의 출력측을 접속하고, 세트단자(SE)측에는 종단검출센서신호 입력단자(D)를 접속하여 그의 출력단자(Q)를 일측 입력단자에 초단검출센서신호 입력단자(E)가 접속된 앤드게이트(AND1)의 타측 입력단자에 접속하고, 그의 출력측은 반전입력단자(-)에 저항(R5,R6)이 접속된 연산 증폭기(OP1)의 비반전입력단자(+)에 저항(R3) 및 접지 콘덴서(C3)를 통해 접속하며, 그의 출력측은 에미터가 마이크로 컴퓨터(1)의 제어신호 입력단자(I)에 접속된 트랜지스터(TR1)의 베이스측에 접속하여 구성함을 특징으로 하는 비디오 테이프 레코오더의 전원자동 차단회로.
KR2019850009124U 1985-07-19 1985-07-19 비디오 테이프 레코오더의 전원자동 차단회로 KR880002807Y1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019850009124U KR880002807Y1 (ko) 1985-07-19 1985-07-19 비디오 테이프 레코오더의 전원자동 차단회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019850009124U KR880002807Y1 (ko) 1985-07-19 1985-07-19 비디오 테이프 레코오더의 전원자동 차단회로

Publications (2)

Publication Number Publication Date
KR870002904U KR870002904U (ko) 1987-03-19
KR880002807Y1 true KR880002807Y1 (ko) 1988-07-30

Family

ID=70293547

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019850009124U KR880002807Y1 (ko) 1985-07-19 1985-07-19 비디오 테이프 레코오더의 전원자동 차단회로

Country Status (1)

Country Link
KR (1) KR880002807Y1 (ko)

Also Published As

Publication number Publication date
KR870002904U (ko) 1987-03-19

Similar Documents

Publication Publication Date Title
US5097461A (en) Synchronizing circuitry for the playback and recording units of a dubbing apparatus
KR880002807Y1 (ko) 비디오 테이프 레코오더의 전원자동 차단회로
KR870002314Y1 (ko) 전자식 구동 카세트 데크에서의 무신호 녹음부분 형성회로
KR880002415Y1 (ko) 비디오 테이프 레코오더의 예약회로
KR900006590Y1 (ko) 더블 덱크의 구동 제어회로
JPS5827383Y2 (ja) テ−プレコ−ダのテ−プエンド検出装置
KR920000565Y1 (ko) 브이티알의 테이프 주행모우터 제어회로
KR900007794Y1 (ko) 브이씨알의 모드별 멜로디 발생장치
KR900008855Y1 (ko) 더블 데크 재생 제어 장치
JPS6085440A (ja) テ−プレコ−ダ
KR900007821Y1 (ko) Vcr의 테이프 상태 감지회로
KR910002718Y1 (ko) 마이크 녹음 제어 장치
JPH0142821Y2 (ko)
KR870002317Y1 (ko) 전자식 구동 카세트 데크에서의 오동작 방지회로
KR900003174Y1 (ko) 녹음기의 모타구동 제어회로
KR900010110Y1 (ko) Vtr의 테이프 이동후 자동 재생전환회로
JPH0134409B2 (ko)
KR900010887Y1 (ko) 카세트 데크의 자동되감기 회로
KR870000985Y1 (ko) 비디오 테이프 레코오더의 녹화 조정장치
KR850003115Y1 (ko) 전자식 녹음 재생 변환장치
KR860000366Y1 (ko) 테이프 레코더의 자동녹음 편집장치
JPS5917010Y2 (ja) 表示回路
KR910001306Y1 (ko) 예약 녹화 기능을 이용한 자동 경보회로
KR860001636Y1 (ko) 컴포넌트 시스템의 테이프 모니터 제어회로
KR870001883Y1 (ko) 비디오 테이프 레코오더의 재생시 빠른 정재생/역재생 제어회로

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 19951226

Year of fee payment: 9

LAPS Lapse due to unpaid annual fee