KR900008891Y1 - Test tape recording circuit for detecting drop-out - Google Patents

Test tape recording circuit for detecting drop-out Download PDF

Info

Publication number
KR900008891Y1
KR900008891Y1 KR2019870022705U KR870022705U KR900008891Y1 KR 900008891 Y1 KR900008891 Y1 KR 900008891Y1 KR 2019870022705 U KR2019870022705 U KR 2019870022705U KR 870022705 U KR870022705 U KR 870022705U KR 900008891 Y1 KR900008891 Y1 KR 900008891Y1
Authority
KR
South Korea
Prior art keywords
circuit
output
signal
tape recording
recording circuit
Prior art date
Application number
KR2019870022705U
Other languages
Korean (ko)
Other versions
KR890014607U (en
Inventor
유연웅
Original Assignee
삼성전자 주식회사
안시환
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자 주식회사, 안시환 filed Critical 삼성전자 주식회사
Priority to KR2019870022705U priority Critical patent/KR900008891Y1/en
Publication of KR890014607U publication Critical patent/KR890014607U/en
Application granted granted Critical
Publication of KR900008891Y1 publication Critical patent/KR900008891Y1/en

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/18Error detection or correction; Testing, e.g. of drop-outs
    • G11B20/1816Testing

Abstract

내용 없음.No content.

Description

드럽 아우트 검출용 테스트 테이프 녹화 회로Test Tape Recording Circuit for Drum Out Detection

도면은 본 고안의 원리에 따른 테스트 테이프 녹화 회로의 상세한 회로도.Figure is a detailed circuit diagram of a test tape recording circuit according to the principles of the present invention.

본 고안은 VTR등의 테이프를 사용하는 전기 응용기기에 적용한 것으로, 특히 VTR등을 대량으로 생산하는 기술에 적용되어 VTR등의 시스템 자체 에러에 의하여 유발되는 드럽 아우트를 검출하는 테스트 테이프 녹화회로에 관한 것이다.The present invention is applied to electrical applications using tapes such as VTRs. Especially, the present invention is applied to a technique for producing a large volume of VTRs, and a test tape recording circuit for detecting a drum out caused by an error in the system itself such as VTRs. will be.

여기서 드럽 아우트라 함은 테이프등의 기록 재생을 할 때 출력신호 레벨이 프로세서등의 오차로 인하여 저하되는 것을 칭한다.Here, the drum out means that the output signal level is lowered due to an error in the processor or the like when recording or reproducing the tape or the like.

이러한 관점에서 종래 VTR등의 시스템을 제작하는 업체이거나 공장에서는VTR시스템에서 테이프의 드럽 아우트 현상에 대한 보상량의 검사를 하는 경우 드럽 아우트 카운터라는 계측기를 사용하였으나, 이러한 계측기는 고가일뿐만 아니라 드럽 아우트의 보상량을 정확히 판단하기가 어려웠으며, 숙련된자라야만이 비교적 정상적인 판단을 할 수 있었다.From this point of view, a company that manufactures a system such as a conventional VTR or a factory used a measuring instrument called a drum out counter when inspecting a compensation amount for a tape out phenomenon in a VTR system. It was difficult to judge the amount of compensation correctly, and only a skilled person could make a relatively normal judgment.

그러나 생산 공장들과 같은 곳에서 반복작업을 요구할 경우 단지 계측상의 숫자만을 파악하므로 오는 작업상의 지루함등을 유발하게 되고 그에 따라 생산저하를 초래할 수도 있었던 것이다.However, if repetitive work is required in the same places as the production plants, only the measurement numbers are identified, which causes work boredom, which may result in production deterioration.

이에 본 고안은 드럽 아우트의 계측기 같은 고가의 계측기를 사용하지 않고도 VTR시스템의 프로세서의 오차등에 의한 드럽 아우트 상태에 대한 보상량을 결정하기 위하여 임의의 테이프상에 소정수의 드럽 아우트를 가진 테이프를 제작하여 이를 테스트 테이프로써 제작된 VTR등에 삽입하고, 구동시키므로, 모니터상에 나타나는 소정수의 드럽 아우트 신호 영상과, 프로세서등에 의한 드롭 아우트 신호 영상을 계수하므로 VTR시스템의전기적 및 기계적인 드럽 아우트의 보상량을 가시적으로 점진할 수 있게 한다.Accordingly, the present invention manufactures a tape having a predetermined number of dropouts on an arbitrary tape in order to determine the amount of compensation for a dropout condition due to an error of a processor of a VTR system without using an expensive measuring device such as a dropout meter. Since it is inserted into a VTR or the like manufactured as a test tape and driven, a predetermined number of drop out signal images appearing on the monitor and a drop out signal image displayed by a processor are counted, thereby compensating the electrical and mechanical drop out of the VTR system. Allow to visually progress.

따라서 본 고안은 소정수 드럽 아우트 영상신호를 가지는 테스트 테이프를 제작하기 위한 녹화 회로를 제공하는 것을 그 목적으로 한다.Accordingly, an object of the present invention is to provide a recording circuit for producing a test tape having a predetermined number of drop out video signals.

본 고안은 수평 수직동기신호를 개별적으로 입력하여 정합회로에 의하여 부의 파형으로하고, 다시 2번의 소정지연기간을 갖게하는 2개의 단안정 멀티바이브 레이터를 경유하게하고, 이들의 출력 파형을 다이오드로 구성시킨 OR회로에 의하여 결합시키고 이 결합된 신호를 트랜지스터에 의하여 반전시킨 상태에서 디지탈 스위치로 구성시킨 트랜지스터를 온 오프되도록 제어하는데 따라 이 트랜지스터의 콜렉터에 접속된 FM번호 회로로부터의 출력에서 트랜지스터가 온상태일때의 출력을 테이프가 녹화하지 않도록 하므로, 이 테이프를 재생시킬 때 드럽 아웃된 영상신호가 모니터상에 표시되게하는 구성으로 이루어져 있다.The present invention inputs the horizontal and vertical synchronous signals individually to form a negative waveform by a matching circuit, and then through two monostable multivibrators that have two predetermined delay periods, and their output waveforms are composed of diodes. The transistor is turned on at the output from the FM number circuit connected to the collector of the transistor by controlling the transistor configured by the digital switch while being coupled by the OR circuit and inverted by the transistor. Since the tape does not record the output at this time, the video signal dropped out is displayed on the monitor when the tape is played back.

본 고안을 첨부 도면에 의거하여 상세히 기술하면 다음과 같다.The present invention will be described in detail with reference to the accompanying drawings.

도면은 본 고안을 상세히 보인 도면으로써 각 부위의 동작을 나타내는 파형도를 함께 나타내고 있다.The drawings show the present invention in detail and show a waveform diagram showing the operation of each part.

본 고안은 테스트 테이프용 녹화회로로써, 수평 및 수직동기신호 각각에 대하여 하나 이상의 정합회로(1) 및 (2)와 2단계 이상의 소정지연시간을 갖게한 단안정 멀티 바이브 레이터(3),(4) 및 (5),(6)의 상기 단안정 멀티 바이브레이터(4) 및 (6)의 출력을 논리합으로 하는 다이오드(D₁) 및 (D₂)로 구성된 OR회로(70)와 OR회로(7)의 출력을 원래대로 반전시키는 다른 정합회로(8)와 이 정합회로(8)의 출력에 따라 온 오프제어되는 디지탈 스위치로 구성시킨 스위칭회로(9)와 영상신호를 수신하고, 스위칭회로(9)의 작동에 따라 비데오 헤드(1)상에 FM변조 출력을 인가하는 FM변조회로(11)로 구성되어 있다.The present invention is a test tape recording circuit, which is a monostable multivibrator (3) having a predetermined delay time of at least two matching circuits (1) and (2) for horizontal and vertical synchronization signals, respectively. ) And OR circuit 70 and OR circuit 7 composed of diodes D 'and (D2) whose logical output is the sum of the outputs of the monostable multivibrators 4 and (6) of (5) and (6). Receives a video signal and a switching circuit 9 composed of another matching circuit 8 which inverts the output as it is, a digital switch that is turned on and off in accordance with the output of the matching circuit 8, and receives a video signal. It consists of an FM modulation circuit 11 for applying an FM modulation output on the video head 1 in accordance with the operation.

정합회로(1) 및 (2)는 수평 및 수직동기신호를 입력으로하여, 각기 저항(R₁),(R6)을 경유 트랜지스터(Q₁) 및 (Q₂)의 베이스에 인가한다. 그러므로 트랜지스터(Q₁) 및 (Q₂)는 수평동기신호 및 수직동기신호가 반전된 상태의 신호를 그의 콜렉터에 저항(R₃) 및 (R₄)에 의하여 나타나게 된다.The matching circuits (1) and (2) input horizontal and vertical synchronization signals and apply resistors R 'and R 6 to the bases of the transistors Q' and Q2, respectively. Therefore, the transistors Q 및 and Q2 exhibit a signal in a state in which the horizontal synchronous signal and the vertical synchronous signal are inverted by the resistors R3 and R₄.

저항(R₂) 및 (R₃)는 베이스 구동 안정 저항이다.Resistor R2 and R₃ are base drive stable resistors.

수직 및 수평동기 신호 인가라인의 2단계 지연 기능을 갖는 단안정 멀티 바이브레이터(3), (4) 및 (5), (6)는 모델명 μM566으로 상업적으로 구독가능하며, 또 다른 소정지연기간을 갖는 단안정 멀티바이브레이터일 수도 있다.Monostable multivibrators (3), (4) and (5), (6) with two-stage delay functions of vertical and horizontal synchronous signal application lines are commercially available under the model name μM566, and have another predetermined delay period. It may be a monostable multivibrator.

이들 단안정 멀티바이브레이터(3)-(6)들은 각기 저항(R₄) 및 캐패시터(C₁) 저항(R5) 및 캐패시터(C₂) 저항(R9) 및 캐패시터(C₃)와 저항(R10) 및 저항(C₄)의 RC시정수에 의한 지연 상수를 가진다.These monostable multivibrators (3)-(6) are resistor (R₄) and capacitor (C₁) resistor (R 5 ) and capacitor (C₂) resistor (R 9 ) and capacitor (C₃) and resistor (R 10 ) and It has the delay constant by RC time constant of resistance (C ().

그러므로 각 수평 및 수직동기신호는 2단계 소정지연시간을 가진 신호를 OR회로(7)로 구성시킨 다이오드(D₁)와 (D₂)캐소드에 입력되게 한다.Therefore, each horizontal and vertical synchronous signal causes a signal having a predetermined delay time of two steps to be input to the diodes D 'and (D2) cathodes constituted by the OR circuit 7.

이 OR회로(7)의 출력은 다이오드(D₁) 및 (D₂)의 출력을 논리적으로 합한 출력으로 되어, 적합회로(8)에 인가된다. 이 정합회로는 초기 정합회로와 동일한 구성으로 저항(R11,R12,R13)과 트랜지스터(Q₃)로 구성되며, 논리적으로 결합된 신호가 저항(R11)을 경유하여 트랜지스터(Q₃)에 인가되면, 콜렉터측에는 저항(R13)에 의하여 반전된 신호가 나타나게 된다.The output of the OR circuit 7 is an output obtained by logically adding up the outputs of the diodes D 'and D2, and is applied to the suitable circuit 8. This matching circuit is composed of the resistors R 11 , R 12 and R 13 and the transistor Q₃ with the same configuration as the initial matching circuit, and the logically coupled signal is applied to the transistor Q₃ via the resistor R 11 . When applied, a signal inverted by the resistor R 13 appears on the collector side.

이와 같이 반전된 신호는 스위칭 회로(9)로 구성시킨 저항(R14)을 경유하여 트랜지스터(Q₄)의 베이스에 인가된다.The inverted signal is applied to the base of the transistor Q 'via the resistor R 14 constituted by the switching circuit 9.

트랜지스터(Q₄)는 디지탈 스위칭 소자로서 반전된 신호에 따라 온 오프되면서, 그의 콜렉터에 접속되고, 영상신호를 입력으로 하는 FM변조회로(11)의 출력을 비데오 헤드(1)상에 인가하는 것을 제어한다.The transistor Q 'is a digital switching element that is turned on and off in response to the inverted signal, and is connected to its collector, and controls the application of the output of the FM modulation circuit 11 on which the video signal is input onto the video head 1. do.

여기서 캐패시터(C7)는 교류분 소거용이고 저항(R16)은 베이스 안정 저항이다.Here capacitor C 7 is for alternating current and resistor R 16 is a base stable resistor.

이와 같은 구성의 녹화 회로에 의하여 녹화되는 테이프는 정합회로(8)의 출력이 저레벨일 때 FM변조 신호를 녹화하게되고, 고레벨일 경우에는 일정기간 무신호가 녹화된다.The tape recorded by the recording circuit having such a configuration records the FM modulated signal when the output of the matching circuit 8 is at a low level, and when there is a high level, no signal is recorded for a certain period.

이와 같이 녹화된 레스트용 테이프가 공장의 라인에서 VTR등에 넣어졌을 때 테이프에 무신호 부분으로 녹화된 부분이 모니터상에 영상신호로 표시되는 드럽 아웃된 부분이고, 또 VTR시스템의 전기적, 기계적 드럽 아웃된 상황이 동시에 모니터상에 나타나므로 작업자는 용이하게 가시적으로 드럽 아웃트의 보상량을 결정할 수 있게 된다.When the tape for the rest is recorded in the VTR, etc. in the factory line, the tape-recorded part is a taped-out part that is displayed as a video signal on the monitor, and the electrical and mechanical drop-out of the VTR system. Since the situation appears on the monitor at the same time, the operator can easily visually determine the amount of drop out compensation.

Claims (1)

수평 및 수직동기신호 각각에 대하여 신호를 반전시키는 하나 이상의 정합회로와, 2단계 이상의 소정지연시간을 갖게된 단안정 멀티바이브레이터들과, 상기 단안정멀티바이브레이터들의 출력을 논리합으로하는 다이오드(D₁),(D₂)로 구성된 OR회로와, OR회로의 출력을 원래대로 반전시키는 정합회로와, 이 정합회로의 출력에 따라 온 오프로 제어되는 디지탈 스위치로 구성시킨 스위칭회로와, 영상신호를 수신하고 스위칭 회로의 작동에 따라 비데오 헤드상에 FM변조 출력을 인가하는 FM변조회로로 구성시킨 드럽 아우트 검출용 레스트 테이프 녹화 회로.At least one matching circuit for inverting the signal for each of the horizontal and vertical synchronization signals, monostable multivibrators having a predetermined delay time of at least two stages, a diode (D ') having a logic sum of the outputs of the monostable multivibrators, A switching circuit composed of an OR circuit composed of (D₂), a matching circuit for inverting the output of the OR circuit as it is, a digital switch controlled on and off according to the output of the matching circuit, a video signal receiving and switching circuit Rest tape recording circuit for detecting the drum out, consisting of an FM modulation circuit that applies an FM modulation output on the video head according to the operation of the camera.
KR2019870022705U 1987-12-22 1987-12-22 Test tape recording circuit for detecting drop-out KR900008891Y1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019870022705U KR900008891Y1 (en) 1987-12-22 1987-12-22 Test tape recording circuit for detecting drop-out

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019870022705U KR900008891Y1 (en) 1987-12-22 1987-12-22 Test tape recording circuit for detecting drop-out

Publications (2)

Publication Number Publication Date
KR890014607U KR890014607U (en) 1989-08-11
KR900008891Y1 true KR900008891Y1 (en) 1990-09-29

Family

ID=19270595

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019870022705U KR900008891Y1 (en) 1987-12-22 1987-12-22 Test tape recording circuit for detecting drop-out

Country Status (1)

Country Link
KR (1) KR900008891Y1 (en)

Also Published As

Publication number Publication date
KR890014607U (en) 1989-08-11

Similar Documents

Publication Publication Date Title
US4044389A (en) Method and apparatus for measuring the speed at which a tape was recorded
US3123668A (en) Video
KR900008891Y1 (en) Test tape recording circuit for detecting drop-out
US4363039A (en) Automatic operation control apparatus for a PCM recording and reproducing system
US3662158A (en) Video tape analyzer and method
US4728885A (en) Method and apparatus for duplicating electrical environmental conditions
CA1279927C (en) Information recording and reproducing apparatus
US5461305A (en) Preprocessing circuit for measuring signal envelope flatness degree in a reproducer
EP0198647B1 (en) Method and apparatus for detecting a dead zone in the transfer function of a signal processing system
KR940701577A (en) Era-type signal method and apparatus for optical information medium
KR890000780Y1 (en) Reference signal detecting circuit of video tape recorder
KR880000583Y1 (en) Automatic recording delay apparatus
KR880000582Y1 (en) Program detection apparatus
JPH04358359A (en) Drop-out measuring device
JPS62138341U (en)
JPH0650825Y2 (en) Data signal recording / reproducing device for video tape recorder
KR870000047B1 (en) Control signal record and reproducting system of video tape recorder
KR900006734B1 (en) Automatic recording off-circuit
KR890000782Y1 (en) Drop out detecting circuit of video disk player
KR900006735B1 (en) Automatic recording off-circuit
KR900005138Y1 (en) Automatic program search play system
SU1597791A1 (en) Apparatus for checking contact resistance when testing contacts for wear-resistance
JP2722519B2 (en) Recording mode discriminator
KR870003693Y1 (en) Block signal recording and detecting apparatus of video tape recorder
KR920005124Y1 (en) Display circuit of record level

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 19961231

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee