KR900008089B1 - Atr recording circuit and method - Google Patents

Atr recording circuit and method Download PDF

Info

Publication number
KR900008089B1
KR900008089B1 KR1019870007270A KR870007270A KR900008089B1 KR 900008089 B1 KR900008089 B1 KR 900008089B1 KR 1019870007270 A KR1019870007270 A KR 1019870007270A KR 870007270 A KR870007270 A KR 870007270A KR 900008089 B1 KR900008089 B1 KR 900008089B1
Authority
KR
South Korea
Prior art keywords
recording
atr
counter
output
mode
Prior art date
Application number
KR1019870007270A
Other languages
Korean (ko)
Other versions
KR890003209A (en
Inventor
김완배
Original Assignee
삼성전자 주식회사
안시환
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자 주식회사, 안시환 filed Critical 삼성전자 주식회사
Priority to KR1019870007270A priority Critical patent/KR900008089B1/en
Publication of KR890003209A publication Critical patent/KR890003209A/en
Application granted granted Critical
Publication of KR900008089B1 publication Critical patent/KR900008089B1/en

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/76Television signal recording
    • H04N5/765Interface circuits between an apparatus for recording and another apparatus
    • H04N5/77Interface circuits between an apparatus for recording and another apparatus between a recording apparatus and a television camera

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Television Signal Processing For Recording (AREA)
  • Management Or Editing Of Information On Record Carriers (AREA)

Abstract

The automatic time recording (ATR) method for camcorder comprises; executing a ATR mode for readying for recording operation during standby time (tSB) when an ATR key is inputted one time, automatically starting a recording operation and stopping the recording operation after recording time; continuously executing the ATR mode unitl the recording operation is stopped by a recording stop key when the ATR key is inputted two times; and releasing the ATR mode to convert the ATR mode into a temporary recording stillness mode when the ATR key is inputted three times.

Description

자동시간 녹화회로 및 방법Automatic time recording circuit and method

제1도는 본 발명의 방법을 보인 신호흐름도.1 is a signal flow diagram showing the method of the present invention.

제2도는 본 발명의 회로도.2 is a circuit diagram of the present invention.

제3-6도는 본 발명의 타이및챠트.Figures 3-6 show ties and charts of the present invention.

* 도면의 주요부분에 대한 부호의 설명* Explanation of symbols for main parts of the drawings

C1-C3 : 카운터 A1-A5 : 앤드게이트C1-C3: Counter A1-A5: Endgate

B1-B6 : 오아게이트B1-B6: Oagate

본 발명은 카메라 일체형 비데오 테이프 레코더(이하, 캠코더라 칭함)에 있어서 촬영녹화를 하고자할때 자동시간녹화(auto time record : 이하 ATR이라 칭함) 키를 사용하여 세트 자체가 일정시간 녹화준비를 한후 자동적으로 녹화룰 시작하고 일정시간이 경과한 뒤 자동적으로 녹화일시 정지모드로 결합되게 하는 자동시간 녹화회로 및 방법에 관한 것이다.According to the present invention, when a recording is performed in a camera-integrated video tape recorder (hereinafter referred to as a camcorder), the set itself automatically prepares for a predetermined time by using an auto time record (ATR) key. The present invention relates to an automatic time recording circuit and a method for starting a recording rule and automatically combining the recording pause mode after a predetermined time elapses.

종래에는 스틸 카메라에서 자동 셔터라 하는 기계적인 장치를 이용하여 일정시간이 경과한 뒤 촬영하게하여, 본인을 촬영하고자 할 때 자신이 찍히고자 하는 위치까지 이동하는 시간을 기계적인 방법으로 시간지연을 시켜서 자신을 촬영할 수 있었다. 그러나 현재의 캠코더에서는 이러한 기능을 가지고 있지 않기 때문에 촬영자 자신을 촬영하고자할 때에는 녹화시작 후 촬영장소까지 이동한 뒤 촬영이 끝나면 다시 녹화를 정지시키기 위해 이동해야하므로 촬영자가 오고 가는 원치 않는 이동 장면이 녹화되고, 또한 비데오 테이프와 전력도 낭비되는 문제점이 있었다.Conventionally, by using a mechanical device called a self-timer in the still camera to shoot after a certain period of time, when you want to shoot yourself time to move to the location where you want to take a mechanical delay I could shoot myself. However, since the current camcorder does not have such a function, when you want to shoot yourself, you have to move to the shooting location after recording starts, and then move to stop recording again when the shooting ends. There was also a problem that the video tape and power was also wasted.

본 발명은 상기한 문제점을 해결하기 위하여 창안한 것으로써, ATR키를 설치하여 기계적인 방법이 아닌 전자적인 방법으로 스틸 카메라에서의 자동 셔터기능을 수행함은 물론 ATR의 시간을 선택할 수 있으며 또한 일정시간 촬영 후 녹화정지를 수행하지 않고 지속적으로도 촬영할 수 있도록 하는 회로 및 방법을 제공하는 것을 그 목적으로 한다.The present invention has been made to solve the above problems, by installing the ATR key to perform the automatic shutter function in the still camera in an electronic manner rather than a mechanical method, as well as select the time of the ATR, and also a certain time It is an object of the present invention to provide a circuit and a method for continually shooting without performing a recording stop after shooting.

상기한 목적을 달성하기 위한 기술적 수단으로서 전 시스템의 처리를 마이크로컴퓨터에서 수행하도록 하고 ATR기능 전용의 키를 설치하여 키 입력회수에 따라 여러기능을 동작시키도록 하였으며, 기준 클럭으로는 드럼 플립플롭의 30Hz 신호를 사용하고 있다.As a technical means to achieve the above object, the entire system is processed by a microcomputer, and a key dedicated to the ATR function is installed to operate various functions according to the number of key inputs. 30Hz signal is used.

이하 첨부된 도면에 의하여 본 발명을 상세히 설명한다.Hereinafter, the present invention will be described in detail with reference to the accompanying drawings.

제2도는 본 발명의 회로도로서 마이크로컴퓨터에 의해 수행되는 제1도의 본 발명의 플로우챠트를 첨부된 제3-6도의 타이밍챠트에 의해 설명하면, 제2도의 모드 논리부는 공지의 마이크로컴퓨터로서 키입력신호가 감지될때마다 이에 해당되는 하이레벨 모드신호를 출력하는 것이고, 카운터(C1)는 링 카운터로서 그 동작은 제3도의 타이밍챠트에 도시되어 있으며, 카운터(C2,C3)는 각각 인에이블 및 디스에이블 신호에 의하여 동작 수행 및 정지를 행하는 일반적인 카운터로서 클럭으로는 30Hz의 드럼 플립플롭을 30×tSB개만큼 계수한 뒤 출력신호를 발생하고 카운터(C3)는 드럼 플립플롭을 30×tr개만큼 계수한 뒤 출력신호를 발생한다. 상기한 tSB는 ATR동작에 있어서의 녹화준비시간이고 tr은 ATR동작에 있어서의 녹화시간이다.FIG. 2 is a circuit diagram of the present invention, and the flowchart of the present invention of FIG. 1 performed by a microcomputer is explained by the timing charts of FIGS. 3-6, to which the mode logic of FIG. 2 is keyed as a known microcomputer. Whenever a signal is detected, a corresponding high level mode signal is output. The counter C1 is a ring counter, the operation of which is shown in the timing chart of FIG. 3. The counters C2 and C3 are enabled and disabled, respectively. As a general counter that performs and stops operation by the Able signal, the clock counts 30Hz tSB drum flip-flops at 30Hz and generates an output signal, and the counter C3 counts 30Xtr drum flip-flops. Then generate an output signal. TSB is the recording preparation time in the ATR operation and tr is the recording time in the ATR operation.

본 발명의 ATR동작을 수행하기 위하여 ATR키를 한번 눌렀을 경우에는 tSB 동안 녹화준비를 한 후 자동으로 녹화를 시작하고 tr 동안 녹화한 뒤 자동으로 녹화정지를 수행하는 것으로써 제4도의 타이밍챠트에 의해 설명하면, 녹화일시 정지모드는 녹화(a)와 정지(b)가 하이레벨이므로 앤드게이트(A3)의 출력이 하이레벨되어 앤드게이트(A1)를 통하여 ATR키가 입력(d)되면, 카운터(C1)로 펄스를 인가하여 Q0의 출력(e)이 오아게이트(B1)를 통하여 모드논리부에 인가되어 ATR모드(C)를 수행하기 위하여 카운터(C2)를 동작시켜 드럼 플립플롭 신호를 30×tSB만큼 계수한 뒤 출력(h)이 하이레벨이 되고, 이 신호는 오아게이트(B2)를 거쳐 모드 논리부에 인가되어 정지모드(b)를 로우레벨로 하여 녹화를 시작하게 한다. 또한 카운터(C2)는 출력(h)을 앤드게이트(A5)를 거쳐 카운터(C3)를 동작시켜 3×tr개의 드럼 플립플롭을 계수하여 동시에 자신은 동작정지를 한다. 카운터(C3)가 tr동안에 계수를 완료하면 출력(k)은 하이레벨펄스를 발생하여, 오아게이트(B2)를 통하여 정지모드(b)를 하이레벨로 하여 녹화일시 정지시키고 또한 오아게이트(B1,B5)를 통하여 ATR모드(C)를 로우레벨로 하여 ATR모드를 해제한다. 동시에 카운터(C3) 자신도 출력(k)이 오아게이트(B4)를 통하여 인가되므로 동작정지가 된다.When the ATR key is pressed once to perform the ATR operation of the present invention, after preparing for recording during tSB, recording starts automatically, recording for tr, and automatically stopping recording are performed according to the timing chart of FIG. In the recording pause mode, since the recording (a) and the stop (b) are high level, when the output of the AND gate A3 is high level and the ATR key is input (d) through the AND gate A1, the counter ( A pulse is applied to C1) and the output e of Q0 is applied to the mode logic unit through the oragate B1 to operate the counter C2 to perform the ATR mode C. After counting by tSB, the output h becomes high level, and this signal is applied to the mode logic section via the oragate B2 to start recording with the stop mode b low level. In addition, the counter C2 operates the counter C3 to the output h via the AND gate A5, counts 3 x tr drum flip-flops, and simultaneously stops the operation. When the counter C3 completes counting during tr, the output k generates a high level pulse, and the recording mode is paused by setting the stop mode b to a high level through the oragate B2, and the oragate B1, The ATR mode is released by setting the ATR mode C to a low level through B5). At the same time, the counter C3 itself is also stopped because the output k is applied through the oragate B4.

상기에서 카운터(C2)가 계수하고 있는 동안 또는 카운터(C3)가 계수하고 있는 동안에 녹화시작/정지키가 입력되었을 때의 동작을 설명하면, ATR키가 입력되어 ATR모드(C)가 하이레벨로 되어 카운터(C2 또는 C3)가 계수하는 도중에 녹화시작/정지신호(m)가 입력되면 앤드게이트(A2)를 통하여 오아게이트(B2)에 인가되어서 출력(1)은 정지모드(B)를 로우레벨로 하여 녹화를 시작하거나 중단시키는 한편, 앤드게이트(A2)의 출력은 동시에 앤드게이트(A4)에 인가되어 ATR모드(C)가 하이레벨로 되어 오아게이트(B3,B4)에 인가되어 카운터(C2,C3)를 동작정지시키고 또한 오아게이트(B5,B1)를 거쳐 출력(f)이 모드 논리부에 인가되어 ATR모드(C)를 로우레벨로 하여 ATR모드는 해제된다. 이때의 타이밍챠트는 제4도의 m,n1',1',f',c',b'에 나타내었다. 이 경우 (가)부분은 카운터(C2)가 계수하는 도중에 녹화시작/정지키를 입력하였을때의 타이밍챠트이고 (나)부분은 카운터(C3)가 계수하는 도중에 녹화시작/정지키를 입력하였을 때이다.In the above description, when the recording start / stop key is input while the counter C2 is counting or while the counter C3 is counting, the ATR key is input to bring the ATR mode C to a high level. When the recording start / stop signal m is input while the counter C2 or C3 is counting, it is applied to the oragate B2 through the AND gate A2 so that the output 1 sets the stop mode B to a low level. While the recording is started or stopped, the output of the AND gate A2 is simultaneously applied to the AND gate A4 so that the ATR mode C becomes high level, and is applied to the OR gates B3 and B4 so as to counter C2. The output f is applied to the mode logic section through the oragates B5 and B1, and the ATR mode is released by setting the ATR mode C to a low level. The timing chart at this time is shown in m, n1 ', 1', f ', c', b 'of FIG. In this case, part (a) is the timing chart when the recording start / stop key is input while the counter C2 is counting, and part (b) is when the recording start / stop key is input while the counter C3 is counting. to be.

최초의 ATR키를 입력시키고 카운터(C2)가 계수하고 있는 tSB내에 다시 ATR키를 입력하여 ATR키를 두번 눌렀을때에는 tSB동안에 녹화준비한 뒤 자동으로 녹화를 시작하여 녹화시작/정지키가 입력되어 녹화가 인위적으로 중단될때까지 녹화를 계속 수행하게 되는 것으로 제5도의 타이밍챠트를 참조하여 설명하면, 최초의 ATR신호(d)가 재입력되면 앤드게이트(A1)을 거쳐 인가된 신호는 카운터(C1)의 출력 Q0(e)와 (j)을 각각 변화시키고 Q1의 하이레벨출력(j)은 앤드게이트(A5)에 반전되어 인가됨으로써 카운터(C2)가 정상적으로 계수를 완료하고 출력(h)로 하이레벨신호를 발생시켜도 앤드게이트(A5)의 출력은 계속 로우레벨로 유지되므로 녹화시간을 결정하는 카운터(C3)의 동작 시작은 이루어지지 않으므로 카운터(C3)의 출력(k)은 발생되지 않는다. 따라서 인위적으로 녹화 정지를 시키기 위해서는 녹화 시작/정지 입력신호에 의해서만 이루어지며 그 동작은 상기한 ATR최초 입력시와 같다.When the first ATR key is input and the ATR key is pressed again within the tSB counted by the counter (C2), and the ATR key is pressed twice, the recording is prepared during tSB, and then the recording starts automatically and the recording start / stop key is input. Recording is continued until artificially stopped. Referring to the timing chart of FIG. 5, when the first ATR signal d is input again, the signal applied through the AND gate A1 is applied to the counter C1. The outputs Q0 (e) and (j) are changed respectively, and the high level output j of Q1 is inverted and applied to the AND gate A5 so that the counter C2 normally completes counting and the high level signal to the output h. Since the output of the AND gate A5 continues to be at a low level even when the signal is generated, the operation of the counter C3 for determining the recording time does not start, and thus the output k of the counter C3 is not generated. Therefore, in order to stop the recording artificially, only the recording start / stop input signal is performed.

또한 사용자의 오동작 등으로 ATR키가 세번 입력되는 경우에는 ATR모드를 해제시키는 동작을 수행하는 것으로써 제6도의 타이밍챠트를 참조하여 설명하면, 최초의 ATR키가 입력되어 카운터(C2)가 계소하고 있는 동안으로 tSB이내에 두번째 ATR키가 입력된 상태에서 세번째 ATR키가 입력되면 카운터(C1)의 출력 Q0,Q1,Q2는 각각 (e),(j),(o)로 되고 따라서 오아게이트(B1)의 출력(f)이 모드 논리부로 인가되어 ATR모드를 해제시키고 또한 카운터(C1)의 출력 Q2(o)는 오아게이트(B3)를 거쳐 카운터(C2)에 인가되어 카운터(C2)의 계수동작을 정지시킨다.When the ATR key is input three times due to a malfunction of the user, the operation of releasing the ATR mode is performed. Referring to the timing chart of FIG. 6, the first ATR key is input and the counter C2 is counted. While the second ATR key is input within tSB while the third ATR key is pressed, the outputs Q0, Q1, and Q2 of the counter C1 become (e), (j), and (o), respectively. Is output to the mode logic unit to release the ATR mode, and the output Q2 (o) of the counter C1 is applied to the counter C2 via the orifice B3 to count the counter C2. To stop.

이상과 같은 본 발명에서는 기준 클럭으로서 캠코더에서 녹화/일시 정지모드에서 필수적으로 발생하고 있는 드럼 플립플롭 30Hz 신호를 사용함으로써 별도의 발진부를 구성하지 않도록 하고 있으며, 별도의 발진부를 구성할 경우에는 카운터(C2)는 tSB×fosc개, 카운터(C3)는 tr×fosc개를 계수하게 된다.(fosc는 발진주파수)In the present invention as described above, by using the drum flip-flop 30Hz signal which is essentially generated in the recording / pause mode in the camcorder as a reference clock to avoid configuring a separate oscillator, in the case of configuring a separate oscillator counter ( C2) counts tSB × fosc and counter C3 counts tr × fosc (fosc is the oscillation frequency).

상기한 바와 같이 본 발명에 의하면, 사용자 자신이 원하는 부분만을 촬영할 수 있는 ATR모드를 수행하고, 동일한 키로서 ATR모드를 취소시킬 수 있으며, 녹화준비시간 이후에 지속적으로도 촬영이 가능한 다양한 기능의 캠코더를 제공할 수 있다.As described above, according to the present invention, the user can perform the ATR mode in which only the desired part can be photographed, the ATR mode can be canceled with the same key, and the camcorder can continuously record after the recording preparation time. Can be provided.

Claims (2)

모드 논리부의 각 모드에 따른 출력신호(b),(c)를 논리곱하는 앤드게이트(A3)의 출력과 ATR키 입력신호가 입력되는 앤드게이트(A1)의 출력을 클럭신호로 하여 ATR키의 눌려진 횟수를 카운팅하는 카운터(C1)와, 카운터(C1)의 출력(Q0)에 의해 인에이블되고 드럼 플립플롭신호를 클럭신호로 하여 녹화준비시간(tSB)동안 카운트한 다음 신호를 출력하는 카운터(C2)와, 반전된 카운터(C1)의 출력(Q1)과 카운터(C2)의 출력을 논리곱하는 앤드게이트(A5)의 출력에 의해 인에이고, 드럼 플립플롭신호를 클럭신호로 하여 녹화시간(tr)동안 카운트한다음, 신호를 출력하는 카운터(C3)와, 상기 카운터(C2)의 출력, 상기 카운터(C1)의 출력(Q2) 및 앤드게이트(A4)의 출력을 입력신호로 하여 상기 카운터(C2)가 녹화준비시간을 카운팅하는 동작을 완료하였을 때, ATR키가 3번 눌려져 ART모드가 해제될 때 또는 ATR모드시 녹화/정지 키가 입력되었을 때에 카운터(C2)의 동작을 중지시키기 위한 디스에이블신호를 출력하는 오아게이트(B3)와, 상기 카운터(C3)의 출력과 앤드게이트(A4)의 출력을 입력하여 카운터(C3)의 녹화시간 카운팅동작이 완료되거나, ATR모드시 녹화/정지키가 입력되었을 때에 카운터(C3)의 동작을 중지시키기 위한 디스 인 에이블신호를 출력하는 오아게이트(B4)와, 상기 카운터(C3)의 출력(Q0,Q2) 및 오아게이트(B5)의 출력과 앤드게이트(A2)를 통한 녹화/정지키 및 상기 카운터(C2,C3)의 출력을 각각 논리합하여 모드 논리부에 각 모드 수행에 따른 신호를 출력하는 오아게이트(B1,B2)와, 상기 카운터(C2)의 출력과 오아게이트(B5)의 출력을 입력하여 녹화준비시간이 완료되었거나 ATR모드가 해제되었을 때에 카운터(C1)를 리세트시키기 위한 신호를 출력하는 오아게이트(B6)로 이루어지는 것을 특징으로 하는 자동시간 녹화회로.The ATR key is pressed with the output of the AND gate A3, which is the AND of the output signals b and c according to each mode of the mode logic unit, and the output of the AND gate A1, to which the ATR key input signal is input, as a clock signal. It is enabled by the counter C1 counting the number of times and the output Q0 of the counter C1, and counts during the recording preparation time tSB using the drum flip-flop signal as a clock signal, and then outputs a signal C2. ) And the output of the AND gate A5, which is an AND of the output Q1 of the inverted counter C1 and the output of the counter C2, and the recording time tr with the drum flip-flop signal as a clock signal. After the counter is counted, the counter C3 outputs a signal, the output of the counter C2, the output Q2 of the counter C1, and the output of the AND gate A4 are input signals. When C2) completes counting the recording preparation time, the ATR key is pressed three times to enter the ART mode. An oar gate B3 for outputting a disable signal for stopping operation of the counter C2 when released or when a recording / stop key is input in the ATR mode; and an output and an AND gate A4 of the counter C3. Or outputs a disable signal for stopping the operation of the counter C3 when the recording time counting operation of the counter C3 is completed or when the recording / stop key is input in the ATR mode. B4), the outputs of the counters C3, the outputs Q0 and Q2 and the oragate B5, the recording / stop key through the AND gate A2, and the outputs of the counters C2 and C3, respectively. OA gates (B1, B2) outputting a signal according to each mode execution to the mode logic section, the output of the counter (C2) and the output of the oragate (B5) is input to complete the recording preparation time or ATR mode is released To reset the counter C1 when Automatic time recording circuit, characterized in that consisting of an oragate (B6) for outputting. ATR키의 1회 입력시 녹화준비시간(tSB)동안 녹화준비후, 자동으로 녹화를 시작하여 녹화시간(tr)동안 녹화한 후 자동으로 녹화를 정지하는 ATR모드를 수행하고 ATR키의 2회 입력시에 녹화/정지키 입력에 의하여 녹화가 중지될때까지 ATR모드를 계속 수행하며, ATR키의 3회 입력시에 ATR모드를 해제시키고 초기의 녹화일시 정지모드로 절환하도록 하는 것을 특징으로 하는 자동시간 녹화방법.When the ATR key is input once, after the recording preparation time (tSB), the recording starts automatically, the recording starts for the recording time (tr), and then the ATR mode is automatically stopped. Auto-remaining to continue the ATR mode until recording is stopped by recording / stop key input at the time of inputting, and releasing the ATR mode and switching to the initial recording pause mode when the ATR key is pressed three times. How to record.
KR1019870007270A 1987-07-07 1987-07-07 Atr recording circuit and method KR900008089B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019870007270A KR900008089B1 (en) 1987-07-07 1987-07-07 Atr recording circuit and method

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019870007270A KR900008089B1 (en) 1987-07-07 1987-07-07 Atr recording circuit and method

Publications (2)

Publication Number Publication Date
KR890003209A KR890003209A (en) 1989-04-13
KR900008089B1 true KR900008089B1 (en) 1990-10-31

Family

ID=19262807

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019870007270A KR900008089B1 (en) 1987-07-07 1987-07-07 Atr recording circuit and method

Country Status (1)

Country Link
KR (1) KR900008089B1 (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101275569B1 (en) * 2006-10-24 2013-06-14 엘지전자 주식회사 An accepting box mounting structure for refrigerator

Also Published As

Publication number Publication date
KR890003209A (en) 1989-04-13

Similar Documents

Publication Publication Date Title
US3742826A (en) Exposure control device
JPH0311689B2 (en)
US4096500A (en) Still- or motion-picture camera or reproducing apparatus
KR900008089B1 (en) Atr recording circuit and method
US4006975A (en) Fade-over apparatus for a motion picture camera
US6754836B2 (en) Microcomputer capable of switching between low current consumption mode and normal operation mode
US5155521A (en) Counter-driven shutter actuator control circuit
US4106864A (en) Motion-picture camera with diaphragm control system having fadeover capability
JP4240657B2 (en) Counting device and driving method thereof
US4360825A (en) Vertical drive generator and horizontal rate gate generator for a television receiver
JPH06244739A (en) Multiplexer circuit
JPS6316711A (en) Timing device
JP4122128B2 (en) Edge detection circuit
US4313653A (en) Controller for lapping photography of cinecamera
JP3051937B2 (en) Variable counting pulse signal generator
JPS631291Y2 (en)
JPH035948Y2 (en)
JPH0154688B2 (en)
JPH0432785A (en) Test circuit
JPH01185538A (en) Timer photographing device for camera
RU1793545C (en) Converter from code to pulse-width signal
JP2669949B2 (en) Phase synchronization circuit
JPH07264052A (en) Variable frequency divider
JPH0727429B2 (en) Microcomputer oscillation clock switching circuit
JPH02138613A (en) Chattering preventing circuit for trigger switch

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E902 Notification of reason for refusal
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20020930

Year of fee payment: 13

LAPS Lapse due to unpaid annual fee