KR900003486B1 - VCMR(Video Camera Memory Recorder)시스템 - Google Patents

VCMR(Video Camera Memory Recorder)시스템 Download PDF

Info

Publication number
KR900003486B1
KR900003486B1 KR1019870010581A KR870010581A KR900003486B1 KR 900003486 B1 KR900003486 B1 KR 900003486B1 KR 1019870010581 A KR1019870010581 A KR 1019870010581A KR 870010581 A KR870010581 A KR 870010581A KR 900003486 B1 KR900003486 B1 KR 900003486B1
Authority
KR
South Korea
Prior art keywords
circuit
signal
switch
controller
frame
Prior art date
Application number
KR1019870010581A
Other languages
English (en)
Other versions
KR890006080A (ko
Inventor
윤종경
Original Assignee
삼성전자 주식회사
안시환
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자 주식회사, 안시환 filed Critical 삼성전자 주식회사
Priority to KR1019870010581A priority Critical patent/KR900003486B1/ko
Publication of KR890006080A publication Critical patent/KR890006080A/ko
Application granted granted Critical
Publication of KR900003486B1 publication Critical patent/KR900003486B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/76Television signal recording
    • H04N5/907Television signal recording using static stores, e.g. storage tubes or semiconductor memories

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Color Television Systems (AREA)
  • Television Signal Processing For Recording (AREA)

Abstract

내용 없음.

Description

VCMR(Video Camera Memory Recorder)시스템
제 1 도는 본 발명의 블럭도.
제 2 도는 비디오신호에서 사선친 부분이 시각(Visual)영역임을 도시함.
제 3 a,b 도는 데이타 압축회로의 상세도.
제 4 도는 SGC(Signal Gate Control)펄스에 의하여 촬상소자의 센서부분에 축적된 전하가 수직 레지스터에 전달되는 과정을 도시함.
제 5 도는 신호(X1)(X2)의 진리값을 도시함.
제 6 도는 수평주파수 프레임의 타임에 의한 데이타를 도시함.
* 도면의 주요부분에 대한 부호의 설명
1 : 활상소자 2(8-10) : 버퍼
3 : 샘플링과 홀더회로 4 : 휘도신호 처리회로
5 : 색신호처리회로 6 : YL(황)색신호처리회로
7 : 색차신호회로,(11-13) 27 : 스위치
14 : 믹싱회로 15 : 변조회로
(16-18) : A/D컨버터 (19-21) : 데이타 압축회로
22 : 드라이버 23 : 동기신호 발생회로
24 : 앤드게이트 25 : 컨트롤러
26 : 1/4카운터 40 : 1/2카운터
(28-30) : 메모리소자 (31-33) : 재생회로
(34-36) : D/A컨버터
본 발명은 비디오 캠코더(Cam Corder)나 전자 스틸카메라(Still Camera)와 같이 영상신호의 기록재생에 사용되는 VCMR(Video Camera Memory Recorder)시스템에 관한 것이다.
종래의 영상신호 기록방법은 비디오테이프나 비디오 자기 디스크를 사용하였으므로 비디오 영상신호를 녹화하는 비디오테이프가 고가이고 아날로그 신호방식의 신호처리로 인하여 수차례 재생시는 화질이 매우 저하되는 문제점이 있었으며 비디오 자기 디스크에 기록할 경우 음성신호는 주파수가 낮지만 비디오신호로 되면 고주파까지의 넓은 대역으로 되기 때문에 실용화에는 역시 많은 문제점이 있는 것이다.
본 발명은 상기와 같은 문제점들을 해결하기 위하여 창안된 것인 바, VCMR시스템에 반도체의 기억장치(RAM)(ROM)를 사용하여 녹화하며 비디오신호를 디지탈화 하여서 기록하고 녹화시는 주파수를 30Hz로 하고 녹화시는 60Hz하여 기존의 VTR과 완전한 호환성이 있도록 하였으며 양산시 가격이 저렴하고 수차례 재생시에도 선명한 화질을 그대로 유지할수가 있으므로 제품의 신뢰도가 향상되는 효과가 있는 장치로 이하 첨부된 도면에 의하여 본 발명을 상세히 설명하면 다음과 같다.
빛을 전기적 신호로 변환하는 촬상소자(1)는 버퍼(2)를 통하여 샘플링과 홀더회로(3)에 접속되고 상기 샘플링과 홀더회로(3)는 휘도신호 처리회로(4)와 색신호 처리회로(5) Y1신호처리회로(6)로 각각 연결하여 색차신호회로(7)를 통하여 버퍼(8-10)와 스위치(SW1∼SW3)변조회로(15)를 거쳐 믹싱회로(14)에 접속되는 회로에 있어서 상기 색차 신호회로(7)의 출력선(B-Y)에 A/D컨버터(17)를 연결하고, 상기 휘도신호 처리회로(4)의 출력선에 A/D컨버터(18)를 각각 연결하며 상기 A/D컨버터(16-18)는 데이타 압축회로(19-21)를 통하여 메모리소자(28-30)에 각각 접속하고 상기 메모리소자(28-30)는 재생회로(31-33)를 통하여 D/A컨버터(34-36)를 거쳐 상기 스위치(11-13)에 접속하며, 상기 데이타압축회로(19-21)와 메모리소자(28-30)를 제어하는 컨트롤러(25)는 스위치(SW4)를 통하여 1/4카운터(26)와 1/2카운터(40)에 접속하고 상기 1/4카운터(26)와 1/2카운터(40)에 동기신호를 인가해 주는 동기신호 발생회로(23)는 상기 컨트롤회로(25)에 브링킹펄스(Brinking Pulse)를 인가해 주고 앤드게이트(24)에 SGC(Signal Gate Control)신호를 인가해 주며 상기 앤드게이트(24)는 드라이버(22)를 통하여 상기 촬상소자(1)에 연결구성한 회로로 이들의 작용효과를 설명하면 다음과 같다.
본 시스템은 한 필드(Field)내에서 화소수는 수직주기가 약 240본(本)이며 수평주기는 약 420본으로 이것은 수평해상도가 420본이며 수직해상도 240본은 NTSC(National Television System Committee) 비디오신호 한 필드에서의 수직주기 262.5에서 블랭킹기간 22.5를 뺀 숫자이다.
여기서 제 2 도에 도시한 바와 같이 TV에서의 오버스캔(Over Scan)을 15∼30%로 고려하여 수평주기 및 수직주기에 0.8을 곱하면 1필드에서의 유효화수소는 420×0.8×240×0.8≒65K가 된다.
여기서 휘도신호를 프레임간 부호화 처리방식을 취하면 1/10이상의 데이타 압축을 기대하여 필요한 비트(Bit)수를 계산하면 65(유효화수소)×6×1/10-39K비트가 된다.(6은 한 화소의 A/D 변환처리 비트수) 빛을 전기적 신호로 변환하는 촬상소자(1)는 입력된 빛이 많으면 전하가 많이 축적되고 동일한 광량이 입사되어도 입사시간이 길면 전하가 많이 축적되어서 화질의 감도를 향상시키는 역할을 하는 소자로써 전기적 신호는 버퍼(2)를 통하여 증폭되어 샘플링과 홀더회로(3)에서 표본추출된 휘도신호와 색신호 YL신호는 각각 휘도신호처리신호(4)와 색신호 처리회로(5) YL신호 처리회로(6)에 인가되며 상기 휘도신호 처리회로(4)는 명암조절용 휘도신호를 출력하여 버퍼(8)를 통하여 증폭된 신호는 스위치(sw1)를 거쳐 믹싱회로(14)에 인가한다. 상기 색신호 치리회로(5)는 황색신호를 처리하는 YL신호 처리회로(6)와 함께 색차 신호회로(7)에 인가되고 그 출력색차신호(R-Y)(B-Y)는 버퍼(9)(10)에서 증폭되어 스위치(sw2)(sw3)를 통하여 변조회로(15)에서 변조되며 상기 변조된 색차신호는 상기 믹싱회로(14)에 인가되며 상기 믹싱회로(14)는 상기 새색사신호 휘도신호 R-Y, B-Y중 선택되어진 신호들을 믹싱회로(14)에서 혼합하여 NTSC 비디오신호에 맞게 출력한다.
한편 상기 색차신호 회로(7)의 청색색차신호(B-Y)와 적색색차신호(R-Y) 휘도신호 처리신호(4)의 출력신호(Analogue)를 디지탈신호로 변환시키는 A/D컨버터(16-18)는 변환된 디지탈신호를 데이타압축회로(19-21)에서 디지탈데이타를 예측 부호와 방식이나 직교변환 처리방식 프레임간 부호와 처리방식 중 택일하여 압축한 후 메모리 소자(28-30)에 각각 기억시킨다.
상기 데이타 압축회로(19-21)와 메모리소자(28-30)를 제어하는 컨트롤러(25)는 실제로 TV화면상에 나타내는 영역인 수평 및 수직부분만 메모리에 기록하도록 조정한다. 이때 상기 컨트롤러(25)에 동기신호를 부여하는 동기신호 발생회로(23)는 SGC(Signal Gate Countrol)펄스를 앤드게이트(24)에 인가하여 드라이버(22)를 통한 펄스는 제 4 도에 도시한 바와 같이 촬상소자(1)에 있는 수직레지스터(V-Register)에 인가되어져 펄스(V1)(V2)의 상부측 즉 펄스(B1)에서 하이부분이 상기 펄스(V1)(V2)에 의하여 상기 수직 레지스터가 제어된다. 이때 SGC펄스는 상기 동기신호 발생회로(23)에서 매 필드마다 발생되고 있으나 상기 드라이버(22)와 앤드게이트(24)에 또 다른 신호를 입력하는 스위치(sw4)에 의하여 선택되는 상기 낸드게이트(24)의 출력에 의하여 제어를 받아 상기 SGC펄스가 하이신호일 때만 상기 촬상소자(1)의 수직 레지스터에 전달되며 상기 스위치(27)의 출력신호에 따라 컨트롤러(25)는 메모리에 필드를 기록할 것인가 프레임을 기록할 것인가를 컨트롤 하게 된다.
한편 상기 동기신호 발생회로(23)에 연결된 1/4카운터(26)는 수직동기신호(V-sync)를 입력받고, 상기 동기신호 발생회로(23)에 연결된 1/2카운터(40)의 출력신호를 입력(CLR)으로 받아, 그 출력신호(X1)(X2)를 출력하며 이 출력신호는 제 5 도에 도시한 바와같이 신호(X1)는 입력(2)(3)에서 신호(X2)는 입력(1)(3)에서 각각 하이레벨이 되며 상기 1/4카운터(26)는 기수필드에서 초기화(CLR)되므로 언제나 입력(0)(2)는 기수필드가 되고 입력(1)(3)은 우수 필드가 된다.
상기 신호(X1)(X2)를 입력으로 받는 스위치(24)는 입력신호(X1)(X2)중 선택하여 컨트롤러(25)에 입력하게되는데 신호(X1)가 선택되면 상기 컨트롤러(25)는 메모리내에 1차 필드와 2차 필드를 녹화시켜 수직해상도가 양호하여지지만 화면이 녹화 속도가 2배나 늦어지게 되고 또한 신호(X2)가 선택되면 화면의 녹화속도는 기존의 방식과 동일하지만 상기 컨트롤러(25)에 의하여 1프레임을 동일필드로 사용하므로써 수직해상도가 저하된다.
이상의 설명이 제 6 도에 도식적으로 설명되어 있다.
이와 같이 메모리에 녹화된 후 재생회로(31-33)와 D/A 컨버터(34-36)를 통하여 스위치(11-13)와 변조회로(15)를 거쳐 믹싱회로(14)에 인가되어 재생시는 NTSC 컴퍼지트 비디오신호가 가능하도록 출력된다.
상기한 바와같이 VCMR시스템에서 기억장치를 이용하여 디지탈화하여서 데이타를 기록하며 재생시는 기존의 VTR과 완전한 호환성이 있도록 출력함으로써 양산시 가격이 저렴하고 수차례 재생시에도 선명한 화질을 그대로 유지할 수 있는 효과가 있는 것이다.

Claims (2)

  1. 촬상소자(1)는 버퍼(2)를 통하여 샘플링과 홀더회로(3)에 접속되고 상기 샘플링과 홀더회로(3)는 신호처리회로(4-6)와 색차신호회로(7)를 통하여 버퍼(8-10)와 스위치(11-13) 변조회로(15)를 거쳐 믹싱회로(14)에 접속되는 회로에 있어서, 상기 색차신호회로(7)와 휘도신호 처리회로(4)에 연결되어 아날로그 색차신호를 디지탈신호로 변환시켜 주는 A/D 컨버터(16-18)와 데이타 압축회로(19-21)와 메모리소자(28-30)로 구성하여 스위치(27)의 출력신호에 따라 컨트롤러(25)는 디지탈신호인 화상신호를 메모리에 기록할 때 필드로 기록한 것인가 프레임으로 기록할 것인가를 결정해 주는 회로로 구성된 것을 특징으로 하는 VCMR 시스템.
  2. 제 1 항에 있어서, 상기 컨트롤러(25)에 연결된 동기신호 발생회로(23)의 동기신호에 따라 1/2카운터(40)와 1/4카운터(26)가 동작하는 회로와 상기 1/4카운터(26)는 수직동기신호(V-SYNC)를 입력받아 그 출력신호(X1)(X2)를 만들어 스위치(24)에 인가시키는 회로와, 상기 스위치(24)의 선택에 따라 컨트롤러(25)는 메모리내에 프레임의 1차필드와 2차필드에 화상을 녹화시키거나, 한 프레임을 동일 필드로 녹화시킨 후 재생시는 재생회로(31-33)와 D/A 컨버터(34-36)와 스위치(11-13)와 변조회로(15)를 거쳐 믹싱회로(14)에 연결 구성되어 그 출력신호는 NTSC 컴퍼지트 비디오 신호가 되도록 한 것을 특징으로 하는 VCMR시스템.
KR1019870010581A 1987-09-24 1987-09-24 VCMR(Video Camera Memory Recorder)시스템 KR900003486B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019870010581A KR900003486B1 (ko) 1987-09-24 1987-09-24 VCMR(Video Camera Memory Recorder)시스템

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019870010581A KR900003486B1 (ko) 1987-09-24 1987-09-24 VCMR(Video Camera Memory Recorder)시스템

Publications (2)

Publication Number Publication Date
KR890006080A KR890006080A (ko) 1989-05-18
KR900003486B1 true KR900003486B1 (ko) 1990-05-19

Family

ID=19264689

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019870010581A KR900003486B1 (ko) 1987-09-24 1987-09-24 VCMR(Video Camera Memory Recorder)시스템

Country Status (1)

Country Link
KR (1) KR900003486B1 (ko)

Also Published As

Publication number Publication date
KR890006080A (ko) 1989-05-18

Similar Documents

Publication Publication Date Title
US6222986B1 (en) Solid-state electronic image sensing device
RU2024215C1 (ru) Телевизионная воспроизводящая система
US4661862A (en) Differential PCM video transmission system employing horizontally offset five pixel groups and delta signals having plural non-linear encoding functions
EP0622000B1 (en) Method and apparatus for video camera image film simulation
US4651227A (en) Video signal recording apparatus with A/D conversion
US7479988B2 (en) Video camera apparatus using an image sensor
KR970006299B1 (ko) 촬상 장치
JPH0759058A (ja) ディジタル画像信号伝送装置
US4858025A (en) Electronic still camera
KR100233485B1 (ko) 비디오 카메라
KR100377697B1 (ko) 영상 신호의 기록 재생 장치
JPH05268561A (ja) 多チャンネル記録/再生装置
KR900003486B1 (ko) VCMR(Video Camera Memory Recorder)시스템
US7154539B1 (en) Image pickup device for still and motion images
CA2077212A1 (en) Television camera
JP2867634B2 (ja) カメラ一体型記録装置
US5220418A (en) Image processing apparatus which thins out predetermined color signals
JP3581457B2 (ja) 撮像装置
CN1224277C (zh) 视频设备、用于视频设备的方法和视频记录器
JP2699341B2 (ja) 撮像素子の信号処理方式
KR900008891B1 (ko) 배밀주사 디지탈 tv의 분리 영상신호 처리회로
JPH0495479A (ja) クリアビジョン方式のテレビジョン表示装置
JPH07322295A (ja) 映像信号伝送装置、映像信号伝送方法、及び画像出力装置
KR0141135B1 (ko) 재생방식절환장치 및 방법
JPH07143517A (ja) 映像信号記録再生装置

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20020429

Year of fee payment: 13

LAPS Lapse due to unpaid annual fee