KR900002870Y1 - Auto reverse circuit of cassette deck - Google Patents
Auto reverse circuit of cassette deck Download PDFInfo
- Publication number
- KR900002870Y1 KR900002870Y1 KR2019860018123U KR860018123U KR900002870Y1 KR 900002870 Y1 KR900002870 Y1 KR 900002870Y1 KR 2019860018123 U KR2019860018123 U KR 2019860018123U KR 860018123 U KR860018123 U KR 860018123U KR 900002870 Y1 KR900002870 Y1 KR 900002870Y1
- Authority
- KR
- South Korea
- Prior art keywords
- output
- flop
- flip
- deck
- timer
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B15/00—Driving, starting or stopping record carriers of filamentary or web form; Driving both such record carriers and heads; Guiding such record carriers or containers therefor; Control thereof; Control of operating function
- G11B15/18—Driving; Starting; Stopping; Arrangements for control or regulation thereof
- G11B15/20—Moving record carrier backwards or forwards by finite amounts, i.e. backspacing, forward spacing
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B15/00—Driving, starting or stopping record carriers of filamentary or web form; Driving both such record carriers and heads; Guiding such record carriers or containers therefor; Control thereof; Control of operating function
- G11B15/02—Control of operating function, e.g. switching from recording to reproducing
- G11B15/03—Control of operating function, e.g. switching from recording to reproducing by using counters
Landscapes
- Indexing, Searching, Synchronizing, And The Amount Of Synchronization Travel Of Record Carriers (AREA)
Abstract
내용 없음.No content.
Description
본 고안의 회로도.Circuit diagram of the present invention.
* 도면의 주요부분에 대한 부호의 설명* Explanation of symbols for main parts of the drawings
FF1-FF3: 플립플롭 AD1, AD2: 앤드게이트FF 1 -FF 3 : Flip-flop AD 1 , AD 2 : Endgate
I1-I3: 인버터 AS : 선택스위치I 1 -I 3 : Inverter AS: Selection switch
TR : 트랜지스터 1 : 콘트롤 스위치 감지부TR: Transistor 1: Control switch detector
2 : 덱크 구동부 3 : 타이머2: deck drive unit 3: timer
MA : 메인 앰프 SP : 스피커MA: Main Amplifier SP: Speaker
본 고안은 자동 반복(AUTO Reverse)기능을 갖춘 덱크에 있어서, 테이프 내의 곡이 끝난후 테이프의 다음면을 자동 반복 재생시키는 시간을 단축시키도록 하는 덱크의 자동 반복 회로에 관한 것이다.The present invention relates to a deck's automatic repeat circuit that reduces the time to automatically repeat playback of the next side of the tape in a deck having an automatic reverse function.
종래의 자동 반복 기능을 갖춘 덱크에서는 테이프내의 곡이 완전히 끝난후 테이프 엔드(Tape end)를 감지할때까지 20초 가량 더 감긴후 테이프 엔드가 감지되면 다음면으로 이동하여 음악을 재생시키는 자동 반복 기능을 행하게 되는 것으로 이같은 방식은 자동 반복 처리 시간이 20초 정도로 늦을뿐만 아니라 처리회로를 실용화하기가 곤란한 것이었다.In the deck with the conventional auto repeat function, after the music in the tape is completely finished, it is wound for about 20 seconds until the tape end is detected, and when the tape end is detected, the auto repeat function moves to the next side to play music. In this manner, the automatic repetition processing time was not only about 20 seconds, but also it was difficult to put the processing circuit into practical use.
본 고안의 목적은 상기와 같은 점을 감안하여 테이프 내의 곡이 완전히 끝난후 6초간 재생음이 없게 되면 테이프를 고속으로 전진시켜 주어 빠른 시간에 테이프의 다른면을 재생시키는 자동 반복 기능을 행하도록 하는 덱크의 자동 반복 회로를 제공하고자 하는 것으로 테이프 엔드(Tape end)를 감지하는 콘트롤 스위치 감지부에 전후면 주행 표시 출력을 나타내는 덱크 구동부를 연결시킨후 메인앰프가 재생음 출력 유무에 따라 제어되는 타이머에서 3입력을 가진 앤드게이트를 통하여 콘트롤 스위치 감지부에 제어 신호가 공급되게 구성한 것이다.The object of the present invention is to provide an automatic repeat function that plays the other side of the tape in a short time by advancing the tape at high speed when there is no play sound for 6 seconds after the music in the tape is completely finished. In order to provide automatic repeating circuit of the circuit end, the control switch sensing unit which detects the tape end is connected to the deck drive unit which shows the front and rear driving display output, and then the main amplifier is controlled by the presence or absence of the reproducing sound. The control signal is configured to be supplied to the control switch sensing unit through an AND gate having a.
이를 첨부 도면에 의하여 상세히 설명하면 다음과 같다.This will be described in detail with reference to the accompanying drawings.
콘트롤 스위치 감지부(1)에는 테이프 엔드 검출 장치가 내장되어 있고 각각의 기능키(S1, S2, S3)와 일측으로 연결되어 기능키 입력에 따른 제어신호를 덱크구동부(2)에 인가시키는 한편 앤드게이트(AD1)(AD2)의 출력이 인가되면 자동 반복 키를 눌렀을때와 동일하게 인식 되도록 구성되어 있는 것으로 S1는 빨리감기(FF), S2는 되감기(Rewind), S3는 자동 반복(Auto Reverse)등등의 기능키로 구성된다.The control switch detection unit 1 has a built-in tape end detection device and is connected to one side of each function key S 1 , S 2 , S 3 to apply a control signal according to the function key input to the deck drive unit 2. On the other hand, when the output of the AND gate AD 1 (AD 2 ) is applied, it is configured to be recognized in the same way as when the auto repeat key is pressed. S 1 is fast-forward (FF), and S 2 is rewind, S 3 consists of function keys such as Auto Reverse.
그리고 콘트롤 스위치 감지부(1)의 출력은 덱크구동부(2)를 통하여 덱크를 제어하는 한편, 재생되는 오디오신호는 메인 앰프(MA)를 통하여 스피커(SP)로 출력되게 구성하고 메인앰프(MA)의 출력 유무에 따라 구동이 제어되는 트랜지스터(TR)의 에미터 출력은 오아게이트(OR1)와 플립플롭(FF1)의 셋트단자(ST)에 인가됨과 동시에 인버터(I2)를 통하여 플립플롭(FF1)의 리셋트 단자(RT)에 인가되게 구성하며 플립플롭(FF1)의 출력단자(Q1) 출력은 인버터(I1)를 통하여 플립플롭(FF2)의 셋트단자(ST)에 인가시킨후 플립플롭(FF2)의 출력단자(Q2)출력은 타이머(3)의 스타트 신호로 인가되고 플립플롭(FF2)의 출력단자출력은 오아게이트(OR1)에 인가되게 구성한다.In addition, the output of the control switch detecting unit 1 controls the deck through the deck driver 2, while the reproduced audio signal is configured to be output to the speaker SP through the main amplifier MA and the main amplifier MA. The emitter output of the transistor TR whose drive is controlled according to the output of is applied to the set terminal ST of the oragate OR 1 and the flip-flop FF 1 and at the same time flip-flop through the inverter I 2 . configured to be applied to the reset terminal (RT) of (FF 1), and flip the output terminal (Q 1) output of the flop (FF 1) is a set terminal (ST) of the flip-flop (FF 2) via an inverter (I 1) was applied to the output terminal of the flip-flop (FF 2) (Q 2), the output is applied to the start signal from the timer 3, the output terminal of the flip-flop (FF 2) The output is configured to be applied to the oragate OR 1 .
이 때 오아게이트(OR1)의 출력은 타이머(3)의 리셋트 신호로 인가되게 구성하고 타이머(3)은 스타트 신호인가후 6초가 지나면 출력단자(OUT)로 로우레벨을 출력시키게 된다.At this time, the output of the OR gate OR 1 is configured to be applied as a reset signal of the timer 3, and the timer 3 outputs a low level to the output terminal OUT 6 seconds after the start signal is applied.
또한 타이머(3)의 출력단자(OUT) 출력은 플립플롭(FF2)의 리셋트 단자(RT)에 인가됨과 동시에 플립플롭(FF3)의 셋트단자(ST)에 인가되게 구성하고 콘트롤 스위치 감지부(1)의 자동 반복 제어신호가 인버터(I3)를 통한후 리셋트 단자(RT)에 인가되는 플립플롭(FF3)의 출력단자(Q3) 출력은 앤드게이트(AD1)(AD2)에 인가되게 구성하며 3입력 앤드게이트(AD1)(AD2)의 또 다른 입력으로는 선택스위치(AS)의 선택신호와 덱크구동부(2)의 전후면 주행 표시 출력(A)(B)이 인가되게 구성시킨 것이다.The output of the timer (3) terminal (OUT) output flip-flop (FF 2) of the reset terminal (RT) is applied as soon at the same time the flip-flop (FF 3) of the set terminal (ST) is so configured to control the switch detection in the The output terminal Q 3 of the flip-flop FF 3 , which is applied to the reset terminal RT after the automatic repeating control signal of the negative terminal 1 is passed through the inverter I 3 , has an AND gate AD 1 (AD). It is configured to be applied to 2 ), and another input of the three input end gate AD 1 (AD 2 ) is the selection signal of the selection switch AS and the front and rear running display outputs (A) (B) of the deck driver 2. ) Is configured to be applied.
이와 같이 구성된 본 고안에서 테이프의 재생음이 없을때에는 메인앰프(MA)의 재생 출력이 나타나지 않아 트랜지스터(TR)를 구동시키지 못하게 되어 플립플롭(FF1)은 트랜지스터(TR)의 에미터측 로우레벨 출력이 셋트단자(ST)에 반전되어 인가되므로 셋트되게 되고 재생음이 있는 경우에는 트랜지스터(TR)가 도통하여 플립플롭(FF1)을 리셋트 시킴과 동시에 오아게이트(OR1)를 통하여 타이머(3)를 리셋트시키게 된다.In the present invention configured as described above, when there is no reproducing sound of the tape, the reproducing output of the main amplifier MA does not appear so that the transistor TR cannot be driven. Thus, the flip-flop FF 1 has a low level output of the emitter side of the transistor TR. Inverted and applied to the set terminal ST, it is set, and when there is a reproduction sound, the transistor TR conducts, resets the flip-flop FF 1 , and at the same time, the timer 3 is operated through the OR gate OR 1 . Will be reset.
즉, 재생음이 있을때 트랜지스터(TR)가 도통하여 플립플롭(FF1)을 리셋트 시킴과 동시에 오아게이트(OR1)를 통하여 타이머(3)를 리셋트 시키게 되고 재생음이 없을때에는 트랜지스터(TR)가 부도통되어 플립플롭(FF1)은 셋트되게 되는 것으로 결국 플립플롭(FF1)은 트랜지스터(TR)가 부도통될때(재생음이 없을 때) 셋트되게되고 트랜지스터(TR) 도통될 때 (재생음이 있을 때) 리셋트 되게 된다.In other words, when there is a reproduction sound, the transistor TR conducts and resets the flip-flop FF 1 , and at the same time, the timer 3 is reset through the OR gate OR 1 . default is whole flip-flop (FF 1) is finally a flip-flop (FF 1) to be presented set the transistor (TR) the default barrel when (in the absence of reproduced sound) is to be reset transistor (TR) when the conductive (be reproduced sound Is reset).
그리고 트랜지스터(TR)가 부도통 상태일때는 플립플롭(FF1)이 셋트되게 되어 출력단자(Q1)의 출력이 하이레벨 신호로 출력되게 되고 이때의 출력은 인버터(I1)를 통하여 반전된후 플립플롭(FF2)을 셋트시키므로 플립플롭(FF2)의 출력단자(Q2)에서 타이머(3)에 하이레벨의 스타트 신호를 인가시키게 된다.When the transistor TR is in a non-conductive state, the flip-flop FF 1 is set so that the output of the output terminal Q 1 is output as a high level signal, and the output is inverted through the inverter I 1 . Since the flip-flop FF 2 is set, a high level start signal is applied to the timer 3 at the output terminal Q 2 of the flip-flop FF 2 .
즉, 메인앰프(MA)의 재생음이 없으면 트랜지스터(TR)가 부도통하여 플립플롭(FF1)이 셋트되므로 출력단자(Q1)의 출력이 하이레벨이 되고 이때의 하이레벨 신호는 인버터(I1)에서 반전된후 플립플롭(FF2)을 셋트시키므로 출력단자(Q2)에서 타이머(3)에 하이레벨의 스타트 신호를 인가시켜 주어 타이머(3)가 동작을 시작하게 한다.That is, if there is no reproducing sound of the main amplifier MA, the transistor TR is not conducting and the flip-flop FF 1 is set, so the output of the output terminal Q 1 becomes high level and the high level signal at this time is the inverter I 1. Since the flip-flop (FF 2 ) is set after the inversion of the circuit, the high level start signal is applied to the timer 3 from the output terminal Q 2 , so that the timer 3 starts to operate.
트랜지스터(TR)의 차단이 6초 이내인 경우 (6초 이내에 다시 재생음이 인가될 경우)에는 트랜지스터(TR)가 도통하게 되어 오아게이트(OR1)를 통하여 타이머(3)를 리셋트 시키어 초기 상태를 유지하게 되나 트랜지스터(TR)의 차단이 (재생음이 없는 시간이) 6초 이상 지속되는 경우에는 타이머(3)의 출력단자(OUT)로 로우레벨 신호를 출력시켜 주어 플립플롭(FF3)을 셋트시키는 동시에 플립플롭(FF2)을 리셋트 시키므로 플립플롭(FF2)의 출력단자출력이 오아게이트(OR1)를 통하여 타이머(3)의 리셋트단자(RT)에 인가되게 되어타이머(3)가 초기 상태를 유지하게 되며 셋트된 플립플롭(FF3)의 출력단자(Q3)에서는 하이레벨 상태 신호를 출력시키게 된다.When the transistor TR is cut off within 6 seconds (when regeneration sound is applied again within 6 seconds), the transistor TR is turned on, and the timer 3 is reset through the OR gate OR 1 to reset the timer. When the transistor TR is blocked for more than 6 seconds (the time when there is no playback sound), the low level signal is output to the output terminal OUT of the timer 3 so that the flip-flop FF 3 is maintained. Set and at the same time reset the flip-flop (FF 2 ), so the output terminal of the flip-flop (FF 2 ) The output is applied to the reset terminal RT of the timer 3 through the OR gate OR 1 so that the timer 3 maintains its initial state and the output terminal Q 3 of the set flip-flop FF 3 . ) Outputs a high level status signal.
즉, 재생음이 없게 되면 트랜지스터(TR)가 부도통되고 플립플롭(FF1)(FF2)이 셋트되어 타이머(3)를 동작시키며 타이머(3)에서는 6초이내에 재생음이 있어 트랜지스터(TR)가 도통되고 플립플롭(FF1)(FF2)이 리셋트되는 경우가 없을때 출력단자(OUT)로 로우레벨을 출력시키게 되는 것으로 결국 타이머(3)에서는 출력단자(OUT)로 6초간 계속하여 재생음이 없을 때 로우레벨을 출력시키게 된다.That is, when there is no reproducing sound, the transistor TR is not conducting and the flip-flop FF 1 (FF 2 ) is set to operate the timer 3, and the timer 3 has a reproducing sound within 6 seconds. When the power is turned on and the flip-flop FF 1 (FF 2 ) is not reset, the low level is output to the output terminal OUT. Thus, the timer 3 continuously plays the sound for 6 seconds to the output terminal OUT. When it does not exist, it will output low level.
타이머(3)의 출력단자(OUT)가 로우레벨이 되면 플립플롭(FF2)이 리셋트되어 타이머(3)가 리셋트되게 됨과 동시에 플립플롭(FF3)이 셋트되어 출력단자(Q3)로 하이레벨 신호를 출력시키게 된다.When the output terminal OUT of the timer 3 becomes low level, the flip-flop FF 2 is reset so that the timer 3 is reset and the flip-flop FF 3 is set to output the terminal Q 3 . Will output a high level signal.
이때 본 고안의 목적을 달성시키기 위해 선택하는 선택 스위치(AS)는 "온"시킨 상태에서 덱크의 주행이 A면을 재생하는 전면 주행(Forward)인 경우 덱크 구동부(2) 전면 주행 표시 출력(A)이 하이 레벨로 출력되어 앤드게이트(AD1)의 출력이 하이레벨이 되고 이러한 앤드게이트(AD1)의 하이레벨 신호가 콘트롤 스위치 감지부(1)에 인가되면 빨리감기 키를 누르는 경우와 같이 콘트롤 스위치 감지부(1)에서는 덱크 구동부(2)를 제어하여 테이프를 끝까지 돌린후 콘트롤 스위치 감지부(1)내에서 테이프 끝을 검출하면 자동 반복 제어 신호를 덱크 구동부(2)에 인가시켜 주어 덱크가 자동 반복(Auto Reverse)기능을 수행하게 한다.In this case, the selector switch AS selected to achieve the object of the present invention is the front driving display output of the deck driving unit 2 when the driving of the deck is a forward driving which reproduces the A surface while the power is turned on. When the output of the AND gate AD 1 becomes high level and the high level signal of the AND gate AD 1 is applied to the control switch detecting unit 1, the fast forward key is pressed. The control switch detection unit 1 controls the deck drive unit 2 to turn the tape to the end, and when the end of the tape is detected in the control switch detection unit 1, an automatic repeat control signal is applied to the deck drive unit 2 to give a deck Lets you perform the Auto Reverse function.
이 때 콘트롤 스위치 감지부(1)의 자동 반복 제어 신호는 인버터(I3)를 통하여 반전된 후 플립플롭(FF3)의 리셋트단자(RT)에 인가되므로 플립플롭(FF3)이 리셋트 되어 빨리감기 동작을 중지시키게 되며 덱크구동부(2)에서 자동 반복 기능을 수행하므로 테이프의 뒷면 주행을 감지한 후면 주행 표시 출력(B)이 하이레벨로 앤드게이트(AD2)에 인가되게 된다.Automatic repeat control signal at that time controls the switch sensor (1) is so applied to the reset terminal (RT) of the flip-flop (FF 3) and then inverted via an inverter (I 3), the flip-flop (FF 3) is reset Since the fast forwarding operation is stopped and the deck driving unit 2 performs the automatic repeat function, the rear driving display output B detecting the rear driving of the tape is applied to the AND gate AD 2 at a high level.
이와 같이 전면 주행 상태이고 선택스위치(AS)가 "온"된 상태에서 테이프의 재생음이 6초간 나타나지 않으면 테이프를 빨리감기 시킨후 테이프 끝이 검출되면 빨리감기 동작을 중단함과 동시에 자동 반복 기능을 수행시켜주어 뒷면을 재생시키게 된다.If the playback sound of the tape does not appear for 6 seconds in the front driving state and the selector switch is turned on, fast forward the tape and stop the fast forward operation when the end of the tape is detected. To play the back side.
이때 자동 반복 기능 수행에 의하여 테이프 뒷면이 재생되면 덱크 구동부(2)에서는 후면 주행표시 출력(B)을 하이레벨로 인가시키게 된다.At this time, when the back side of the tape is reproduced by performing the automatic repeat function, the deck driving unit 2 applies the rear running display output B to a high level.
그러나 앤드게이트(AD1)의 출력이 하이레벨로 출력되는 상기 설명과 반대로 앤드게이트(AD2)의 출력이 하이레벨이 되면 테이프를 고속 전진시킨후 다시 자동 반복 기능을 수행하게 된다.However, in contrast to the above description in which the output of the AND gate AD 1 is at a high level, when the output of the AND gate AD 2 is at a high level, the tape is advanced rapidly and then the automatic repeat function is performed again.
즉 테이프의 전면이나 후면중 어느면을 재생시키는 상태에서도 테이프의 재생음이 6초이상 없게 되면 테이프를 고속 전진시켜 테이프 앤드 검출소자로 테이프끝을 검출시킨후 테이프 끝이 검출되면 자동 반복 기능을 수행하게 하여 다음면을 재생시킬 수 있게 된다.In other words, if the playback sound of the tape is no longer than 6 seconds even when playing the front or back side of the tape, the tape is advanced at high speed to detect the end of tape with the tape and detection element. To play the next side.
따라서 테이프의 자동 반복 기능 동작시 종래에는 테이프의 곡이 끝난후 20초정도가 지나야 자동 반복 기능에 의하여 다음면을 재생시키게되나 본 고안에서는 6초정도면 테이프의 다음면을 자동 반복 기능에 의하여 재생시킬 수 있게 된다.Therefore, when the automatic repeat function of the tape is operated, the second side is reproduced by the automatic repeat function until 20 seconds after the end of the song, but in the present invention, the next side of the tape is played by the automatic repeat function for about 6 seconds. It becomes possible.
이와 같이 본 고안은 자동 반복 기능을 갖춘 덱크에서 테이프의 곡이 끝난후 자동 반복기능에 의하여 다음면을 재생시키는데 걸렸던 시간을 최소화 시킬 수 있는 효과가 있는 것이다.As such, the present invention has an effect of minimizing the time taken to play the next side by the auto repeat function after the end of the song on the deck with the auto repeat function.
Claims (1)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR2019860018123U KR900002870Y1 (en) | 1986-11-21 | 1986-11-21 | Auto reverse circuit of cassette deck |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR2019860018123U KR900002870Y1 (en) | 1986-11-21 | 1986-11-21 | Auto reverse circuit of cassette deck |
Publications (2)
Publication Number | Publication Date |
---|---|
KR880010460U KR880010460U (en) | 1988-07-27 |
KR900002870Y1 true KR900002870Y1 (en) | 1990-04-06 |
Family
ID=19257247
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR2019860018123U KR900002870Y1 (en) | 1986-11-21 | 1986-11-21 | Auto reverse circuit of cassette deck |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR900002870Y1 (en) |
-
1986
- 1986-11-21 KR KR2019860018123U patent/KR900002870Y1/en not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR880010460U (en) | 1988-07-27 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR890010803A (en) | Recording circuit of hybrid audio equipment | |
KR900002870Y1 (en) | Auto reverse circuit of cassette deck | |
EP0632453B1 (en) | Method for restarting the reproduction of a tape cassette at the beginning of the music piece being played after a power turn-off and subsequent power turn-on of the cassette player | |
JPS58137158A (en) | Erroneous erasure preventing device of tape recorder | |
KR920003395Y1 (en) | Screen automatically searching device for vtr | |
JPS5819710Y2 (en) | tape recorder | |
KR950001241B1 (en) | Circuit for automatically selecting music in tape recorder | |
JPH0330933B2 (en) | ||
KR0133171B1 (en) | Automatic repeat reproducing apparatus for tape recorder | |
KR900008784Y1 (en) | Remotecontrol mute and pause combined use circuit | |
KR850001425Y1 (en) | Automatic music selecting device for tape recorders | |
JPH0124764Y2 (en) | ||
KR0150636B1 (en) | Control method for reproducing-mode of a logic cassette tape recorder | |
JPS6074139A (en) | Automatic musical performance device of tape recorder or the like | |
KR900006590Y1 (en) | Driving control circuit of double cassette deck | |
JPS6226822Y2 (en) | ||
JPH0334136B2 (en) | ||
KR900008093B1 (en) | Fast winding device for video tape | |
KR930006892Y1 (en) | Auto-repeat circuit for vcr | |
KR900010116Y1 (en) | Automatic program selecting circuit for vtr | |
JPS6021434B2 (en) | tape recorder | |
JPH0329143A (en) | Operation control circuit for tape recorder | |
JPH0522309B2 (en) | ||
JPH01294271A (en) | Tape reproducing machine with solid-state memory recorder | |
KR960002230A (en) | Automatic playback apparatus and method of cassette tape |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
REGI | Registration of establishment | ||
FPAY | Annual fee payment |
Payment date: 19980327 Year of fee payment: 9 |
|
LAPS | Lapse due to unpaid annual fee |