KR900001531B1 - 시간압축 전송시 데이타 적응증폭회로 - Google Patents

시간압축 전송시 데이타 적응증폭회로 Download PDF

Info

Publication number
KR900001531B1
KR900001531B1 KR1019870000583A KR870000583A KR900001531B1 KR 900001531 B1 KR900001531 B1 KR 900001531B1 KR 1019870000583 A KR1019870000583 A KR 1019870000583A KR 870000583 A KR870000583 A KR 870000583A KR 900001531 B1 KR900001531 B1 KR 900001531B1
Authority
KR
South Korea
Prior art keywords
data
amplifier
signal
output
transmission
Prior art date
Application number
KR1019870000583A
Other languages
English (en)
Other versions
KR880009489A (ko
Inventor
채종원
Original Assignee
삼성전자 주식회사
안시환
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자 주식회사, 안시환 filed Critical 삼성전자 주식회사
Priority to KR1019870000583A priority Critical patent/KR900001531B1/ko
Publication of KR880009489A publication Critical patent/KR880009489A/ko
Application granted granted Critical
Publication of KR900001531B1 publication Critical patent/KR900001531B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/62Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission for providing a predistortion of the signal in the transmitter and corresponding correction in the receiver, e.g. for improving the signal/noise ratio
    • H04B1/64Volume compression or expansion arrangements

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Dc Digital Transmission (AREA)
  • Bidirectional Digital Transmission (AREA)

Abstract

내용 없음.

Description

시간압축 전송시 데이타 적응증폭회로
제1도는 시간압축 전송방식에 의한 디지털 전화기의 블럭도.
제2도는 본 발명에 따른 적응증폭기의 회로도.
* 도면의 주요부분에 대한 부호의 설명
100 : 링크 200 : 증폭회로
300 : 전원부 400 : 송·수신제어부
500 : 중앙처리장치 600 : 키제어부
700 : 콤보코덱 800 : 음성제어부
210 : 아날로그스위치 220 : 차동증폭부
230 : 제1증폭부 240 : 제2 증폭부
250 : 제1적응최고치 검출부 260 : 제2 적응최고치 검출부
270, 280 : 연산증폭기 R1-R12: 저항
C1-C3: 캐패시터 Q1-Q4: 트랜지스터
DC: 제어신호 DR: 복구된 수신데이타
본 발명은 시간압축 전송(TOM : Time Compression Multiplexing) 방식을 사용하는 디지털 데이타 단말기의 데이타 증폭단에 관한 것으로, 특히 데이타의 송·수신을 분리하고 수신데이타를 정확하게 복구할 수 있는 적응 증폭회로에 관한 것이다.
사설교환기에서 가입자 서비스 구역 내의 데이타 전송에 있어서는 대부분 라인코딩(Line Coding)에 의해서 데이타를 송·수신하게 되며 그 전송방식으로는 시간 압축 전송(TCM)방식이나 에코제거방식(Echo Canceller Method)등이 사용된다.
상기의 에코제거방식의 경우에 있어서는 복잡한 디지털 필터가 필요하게 되며 간단한 밸런스회로로 구성할 경우 전송 거리가 짧아지게 된다.
따라서 저렴한 가격의 회로로써 원거리까지 전송이 가능하려면 시간압축방식이 가장 적절하며, 이 시간압축방식에 있어서 프레임동기와 클럭동기를 취하고 필수적인 타이밍신호를 제공하기 위한 회로가 본원 출원인 특허출원한 제85-8055에 기재된 바 있었다.
그러나 상기 시간압축 전송방식에 있어서는 하드웨어 설게가 비교적 용이한 반면에 클럭율(Clock Rate)이 매우 높게 되므로 신호의 감쇠가 심하게 된다. 이와같은 이유로 시간압축 전송방식을 사용하는 디지털 데이타 단말기(또는 디지탈 전화기)에서는 수신데이타를 정확하게 복구할 수 있는 데이타 증폭단이 필요하게되며 이에 따른 증폭단의 회로설계가 중요한 관점이 된다.
따라서 본 발명의 목적은 시간압축 전송방식을 사용하는 디지털 데이타 단말기에서 AMI(Alternate Mark Inversion) 코딩된 데이타를 정확하게 송·수신 할 수 있는 증폭회로를 제공함에 있다.
본 발명의 또다른 목적은 간단한 회로구성으로써 데이타의 송·수신을 분리하며 수신데이타를 정확하게 복구할 수 있는 회로를 제공함에 있다.
이하 본 발명은 첨부된 도면을 참조하여 상세히 설명한다.
제1도는 사설교환기에 적용되는 디지털 전화기의 블럭도로써 사설교환기에 전송로에 연결되는 링크(100)와 송·수신 신호를 분리 및 증폭하는 증폭회로(200)와, 상기 증폭회로(200)에 입력된 수신신호중 직류전압 성분을 인가하여 소정의 전원을 공급하는 전원부(300)와, 데이타 송·수신시 타이밍을 제어하는 송·수신제어(400)부, 중앙처리장치(500)와, 디지털 전화기의 키보드를 통한 데이타를 제어하는 키제어부(600)와, 디지탈신호와 아날로그신호 간의 변환기능을 수행하는 콤보코덱(700)과, 상기 중앙처리장치(500)의 제어에 의하여 콤보코덱(700)을 통한 음성데이타를 송·수화기로 송출하는 음성 제어부(800)로 구성된다. 도면 중 증폭회로(200)가 본 발명에 따른 데이타 적응증폭회로에 해당된다.
제2도는 본 발명에 따른 적응증폭기의 상세회로도로서, 캐패시터(C1)(C2)를 트랜스포머(T1)의 일측단에 연결하고 상기 트랜스포머(T1)의 타측단에는 송·수신 밸랜스를 위한 저항(R1)(R2)과 반사파 제거를 위한 저항(R3), 캐패시터(C3)를 접속하여 상기 트랜스포머(T1)를 통한 수신신호를 아날로그스위치(210)로 입력하며, 저항(R6)(R7)을 트랜지스터(Q1)(Q3)의 베이스측에 접속하고 전원전압(VCC)을 상기 트랜지스터(Q1)-(Q4)의 콜랙터측에 접속하며 트랜지스터(Q1)(Q3)의 에미터측을 트랜지스터(Q2)(Q4)의 베이스측으로 접속하여 상기 트랜지스터(Q2)(Q4)의 에미터측에 접속된 저항(Q2)(Q4)를 통하여 송신데이타 신호를 상기 트랜스포머(T1)의 일측단에 공급하며, 소정 제어신호(DC)의 제어에 의하여 상기 아날로그스위치(210)을 통하여 입력된 신호전압(V1')(V2')를 차동증폭하여 별개의 증폭된 신호전압(V1'')(V2'')를 출력하는 차등증폭부(220)와, 상기 차등증폭부(220)의 출력을 별개의 증폭단에서 증폭하여 수신데이타 복구를 위한 양의 AMI+데이타와 음의 AMI-데이타로 출력하는 제1증폭부(230) 및 제2 증폭부(240)와, 상기 제1 및 제2 증폭부(230)(240)에서 증폭된 신호에서 최고전압치를 검출하는 제1적응최고치 검출부(250) 및 제2 적응최고치 검출부(260)와, 상기 제1적응최고치 검출부(250) 및 제2 적응최고치 검출부(260)의 출력을 전압분배하는 저항(R8)-(R11)과, 상기 저항(R8)-(R11)에 의하여 설정된 기준전압을 비반전단으로 입력하고 상기 제1증폭부(230) 및 제2 증폭부(240)의 출력을 반전단으로 입력하는 연산증폭기(270)(280)과 상기 연산증폭기(270)(280)의 출력단에 접속된 저항(R12)로 구성된다.
따라서 상술한 도면을 참조하여 본 발명을 상세히 설명한다.
사설교환기 측에서 DC전압성분에 인가된 AMI신호는 전송선을 따라 디지털 전화기의 입력단에 전송된다. 입력단에서 DC전압성분과 AMI신호성분이 분리되어 AMI 신호는 트랜스포머(T1)를 거쳐 디지털 전화기의 신호부로 입력되고 DC전압성분은 전원부(300)로 입력되어 디지털 전화기 단말기내에 있는 전원부(300)에서 필요로 하는 전압으로 변환된다.
AMI신호의 송·수신시 신호간 밸런스를 유지하기 위하여 저항(R1)(R2)가 사용되며 반사파 제거를 위하여 저항(R3) 및 캐패시터(C3)가 사용된다. 시간압축 전송방식에 의하여 AMI 코딩된 신호를 전송시키기 위해서는 클럭율이 높게 되므로 상기 트랜스포머(T1)는 고밀도의 페라이트(Ferrite) 코어로된 것을 사용해야 한다.
도면중 제어신호((DC)는 제1도의 송·수신제어부(400)에서 공급되는 신호이며 상기 제어신호(DC)에 의하여 아날로그스위치(210)의 온/오프 동작을 제어함으로써 송·수신시의 신호흐름 통로를 제어한다.
즉 데이타 수신시에서 상기 제어신호(DC)에 의하여 아날로그스위치(210)가 "온" 상태로 되어 트랜스포머(T1)를 통하여 입력된 AMI신호가 상기 아날로그스위치(210)를 경유하여 신호전압 V1' 및 V2'로써 차등증폭부(220)로 입력된다.
또한 데이타 송신시에는 디지털 전화기에서 생성된 AMI+신호가 저항(R6)을 통하여 트랜지스터(Q1)의 베이스로 인가된 트랜지스터(Q2)의 에미터에 접속된 저항(R4)를 거쳐 상기 트랜스포머(T1)로 공급되고 AMI-신호가 저항(R7)을 통하여 트랜지스터(Q3)의 베이스로 인가되어 트랜지스터(Q4)의 에미터에 접속된 저항(R5)을 거쳐 상기 트랜스포머(T1)로 공급됨으로써 전송선으로 상기 AMI 코딩된 신호를 전송한다. 이때 상기 아날로그스위치(210)은 "오프" 상태로 되어 데이타 송신시에 송·수신단을 분리할 수 있게 된다.
한편 상기 아날로그스위치(210)을 통한 신호전압 V1' 및 V2'는 차등증폭부(220)에 인가되어 각각 증폭되며 그 출력전압 V1'' 와 V2''는 각각 AMI+와 AMI-신호로 되며 별개의 증폭단인 제1증폭부(230)와 제2 증폭부(240)에서 증폭된다.
상기 제1증폭부(230)와 제2 증폭부(230)에서 각각 증폭된 신호는 제1적응최고치 검출부(250)와 제2 적응최고치 검출부(260)에 의해 최고치를 검출하고 이를 각각 저항(R8)(R9) 및 저항(R10)(R11)로 분배하여 이 전압치를 연산증폭기(270)(280)의 비반전단으로 입력하여 기준신호로 함으로써 최종적으로 수신데이타를 복구한다. 즉, 저항(R12)를 통하여 복구된 수신데이타(DR)가 출력된다.
본 발명의 실시예에 있어서는 기존의 전화선을 전송선으로 사용하는 경우를 설명하였으나 다른 종류의 전송선을 사용할시에는 저항(R3) 값과 연산증폭기(270)(280)에 대한 기준신호 값을 저항(R8-R11)을 통해 적절히 변화시킴으로써 본 발명에 따른 회로를 변화없이 적용시킬 수 있게 된다.
따라서 상술한 바와 같이 비교적 간단한 회로구성으로써 사설교환기가 관장하는 전송거리(0-2km)내에서 용이하게 AMI라인코딩으로 구성된 데이타를 송·수신할 수 있는 잇점이 있다.

Claims (2)

  1. 시간압축 전송방식을 취하는 디지털 데이타 단말기에 있어서, 데이타 수신시에는 입력단에서 캐패시터(C1)(C2)를 통하여 직류전압 성분과 라인코딩 신호를 분리하고 라인코딩 신호만을 트랜스포머(T1)를 거쳐 아날로그 스위치(210)로 공급하여 소정 제어신호(DC)의 제어에 의하여 소정의 신호전압(V1')(V2')를 출력하며 데이타 송신시에는 라인코딩된 신호를 트랜지스터(Q1-Q4)에서 버퍼링하고 상기 트랜스포머(T1)를 거쳐 전송선으로 출력하는 송·수신 분리수단과, 소정 제어신호(DC)의 제어에 의하여 상기 아날로그 스위치(210)을 통하여 입력된 신호전압(V1')(V2')를 차등증폭하여 별개의 증폭된 신호전압(V1'')(V2'')을 출력하는 차등증폭부(220)와, 상기 차등증폭부(220)의 출력을 별개의 증폭단에서 증폭하여 수신데이타 복구를 위한 양의 데이타와 음의 데이타로 출력하는 제1증폭부(230) 및 제2 증폭부(240)와, 상기 제1 및 제2 증폭부(230)(240)에서 증폭된 신호에서 최고전압치를 검출하는 제1적응최고치 검출부(250) 및 제2 적응최고치 검출부(260)와, 상기 제1적응최고치 검출부(250)의 출력을 저항(R8)(R9)에 의하여 분배하고 분배된 전압을 연산증폭기(270)의 비반전단으로 입력하고 상기 제1증폭부(230)의 출력을 반전단으로 입력하여 양의 (AMI+) 복구된 수신데이타를 출력하며 상기 제2적응최고치 검출부(260)의 출력을 저항(R10)(R11)에 의하여 분배하고 분배된 전압을 연산증폭기(280)의 비반전단으로 입력하고 상기 제2 증폭부(240)의 출력을 반전단으로 입력하여 음의 (AMI-) 복구된 수신데이타를 출력함으로써 저항(R12)을 통하여 복구된 수신데이타를 제공하는 데이타 복구 수단으로 구성함을 특징으로 하는 데이타 적응 증폭회로.
  2. 제1항에 있어서, 송·수신 분리수단이 캐패시터(C1)(C2)를 트랜스포머(T1)의 일측단에 접속하고 상기 트랜스포머(T1)의 타측단에는 송·수신간의 균형을 위한 저항(R1)(R2)과 반사파 제거를 위한 저항(R3), 캐패시터(C3)를 접속하여 상기 트랜스포머(T1)를 통한 수신신호를 아날로그 스위치(210)로 입력하며, 저항(R6)(R7)을 트랜지스터(Q1)(Q3)의 베이스측에 접속하고 전원전압(Vcc)을 상기 트랜지스터(Q1)-(Q4)의 콜럭터측에 접속하며 트랜지스터(Q1)(Q3)의 에미터측을 트랜지스터(Q2)(Q4)의 베이스측으로 접속하여 상기 트랜지스터(Q2)(Q4)의 에미터측에 접속된 저항(R4)(R5)을 통하여 송신데이타신호를 상기 트랜스포머(T1)의 일단에 공급함을 특징으로 하는 회로.
KR1019870000583A 1987-01-26 1987-01-26 시간압축 전송시 데이타 적응증폭회로 KR900001531B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019870000583A KR900001531B1 (ko) 1987-01-26 1987-01-26 시간압축 전송시 데이타 적응증폭회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019870000583A KR900001531B1 (ko) 1987-01-26 1987-01-26 시간압축 전송시 데이타 적응증폭회로

Publications (2)

Publication Number Publication Date
KR880009489A KR880009489A (ko) 1988-09-15
KR900001531B1 true KR900001531B1 (ko) 1990-03-12

Family

ID=19259117

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019870000583A KR900001531B1 (ko) 1987-01-26 1987-01-26 시간압축 전송시 데이타 적응증폭회로

Country Status (1)

Country Link
KR (1) KR900001531B1 (ko)

Also Published As

Publication number Publication date
KR880009489A (ko) 1988-09-15

Similar Documents

Publication Publication Date Title
US3507997A (en) Frequency-shift teletypewriter
GB916545A (en) Improvements in or relating to loud speaking telephone sets
KR900001531B1 (ko) 시간압축 전송시 데이타 적응증폭회로
GB2125657A (en) Loudspeaker telephone system
JPH0618399B2 (ja) 電子式電話機回路
US4445002A (en) Sidetone circuit
US3852531A (en) Answer-originate data communication system
BG99023A (bg) Схема за наслагване на слаби,енергитично бедни исилни, енергитично значително по-богати сигнали
FR2312145A1 (fr) Circuit pour servir d'interface entre deux parties d'une voie de communication
ES370417A1 (es) Un detector para generar una senal indicadora de recepcion de portadora.
GB2345820A (en) Reducing echo and side tones in a switching system
KR970006909B1 (ko) 다중전송매체간의 데이타 통신회로
KR920011070B1 (ko) 측음 억제회로
KR920006135B1 (ko) 전이중 방식 핸드프리장치
ES8301085A1 (es) Perfeccionamientos en la fabricacion de aparatos telefonicos .
KR100293387B1 (ko) 교환기의 음성접속장치
JPS6230546B2 (ko)
KR980007416A (ko) 일반 전화기의 기능을 구비한 화상 전화기
KR830001579B1 (ko) 확성전화기의 2선식 동시통화장치
KR860000485Y1 (ko) 음성인식 전화기의 전환회로
GB2107154A (en) Acoustic coupler
JPS6138670B2 (ko)
KR950004952B1 (ko) 페이징 시스템의 터미널과 송신기간의 인터페이스회로
SU1656690A1 (ru) Устройство дл двустороннего усилени тональной частоты
USRE27595E (en) Weitbrecht frequency-shift teletypewriter

Legal Events

Date Code Title Description
A201 Request for examination
N231 Notification of change of applicant
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20060217

Year of fee payment: 17

EXPY Expiration of term