KR900001499Y1 - Recording control circuit of video tape recorder - Google Patents

Recording control circuit of video tape recorder Download PDF

Info

Publication number
KR900001499Y1
KR900001499Y1 KR2019860020436U KR860020436U KR900001499Y1 KR 900001499 Y1 KR900001499 Y1 KR 900001499Y1 KR 2019860020436 U KR2019860020436 U KR 2019860020436U KR 860020436 U KR860020436 U KR 860020436U KR 900001499 Y1 KR900001499 Y1 KR 900001499Y1
Authority
KR
South Korea
Prior art keywords
signal
video
input
buffer
video signal
Prior art date
Application number
KR2019860020436U
Other languages
Korean (ko)
Other versions
KR880013299U (en
Inventor
곽정희
Original Assignee
주식회사금성사
구자학
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 주식회사금성사, 구자학 filed Critical 주식회사금성사
Priority to KR2019860020436U priority Critical patent/KR900001499Y1/en
Publication of KR880013299U publication Critical patent/KR880013299U/en
Application granted granted Critical
Publication of KR900001499Y1 publication Critical patent/KR900001499Y1/en

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B15/00Driving, starting or stopping record carriers of filamentary or web form; Driving both such record carriers and heads; Guiding such record carriers or containers therefor; Control thereof; Control of operating function
    • G11B15/02Control of operating function, e.g. switching from recording to reproducing
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/04Synchronising
    • H04N5/08Separation of synchronising signals from picture signals

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Television Signal Processing For Recording (AREA)

Abstract

내용 없음.No content.

Description

비디오 카세트 레코더의 녹화 제어회로Recording control circuit of video cassette recorder

제1도는 본 고안 녹화 제어회로의 블록도.1 is a block diagram of a recording control circuit of the present invention.

제2도는 본 고안 녹화 제어회로의 실시예를 보인 상세도.2 is a detailed view showing an embodiment of the inventive green control circuit.

* 도면의 주요부분에 대한 부호의 설명* Explanation of symbols for main parts of the drawings

1 : 동기분리기 2 : 정류기1: synchronous separator 2: rectifier

3 : 영상신호 검출기 4,5 : 버퍼3: video signal detector 4,5: buffer

본 고안은 비디오 카세트 레코더에 있어서, 피녹화기로부터 영상신호가 입력되지 않거나 또는 텔레비젼 방송신호가 입력되지 않을 경우에 비디오 카세트 레코더의 녹화를 정지시키게 한 비디오 카세트 레코더의 녹화 제어회로에 관한 것이다.The present invention relates to a recording control circuit of a video cassette recorder which stops recording of a video cassette recorder when a video signal is not input from a recorder or a television broadcast signal is not input.

종래의 비디오 카세트 레코더는 녹화 버튼을 누르면 입력되는 영상신호의 유,무에 관계없이 녹화하였으므로 입력되는 영상신호가 없을 경우에는 필요없이 전력을 소모하게 됨은 물론 비디오 테이프의 어느 지점까지 영상신호가 녹화되어 있는지를 알수 없는 결함이 있었다.In the conventional video cassette recorder, when the record button is pressed, the video signal is recorded regardless of the presence or absence of the input video signal. Therefore, when there is no input video signal, power consumption is unnecessary, and the video signal is recorded up to a certain point of the video tape. There was a flaw unknown.

본 고안은 이와 같은 종래의 결함을 감안하여, 입력되는 영상신호에 포함된 동기신호를 이용하여 영상신호가 입력되지 않거나 또는 입력되는 영상신호가 불량할 경우에는 비디오 카세트 레코더의 녹화버튼을 눌러도 녹화하지 않게 안출한 것으로, 이를 첨부된 도면에 의하여 상세히 설명하면 다음과 같다.In view of the above-described deficiencies, the present invention does not record by pressing the record button of the video cassette recorder when the video signal is not input or the video signal is poor by using the synchronization signal included in the input video signal. If not described in detail by the accompanying drawings as follows.

제1도는 본 고안 녹화 제어회로의 블록도이고, 제2도는 실시예를 보인 상세도로서, 이에 도시한 바와 같이 입력되는 영상신호에서 동기 신호를 분리하는 저항(R1) 및 콘덴서(C1-C4) 코일(L1)로된 동기분리기(1)와, 상기 동기분리기(1)의 출력신호를 정류하는 다이오드(D1) 및 코일(L2), 콘덴서(C5)로된 정류기(2)와 상기 정류기(1)의 출력전압과 설정된 기준전압을 비교하여 영상신호의 유,무를 검출하는 저항(R2-R4) 및 비교기(COMP)로 된 영상신호 검출기(3)와, 상기 영상신호 검출기(3)의 출력전압에 따라 일시 정지 신호를 출력하는 저항(R5-R7) 및 콘덴서(C6), 트랜지스터(TR1)로 된 버퍼(4)와, 상기 버퍼(4)의 출력신호를 지연시킨 후 정지신호를 출력하는 버퍼(5)로 구성한 것으로, 도면의 설명중 미설명 부호 REC는 비디오 카세트 레코더의 녹화 버튼을 누를 경우에 고전위 신호가 입력되는 녹화 제어신호단자이고, Vcc는 전원단자이다.FIG. 1 is a block diagram of a recording control circuit of the present invention, and FIG. 2 is a detailed view showing an embodiment. As shown therein, a resistor R 1 and a capacitor C 1 − separating a synchronization signal from an input video signal are shown in FIG. C 4) and the coil (sync separator (1) to L 1), a rectifier diode (D 1) and a coil (L 2), a capacitor (C 5) for rectifying the output signal of the sync separator (1) ( 2) and an image signal detector 3 comprising resistors R 2 -R 4 and comparators COMP to compare the output voltage of the rectifier 1 with the set reference voltage to detect the presence or absence of an image signal. A buffer (4) comprising resistors (R 5 -R 7 ), a capacitor (C 6 ), and a transistor (TR 1 ) for outputting a pause signal according to the output voltage of the image signal detector (3), and the buffer (4) And a buffer 5 for outputting a stop signal after delaying the output signal. And a recording control signal is the high potential signal input to the terminal case, Vcc is a power supply terminal.

이와 같이 구성된 본 고안의 작용효과를 상세히 설명하면 다음과 같다.Referring to the effect of the present invention configured in this way in detail as follows.

전원단자(Vcc)에 전원이 인가되면, 그 전원은 저항(R2,R3)에 의해 분할되어 비교기(COMP)의 비반전 입력단자(+)에 기준전압으로 인가되고, 이때 사용자가 녹화버튼을 누르지 않아 녹화 제어신호단자(REC)에 저전위신호가 입력되면 비교기(COMP)에서 출력되어 트랜지스터(TR1)의 베이스에 인가되는 전압에 관계없이 트랜지스터(TR1)는 오프되므로 버퍼(4)는 일시 정지신호를 출력하지 않고, 또한 버퍼(5)로 정지신호를 출력하지 않게 된다.When power is applied to the power supply terminal Vcc, the power is divided by the resistors R 2 and R 3 and applied to the non-inverting input terminal (+) of the comparator COMP as a reference voltage. a buffer (4) to press not recording the control signal terminal (REC) to the low potential signal is outputted from the comparator (COMP) if the input transistor transistor (TR 1), regardless of the voltage applied to the base of (TR 1) is therefore turned off Does not output the pause signal and does not output the stop signal to the buffer 5.

이와 같은 상태에서 사용자가 녹화버튼을 눌러 녹화 제어신호단자(REC)로 고전위 신호가 입력되고, 영상신호가 입력되면, 그 영상신호에 포함되어 있는 동기신호는 동기분리기(1)를 통해 분리되고, 정류기(2)를 통해 정류된 후 비교기(COMP)의 반전입력단자(-)에 인가되며, 이때, 비교기(COMP)의 비반전입력단자(+)에 인가된 기준전압이 반전입력단자(-)에 인가된 전압보다 낮게 저항(R2)(R3)의 값을 설정하면, 비교기(COMP)는 저전위 신호를 출력하여 트랜지스터(TR1)의 베이스에 인가되므로 트랜지스터(TR1)는 오프되어 버퍼(4)는 저전위신호를 출력 즉, 일시 정지 신호를 출력하지 않게 되고, 또한 버퍼(4)에서 출력된 저전위 신호는 트랜지스터(TR2)의 베이스에 인가되어 그가 오프되고, 트랜지스터(TR3)의 베이스에는 고전위 신호가 인가되어 오프되므로 버퍼(5)도 저전위 신호를 출력 즉, 정지신호를 출력하지 않게 되어 비디오 카세트 레코더는 입력되는 영상신호를 녹화하게 된다.In this state, when the user presses the record button and the high potential signal is input to the recording control signal terminal REC, and the video signal is input, the sync signal included in the video signal is separated by the sync separator 1. After rectifying through the rectifier (2), it is applied to the inverting input terminal (-) of the comparator (COMP), wherein the reference voltage applied to the non-inverting input terminal (+) of the comparator (COMP) is the inverting input terminal (-) ) when lower than the voltage applied to set the value of the resistance (R 2) (R 3) , a comparator (COMP) is so applied to the base of the transistor (TR 1) and outputs a low potential signal to the transistor (TR 1) is off Thus, the buffer 4 does not output the low potential signal, that is, does not output the pause signal, and the low potential signal output from the buffer 4 is applied to the base of the transistor TR 2 so that it is turned off. The high potential signal is applied to the base of TR 3 to turn it off. 5) also outputs a low potential signal, that is, does not output a stop signal, so that the video cassette recorder records the input video signal.

이와 같은 상태에서 영상신호가 입력되지 않거나 또는 입력되는 영상신호가 불량하여 동기 신호가 없으면, 동기 분리기(1)는 저전위 신호를 출력하고, 정류기(2)도 저전위 신호를 출력하여 비교기(COMP)의 반전입력단자(-)에 인가되므로 비교기(COMP)는 그의 비반전입력단자(+)에 인가된 기준전압에 의해 고전위 신호를 출력하여 트랜지스터(TR1)의 베이스에 인가되고, 이에 따라 트랜지스터(TR1)를 통해 출력 즉, 버퍼(4)는 고전위의 일시 정지신호를 출력하므로 비디오 카세트 레코더는 녹화를 일시 정지시키게 된다.In this state, if the video signal is not input or the input video signal is poor and there is no synchronization signal, the synchronous separator 1 outputs a low potential signal, and the rectifier 2 also outputs a low potential signal to the comparator COMP. Since the comparator COMP is applied to the inverting input terminal (-) of the (), it outputs a high potential signal by the reference voltage applied to its non-inverting input terminal (+), and is applied to the base of the transistor TR 1 . The output through the transistor TR 1 , that is, the buffer 4 outputs a high potential pause signal, so that the video cassette recorder pauses recording.

이와 같은 상태에서 일정시간 동안 계속 동기 분리기(1)가 동기신호를 분리하지 못하고, 버퍼(4)에서 출력된 고전위신호가 저항(R8-R10) 및 콘덴서(C7,C8)를 통해 일정시간 지연된 후 트랜지스터(TR2)의 베이스에 인가되면 트랜지스터(TR2)가 온되어 트랜지스터(TR1)가 온되므로 전원단자(Vcc)의 전원이 저항(R14) 및 트랜지스터(TR3)를 통해 출력 즉, 버퍼(5)는 고전위의 정지신호를 출력하여 비디오 카세트 녹화를 정지시키게 된다.In this state, the synchronous separator 1 cannot continuously separate the synchronous signal for a predetermined time, and the high potential signal output from the buffer 4 causes the resistors R 8 -R 10 and the capacitors C 7 and C 8 to be separated. After a certain time delay through the transistor TR 2 is applied to the base of the transistor (TR 2 ) is turned on the transistor (TR 1 ), the power supply of the power supply terminal (Vcc) is a resistor (R 14 ) and transistor (TR 3 ). Through output, that is, the buffer 5 outputs a high potential stop signal to stop video cassette recording.

이상에서 설명한 바와 같이 본 고안은 녹화시 영상신호가 입력되지 않거나 또는 입력되는 영상신호가 불량하여 동기 신호가 분리되지 않으면, 비디오 카세트 레코더의 녹화를 일시정지시키고, 일정시간 동안 계속 동기신호가 분리되지 않으면 정지시키므로 녹화시 필요없이 전력이 소모되는 것을 방지함은 물론 비디오 테이프에 영상신호가 녹화되어 있는 부위를 바로 찾을 수 있는 효과가 있다.As described above, according to the present invention, when the video signal is not input during recording or the input video signal is poor and the synchronization signal is not separated, the recording of the video cassette recorder is paused and the synchronization signal is not separated for a predetermined time. If not, it stops the power consumption without the need for recording, and it has the effect of finding the part where the video signal is recorded on the video tape.

Claims (1)

입력되는 영상신호에서 동기 신호를 분리하는 동기 분리기(1)와, 상기 동기 분리기(1)의 출력신호를 정류하는 정류기(2)와, 상기 정류기(2)의 출력전압과 기준전압을 비교하여 영상신호를 검출하는 영상신호 검출기(3)와 상기 영상신호 검출기(3)의 출력신호로 일시정지 신호를 출력하는 버퍼(4)와, 상기 버퍼(4)의 출력신호를 일정시간 지연시킨 후 정지신호를 출력하는 버퍼(5)로 구성하여 녹화시 영상신호가 입력되지 않을 경우에 일시정지시키고, 일정시간 동안 계속 영상신호가 입력되지 않을 경우에 정지시키게 함을 특징으로 하는 비디오 카세트 레코더의 녹화 제어회로.A synchronous separator 1 for separating the synchronous signal from the input video signal, a rectifier 2 for rectifying the output signal of the synchronous separator 1, and an output voltage and a reference voltage of the rectifier 2 are compared to the image. A video signal detector 3 for detecting a signal, a buffer 4 for outputting a pause signal as an output signal of the video signal detector 3, and a stop signal after delaying the output signal of the buffer 4 for a predetermined time And a buffer (5) for outputting the recording control circuit of the video cassette recorder, characterized in that when the video signal is not input at the time of recording is paused, and stops when the video signal is not input for a certain time. .
KR2019860020436U 1986-12-18 1986-12-18 Recording control circuit of video tape recorder KR900001499Y1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019860020436U KR900001499Y1 (en) 1986-12-18 1986-12-18 Recording control circuit of video tape recorder

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019860020436U KR900001499Y1 (en) 1986-12-18 1986-12-18 Recording control circuit of video tape recorder

Publications (2)

Publication Number Publication Date
KR880013299U KR880013299U (en) 1988-08-29
KR900001499Y1 true KR900001499Y1 (en) 1990-02-28

Family

ID=19258061

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019860020436U KR900001499Y1 (en) 1986-12-18 1986-12-18 Recording control circuit of video tape recorder

Country Status (1)

Country Link
KR (1) KR900001499Y1 (en)

Also Published As

Publication number Publication date
KR880013299U (en) 1988-08-29

Similar Documents

Publication Publication Date Title
KR900001499Y1 (en) Recording control circuit of video tape recorder
KR900001498Y1 (en) Vcr's playing control circuit
KR900006640Y1 (en) Automatic recording stop circuit of the jcr
KR910020692A (en) Digital signal detector
KR900006363Y1 (en) Continuous reservative recording circuit of video tape recoder
KR920008249Y1 (en) Sync-detection circuit
KR890005751Y1 (en) Picture signal control circuit
JP3282419B2 (en) Signal detection device
KR930000648Y1 (en) Horizontal-sync separating apparatus of video disk player
KR890002049Y1 (en) Noise reducing circuit
KR850002938Y1 (en) Fast-forward circuit for non-recording part
KR880000583Y1 (en) Automatic recording delay apparatus
KR930004915Y1 (en) Non-signal space autodetecting circuit of vtr
KR940008579Y1 (en) Circuit for displaying signal level in video tape recorder
KR900000073Y1 (en) Playback control circuit of vtr
JPS643256Y2 (en)
KR870002522Y1 (en) Dicture search apparatus
KR910004622Y1 (en) Automatic selective circuit of video system
KR930001004Y1 (en) Circuit for stopping vtr recording
KR900000867A (en) Scheduled recording on VTRs without timers and tuners
JPS61111278U (en)
KR900007853Y1 (en) Video signal detecting time reducing circuit
KR860001002Y1 (en) Noise detecting circuit of video signal
JPH02128580A (en) Dropout detection circuit
JPS58172272U (en) TV receiver channel switching detection circuit

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 20010129

Year of fee payment: 12

EXPY Expiration of term