KR890007495A - 광대역 비평형 종단 전압-전류 변환기와 이득 제어 회로 - Google Patents
광대역 비평형 종단 전압-전류 변환기와 이득 제어 회로 Download PDFInfo
- Publication number
- KR890007495A KR890007495A KR1019880014005A KR880014005A KR890007495A KR 890007495 A KR890007495 A KR 890007495A KR 1019880014005 A KR1019880014005 A KR 1019880014005A KR 880014005 A KR880014005 A KR 880014005A KR 890007495 A KR890007495 A KR 890007495A
- Authority
- KR
- South Korea
- Prior art keywords
- signal
- wideband
- input
- bias
- amplifier
- Prior art date
Links
- 230000003321 amplification Effects 0.000 claims 1
- 239000004922 lacquer Substances 0.000 claims 1
- 238000003199 nucleic acid amplification method Methods 0.000 claims 1
- 238000010586 diagram Methods 0.000 description 3
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03G—CONTROL OF AMPLIFICATION
- H03G3/00—Gain control in amplifiers or frequency changers
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F1/00—Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
- H03F1/30—Modifications of amplifiers to reduce influence of variations of temperature or supply voltage or other physical parameters
- H03F1/302—Modifications of amplifiers to reduce influence of variations of temperature or supply voltage or other physical parameters in bipolar transistor amplifiers
-
- G—PHYSICS
- G05—CONTROLLING; REGULATING
- G05F—SYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
- G05F1/00—Automatic systems in which deviations of an electric quantity from one or more predetermined values are detected at the output of the system and fed back to a device within the system to restore the detected quantity to its predetermined value or values, i.e. retroactive systems
- G05F1/10—Regulating voltage or current
- G05F1/46—Regulating voltage or current wherein the variable actually regulated by the final control device is dc
- G05F1/56—Regulating voltage or current wherein the variable actually regulated by the final control device is dc using semiconductor devices in series with the load as final control devices
- G05F1/561—Voltage to current converters
-
- G—PHYSICS
- G05—CONTROLLING; REGULATING
- G05F—SYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
- G05F3/00—Non-retroactive systems for regulating electric variables by using an uncontrolled element, or an uncontrolled combination of elements, such element or such combination having self-regulating properties
- G05F3/02—Regulating voltage or current
- G05F3/08—Regulating voltage or current wherein the variable is dc
- G05F3/10—Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics
- G05F3/16—Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics being semiconductor devices
- G05F3/20—Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics being semiconductor devices using diode- transistor combinations
- G05F3/22—Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics being semiconductor devices using diode- transistor combinations wherein the transistors are of the bipolar type only
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03G—CONTROL OF AMPLIFICATION
- H03G1/00—Details of arrangements for controlling amplification
- H03G1/04—Modifications of control circuit to reduce distortion caused by control
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Electromagnetism (AREA)
- General Physics & Mathematics (AREA)
- Radar, Positioning & Navigation (AREA)
- Automation & Control Theory (AREA)
- Nonlinear Science (AREA)
- Power Engineering (AREA)
- Amplifiers (AREA)
- Control Of Amplification And Gain Control (AREA)
Abstract
내용 없음
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명에 따라 구성된 비디오 회로의 한 실시예를 도시한 다이어그램.
제2a도는 제1도의 아날로그, 대비와 명도 증폭기로써 사용하기에 적당한 증폭기의 한 실시예를 도시한 다이어그램.
제2b도는 제2a도의 회로에 대한 더욱 상세한 다이어그램.
Claims (6)
- 입력 신호를 수신하기 위한 입력 단자와, 출력 신호를 제공하기 위한 출력 단자와, 제1증폭단은 제1중간 신호를 제공하고 상기 입력 신호를 수신하기 위한 상기의 입력 단자에 접속된 입력 리드를 가지며, 상기 입력 신호의 함수인 제1성분을 가지며, 상기 제1 증폭단에서 사용된 하나 또는 그 이상의 바이어스 신호의 함수인 제2성분을 가지는 것을 포함하는 광대역 DC결합 증폭기에 있어서, 상기의 광대역 DC결합 증폭기는 또한, 상기 제1중간 신호의 제2성분을 트랙하고, 관련된 레프리커 바이어스 신호를 발생시키기 위한 래프리키 바이어스 회로와, 상기 래프리커 바이어스 신호 또는 바이어스 신호의 함수가 아니고, 입력 신호의 함수인 제2중간 신호를 제공하는 상기의 래프리커 바이어스 신호와 상기의 제1중간 신호를 결합시키기 위한 수단과, 제2증폭단은 상기 제2중간 신호를 수신하기 위한 입력 리드를 가지고, 상기의 출력 신호를 제공하기 위한 상기의 출력 신호는 레프리커 바이어스 신호 또는 상기의 바이어스 신호의 항수가 아니고, 상기 입력 신호의 함수인 것을 포함하는 것을 특징으로 하는 광대역 DC결합 증폭기.
- 제1항에 있어서, 상기의 제1중간 신호가 상기의 제2증폭단에 DC결합되는 것을 특징으로 하는 광대역 DC결합 증폭기.
- 제1항에 있어서, 상기의 입력 신호는 전압이고, 상기의 출력 신호는 전류인 것을 특징으로 하는 광대역 DC결합 증폭기.
- 제1항에 있어서, 상기의 입력 신호가 비디오 신호인 것을 특징으로 하는 광대역 DC결합 증폭기.
- 제1항에 있어서, 상기의 입력 신호가 기준 신호에 기준되는 것을 특징으로 하는 광대역 DC결합 증폭기.
- 제5항에 있어서, 상기의 기준 신호가 접지되는 것을 특징으로 하는 광대역 DC결합 증폭기.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US11513687A | 1987-10-30 | 1987-10-30 | |
US115,136 | 1987-10-30 |
Publications (1)
Publication Number | Publication Date |
---|---|
KR890007495A true KR890007495A (ko) | 1989-06-20 |
Family
ID=22359499
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019880014005A KR890007495A (ko) | 1987-10-30 | 1988-10-27 | 광대역 비평형 종단 전압-전류 변환기와 이득 제어 회로 |
Country Status (3)
Country | Link |
---|---|
EP (1) | EP0314227A3 (ko) |
JP (1) | JPH02126709A (ko) |
KR (1) | KR890007495A (ko) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0456404A (ja) * | 1990-06-25 | 1992-02-24 | Nec Corp | 増幅装置 |
JP4547198B2 (ja) * | 2004-06-30 | 2010-09-22 | 富士通株式会社 | 演算装置、演算装置の制御方法、プログラム及びコンピュータ読取り可能記録媒体 |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5612050B2 (ko) * | 1974-05-30 | 1981-03-18 | ||
JPS5165861A (en) * | 1974-12-05 | 1976-06-07 | Sony Corp | Toranjisutano baiasukairo |
US4450367A (en) * | 1981-12-14 | 1984-05-22 | Motorola, Inc. | Delta VBE bias current reference circuit |
-
1988
- 1988-10-13 EP EP19880202286 patent/EP0314227A3/en not_active Withdrawn
- 1988-10-27 KR KR1019880014005A patent/KR890007495A/ko not_active Application Discontinuation
- 1988-10-27 JP JP63271912A patent/JPH02126709A/ja active Pending
Also Published As
Publication number | Publication date |
---|---|
EP0314227A3 (en) | 1991-03-20 |
JPH02126709A (ja) | 1990-05-15 |
EP0314227A2 (en) | 1989-05-03 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR840003162A (ko) | 이득 제어 증폭기 | |
KR960027256A (ko) | 증폭기 | |
KR890010920A (ko) | 샘플된 아날로그 전기 신호를 처리하기 위한 회로장치. | |
KR910016139A (ko) | 액티브필터 | |
KR870009543A (ko) | 차동 증폭 회로 | |
KR890001293A (ko) | 출력 회로 | |
KR910015108A (ko) | 대수증폭회로 | |
KR920015364A (ko) | 출력 버퍼회로 | |
KR900019315A (ko) | 전압 레벨 전환 회로 | |
KR890007495A (ko) | 광대역 비평형 종단 전압-전류 변환기와 이득 제어 회로 | |
KR910010831A (ko) | 오디오 장치의 마지막 단의 출력왜곡을 감지하기 위한 회로 | |
KR930023734A (ko) | 반도체장치의 내부전원 발생회로 | |
KR860000770A (ko) | 비디오 agc 회로 | |
KR910007238A (ko) | 증폭 회로 | |
KR900004096A (ko) | 증폭회로 | |
KR880005741A (ko) | 증폭기 | |
US4613776A (en) | Voltage to current conversion circuit | |
KR910021007A (ko) | 증폭기 | |
GB1513448A (en) | Single-ended to push-pull converter | |
KR930003543A (ko) | 전류 거울 회로 | |
KR890003172A (ko) | 전화기에 주로 사용되는 신호 압축 회로 | |
KR880010425A (ko) | 셈플홀드회로 | |
KR880010409A (ko) | 잡음 감쇠기 | |
GB893405A (en) | Improvements in electronic analogue computer circuits | |
KR890001277A (ko) | 차동증폭회로 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
WITN | Application deemed withdrawn, e.g. because no request for examination was filed or no examination fee was paid |