KR890005391Y1 - Mode auto selective circuit for oscilloscope - Google Patents

Mode auto selective circuit for oscilloscope Download PDF

Info

Publication number
KR890005391Y1
KR890005391Y1 KR2019860021177U KR860021177U KR890005391Y1 KR 890005391 Y1 KR890005391 Y1 KR 890005391Y1 KR 2019860021177 U KR2019860021177 U KR 2019860021177U KR 860021177 U KR860021177 U KR 860021177U KR 890005391 Y1 KR890005391 Y1 KR 890005391Y1
Authority
KR
South Korea
Prior art keywords
mode
gate
circuit
time
selection
Prior art date
Application number
KR2019860021177U
Other languages
Korean (ko)
Other versions
KR880012918U (en
Inventor
김영철
Original Assignee
삼성전자 주식회사
한형수
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자 주식회사, 한형수 filed Critical 삼성전자 주식회사
Priority to KR2019860021177U priority Critical patent/KR890005391Y1/en
Publication of KR880012918U publication Critical patent/KR880012918U/en
Application granted granted Critical
Publication of KR890005391Y1 publication Critical patent/KR890005391Y1/en

Links

Classifications

    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R13/00Arrangements for displaying electric variables or waveforms
    • G01R13/20Cathode-ray oscilloscopes
    • G01R13/22Circuits therefor

Landscapes

  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Electric Clocks (AREA)

Abstract

내용 없음.No content.

Description

오실로 스코우프의 모우드 자동 선택회로Oscilloscope Mode Automatic Selection Circuit

제1도는 본 고안의 블록 다이어 그램.1 is a block diagram of the present invention.

제2도는 본 고안의 회로도.2 is a circuit diagram of the present invention.

* 도면의 주요부분에 대한 부호의 설명* Explanation of symbols for main parts of the drawings

1 : 모우드 선택 스위치부 2 : 모우드 선택회로1: Mode selection switch part 2: Mode selection circuit

3 : 시간/분할선택스위치 4 : 표시회로3: time / division select switch 4: display circuit

5 : 디스플레이 모우드 드라이브 회로 6 : 채널 스위치부5 display mode drive circuit 6 channel switch unit

7 : 수직 편향증폭회로 A1-A5: 앤드게이트7: vertical deflection amplifier A 1 -A 5 : end gate

OR1,OR2: 오아게이트 TR1,TR2: 트랜지스터OR 1 , OR 2 : Oagate TR 1 , TR 2 : Transistor

LED1,LED2: 발광다이오드 FF1: 플립플롭LED 1 , LED 2 : Light Emitting Diode FF 1 : Flip-Flop

본 고안은 오실로 스코우프(Oscillo Scope)의 튜얼 모우드(Dyal mode)시 시간/분할 선택 스위치의 선택에 따라 디스플레이 되는 모우드가 자동 선택 되도록 한 오실로 스코우프의 모우드 자동 선택 회로에 관한 것이다.The present invention relates to an oscilloscope's mode automatic selection circuit that allows the displayed mode to be automatically selected according to the selection of the time / division select switch in the oscilloscope's dual mode.

현재 오시로 스코우프의 채널 1, 채널 2를 표시해 주는 듀얼 모우드 디스플레이 방식에는 알터 네이트(Alternate : ALT)모우트와 촙(Chopped : chop)모우드가 사용되고 있으며 이중 ALT모우드는 채널 1과 채널2의 선택 파형을 시간/분할 선택 스위치주기로 먼저 채널 1의 파형을 그리고 그다음 채널 2의 파형을 그리는 방식으로 디스플레이 되고 있으며 chop 모우드는 채널1과 채널 2의 파형을 쵸핑 주파수(Chopping frequency : 100-500 HKZ)로 분할한 후 먼저 채널 1의 분할파형을 그리고 그 다음 채널2의 분할파형을 그리며 다시 채널 1과 채널 2의 분할 파형을 그리는 방식으로 디스플레이 하고 있다.Alternate (Alternate: ALT) and chop (chop) mode are used for dual mode display method that displays channel 1 and channel 2 of oscilloscope. Waveform Time / Split Selection Switch The period is displayed by drawing the waveform of channel 1 first and then the waveform of channel 2, and the chop mode divides the waveform of channel 1 and channel 2 by the chopping frequency (100-500 HKZ), The division waveform is drawn, followed by the division waveform of channel 2, and the division waveform of channel 1 and channel 2 is displayed again.

그러나 이와같은 듀얼 모우드 디스플레이 방식에는 다음과 같은 문제점이 발생하게 된다.However, the following problems occur with the dual mode display method.

첫째로 ALT모우드는 시간/분할 선택 스위치의 선택 시간을 1ms이상으로 세트시켜 측정하게 되면 화면에 디스플레이되는 파형이 번쩍 거리는 플러커(flicker)현상이 발생하게 되어 파형 관측이 상당히 어렵게 되고, 둘째로 chop모우드는 시간/분할 선택스위치의 선택시간을 20μs이하에서는 ALT모우드를 사용하면 해결할 수 있으나 이와같은 방법은 측정시 시간/분할 선택스위치의 선택 시간에 따라서 디스플레이 모우드를 계속 변경해 가며 측정해야 하는 불편함이 있는 것이었다.Firstly, when ALT mode is set with the selection time of time / division select switch over 1ms, flicker phenomenon occurs when the waveform displayed on the screen is flickering. The mode can be solved by using the ALT mode when the selection time of the time / division select switch is less than 20μs.However, this method is inconvenient to measure by continuously changing the display mode according to the selection time of the time / division select switch. It was.

본 고안은 이와같은 점을 감안하여, 오실로 스코우프의디스플레이 모우드에 자동 모우드를 설치하여 시간/분할 선택 스위치가 1ms이상에서 chop모우드가 선택되고 20μs이하에서는 ALT모우드가 자동적으로 선택되어 시간/분할 선택 스위치에 따라서 디스플레이 모우드를 변경해 주어야 하는 불편함이 없이 자동적으로 모우드가 변경되면서 정확한 파형 측정을 할수 있도록한 오실로 스코우프의 모우드 자동 선택 회로로써, 이를 첨부 도면에 의하여 상세히 설명하면 다음과 같다.In view of this, the present invention installs an automatic mode on the oscilloscope's display mode so that the chop mode is selected at a time / division selection switch of 1 ms or more, and the ALT mode is automatically selected at 20 μs or less. It is an oscilloscope mode automatic selection circuit that enables accurate waveform measurement while the mode is automatically changed without the inconvenience of changing the display mode according to the switch. This will be described in detail with reference to the accompanying drawings.

제1도는 본 고안의 블록다이어 그램으로써, 모우드 선택 스위치부(1)의 모우드 선택 신호에 따라 채널 스위치부(6)로 인가되는 채널 신호(CH1) (CH2)가 수직 편향 증폭회로(7)를 통하여 디스플레이 되도록 구성된 일반적인 오실로 스코우프에 있어서, 모우드 선택 스위치부(1)에 시간/분할 선택 스위치(3)가 연결된 모우드 선택회로(2)를 연결구성하고 모우드 선택회로(2)에는 모우드의 상태를 표시해 주는 표시회로(4)를 연결함과 동시에 디스플레이 모우드 드라이브 회로(5)를 통하여 채널 스위치부(6)가 연결되게 구성한 것이다.1 is a block diagram of the present invention, in which the channel signal CH 1 (CH 2 ) applied to the channel switch unit 6 according to the mode selection signal of the mode selection switch unit 1 is a vertical deflection amplifier circuit 7. In a typical oscilloscope configured to be displayed through the following, a mode selection circuit 2 is connected to a mode selection circuit 2 connected to a time / division selection switch 3 and a mode selection circuit 2 is connected to the mode selection circuit 2. The channel switch unit 6 is connected through the display mode drive circuit 5 at the same time as the display circuit 4 for displaying the status is connected.

제2도는 본 고안의 회로도로써 모우드 선택 스위치부(1)에서 선택된 모우드 신호 선택단자(S1)는 앤드게이트(A1) (A2)에 연결하고 선택단자(S2)는 앤드게이트(A1) (A3)에 연결하며 앤드게이트(A1) 의 출력측에는 앤드게이트(A4) (A5)의 입력측을 연결함과 동시에 인번터(I1)를 통하여 앤드게이트(A2) (A3)의 입력측을 연결한후 시간/분할 선택 스위치(3)의 단자(T1) (T2)는 플립플롭(FF1)의 입력단자(D)에 인가됨과 동시에 익스크루시브오아게이트(EX1)를 통하여 플립플롭(FF1)의 클럭단자(▷)에 연결하여 모우드 선택회로(2)를 구성한다.2 is a circuit diagram of the present invention, the mode signal selection terminal S 1 selected by the mode selection switch unit 1 is connected to the AND gate A 1 (A 2 ), and the selection terminal S 2 is the AND gate A. 1) (to be connected to a 3), and the aND gate (a 1) the output side, the aND gate (a 4) (aND gate a 5) through the connection, and at the same time the beonteo (I 1) to the input side of the (a 2 a) ( After connecting the input side of A 3 ), the terminal (T 1 ) (T 2 ) of the time / division selector switch (3) is applied to the input terminal (D) of the flip-flop (FF 1 ) and at the same time an exclusive oar gate ( EX 1 ) is connected to the clock terminal ▷ of the flip-flop FF 1 to configure the mode selection circuit 2.

그리고 앤드게이트(A2) (A3)의 출력측에는 오아게이트(OR1) (OR2)의 입력측을 연결하고 플립플롭(FF1)의 출력단자(Q) ()가 연결된 앤드게이트(A4) (A5)의 출력측에는 오아게이트(OR1) (OR2)의 입력측을 연결하여 디스플레이 모우드 드라이브 회로(5)를 구성한후(OR1) (OR2)의 출력측에는 채널스위치부(6)를 연결구성한다.The output side of the AND gate A 2 (A 3 ) is connected to the input side of the OR gate OR 1 (OR 2 ), and the output terminal Q of the flip-flop FF 1 ( ) Is connected to the input side of the OR gate (OR 1 ) (OR 2 ) to the output side of the AND gate (A 4 ) (A 5 ) to which the display mode drive circuit 5 is configured (OR 1 ) (OR 2 ). The channel switch section 6 is connected to the output side.

또한 플립플롭(FF1)의 출력단자(Q) ()에는 저항(R1) (R2)을 통하여 트랜지스터(TR1) (TR2)의 베이스를 연결하고 에미터가 접지된 트랜지스터(TR1) (TR2)의 콜렉터측에는 발광다이오드(LED1) (LED2)와 저항(R3) (R4)을 통하여 전원(Vcc)이 인가되도록 표시회로(4)를 연결 구성한다.Also, the output terminal Q of the flip-flop FF 1 ( ) Is connected to the base of transistor (TR 1 ) (TR 2 ) through resistor (R 1 ) (R 2 ) and the light emitting diode (LED 1 ) on the collector side of transistor (TR 1 ) (TR 2 ) with the emitter grounded. The display circuit 4 is connected to the power supply Vcc through the LED 2 and the resistor R 3 and R 4 .

이와같이 구성된 복 고안에서 제2도는 본 고안의 회로도로써 모우드 선택 스위치부(1)에서 모우드 신호를 선택해 주면 모우드 신호 선택 단자(S1) (S2)에 선택된 모우드에 따라서 각기 다른 레벨의 전압이 인가되게 되는데 이는 시간/분할 선택 스위치(3)의 영향에 관계없이 채널 스위치부(6)에 인가되어 채널(CH1) (CH2)의 모우드를 선택해 주게 된다.2 is a circuit diagram of the present invention. When the mode signal is selected by the mode selection switch unit 1, voltages of different levels are applied according to the mode selected at the mode signal selection terminals S 1 and S 2 . This is applied to the channel switch unit 6 to select the mode of the channel CH 1 (CH 2 ) regardless of the influence of the time / division selection switch 3.

이를 표로서 나타내면 다음과 같다.This is shown as a table as follows.

[표][table]

위와 같은 모우드 선택 신호는 모우드 선택회로(2)와 디스플레이 모우드 드라이브 회로(5)를 통하여 채널스위치부(6)에 그대로 인가되게 된다.The above mode selection signal is applied to the channel switch unit 6 as it is through the mode selection circuit 2 and the display mode drive circuit 5.

즉 CHOP모우드를 예로들면 S1="0", S2="1"이므로 앤드게이트(A1)(A2)의 출력은 "0"가되고 인버터(I1)에서 "1"이되어 앤드게이트(A3)의 출력 "1"이 되므로써 오아게이트(OR1)의 출력은 "0"오아게이트(OR2)의 출력은 "1"이 되어 채널 스위치부(6)에 인가되게 된다.In other words, in the example of CHOP mode, since S 1 = "0" and S 2 = "1", the output of AND gate A 1 (A 2 ) becomes "0" and "1" in inverter I 1 . As the output of the gate A 3 becomes "1", the output of the oragate OR 1 becomes "0" and the output of the oragate OR 2 becomes "1" and is applied to the channel switch unit 6.

따라서 모우드 선택 스위치부(1)의 선택 모우드 신호가 그대로 채널 스위치부(6)에 인가되는 것이다.Therefore, the selection mode signal of the mode selection switch unit 1 is applied to the channel switch unit 6 as it is.

그리고 시간/분할 선택 스위치(4)를 절환시켜 시간/불할 선택 스위치의 신호를 받을때 단자( T1) (T2)의 입력과 채널 모우드를 표로써 나타내면 다음과 같다.When the time / division select switch 4 is switched to receive the signal of the time / division select switch, the inputs of the terminals T 1 and T 2 and the channel modes are as follows.

[표][table]

이때 시간/분할 선택스위치(3)를 선택하여 1ms보다 크거나 같다면 단자(T1)는 "0"단자(T2)는 "1"의 상태가 입력되어 지며 이러한 상태 신호는 익스크루시브 오아게이트(EX1)를 통하여 플립플롭(FF1)에 인가되므로써 플립플롭(FF1)의 출력단자(Q)는 "1"출력단자()는 "0"로 신호를 출력시키게된다.At this time, if the time / division select switch 3 is selected or greater than or equal to 1ms, the terminal (T 1 ) is inputted with the state of “0” terminal (T 2 ) and “1”, and this status signal is exclusive or By being applied to the flip-flop FF 1 through the gate EX 1 , the output terminal Q of the flip-flop FF 1 is " 1 " ) Will output a signal as "0".

이러한 신호는 디스플레이 모우드 드라이브 회로(5)의 앤드게이트(A4) (A5)와 오아게이트(OR1) (OR2)를 통한후 채널 스위치부(6)에 인가되어 채널을 선택 해줌과 동시에 저항(R2)을 통하여 트랜지스터(TR2)를 도통시켜 주어 발광다이오드(LED2)를 "온"시켜 주므로써 사용자는 chop모우드로 디스플레이 되는 화면을 볼 수 있음과 동시에 발광다이오드(LED2)로 chop모우드임을 알수 있게된다.This signal is applied to the channel switch unit 6 through the AND gate A 4 (A 5 ) and OA gate OR 1 (OR 2 ) of the display mode drive circuit 5 to select a channel. By turning on the transistor TR 2 through the resistor R 2 and turning on the light emitting diode LED 2 , the user can see the screen displayed by the chop mode and at the same time the light emitting diode LED 2 . You can see that it is chop mode.

그리고 시간/분할 선택 스위치(3)를 선택하여 20보다 작거나 같다면 단자(T1)는 "1"단자 (T2)는 "0"의 상태 신호가 입력되어지므로 상기와는 반대의 경우가 되어 디스프레이 모우드 드라이브회로(5)를 통한후 채널 스위치부(6)에 인가되어 채널을 선택해주고 표시회로(4)의 발광다이오드(LED1)를 점등시켜 주게된다.And a time / split choice of the other side select switch (3) is less than or equal to 20, the terminal (T 1) is because the status signal of "1", the terminal (T 2) is "0" is input, and the a Then, through the display mode drive circuit (5), it is applied to the channel switch unit (6) to select a channel and to light up the light emitting diode (LED 1 ) of the display circuit (4).

따라서 사용자는 ALT모우드로 디스플레이 되는 화면을 시청할 수 있으며 또한 발광다이오드(LED1)를 통하여 현재 ALT모우드로 디스플레이되고 있음을 알 수 있는 것이다.Therefore, the user can watch the screen displayed in the ALT mode, and can also know that the light emitting diode (LED 1 ) is currently displayed in the ALT mode.

그리고 시간/분할 선택 스위치(3)를 선택하여 20μs보다는 크거나 작고 1ms보다는 작거나 같은 경우를 선택하게 되면 단자(T1) (T2)의 입력 신호는 T1="1", T2="1"이 된다.If the time / division select switch (3) is selected to select a case larger or smaller than 20 μs and smaller than or equal to 1 ms, the input signal of the terminal (T 1 ) (T 2 ) is T 1 = "1", T 2 = Becomes "1".

이러한 입력 신호는 모우드 선택회로(2)와 디스플레이 모우드 드라이브 회로(5)를 통하여 채널 스위치부(6)에 인가되어 그전의 상태 신호를 선택해 주게 된다.This input signal is applied to the channel switch unit 6 through the mode selection circuit 2 and the display mode drive circuit 5 to select the previous state signal.

따라서 모우드 선택회로(2)는 자동(AUTO)모우드 동작시에는 chop모우드와 ALT모우드를 구별해주는 회로로 시간/분할 선택 스위치(3)가 20μs보다는 크고 1ms보다는 작을 경우 그 이전의 상태를 유지하게 되며 디스플레이 모우드 드라이브 회로(5)는 자동모우드시 플립플롭(FF1)에 선택되어 있는 모우드 신호를 출력시키고 그 이외의 모우드시에는 모우드 선택 스위치부(1)에서 선택하는 신호를 출력시키게된다.Therefore, the mode selection circuit 2 is a circuit that distinguishes the chop mode and the ALT mode during the automatic mode operation. When the time / division selection switch 3 is larger than 20 μs and smaller than 1 ms, the mode selection circuit 2 is maintained. The display mode drive circuit 5 outputs a mode signal selected to the flip-flop FF 1 during auto mode, and outputs a signal selected by the mode select switch unit 1 in other modes.

이상에서와 같이 본 고안은 오실로 스코우프에 자동 모우드를 설치하여 시간/ 분할 선택 스위치의 선택시간대에 맞추어 디스플레이 해 줄수 있으므로 사용상의 편리함과 계측상의 정확성을 제공할 수 있는 효과가 있는 것이다.As described above, the present invention has an effect that can provide convenience in use and measurement accuracy since the automatic mode can be installed in the oscilloscope and displayed according to the selection time of the time / division selection switch.

Claims (1)

모우드 선택 스위치부(1)와 시간/분할 선택 스위치(3)가 채널 스위치부(6)를 통하여 수직 편향 증폭회로(7)에 연결되게 구성된 오실로 스코우프 회로에 있어서, 모우드 선택 스위치부(1)에 앤드게이트(A1)와 인버터(I1)를 통하여 앤드게이트(A2) (A3)를 연결하고 시간/분할 선택 스위치(3)에는 익스크루시브 오아게이트(EX1)와 플립플롭(FF1)을 연결하여 모우드 선택 회로(2)를 구성하여 플립플롭(FF1)에는 저항(R1-R4)과 트랜지스터(TR1) (TR2)및 발광다이오드(LED1) (LED2)로 구성된 표시회로(4)를 연결함과 동시에 앤드게이트(A4) (A5)를 연결하고 앤드게이트(A2-A5)에는 오아게이트(OR1) (OR2)를 통하여 채널 스위치부(6)가 연결되게 디스플레이 모우드 드라이브 회로(5)를 구성한 오실로 스코우프의 모우드 자동 선택회로.In an oscilloscope circuit in which the mode selector switch 1 and the time / division selector switch 3 are connected to the vertical deflection amplifier circuit 7 via the channel switch unit 6, the mode selector switch 1 the aND gate (a 1) and is exclusive Iowa gate (EX 1) and the flip-flop via an inverter (I 1) connecting the aND gate (a 2) (a 3), and time / division selection switch 3 ( FF 1 ) is connected to form a mode selection circuit 2 so that the flip-flop FF 1 includes resistors R 1- R 4 , transistors TR 1 , TR 2 , and light emitting diodes LED 1 (LED 2 ). ) And at the same time the AND gate (A 4 ) (A 5 ) and the AND gate (A 2 -A 5 ) to the channel switch through the OR gate (OR 1 ) (OR 2 ) The oscilloscope's mode automatic selection circuit, in which the display mode drive circuit (5) is configured such that the unit (6) is connected.
KR2019860021177U 1986-12-26 1986-12-26 Mode auto selective circuit for oscilloscope KR890005391Y1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019860021177U KR890005391Y1 (en) 1986-12-26 1986-12-26 Mode auto selective circuit for oscilloscope

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019860021177U KR890005391Y1 (en) 1986-12-26 1986-12-26 Mode auto selective circuit for oscilloscope

Publications (2)

Publication Number Publication Date
KR880012918U KR880012918U (en) 1988-08-29
KR890005391Y1 true KR890005391Y1 (en) 1989-08-18

Family

ID=19258336

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019860021177U KR890005391Y1 (en) 1986-12-26 1986-12-26 Mode auto selective circuit for oscilloscope

Country Status (1)

Country Link
KR (1) KR890005391Y1 (en)

Also Published As

Publication number Publication date
KR880012918U (en) 1988-08-29

Similar Documents

Publication Publication Date Title
KR900008518Y1 (en) Text mode color selecting device
KR890005391Y1 (en) Mode auto selective circuit for oscilloscope
US4544893A (en) Battery voltage detector
US4340908A (en) Control level displaying apparatus
KR100206566B1 (en) Lcd driving voltage generating circuit
KR880002128Y1 (en) Synchronizing signal modulating circuit
US4590407A (en) Scale illumination lamp control circuit for an oscilloscope
US4037153A (en) Digital meters
KR910003475Y1 (en) Ttl video signal monitor test circuit
KR890002880Y1 (en) Auto displaying circuit of tv low band and fm band
KR910004604Y1 (en) On-screen compensative circuit of tv
KR890001813B1 (en) Selecting circuit of stereo broad cast signal
KR100446525B1 (en) Device and method for displaying battery capacity with segment units in stepwise manner
KR920002536B1 (en) Audio-multi mode selective circuit using pwm
JPH0317351Y2 (en)
SU1403095A1 (en) Indication device
KR830003072Y1 (en) Automatic switching circuit of output indicator
KR880000517Y1 (en) Channel modulating circuit
KR890000226Y1 (en) Tuning displaying device
KR880000914Y1 (en) Signal switching circuit for common monitor
SU1388818A1 (en) Device for checking operation of logical units
KR870001817B1 (en) Auto hardness reduction device
KR900007789Y1 (en) Controlling circuit of reservation recording contents
KR900008039Y1 (en) Computer monitor self test circuit using timer counter and horizontal pulse
KR890004820Y1 (en) Lamp display apparatus indicating audio output signal volume

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
REGI Registration of establishment
LAPS Lapse due to unpaid annual fee