KR890004657Y1 - Display circuit of analog/digital conversion - Google Patents

Display circuit of analog/digital conversion Download PDF

Info

Publication number
KR890004657Y1
KR890004657Y1 KR2019860006008U KR860006008U KR890004657Y1 KR 890004657 Y1 KR890004657 Y1 KR 890004657Y1 KR 2019860006008 U KR2019860006008 U KR 2019860006008U KR 860006008 U KR860006008 U KR 860006008U KR 890004657 Y1 KR890004657 Y1 KR 890004657Y1
Authority
KR
South Korea
Prior art keywords
terminal
voltage
counter
inverting amplifier
frequency converter
Prior art date
Application number
KR2019860006008U
Other languages
Korean (ko)
Other versions
KR870017469U (en
Inventor
황기범
Original Assignee
삼성전자부품주식회사
임경춘
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자부품주식회사, 임경춘 filed Critical 삼성전자부품주식회사
Priority to KR2019860006008U priority Critical patent/KR890004657Y1/en
Publication of KR870017469U publication Critical patent/KR870017469U/en
Application granted granted Critical
Publication of KR890004657Y1 publication Critical patent/KR890004657Y1/en

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M3/00Conversion of analogue values to or from differential modulation
    • H03M3/30Delta-sigma modulation
    • H03M3/458Analogue/digital converters using delta-sigma modulation as an intermediate step

Abstract

내용 없음.No content.

Description

아날로그/디지탈 변환표시회로Analog / digital conversion display circuit

제1도는 본 고안의 회로도.1 is a circuit diagram of the present invention.

제2도는 제1도에 따른 파형도이다.2 is a waveform diagram according to FIG. 1.

* 도면의 주요부분에 대한 부호의 설명* Explanation of symbols for main parts of the drawings

1 : 배율선택스위치1: Magnification selection switch

VFC1,VFC2: 전압/주파수변환기(Voltage-Frequence Converter)VFC 1 , VFC 2 : Voltage-Frequence Converter

VR1,VR2: 가변저항 CA1,CA2: 카운터VR 1 , VR 2 : Variable resistor CA 1 , CA 2 : Counter

OP1, OP2: 비반전증폭기 IN1, IN2: 인버터OP 1 , OP 2 : non-inverting amplifier IN 1 , IN 2 : inverter

본 고안은 아날로그/디지탈 변환표시회로에 관한 것으로, 특히 외부에서 입력된 아날로그신호를 전압/주파수변환기에서 디지탈신호로 변환시킨 후 카운터에서는 외부 입력 아날로그 신호의 값을 배율선택스위치에 의한 신호가 다른 전압/주파수변환기에 따라 디스플레이 장치에 표시할 수 있도록 변환된 아날로그신호를 디지탈값으로 출력시킬 수 있는 아날로그/디지탈 변환표시회로에 관한 것이다.The present invention relates to an analog / digital conversion display circuit. In particular, after converting an externally input analog signal into a digital signal using a voltage / frequency converter, the counter converts the value of the external input analog signal into a voltage different from the signal selected by the magnification selection switch. The present invention relates to an analog / digital conversion display circuit capable of outputting a converted analog signal to a digital value for display on a display device according to a / frequency converter.

일반적으로 아날로그신호를 디지탈신호로 변환시킴에 따라 사용되는 이중적분 방식은 외부에 연결된 OP AMP와 가변저항 아날로그/디지탈변환기 내부의 OP AMP로 구성되는데, 이때 상기 OP AMP와 관련되는 오프셋트를 정확히 조정하기 위해서는 외부의 가변저항을 직접 조정해야 하는 번거로움과 이에 따른 정확한 조정이 어려웠으며, 또는 입력되는 아날로그신호를 정확하게 디지탈신호로 변환시킬 수 없을 뿐만 아니라 관련 수동소자들이 주변온도에 따라 그 특성값이 변화하게 되므로 전압과 전류의 변화율이 크게 되므로 정밀도가 요구되는 정밀기기 및 기타기기에서 사용되지 못하는 단점이 있었다.In general, the dual integration method used by converting an analog signal into a digital signal includes an OP AMP connected to an external device and an OP AMP inside a variable resistance analog / digital converter. In order to solve this problem, it is difficult to adjust the external variable resistor directly, and it is difficult to precisely adjust it, or it is not possible to convert the analog signal to the digital signal accurately, and the related passive elements have their characteristic values according to the ambient temperature. Since the change rate of the voltage and current is large because it changes, there was a disadvantage that can not be used in precision equipment and other equipment that requires precision.

이에 본 고안은 상기한 단점을 해소시키기 위해서 고안된 것으로서, 2개의 전압/주파수 변환기와 배율선택스위치 및 2개의 카운터등을 설치함에 따라 외부에서 입력된 아날로그신호를 전압/주파수변환기에서 고정밀도의 디지탈신호로 변환시킬 수 있는 뿐만 아니라 배율선택스위치에 의한 입력된 아날로그신호를 다른 전압/주파수변환기에서 디지탈신호로 변환시킨 후 카운터에서 미리 셋팅된 펄스수를 카운틴하여 미리 셋팅된 펄스가 입력되었을 때 디스네이블신호를 출력하여 외부디지탈신호를 카운팅하는 다른 카운터를 디스네이블시킴과 더불어 그때까지 출력된 디지탈펄스의 수를 외부 디스플레이 장치에 표시되게 하여 외부 아날로그신호의 값을 디지탈값으로 표시할 수 있는 아날로그/디지탈 변환표시회로를 제공함에 그 목적이 있다.Therefore, the present invention is designed to solve the above-mentioned disadvantages, and by installing two voltage / frequency converters, magnification selection switches, and two counters, the analog signals input from the outside are converted into high precision digital signals from the voltage / frequency converters. In addition to converting the analog signal input by the magnification selector switch to a digital signal from another voltage / frequency converter, counting the number of preset pulses in the counter is disabled when the preset pulses are input. Analog / Digital that can display the value of external analog signal as digital value by disabling other counters that output the signal to count external digital signals and displaying the number of digital pulses output up to that time on the external display device. The purpose is to provide a conversion display circuit.

이하 본 고안의 구성 및 작용, 효과를 예시도면인 제1도를 참조하여 상세히 설명하면 다음과 같다.Hereinafter, the configuration, operation, and effects of the present invention will be described in detail with reference to FIG. 1.

본 고안은 비반전증폭기(OP1)의 부(-)단자와 출력단자사이에는 콘덴서(C1)가 병렬연결된 측정하고자 하는 입력단자가 연결되면서 비반전증폭기(OP1)의 출력단자에는 이득조정자인 가변저항(VR1)을 매개한 전압/주파수변환기(CFC1)가 연결되고, 상기 전압/주파수변환기(CFC1)에는 인버터(IN1)를 매개한 카운터(CA1)의 클럭단자(CK)가 연결되는 한편, 상기 비반전증폭기(OP1)의 부(-)단자에는 저항(R4)을 매개하여 연결된 비반전증폭기(OP2)의 부(-)단자와 출력단자 사이에서 배율을 선택할 수 있는 배율선택스위치(1)와 콘덴서(C2) 가 병렬로 연결되면서 상기 비반전증폭기(OP2)의 출력단자에는 이득조정자인 가변저항(VR2)을 매개하여 전압/주파수변환기(VFC2)연결되며, 상기 전압/주파수변환기(VFC2)에는 인버터(IN2)를 매개하여 미리 일정한수의 펄스가 입력되면 출력신호를 출력하게 하는 카운터(CA2)가 연결되며, 상기 카운터(CA2)에는 카운터(CA1)의 디스네이블단자(Disable)가 연결된 구조로 되어 있다.The subject innovation is the non-inverting amplifier unit of (OP 1) (-) terminal and the output terminal between the capacitor (C 1), the output terminal of the gain adjuster of the non-inverting amplifier (OP 1) as an input terminal is connected to be measured is connected in parallel Is connected to a voltage / frequency converter (CFC 1 ) through the variable resistor (VR 1 ), and the clock terminal (CK) of the counter (CA 1 ) via the inverter (IN 1 ) to the voltage / frequency converter (CFC 1 ). ) is connected to the other hand, the non-inverting amplifier (OP 1) part (-) terminal of the resistor (R 4) portion (the non-inverting amplifier (OP 2) mediated by the connected-scaling between) terminal and the output terminal A selectable magnification selector switch (1) and a capacitor (C 2 ) are connected in parallel, and the output terminal of the non-inverting amplifier (OP 2 ) is connected to a voltage / frequency converter (VFC) by using a variable resistor (VR 2 ) as a gain adjuster. 2) is connected, the voltage / frequency converter (VFC 2), the inverter (iN 2), a parameter in advance a certain number of pulses If the input is a counter (CA 2) that outputs an output signal connection, it is in the counter (CA 2), the discharge terminal navel (Disable) The structure of the associated counter (CA 1).

제1도는 상기와 같은 구조로 되어 있는 본 고안의 회로도로서 외부입력 아날로그신호를 디지탈신호로 출력시키는 과정을 이해를 쉽게하기 위해서 예를들어 외부입력 아날로그신호를 저항 5kΩ인 것으로 가정한 다음, 배율선택스위치(1)의 "X"단자는 ×1배로, "Y"단자는 ×10배로, "Z"단자는 ×100배로 되어 있는데, 이때 상기 스위치가 "X"단자에 연결되어 잇으면 카운터(CA2)는 전압/주파수변환기(VFC2)를 통해 10개의 클럭이 들어오면 디스네이블신호를 출력시키게 되어 있는 동작(또한 스위치가 "Y" 및 "Z"단자에 연결되었을때 카운터(CA2)는 주기가 다른 10개의 클록신호에 의해 동작됨)을 설명하면 다음과 같다.1 is a circuit diagram of the present invention having the structure as described above. For example, in order to easily understand the process of outputting an external input analog signal as a digital signal, it is assumed that the external input analog signal has a resistance of 5 kΩ, The "X" terminal of the switch 1 is x1 times, the "Y" terminal is x10 times, and the "Z" terminal is x100 times. At this time, if the switch is connected to the "X" terminal, the counter (CA) 2 ) outputs the disable signal when 10 clocks are input through the voltage / frequency converter (VFC 2 ) (also, when the switch is connected to the "Y" and "Z" terminals, the counter (CA 2 ) The period is operated by 10 different clock signals).

먼저 도시되어 있지않는 측정소자가 상기 5kΩ의 저항으로 외부입력 아날로그 입력단자에 연결되면 비반전증폭기(OP1)의 (-)단자에 공급되므로 상기 증폭기(OP1)는 상기 측정소자에 대한 출력전압이 출력되고, 이때 상기 측정소자에 대한 사용자가 배율을 배율선택스위치(1)의 "X"단자를 연결하고 있으므로 이에대한 전압이 비반전증폭기(OP2)를 통해 출력된다.First, when the measuring device (not shown) is connected to the external input analog input terminal with the resistance of 5 kΩ, it is supplied to the negative terminal of the non-inverting amplifier OP 1 , so that the output voltage of the amplifier OP 1 is increased. At this time, since the user of the measuring element is connected to the "X" terminal of the magnification selector switch 1, the voltage thereof is output through the non-inverting amplifier OP 2 .

먼저 상기 증폭기(OP1)의 출력된 전압은 가변저항(VR1)에 의해 조절할 수 있고 이렇게 조절된 이득은 전압/주파수변환기(VFC1)에 입력되므로 입력된 측정소자에 대한 아날로그신호를 그에 해당되는 주파수로 변환하게되고, 이어 출력된 주파수가 제2도와 같이 클럭이 5개였다면 이 클록주파수는 인버터(IN1)에서 반전되어 카운터(CA1)의 클럭단자(CK)로 입력되므로 카운터(CA1)는 후술할 카운터(CA2)의 이네이블신호가 공급될 동안 카운팅한 후 출력단자를 해당 클력의 수를 출력하여 도시되어 있지않는 디스플레이장치로 공급하게 된다.First, the output voltage of the amplifier OP 1 may be adjusted by the variable resistor VR 1 , and the gain thus adjusted is input to the voltage / frequency converter VFC 1 so that the analog signal for the measured measuring element corresponds thereto. If the output frequency is 5 clocks as shown in FIG. 2, the clock frequency is inverted by the inverter IN 1 and input to the clock terminal CK of the counter CA 1 . 1 ) is counted while the enable signal of the counter CA 2 to be described later is supplied and outputs the number of the corresponding force to the display device (not shown).

한편, 배율선택스위치(1)에 의해서 비반전증폭기(OP2)의 출력단자에서 출력된 전압은 가변저항(VR2)에 의해서 이득이 조절된 다음 전압/주파수변환기(VFC2)에 입력되므로 상기 변환기(VFC2)는 배율선택스위치(1)의 X단자에 대한 전압이 주파수로 변환되어 제2b도와 같은 파형으로 출력된다. 이 파형은 인버터(IN2)에서 반전된 다음 카운터(CA2)에 입력되게 된다. 이때 카운터(CA2)는 전압/주파수변환기(VFC2)에서 출력되는 파형의 클럭수를 카운팅하여 X단자에 대한 10개의 클럭이 입력되고(이와 달리 Y 및 Z단자에 대한 10개의 클럭신호는 각각 다른 주기의 클럭신호임) 이어 카운터(CA2)가 계수한 후 출력단자로 이네이블신호를 카운터(CA1)의 디스네이블단자로 입력시키므로 카운터(CA1)는 디스네이블되게 된다. 따라서, 전술한 바 있는 카운터(CA1)에서는 출력된 클럭의 수, 즉 전압/주파수변환기(VFC1)에서 출력된 5개의 클럭이 디스플레이장치에 디지탈신호로 나타나므로 디스플레이에 나타난 5라는 수와 배율선택스위치(1)의 스위치위치(즉 ×1배)의 배율을 곱하면 5kΩ이라는 디지탈신호(또는 제어장치의 입력 디스플레이 신호로도 이용함)가 도시되어 있지않는 디스플레이장치에 표시할 수 있게된다.On the other hand, the voltage output from the output terminal of the non-inverting amplifier (OP 2 ) by the magnification selection switch (1) is adjusted to the gain by the variable resistor (VR 2 ) and then input to the voltage / frequency converter (VFC 2 ) The converter VFC 2 converts the voltage of the X terminal of the magnification selector switch 1 into a frequency and outputs the waveform as shown in FIG. This waveform is inverted at the inverter IN 2 and then input to the counter CA 2 . At this time, the counter CA 2 counts the number of clocks of the waveform output from the voltage / frequency converter VFC 2 and 10 clocks for the X terminal are input (in contrast, the 10 clock signals for the Y and Z terminals are different from each other. clock signal Im) followed by a counter (CA 2) because the input to the coefficient after the enable signal to the output terminal to the terminal of the counter disk navel (CA 1) counter (CA 1) of different discharge periods are presented navel. Therefore, in the above-described counter CA 1 , the number of clocks output, that is, five clocks output from the voltage / frequency converter VFC 1 appear as digital signals on the display device, and thus the number and magnification of 5 shown on the display are shown. Multiplying the magnification of the switch position of the selector switch 1 (that is, x1 times) enables a digital signal of 5 k? (Or also used as an input display signal of a control device) to be displayed on a display device not shown.

상기한 바와 같이 본 고안은 배율조정을 배율선택스위치에 의해 임의로 변환시킬 수 있으므로 광범위한 아날로그신호를 디지탈신호로 변환시킬 수 있을 뿐만 아니라 고정밀도의 디지탈신호로 변환시켜 디스플레이장치에 정확하게 표시할 수 있는 장점이 있다.As described above, the present invention can arbitrarily convert magnification by a magnification selection switch, so that not only can convert a wide range of analog signals into digital signals, but also convert them into high precision digital signals and display them accurately on the display device. There is this.

Claims (1)

비반전증폭기(OP1)의 부(-)단자와 출력단자 사이에는 콘덴서(C1)가 병렬연결된 측정하고자 하는 입력단자가 연결되면서 비반전증폭기(OP1)의 출력단자에는 이득조정자인 가변저항(VR1)을 매개한 전압/주파수변환기(VFC1)가 연결되고, 상기 전압/주파수변환기(VFC1)에는 인버터(IN1)를 매개한 카운터(CA1)의 클럭단자(CK)가 연결되는 한편, 상기 비반전증폭기(OP1)의 부(-)단자에는 저항(R4)를 매개하여 연결된 비반전증폭기(OP2)의 부(-)단자와 출력단자 사이에는 배율을 선택할 수 있는 배율선택스위치(1)와 콘덴서(C2)가 병렬로 연결되면서 상기 비반전증폭기(OP2)의 출력단자는 이득조정자인 가변저항(VR2)을 매개하여 전압/주파수변환기(VFC2)가 연결되며, 상기 전압/주파수변환기(VFC2)에는 인버터(IN2)를 매개하여 미리 일정한 수의 펄스가 입력되면 출력신호를 출력되게하는 카운터(CA2)가 연결되며, 상기 카운터(CA2)에는 카운터(CA1)의 디스네이블단자(Disable)가 연결되어 측정하고자 하는 소자의 아날로그신호를 디지탈신호로 고정밀도로 변환시킨 다음 그 값을 디스플레이장치에 표시될 수 있게 출력시키는 것을 특징으로 하는 아날로그/디지탈 표시변환회로.(-) ratio portion of the inverting amplifier (OP 1) terminal and the output terminal between the capacitor (C 1), the output terminal of the variable resistance gain adjuster of the non-inverting amplifier (OP 1) as an input terminal is connected to be measured is connected in parallel The voltage / frequency converter VFC 1 is connected through the VR 1 , and the clock terminal CK of the counter CA 1 through the inverter IN 1 is connected to the voltage / frequency converter VFC 1 . that is the other hand, the non-inverting amplifier unit of (OP 1) (-) terminal of the resistance portion of the non-inverting amplifier (OP 2) connected to mediate (R 4) (-) between the terminal and the output terminal, to choose the scale The magnification selector switch 1 and the capacitor C 2 are connected in parallel, and the output terminal of the non-inverting amplifier OP 2 is connected to the voltage / frequency converter VFC 2 through the variable resistor VR 2 , which is a gain regulator. A predetermined number of pulses are input to the voltage / frequency converter VFC 2 through an inverter IN 2 . A counter (CA 2 ) for outputting the surface output signal is connected, the disable terminal (Disable) of the counter (CA 1 ) is connected to the counter (CA 2 ) is a high precision digital signal of the analog signal of the device to be measured And converting them to degrees and outputting the values so that they can be displayed on the display device.
KR2019860006008U 1986-04-30 1986-04-30 Display circuit of analog/digital conversion KR890004657Y1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019860006008U KR890004657Y1 (en) 1986-04-30 1986-04-30 Display circuit of analog/digital conversion

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019860006008U KR890004657Y1 (en) 1986-04-30 1986-04-30 Display circuit of analog/digital conversion

Publications (2)

Publication Number Publication Date
KR870017469U KR870017469U (en) 1987-11-30
KR890004657Y1 true KR890004657Y1 (en) 1989-07-15

Family

ID=19251279

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019860006008U KR890004657Y1 (en) 1986-04-30 1986-04-30 Display circuit of analog/digital conversion

Country Status (1)

Country Link
KR (1) KR890004657Y1 (en)

Also Published As

Publication number Publication date
KR870017469U (en) 1987-11-30

Similar Documents

Publication Publication Date Title
IE47686B1 (en) An improved calibration and measuring circuit for a capacitive probe type instrument
JPH077016B2 (en) Voltage divider for voltage measuring instrument
GB2195457A (en) Measuring the ratio r/r of a resistance half-bridge
US4578635A (en) Device for measuring and indicating changes in the resistance of a living body
US3500196A (en) Digital voltage measuring instrument having a variable time base determined by a reference signal
EP0693692A2 (en) Voltage and resistance synthesizer using pulse width modulation
JP3309380B2 (en) Digital measuring instrument
KR890004657Y1 (en) Display circuit of analog/digital conversion
US3493963A (en) Analog-digital converter for direct voltages or direct currents with logarithmic valuation of the input magnitude
KR0158633B1 (en) Voltage frequency measurement circuit of operation frequency
JP3189866B2 (en) Resistance meter calibration device
JPS6442924A (en) Digital/analog converter
JPS5679946A (en) Optical densitometer
US3445767A (en) Pulse rate to current converting and linear log indicating
JPS60249422A (en) Timing generator
EP0193613A1 (en) Display signal generator
SU1228021A1 (en) Meter of complex impedance parameters
JPH11136129A (en) Pwm conversion circuit and sensing device using the same
RU2046301C1 (en) Vibration meter
CN114264857A (en) Bipolar current measuring circuit and equipment
KR930004411B1 (en) Time adjustable method using encoder switch
JPH0522413B2 (en)
KR790001827Y1 (en) Temperature measurement device
SU415636A1 (en)
JP2586953B2 (en) Meter characteristic selection device

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
REGI Registration of establishment
LAPS Lapse due to unpaid annual fee