KR890001794B1 - 코드 중복 사용 디스플레이 회로 - Google Patents

코드 중복 사용 디스플레이 회로 Download PDF

Info

Publication number
KR890001794B1
KR890001794B1 KR1019860004171A KR860004171A KR890001794B1 KR 890001794 B1 KR890001794 B1 KR 890001794B1 KR 1019860004171 A KR1019860004171 A KR 1019860004171A KR 860004171 A KR860004171 A KR 860004171A KR 890001794 B1 KR890001794 B1 KR 890001794B1
Authority
KR
South Korea
Prior art keywords
latch circuit
output
address
code
english
Prior art date
Application number
KR1019860004171A
Other languages
English (en)
Other versions
KR870011531A (ko
Inventor
인흥환
Original Assignee
삼성전자 주식회사
한형수
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자 주식회사, 한형수 filed Critical 삼성전자 주식회사
Priority to KR1019860004171A priority Critical patent/KR890001794B1/ko
Publication of KR870011531A publication Critical patent/KR870011531A/ko
Application granted granted Critical
Publication of KR890001794B1 publication Critical patent/KR890001794B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/14Digital output to display device ; Cooperation and interconnection of the display device with other functional units
    • G06F3/153Digital output to display device ; Cooperation and interconnection of the display device with other functional units using cathode-ray tubes

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Human Computer Interaction (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Controls And Circuits For Display Device (AREA)
  • Digital Computer Display Output (AREA)

Abstract

내용 없음.

Description

코드 중복 사용 디스플레이 회로
제1도는 본 발명의 회로도.
* 도면의 주요부분에 대한 부호의 설명
10a, 10b : 어드레스입력단 20 : 덱스트림
30 : 어트리뷰트램 40 : 제 1 래치회로
50 : 제 3 래치회로 60 : 제 2 래치회로
70 : 제 4 래치회로 80 : 제 5 래치회로
90 : 제 6 래치회로 100 : 제 1롬
110 : 제 2 롬
본 발명은 컴퓨터 시스템의 디스플레이 문자발생회로에 관한 것으로, 특히 어트리뷰티(Attribute) 램(RAM : Random Access Memory)의 비트(Bit)정보를 이용하여 덱스트 코드(Code)가 같더라도 서로다른 정보를 갖도록 하는 코드 중복 사용 디스플레이 회로에 관한 것이다.
일반적으로 영문숫자코드(Alphanumeric code)와 특수문자를 표시하기 위해서는 7비트로 아스키(ASC-II)코드를 2진화시켜서 실제 사용시 패리티비트를 포함해 8비트로 하여 사용되었다.
따라서 문자가 디스플레이 장치를 통해 표시하기 위해서는 프로그램을 단순화할 수 있기 때문에 종래 문자패턴을 내장하고 있는 문자발생기를 많이 사용해 왔었다. 그런데 외국에서는 영문문자(ASC-II)코드에 대한 할당번지를 1바이트(Byte)로 00H-7FH까지 사용하고 세미그래픽(Semi Graphic)코드는 80H-FFH까지 사용하였다.
그러나 우리나라의 경우에는 이 코드외에 한글코드를 삽입하여 할당해야만 하는 문제점 때문에 00H-7FH까지는 영문을 사용했고, 80H-FFH의 영역에는 한글코드를 부가하여 세미그래픽 코드는 무시하면서 사용하거나 그렇치 않으면 한글 및 세미그래픽을 각각 2바이트 코드로 같이 사용하여 8000H이상을 한글 및 세미그래픽이 코드로 분할시켜 사용되어 왔었다.
그러나 한글이 2바이트를 필요로 하는데서 영문의 규격은 한 바이트이므로 2배의 크기로 하면 되기 때문에 한글을 디스플레이 하는데 문제는 없었지만 세미그래픽을 디스플레이 할때에는 영문규격과 세미그래픽 규격이 같기때문에 내부적으로 2바이트 코드를 사용하고 외부적으로 1바이트코드만 디스플레이 할 수 있도록 사용되었다.
이에따라 종래는 세미그래픽 코드를 2바이트 코드로 사용하기 때문에 화면의 몇배의 메모리(Video RAM)가 화면과 대응하기 위해 필요하였으며, 편집과 수정시 화면의 어드레스와 메모리상의 어드레스가 서로 상이하기 때문에 문자의 종류(한글, 영문, 세미그래픽)에 따른 바이트분류 어드레스 계산에서 복잡한 문제점이 뒤따랐다.
따라서 본 발명의 목적은 영문 및 세미그래픽 코드를 1바이트로 하여 같은 코드로 중복 사용하고 한글은 그 이상의 코드를 사용하여 중복 코드에 따른 선택을 어트리뷰트램 출력단의 한비트에 의해 영분과 세미그래픽의 구분을 간단히 처리할 수 있는 회로를 제공함에 있다.
본 발명의 다른 목적은 화면과 비디오램의 도트와 비트의 비가 일치되도록 하여 사무기기의 응용에 향상을 기할 수 있는 회로를 제공함에 있다.
본 발명의 또다른 목적은 비디오램의 용량을 줄일 수 있으며 편집과 수정시 어드레스 계산을 간단히 할수 있는 회로를 제공함에 있다.
따라서 본 발명의 목적을 수행하기 위해 데이타메모리로 부터 신호를 받아 이미지(영문/한글) 롬(ROM : Read Only Memoty)의 어드레스를 구성하게 될 아스키(ASC-II), 한글문자 및 기능코드를 써넣어 랜덤(Random)으로 처리되어 있는 넥스트(Text) 램(RAM)과, 상기 덱스트램의 출력 데이타에 의해 한글 데이타의 어드레스 구성을 위해 상기 덱스트램의 출력을 래치하는 제 1 래치회로와, 상기 덱스트램의 출력으로부터 영문/한글 선택클럭에 따라 영문일때 1바이트, 한글일때 2바이트의 코드를 계산하여 래치하는 제 2 래치회로와, 소정의 문자나 세미그래픽에 대한 특정신호(칼라, 반전, 블랭킹, 수직수평동기)를 어드레스 신호에 의해 CRT에 표시할 수 있는 어트리뷰티(Attribute)데이타 코드를 써넣어 랜덤으로 처리되는 어트리뷰트램과 상기 어트리뷰트램으로 부터 출력되는 어트리뷰트 데이타 버스로 부터 영문/한글 선택클럭에 의해 어트리부트 데이타를 래치하는 제 3 래치회로와, 상기 제 3 래치회로에서 1비트를 선택하여 이 신호 논리에 따라 공유된 영문 및 세미그래픽 코드가 분리되도록 하는 제 4 래치회로와, 문자발생 클럭에 따라 문자 구성을 위한 바이트에 따른 코드 신호를 래치하는 제 5 래치회로와, 상기 제 4 래치회로에서 분리 래치된 신호로 영문과 세미그래픽 공유코드에서 어트리뷰트와 영문/세미그래픽 선택 정보를 출력하는 제6래치회로와, CRTC (Cathode Ray Tube Controller)에서 출력된 로우어드레스(Row Address)와 상기 제 5 래치회로에서 출력된 데이타에 의한 어드레스가 문자 패턴을 구성시켜 출력되도록 하는 제1,2롬(ROM)으로 구성된 것을 특징으로 한다.
이하 본 발명을 도면을 참조하여 상세히 설명한다. 제 1 도는 본 발명에 따른 회로도로서, 비디오램으로 부터 출력되는 제1,2어드레스 신호(10a, 10b)를 덱스트램(20)와, 어트리뷰트램(30)의 어드레스 라인에 각각 접속하고 상기 덱스트램(20)과 어트리뷰트램(30)의 데이타 출력단을 제 1 래치회로(40), 제 3 래치회로(50)에 접속하며 상기 덱스트램(20)의 덱스트 데이타 출력단(21)을 제 2 래치회로(60)의 데이타 입력단에 연결하고 영문/한글 선택클럭단(61)을 클럭단에 접속하며, 이어서 제 5 래치회로(80)을 연결하고 상기 어트리뷰트램(30)의 출력단에 제 3 래치회로(50)를 접속하며 이어서 제 3래치회로(50)로 부터 분리된 비트(53)와 데이타 버스라인을 통해 제4 래치회로(70)를 접속하고, 상기 제 4 래치회로(70)를 통한 분리된 비트(53)신호를 입력단에 접속하여 출력이 어트리뷰트 데이타 버스(91)단과 연결되며, 또한 영문자 발생기 제 2롬(110)의 최상위 비트단에 연결되고 문자 발생을 위한 클럭단(71)이 제4,5,6래치회로(70),(80),(90)의 클럭(CK)단에 연결되고, 상기 제 1 래치회로(40)와 제 5 래치회로(80)의 출력단과 CRTC의 로우어드레스 신호단(200)을 한글문자 발생을 위한 제 1 롬(100)과 영문문자발생을 위한 제 2 롬(110)의 입력 어드레스단에 접속하여 최상위비트(91) 선택에 따라 영문과 세미그래픽이 분류되어 출력되도록 구성된다.
따라서 본 발명에 따른 실시예를 상술한 도면 구성에 의거 구체적으로 설명하면 비디오램으로 부터 모니터로 이미지를 디스플레이 시키기 위한 소정의 데이타 신호기 제1,2어드레스 신호단(10a, 10b)을 통해 덱스트램(20)의 출력이 할당된 코드 영역(영문/세미그래픽,한글)에 따라 출력되며, 어트리뷰트램(30)은 어트리뷰티 데이타로 모니터 디스플레이이에 필요한 칼라(R.G.B)정보, 반전(Reverse)색상, 블랭킹(Blinking), 수직/수평동기 신호등을 출력한다.
상기 0-7FH영역인 영문과 세미그래픽 코드는 한 바이트에 대한 것으로 이를 분리하기 위해 상기 어트리뷰트램(30)의 출력을 래치한 제 3 래치회로(50)의 출력버스선(D1-D7)에서 한 비트 출력단(D0)을 선택한 후 영문클럭단(52)의 클럭 입력에 동기되도록 하여 이 신호단이 영문문자발생기 제 2 롬의 최상위 비트(91)에 연결된다. 이때 랙스트램(20)에서 출력된 데이타를 제 1 래치회로(40)에서 한글일때 한글데이타 코드의 어드레스 구성을 위해 래치하여 영문이나 세미그래픽일 경우는 덱스트 데이타 버스(21)를 통해 출력되어 제 2 래치회로(60)에서 한글/영문에 대한 입력클럭(61)에 따라 영문/세미그래픽은 1바이트이고, 한글일때 2바이트이므로 바이트에 따라 어드레스를 계산하여 래치한 후 제 4래치회로(70), 제 7 래치회로(80), 제 6 래치회로(90)의 문자 클럭 입력단(71)으로 입력되는 문자 클럭에 따라 각 문자의 바이트 및 어트리뷰트 데이타를 동기시켜 래치하면 한글일 경우 제 5 래치회로(80)에서 출력된 2바이트의 한글 코드 즉 80H이상 이미지 및 0-7H이미디 코드데이타 신호와 CRTC의 로우어드레스 신호단(200)으로 입력되는 어드레스 신호를 제 1 롬(100)의 어드레스 입력단으로 입력되면 한글 패턴이 형성되어 출력된다.
영문의 경우 아스키 코드에 대한 데이타가 어드레스 입력단(10a)을 통해 덱스트램(20)에 입력되면 영문과 세미그래픽에 대한 코드가 0-7FH영역으로 공유하여 할당된 덱스트 데이타버스(21)를 통해 제 2 래치회로(60)에서 영문과 세미그래픽에 대한 1바이트의 코드 어드레스를 계산하여 래치하면 상기 제 2 래치회로(60)의 출력에 따라 문자클럭단(71)의 신호에 의해 제 5 래치회로(80)에 래치되어 영문문자 발생기인 제 2 롬(110)에 0-7FH코드 이미지와 80H-FFH의 이미지 및 CRTC로우어드레스신호단(200)을 통한 신호를 동시에 넣고 제 3 래치회로(50)에서 제 4 래치회로(70)로 연결되는 데이타 버스의 1비트(53)를 선택하여 중복영역에 따른 코드를 분할하여 사용하는데 이 신호가 제 2 롬(110)의 최상의 비트(91)단에 접속되므로 영문데이타 코드일 경우 제 2 롬(110)의 최상위 비트(91)단이 "로우"가 되고 세미그래픽 데이타 코드일 경우 최상위 비트(91)단이 "하이가 되고 7-7FH덱스트코드 공유영역에서 선택에 따라 분리된다.
예를 들어 영문 "A"(41H)자의 경우와 세미그래픽"C1H"의 코드 경우에서 모두 덱스트램(20)에는 41H를 써넣고, 어트리뷰트램(30)에는 "A"의 경우 "로우", "C1H"의 경우 "하이"가 기입되어 수행된다.
즉 상술한 동작에 의해 어트리뷰트램(30)의 출력에서 어트리뷰트 데이타 버스상의 신호가 제 2 롬(110)에서 최상위비트를 채크하므로 영문과 세미그래픽의 각각 캐릭터를 제 2 롬(110)에서 패턴에 따라 이미지를 형성하여 출력시킬 수 있다.
상술한 바와같이 영문과 세미그래픽을 1바이트로 중복 덱스트 코드로 사용되므로 비디오램의 메모리중량을 줄일수 있어 원가절감을 할 수 있으며 워드프로세서나 응용목적에서 프로그램 작성이 용이한 이점이 있다.

Claims (1)

  1. 아스키 코드, 기능 및 한글 코드를 어드레스(10a, 10b)신호로 입력하여 덱스트 데이타와 어트리뷰트 데이타가 출력되도록 하는 덱스트램(20), 어트리뷰트램(30)와, 한글패턴과 영문 및 세미그래픽 패턴이 입력되는 로우어드레스(200)와 데이타 어드레스 지정신호에 의해 형성되어 출력되도록 하는 제1,2롬(100,110)을 구비한 컴퓨터 디스플레이 시스템에 있어서, 상기 덱스트램(20)의 출력으로부터 한글 데이타의 어드레스를 구성하기 위해 래치하는 제 1 래치회로(40)와, 상기 어트리뷰트램(30)의 출력으로 부터 어트리뷰트 데이타를 래치하며 특정 1비트(53)를 분리출력하여 상기 제 2 롬(110)의 최상위 비트 어드레스에 입력되도록 하는 제 3 래치회로(50)와, 상기 덱스트램(20)의 출력 데이타로 부터 영/세미그래피과 한글에 따라 1 또는 2바이트를 계산하여 래치하는 제 2 래치회로(60)와, 문자 발생 클럭신호(71)에 따라 상기 제 3 래치회로(50)의 출력과 특정 비트(53)를 래치하는 제 4 래치회로(70)와, 상기 제 2 래치회로(60)의 출력을 래치하여 상기 제 1 래치회로(40) 출력과 같이 상기 제 1,2롬(100,110)의 어드레스 신호에 입력하는 제 5래치회로(80)와, 상기 제 4 래치회로(40)를 통한 어트리뷰트램(30)에서 선택된 비트 신호를 문자클럭에 따라 래치하여 상기 제 2 롬(110)에 입력되며 한편 영문과 세미 그래픽이 덱스트코드에 공유된 코드에서 분리되어 출력되도록 한 제 6 래치회로(90)로 구성된 것을 특징으로 하는 코드 중복 사용 디스플레이 회로.
KR1019860004171A 1986-05-28 1986-05-28 코드 중복 사용 디스플레이 회로 KR890001794B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019860004171A KR890001794B1 (ko) 1986-05-28 1986-05-28 코드 중복 사용 디스플레이 회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019860004171A KR890001794B1 (ko) 1986-05-28 1986-05-28 코드 중복 사용 디스플레이 회로

Publications (2)

Publication Number Publication Date
KR870011531A KR870011531A (ko) 1987-12-24
KR890001794B1 true KR890001794B1 (ko) 1989-05-22

Family

ID=19250161

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019860004171A KR890001794B1 (ko) 1986-05-28 1986-05-28 코드 중복 사용 디스플레이 회로

Country Status (1)

Country Link
KR (1) KR890001794B1 (ko)

Also Published As

Publication number Publication date
KR870011531A (ko) 1987-12-24

Similar Documents

Publication Publication Date Title
EP0034600B1 (en) Video display terminal having means for altering data words
EP0075673B1 (en) A method of retrieving character symbol data elements for a display and apparatus therefore
US4158837A (en) Information display apparatus
US4117473A (en) Display system for displaying information in the form of a horizontally oriented curve on a raster type crt
EP0146657B1 (en) Raster-scanned cathode ray tube display with cross-hair cursor
EP0032942B1 (en) Video display terminal
US4527154A (en) Display system
US4613856A (en) Character and video mode control circuit
US5339160A (en) Character display device for synchronizing operation of video ram to operation of CPU
US4199757A (en) Character display apparatus
KR890001794B1 (ko) 코드 중복 사용 디스플레이 회로
US3755805A (en) Character generator for producing characters on the screen of a cathode-ray tube
US4692758A (en) Legibility enhancement for alphanumeric displays
JPS58159578A (ja) 表示装置
US5012232A (en) Bit mapped memory plane with character attributes for video display
US4931958A (en) Display system with fewer display memory chips
EP0175342A2 (en) Mixing of line drawings and text in a CRT display system
KR900001125B1 (ko) 표시장치
GB2171279A (en) English and Chinese characters:- video signal generation
KR100234722B1 (ko) 씨알티 콘트롤러의 스캔라인 확장 회로
JPS587997B2 (ja) ズケイシンゴウハツセイソウチ
NO127993B (ko)
KR880001215B1 (ko) 한글 및 영문 표시장치
KR910000785B1 (ko) 2바이트 완성형 한글방식의 패턴 롬 채용 텔레텍스트
KR100257531B1 (ko) Vdp 시스템에서 osp기능을 구현하는 방법

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20030512

Year of fee payment: 15

LAPS Lapse due to unpaid annual fee