KR890000887B1 - Electronic cash register - Google Patents

Electronic cash register Download PDF

Info

Publication number
KR890000887B1
KR890000887B1 KR1019860005287A KR860005287A KR890000887B1 KR 890000887 B1 KR890000887 B1 KR 890000887B1 KR 1019860005287 A KR1019860005287 A KR 1019860005287A KR 860005287 A KR860005287 A KR 860005287A KR 890000887 B1 KR890000887 B1 KR 890000887B1
Authority
KR
South Korea
Prior art keywords
mode
flag
signal
unit
key
Prior art date
Application number
KR1019860005287A
Other languages
Korean (ko)
Other versions
KR880000898A (en
Inventor
김병완
Original Assignee
삼성전자 주식회사
한형수
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자 주식회사, 한형수 filed Critical 삼성전자 주식회사
Priority to KR1019860005287A priority Critical patent/KR890000887B1/en
Publication of KR880000898A publication Critical patent/KR880000898A/en
Application granted granted Critical
Publication of KR890000887B1 publication Critical patent/KR890000887B1/en

Links

Images

Classifications

    • GPHYSICS
    • G07CHECKING-DEVICES
    • G07GREGISTERING THE RECEIPT OF CASH, VALUABLES, OR TOKENS
    • G07G1/00Cash registers

Landscapes

  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Cash Registers Or Receiving Machines (AREA)

Abstract

Each mode like registration, check, and account in an electric cash register is assigned to specific code by numerical or special keys on the board. The circuit comprises a keyboard (100), a numerical flag cct. (200), a first gate cct. (300), an accounting start flag cct. (400), a set key memory cct. (500), a comparator (600), a counter (800), a mode RAM (900), a decoder (1000), a mode flag cct. (2000), a second gate cct. (3000), and a displayer (4000).

Description

금전등록기(ECR)의 모드 지정장치 및 방법Device and method for mode designation of cash register (ECR)

제1도는 종래의 키스위치.1 is a conventional key switch.

제2도는 본 발명을 수행하기 위한 전체 시스템도.2 is an overall system diagram for carrying out the present invention.

제3도는 제2도에서 키보드(1)와 디스플레이(5)에 대응한 ECR의 외형도.3 is an external view of the ECR corresponding to the keyboard 1 and the display 5 in FIG.

제4도는 본 발명에 따른 블럭도.4 is a block diagram according to the present invention.

제5도는 본 발명에 따른 제4도의 구체 회로도.5 is a detailed circuit diagram of FIG. 4 in accordance with the present invention.

제6도는 본 발명에 따른 코드 번호 설정 및 모드 지정 흐름도.6 is a flowchart of code number setting and mode designation according to the present invention.

* 도면의 주요부분에 대한 부호의 설명* Explanation of symbols for main parts of the drawings

1 : 키보드 2 : 숫자 키1: keyboard 2: numeric keys

3 : 기능 키 4 : 세트 키3: function key 4: set key

5 : 디스플레이 6 : 금액 부분5: display 6: amount portion

7 : 부문 8 : 등록 모드램프7: Section 8: Registration Mode Lamp

9 : 점검 모드램프 10 : 정산 모드램프9: Inspection mode lamp 10: Settlement mode lamp

11 : 정지 모드램프 12 : CPU11: Stop mode lamp 12: CPU

13 : 데이타 버스 14 : 어드레스 버스13: data bus 14: address bus

15 : 디스플레이 제어기 16 : 키보드 처리회로15: display controller 16: keyboard processing circuit

17 : 프린터 18 : 프린터 제어기17: printer 18: printer controller

19 : 롬 20 : 램19: Romans 20: Ram

100 : 키 입력부 200 : 숫자 플랙부100: key input unit 200: number flag portion

300 : 제1게이트 회로 400 : 정산 시작 플랙 및 게이트 회로300: first gate circuit 400: settlement start flag and gate circuit

500 : 세트 키 메모리부 600 : 비교부500: set key memory unit 600: comparison unit

800 : 카운터 900 : 모드램800: counter 900: mod ram

1000 : 디코더 2000 : 모드 플랙부1000: decoder 2000: mode flag part

3000 : 제2게이트 회로 4000 : 표시부3000: second gate circuit 4000: display unit

본 발명은 금전등록기(이하 ECR : ELectronic Cash Register 이라 칭함)의 모드(Mode)지정장치에 관한 것으로서, 특히 ECR 상의 각종 모드, 「등록」,「점검」,「정산」등에 대한 각각의 코드 번호를 대응시켜 이 코드번호에 의해 ECR 키보드상의 숫자 키와 특정의 기능 키를 사용하여 ECR의 모드를 지정하게 하여 키 스위치를 사용하지 않고 간단한 키 조작만으로 동작할 수 있는 금전등록기의 모드 지정장치에 관한 것이다.The present invention relates to a mode designation apparatus of a cash register (hereinafter referred to as ELC (Electromatic Cash Register)), and in particular, each code number for various modes on the ECR, "registration", "check", "settlement", etc. The present invention relates to a cash register's mode designation device which can be operated by simple key operation without using a key switch by allowing the code number to designate an ECR mode using a numeric key on a ECR keyboard and a specific function key. .

종래의 ECR에서는 각종 모드, 예를 들어 「등록」,「점검」,「정산」또는「설정」등의 복수의 모드를 가지고 있어 제1도와 같은 키 스위치(a)를 사용해 왔다.The conventional ECR has a plurality of modes, for example, "registration", "check", "settlement" or "setting", and has used the key switch a as shown in FIG.

그러나 이 경우 ECR 동일기종, 즉 제조회사와 모델별로 동일기종 ECR에서는 상기 키스위치(a)가 전부 동일하게 되어 있어 사용자가 다를 때에도 상기 키스위치(a)만 있으면 어떤 동작도 가능하므로 키스위치(a)를 도난 또는 분실등에 의해 제3자가 키를 습득했을 경우 악용되는 예가 종종 발생되었으며 또한 ECR을 설치하고 있는 점포내의 책임자용, 매니저용, 캐쉬(Cashier)용의 각각의 키에 대한 사용하고자 하는 모드범위, 즉 키스위치(a) 회전범위가 사용자 별로 각각 다르게 사용을 요망하고 있어 이에 부응할 수 없는 것이 ECR 제작자 문제점으로 남아 있었으며, 또한 키스위치(a)의 형상 및 재질에 의해 설계기준에 영향을 많이 주고 있었고 키스위치(a)가 금속재로 되어 있어 정전기등으로 인한 ECR 내부회로상 악영향등을 미치게 되는 결점이 있었다. 이에 따라 이를 고려한 기계 구조적 설계가 복잡하게 수행되어 왔었다.However, in this case, the same type of ECR, that is, the same type of ECR for each manufacturer and model, the key switch (a) is all the same, so even when the user is different, only the key switch (a) is possible to operate any key switch (a When a third party acquires a key due to theft or theft, it is often misused. Also, the mode you want to use for each key for the manager, manager, and cache in the store where ECR is installed. The range, that is, the rotation range of the key switch (a) is different for each user, and it is not possible to meet this problem. However, it remains a problem for the ECR manufacturer, and the shape and material of the key switch (a) affect the design criteria. The key switch (a) is made of metal, so there is a defect that the adverse effects on the internal circuit of the ECR due to static electricity. Accordingly, the mechanical structural design considering this has been complicated.

따라서 본 발명의 목적은 ECR 상의 각종 모드 「등록」,「점검」, 「정산」등에 대한 각각의 코드번호를 대응시켜 이 코드번호에 ECR 키보드상의 숫자 키와 특정의 키를 사용하여 ECR의 각종 모드를 지정할 수 있는 방법를 제공함에 있다.Accordingly, an object of the present invention is to correspond to the respective code numbers for the various modes "Registration", "Check", "Settlement", etc. on the ECR, and use the code number with the numeric keys on the ECR keyboard and a specific key. It provides a way to specify.

본 발명의 다른 목적은 키스위치를 사용하지 않은 장치를 제공함에 있다.Another object of the present invention is to provide a device that does not use a key switch.

본 발명의 또 다른 목적은 구조가 간단하고 설계가 용이하며 간단한 키조작만으로 동작할 수 있는 ECR 장치를 제공함에 있다.Still another object of the present invention is to provide an ECR device having a simple structure, easy design, and operable by simple key operation.

따라서 본 발명의 목적을 수행하기 위해 기능 및 특수 키가 입력될 수 있는 키입력부와, 상기 키입력부에서 숫자 키 입력에 따라 다른 플랙신호를 체크한 후 램에 숫자에 대한 플렉신호를 어드레싱(Addressing)하는 숫자 플랙부와, 상기 키입력부와 숫자 플랙부의 세트되지 않은 신호를 받아 세트신호가 있을시 숫자 플랙부의 수치가 세팅되도록 논리 변환시 키는 제1게이트와, 상기 키입력부의 정산 및 세트종료 키 입력에 따라 정산 시작 플랙을 램에 어드레싱하며 세트플랙 신호에 따라 세트 종료신호를 출력하는 정산시작 플랙 및 게이트회로와, 프리세트가 가능한 세트코드를 숫자 키로 등록하여 내장되어 있는 세트 키 메모리부와, 제1게이트로부터 숫자 데이타와 기입(Write)신호에 설정된 메모리로부터 독출(Read)된 데이타와 비교하는 비교부와, 상기 비교부에서 비교된 값이 설정된 코드와 일치될 때 세트신호를 알리는 세트플랙부와, 상기 세트플랙부에서 숫자데이타와 설정 데이타가 같지 않은 상태에서 어드레싱 카운터하여 기입/독출 선택신호를 발생하는 카운터부와, 상기 카운터부 지정신호에 의해 상기 비교부의 출력에 의해 숫자 레지스터 내용으로 「등록」, 「점검」,「정산」, 「정지」모드로 기입되며 상기 비교부의 비교치가 같을 때 상기 카운터에 의해 독출신호가 제어되어 저장된 모드가 선택 출력되는 모드램과, 상기 비교부에서 비교치에 따라 인에이블되어 모드램에서 독출된 모드를 선책 출력하는 디코더와, 상기 디코더에서 선택 출력된 신호에 의해 「등록」, 「점검」,「정산」,「정지」의 플랙신호를 발생하는 모드플랙부와, 세트플랙부 및 모드플랙부의 신호가 있을 때 이 출력신호를 상기 숫자 플랙부에 입력시 키는 제2게이트와, 상기 모드플랙부의 상태가 디스플레이되는 표시부로 구성된 것을 특징으로 한다.Therefore, in order to carry out the object of the present invention, a key input unit to which a function and a special key can be input, and a different flag signal according to the numeric key input from the key input unit are then addressed to the RAM. A first gate to perform a logical conversion so that the numeric flag portion is set, the key input portion and the numeric flag portion are not set, and the numerical flag portion is set when there is a set signal, and the settlement and set termination key input is performed. A set start memory and a gate circuit for addressing the start settling flag to the RAM according to the set flag signal and outputting the set end signal according to the set flag signal; A comparison unit for comparing numerical data from one gate with data read from a memory set in a write signal, and the ratio; A set flag unit for notifying a set signal when a value compared by the grant matches a set code, and a counter unit for generating a write / read selection signal by addressing a counter in a state where the numerical data and the set data are not the same in the set flag unit; By the counter designation signal, the output of the comparator is written into the register, check, settle, and stop modes by the output of the comparator. When the comparison value is the same, the counter is read out by the counter. A "registration" by a mode RAM in which a call is controlled and a stored mode is selectively outputted, a decoder which preemptively outputs a mode enabled in the comparator and read out from the mode RAM, and a signal selected and output by the decoder; Ejects when there is a signal of the mode flag and the set flag and the mode flag, which generate a flag signal of "check," "pay" and "stop." Key when the input signal to the flag section number is characterized by consisting of a second gate and the mode flag is a display state, the display portion.

이하 본 발명을 첨부된 도면을 참조하여 상세히 설명한다.Hereinafter, the present invention will be described in detail with reference to the accompanying drawings.

제2도는 본 발명을 수행하기 위한 전체 시스템도로 중앙처리장치(이하 CPU라 칭함)(12)의 데이타버스(13), 어드레스버스(14)를 통해 각각의 디바이스(Device), 즉 디스플레이(5)를 제어하는 디스플레이 제어기(15), 키보드(1)로부터 키입력을 처리하는 키보드 처리회로(16), 프린터(17)를 제어하는 프린터 제어기(18)등이 설계되며 고정 데이타를 가지며 시스템 운용 프로그램 및 본 발명 프로그램이 내장될 수 있는 롬(ROM)(19) 및 가변 데이타를 일시 보관시키기 위한 램(RAM)(20)이 구성되어 각 CPU(12)와의 입출력 데이타의 전송이 이루워지게 되어 있다. 램(20)에는 숫자버퍼, 프린터버퍼, 모드버퍼등의 각종 메모리가 설치되며 여기에서 모드버퍼는 「등록(R)」,「점검(X)」,「정산(Z)」,「정지(OFF)」등의 모드에 대응하는, 즉 키보드(1)에 의해 설정되는 각각의 코드번호를 기억시 키는 메모리이다.2 is an overall system diagram for carrying out the present invention, each device (i.e., display 5) via a data bus 13 and an address bus 14 of a central processing unit (hereinafter referred to as CPU) 12; The display controller 15 for controlling the controller, the keyboard processing circuit 16 for processing key input from the keyboard 1, the printer controller 18 for controlling the printer 17, and the like are designed and have fixed data and system operating programs and The ROM 19 in which the program of the present invention can be embedded and the RAM 20 for temporarily storing the variable data are configured to transfer the input / output data to and from each CPU 12. RAM 20 is equipped with various memories such as number buffer, printer buffer, and mode buffer, where mode buffer is registered (R), check (X), settlement (Z), and stop (OFF). Memory corresponding to a mode, i.e., a code number set by the keyboard 1, is stored in the memory.

상기 구성에 의한 실시예는 시스템을 온(ON)함과 동시에 자동적으로 CPU(12)에서 롬(19)으로 제어신호를 보내어 롬(19)내에 저장된 고정데이타 즉, 시스템 및 본 발명 프로그램을 일시 저장장치인 램(20)으로 이송(Load)하여 가해진 순서백터(Vector)대로 메모리상에 깔려진다.According to the above embodiment, the control signal is automatically sent from the CPU 12 to the ROM 19 at the same time the system is turned ON, and the fixed data stored in the ROM 19, that is, the system and the present program are temporarily stored. It is loaded onto the RAM 20 as a device and loaded onto the memory according to the applied sequence vector.

제2도의 램(20)의 보기와 같이 치수버퍼, 프린터버퍼, 모드버퍼, 기타 메모리 영역 설정도 이때 이루어지며 여기서 키보드(1)의 입력 키를 기다린다.As shown in the RAM 20 of FIG. 2, the dimension buffer, the printer buffer, the mode buffer, and other memory area settings are also made at this time, where the input key of the keyboard 1 is waited for.

따라서 키보드(1)를 통해 명령어(Command)나 숫자 데이타가 들어오면 CPU(12)가 이를 설정된 모드에 따라 판단, 비교 및 연산하여 램(20)의 기타 메모리 영역에 일시 보관하여 또한 디스플레이(5)와 프린터(17)를 통해 사용자에게 하드 및 소프트(Hard/Soft) 카피(Copy)할 수 있다. 그리고 필요한 경우 백업(Back up)시켜 둘 수도 있다.Therefore, when a command or numeric data is input through the keyboard 1, the CPU 12 determines, compares, and calculates them according to the set mode, and temporarily stores them in other memory areas of the RAM 20 to display the display 5. The printer 17 may make a hard and soft copy to the user. You can also back up if necessary.

제3도는 제2도에서 키보드(1)와 디스플레이(5)에 대응한 외형도로「0-9」,「0」,「00」는 숫자(numeric)키(2)이고, 「#/ND」,「취소」,「X」,「C」는 기능(Function) 키(3)이며, 그외 「RF」 ,「JF」,「SET」…「Z」는 특정 기능 키(4)등이다.FIG. 3 is an external view corresponding to the keyboard 1 and the display 5 in FIG. 2, wherein "0-9", "0", and "00" are numeric keys 2, and "# / ND" , "Cancel", "X", "C" are Function keys (3), and "RF", "JF", "SET". "Z" is the specific function key 4 or the like.

디스플레이(5)에 부문표시부(6)와 금액표시부(7) 및 등록, 점검, 정산 및 정지를 나타내는 모드 디스크립션(Description)를 나타내는 표시「▼」로 부호(8),(9)(10),(11)가 각각 구분되어 설계되어 있다.Display (5), (9) and (10), in the display section 5, the section display section 6 and the amount display section 7, and the symbol " ▼ " indicating the mode description indicating registration, inspection, settlement and suspension. Each of 11 is designed separately.

제4도는 본 발명에 따른 블럭도로서 기능 및 특수 키가 입력될 수 있는 키입력부(100)와, 상기 키입력부(100)에서 숫자 키 입력에 따라 다른 플랙신호를 체크 한 후 제2도의 램(20)에 숫자에 대한 플랙신호를 어드레싱 숫자 플랙부(200)와, 상기 키입력부(100)와 숫자 플랙부(200)의 세트되지 않은 신호를 받아 세트신호가 있을시 숫자 플랙부(200)의 수치가 세팅되도록 논리 변환시 키는 제1게이트(300)와, 상기 키입력부(100)의 정산 및 세트종료 키 입력에 따라 정산시작 플랙을 램(20)에 어드레싱하며 세트플랙신호에 따라 세트 종료신호를 출력하는 정산시작 플랙 및 게이트회로(400)와, 프리세트가 가능한 세트코드를 숫자 키로 등록하여 내장되어 있는 세트 키 메모리부(500)와, 제1게이트(300)로부터 숫자 데이타와 기입신호에 의해 설정된 메모리부터 독출된 데이타와 비교하는 비교부(600)와, 상기 비교부(600)에서 비교된 값이 설정된 코드와 일치될 때 세트신호를 알리는 세트플랙부(700)와, 상기 세트플랙부(700)에서 숫자 데이타와 설정 데이타가 같지 않은 상태에서 어드레싱 카운터하여 기입/독출 선택신호를 발생하는 카운터부(800)와, 상기 카운터부(800) 지정신호에 의해 상기 비교부(600)의 출력에 의해 숫자 래지스터 내용으로 「등록」,「점검」,「정산」,「정지」모드로 기입되며 상기 비교부(600)의 비교치가 같은 때 상기 카운터(800)에 의해 독출신호가 제어되어 저장된 모드가 선택 출력되는 모드램(900)과, 상기 비교부(600)에서 비교치에 따라 인에이블되어 모드램(900)에서 독출된 모드를 선택 출력하는 디코더(1000)와, 상기 디코더(1000)에서 선택 출력된 신호에 의해 「등록」,「점검」,「정산」,「정지」의 플랙신호를 발생하는 모드플랙부(2000)와, 세트플랙부(700) 및 모드플랙부(2000)의 신호가 있을 때 이 출력신호를 상기 숫자 플랙부(200)에 입력시 키는 제2게이트(3000)와, 상기 모드플랙부(2000)의 상태가 디스플레이되는 표시부(4000)로 구성된다.4 is a block diagram according to the present invention, a key input unit 100 into which a function and a special key can be inputted, and the RAM of FIG. 20) addressing a flag signal for a number in the numeric flag unit 200 and the key input unit 100 and the numeric flag unit 200 receives the unset signal of the numeric flag unit 200 when the set signal is received When the logic is converted so that the numerical value is set, the settlement start flag is addressed to the RAM 20 according to the first gate 300 and the settlement and set end key inputs of the key input unit 100, and the set end signal is set according to the set flag signal. A set key memory unit 500 which registers a set start flag and gate circuit 400 for outputting a? Data read from memory set by Comparing unit 600 to compare, the set flag unit 700 for notifying the set signal when the value compared in the comparison unit 600 matches the set code, and set the numerical data in the set flag unit 700 The counter unit 800 which generates an address / counter selection signal by addressing a counter in a state where data is not the same and the output of the comparison unit 600 by the counter unit 800 designation signal are used as the number register. A mode RAM in which registration, check, settlement, and stop modes are written and the readout signal is controlled by the counter 800 when the comparison value of the comparator 600 is the same. 900 and the decoder 1000 that is enabled according to the comparison value by the comparator 600 and selectively outputs the mode read out by the mode RAM 900, and the signal that is selectively output by the decoder 1000. Registration, Check, Settlement, Stop Flags A second gate for inputting the output signal to the numeric flag unit 200 when there is a signal of the mode flag unit 2000 that generates a call, the set flag unit 700, and the mode flag unit 2000. 3000, and a display unit 4000 on which the state of the mode flag unit 2000 is displayed.

따라서 상술한 제4도의 구성을 제2,3도와 결부시켜 실시예를 간단히 기술하면 키입력부(100)는 제3도 키보드(1)상의 「숫자」,「SET」,「#/ND」,「정산」키이며 세트 키 메모리부(500)는 세트코드를 ″SET 코드″ 메모리로 제2도의 롬(19)의 특정영역으로 어드레싱된다. 그리고 모드램(900)은 제3도의 램(20)으로 어드레싱되며 비교수단으로서 비교부(600), 카운터(800), 디코더(1000), 제1게이트(300), 제2게이트(3000)의 각 게이트는 제2도 CPU(12) 및 롬(19)에 의해 그 상태가 결정되어 디코더(1000)와 모드플랙(2000)에서 모드가 선택한다.Therefore, the embodiment of FIG. 4 will be briefly described in conjunction with the above-described configuration of FIG. 4, and the key input unit 100 is referred to as "number", "SET", "# / ND", " The set key memory unit 500 is addressed to the specific area of the ROM 19 in FIG. In addition, the mode RAM 900 is addressed to the RAM 20 of FIG. 3, and the comparison unit 600, the counter 800, the decoder 1000, the first gate 300, and the second gate 3000 are compared with each other. The state of each gate is determined by the second CPU 12 and the ROM 19, and the mode is selected by the decoder 1000 and the mode flag 2000.

제5도는 본 발명에 따른 제4도의 구체회로도로서 숫자 키(101), 세트 키(102), #/ND 키(103), 정산 키(104)로 구성된 부분이 키입력부(100)에 대응하고, 숫자 플랙(NF)은 숫자 플랙부(200)에 대응하며, 상기 숫자 플랙부(200)와 키입력부(100)의 세트 키신호 및 세트플랙신호를 받아들이도록 앤드(AND) 게이트(AN1, AN2) 로 구성된 부분이 제1게이트 회로(300)에 대응하고, 상기 키입력부(100)의 「#/ND」「정산」신호를 앤드게이트(AN3), 오아게이트(OR1)에 각각 입력하며 상기 숫자 플랙부(200) 신호를 앤드게이트(AN3)에 입력되고, 정산플랙신호 오아게이트(OR1)로 입력하고 상기 앤드게이트(AN3)의 출력을 앤드게이트(AN4)에 입력하며 오아게이트(OR1) 출력이 정산시작 플랙(ZSF)으로 입력되도록 구성된 부분이 정산시작 플랙 및 게이트회로(400)에 대응하며, 상기 제1게이트회로(300)의 출력을 세트코드 메모리(SC)와 오아게이트(RO3)로 받아 오아게이트(OR3)의 출력이 숫자 레지스터(NR)에 입력되며 오아게이트(OR2)에 세트코드 메모리(SC)와 메모리 설정 데이타를 입력되도록 구성된 부분이 세트 키 메모리부(500)에 대응하고, 상기 세트 키 메모리부(500)의 출력과 제1게이트회로(300)를 오아게이트(OR4)로 받아 이 게이트 출력을 비교기(COP)에 입력되어 비교 되도록 구성된 부분이 비교부(600)에 대응하며, 상기 비교부(600)와 제1게이트회로(300) 출력을 앤드게이트(AN7)와 세트플랙(NF)으로 입력되도록 구성된 부분이 세트플랙부(700)에 대응하고, 상기 비교부(600)와 제1게이트회로(300)의 출력을 앤드게이트(AN5, AN6)에 입력하여 오아게이트(OR5)를 통해 어드레스카운터(CT)에 입력되도록 구성된 부분이 카운터부(800)에 대응하며, 상기 카운터부(800)의 제어에 따라 메모리 처리회로(MUX)가 기입·독출에 대한 모드에 따라 모드메모리(MM)의 해당 코드가 억세스되도록 구성된 부분이 모드램(900)에 대응하고, 상기 제1게이트(300)와 비교부(600)의 출력이 앤드게이트(AN8)에 입력되어 디코더(DEC)를 인에이블하여 모드램(900)의 설정된 코드가 선택되어 출력되도록 구성된 부분이 디코더(1000)에 대응하며, 상기 디코더(1000)의 출력에 따라 등록플랙(RF), 점검플랙(XF), 정산플랙(ZF), 정지플랙(OF)이 구동되도록 구성된 부분이 모드플랙부(2000)에 대응하고, 상기 모드플랙부(2000)의 출력이 있을 때 이 신호를 오아게이트(OR6)로 받아 숫자 플랙부(200)에 입력되도록 구성된 부분이 제2게이트 (3000)에 대응하며, 각 모드 기능에 따라 상태가 디스플레이되는 부분이 표시부(4000)에 대응된다.5 is a detailed circuit diagram of FIG. 4 according to the present invention, in which a portion consisting of a number key 101, a set key 102, a # / ND key 103, and a settlement key 104 corresponds to the key input unit 100. , The numeric flag NF corresponds to the numeric flag unit 200, and the AND gates AN 1 , N1 and N to receive the set key signal and the set flag signal of the numeric flag unit 200 and the key input unit 100. AN 2 ) corresponds to the first gate circuit 300, and the "# / ND "" computation " signal of the key input unit 100 is applied to the AND gate AN 3 and the OR gate OR 1 , respectively. Input the signal of the number flag unit 200 to the AND gate (AN 3 ), input the settlement flag signal OA gate (OR 1 ) and the output of the AND gate (AN 3 ) to the AND gate (AN 4 ). type and Iowa gate (OR 1), and the output is a portion configured to be input to the accounting start flag (ZSF) corresponding to the adjustment start flag and the gate circuit 400, the first gate times The output of the furnace 300 is received by the set code memory SC and the OR gate RO 3 , and the output of the OR gate OR 3 is input to the numeric register NR, and the set code memory (OR 2 ) is input to the OR gate OR 2 . A portion configured to input SC) and memory setting data corresponds to the set key memory unit 500, and receives the output of the set key memory unit 500 and the first gate circuit 300 as an OR gate OR 4 . A portion configured to compare the gate output to the comparator COP corresponds to the comparator 600, and sets the output of the comparator 600 and the first gate circuit 300 with the AND gate AN 7 and a set flag. A portion configured to be input to the NF corresponds to the set flag unit 700, and inputs the outputs of the comparison unit 600 and the first gate circuit 300 to the AND gates AN 5 and AN 6 to form an oragate. and a portion configured to be input to the address counter (CT) via a (OR 5) corresponding to the counter unit 800, the car According to the control of the touch unit 800, a portion of the memory processing circuit MUX configured to access a corresponding code of the mode memory MM according to a mode for writing and reading corresponds to the mode RAM 900. An output of the 300 and the comparator 600 is input to the AND gate AN 8 to enable the decoder DEC to select and output a set code of the mod RAM 900 to the decoder 1000. And a portion configured to drive the registration flag RF, the check flag XF, the check flag ZF, and the stop flag OF according to the output of the decoder 1000 corresponds to the mode flag unit 2000. In response to the output of the mode flag unit 2000, a part configured to receive the signal as the oragate OR 6 and input to the number flag unit 200 corresponds to the second gate 3000. Accordingly, the portion where the status is displayed corresponds to the display unit 4000.

제6도는 본 발명에 따른 코드번호의 설정 및 모드 지정에 대한 흐름이다.6 is a flow for setting a code number and specifying a mode according to the present invention.

따라서 본 발명의 구체적 실시예를 상술한 구성과 흐름도에 의거하여 상세히 설명하면 우선 모드 설정을 해야 하므로 각종 모드에 대한 코드번호의 세트 및 모드지정 방법은 다음과 같다.Therefore, the specific embodiments of the present invention will be described in detail based on the above-described configuration and flowchart. Therefore, the mode settings must be made first, and thus the code number set and mode designation method for various modes are as follows.

코드번호를 설정하는 경우 세트 상태, 즉 프리세트가 가능한 상태로 하여야 하며 이를 위해 설정코드가 미리 제2도의 롬(19)내에 고정된 세트코드메모리(SC) 영에 세트데이타로 기억되어 있어 이 설정 코드를 제2도의 키보드(1)상의 제3도의 숫자 키(2)로서 등록하여 숫자레지스터(NR)에 일시 기억시킨 후 제3도의 세트 키를 누름으로서 정상업무에 의해 제2도의 램(20)내의 메모리가 클리어 되는 경우, 즉 정산플랙(ZF)의 출력(세트되지 아니한 비세트출력)과 숫자 플랙(NF)의 세트출력의 결과를 받아 앤드게이트(AN1)를 통해 비교기(COP)에서 숫자데이타와 세트데이타를 비교하여 설정 코드가 같게 입력된 경우에는 앤드게이트(AN7)가 열려 세트플랙(SF)이 세트되어 SET상태로 된다. 이에 대한 과정이 제6도 흐름도에서 (ㄱ),(ㄴ),(ㄷ),(ㄹ),(ㅁ)에 의해 수행되며 여기서 숫자데이타와 설정코드가 다를 경우에는 비교기(COP)에서 즉 제6도의 (ㄹ)과정 아니오가되어 세트플랙(SF)의 세트출력 및 앤드게이트(AN1)의 출력을 받아 앤드게이트(AN5)가 열려 어드레스카운터(CT)로 기입 어드레스 출력을 내보낸다. 즉 숫자레지스터(NR)의 데이타는 메모리 처리회로(MUX)를 경유하여 모드메모리(MM)의 ″등록(REG)″코드에 기입된다. 이에 대한 과정은 제6도 흐름도에서 (ㄱ),(ㄴ),(ㄷ),(ㄹ),(ㅂ),(ㅅ)의 과정으로 수행된다.When the code number is set, the set state, that is, the preset state should be made possible. For this purpose, the setting code is stored as set data in the set code memory (SC) zero fixed in the ROM 19 of FIG. The code is registered as the numeric key 2 of FIG. 3 on the keyboard 1 of FIG. 2 and temporarily stored in the numeric register NR. Then, the RAM 20 of FIG. 2 is operated by normal operation by pressing the set key of FIG. When the memory in the memory is cleared, that is, the result of the output of the settlement flag ZF (non-set output not set) and the set output of the numeric flag NF is received, and a number is obtained from the comparator COP through the AND gate AN 1 . When the set codes are equally inputted by comparing the data with the set data, the AND gate (AN 7 ) is opened, and the set flag SF is set to enter the SET state. This process is performed by (a), (b), (c), (d), and (ㅁ) in the flowchart of FIG. 6, where the numeric data and the setting code are different in the comparator (COP), that is, in FIG. In the process (d) of FIG. 6 , the AND gate AN 5 is opened by receiving the set output of the set flag SF and the output of the AND gate AN 1 , and outputting the write address output to the address counter CT. That is, the data of the numeric register NR is written to the " REG " code of the mode memory MM via the memory processing circuit MUX. The process for this is carried out as (a), (b), (c), (d), (k), (g) in the flowchart of FIG.

상술한 과정으로 4가지 모드 코드번호가 설정되는데 이 때의 기억방법은 「등록(REG)」, 「점검(X)」, 「정산(Z), 「정지(OFF)」등으로 미리 순서를 정하여 어드레스카운터(CT)의 기입 어드레스 지정에 의해 순차적으로 기억시킨 다음 숫자의 방법으로서 각각의 모드를 정해주게 되는데 이 때의 숫자예로서 4자기 숫자중 첫째자리수가 1이면 「등록(REG)」, 2이면「 점검(X)」, 3이면 「 정산(Z)」그리고 4이면 「 정지(OFF)」로 하여 각각의 모드메모리(MM)위치를 정해주고 이 코드번호를 숫자화한 후 세트 키(4)를 압압하므로 해서 결국 그에 대응한 각각의 모드메모리(MM)에 기억되게 된다.The four mode code numbers are set by the above-described procedure. The storage method in this case is determined in advance by "Registration (REG)", "Check (X)", "Settlement (Z)," Stop (OFF) ", etc. Each mode is determined as a method of numbers after storing them sequentially by writing address designation of the address counter (CT). As an example of numbers, if the first digit of the four digits is 1, `` Registration (REG) '', 2 If it is set to "Check (X)", if it is 3, it is settled as "Z", and if it is 4, it will be set to "OFF" and then set the position of each mode memory (MM). ) Is finally stored in each mode memory MM corresponding thereto.

한편 이와 동시에 각각의 모드에 대응하는 모드램프가 「▼」이와 같은 표시로 제3도에서 (8),(9),(10),(11)의 위치에서 온(ON)되어 각 모드의 코드가 설정되었다는 것을 표시하게 되고 제2도의 프린터(17)에서도 이에 대한 설정 내용을 코드번호와 함께 인자하게 된다. 이렇게 하여 4가지 전 모드에 대한 각 코드번호의 설정을 종료할 경우 제3도의 「#/ND」키를 사용하게 되는데 이때의 과정은 제6도 흐름도에서 (ㄱ),(ㅇ),(ㅈ)의 과정을 수행하게 된다. 즉 「#/ND」키를 압압하면 제6도와 같이 세트 종료가 판단되며 앤드게이트(AN4)가 열려 세트플랙(SF)이 리세트되어 설정 상태가 해제된다.At the same time, the mode lamp corresponding to each mode is turned on at the positions of (8), (9), (10) and (11) in FIG. Is displayed, and the setting contents of the printer 17 in FIG. 2 are also printed with the code number. In this way, when the setting of each code number for all four modes is finished, the "# / ND" key of FIG. 3 is used. In this case, the steps (a), (ㅇ), (ㅈ) The process of That is, when the "# / ND" key is pressed, the end of the set is determined as shown in FIG. 6, the AND gate AN 4 is opened, the set flag SF is reset, and the set state is released.

상기 설정되어진 각 모드에 대한 설정 모드를 제3도의 숫자 키(2)로서 키인한 다음 세트 키(4)를 압압하면 숫자 플랙(NF)의 세트출력, 정산플랙(ZF)의 비세트출력, 세트플랙(SF)의 비세트 출력을 받아 앤드게이트(AN2)가 열리게 되고 여기에 오아게이트(OR5)를 개입시켜 어드레스 카운터(CT)에서 독출하여 그에 대응하는 어드레스를 판단하게 되는데 우선 모드 메모리(MM)내의 코드 메모리의 내용을 비교기(COP)의 비교결과 같지 않으면 앤드게이트(AN()가 열리게 되고 어드레스 카운터(CT)의 어드레스가 나간다. 상기와 같은 방법으로 순차 숫자데이타와 모드메모리(MM)내의 코드번호가 비교되며 일치되는 코드번호를 조사한다. 만일 읽혀진 코드번호가 숫자데이타와 일치되면 비교기(COP)로 부터 같다는 신호가 출력되고 앤드게이트(AN8)가 열리게 되어 디코드(DEC)를 통해 어드레스카운터(CT)의 독출어드레스에 의해 모드가 선택되어 지정되는 플랙, 즉 등록플랙(RF), 점검플랙(XF), 정산플랙(ZF), 정지플랙(OFF)중 하나가 세트되고 제3도 숫자 키(2)로서 지정모드가 정해진다. 그리고 이와 동시에 각 모드에 대응하는 모드 램프「▼」(8),(9),(10),(11)등이 온된다. 이에 관한 과정이 제6도의 흐름도 (ㄱ), (ㄴ), (ㅊ), (ㅋ), (ㅌ), (ㅍ)과정이다When the setting mode for each set mode is keyed in as the numeric key 2 of FIG. 3, and the set key 4 is pressed, the set output of the number flag NF and the unset output of the set flag ZF, The AND gate AN 2 is opened by receiving the non-set output of the flag SF, and is read from the address counter CT through the OR gate OR 5 to determine the corresponding address. If the contents of the code memory in the MM are not equal to the comparison result of the comparator (COP), the AND gate (AN ( ) is opened and the address of the address counter (CT) is opened. The code numbers in the table are compared and the code numbers matched.If the code number read matches the numeric data, the same signal is output from the comparator (COP) and the AND gate (AN 8 ) is opened to decode (DEC). Mode is selected by the read address of the address counter (CT), and one of the designated flag, that is, the registration flag (RF), the check flag (XF), the settlement flag (ZF) and the stop flag (OFF) is set. In Fig. 3, the designated mode is determined as the numeric key 2. At the same time, the mode lamps '▼' (8), (9), (10), (11), etc. corresponding to each mode are turned on. The process is the flow chart (a), (b), (c), (k), (b) and (c) of FIG.

상술한 바와 같이 본 발명은 「등록」,「점검」,「정산」등의 복수의 모드를 가지는 금전등록기(ECR)에서 각종 모드에 대해 각각의 코드번호를 대응시켜 그 코드번호에 의해 키보드상의 칫수 키와 특정의 기능 키를 사용하여 모드지정을 행하게 되므로 종래의 키스위치를 사용하지 않고 키보드상의 터치(Touch) 키로서 사용할 수 있도록 하여 구조 및 설계가 간단하고 쉬운조작에 의한 모드지정이 가능한 장점과 각종모드에 대응하는 코드번호를 각 사용자마다 또는 각 캐시소유자(Cashier)마다 다르게 설정할 수 있어 동일모드에서의 다른 키조작에 의한 에러도 방지할 수 있으며 각종모드에 대응하는 코드번호를 칫수 키와 특정 기능 키에 의해 프리세트 가능하게 되어 있어 사용자 임의로 코드번호를 프리세트 할 수 있게 한 반면 동일 기종이라 하더라도 제3자가 기계를 동작할 수 없어 도난을 예방 할 수 있는 이점이 있다.As described above, in the present invention, a cash register (ECR) having a plurality of modes such as "registration", "check", "settlement", etc. corresponds to each code number for various modes, and the dimension on the keyboard is determined by the code number. Since the mode can be specified by using keys and specific function keys, it can be used as a touch key on the keyboard without using a conventional key switch, and the structure and design are simple and the mode can be specified by easy operation. Code numbers corresponding to various modes can be set differently for each user or each cache owner, so that errors caused by different key operations in the same mode can be prevented. Presets are enabled by function keys, allowing users to preset code numbers on their own. The third party can not operate the machine has the advantage of preventing theft.

Claims (2)

금전등록기 모드지정 장치에 있어서, 기능 및 특수 키가 입력될 수 있는 키입력부(100)와, 상기 키입력부(100)에서 숫자 키 입력에 따라 다른 플랙 신호를 체크한 후 제2도의 램(20)에 숫자에 대한 플랙신호를 어드레싱 숫자 플랙부(200)와, 상기 키입력부(100)와 숫자 플랙부(200)의 세트되지 않은 신호를 받아 세트신호가 있을 시 숫자 플랙부(200)의 수치가 세팅되도록 논리변환시 키는 제1게이트(300)와, 상기 키입력부(100)의 정산 및 세트종료 키입력에 따라 정산 시작플랙을 램(20)에 어드레싱하며 세트플랙신호에 따라 세트종료신호를 출력하는 정산시작 플랙 및 게이트회로(400)와, 프리세트가 가능한 세트코드를 숫자 키로 등록하여 내장되어 있는 세트 키 메모리부(500)와, 제1게이트(300)로부터 숫자데이타와 기입 신호에 의해 설정된 메모리부부터 독출된 데이타와 비교하는 비교부(600)와, 상기 비교부(600)에서 비교된 값이 설정된 코드와 일치될 때 세트신호를 알리는 세트플랙부(700)와, 상기 세트플랙부(700)에서 숫자 데이타와 설정데이타가 같지 않은 상태에서 어드레싱 카운터하여 기입/독출 선택신호를 발생하는 카운터부(800)와, 상기 카운터부(800) 지정신호에 의해 상기 비교부(600)의 출력에 의해 숫자 레지스터 내용으로 「등록」, 「점검」,「정산」,「정지」모드로 기입되며 상기 비교부(600)의 비교치가 같을 때 상기 카운터(800)에 의해 독출신호가 제어되어 저장된 모드가 선택 출력되는 모드램(900)과, 상기 비교부(600)에서 비교치에 따라 인에이블 되어 모드램(900)에서 독출된 모드를 선택 출력하는 디코더(1000)과, 상기 디코더(1000)에서 선택출력된 신호에 의해 「등록」,「점검」,「정산」,「정지」의 플랙신호를 발생하는 모드플랙부(2000)와, 세트플랙부(700) 및 모드플랙부(2000)의 신호가 있을 때 이 출력신호를 상기 숫자 플랙부(200)에 입력시 키는 제2게이트(3000)와, 상기 모드플랙부(2000)의 상태가 디스플레이 되는 표시부(4000)로 구성된 것을 특징으로 하는 금전등록기의 모드 지정장치.In the cash register mode designating apparatus, the key input unit 100 through which a function and a special key can be input, and the RAM 20 of FIG. 2 after checking a different flag signal according to numeric key input from the key input unit 100. The numerical value of the numeric flag unit 200 when the set signal is received by receiving the unset signal of the numeric flag unit 200 and the key input unit 100 and the numeric flag unit 200. When the logic is set so as to set, the first gate 300 and the set input key of the key input unit 100 and the set start key are addressed to the RAM 20 and the set end signal is output according to the set flag signal. A set key memory unit 500 which registers a set start flag and gate circuit 400, a set code capable of presetting by a numeric key, and is set by numerical data and a write signal from the first gate 300. Day read from memory And a comparator 600 for comparing with a set flag unit 700 for notifying a set signal when a value compared by the comparator 600 matches a set code, and numerical data in the set flag unit 700. The counter 800 outputs the address / counter selection signal when the setting data is not the same, and the output of the comparator 600 according to the counter 800 designation signal indicates the number register. Mode RAM, which is written in the registration, inspection, settlement, and stop mode, and the readout signal is controlled by the counter 800 when the comparison value of the comparison unit 600 is the same. 900, the decoder 1000 that is enabled according to the comparison value by the comparator 600 and selectively outputs the mode read by the mode RAM 900, and the signal that is selectively output by the decoder 1000. Registration, Check, Settlement, Stop When there is a signal of the mode flag unit 2000 that generates the signal, and the set flag unit 700 and the mode flag unit 2000, the second gate for inputting the output signal to the numeric flag unit 200 ( And a display unit (4000) displaying the state of the mode flag unit (2000). 금전등록기의 코드번호설정 및 모드지정 방법에 있어서, 코드번호 설정시 롬(19)의 세트한 세트데이타와, 입력 숫자 데이타를 비교하여 같을 때 세트모드를 설정하는 제1단계와, 상기 제1단계에서 다를 때 숫자레지스터(NR) 내용이 모드메모리의 각 코드모드로 기입하여 설정하는 제2단계와, 상기 제2단계에서의 세트 키(4)가 입력된 상태에서 각 모드 코드번호를 프린터(17)와 함께 인자하도록 전 모드에 대해 설정을 종료하는 제3단계로 구성한 방법에서 특징이 있는 금전등록기의 모드 지정 방법.1. A code number setting and mode designation method of a cash register, comprising: a first step of setting a set mode when comparing set set data of a ROM 19 with input numeric data at the time of setting a code number; The second step of writing and setting the contents of the numeric register (NR) in each code mode of the mode memory when it differs from each other, and prints each mode code number with the set key (4) in the second step being inputted. The method of designating the mode of the cash register characterized in that the method is configured in the third step of ending the setting for all modes.
KR1019860005287A 1986-06-30 1986-06-30 Electronic cash register KR890000887B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019860005287A KR890000887B1 (en) 1986-06-30 1986-06-30 Electronic cash register

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019860005287A KR890000887B1 (en) 1986-06-30 1986-06-30 Electronic cash register

Publications (2)

Publication Number Publication Date
KR880000898A KR880000898A (en) 1988-03-30
KR890000887B1 true KR890000887B1 (en) 1989-04-12

Family

ID=19250844

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019860005287A KR890000887B1 (en) 1986-06-30 1986-06-30 Electronic cash register

Country Status (1)

Country Link
KR (1) KR890000887B1 (en)

Also Published As

Publication number Publication date
KR880000898A (en) 1988-03-30

Similar Documents

Publication Publication Date Title
US4570223A (en) Cash register control system for authorization of selected operator functions
US4408292A (en) Data print control in an electronic cash register
GB2122780A (en) Program modification system
JPS6355119B2 (en)
US4434471A (en) Text processing device
KR890000887B1 (en) Electronic cash register
GB2098373A (en) Electronic translating apparatus with extended memory
US4287559A (en) Electronic microprocessor system having two cycle branch logic
US4450526A (en) Money preset in an electronic cash register
US4100606A (en) Key debounce system for electronic calculator or microprocessor
US5319790A (en) Apparatus automatically entering mode for storing document and mode for reading document in response to representative data indicating whether stored document exists corresponding to input title
US4706085A (en) Apparatus and method for generating multi-digit codes
JPS5864537A (en) Input control system of function key
EP0355020A2 (en) Transaction processing apparatus capable of performing additional processing
EP0261629A2 (en) Display apparatus
JPH08329338A (en) Cash register device
JPH05119755A (en) Character display device
KR0132836B1 (en) Small strorage apparatus
JPH02120979A (en) Data control device
KR970005559B1 (en) Control circuit for plc
KR900002790B1 (en) Key's place changeable control method for keyboard
JPH03105384A (en) Display control system
JPS60203050A (en) Automatic dial device
JPH06119285A (en) Method and device for discriminating circuit substrate
JPS62173513A (en) Key input device

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 19990329

Year of fee payment: 11

LAPS Lapse due to unpaid annual fee