KR880003433Y1 - Starting control circuit - Google Patents

Starting control circuit Download PDF

Info

Publication number
KR880003433Y1
KR880003433Y1 KR2019850016367U KR850016367U KR880003433Y1 KR 880003433 Y1 KR880003433 Y1 KR 880003433Y1 KR 2019850016367 U KR2019850016367 U KR 2019850016367U KR 850016367 U KR850016367 U KR 850016367U KR 880003433 Y1 KR880003433 Y1 KR 880003433Y1
Authority
KR
South Korea
Prior art keywords
flop
flip
transistor
control circuit
resistor
Prior art date
Application number
KR2019850016367U
Other languages
Korean (ko)
Other versions
KR870010865U (en
Inventor
김차배
Original Assignee
삼성전자 주식회사
정재은
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자 주식회사, 정재은 filed Critical 삼성전자 주식회사
Priority to KR2019850016367U priority Critical patent/KR880003433Y1/en
Publication of KR870010865U publication Critical patent/KR870010865U/en
Application granted granted Critical
Publication of KR880003433Y1 publication Critical patent/KR880003433Y1/en

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K3/00Circuits for generating electric pulses; Monostable, bistable or multistable circuits
    • H03K3/01Details

Landscapes

  • Electronic Switches (AREA)

Abstract

내용 없음.No content.

Description

스타트 제어회로Start control circuit

본 고안의 회로도.Circuit diagram of the present invention.

* 도면의 주요부분에 대한 부호의 설명* Explanation of symbols for main parts of the drawings

FF : 플립플롭 R1R2R3 :저항FF: flip-flop R 1 R 2 R 3: resistance

Q1: 트랜지스터 SW : 스위치Q 1 : Transistor SW: Switch

E : 전원 5 : 전자회로E: power source 5: electronic circuit

6 : 충방전부6: charging / discharging part

본 고안은 시정수를 변화시킴이 없이 트랜지스터에 의한 트리거펄스의 폭을 좁게 하여 고속으로 전자 회로를 제어할 수 있는 스타트 제어 회로에 관한 것이다.The present invention relates to a start control circuit capable of controlling an electronic circuit at high speed by narrowing the width of a trigger pulse by a transistor without changing the time constant.

종래에는 스타트 제어용 트리거펄스는 콘덴서와 저항간의 시정수로써 되지만 트리거펄스의 폭보다 짧은 시간에 리셋트 신호가 인가되면 플립플롭은 리셋트하지 못한다. 따라서 그 대책으로 시정수를 작게하는 것이 고려될 수 있지만 저항값을 작게 하면 펄스의 폭은 줄일 수 있는 반면 원하는 만큼의 펄스 전압을 얻지 못하는 결점이 있었다. 본 고안은 이와 같은 점을 감안하여 트랜지스터를 사용하여 플립플롭의 입력측에 폭이 협소한 펄스가 입력되어 세트시키고 전자회로를 동작시키도록 한 스타트 제어회로로써 트리거펄스가 플립플롭을 세트시키면 플립플롭의 출력으로써 트랜지스터를 구동시켜 충방전부의 충전된 전하를 방전시킴으로써 폭이 협소한 펄스를 플립플롭에 입력시켜 전자회로의 고속운전이 가능한 것이다.Conventionally, the start control trigger pulse is a time constant between the capacitor and the resistor, but the flip-flop cannot be reset when the reset signal is applied at a time shorter than the width of the trigger pulse. Therefore, as a countermeasure, the time constant may be considered to be small. However, if the resistance value is reduced, the width of the pulse may be reduced, but the pulse voltage may not be obtained as much as desired. In view of the above, the present invention is a start control circuit in which a narrow pulse is input to the input side of a flip-flop using a transistor and sets an electronic circuit to operate. When the trigger pulse sets the flip-flop, By driving the transistor as an output and discharging the charged charge in the charge / discharge unit, a narrow pulse is input to the flip-flop to enable high-speed operation of the electronic circuit.

이를 첨부 도면에 의하여 상세히 설명하면 다음과 같다.This will be described in detail with reference to the accompanying drawings.

전원(E)이 연결된 스위치(SW)에 저항(R2)과 콘덴서(C)로 구성된 충방전부(6)와 저항(R1)을 병렬 연결하여 트랜지스터(Q1)의 콜렉터와 에미터측에 연결 구성하고 트랜지스터(Q1)의 콜렉터측을 플립플롭(FF)의 입력단자(S)에 접속되게 구성한다.A charge and discharge part 6 composed of a resistor R 2 and a capacitor C and a resistor R 1 are connected in parallel to a switch SW to which a power source E is connected, and connected to the collector and emitter side of the transistor Q 1 . The collector side of the transistor Q 1 is connected to the input terminal S of the flip-flop FF.

그리고 트랜지스터(Q1)의 베이스측에 저항(R3)을 연결하여 플립플롭(FF)의 출력단자(Q)에 접속되게 구성한 후 플립플롭(FF)의 출력단자(Q)에 전자회로(5)를 연결하여 플립플롭(FF)의 입력단자(R)에 접속되게 구성한 것이다.Then, the resistor R 3 is connected to the base side of the transistor Q 1 to be connected to the output terminal Q of the flip-flop FF, and then the electronic circuit 5 is connected to the output terminal Q of the flip-flop FF. ) Is connected to the input terminal (R) of the flip-flop (FF).

이와 같이 구성된 본 고안은 스위치(SW)를 "온"시키면 전원(E)이 충방전부(6)에 인가되며 콘덴서(C)의 충전에 의해 얻어지는 트리거펄스가 플립플롭(FF)의 입력단자(S)로 입력되어 플립플롭(FF)을 세트시킨다.According to the present invention configured as described above, when the switch SW is turned "on", the power source E is applied to the charge / discharge unit 6, and the trigger pulse obtained by charging the capacitor C is the input terminal S of the flip-flop FF. ) To set the flip-flop (FF).

따라서 플립플롭(FF)의 출력단자(Q)의 출력 신호에 의하여 전자회로(5)로부터의 출력 신호에 의하여 플립플롭(FF)의 리셋트 동작이 행하여지게 된다.Therefore, the reset operation of the flip-flop FF is performed by the output signal from the electronic circuit 5 by the output signal of the output terminal Q of the flip-flop FF.

그리고 본 고안에서 트랜지스터(Q1)가 없다면 고속 동작을 할 수 없게 된다.In the present invention, without the transistor Q 1 , high-speed operation cannot be performed.

왜냐하면 스타트 제어용 트리거펄스는 콘덴서(c)와 저항(R2)에 의해 결정되는 시정수로써 되지만 전자회로(5)가 그 트리거펄스폭보다 짧은 시간에 리셋트 신호를 출력하면 플립플롭(FF)은 리셋트 동작을 하지 못한다.Because the start control trigger pulse is a time constant determined by the capacitor (c) and the resistor (R 2 ), but if the electronic circuit 5 outputs a reset signal in a shorter time than the trigger pulse width, the flip-flop (FF) Reset operation is not possible.

이때에 충방전부(6)의 시정수를 작게하는 것으로 해결할 수 있지만 시정수를 짧게 하면 펄스의 폭은 줄일수 있는 반면에 원하는 만큼의 펄스 전압을 얻지 못하는 결점이 있게 된다.At this time, the time constant of the charge / discharge unit 6 can be solved by reducing the time constant. However, shortening the time constant can reduce the width of the pulse, but has a drawback of failing to obtain the desired pulse voltage.

따라서 트랜지스터(Q1)를 충방전부(6)와 병렬로 연결하게 되면 스위치(SW)를 "온"시켜 충방전부(6)에서 트리거펄스가 발생되어 플립플롭(FF)의 입력단자(S)에 입력시켜 세트시키게 되면 출력단자(Q)의 출력은 하이 레벨 상태에서 로우 레벨 상태로 변화하게 된다.Therefore, when the transistor Q 1 is connected in parallel with the charge / discharge unit 6, the switch SW is turned on to generate a trigger pulse at the charge / discharge unit 6 to the input terminal S of the flip-flop FF. When the input is set, the output of the output terminal Q is changed from the high level state to the low level state.

그러므로 출력단자(Q)의 로우 레벨 전압은 저항(R3)을 거쳐 트랜지스터(Q1)를 바이어스 시켜주므로 트랜지스터(Q1)는 "온"되어 충방전부(6)의 콘덴서(c)에 충전되어 있는 전하가 급속하게 방전된다.Therefore, since the low level voltage of the output terminal Q biases the transistor Q 1 through the resistor R 3 , the transistor Q 1 is "on" and is charged in the capacitor c of the charge / discharge unit 6. Charges are rapidly discharged.

그러므로 본 고안은 스위치(SW)가 "온"되고 플립플롭(FF)의 입력단자(S)에 폭에 협소한 트리거펄스가 입력되어 플립플롭(FF)을 세트하고 출력단자(Q)의 출력으로써 전자회로(5)가 구동되는 회로인 것이다.Therefore, the present invention has a switch SW " on " and a narrow trigger pulse is input to the input terminal S of the flip-flop FF to set the flip-flop FF and output the output terminal Q. It is a circuit in which the electronic circuit 5 is driven.

이상에서와 같이 본 고안은 충방전부(6)의 충전 전하를 플립플롭(FF)의 출력단자(Q)의 출력으로써 트랜지스터를 "온"시켜 급속히 방전시킴으로써 폭이 협소한 트리거펄스를 플립플롭(FF)에 입력시켜 전자회로(5)가 고속으로 동작할 수 있는 것이다.As described above, the present invention flips the narrow-filled trigger pulse by rapidly turning on the transistor by "turning on" the transistor as the output of the output terminal Q of the flip-flop FF. ), The electronic circuit 5 can operate at a high speed.

Claims (1)

트랜지스터(Q1)의 에미터와 콜렉터측 사이에 저항(R2)과 콘덴서(C)로 구성된 충방전부(6)와 저항(R1)을 연결 구성하고 트랜지스터(Q1)의 콜렉터측은 플립플롭(FF)의 입력단자(S)에 연결하며 트랜지스터(Q1)의 베이스측에 저항(R3)을 연결하여 플립플롭(FF)의 출력단자(Q)와 접속되게 구성한 스타트 제어회로.Between the emitter of the transistor Q 1 and the collector side, a charge / discharge unit 6 composed of a resistor R 2 and a capacitor C and a resistor R 1 are connected and the collector side of the transistor Q 1 is flip-flop. A start control circuit connected to an input terminal (S) of (FF) and connected to an output terminal ( Q ) of the flip-flop (FF) by connecting a resistor (R 3 ) to the base side of the transistor (Q 1 ).
KR2019850016367U 1985-12-05 1985-12-05 Starting control circuit KR880003433Y1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019850016367U KR880003433Y1 (en) 1985-12-05 1985-12-05 Starting control circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019850016367U KR880003433Y1 (en) 1985-12-05 1985-12-05 Starting control circuit

Publications (2)

Publication Number Publication Date
KR870010865U KR870010865U (en) 1987-07-13
KR880003433Y1 true KR880003433Y1 (en) 1988-09-29

Family

ID=19247040

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019850016367U KR880003433Y1 (en) 1985-12-05 1985-12-05 Starting control circuit

Country Status (1)

Country Link
KR (1) KR880003433Y1 (en)

Also Published As

Publication number Publication date
KR870010865U (en) 1987-07-13

Similar Documents

Publication Publication Date Title
JPH06110738A (en) Operation monitoring device for microprocessor
US4733106A (en) Capacitive load driving device
KR880003433Y1 (en) Starting control circuit
SU902223A1 (en) One-shot multivibrator
JPS6453611A (en) Driver circuit
JPS5547731A (en) Oscillation circuit
SU974581A1 (en) Timer
SU445136A1 (en) Sawtooth Transistor Generator
SU905992A1 (en) Sawtooth voltage generator
SU1109894A1 (en) Relaxation oscillator
SU678669A1 (en) Arrangement for pulse current supply of inductive load
SU1167707A1 (en) Generator
SU1552357A1 (en) Monostable multivibrator
KR930000989Y1 (en) Resetting apparatus for p.c.
RU1812631C (en) Transistor switch
KR930000912Y1 (en) Delay timer circuit to make signal on
SU435533A1 (en) FORMER OF VOLTAGE CHANGING UNDER THE POWER LAW
KR870003013Y1 (en) Mono-multivibrator without bias voltage
SU1513579A1 (en) Stabilized power source
SU1401551A1 (en) Photosensor
SU1453582A1 (en) Quartz oscillator
SU421113A1 (en) PULSE GENERATOR
SU549881A2 (en) Sawtooth generator
KR950000524B1 (en) Reset signal generator
SU1018206A2 (en) Relaxation oscillaor

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 19970829

Year of fee payment: 12

LAPS Lapse due to unpaid annual fee