KR850004005A - 비데오 신호 dc회복회로 - Google Patents

비데오 신호 dc회복회로 Download PDF

Info

Publication number
KR850004005A
KR850004005A KR1019840006951A KR840006951A KR850004005A KR 850004005 A KR850004005 A KR 850004005A KR 1019840006951 A KR1019840006951 A KR 1019840006951A KR 840006951 A KR840006951 A KR 840006951A KR 850004005 A KR850004005 A KR 850004005A
Authority
KR
South Korea
Prior art keywords
coupled
path
signal
resistor
output
Prior art date
Application number
KR1019840006951A
Other languages
English (en)
Other versions
KR920010503B1 (ko
Inventor
힌 베르너
Original Assignee
글렌 에이취. 브르스틀
알. 씨. 에이 코포레이션
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 글렌 에이취. 브르스틀, 알. 씨. 에이 코포레이션 filed Critical 글렌 에이취. 브르스틀
Publication of KR850004005A publication Critical patent/KR850004005A/ko
Application granted granted Critical
Publication of KR920010503B1 publication Critical patent/KR920010503B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/14Picture signal circuitry for video frequency region
    • H04N5/16Circuitry for reinsertion of dc and slowly varying components of signal; Circuitry for preservation of black or white level
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/14Picture signal circuitry for video frequency region
    • H04N5/16Circuitry for reinsertion of dc and slowly varying components of signal; Circuitry for preservation of black or white level
    • H04N5/18Circuitry for reinsertion of dc and slowly varying components of signal; Circuitry for preservation of black or white level by means of "clamp" circuit operated by switching circuit

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Picture Signal Circuits (AREA)
  • Television Receiver Circuits (AREA)

Abstract

내용 없음

Description

비데오 신호 DC회복회로
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명에 따라서 AC 결합수상관 구동기 증폭기와 관련비데오 신호 DC 회복회로망을 내포하고 있는 텔레비젼 수상기의 부위를 나타낸다,
제2도는 칼라수상관의 개별신호 입력전국에 복식칼라 신호를 제공하는 칼라 텔레비젼 수상기내 DC 회복회로망의 이행상태를 블럭선도 형태로 나타낸다.

Claims (11)

  1. 강도제어 구동기 전극에 가해진 비데오 신호에 반응하여 비데오 정보를 디스플레이시키기 위한 영상 재생 디바이스를 내포하고 있는 비데오 신호처리 시스템, 출력부하 임피던스를 내포하고 있는 구동기 증폭기단, 그리고 상기 구동기 증폭기의 출력에서의 비데오 신호를 AC결합시키기 위한 수단과 비데오 신호블랜킹 간격중에 발생하는 키 신호원등을 내포하고 있는 장치에 있어서, 기준전위 및 신호입력에 결합된 기준입력을 내포하고 있는 입력회로를 가지고 있고, 궤한경로를 경유 상기 신호입력에 결합된 신호출력을 가지고 있고, 상기 블랜킹 간격 키 신호에 반응하여 동작하게 되는 비데오신호 DC회복수단과, 상기 AC결합 수단에서부터 구동신호 경로를 경유하여 상기 강도제어 전극까지 비데오 신호를 수동적으로 결합시키기 위한 수단(15,16)과, 상기 회복수단의 상기 궤환경로를 상기 구동신호 경로에 결합시키기 위한 수단(41,42)등에 의해서 특징을 이루는 장치.
  2. 제1항에 있어서, 상기 궤환경로가 복식저항기 수단(41,42,43,44)을 구비하고, 상기 구동신호 경로가 상기 복식저항기 수단에 대해 상기 궤환경로중간(41,42)에 결합되는 것을 특징으로 하는 장치.
  3. 제1항에 있어서, 상기 궤환경로가 상기 신호출력에서 부터 상기 회복수단의 상기 신호 입력까지 명명된 정도내 직렬로 결합된 제1저항기 수단(41,42)및 제2저항기 수단(43,44)를 구비하고, 상기 구동 신호경로가 상기 제1및 제2저항기 수단에 대한 상기 궤환 경로중간에 결합되는 것을 특징으로 하는 장치.
  4. 제3항에 있어서, 상기 제1(41,42) 및 제2(43,44) 저항기 수단에 의해 상기 구동기 신호경로에 존재하는 임피던스는 실제 상기 구동기 증폭기단의 상기 출력 부하 임피던스(22,23)보다 큰것을 특징으로 하는 장치.
  5. 제4항에 있어서, 상기 제2(43,44) 저항기 수단의 임피던스가 상기 제1(41,42) 저항기 수단의 임피던스b보다 대단히 큰것을 특징으로 하는 장치.
  6. 제3항에 있어서, 상기 제1(41,42) 및 제2(43,44) 저항기 수단이 복식저항을 구비하는 것을 특징으로 하는 장치.
  7. 제1항에 있어서, 변화무쌍한 전압원(35)이 상기 회복수단의 상기 입력회로에 결합되는 것을 특징으로 하는 장치.
  8. 제1항에 있어서, 상기 영상 재생 디바이스(18)가 상기 강도 제어전국과 일치하는 캐소드 전국(17)을 가지고 있는 수상관과 캐소드 전국과 관련된 그리드전국(19)을 내포하고, 키이신호의 상기원이 영상 블랜킹 간격중에 비데오 영상 블랜킹을 발생시키기 위해 상기 그리드 전국과 결합된 영상 블랜킹 펄스를 내포하는 것을 특징으로 하는 장치.
  9. 제1항에 있어서, 상기 회복수단이 상기 입력(14) 및 기준(13) 입력 개별적으로 일치하는 차이입력과 출력(16)을 가진 증폭기(40)과 상기 증폭기 출력에 결합된 전하저항 디바이스(46)와, 상기 저장 디바이스에 결합된 입력 그리고 출력을 가지고 있는 중계수단(48,50)과, 그리고 상기 궤환경로내 내포되고 상기 중계수단의 상기 출력에서 부터 상기 증폭기의 상기 신호 입력까지 결합된 복식저항기 수단(41,42,43,44)등을 구비하고, 여기서 상기 구동신호 경로가 상기 복식저항기 수단에 대한 상기 궤환경로 중간과 결합된 것을 특징으로 하는 장치.
  10. 제9항에 있어서, 상기 구동신호 경로에 대한 상기 복식저항기 수단(41-44)에 의해 존재하는 임피던스가 실제로 상기 구동기 증폭기 출력부하 임피던스(22,23)보다 큰것을 특징으로 하는 장치.
  11. 제1항에 있어서, 단일 인터패이스 단말을 경유 상기 구동신호 경로에 상기 DC 회복수단의 상기 궤환경로를 결합시키기 위한 상기 저항기 수단에 의해 특징을 이루는 장치.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019840006951A 1983-11-07 1984-11-06 비데오 신호 dc회복 회로 KR920010503B1 (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US549,478 1983-11-07
US06/549,478 US4549214A (en) 1983-11-07 1983-11-07 Video signal DC restoration circuit
US??549478 1983-11-07

Publications (2)

Publication Number Publication Date
KR850004005A true KR850004005A (ko) 1985-06-29
KR920010503B1 KR920010503B1 (ko) 1992-11-30

Family

ID=24193181

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019840006951A KR920010503B1 (ko) 1983-11-07 1984-11-06 비데오 신호 dc회복 회로

Country Status (9)

Country Link
US (1) US4549214A (ko)
JP (1) JPS60117880A (ko)
KR (1) KR920010503B1 (ko)
CA (1) CA1219356A (ko)
CS (1) CS269964B2 (ko)
DE (1) DE3440705A1 (ko)
FR (1) FR2554661B1 (ko)
GB (1) GB2149610B (ko)
HK (1) HK25393A (ko)

Families Citing this family (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB8420537D0 (en) * 1984-08-13 1984-09-19 Rca Corp Automatic kinescope biasing
JPH0666897B2 (ja) * 1984-08-13 1994-08-24 アールシーエー トムソン ライセンシング コーポレイシヨン 映像信号処理装置
US4591912A (en) * 1984-10-30 1986-05-27 Rca Corporation Peaking circuit for video driver stage
US4599651A (en) * 1984-11-28 1986-07-08 Rca Corporation Pulse amplifier in a brightness control system
US4599641A (en) * 1984-11-28 1986-07-08 Rca Corporation Brightness control apparatus for a video signal processing system
GB8524198D0 (en) * 1985-10-01 1985-11-06 Rca Corp Brightness controlled akb system
GB8524199D0 (en) 1985-10-01 1985-11-06 Rca Corp High-level video clamping circuit
DE3618939A1 (de) * 1986-06-05 1987-12-10 Philips Patentverwaltung Schaltungsanordnung zum einstellen eines referenzpegels in einem periodischen signal
IT1213694B (it) * 1987-10-02 1989-12-29 Emm Srl Dispositivo per la tesatura verticale del tessuto in una macchina automatica rettilinea per maglieria
EP0341326A1 (de) * 1988-05-09 1989-11-15 ANT Nachrichtentechnik GmbH Verfahren zur Wiederherstellung des Gleichspannungswertes bei Videosignalen sowie Anordnung
JP2532932B2 (ja) * 1988-11-19 1996-09-11 三洋電機株式会社 直流再生回路
DE3925329A1 (de) * 1989-07-31 1991-02-07 Siemens Ag Schaltungsanordnung zum regeln der amplitude von videosignalen
US5255095A (en) * 1991-11-26 1993-10-19 Eastman Kodak Company DC restore circuit in a video interface for medical imaging system
US5390020A (en) * 1992-09-14 1995-02-14 Eastman Kodak Company Video amplifier stabilization for CRT printing
US5537650A (en) * 1992-12-14 1996-07-16 International Business Machines Corporation Method and apparatus for power management in video subsystems
GB2283381B (en) * 1993-10-29 1997-12-03 Plessey Semiconductors Ltd DC restoration circuit
JP2003197792A (ja) * 2001-12-28 2003-07-11 Sanyo Electric Co Ltd 半導体装置
US7940105B2 (en) * 2008-08-08 2011-05-10 Beckman Coulter, Inc. High-resolution parametric signal restoration
US9306555B2 (en) * 2013-12-20 2016-04-05 Intel Corporation Apparatus and method to achieve CPAD mitigation effects

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US2718550A (en) * 1950-11-30 1955-09-20 Rca Corp Combined direct current reinserter and variable threshold synchronizing signal separator
NL183119B (nl) * 1952-11-26 Norda Inc Werkwijze voor de bereiding van vrijstromende deeltjesvormige, aromastoffen houdende mengsels.
US2873314A (en) * 1954-01-05 1959-02-10 Rca Corp Noise immune signal processing circuit
US3647944A (en) * 1969-08-25 1972-03-07 Rca Corp Kinescope bias arrangement to provide both constant amplitude dc restoration pulses and arc discharge protection
JPS4828316B1 (ko) * 1969-10-09 1973-08-31
US3976836A (en) * 1975-06-09 1976-08-24 Gte Sylvania Incorporated Automatic black level setting circuit
US4082996A (en) * 1976-09-27 1978-04-04 Rca Corporation Video amplifier including an a-c coupled voltage follower output stage
JPS5399716A (en) * 1977-02-10 1978-08-31 Sony Corp Clamp circuit
JPS6050112B2 (ja) * 1978-11-15 1985-11-06 株式会社日立製作所 色信号出力回路
US4442458A (en) * 1982-03-29 1984-04-10 Tektronix, Inc. CRT Video drive circuit with beam current stabilization

Also Published As

Publication number Publication date
FR2554661A1 (fr) 1985-05-10
KR920010503B1 (ko) 1992-11-30
CS269964B2 (en) 1990-05-14
DE3440705C2 (ko) 1987-10-15
JPS60117880A (ja) 1985-06-25
GB8427955D0 (en) 1984-12-12
DE3440705A1 (de) 1985-05-15
FR2554661B1 (fr) 1989-10-13
US4549214A (en) 1985-10-22
CA1219356A (en) 1987-03-17
GB2149610A (en) 1985-06-12
GB2149610B (en) 1987-10-21
HK25393A (en) 1993-03-26

Similar Documents

Publication Publication Date Title
KR850004005A (ko) 비데오 신호 dc회복회로
KR910015170A (ko) 비디오 시스템
JPS6117079B2 (ko)
KR850700197A (ko) 변환기 회로
US4293875A (en) Wide bandwidth video amplifier
ES484969A1 (es) Perfeccionamientos en aparatos para el control automatico depolarizacion de un cinescopio
KR950035310A (ko) 감마보정 기능을 갖는 키네스코프 구동장치
KR860002197A (ko) 자동 영상관 바이어스 시스템
JPS6146838B2 (ko)
KR870004621A (ko) 비데오 신호 블랭킹 간격 신호 조절 회로
KR950035309A (ko) 감마보정 기능을 갖는 키네스코프 구동장치
SE8503872D0 (sv) Bildrordrivkrets i ett digitalvideosignalbehandlingssystem
KR840004644A (ko) 비데오 신호 피킹장치
KR840009189A (ko) 비데오 신호처리 시스템
US4698681A (en) Dual intensity video circuit
JPS5775068A (en) Video signal processing device
KR840006739A (ko) 자동바이어스 조정장치
CA2016286A1 (en) Cascode mirror video amplifier
US2887575A (en) Television transmission system
KR840006583A (ko) 자동 키네스코프 바이어스 제어장치용 신호 처리 회로
KR950013217A (ko) 영상 디스플레이 장치
KR920005056Y1 (ko) 수평 수직 복합 귀선 소거회로
KR0164527B1 (ko) 동기신호의 입력 극성 제어 회로
JPS54126421A (en) Beam current control system of image pickup tube
KR940013181A (ko) 비데오 클램프회로

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20031020

Year of fee payment: 12

EXPY Expiration of term