KR840001566Y1 - 뮤팅레벨(Muting Level) 조절회로 - Google Patents

뮤팅레벨(Muting Level) 조절회로 Download PDF

Info

Publication number
KR840001566Y1
KR840001566Y1 KR2019820007706U KR820007706U KR840001566Y1 KR 840001566 Y1 KR840001566 Y1 KR 840001566Y1 KR 2019820007706 U KR2019820007706 U KR 2019820007706U KR 820007706 U KR820007706 U KR 820007706U KR 840001566 Y1 KR840001566 Y1 KR 840001566Y1
Authority
KR
South Korea
Prior art keywords
muting
terminal
voltage
level
muting level
Prior art date
Application number
KR2019820007706U
Other languages
English (en)
Other versions
KR840001812U (ko
Inventor
최종덕
Original Assignee
삼성전자공업주식회사
강진구
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자공업주식회사, 강진구 filed Critical 삼성전자공업주식회사
Priority to KR2019820007706U priority Critical patent/KR840001566Y1/ko
Publication of KR840001812U publication Critical patent/KR840001812U/ko
Application granted granted Critical
Publication of KR840001566Y1 publication Critical patent/KR840001566Y1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/06Receivers
    • H04B1/10Means associated with receiver for limiting or suppressing noise or interference
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/06Receivers
    • H04B1/16Circuits
    • H04B1/1607Supply circuits

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Amplifiers (AREA)

Abstract

내용 없음.

Description

뮤팅레벨(Muting Level) 조절회로
제1도는 본 고안의 회로도.
제2도는 종래의 회로도.
제3도는 입력 전압에 따른 IC의 1변단자 전압(V1)과 4변 단자전압(V4)의 전압표시도.
* 도면의 주요부분에 대한 부호의 설명
A : 본 고안의 요부회로도
본 고안은 원하는 뮤팅레벨을 얻기위한 목적으로 안출된 회로에 관한 것이다.
일반적인 뮤팅레벨회로는 제2도와 같이 FM IF IC의 뮤팅 전압단자(1)에서 나오는 뮤팅전압을 바로 뮤팅레벨판별단자(2)에 인가시키기 때문에 뮤팅레벨이 IC자체에서 결정되는 것인바, 이는 IC의 오차에 의해 수신기마다 오차가 심할뿐만 아니라, 통상적으로 사용되고 있는 IC (HA1137, LA 1230등) 자체의 뮤팅레벨이 너무 낮기 때문에 실용상 잡음이 아주 많아 제거되지 못하고 수신이 되는 경우가 많았다.
본 고안은 이와같은 배경하에서 원하는 뮤팅레벨을 얻을 수 있도록 IC의 전원 공급단자(4)에서 전압을 인출하여 뮤팅레벨판별단자(2)에 인가시킨 회로를 구성한 것으로 이를구체적으로 설명하면 다음과 같다.
공지의 뮤팅레벨 기본회로에 트랜지스터(TR)를 두뇌 베이스 측에는 저항(R1)을 두어 IC의 전원공급단자(4)에 연결하고 저항(Rv)을 접지시키며, 콜렉터축에는 저항(R2)을 두어 전원공급단자(4)에 연결하고, 다이오드(D)를 두되 애노오드 측은 트랜지스터(TR)의 콜렉터에 연결하며 케소오드측은 뮤팅전압단자(1)에 접속한 것으로 이러한 회로의 동작상태를 설명하면 다음과 같다.
IC의 뮤팅전압 단자(1)에서 나오는 전압을 바로 뮤팅레벨판별단자(2)에 인가시키면서 또 다른 전압(Vcc : IC의 전원 공급단자(4)로 부터 인가됨)을 별도 추가된 회로(A)를 통하여 인가시키게 되는데, 이때 추가 된회로(A)의 전압(Vcc)은 저항(Rv)에 의해서 조정되기 때문에 뮤팅레벨판별단자(2)에 인가되는 전압을 조정할 수 있는 것이다.
이와같이 조정된 전압은 뮤팅레벨단자(2)의 특성(전압이 인가되면 출력을 차단시키고, 전압이 없으면 출력을 내보냄)에 의해서 출력을 “ON”시킬수도 있고 “OFF” 시킬수도 있게되는 것이다.
제1도의 회로에서 알 수 있듯이 트랜지스터(TR)가 “OFF” 될 경우에만 전원전압(Vcc)이 뮤팅 레벨판별단자(2)에 인가되어 출력을 차단시킬 수 있는 것이기 때문에 원하는 출력레벨을 얻기위해서는 원하는 출력레벨에서 트랜지스터(TR)이 “OFF” 상태에서 “ON”될 수 있도록 저항(Rv)로서 적정히 고정시키면 IC자체에서 고정되었던 뮤팅레벨을 자유자제로 요구하는 뮤팅레벨을 얻을 수 있게 되는 것이다.
이와 같이 트랜지스터(TR)와 다이오드(D)로서 간단히 뮤팅레벨을 조정할 수 있게 되므로써 뮤팅레벨이 높은 고가의 IC를 사용하지 않고서도 저렴한 원가로서 뮤팅레벨을 높힐 수 있으므로 경제적인 잇점이 있으며 뮤팅레벨을 변경코저 할경우에는 저항(Rv)만을 조정내지 교체하므로서 뮤팅레벨의 조정이 가능하기 때문에 제작상에 있어서나 사용상에 있어서도 실용적인 특징이 있다.

Claims (1)

  1. 공지의 뮤팅레벨회로에 있어서, 트랜지스터(TR)를 두되베이스단은 IC의 전원공급단자(4)에 저항(R1)을 연결하고, 저항(Rv)를 접지시키며, 콜렉터단은 전원공급단자(4)에 저항(R2)를 연결하며 다이오드(D)의 애노오드측을 접속하고 캐소오드측은 뮤팅전압단자(1)에 연결시킨 뮤팅전압 조정회로.
KR2019820007706U 1982-09-29 1982-09-29 뮤팅레벨(Muting Level) 조절회로 KR840001566Y1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019820007706U KR840001566Y1 (ko) 1982-09-29 1982-09-29 뮤팅레벨(Muting Level) 조절회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019820007706U KR840001566Y1 (ko) 1982-09-29 1982-09-29 뮤팅레벨(Muting Level) 조절회로

Publications (2)

Publication Number Publication Date
KR840001812U KR840001812U (ko) 1984-05-17
KR840001566Y1 true KR840001566Y1 (ko) 1984-08-20

Family

ID=72147276

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019820007706U KR840001566Y1 (ko) 1982-09-29 1982-09-29 뮤팅레벨(Muting Level) 조절회로

Country Status (1)

Country Link
KR (1) KR840001566Y1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20030075445A (ko) * 2002-03-19 2003-09-26 허균 요구르트 용기 라벨

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20030075445A (ko) * 2002-03-19 2003-09-26 허균 요구르트 용기 라벨

Also Published As

Publication number Publication date
KR840001812U (ko) 1984-05-17

Similar Documents

Publication Publication Date Title
KR840001566Y1 (ko) 뮤팅레벨(Muting Level) 조절회로
US4321524A (en) Transistorized voltage limiter
CA1124805A (en) Radio frequency amplifier with gain control
US4194166A (en) Differential amplifier with a current mirror circuit
US4481481A (en) Buffer inverter circuit with adaptive bias
US3982210A (en) Automatic gain control circuit for a crystal oscillator
US4112371A (en) Muting and tuning indicator system for an FM receiver
US4059802A (en) Input level display circuit for receivers
US4553107A (en) Current mirror circuit having stabilized output current
US4812908A (en) Automatic gain control circuit having a control loop including a current threshold circuit
US4554503A (en) Current stabilizing circuit arrangement
US4985685A (en) Detector circuit including current attenuating circuit and capacitor
US4480268A (en) Gamma correction circuit
JPH027532B2 (ko)
US4677316A (en) Logic circuit with threshold and built-in safety
US4103240A (en) Fm tuning indicator
KR800001233B1 (ko) 베이스 클립회로
US4194156A (en) FM tuner
GB1374540A (en) Automatic gain control
JPS639148Y2 (ko)
KR890005519Y1 (ko) 히스테리시스를 갖는 논리회로
KR950000978Y1 (ko) 반도체 집적회로의 잡음방지회로
US5196744A (en) Peak clipping circuit
SU1418681A1 (ru) Параметрический стабилизатор напр жени
KR890002423Y1 (ko) 윤곽 보정 레벨의 조정회로

Legal Events

Date Code Title Description
E701 Decision to grant or registration of patent right