KR830001477B1 - Electronic clock - Google Patents

Electronic clock Download PDF

Info

Publication number
KR830001477B1
KR830001477B1 KR1019800000209A KR800000209A KR830001477B1 KR 830001477 B1 KR830001477 B1 KR 830001477B1 KR 1019800000209 A KR1019800000209 A KR 1019800000209A KR 800000209 A KR800000209 A KR 800000209A KR 830001477 B1 KR830001477 B1 KR 830001477B1
Authority
KR
South Korea
Prior art keywords
counter
output
circuit
time
generated
Prior art date
Application number
KR1019800000209A
Other languages
Korean (ko)
Other versions
KR830002269A (en
Inventor
하지메 오다
마사노리 후지다
나까노부 모리다니
Original Assignee
가부시기 가이샤 세이꼬오샤,
모가미쯔도무
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 가부시기 가이샤 세이꼬오샤,, 모가미쯔도무 filed Critical 가부시기 가이샤 세이꼬오샤,
Priority to KR1019800000209A priority Critical patent/KR830001477B1/en
Publication of KR830002269A publication Critical patent/KR830002269A/en
Application granted granted Critical
Publication of KR830001477B1 publication Critical patent/KR830001477B1/en

Links

Images

Classifications

    • GPHYSICS
    • G04HOROLOGY
    • G04CELECTROMECHANICAL CLOCKS OR WATCHES
    • G04C21/00Producing acoustic time signals by electrical means
    • G04C21/16Producing acoustic time signals by electrical means producing the signals at adjustable fixed times

Landscapes

  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Electric Clocks (AREA)

Abstract

내용 없음.No content.

Description

전자시계Electronic clock

도면은 본 발명의 1 실시 예를 표시하며,The figure shows an embodiment of the present invention,

제1도는 그 전기블록 다이아그램.1 is an electric block diagram thereof.

제2도는 제1도의 일부를 구체적으로 표시한 스위치를 일부 절결측면도.FIG. 2 is a partially cutaway side view of a switch specifically showing part of FIG.

제3도는 제1도의 펄스 발생장치의 상세한 블록다이아그램이다.3 is a detailed block diagram of the pulse generator of FIG.

본 발명은, 예정된 시각에 경보를 발생하는 전자 시계에 관한 것이다.The present invention relates to an electronic clock for generating an alarm at a predetermined time.

종래, 예정일자 및 시분의 데이터를 레지스터에 세트하고, 그 예정 시각이 도래하였을 때에 경보를 발생하는 기능 및 세트한 특정시각에 매일경보를 발생하는 기능을 구비한 전자시계가 있었으나, 이들 기능은, 서로 별계통의 회로에 의하여 행하여지고 있었다. 또 시각의 세트도, 먼저 기능 모우드의 선택스위치를 조작하는 것에 의해서, 각각에 따른 데이트를 세트하는 것이었다.Conventionally, there have been electronic clocks that have a function of setting an expected date and time data in a register, generating an alarm when the scheduled time arrives, and generating an daily alarm at a set specific time. It was performed by circuits of separate systems. Moreover, the time set also set the date according to each by operating the selection switch of a function mode.

본 발명은 경보를 발생시켜야 할 예정일자, 요일, 미리 설정된 데이터와 그 예정시각의 설정을 용의하게함과 동시에, 간단한 구성으로 조작이 용이한 전자시계를 제공하는 것이다.The present invention makes it easy to set the scheduled date, day of the week, preset data and the scheduled time at which an alarm should be generated, and provides an electronic clock that is easy to operate with a simple configuration.

다음에 도면에 의거하여서, 본 발명의 1 실시예를 설명한다.Next, an embodiment of the present invention will be described with reference to the drawings.

제1도에 있어서, 수정 발진기(1)의 출력저파수는, 분주기(2)에서 소정의 복수의 주파수 신호 f1-Cp로 떨어진다. 그중 1㎐로 떨어진 신호 Cp는 초카운터(3)에 입력된다. 카운터 (3)자리 위의 출력은, 시 및 분의 카운터(4)에 공급되고, 그 자리위의 출력은, 관용되고 있는 시간 조절회로(5)를 통하여 일자 카운터(6)에 공급된다. (7)은 설정하여야 할 시 및 분의 계수 기억하는 업다운(up down)카운터이다. (8)은 일자및 요일을 계수 기억하는 업다운 카운터로서, 본 예에서는 39진(進)으로 하고 있다. 펄스 발생장치(9)는 수동조작에 따라서 펄스를 발생하는 것으로서, 그 상세한 구성은, 다음에 제2도 및 제3도에 의거하여서 설명한다. (10)은 일치회로로서, 카운터(4)와 카운터(7)의 각 출력이 일치하였을 때에 일치신호가 생긴다.In FIG. 1, the output low frequency of the crystal oscillator 1 falls to the predetermined frequency signal f 1- Cp in the frequency divider 2. Among them, the signal Cp dropped to 1 Hz is input to the super counter 3. The output on the digit of the counter 3 is supplied to the counter 4 of the hour and minute, and the output on the digit is supplied to the date counter 6 through the commonly used time adjustment circuit 5. (7) is an up-down counter for counting the hours and minutes to be set. (8) is an up-down counter which counts and stores the date and the day of the week. In this example, 39 digits are used. The pulse generator 9 generates a pulse in accordance with manual operation, the detailed configuration of which will be described next with reference to FIG. 2 and FIG. Reference numeral 10 denotes a matching circuit, where a matching signal is generated when the outputs of the counter 4 and the counter 7 match.

(11)은 일치회로 로서 카운터(6)와 카운터(8)의 각 출력을 비교하여, 일치하였을 때에, 일치신호가 생긴다. (12)는 원쇼트멀티 바이브레이터(13)은 음향 발생장치로서, 플립플롭회로(14)의 출력 Q가 논리치 "1"(이하 "1"이라 한다)로 되었을 때에, 음향을 발생한다. (15)는 입력펄스를 미소한 시간만큼 지연시키는 지연회로, (16)은 타이머로서, 입력펄스가 공급되면 일정시간 계수한 후에 출력 "1"이 발생한다. (17)은 카운터(8)의 출력이 "0 0"일때에 출력 "1"을 생기게 하는 판단회로이다. (18)은 카운터((3),(4),(6),(30)의 계시출력을 표시장치(19)로 표시하는 데에 적합한 신호로 변화시키는 데코우더드라이버이다. (20)은 카운터 (7),(8)의 시간 데이터를 표시장치(21)로 표시하는 데에 적합한 신호로 변환시키는 데코우더드라이버이다.Reference numeral 11 denotes a matching circuit, in which the outputs of the counter 6 and the counter 8 are compared, and when they match, a matching signal is generated. Reference numeral 12 denotes a one-shot multi-vibrator 13 that generates sound when the output Q of the flip-flop circuit 14 has a logic value of "1" (hereinafter referred to as "1"). Denoted at 15 is a delay circuit for delaying the input pulse by a small amount of time, and 16 is a timer. When the input pulse is supplied, an output " 1 " (17) is a judgment circuit which produces an output "1" when the output of the counter 8 is "0 0". Denoted at 18 is a decoder driver for converting the time output of the counters (3), (4), (6), and 30 into a signal suitable for displaying by the display device 19. (20) A decoder driver for converting the time data of (7) and (8) into a signal suitable for display by the display device 21.

표시장치(21)는, 시각 및 AM,PM의 각표시패턴을 형성시킨 표시부(21a)와 2자리의 일자 및 요일의 생략 영문자 SU,MO,TU,WE,TH,FR,SA를 표시할 수 있는 표시패턴을 형성시킨 표시부(21b)로서 구성되어 있다. 표시장치(19)의 표시부(19a) 및 (19b)는, 각각 표시부(21a) 및 (21b)와 동일하게 구성되어 있다.The display apparatus 21 can display the display part 21a which formed the time and each display pattern of AM and PM, and the 2-digit date and the abbreviated alphabet letters SU, MO, TU, WE, TH, FR, SA. It is comprised as the display part 21b which formed the present display pattern. The display parts 19a and 19b of the display apparatus 19 are comprised similarly to the display part 21a and 21b, respectively.

(22)-(28)은 게이트 회로, (29)는 요일의 카운터(30)를 수정하는 일반적인 시간조절 회로이다.(22)-(28) are gate circuits, and (29) are general time adjustment circuits for modifying the counter 30 of the day of the week.

(31)은 카운터(30)의 출력을 카운터(8)와 비교할 수 있는 신호로 변환시키기 위한 데코우더, (32)는 일치회로이다.Denoted at 31 is a decoder for converting the output of the counter 30 into a signal comparable with the counter 8, and 32 is a coincidence circuit.

(33)은 요일의 판단회로로서, 카운터(8)의 출력이 요일인 것을 판단하면 "1"의 출력을 발생시킨다. (34),(35)는 인버어터, (36)은 저항, (37)은 스위치이다.Numeral 33 denotes the day of the week circuit, and when it is determined that the output of the counter 8 is the day of the week, an output of "1" is generated. 34 and 35 are inverters, 36 are resistors, and 37 are switches.

제2도 및 제3도는, 펄스 발생장치의 1예를 표시한다.2 and 3 show an example of a pulse generator.

제2도에 있어서, (38)은 손잡이로서 축(39)에 고착되어 있다. 축(39)에는, 클릭(click) 홈(40),(41)을 형성하고 있음과 동시에 회전체(42)를 고착시키고 있는, 회전체(42)에는 전극(43)이 형성되어 있다. 전극(43)은 인출전극(44)을 통하여 축(39)에 도출되어 있고, 축(39)에 접하는 접편(45)및 단자 P1을 사이에 두고 전원에 접속되어 있다. (46),(47)은 접편으로서 각각의 선단부는 회전체(42)의 회전방향으로 약간 위치를 치우치도록 배설되어 있음과 동시에 전극(43)에 접리가능하게 하고 있다. 접편 (46),(7)은 각각 단자 P2.P3및 저항을 통하여 접지(earth)되어 있다.In FIG. 2, 38 is fixed to the shaft 39 as a handle. In the shaft 39, the click grooves 40 and 41 are formed, and at the same time, the electrode 43 is formed in the rotating body 42 to which the rotating body 42 is fixed. The electrode 43 is led to the shaft 39 through the lead electrode 44, and is connected to a power supply with the contact piece 45 and the terminal P 1 in contact with the shaft 39 interposed therebetween. (46) and (47) are foldable, and each tip part is arrange | positioned so that the position may shift a little in the rotation direction of the rotating body 42, and it is foldable to the electrode 43 at the same time. The contact pieces 46 and 7 are grounded through terminals P 2 .P 3 and resistors, respectively.

(48)은 스위치로서, 회전체(42)의 축방향 이동에 의하여 닫히게 되는 것이며, 그 접편(48a)은 단자 P4를 사이에 두고 전원에 접속되어 있고, 접점(48b)은 단자 P5및 저항을 통하여 접지되어 있다.48 is a switch which is closed by the axial movement of the rotating body 42. The contact piece 48a is connected to the power supply with the terminal P 4 interposed therebetween, and the contact 48b is the terminal P 5 and It is grounded through a resistor.

제3도에 있어서, (49),(50)은 스위치로서, 각각 제2도의 접편(46)및 전극(43)과 접편(47)및 전극(43)으로서 되어 있다.In FIG. 3, 49 and 50 are switches, respectively, as the contact piece 46 and the electrode 43, the contact piece 47 and the electrode 43 in FIG.

(51)은 플립플롭회로, (52),(53)은 게이트회로, (54)-(56)은 채터링(chattering) 방지회로, (57)-(59)는 저항이다.Reference numeral 51 is a flip-flop circuit, 52 and 53 are gate circuits, 54-56 are chattering prevention circuits and 57-59 are resistors.

제2도에 있어서, 손잡이(38)를 인출한 상태, 즉 클릭홈(41)이 걸린 때에는 접편(48a)이 회전체(42)의 좌측면에 의하여 좌방향으로 압압되고 스위치(48)가 닫히게 되는데 도시한 손잡이(38)를 압압한 상태 즉, 클릭홈(40)이 걸릴때는 절편(48a)에 대한 압압력이 해제되고 스위치(48)는 열리게 된다. 그 때문에 제3도의 스위치(48)는 열려지고 채터링 방지회로(56)의 입력단자 0전위가 인가되고, 그 출력단자에 같은 전압출력, 즉 논리치"0"이 발생한다. 따라서 게이트회로(54)가 열여진다. 이 상태로, 손잡이(38)를 화살표 A방향으로 회전시키면, 스위치(46)가 스위치(50)보다 조금 빠르게 개폐된다. 따라서, 폴립폴롭회로(51)의 출력 C가 "1"로 되어, 카운터 (7),(8)를 업 카운터 모우드로 하고, 스위치(50)의 스위칭 펄스는 게이트회로(53)의 출력단자 b에 생긴다. 또, 손잡이 A를 상기와 반대방향으로 회전 시키면, 플립플롭회로(51)의 출력단자 C가 "0"으로 되어 카운터(8)를 다운카운트 모우드로하고, 펄스는 출력단자 b에 생긴다. 손잡이 (38)를 1스텀 인출한 상택에서는, 스위치(48)가 닫히기 때문에, 게이트회로(5)가 닫혀지고, 게이트회로가 열려진다. 그 후의 동작은 상기한 바와 같이, 단자 C의 "1","0"에 의하여 카운터(7)가 업 혹은 다운으로 절환되고 단자 a에 펄스가 발생한다.In FIG. 2, when the handle 38 is pulled out, that is, when the click groove 41 is caught, the folding piece 48a is pushed to the left by the left side of the rotating body 42 and the switch 48 is closed. In the pressed state of the handle 38, that is, when the click groove 40 is caught, the pressing force on the section 48a is released and the switch 48 is opened. Therefore, the switch 48 of FIG. 3 is opened, the input terminal 0 potential of the chattering prevention circuit 56 is applied, and the same voltage output, ie, the logic value "0", is generated at the output terminal. Thus, the gate circuit 54 is opened. In this state, when the knob 38 is rotated in the direction of arrow A, the switch 46 is opened and closed slightly faster than the switch 50. Therefore, the output C of the polyp-drop circuit 51 becomes "1", the counters 7 and 8 are the up counter mode, and the switching pulse of the switch 50 is the output terminal b of the gate circuit 53. Occurs on When the knob A is rotated in the opposite direction to the above, the output terminal C of the flip-flop circuit 51 becomes " 0 " to make the counter 8 a down count mode, and a pulse is generated at the output terminal b. Since the switch 48 is closed at the upper end where the handle 38 is pulled out one step, the gate circuit 5 is closed and the gate circuit is opened. As described above, the counter 7 is switched up or down by "1" and "0" of the terminal C as described above, and a pulse is generated at the terminal a.

다음에, 특정 요일의 설정시각, 예를들면 화요일의 오전 10시 15분에 음향 발생장치(13)를 동작시킬 경우에 대하여 설명한다.Next, a description will be given of a case where the sound generator 13 is operated at a setting time of a specific day of week, for example, at 10:15 am on Tuesday.

수동조작에 의하여, 펄스 발생장치(9)의 단자 a에 펄스를 발생시켜, 표시장치(21a)가 10시 15분 AM이 될때까지 카운터(7)의 계수를 진행시킨다. 이 설정 동작이 완료되면 단자 b에 펄스를 발생시켜 카운터(8)의 계수를 진행시킨다. 여기에서, 카운터(8)는, 그 계수치에 따라서 각종 기능을 설정할 수 있다.By manual operation, a pulse is generated at the terminal a of the pulse generator 9, and the counter 7 is advanced until the display device 21a reaches 10:15 AM. When this setting operation is completed, a pulse is generated at terminal b to advance the counter 8 counter. Here, the counter 8 can set various functions according to the count value.

먼저, 카운터(8)의 설정 데이터가 00, 따라서 표시부(21b)의 표시가 00일 때는 매일 설정 시각에 경보를 발생한다. 카운터(8)가 01-31의 범위의 계수를 행하고, 표시부(21b)에 그 수치가 있을 때에는, 그 수치의 일자의 설정시각에 경보를 발생한다. 또한 카운터(8)가 32-38의 범위의 계수를 하였을 때에는, 요일을 지시하고, 각 수치에 대응하여 표시부(21b)에 일요일에서 토요일까지의 생략 영문자 SU,MO,TU,WE,TH, FR,SA가 표시된다.First, when the setting data of the counter 8 is 00, and therefore the display of the display portion 21b is 00, an alarm is generated at the set time every day. When the counter 8 counts in the range of 01-31, and there is a numerical value in the display portion 21b, an alarm is generated at the set time of the date of the numerical value. In addition, when the counter 8 counts in the range of 32-38, the day of the week is indicated, and the abbreviated alphabet letters SU, MO, TU, WE, TH, FR from Sunday to Saturday are displayed on the display section 21b corresponding to each value. , SA is displayed.

그러면, 본 예의 설정요일은 화요일이므로, 카운터(8)의 34펄스가 공급되었을 때에, 표시부(21b)는 TU를 표시한다. 한편 판된회로(33)는, 카운터(8)에 요일이 설정되었을 때이, "1"로 되고, 인버어터(35)의 출력단자에 "0"이 생기고, 게이트회로(24)를 닫는다.Then, since the setting day of this example is Tuesday, when the 34 pulses of the counter 8 are supplied, the display portion 21b displays the TU. On the other hand, in the circuit 33, when the day of the week is set in the counter 8, it becomes " 1 ", " 0 " is generated in the output terminal of the inverter 35, and the gate circuit 24 is closed.

이상과 같이 하여, 요일과 시각의 설정이 완료한다. 한편 현재 시각은 카운터(3),(4), 일자는 카운터(6), 요일은 카운터(30)에서 계수되고, 표시장치(19)로 표시된다.As described above, the setting of the day and time is completed. On the other hand, the current time is counted by the counters 3 and 4, the date is counted by the counter 6, and the day of the week is counted by the counter 30, and displayed by the display device 19.

그래서, 시간이 경과하여, 카운터(30)가 화요일을 계수하면, 데코우더(31)의 출력은 "34"로 되고, 카운터(8)에 설정된 "34"와 일치하기 때문에 일치회로 (32)에서 "1"이 생기고, 게이트로(23)의 입력을 그 값으 유지한다. 이 상태에서 카운터(4)가 오전 10시 15분을 계시하면, 카운터(7)의 설정시각과 일치하기 때문에 일치회로(10)에서 "1"에 생긴다. 따라서, 게이트회로(23)에 "1"에 생기고, 이것에 의하여 트리거된 원쇼트 멀티바이브레이터(12)의 출력에 펄스가 생긴다.Thus, when the time elapses and the counter 30 counts Tuesday, the output of the decoder 31 becomes "34", and the coincidence circuit 32 matches the "34" set in the counter 8. "1" is generated, and the input of the gate path 23 is kept at that value. In this state, when the counter 4 counts 10:15 AM, the counter 4 coincides with the setting time of the counter 7, so that it occurs at "1" in the coincidence circuit 10. Therefore, a pulse is generated at the output of the one-shot multivibrator 12 generated by the gate circuit 23 at " 1 ".

이것에 의하여 플립플롭 회로(14)가 트리거되고 그 출력 Q는 "1"로 반전한다. 그 때문에 음향발생장치(13)가 작동하여, 음향을 발생한다.This triggers the flip-flop circuit 14 and inverts its output Q to "1". As a result, the sound generating device 13 operates to generate sound.

여기에서 음향. 정지시키는 데에는, 스위치(37)를 닫고, 게이트(27)를 통하여 플립플롭를 회로(14)를 리세트하고, 출력 Q를 "0"으로 하여서 음향발생장치(13)를 동작하기 않게 한다. 그런데 스위치(37)를 조작하지 않으면, 상기출력 Q가 "1"로 반전하였을때, 게이트회로(28)가 열리고, 1㎐의 신호 Cp가 타이머(16)에 공급된다. 거기에서 일정시간이 계수되면, 타이머(16)의 출력이 "1"로 되기 때문에 플립플로회로(14)는 리세트되고, 이에 의하여 음향발생장치(13)가 동작하지 않게되어, 자동적으로 음향이 정지한다. 또한 카운터(7),(8)의 내용은 소거되지 않으므로, 매주 화요일의 설정 시각이 되면 음향을 발생한다.Sound here. To stop, close the switch 37, reset the flip flop circuit 14 via the gate 27, and make the output Q set to " 0 " so that the acoustic generator 13 is not operated. If the switch 37 is not operated, however, when the output Q is inverted to " 1 ", the gate circuit 28 is opened and the signal Cp of 1 kHz is supplied to the timer 16. When the predetermined time is counted there, the output of the timer 16 becomes " 1 ", so that the flip-flow circuit 14 is reset, whereby the sound generating device 13 is not operated and the sound is automatically Stop. In addition, since the contents of the counters 7 and 8 are not erased, a sound is generated when the set time of each Tuesday is reached.

다음에 일자와 시각, 예를들면, 10일 오전 10시 15분을 설정하였을 때의 동작에 대하여 설명한다. 앞에서 설명한 바와 동일하게 하여서, 오전 10시 15분을 카운터(7)에 설정하고, 카운터(8)에 "10"을 설정한다. 그리고 시간의 경과에 따라, 카운터(4),(6)의 계시출력이 세트한 시각 및 일자에 일치되면, 일치회로(10),(11)의 출력은 "1", 따라서 게이트 회로(23)의 출력을 "1"로 된다. 이에 의하여 원쇼트 멀리바이브레이터(12)가 펄스를 발생하여, 플립플롭회로(14)의 출력 Q를 "1"로 반전시킨다.Next, the operation when a date and time, for example, 10:15 am on the 10th is set will be described. In the same manner as described above, 10:15 am is set in the counter 7 and "10" is set in the counter 8. As time passes, when the time output of the counters 4 and 6 coincides with the set time and date, the outputs of the coincidence circuits 10 and 11 are " 1 " The output of "1" is set to "1". As a result, the one-shot far vibrator 12 generates a pulse to invert the output Q of the flip-flop circuit 14 to "1".

그 때문에, 음향발생장치(13)가 동작하여 음향을 발생한다. 이것을 수동으로 정지시키는 데에는, 상기한 예에서 설명한 바와같다.Therefore, the sound generating device 13 operates to generate sound. Manually stopping this is as described in the above example.

그러면, 플립플롭회로(14)의 출력 "1"은 지연회로(15)를 통하여 "1"로 유지되어 있기 때문에, 스위치(37)가 닫혀지면 게이트 회로(26)의 출력은 "1"로 되고, 게이트회로(24)의 1 입력은 "1"로 유지된다. 카운터(8)의 일자는 "0"이 아니므로, 검출회로(17)의 출력은 "0", 따라서 인버어터(34)의 출력은"1", 또 요일 이외의 데이트가 설정되어 있기 때문에 인버어터(35)의 출력은 "1"이다.Then, since the output " 1 " of the flip-flop circuit 14 is held at " 1 " through the delay circuit 15, the output of the gate circuit 26 becomes " 1 " when the switch 37 is closed. One input of the gate circuit 24 is held at " 1 ". Since the date of the counter 8 is not " 0 ", the output of the detection circuit 17 is " 0 ", so that the output of the inverter 34 is " 1 " The output of the adapter 35 is "1".

그 때문에 게이트회로(24)의 출력은 "1"로 되고, 카운터(7),(8)의 내용이 리세트 된다.Therefore, the output of the gate circuit 24 becomes "1", and the contents of the counters 7 and 8 are reset.

다음에, 매일설정시각에 음향을 발생하는 동작에 대하여 설명한다. 이때는, 카운터(8)를 "0"에 설정하고, 원하는 시각을 카운터(7)에 설정한다. 예를들면, 오전 6시 10분에 음향을 발생시키는 것이면, 그 시간을 카운터(7)에 설정한다. 카운터(8)가 "0"이므로, 판단회로(17)의 출력은 "1"로되고, 게이트회로(23)의 1입력을 "0"으로 하는 한편, 인버어터(34)를 통하여 게이트회로(24)의 1 입력을 "0"으로 한다.Next, an operation of generating sound at the daily setting time will be described. At this time, the counter 8 is set to "0" and the desired time is set to the counter 7. For example, if the sound is generated at 6:10 am, the time is set in the counter 7. Since the counter 8 is "0", the output of the determination circuit 17 becomes "1", and one input of the gate circuit 23 is set to "0", while the gate circuit (through the inverter 34) 1 input of 24) is set to "0".

그래서 카운터(4)가 오전 6시 10분을 계시하면, 일치회로(10)의 출력에 "1"이 생겨, 게이트회로(23)의 출력을 "1"로 반전시킨다.Thus, when the counter 4 clocks 6:10 am, "1" is generated at the output of the coincidence circuit 10, and the output of the gate circuit 23 is inverted to "1".

그 후는, 상기한 바와 동일한 동작을 하는 것인데, 다만 수동스위치(37)의 조작, 혹은 카운터(16)의 출력 "1"에 의하여 음향발생장치(13)의 음향이 정지되었을때, 게이트회로(25)의 출력에 "1"이 생긴다. 그러나, 게이트회로(24)가 닫히어 있기 때문에, 그 출력은 "0"을 유지하고, 카운터(7)의 내용은 리세트 되는 일이 없다. 따라서 카운터(4)가 다시 오전 6시 10분을 계시하면, 상기와 똑 같은 동작에 의하여 음향 발생장치(13)에서 음향을 발생한다.After that, the same operation as described above is performed, except that the sound of the acoustic generator 13 is stopped by the operation of the manual switch 37 or the output " 1 " The output of 25) produces "1". However, since the gate circuit 24 is closed, its output remains " 0 " and the contents of the counter 7 are not reset. Therefore, when the counter 4 again displays 6:10 am, the sound generator 13 generates sound by the same operation as described above.

본 실시예에서는 카운터(8)가 0 0 즉 표시부(21b)가 00일 때 매일 설정 시각에 반복 음향을 발생할 경우에 대하여 표시하였다.In the present embodiment, the counter 8 displays a case where the repetitive sound is generated every day at a set time when the counter 8 is 0, that is, the display 21b is 00.

그러나, 그 내용을 인식하기 쉽게 하기 위하여, 카운터(8)의 출력을 코우드 변화시켜, 예를들면 오오토아람(auto alarm)의 생략 영문자 AA를 표시부(21b)에 표시시키도록 하여도 된다.However, in order to make the contents easy to recognize, the output of the counter 8 may be changed in code so as to display, for example, the abbreviated alphabet AA of an auto alarm on the display unit 21b.

또 카운터(8)의 내용은 00에 한정되는, 것이 아니고, 소정의 값을 설정하여, 판단회로(17)의 판별내용을 거기에 적합시키는 것도 가능하다.In addition, the content of the counter 8 is not limited to 00, It is also possible to set a predetermined value and to fit the determination content of the determination circuit 17 to it.

본 실시 예에서는 일자, 요일 및 설정데이터 00의 설정시각에 대하여 설명하였으나, 여기에 한정되지 않고, 카운터(8)의 자리를 증가시켜, 그 설정 데이터에 의하여, 예를들면 회의, 약속 일등에 해당하는 생략영문자 ME, AP등을 표시하는 것도 가능하다.In the present embodiment, the date, the day of the week, and the setting time of the setting data 00 have been described. However, the present invention is not limited thereto, and the counter 8 is increased to correspond to, for example, a meeting or an appointment date. It is also possible to display the abbreviated letters ME, AP, and the like.

이상 상술한 바와같이, 본 발명은, 요일및날자, 미리 설정한 데이터의 적어도 한쪽의 소정한 예정시각을 설정함과 동시에, 그 표시를 행하도록 하였으므로, 시각뿐만 아니라 일자, 요일의 표시를 확인하면서 설정할 수가 있고 신속하고 또한 틀림없이 행할 수 있다. 또한 동일한 회로구성으로 각종의 경보가 결정될 수 있으므로 회로구성이 간단하게 된다. 또, 상기 예정내용의 설정을 수동조작에 응답하여 발생하는 펄스에 의하여 행하도록 하였으므로, 간단한 기구로 신속하게 설정동작을 행할 수 있다. 또한, 동일 모우드로 각종 경보를 설정할 수 있으므로, 조작이 간단하다.As described above, according to the present invention, at least one predetermined predetermined time of the day and date and the preset data is set and the display is performed. Therefore, the display of the date and the day of the week as well as the time is confirmed. It can be set and can be performed quickly and without fail. In addition, since various alarms can be determined by the same circuit configuration, the circuit configuration is simplified. In addition, since the setting of the predetermined content is performed by a pulse generated in response to a manual operation, the setting operation can be performed quickly by a simple mechanism. In addition, since various alarms can be set in the same mode, the operation is simple.

또, 반복음향을 발생시킬 경우에는, 그 음향이 발생된 후에도, 예정내용의 기억을 유지하고, 또 상기 반복을 필요로 하지 않을 때에는, 자동적으로 예정내용을 리세트 하도록 하였으므로, 반복동작의 경우에 예정내용을 다시 세트할 필요가 없다. 또 당해 동작을 필요로 하지 않을 때에는, 그 예정내용을 해당하는 조작을 전혀 필요로 하지 않는다.When the repetitive sound is generated, the scheduled content is retained even after the sound is generated, and when the repetitive sound is not required, the scheduled content is automatically reset. There is no need to set the schedule again. When the operation is not required, no operation corresponding to the predetermined contents is required.

따라서 한 번 예정내용을 설정하는 것만으로 되며, 수고할 필요가 없다는 효과가 있다.Therefore, it is only necessary to set the scheduled contents once, and there is no need to trouble.

Claims (1)

시각 및 달력의 소정내용을 계수하는 제1의 카운터(3,4,6,30)와, 예정시각이 세트되는 제2의 카운터(7)와, 제2의 카운터(7)의 출력과 제1의 카운터(3,4,6,30)의 시각 출력과를 비교하여 양자의 일치를 검출하는 제1의 일치회로(10)와, 예정의 일자, 요일 및 미리 설정한 데이터의 적어도 한쪽이 세트되는 제3의 카운터(8)와, 제3의 카운터(8)의 출력과 이 출력에 대응하는 제1의 카운터(3,4,6,30)의 출력과를 비교하여 양자의 일치를 검출하는 제2의 일치회로(11.32)와, 제3의 카운터(8)의 출력을 표시하는 표시장치(19)와, 제1의 일치회로(10)와 제2의 일치회로(11.32)의 협동에 의하여 음향발생을 제어하는 발음제어장치(22.23.12.14.13)와, 제3의 카운터(8)의 출력 내용을 판별하는 판단회로(17.33)와, 판단회로(17.33)의 출력과 발음 제어장치(22.23.12.14.13)의 음향 정지신호에 응답하여 제3의 카운터(8) 및 제2의 카운터(7)의 리세트 동작을 제어하는 제어회로(24)로 구성된 것을 특징으로한 전자시계Outputs of the first counters 3, 4, 6, and 30 for counting predetermined contents of the time and calendar, the second counter 7 at which the predetermined time is set, the second counter 7, and the first A first matching circuit 10 which compares the time outputs of the counters 3, 4, 6, and 30 and detects a match between them, and at least one of a predetermined date, day of the week, and preset data is set. A third counter 8 that compares the output of the third counter 8 with the outputs of the first counters 3, 4, 6, and 30 corresponding to the outputs to detect a match between the third counter 8 and the output of the third counter 8; Sound is generated by the cooperation of the second coincidence circuit 11.32, the display device 19 displaying the output of the third counter 8, and the first coincidence circuit 10 and the second coincidence circuit 11.32. 22.23.12.14.13, which controls the generation, the decision circuit 17.33 for determining the output contents of the third counter 8, the output of the decision circuit 17.33, and the pronunciation control device 22.23. 12.14.13) in response to the acoustic stop signal An electronic clock comprising a control circuit 24 for controlling the reset operation of the third counter 8 and the second counter 7
KR1019800000209A 1980-01-21 1980-01-21 Electronic clock KR830001477B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019800000209A KR830001477B1 (en) 1980-01-21 1980-01-21 Electronic clock

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019800000209A KR830001477B1 (en) 1980-01-21 1980-01-21 Electronic clock

Publications (2)

Publication Number Publication Date
KR830002269A KR830002269A (en) 1983-05-23
KR830001477B1 true KR830001477B1 (en) 1983-07-30

Family

ID=19215253

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019800000209A KR830001477B1 (en) 1980-01-21 1980-01-21 Electronic clock

Country Status (1)

Country Link
KR (1) KR830001477B1 (en)

Also Published As

Publication number Publication date
KR830002269A (en) 1983-05-23

Similar Documents

Publication Publication Date Title
US3998043A (en) Electric timepiece for displaying the operating condition thereof
EP1182523B1 (en) Electronic watch
US4030283A (en) Electrically driven time piece with means for effecting a precise setting of time
US5016231A (en) Apparatus for electronically correcting an electronic timepiece
US4255802A (en) Electronic timepiece
US4537514A (en) Multi-function analog display stopwatch
US4262345A (en) Electronic clock having an analog display and a plurality of digital functions
GB2138975A (en) Analog electronic timepiece
JPS607235B2 (en) alarm electronic clock
KR830001477B1 (en) Electronic clock
CA1072750A (en) Electronic timepiece with single push button cam operated switching
US4246602A (en) Electronic timepiece
WO1995013570A1 (en) Alarm clock
US4254490A (en) Electronic clock having synchronized analog and digital displays
JPS6133391B2 (en)
US4058969A (en) Electric timepiece for displaying the operating condition thereof
SU1755252A1 (en) Timer
US4184320A (en) Electronic stop watches
US4064687A (en) Digital display type timepiece
JPS6212870B2 (en)
JPS641680Y2 (en)
US4121414A (en) Alarm timepiece
JPS636717Y2 (en)
US4372689A (en) Electronic watch movement
EP0347250B1 (en) Electronic alarm watch