KR800001094B1 - 색도 버어스트 분리 증폭기 - Google Patents

색도 버어스트 분리 증폭기 Download PDF

Info

Publication number
KR800001094B1
KR800001094B1 KR7700182A KR770000182A KR800001094B1 KR 800001094 B1 KR800001094 B1 KR 800001094B1 KR 7700182 A KR7700182 A KR 7700182A KR 770000182 A KR770000182 A KR 770000182A KR 800001094 B1 KR800001094 B1 KR 800001094B1
Authority
KR
South Korea
Prior art keywords
gating
signal
burst
period
output
Prior art date
Application number
KR7700182A
Other languages
English (en)
Inventor
알버트 하워드 레오폴드
Original Assignee
에드워드 제이. 노톤
알씨에이 코오포레이숀
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 에드워드 제이. 노톤, 알씨에이 코오포레이숀 filed Critical 에드워드 제이. 노톤
Priority to KR7700182A priority Critical patent/KR800001094B1/ko
Application granted granted Critical
Publication of KR800001094B1 publication Critical patent/KR800001094B1/ko

Links

Images

Landscapes

  • Processing Of Color Television Signals (AREA)

Abstract

내용 없음.

Description

색도 버어스트 분리 증폭기
본 발명에 의한 양호한 실시예의 회로도.
본 발명은 전송 텔레비죤 신호의 칼라 기준 버어스트 성분과 색도 정보성분을 증폭 및 분리시키기 위해 수신기의 색도채널에 적용될 수 있는 칼라 텔레비죤 신호처리회로에 관한 것이다. 특히 본 발명은 집적회로 기술을 적용한 회로에 관한 것이다.
칼라텔레비죤 수신기에서는, 버어스트 및 색도신호를 텔레비죤신호의 나머지로부터 분리시키고 시간순차 버어스트 및 색도신호를 서로로부터 분리시키는 것이 통례이다.
색도 및 버어스트 성분을 이용하는 연속회로에서 바람직하지 못한 효과를 방지하기 위하여, 색도-버어스트 분리기는 버어스트 및 색도 출력신호를 감쇠시키는 경향이 있는 스위칭신호과도 혹은 의사 신호장해를 최소화해야 한다. 또한 직결합된 회로의 경우에, 분리기의 버어스트 및 색도 출력에서 미분 DC성분은 연속 직결합되어 사용되는 회로들의 동작점이 바람직하지 않게 영향을 받지않도록 버어스트 및 색도간격 동안 일정하게 유지되어야만 된다. 색도-버어스트 분리기내에 동조소자들을 사용하지 않는 것도 바람직하다.
단일단 내에 색도-버어스트 분리 및 증폭기능을 조합시키는 많은 회로 배열들이 알려져 있다. 예를들면, 미합중국 특허 제3,711,634호, 제3,789,141호, 제3,626,089호 및 네델란드왕국, 아인드호판의 필립스 글로아이람펜 파브리켄에 의해 제조된 TBA 560C 집적회로에서 알수 있다.
이 공지된 배열들은 이미 언급한 인자들에 관련된 단점들을 나타내거나 지나치게 복잡하다.
본 발명에 의한 장치는 제1 및 제2출력단자에서 증폭된 위상반전 신호를 만들기 위해 합성 색도신호에 응답하는 차동증폭기를 포함한다. 제1 및 제2 게이팅회로는 각각의 출력단자들에 결합되며, 각각의 게이팅회로는 게이팅 입력, 신호입력 및 출력단자를 갖고 있는 제1 및 제2전류 도전장치를 포함한다. 제1 및 제2 게이팅 회로장치의 신호 입력단자는 차동증폭기의 제1 및 제2 출력에 공통으로 제각기 결합된다. 또한 버어스트 기간과 색도신호 기간을 갖고 있는 주기적인 게이팅신호를 반복시켜 주기위한 장치가 포함되어 있다. 이 게이팅신호는 제1 장치의 출력단자에서 위상반전 분리 버어스트 성분들을 만들도록 버어스트 기간동안 각각의 게이팅 장치의 제1 전류도통 장치가 도전되게하고 제2장치가 비도전되게 하기 위하여 제1 및 제2게이팅 입력에 결합된다. 이 게이팅 신호는 또한 색도 기간동안 제2 장치의 출력단자들에서 위상반전 분리 색도성분을 만들도록 각각의 게이팅 장치의 제1 및 제2장치가 제각기 비도전 및 도전하게 한다.
도면을 참조하면, 안테나 21에 의해 수신된 칼라 텔리비죤 신호는 라인 편향회로 25에 결합되는 수평(라인)동기 펄스를 제공하도록 회로 22에 의해 처리된다. 검파된 비데오 신호는 또한 처리회로 22의 출력으로부터 억압부반송파색도 신호성분 및 칼라 버어스트성분을 포함하는 칼라 표시신호를 선택하도록 배열된 색도 대역통과 필터 27에 결합된다. 칼라 버어스트 정보는 그의 영상표시 부분을 뒤따르는 각각의 수평라인 주사기간의 비교적 짧은 칼라 동기부분동안 전송된다.
시간순차 버어스트 및 색도 신호성분은 필터 27로부터 집적된 색도신호 처리회로 20의 입력단자 1에 결합된다. 라인 편향장치 25로부터의 키잉신호는 입력단자 2를 통하여 키잉회로 29에 결합된다.
집적회로 20은 또한 본 발명에 의해 구조된 이득 제어 게이트 증폭기 60를 포함한다. 게이트 증폭기 60은 색도 및 버어스트 성분을 증폭 및 분리시키는 역할을 하며 차동증폭기부분 65 및 게이팅 단 75를 포함한다.
증폭기 부분 65는 비슷한 트랜지스터 66 및 67을 포함하는데, 전자는 단자 1 및 저항 68을 통하여 베이스 전극에 합성 색도신호를 공급받는다. 트랜지스터 66 및 67은 제어전류원 트랜지스터 71로부터 동작전류를 공급받는다. 바이어스 전류는 바이어스 전류는 바이어스 전위원(+1.2볼트)로부터 저항 73을 통해 트랜지스터 71로 공급된다. 트랜지스터 66 및 67은 동일값의 바이어스 저항 69와 70 및 제2 바이어스 전위원(+2.2볼트)을 포함하는 바이어스 회로에 의해 대칭으로 바이어스 된다. 트랜지스터 71의 도전은 트랜지스터 90과 에미터 저항 92를 포함하는 가변 이득 자동 색도 제어(ACC)증폭기에 의해 제어된다.
게이팅 단 75는 비슷한 제1쌍 및 제2쌍의 게이팅 트랜지스터들 76,77 및 86,87을 포함하고 있다. 트랜지스터들 76 및 77의 에미터 입력전극은 트랜지스터 66의 콜렉터 출력전극에 공통으로 접속되고, 트랜지스터 86 및 87의 에미터 입력전극들은 트랜지스터 67의 콜렉터 출력전극에 공통으로 접속된다. 트랜지스터들 76,86 및 77,87로부터의 위상반전(즉, 푸시-풀) 출력신호들은 제각기 출력부하저항들 78,88 및 79,89 양단에서 발생된다. 회로도에서, 저항 78 및 88은 동일하며, 저항 79 및 89도 동일하다. 저항 78 및 88 양단에 나타나는 출력신호들은 자동 주파수 및 위상제어(AFPC)검파기 32의 제1 및 제2 입력들에 직결되고 ACC 회로 35의 제1 및 제2 입력들에 직결된다. 저항 79 및 89 양단에 나타나는 출력신호는 제2색도 증폭기 44의 제1 및 제2 입력들에 직결된다. 이 예에서, 위상 반전주기 게이팅 신호들은 상보형태로 트랜지스터들 76,86 및 77,87의 상대적인 도전을 제어하도록 키잉회로 29의 제1 및 제2 출력들로부터 트랜지스터 쌍들 76,86 및 77,87의 상호 접속된 베이스전극들에 결합된다.
주기적인 합성 색도신호의 버어스트 및 색도신호 성분들은 합성 색도신호 기간의 예정된 기간동안 발생되는데, 이 기간은 라인 주사 동작주기(예, 약 63마이크로초)와 일치한다. 버어스트 신호기간은 영상 포시 색도신호기간을 뒤따르는 각각의 이러한 주기의 말단 근처에서 발생한다. 키잉회로 29에 의해 공급되는 비교적 좁은 주기 게이팅 펄스들은 라인 주사비(미국 표준에서 약 15,734Hz)로 반복되고, 버어스트 신호기간과 일치하는 약 5마이크로초의 기간을 갖고 있다. 게이팅 신호기간의 나머지 부분은 색도신호 기간을 포함한다.
증폭기 60의 정지상태에서, 트랜지스터 71에 의해 공급되는 전류는 비슷하게 바이어스된 증폭기 트랜지스터들 66 및 67 사이로 동일하게 분배된다. 트랜지스터 66 및 67은 바이어스 저항들 69 및 70의 비의 함수로서 평형된 베이스 전류 바이어스를 수신한다는 것을 주지해야 한다. 이것은 집적회로에 응용할 때 명백하다. 왜냐하면 비록 절대적인 저항값이 30%이상 변경될 수 있긴하지만 집적저항의 저항값의 비가 정확히 설정될 수 있기 때문이다. 트랜지스터들 66과 67의 콜렉터 출력들간에 나타나는 전압은 평형되어 일정하게 유지된다. 이와 마찬가지로 트랜지스터들 66과 67의 정적 콜렉전류는 게이팅트랜지스터들 76,77 및 86,87의 연속적인 상부 쌍틀내에 동일하게 분배된다.
동작할 때, 트랜지스터 66의 베이스에 인가되는 합성 색도신호는 트랜지스터들 66 및 67의 콜렉터에서 증폭되어 위상 반전형태로 재생된다. 도시된 극성의 게이팅 신호는 보상형태로 각각의 트랜지스터 쌍들 76,86 및 77,87이 도전 및 비도전되도록 키잉회로 29로부터 공급된다. 즉, 트랜지스터들 76과 86은 도전 상태로 되고 트랜지스터들 77과 87은 비도전상태로 되거나 각각의 동작주기의 버어스트기간과 일치하는 게이팅 펄스들의 비교적 좁은 부분에 응답하여 컷오프된다. 그러므로, 트랜지스터들 76 및 86은 관련된 출력 부하 저항들 78 및 88 양단에 반전 위상관계로 버어스트 출력들을 만들도록 트랜지스터들 66 및 67의 콜렉터에 나타나는 위상 반전 버어스트 신호성분을 제각기도전시킨다. 버어스트 기간동안, 트랜지스터 76 및 86의 각각의 콜렉터에 나타나는 직류전압은 저항들 78 및 88 양단의 동일한 직류전압 강하에 의해 감소된 직류 공급전압(4.8볼트)와 동일하다. 트랜지스터들 77 및 87의 콜렉터출력은 서로 같게되어 이 때에 직류공급 전압과 동일하게 된다.
각각의 동작주기의 비교적 긴 나머지 기간동안, 트랜지스터들 76 및 86은 비도전상태로 되고 트랜지스터들 77 및 87은 트랜지스터들 66 및 67의 콜렉터들에서 위상반전 관계로 나타나는 색도신호성분을 제각기 도전시키도록 각각 게이트 “온”된다. 색도 신호 성분은 관련된 출력부하 저항 79 및 89 양단에 위상반전관계도 나타난다.
색도 기간동안 트랜지스터들 79 및 89의 각각의 콜렉터들에 나타나는 직류전압은 저항 79 및 86 양단의 동일한 직류전압 강하에 의해 감소된 직류공급 전압과 동일하다. 트랜지스터들 76 및 86의 콜렉터 출력들은 서로 동일하게 되어 이때 직류공급전압과 동일하게 된다.
출력저항 78, 88 및 79, 89의 값은 증폭기 60의 이득에 관계되며, 버어스트 및 색도 출력신호의 크기사이에 예정된 상호관계를 설정하도록 선택된다.
ACC 회로 35는 기준값으로부터 버어스트성분의 크기의 이탈을 나타내는 출력제어전압을 제공한다.
ACC 전압은 이것의 전류 도통을 제어하기 위해 ACC증폭기 트랜지스터 90의 베이스에 인가된다. 그다음 트랜지스터 90은 증폭기 60으로부터 버어스트 및 색도 출력신호에 대해 바람직한 크기를 유지하도록 전류원 트랜지스터 71의 베이스 구동을 제어함으로서 증폭기 60의 전류 도전과 이득을 제어한다.
예를들어, 버어스트성분의 크기가 증가할 때, ACC 제어전압은 트랜지스터 90의 도전상태가 증가하도록 대응하여 증가하며, 트랜지스터 71 및 증폭기 60의 이득이나 도전상태의 감소를 보상해준다. 버어스트성분의 크기가 감소될 때, ACC 제어전압은 트랜지스터 90의 도전상태가 감소하도록 대응하여 감소되어, 그 다음 트랜지스터 71 및 증폭기 60의 도전상태의 증가를 보상해 준다. 트랜지스터들 66 및 67의 콜렉터 전극들에 제각기 나타나는 DC전압은 ACC 제어전압 50에 응답하여 변하지 않으며, 트랜지스터들 66 및 67의 콜렉터들 사이에 나타나는 미분 DC 전압은 ACC 제어전압이 변하여서 일정하게 유지된다.
트랜지스터들 76과 86의 각각의 콜렉터들에 나타나는 직류 전압의 절대치는 각각의 동작 주기동안 게이팅 트랜지스터 76과 86이 도전상태와 비도전상태로 되므로서 변한다는 것을 주지해야 한다. 그러나, 트랜지스터 76과 86의 콜렉터들 사이에 나타나는 차동 출력 직류전압 레벨의 크기는 각각의 동작주기동안 변하지 않고 유지된다. 차동 출력직류전압의 크기는 트랜지스터 66, 67에 의해 생성되는 전압 오프셋트의 함수이며, 저항 78과 88사이에 오정합이 있을 경우의 함수이다. 적당한 설계(예, 출력저항 78과 88의 적당한 이득과 정합)로서, 차동출력직류 전압은 약±20mv의 허용오차내에 유지된다. 버어스트 게이팅 트랜지스터 76과 86은 차동 출력직류전압의 불균형을 만드는데 기여하지 못한다.
상기와 비슷한 관찰은 색도 게이팅 트랜지스터들 77, 87과 증폭기 60의 색도출력의 관련된 출력저항들 79, 89에 대해 적용한다. 즉, 트랜지스터들 77과 87의 각각의 콜렉터들에 나타나는 직류전압의 절대치는 게이팅 트랜지스터들 77과 87이 도통 및 비도통되므로서 변하고, 트랜지스터들 77과 87의 콜렉터들 사이에 나타나는 차동출력직류전압의 크기는 각각의 동작주기동안 변하지 않고 유지된다.
트랜지스터들 77과 87의 콜렉터들 사이에 나타나는 차동 출력직류전압의 크기는 일정하고 각각의 동작 주기동안 트랜지스터들 76과 86의 콜렉터들 사이에 나타나는 것과 동일하다. 그러나, 색도 기간동안 트랜지스터들 77과 87의 각각의 콜렉터들에 나타나는 직류전압의 크기는 제각기 저항 79 및 89의 값에 관련된다는 것을 알 수 있을 것이다. 이와 마찬가지로, 버어스트기간 동간 트랜지스터들 76과 86의 각각의 콜렉터들에 나타나는 직류전압의 크기는 제각기 저항들 78과 88의 값들에 관련된다.
그러므로, 증폭기 60의(반전위상)버어스트 및 색도 신호출력은 출력신호의 직류전압성분의 변동에 대해 보상하도록 부수적인 고정 또는 조정가능 조정회로를 필요로하지 않고서 연속 회로들에 직결될 수 있다.
트랜지스터들 76, 86 및 77, 87을 도전 및 비도전 상태로 스위칭함으로서 발생될 수 있는 신호과도는 증폭기 60의 버어스트 및 색도출력과 관련된 출력부하 저항쌍들 양단에 공통 모우드 관계로 나타난다는 것도 주지해야 한다. 스위칭 과도와 같은 장애를 감쇠시키는 공통모우드 신호뿐만 아니라 증폭기 60의 각각의 출력에 나타나는 공통모우드 직류성분은 증폭기 60의 출력이 결합될 수 있는 차동증폭기의 입력 공통 모우드 거절 특성에 의해 용이하게 상쇄된다.
트랜지스터 쌍들 76, 77 및 86, 87은 관련된 트랜지스터들 66과 67과 캐스코오드 신호증폭기를 형성한다. 이 회로 배열은 낮은 콜렉터-베이스 궤환용량의 바람직한 효과를 제공하며 분리된 색도 및 버어스트 출력신호의 위상전이를 감소시켜 준다. 캐스코오드배열은 정상 칼라신호(즉 2-4MHz)의 주파수 범위내에서 우수한 응답특성을 제공한다. 또한, 게이팅 트랜지스터 76, 77, 86 및 87에 의한 출력전류 불균형 오차는 완전한 도전과 비도전 상태사이에 게이팅 트랜지스터들을 동작시키는 결과로서 최소화된다.
설명된 형의 색도버어스트 증폭기는 AFPC검파기 32와 ACC회로 35의 버어스트신호 입력의 요구사항과 제2색도증폭기 44의 이득 제어색도 신호입력 요구사항들을, 마지막으로 언급된 각각의 소자들 32, 35 및 44에 대한 부수적인 신호증폭 및 분리회로를 필요로하지 않고도, 동시에 만족시켜주는 비교적 간단하며 편리한 장치를 나타낸다.
본 발명은 특정한 회로 실시예에 대해 설명되었지만, 다른 회로 배열들이 본 발명의 배경으로부터 벗어나지 않는 범위내에서 고안될 수 있다는 것을 숙련된 기술자는 알 것이다.
예를들면, 능동회로 소자들이 설명된 출력저항들 78, 79, 88 및 89 대신에 사용될 수 있다. 또한 푸시-풀 합성색도신호들이 증폭기단 65의 트랜지스터들 66 및 67의 베이스전극들에 제각기 인가될 수 있으며, 게이팅 신호는 싱글 엔디드(single-ended)형태 게이팅단 75에 인가될 수 있다.
적당한 AFPC, 발진기 및 ACC 회로들은 본 발명자의 미합중국 특허 제3,740,456호, 제3,740,461호, 제3,740,462호 및 미합중국 특허원 제633,462호에 기술되어 있다.

Claims (1)

  1. 본문에 설명하고 도면에 도시한 바와같이, 합성신호 주기의 예정된 제1 및 제2기간동안 제각기 발생하는 칼라기준 버어스트 신호성분 및 색도정보신호성분을 포함하는 주기적인 칼라 텔레비죤 합성 색도신호의 버어스트 및 색도신호성분들을 분리 및 증폭시키기 위한 전자신호 처리장치에 있어서, 특히 적어도 하나의 입력단자와 제1 및 제2 위상반전 출력단자들을 갖고 있고 상기 출력단자들에서 증폭된 위상반전 합성신호를 만들기 위해 상기 입력단자에 인가되는 합성신호에 응답하는 차동증폭기장치(65)와; 게이팅 입력단자, 상기 증폭기 장치의 상기 제1 출력단자(66C)에 공통으로 결합되는 신호 입력단자 및 출력단자를 각각 갖고 있는 제1(76) 및 제2(77) 전류도전 장장치를 포함하제 게1이팅장치(76, 77)와; 게이팅단자, 상기 증폭장치의 상기 제2출력단자(67C)에 공통으로 결합되는 신호 입력단자, 및 출력단자를 각각 갖고 있는 제1(86) 및 제2(87) 전류 도전장치를 포함하는 제2게이팅장치(86, 87); 및 상기 합성신호의 상기 예정된 제1및 제2기간과 제각기 일치하는 제1 및 제2게이팅 기간을 포함하는 주기로 된 주기적인 게이팅 신호를 제공하고, 상기 제1장치(76, 86)의 상기 출력단자에서 위상반전 분리버어스트 성분을 만들도록 상기 제1게이팅 기간동안 상기 각각의 게이팅 장치의 상기 제1(76, 77) 및 제2(86, 87) 전류도전장치를 도전및 비도전 시키고 상기 제2장치(77, 87)와 상기 출력단자에서 위상반전 분리색도 성분을 만들도록 상기 제2게이팅 기간동안 상기 제1 및 제2전류도전 장치를 비도전 및 도전시키기 위한 제1(76,77) 및 제2(86,87) 게이팅장치를 포함하고, 제1 및 제2게이팅 기간동안 일정하게 유지되는 차동 직류출력 전압을 각각 갖는 것을 특징으로 하는 색도 버어스트 분리증폭기.
KR7700182A 1977-01-28 1977-01-28 색도 버어스트 분리 증폭기 KR800001094B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR7700182A KR800001094B1 (ko) 1977-01-28 1977-01-28 색도 버어스트 분리 증폭기

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR7700182A KR800001094B1 (ko) 1977-01-28 1977-01-28 색도 버어스트 분리 증폭기

Publications (1)

Publication Number Publication Date
KR800001094B1 true KR800001094B1 (ko) 1980-10-08

Family

ID=19203798

Family Applications (1)

Application Number Title Priority Date Filing Date
KR7700182A KR800001094B1 (ko) 1977-01-28 1977-01-28 색도 버어스트 분리 증폭기

Country Status (1)

Country Link
KR (1) KR800001094B1 (ko)

Similar Documents

Publication Publication Date Title
RU2140705C1 (ru) Каскад усилителя с регулируемым усилением, усилитель с регулируемым усилением, телевизионный приемник
US4118731A (en) Video amplifier with suppressed radio frequency radiation
US4052679A (en) Phase shifting circuit
US4044375A (en) Brightness control apparatus
US3996609A (en) Amplifier suitable for use as a color kinescope driver
JPH0432588B2 (ko)
KR830001875B1 (ko) 온도 보상 바이어스 회로
CA1078504A (en) Video amplifier including an a-c coupled voltage follower output stage
US4229759A (en) Signal detector including sample and hold circuit with reduced offset error
US4038681A (en) Chroma-burst separator and amplifier
KR800001094B1 (ko) 색도 버어스트 분리 증폭기
US4249208A (en) Gamma correction circuit for a video signal and television camera suitable therefor
US4422052A (en) Delay circuit employing active bandpass filter
US4275417A (en) Aperture correction signal processing circuit
CA1145420A (en) Amplifier apparatus having low-pass characteristic
US3947645A (en) Demultiplexer for FM stereophonic receivers
KR910001645B1 (ko) 전압 제어 발진기
US4502079A (en) Signal sampling network with reduced offset error
EP0222481B1 (en) Video output signal clamping circuit
US4337478A (en) Composite timing signal generator with predictable output level
CA1212462A (en) Switching network with suppressed switching transients
KR920000572B1 (ko) 주파수 선택성 비디오 신호 처리 장치
US4631595A (en) Feedback display driver stage
US3604843A (en) Amplifier circuits
US3712999A (en) Control-circuit for a deflection circuit of a display arrangement