KR20230159662A - 감마 전압 생성기, 디스플레이 드라이버, 표시 장치 및 감마 전압 생성 방법 - Google Patents

감마 전압 생성기, 디스플레이 드라이버, 표시 장치 및 감마 전압 생성 방법 Download PDF

Info

Publication number
KR20230159662A
KR20230159662A KR1020220057807A KR20220057807A KR20230159662A KR 20230159662 A KR20230159662 A KR 20230159662A KR 1020220057807 A KR1020220057807 A KR 1020220057807A KR 20220057807 A KR20220057807 A KR 20220057807A KR 20230159662 A KR20230159662 A KR 20230159662A
Authority
KR
South Korea
Prior art keywords
voltage
gamma
reference voltage
circuit
output
Prior art date
Application number
KR1020220057807A
Other languages
English (en)
Inventor
이상현
이대식
강근오
성시덕
한송이
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020220057807A priority Critical patent/KR20230159662A/ko
Priority to US17/979,028 priority patent/US11847951B2/en
Priority to CN202310096812.XA priority patent/CN117059022A/zh
Publication of KR20230159662A publication Critical patent/KR20230159662A/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2011Display of intermediate tones by amplitude modulation
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3607Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals for displaying colours or for displaying grey scales with a specific pixel layout, e.g. using sub-pixels
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/66Digital/analogue converters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/027Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0291Details of output amplifiers or buffers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0271Adjustment of the gradation levels within the range of the gradation scale, e.g. by redistribution or clipping
    • G09G2320/0276Adjustment of the gradation levels within the range of the gradation scale, e.g. by redistribution or clipping for the purpose of adaptation to the characteristics of a display device, i.e. gamma correction
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/06Adjustment of display parameters
    • G09G2320/0673Adjustment of display parameters for control of gamma adjustment, e.g. selecting another gamma curve
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/028Generation of voltages supplied to electrode drivers in a matrix display other than LCD

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

표시 장치 내의 감마 전압 생성기는 복수의 감마 전압들을 각각 생성하는 복수의 감마 생성 회로들을 포함한다. 적어도 하나의 감마 생성 회로는 제1 기준 전압 및 제2 기준 전압을 수신하는 입력 회로, 복수의 감마 전압들 중 적어도 하나의 감마 생성 회로에 의해 생성되는 감마 전압을 제1 기준 전압 및 제2 기준 전압 중 적어도 하나와 비교하여 제1 기준 전압 및 제2 기준 전압 중 기준 전압을 선택하는 기준 전압 선택 회로, 기준 전압 선택 회로에 의해 선택된 기준 전압에 기초하여 감마 코드에 상응하는 아날로그 전압을 생성하는 디지털-아날로그 변환 회로, 및 아날로그 전압에 기초하여 감마 전압을 출력하는 출력 회로를 포함한다. 이에 따라, 감마 전압의 리플 또는 변동이 감소되고, 표시 장치의 플리커가 감소될 수 있다.

Description

감마 전압 생성기, 디스플레이 드라이버, 표시 장치 및 감마 전압 생성 방법{GAMMA VOLTAGE GENERATOR, DISPLAY DRIVER, DISPLAY DEVICE AND METHOD OF GENERATING A GAMMA VOLTAGE}
본 발명은 표시 장치에 관한 것으로서, 더욱 상세하게는 감마 전압 생성기, 상기 감마 전압 생성기를 포함하는 디스플레이 드라이버, 상기 감마 전압 생성기를 포함하는 표시 장치, 및 상기 감마 전압 생성기의 감마 전압 생성 방법에 관한 것이다.
표시 장치의 감마 전압 생성기는 기준 전압을 수신하고, 상기 기준 전압을 이용하여 적어도 하나의 감마 전압(또는 적어도 하나의 감마 기준 전압)을 생성할 수 있다. 예를 들어, 데이터 드라이버는 상기 감마 전압 생성기로부터 상기 감마 전압을 수신하고, 상기 감마 전압에 기초하여 복수의 계조들에 각각 상응하는 복수의 계조 전압들을 생성하며, 상기 복수의 계조 전압들 중 영상 데이터에 상응하는 계조 전압들을 선택하고, 표시 패널의 화소들에 상기 데이터 전압들로서 선택된 계조 전압들을 제공할 수 있다.
다만, 상기 기준 전압이 리플을 가지거나 변동되는 경우, 상기 감마 전압도 리플을 가지거나 변동될 수 있다. 상기 감마 전압이 리플을 가지거나 변동되는 경우, 상기 데이터 전압들이 리플을 가지거나 변동될 수 있고, 이에 따라 표시 장치에서 플리커가 발생될 수 있다.
본 발명의 일 목적은 감마 전압의 리플 또는 변동을 감소시킬 수 있는 감마 전압 생성기를 제공하는 것이다.
본 발명의 다른 목적은 감마 전압의 리플 또는 변동을 감소시킬 수 있는 감마 전압 생성기를 포함하는 디스플레이 드라이버를 제공하는 것이다.
본 발명의 또 다른 목적은 감마 전압의 리플 또는 변동을 감소시킬 수 있는 감마 전압 생성기를 포함하는 표시 장치를 제공하는 것이다.
본 발명의 또 다른 목적은 감마 전압의 리플 또는 변동을 감소시킬 수 있는 감마 전압 생성 방법을 제공하는 것이다.
다만, 본 발명의 해결하고자 하는 과제는 상기 언급된 과제에 한정되는 것이 아니며, 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위에서 다양하게 확장될 수 있을 것이다.
본 발명의 일 목적을 달성하기 위하여, 본 발명의 실시예들에 따른 감마 전압 생성기는 복수의 감마 전압들을 각각 생성하는 복수의 감마 생성 회로들을 포함한다. 상기 복수의 감마 생성 회로들 중 적어도 하나의 감마 생성 회로는 제1 기준 전압 및 제2 기준 전압을 수신하는 입력 회로, 상기 복수의 감마 전압들 중 상기 적어도 하나의 감마 생성 회로에 의해 생성되는 감마 전압을 상기 제1 기준 전압 및 상기 제2 기준 전압 중 적어도 하나와 비교하여 상기 제1 기준 전압 및 상기 제2 기준 전압 중 기준 전압을 선택하는 기준 전압 선택 회로, 상기 기준 전압 선택 회로에 의해 선택된 상기 기준 전압에 기초하여 감마 코드에 상응하는 아날로그 전압을 생성하는 디지털-아날로그 변환 회로, 및 상기 아날로그 전압에 기초하여 상기 감마 전압을 출력하는 출력 회로를 포함한다.
일 실시예에서, 상기 적어도 하나의 감마 생성 회로는 상기 제1 기준 전압 및 상기 제2 기준 전압을 포함하는 2 이상의 기준 전압들을 선택적으로 수신하고, 상기 복수의 감마 생성 회로들 중 상기 적어도 하나의 감마 생성 회로를 제외한 나머지 감마 생성 회로들 각각은 고정된 기준 전압을 수신할 수 있다.
일 실시예에서, 상기 제2 기준 전압은 상기 제1 기준 전압 보다 높을 수 있다. 상기 기준 전압 선택 회로는, 상기 감마 전압이 상기 제1 기준 전압 이하인 경우, 상기 제1 기준 전압 및 상기 제2 기준 전압 중 상기 제1 기준 전압을 선택하고, 상기 감마 전압이 상기 제1 기준 전압 초과인 경우, 상기 제1 기준 전압 및 상기 제2 기준 전압 중 상기 제2 기준 전압을 선택할 수 있다.
일 실시예에서, 상기 제1 기준 전압은 밴드 갭 레퍼런스(Band Gap Reference; BGR) 회로에 의해 생성된 BGR 전압이고, 상기 제2 기준 전압은 상기 BGR 전압 보다 높고, 로직 회로에 공급되는 로직 전압일 수 있다.
일 실시예에서, 상기 입력 회로는, 입력 단자에서 상기 제1 기준 전압을 수신하고, 출력 단자에서 상기 제1 기준 전압을 출력하는 제1 입력 버퍼, 입력 단자에서 상기 제2 기준 전압을 수신하고, 출력 단자에서 상기 제2 기준 전압을 출력하는 제2 입력 버퍼, 및 기준 전압 제어 신호에 응답하여 상기 디지털-아날로그 변환 회로에 상기 제1 입력 버퍼의 상기 출력 단자 또는 상기 제2 입력 버퍼의 상기 출력 단자를 선택적으로 연결하는 기준 전압 제어 스위치를 포함할 수 있다.
일 실시예에서, 상기 디지털-아날로그 변환 회로는, 상기 하나의 기준 전압을 분배하여 복수의 아날로그 전압들을 생성하는 저항 스트링, 및 상기 감마 코드에 응답하여 상기 복수의 아날로그 전압들 중 하나를 선택하는 아날로그 전압 선택 회로를 포함할 수 있다.
일 실시예에서, 상기 출력 회로는, 상기 아날로그 전압을 수신하고, 상기 감마 전압으로서 상기 아날로그 전압을 출력하는 출력 버퍼를 포함할 수 있다.
일 실시예에서, 상기 제2 기준 전압은 상기 제1 기준 전압 보다 높을 수 있다. 상기 적어도 하나의 감마 생성 회로는, 상기 감마 전압이 상기 제1 기준 전압 이하인 경우, 상기 출력 회로의 게인을 적용하지 않고, 상기 제1 기준 전압을 이용하여 상기 감마 전압을 생성하고, 상기 감마 전압이 상기 제1 기준 전압 초과 및 상기 제2 기준 전압 이하인 경우, 상기 출력 회로의 상기 게인을 적용하지 않고, 상기 제2 기준 전압을 이용하여 상기 감마 전압을 생성하고, 상기 감마 전압이 상기 제2 기준 전압 초과인 경우, 상기 제2 기준 전압을 이용하고 상기 출력 회로의 상기 게인을 적용하여 상기 감마 전압을 생성할 수 있다.
일 실시예에서, 상기 적어도 하나의 감마 생성 회로는, 상기 출력 회로의 상기 게인이 적용되지 않는 경우, 상기 아날로그 전압과 동일한 상기 감마 전압을 출력하고, 상기 출력 회로의 상기 게인이 적용되는 경우, 상기 아날로그 전압에 상기 출력 회로의 게인이 승산되어 생성된 상기 감마 전압을 출력할 수 있다.
일 실시예에서, 상기 감마 전압 생성기는 상기 감마 전압을 상기 제2 기준 전압과 비교하여 상기 출력 회로의 게인이 선택적으로 적용되도록 상기 출력 회로를 제어하는 게인 제어 회로를 더 포함할 수 있다.
일 실시예에서, 상기 게인 제어 회로는, 상기 감마 전압이 상기 제2 기준 전압 이하인 경우, 상기 감마 전압으로서 상기 아날로그 전압을 출력하도록 상기 출력 회로를 제어하고, 상기 감마 전압이 상기 제2 기준 전압 초과인 경우, 상기 아날로그 전압에 상기 출력 회로의 상기 게인을 승산하여 상기 감마 전압을 생성하도록 상기 출력 회로를 제어할 수 있다.
일 실시예에서, 상기 출력 회로는, 상기 아날로그 전압을 수신하는 제1 입력 단자, 피드백 노드에 연결된 제2 입력 단자, 및 상기 감마 전압이 출력되는 출력 노드에 연결된 출력 단자를 포함하는 출력 버퍼, 상기 출력 노드에 연결된 제1 단자, 및 상기 피드백 노드에 연결된 제2 단자를 포함하는 제1 저항, 상기 피드백 노드에 연결된 제1 단자, 및 제2 단자를 포함하는 제2 저항, 및 상기 게인 제어 회로로부터 출력된 게인 적용 신호에 응답하여 상기 제2 저항의 상기 제2 단자를 전원 전압 라인에 선택적으로 연결하는 게인 적용 스위치를 포함할 수 있다.
일 실시예에서, 상기 입력 회로는, 입력 단자, 및 상기 디지털-아날로그 변환 회로에 연결된 출력 단자를 포함하는 입력 버퍼, 및 기준 전압 제어 신호에 응답하여 상기 입력 버퍼의 상기 입력 단자에 상기 제1 기준 전압의 라인 또는 상기 제2 기준 전압의 라인을 선택적으로 연결하는 기준 전압 선택 스위치를 포함할 수 있다.
일 실시예에서, 상기 입력 회로는 상기 제1 기준 전압 및 상기 제2 기준 전압을 포함하는 L개의 기준 전압들(L은 2 이상의 정수)을 수신하고, 상기 기준 전압 선택 회로는 상기 감마 전압을 상기 L개의 기준 전압들과 비교하여 상기 L개의 기준 전압들 중 상기 기준 전압을 선택할 수 있다.
일 실시예에서, 상기 감마 전압 생성기는 상기 출력 회로의 게인의 값을 조절하기 위한 게인 값 조절 신호, 및 상기 감마 전압을 상기 제2 기준 전압과 비교하여 상기 출력 회로의 상기 게인을 선택적으로 적용하기 위한 게인 적용 신호를 생성하는 게인 제어 회로를 더 포함할 수 있다.
일 실시예에서, 상기 출력 회로는, 상기 아날로그 전압을 수신하는 제1 입력 단자, 피드백 노드에 연결된 제2 입력 단자, 및 상기 감마 전압이 출력되는 출력 노드에 연결된 출력 단자를 포함하는 출력 버퍼, 상기 출력 노드에 연결된 제1 단자, 및 상기 피드백 노드에 연결된 제2 단자를 포함하고, 상기 게인 값 조절 신호에 응답하여 변경되는 가변 저항 값을 가지는 제1 저항, 상기 피드백 노드에 연결된 제1 단자, 및 제2 단자를 포함하는 제2 저항, 및 상기 게인 적용 신호에 응답하여 상기 제2 저항의 상기 제2 단자를 전원 전압 라인에 선택적으로 연결하는 게인 적용 스위치를 포함할 수 있다.
일 실시예에서, 상기 복수의 감마 생성 회로들은 N개의 감마 생성 회로들(N은 2 이상의 정수)이고, 상기 N개의 감마 생성 회로들 중 M개의 감마 전압들을 생성하는 M개의 감마 생성 회로들(M은 1 이상 및 N-1 이하의 정수) 각각은 2 이상의 기준 전압들을 선택적으로 수신하고, 상기 N개의 감마 생성 회로들 중 상기 M개의 감마 생성 회로들을 제외한 나머지 N-M개의 감마 생성 회로들 각각은 고정된 기준 전압을 수신할 수 있다.
본 발명의 다른 목적을 달성하기 위하여, 본 발명의 실시예들에 따른 표시 패널을 구동하는 디스플레이 드라이버는 복수의 감마 전압들을 각각 생성하는 복수의 감마 생성 회로들을 포함하는 감마 전압 생성기, 및 상기 복수의 감마 전압들에 기초하여 데이터 전압들을 생성하고, 상기 표시 패널에 상기 데이터 전압들을 제공하는 데이터 드라이버를 포함한다. 상기 복수의 감마 생성 회로들 중 적어도 하나의 감마 생성 회로는, 제1 기준 전압 및 제2 기준 전압을 수신하는 입력 회로, 상기 복수의 감마 전압들 중 상기 적어도 하나의 감마 생성 회로에 의해 생성되는 감마 전압을 상기 제1 기준 전압 및 상기 제2 기준 전압 중 적어도 하나와 비교하여 상기 제1 기준 전압 및 상기 제2 기준 전압 중 기준 전압을 선택하는 기준 전압 선택 회로, 상기 기준 전압 선택 회로에 의해 선택된 상기 기준 전압에 기초하여 감마 코드에 상응하는 아날로그 전압을 생성하는 디지털-아날로그 변환 회로, 및 상기 아날로그 전압에 기초하여 상기 감마 전압을 출력하는 출력 회로를 포함한다.
일 실시예에서, 상기 제2 기준 전압은 상기 제1 기준 전압 보다 높을 수 있다. 상기 적어도 하나의 감마 생성 회로는, 상기 감마 전압을 상기 제2 기준 전압과 비교하여 상기 출력 회로의 게인이 선택적으로 적용되도록 상기 출력 회로를 제어하는 게인 제어 회로를 더 포함할 수 있다. 상기 적어도 하나의 감마 생성 회로는, 상기 감마 전압이 상기 제1 기준 전압 이하인 경우, 상기 제1 기준 전압을 이용하여 상기 감마 전압을 생성하고, 상기 감마 전압이 상기 제1 기준 전압 초과 및 상기 제2 기준 전압 이하인 경우, 상기 제2 기준 전압을 이용하여 상기 감마 전압을 생성하고, 상기 감마 전압이 상기 제2 기준 전압 초과인 경우, 상기 제2 기준 전압을 이용하고 상기 출력 회로의 상기 게인을 적용하여 상기 감마 전압을 생성할 수 있다.
본 발명의 또 다른 목적을 달성하기 위하여, 본 발명의 실시예들에 따른 표시 장치는 복수의 화소들을 포함하는 표시 패널, 상기 복수의 화소들에 스캔 신호들을 제공하는 스캔 드라이버, 복수의 감마 전압들을 각각 생성하는 복수의 감마 생성 회로들을 포함하는 감마 전압 생성기, 상기 복수의 감마 전압들에 기초하여 데이터 전압들을 생성하고, 상기 복수의 화소들에 상기 데이터 전압들을 제공하는 데이터 드라이버, 및 상기 스캔 드라이버, 상기 감마 전압 생성기 및 상기 데이터 드라이버를 제어하는 컨트롤러를 포함한다. 상기 복수의 감마 생성 회로들 중 적어도 하나의 감마 생성 회로는, 제1 기준 전압 및 제2 기준 전압을 수신하는 입력 회로, 상기 복수의 감마 전압들 중 상기 적어도 하나의 감마 생성 회로에 의해 생성되는 감마 전압을 상기 제1 기준 전압 및 상기 제2 기준 전압 중 적어도 하나와 비교하여 상기 제1 기준 전압 및 상기 제2 기준 전압 중 기준 전압을 선택하는 기준 전압 선택 회로, 상기 기준 전압 선택 회로에 의해 선택된 상기 기준 전압에 기초하여 감마 코드에 상응하는 아날로그 전압을 생성하는 디지털-아날로그 변환 회로, 및 상기 아날로그 전압에 기초하여 상기 감마 전압을 출력하는 출력 회로를 포함한다.
일 실시예에서, 상기 제2 기준 전압은 상기 제1 기준 전압 보다 높을 수 있다. 상기 적어도 하나의 감마 생성 회로는, 상기 감마 전압을 상기 제2 기준 전압과 비교하여 상기 출력 회로의 게인이 선택적으로 적용되도록 상기 출력 회로를 제어하는 게인 제어 회로를 더 포함할 수 있다. 상기 적어도 하나의 감마 생성 회로는, 상기 감마 전압이 상기 제1 기준 전압 이하인 경우, 상기 제1 기준 전압을 이용하여 상기 감마 전압을 생성하고, 상기 감마 전압이 상기 제1 기준 전압 초과 및 상기 제2 기준 전압 이하인 경우, 상기 제2 기준 전압을 이용하여 상기 감마 전압을 생성하고, 상기 감마 전압이 상기 제2 기준 전압 초과인 경우, 상기 제2 기준 전압을 이용하고 상기 출력 회로의 상기 게인을 적용하여 상기 감마 전압을 생성할 수 있다.
본 발명의 또 다른 목적을 달성하기 위하여, 본 발명의 실시예들에 따른 감마 전압 생성 방법에서, 제1 기준 전압 및 제2 기준 전압이 수신되고, 감마 전압이 상기 제1 기준 전압 및 상기 제2 기준 전압 중 적어도 하나와 비교되고, 상기 감마 전압이 상기 제1 기준 전압 이하인 경우, 상기 제1 기준 전압을 이용하여 상기 감마 전압이 생성되고, 상기 감마 전압이 상기 제1 기준 전압 초과 및 상기 제2 기준 전압 이하인 경우, 상기 제2 기준 전압을 이용하여 상기 감마 전압이 생성되고, 상기 감마 전압이 상기 제2 기준 전압 초과인 경우, 상기 제2 기준 전압을 이용하고 출력 회로의 게인을 적용하여 상기 감마 전압이 생성된다.
본 발명의 실시예들에 따른 감마 전압 생성기, 디스플레이 드라이버, 표시 장치 및 감마 전압 생성 방법에서, 상기 감마 전압 생성기에 의해 생성되는 복수의 감마 전압들 중 적어도 하나의 감마 전압을 생성하는 적어도 하나의 감마 생성 회로가 복수의 기준 전압들을 수신하고, 상기 복수의 기준 전압들을 상기 감마 전압과 비교하여 상기 복수의 기준 전압들 중 하나를 선택하며, 선택된 기준 전압을 이용하여 상기 감마 전압을 생성할 수 있다. 이에 따라, 상기 감마 전압의 리플 또는 변동이 감소될 수 있고, 상기 감마 전압에 기초하여 생성되는 데이터 전압들의 리플 또는 변동이 감소될 수 있으며, 따라서 상기 표시 장치의 플리커가 감소될 수 있다.
다만, 본 발명의 효과는 상기 언급한 효과에 한정되는 것이 아니며, 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위에서 다양하게 확장될 수 있을 것이다.
도 1은 본 발명의 일 실시예에 따른 감마 전압 생성기를 나타내는 블록도이다.
도 2는 본 발명의 다른 실시예에 따른 감마 전압 생성기를 나타내는 블록도이다.
도 3은 본 발명의 실시예들에 따른 감마 전압 생성기에 포함된 감마 생성 회로의 감마 전압 생성 방법을 나타내는 순서도이다.
도 4는 감마 전압이 제1 기준 전압 이하인 경우에서의 도 2에 도시된 감마 생성 회로의 동작의 일 예를 설명하기 위한 도면이다.
도 5는 감마 전압이 제1 기준 전압 초과 및 제2 기준 전압 이하인 경우에서의 도 2에 도시된 감마 생성 회로의 동작의 일 예를 설명하기 위한 도면이다.
도 6은 감마 전압이 제2 기준 전압 초과인 경우에서의 도 2에 도시된 감마 생성 회로의 동작의 일 예를 설명하기 위한 도면이다.
도 7은 본 발명의 또 다른 실시예에 따른 감마 전압 생성기를 나타내는 블록도이다.
도 8은 본 발명의 또 다른 실시예에 따른 감마 전압 생성기를 나타내는 블록도이다.
도 9는 본 발명의 또 다른 실시예에 따른 감마 전압 생성기를 나타내는 블록도이다.
도 10은 본 발명의 또 다른 실시예에 따른 감마 전압 생성기를 나타내는 블록도이다.
도 11은 종래의 감마 전압 생성기에 의해 출력되는 감마 전압들의 일부 및 본 발명의 실시예들에 따른 감마 전압 생성기에 의해 출력되는 감마 전압들의 일부를 나타내는 도면이다.
도 12는 본 발명의 실시예들에 따른 표시 장치를 나타내는 블록도이다.
도 13은 본 발명의 실시예들에 따른 표시 장치를 포함하는 전자 기기를 나타내는 블록도이다.
이하, 첨부한 도면들을 참조하여, 본 발명의 바람직한 실시예를 보다 상세하게 설명하고자 한다. 도면상의 동일한 구성요소에 대해서는 동일한 참조부호를 사용하고 동일한 구성요소에 대해서 중복된 설명은 생략한다.
도 1은 본 발명의 일 실시예에 따른 감마 전압 생성기를 나타내는 블록도이다.
도 1을 참조하면, 본 발명의 실시예들에 따른 감마 전압 생성기(100a)는 복수의 감마 전압들(VGAM1, …, VGMAN-1, VGMAN)을 각각 생성하는 복수의 감마 생성 회로들(120_1, …, 120_N-1, 200a)을 포함할 수 있다.
복수의 감마 생성 회로들(120_1, …, 120_N-1, 200a) 중 적어도 하나의 감마 생성 회로(200a)는 2 이상의 기준 전압들(VREF1, VREF2)을 수신하고, 2 이상의 기준 전압들(VREF1, VREF2)을 선택적으로 이용하여 감마 전압(VGMAN)을 생성할 수 있다. 또한, 복수의 감마 생성 회로들(120_1, …, 120_N-1, 200a) 중 나머지 감마 생성 회로들(120_1, …, 120_N-1) 각각은 고정된 기준 전압(VREF)을 수신하고, 고정된 기준 전압(VREF)을 이용하여 감마 전압(VGAM1, …, VGMAN-1)을 생성할 수 있다. 일 실시예에서, 도 1에 도시된 바와 같이, 감마 전압 생성기(100a)는 제1 내지 제N 감마 전압들(VGAM1, …, VGMAN-1, VGMAN)(N은 2 이상의 정수)을 각각 생성하는 제1 내지 제N 감마 생성 회로들(120_1, …, 120_N-1, 200a)을 포함하고, 제1 내지 제N-1 감마 생성 회로들(120_1, …, 120_N-1) 각각은 고정된 기준 전압(VREF)을 이용하여 감마 전압(VGAM1, …, VGMAN-1)을 생성하고, 제1 내지 제N 감마 전압들(VGAM1, …, VGMAN-1, VGMAN) 중 (예를 들어, 가장 낮은) 제N 감마 전압(VGMAN)을 생성하는 제N 감마 생성 회로(200a)는 2 이상의 기준 전압들(VREF1, VREF2)을 선택적으로 이용하여 감마 전압(VGMAN)을 생성할 수 있다.
제1 내지 제N-1 감마 생성 회로들(120_1, …, 120_N-1) 각각은 입력 회로(140_1, …, 140_N-1), 디지털 아날로그 변환(Digital-to-Analog Conversion; DAC) 회로(160_1, …, 160_N-1) 및 출력 회로(180_1, …, 180_N-1)를 포함할 수 있다.
제1 내지 제N-1 감마 생성 회로들(120_1, …, 120_N-1) 각각의 입력 회로(140_1, …, 140_N-1)는 기준 전압(VREF)을 수신하고, DAC 회로(160_1, …, 160_N-1)에 기준 전압(VREF)을 제공할 수 있다. 실시예들에 따라, 기준 전압(VREF)은 표시 장치에 포함된 데이터 드라이버의 아날로그 회로에 공급되는 아날로그 전원 전압(AVDD)이거나, DAC 회로(160_1, …, 160_N-1)와 다른 전용 DAC 회로에 의해 생성되는 아날로그 전압일 수 있으나, 이에 한정되지 않는다. 한편, 상기 아날로그 전원 전압 또는 상기 전용 DAC 회로에 의해 생성되는 상기 아날로그 전압은 리플을 가질 수 있다. 일 실시예에서, 도 1에 도시된 바와 같이, 각 입력 회로(140_1)는 기준 전압(VREF)을 수신하고, 기준 전압(VREF)을 그대로 출력하는 입력 버퍼(142)를 포함할 수 있다. 또한, 일 실시예에서, 입력 버퍼(142)는 전원 전압으로서 (예를 들어, 전력 관리 집적 회로(Power Management Integrated Circuit; PMIC)의) 로직 회로에 공급되는 로직 전압(VL)을 수신할 수 있으나, 이에 한정되지 않는다.
제1 내지 제N-1 감마 생성 회로들(120_1, …, 120_N-1) 각각의 DAC 회로(160_1, …, 160_N-1)는 입력 회로(140_1, …, 140_N-1)로부터 수신된 기준 전압(VREF)에 기초하여 상기 표시 장치에 포함된 컨트롤러로부터 수신된 감마 코드(GCODE1, …, GCODEN-1)에 상응하는 아날로그 전압을 생성할 수 있다. 예를 들어, 제1 감마 생성 회로(120_1)의 DAC 회로(160_1)는 입력 회로(140_1)로부터 수신된 기준 전압(VREF)에 기초하여 제1 감마 코드(GCODE1)에 상응하는 아날로그 전압을 생성하고, 제N-1 감마 생성 회로(120_N-1)의 DAC 회로(160_N-1)는 입력 회로(140_N-1)로부터 수신된 기준 전압(VREF)에 기초하여 제N-1 감마 코드(GCODEN-1)에 상응하는 아날로그 전압을 생성할 수 있다. 일 실시예에서, 도 1에 도시된 바와 같이, 각 DAC 회로(160_1)는 입력 회로(140_1)로부터 수신된 기준 전압(VREF)(또는 기준 전압(VREF)과 접지 전압 사이의 전압)을 분배하여 복수의 아날로그 전압들을 생성하는 저항 스트링(162), 및 감마 코드(GCODE1)에 응답하여 상기 복수의 아날로그 전압들 중 감마 코드(GCODE1)에 상응하는 아날로그 전압을 선택하는 아날로그 전압 선택 회로(164)를 포함할 수 있다.
제1 내지 제N-1 감마 생성 회로들(120_1, …, 120_N-1) 각각의 출력 회로(180_1, …, 180_N-1)는 DAC 회로(160_1, …, 160_N-1)로부터 수신된 상기 아날로그 전압에 기초하여 감마 전압(VGAM1, …, VGMAN-1)을 출력할 수 있다. 각 출력 회로(180_1)는 DAC 회로(160_1)로부터 상기 아날로그 전압을 수신하고, 감마 전압(VGAM1)을 출력하는 출력 버퍼(182)를 포함할 수 있다. 일 실시예에서, 출력 버퍼(182)는, 전원 전압으로서, 외부 장치(예를 들어, 호스트)로부터 제공되는 입력 전압(VIN)을 수신하거나, 상기 데이터 드라이버의 상기 아날로그 회로에 공급되는 아날로그 전원 전압(AVDD)을 수신할 수 있으나, 이에 한정되지 않는다.
일 실시예에서, 각 출력 회로(180_1)는 DAC 회로(160_1)로부터 수신된 상기 아날로그 전압에 일정한 게인(예를 들어, 도 1의 예에서 5의 게인)을 승산하여 감마 전압(VGAM1)을 생성할 수 있다. 예를 들어, 각 출력 회로(180_1)는 DAC 회로(160_1)로부터 상기 아날로그 전압을 수신하는 제1 입력 단자(예를 들어, 양의 입력 단자), 피드백 전압을 수신하는 제2 입력 단자(예를 들어, 음의 입력 단자), 및 감마 전압(VGAM1)이 출력되는 출력 단자를 가지는 출력 버퍼(182), 및 감마 전압(VGAM1)을 분배하여 상기 피드백 전압을 생성하는 전압 분배기(4R, R)을 포함할 수 있다. 도 1에 도시된 바와 같이, 전압 분배기(4R, R)가 4R의 저항 값을 가지는 제1 저항, 및 R의 저항 값을 가지는 제2 저항을 포함하는 경우, 전압 분배기(4R, R)는 감마 전압(VGAM1)의 1/5에 상응하는 상기 피드백 전압을 생성할 수 있다. 이 경우, 출력 버퍼(182)는, 상기 제1 입력 단자에서의 상기 아날로그 전압과 상기 제2 입력 단자에서의 상기 피드백 전압이 서로 같아지도록, 상기 아날로그 전압을 5의 게인으로 증폭시켜 감마 전압(VGAM1)을 생성할 수 있다. 한편, 도 1에는 제1 감마 생성 회로(120_1)의 출력 회로(180_1)가 5의 게인을 가지는 예가 도시되어 있으나, 제1 내지 제N-1 감마 생성 회로들(120_1, …, 120_N-1) 각각의 출력 회로(180_1, …, 180_N-1)의 게인은 도 1의 예에 한정되지 않는다. 또한, 실시예들에 따라, 제1 내지 제N-1 감마 생성 회로들(120_1, …, 120_N-1)의 출력 회로들(180_1, …, 180_N-1)은 동일한 게인을 가지거나, 서로 다른 게인들을 가질 수 있다.
다른 실시예에서, 제1 내지 제N-1 감마 생성 회로들(120_1, …, 120_N-1) 각각의 출력 회로(180_1, …, 180_N-1)는 게인을 가지지 않고(또는 1의 게인을 가지고), 감마 전압(VGAM1, …, VGMAN-1)으로서 DAC 회로(160_1, …, 160_N-1)로부터 수신된 상기 아날로그 전압을 출력할 수 있다. 이 경우, 각 출력 회로(180_1)는 전압 분배기(4R, R) 없이 출력 버퍼(182)만을 포함할 수 있다.
일 실시예에서, 제1 내지 제N-1 감마 생성 회로들(120_1, …, 120_N-1) 각각의 출력 회로(180_1, …, 180_N-1)의 출력 단자는 출력 커패시터(OC1, …, OCN-1)에 연결될 수 있다. 출력 커패시터(OC1, …, OCN-1)는 상기 출력 단자에서 출력되는 감마 전압(VGAM1, …, VGMAN-1)을 안정화시키도록 이용될 수 있다. 일 실시예에서, 출력 커패시터(OC1, …, OCN-1)는 감마 전압 생성기(100a)의 외부 또는 감마 전압 생성기(100a)를 포함하는 전력 관리 집적 회로(Power Management Integrated Circuit; PMIC)의 외부에 위치할 수 있으나, 이에 한정되지 않는다.
한편, 도 1에는 제1 내지 제N-1 감마 생성 회로들(120_1, …, 120_N-1) 각각이 하나의 고정된 기준 전압(VREF)을 이용하여 상응하는 감마 전압(VGAM1, …, VGMAN-1)을 생성하는 예가 도시되어 있으나, 다른 실시예들에서, 제1 내지 제N-1 감마 생성 회로들(120_1, …, 120_N-1) 각각 2 이상의 고정된 기준 전압들을 이용하여 상응하는 감마 전압(VGAM1, …, VGMAN-1)을 생성할 수 있다.
제N 감마 생성 회로(200a)는 입력 회로(220a), 기준 전압 선택 회로(240a), DAC 회로(260) 및 출력 회로(280a)를 포함할 수 있다. 제1 내지 제N-1 감마 생성 회로들(120_1, …, 120_N-1) 각각과 달리, 제N 감마 생성 회로(200a)는 2 이상의 기준 전압들(VREF1, VREF2)을 수신하고, 2 이상의 기준 전압들(VREF1, VREF2) 중 하나를 선택하는 기준 전압 선택 회로(240a)를 더 포함할 수 있다.
입력 회로(220a)는 제1 기준 전압(VREF1), 및 제1 기준 전압(VREF1) 보다 높은 제2 기준 전압(VREF2)을 수신하고, 제1 기준 전압(VREF1) 및 제2 기준 전압(VREF2) 중 기준 전압 선택 회로(240a)에 의해 선택된 기준 전압을 DAC 회로(260)에 제공할 수 있다. 제1 기준 전압(VREF1) 및 제2 기준 전압(VREF2)은, 제1 내지 제N-1 감마 생성 회로들(120_1, …, 120_N-1)에 대한 기준 전압(VREF)으로 이용될 수 있는 상기 아날로그 전원 전압 또는 상기 전용 DAC 회로에 의해 생성되는 상기 아날로그 전압보다, 작은 리플을 가질 수 있다. 일 실시예에서, 제1 기준 전압(VREF1)은 밴드 갭 레퍼런스(Band Gap Reference; BGR) 회로에 의해 생성된 BGR 전압(VBGR)이고, 제2 기준 전압(VREF2)은 BGR 전압(VBGR) 보다 높고, 상기 PMIC의 로직 회로에 공급되는 로직 전압(VL)일 수 있으나, 이에 한정되지 않는다.
일 실시예에서, 입력 회로(220a)는 기준 전압 선택 회로(240a)로부터 수신된 기준 전압 제어 신호(SRVC)에 응답하여 제1 기준 전압(VREF1) 또는 제2 기준 전압(VREF2)를 선택적으로 출력할 수 있다. 예를 들어, 도 1에 도시된 바와 같이, 입력 회로(220a)는 입력 단자에서 제1 기준 전압(VREF1)을 수신하고, 출력 단자에서 제1 기준 전압(VREF1)을 출력하는 제1 입력 버퍼(IB1), 입력 단자에서 제2 기준 전압(VREF2)을 수신하고, 출력 단자에서 제2 기준 전압(VREF2)을 출력하는 제2 입력 버퍼(IB2), 및 기준 전압 제어 신호(SRVC)에 응답하여 DAC 회로(260)에 제1 입력 버퍼(IB1)의 상기 출력 단자 또는 제2 입력 버퍼(IB2)의 상기 출력 단자를 선택적으로 연결하는 기준 전압 제어 스위치(RVCSWa)를 포함할 수 있다. 일 실시예에서, 제1 입력 버퍼(IB1) 및 제2 입력 버퍼(IB2) 각각은 전원 전압으로서 상기 PMIC의 상기 로직 회로에 공급되는 로직 전압(VL)을 수신할 수 있으나, 이에 한정되지 않는다.
기준 전압 선택 회로(240a)는 감마 전압(VGMAN)을 제1 기준 전압(VREF1) 및 제2 기준 전압(VREF2) 중 적어도 하나와 비교하여 제1 기준 전압(VREF1) 및 제2 기준 전압(VREF2) 중 하나의 기준 전압을 선택할 수 있다. 일 실시예에서, 제2 기준 전압(VREF2)이 제1 기준 전압(VREF1) 보다 높은 경우, 기준 전압 선택 회로(240a)는 감마 전압(VGMAN)을 제1 기준 전압(VREF1)과 비교하여 제1 및 제2 기준 전압들(VREF1, VREF2) 중 하나를 선택할 수 있다. 기준 전압 선택 회로(240a)는 감마 전압(VGMAN)이 제1 기준 전압(VREF1) 이하인 경우 제1 기준 전압(VREF1) 및 제2 기준 전압(VREF2) 중 제1 기준 전압(VREF1)을 선택하고, 감마 전압(VGMAN)이 제1 기준 전압(VREF1) 초과인 경우 제1 기준 전압(VREF1) 및 제2 기준 전압(VREF2) 중 제2 기준 전압(VREF2)을 선택할 수 있다. 예를 들어, 감마 전압(VGMAN)이 제1 기준 전압(VREF1) 이하인 경우, 기준 전압 선택 회로(240a)는 제1 레벨을 가지는 기준 전압 제어 신호(SRVC)을 생성하고, 기준 전압 제어 스위치(RVCSWa)는 상기 제1 레벨을 가지는 기준 전압 제어 신호(SRVC)에 응답하여 DAC 회로(260)에 제1 입력 버퍼(IB1)를 연결하고, DAC 회로(260)는 제1 입력 버퍼(IB1)로부터 제1 기준 전압(VREF1)을 수신할 수 있다. 또한, 감마 전압(VGMAN)이 제1 기준 전압(VREF1) 초과인 경우, 기준 전압 선택 회로(240a)는 제2 레벨을 가지는 기준 전압 제어 신호(SRVC)을 생성하고, 기준 전압 제어 스위치(RVCSWa)는 상기 제2 레벨을 가지는 기준 전압 제어 신호(SRVC)에 응답하여 DAC 회로(260)에 제2 입력 버퍼(IB2)를 연결하고, DAC 회로(260)는 제2 입력 버퍼(IB2)로부터 제2 기준 전압(VREF2)을 수신할 수 있다.
일 실시예에서, 감마 전압(VGMAN)을 제1 기준 전압(VREF1) 및 제2 기준 전압(VREF2) 중 적어도 하나와 비교하도록, 기준 전압 선택 회로(240a)는 상기 컨트롤러로부터 감마 전압(VGMAN)에 상응하는 감마 코드(GCODEN)를 수신할 수 있다. 예를 들어, 기준 전압 선택 회로(240a)는 제1 기준 전압(VREF1)에 상응하는 코드 값을 미리 저장하고, 감마 코드(GCODEN)를 상기 저장된 코드 값과 비교함으로써 감마 전압(VGMAN)을 제1 기준 전압(VREF1)과 비교할 수 있다. 다른 실시예에서, 기준 전압 선택 회로(240a)는 상기 컨트롤러부터 감마 전압(VGMAN)과 제1 기준 전압(VREF1)의 비교 결과에 상응하는 선택 값을 수신하고, 상기 선택 값을 저장하는 레지스터를 포함할 수 있다. 이 경우, 기준 전압 선택 회로(240a)는 상기 레지스터에 저장된 상기 선택 값에 기초하여 기준 전압 제어 신호(SRVC)를 생성할 수 있다.
DAC 회로(260)는 입력 회로(220a)로부터 기준 전압 선택 회로(240a)에 의해 선택된 기준 전압을 수신하고, 상기 선택된 기준 전압에 기초하여 상기 컨트롤러로부터 수신된 감마 코드(GCODEN)에 상응하는 아날로그 전압(VA)을 생성할 수 있다. 일 실시예에서, 도 1에 도시된 바와 같이, DAC 회로(260)는 입력 회로(220a)로부터 수신된 상기 선택된 기준 전압(또는 상기 선택된 기준 전압과 접지 전압 사이의 전압)을 분배하여 복수의 아날로그 전압들(PVA)을 생성하는 저항 스트링(262), 및 감마 코드(GCODEN)에 응답하여 복수의 아날로그 전압들(PVA) 중 감마 코드(GCODEN)에 상응하는 아날로그 전압(VA)을 선택하는 아날로그 전압 선택 회로(264)를 포함할 수 있다.
출력 회로(280a)는 DAC 회로(260)로부터 수신된 아날로그 전압(VA)에 기초하여 감마 전압(VGMAN)을 출력할 수 있다. 일 실시예에서, 도 1에 도시된 바와 같이, 출력 회로(280a)는, DAC 회로(260)로부터 아날로그 전압(VA)을 수신하고, 감마 전압(VGMAN)으로서 아날로그 전압(VA)을 출력하는 출력 버퍼(OB)를 포함할 수 있다. 즉, 출력 회로(280a)는 게인을 가지지 않고(즉, 1의 게인을 가지고), 아날로그 전압(VA)을 그대로 출력할 수 있다. 일 실시예에서, 출력 버퍼(OB)는, 전원 전압으로서, 상기 외부 장치(예를 들어, 상기 호스트)로부터 제공되는 입력 전압(VIN)을 수신하거나, 상기 데이터 드라이버의 상기 아날로그 회로에 공급되는 아날로그 전원 전압(AVDD)을 수신할 수 있으나, 이에 한정되지 않는다.
일 실시예에서, 출력 회로(280a)의 출력 단자는 출력 커패시터(OCN)에 연결될 수 있다. 출력 커패시터(OCN)는 상기 출력 단자에서 출력되는 감마 전압(VGAMN)을 안정화시키도록 이용될 수 있다. 일 실시예에서, 출력 커패시터(OCN)는 감마 전압 생성기(100a)의 외부 또는 상기 PMIC의 외부에 위치할 수 있으나, 이에 한정되지 않는다.
한편, 도 1에는 제N 감마 생성 회로(200a)가 제1 기준 전압(VREF1) 및 제2 기준 전압(VREF2) 중 선택된 기준 전압을 이용하여 감마 전압(VGAMN)을 생성하는 예가 도시되어 있으나, 다른 실시예들에서, 제N 감마 생성 회로(200a)는 상기 선택된 기준 전압을 포함하는 2 이상의 기준 전압들을 이용하여 감마 전압(VGAMN)을 생성할 수 있다.
종래의 감마 전압 생성기에서는, 모든 감마 생성 회로들 각각이 고정된 기준 전압을 수신하고, 상기 기준 전압을 이용하여 감마 전압을 생성할 수 있다. 일반적으로, 상기 종래의 감마 전압 생성기는 상기 기준 전압으로서 데이터 드라이버의 아날로그 회로에 공급되는 아날로그 전원 전압 또는 전용 DAC 회로에 의해 생성되는 아날로그 전압을 이용하고, 상기 아날로그 전원 전압 또는 상기 전용 DAC 회로에 의해 생성되는 아날로그 전압은 리플 또는 변동을 가질 수 있다. 따라서, 상기 종래의 감마 전압 생성기에서는, 상기 기준 전압이 리플 또는 변동을 가지고, 상기 기준 전압에 기초하여 생성되는 감마 전압들이 리플 또는 변동을 가지며, 상기 감마 전압들에 기초하여 생성되는 데이터 전압들이 리플 또는 변동을 가지고, 따라서 상기 데이터 전압들에 기초하여 표시되는 영상에서 플리커가 발생될 수 있다. 특히, 상기 종래의 감마 전압 생성기를 포함하는 종래의 표시 장치가 상기 감마 전압들 중 가장 낮은 감마 전압에 기초하여 저계조 영상을 표시할 때, 상기 종래의 표시 장치의 상기 플리커가 심화될 수 있다.
그러나, 본 발명의 실시예들에 따른 감마 전압 생성기(100a)에서는, 적어도 하나의 감마 전압(VGMAN)(예를 들어, 가장 낮은 감마 전압(VGMAN))을 생성하는 적어도 하나의 감마 생성 회로(200a)가, 상기 종래의 감마 전압 생성기의 상기 기준 전압, 예를 들어 상기 아날로그 전원 전압 또는 상기 전용 DAC 회로에 의해 생성되는 아날로그 전압보다 작은 리플 또는 작은 변동을 가지는 제1 및 제2 기준 전압들(VREF1, VREF2)(예를 들어, BGR 전압(VBGR) 및 로직 전압(VL))을 수신할 수 있다. 이에 따라, 감마 생성 회로(200a)에 의해 생성되는 감마 전압(VGMAN)은, 상기 종래의 감마 전압 생성기에 의해 생성된 감마 전압에 비하여, 상대적으로 작은 리플 또는 상대적으로 작은 변동을 가질 수 있다. 또한, 감마 생성 회로(200a)는 감마 전압(VGMAN)을 제1 및 제2 기준 전압들(VREF1, VREF2) 중 적어도 하나와 비교하여 제1 및 제2 기준 전압들(VREF1, VREF2) 중 하나를 선택하고, 선택된 기준 전압을 이용하여 감마 전압(VGMAN)을 생성할 수 있다. 따라서, 감마 생성 회로(200a)는 (일 실시예에서, 감마 전압(VGMAN)보다 높거나 같으면서) 감마 전압(VGMAN)에 근접한 최적 기준 전압을 이용하여 감마 전압(VGMAN)을 생성할 수 있다. 이에 따라, 감마 전압(VGMAN)의 리플 또는 변동이 더욱 감소되고, 감마 전압(VGMAN)에 기초하여 생성되는 데이터 전압들의 리플 또는 변동이 감소되며, 감마 전압 생성기(100a)를 포함하는 표시 장치의 상기 저계조 영상에서의 플리커가 감소될 수 있다.
도 2는 본 발명의 다른 실시예에 따른 감마 전압 생성기를 나타내는 블록도이다.
도 2를 참조하면, 본 발명의 다른 실시예에 따른 감마 전압 생성기(100b)는 제1 내지 제N 감마 전압들(VGAM1, …, VGMAN-1, VGMAN)을 각각 생성하는 제1 내지 제N 감마 생성 회로들(120_1, …, 120_N-1, 200b)을 포함할 수 있다. 제1 내지 제N-1 감마 생성 회로들(120_1, …, 120_N-1) 각각은 하나의 기준 전압(VREF)을 이용하여 감마 전압(VGAM1, …, VGMAN-1)을 생성하고, 제1 내지 제N 감마 전압들(VGAM1, …, VGMAN-1, VGMAN) 중 (예를 들어, 가장 낮은) 제N 감마 전압(VGMAN)을 생성하는 제N 감마 생성 회로(200b)는 제1 기준 전압(VREF1) 또는 제2 기준 전압(VREF2)을 선택적으로 이용하여 제N 감마 전압(VGMAN)을 생성할 수 있다. 제N 감마 생성 회로(200b)는 입력 회로(220a), 기준 전압 선택 회로(240a), DAC 회로(260), 출력 회로(280b) 및 게인 제어 회로(290a)를 포함할 수 있다. 도 2의 감마 전압 생성기(100b)는, 제N 감마 생성 회로(200b)가 게인 제어 회로(290a)를 더 포함하고, 출력 회로(280b)의 게인이 게인 제어 회로(290a)에 의해 선택적으로 적용되는 것을 제외하고, 도 1의 감마 전압 생성기(100a)와 유사한 구성 및 유사한 동작을 가질 수 있다.
입력 회로(220a)는 제1 기준 전압(VREF1) 및 제2 기준 전압(VREF2)을 수신하고, 기준 전압 선택 회로(240a)는 제N 감마 전압(VGMAN)을 제1 및 제2 기준 전압들(VREF1, VREF2) 중 낮은 전압인 제1 기준 전압(VREF1)과 비교하여 제1 기준 전압(VREF1) 및 제2 기준 전압(VREF2) 중 하나를 선택할 수 있다. 입력 회로(220a)는 제1 기준 전압(VREF1) 및 제2 기준 전압(VREF2) 중 기준 전압 선택 회로(240a)에 의해 선택된 기준 전압을 DAC 회로(260)에 제공하고, DAC 회로(260)는 상기 선택된 기준 전압에 기초하여 감마 코드(GCODEN)에 상응하는 아날로그 전압(VA)을 생성할 수 있다.
출력 회로(280b)는 DAC 회로(260)로부터 수신된 아날로그 전압(VA)에 기초하여 감마 전압(VGMAN)을 출력할 수 있다. 출력 회로(280b)는, 게인 제어 회로(290a)에 의해 제어되어, 출력 회로(280b)의 게인의 적용 없이 제N 감마 전압(VGMAN)으로서 아날로그 전압(VA)을 출력하거나, 아날로그 전압(VA)에 출력 회로(280b)의 게인을 적용하여 제N 감마 전압(VGMAN)을 생성할 수 있다. 여기서, 출력 회로(280b)의 게인은 출력 회로(280b)의 입력 전압인 아날로그 전압(VA)에 대한 출력 회로(280b)의 출력 전압인 감마 전압(VGMAN)의 비를 의미할 수 있다. 또한, 출력 회로(280b)의 게인이 적용되지 않는다는 것은 출력 회로(280b)가 아날로그 전압(VA)과 실질적으로 동일한 감마 전압(VGMAN)을 출력하는 것을 의미하고, 1의 게인이 적용되는 것과 동일한 의미를 가질 수 있다. 또한, 출력 회로(280b)의 게인이 적용되는 것은 출력 회로(280b)가 입력된 아날로그 전압(VA)에 (1이 아닌) 출력 회로(280b)의 게인을 승산하여 감마 전압(VGMAN)을 생성하는 것을 의미할 수 있다. 예를 들어, 출력 회로(280b)의 게인이 1보다 큰 경우, 출력 회로(280b)의 출력 전압인 감마 전압(VGMAN)이 출력 회로(280b)의 입력 전압인 아날로그 전압(VA)보다 높을 수 있다.
일 실시예에서, 도 2에 도시된 바와 같이, 출력 회로(280b)는 아날로그 전압(VA)을 수신하는 제1 입력 단자(예를 들어, 양의 입력 단자), 피드백 노드(NF)에 연결된 제2 입력 단자(예를 들어, 음의 입력 단자), 및 제N 감마 전압(VGMAN)이 출력되는 출력 노드(NO)에 연결된 출력 단자를 포함하는 출력 버퍼(OB), 출력 노드(NO)에 연결된 제1 단자, 및 피드백 노드(NF)에 연결된 제2 단자를 포함하는 제1 저항(R1), 피드백 노드(NF)에 연결된 제1 단자, 및 제2 단자를 포함하는 제2 저항(R2), 및 게인 제어 회로(290a)로부터 출력된 게인 적용 신호(SGA)에 응답하여 제2 저항(R2)의 상기 제2 단자를 전원 전압 라인(예를 들어, 저 전원 전압 라인 또는 접지 전압 라인)에 선택적으로 연결하는 게인 적용 스위치(GASW)를 포함할 수 있다. 게인 적용 스위치(GASW)가 턴-오프된 경우, 즉 제2 저항(R2)의 상기 제2 단자가 상기 전원 전압 라인으로부터 분리된 경우, 출력 버퍼(OB)는 상기 제2 입력 단자에서 피드백 전압(VF)으로서 제N 감마 전압(VGMAN)을 수신하고, 제N 감마 전압(VGMAN)으로서 아날로그 전압(VA)을 출력할 수 있다. 이와 달리, 게인 적용 스위치(GASW)가 턴-온된 경우, 즉 제2 저항(R2)의 상기 제2 단자가 상기 전원 전압 라인에 연결된 경우, 제1 저항(R1) 및 제2 저항(R2)을 포함하는 전압 분배기는 제N 감마 전압(VGMAN)을 분배하여 피드백 전압(VF)을 생성할 수 있다. 예를 들어, 제1 저항(R1) 및 제2 저항(R2)이 동일한 저항 값을 가지는 경우, 상기 전압 분배기는 제N 감마 전압(VGMAN)의 1/2에 상응하는 피드백 전압(VF)을 생성할 수 있다. 이 경우, 출력 버퍼(OB)는 상기 제2 입력 단자에서 제N 감마 전압(VGMAN)의 1/2에 상응하는 피드백 전압(VF)을 수신하고, 상기 제1 입력 단자에서의 아날로그 전압(VA)과 상기 제2 입력 단자에서의 피드백 전압(VF)이 서로 같아지도록, 아날로그 전압(VA)에 2의 게인을 승산하여 제N 감마 전압(VGMAN)을 생성할 수 있다.
게인 제어 회로(290a)는 제N 감마 전압(VGMAN)을 제1 및 제2 기준 전압들(VREF1, VREF2) 중 높은 전압인 제2 기준 전압(VREF2)과 비교할 수 있다. 일 실시예에서, 제N 감마 전압(VGMAN)을 제2 기준 전압(VREF2)과 비교하도록, 게인 제어 회로(290a)는 제N 감마 전압(VGMAN)에 상응하는 감마 코드(GCODEN)를 수신할 수 있다. 예를 들어, 게인 제어 회로(290a)는 제2 기준 전압(VREF2)에 상응하는 코드 값을 미리 저장하고, 감마 코드(GCODEN)를 상기 저장된 코드 값과 비교함으로써 감마 전압(VGMAN)을 제2 기준 전압(VREF2)과 비교할 수 있다. 다른 실시예에서, 게인 제어 회로(290a)는 컨트롤러부터 제N 감마 전압(VGMAN)과 제2 기준 전압(VREF2)의 비교 결과에 상응하는 선택 값을 수신하고, 상기 선택 값을 저장하는 레지스터를 포함할 수 있다. 이 경우, 게인 제어 회로(290a)는 상기 레지스터에 저장된 상기 선택 값에 기초하여 게인 적용 신호(SGA)를 생성할 수 있다.
또한, 게인 제어 회로(290a)는 제N 감마 전압(VGMAN)과 제2 기준 전압(VREF2)의 비교 결과에 따라 출력 회로(280b)의 게인이 선택적으로 적용되도록 출력 회로(280b)를 제어할 수 있다. 일 실시예에서, 게인 제어 회로(290a)는 제N 감마 전압(VGMAN)이 제2 기준 전압(VREF2) 이하인 경우, 출력 회로(280b)의 게인의 적용 없이 제N 감마 전압(VGMAN)으로서 아날로그 전압(VA)을 출력하도록 출력 회로(280b)를 제어하고, 제N 감마 전압(VGMAN)이 제2 기준 전압(VREF2) 초과인 경우, 아날로그 전압(VA)에 출력 회로(280b)의 게인을 승산하여 제N 감마 전압(VGMAN)을 생성하도록 출력 회로(280b)를 제어할 수 있다. 예를 들어, 제N 감마 전압(VGMAN)이 제2 기준 전압(VREF2) 이하인 경우, 게인 제어 회로(290a)는 제1 레벨을 가지는 게인 적용 신호(SGA)을 생성하고, 게인 적용 스위치(GASW)는 상기 제1 레벨을 가지는 게인 적용 신호(SGA)에 응답하여 제2 저항(R2)의 상기 제2 단자를 상기 전원 전압 라인으로부터 분리시키고, 출력 버퍼(OB)는 출력 회로(280b)의 게인의 적용 없이 제N 감마 전압(VGMAN)으로서 아날로그 전압(VA)을 출력할 수 있다. 또한, 제N 감마 전압(VGMAN)이 제2 기준 전압(VREF2) 초과인 경우, 게인 제어 회로(290a)는 제2 레벨을 가지는 게인 적용 신호(SGA)을 생성하고, 게인 적용 스위치(GASW)는 상기 제2 레벨을 가지는 게인 적용 신호(SGA)에 응답하여 제2 저항(R2)의 상기 제2 단자를 상기 전원 전압 라인에 연결시키고, 출력 버퍼(OB)는 아날로그 전압(VA)을 출력 회로(280b)의 게인으로 증폭시켜 제N 감마 전압(VGMAN)을 생성할 수 있다.
이에 따라, 본 발명의 다른 실시예에 따른 감마 전압 생성기(100b)에서, 제N 감마 생성 회로(200b)는, 제N 감마 전압(VGMAN)이 제1 기준 전압(VREF1) 이하인 경우, 출력 회로(280b)의 게인을 적용하지 않고, 제1 기준 전압(VREF1)을 이용하여 제N 감마 전압(VGMAN)을 생성할 수 있다. 또한, 제N 감마 전압(VGMAN)이 제1 기준 전압(VREF1) 초과 및 제2 기준 전압(VREF2) 이하인 경우, 제N 감마 생성 회로(200b)는 출력 회로(280b)의 게인을 적용하지 않고, 제2 기준 전압(VREF2)을 이용하여 제N 감마 전압(VGMAN)을 생성할 수 있다. 또한, 제N 감마 전압(VGMAN)이 제2 기준 전압(VREF2) 초과인 경우, 제N 감마 생성 회로(200b)는 출력 회로(280b)의 게인을 적용하고, 제2 기준 전압(VREF2)을 이용하여 제N 감마 전압(VGMAN)을 생성할 수 있다. 이와 같이, 제N 감마 생성 회로(200b)는 출력 회로(280b)의 게인을 선택적으로 적용하고, 제1 및 제2 기준 전압들(VREF1, VREF2) 중 최적 기준 전압을 이용하여 제N 감마 전압(VGMAN)을 생성할 수 있다. 이에 따라, 제N 감마 전압(VGMAN)의 리플 또는 변동이 감소될 수 있고, 데이터 전압들의 리플 또는 변동이 감소될 수 있으며, 따라서 감마 전압 생성기(100b)를 포함하는 표시 장치의 플리커가 감소될 수 있다.
도 3은 본 발명의 실시예들에 따른 감마 전압 생성기에 포함된 감마 생성 회로의 감마 전압 생성 방법을 나타내는 순서도이고, 도 4는 감마 전압이 제1 기준 전압 이하인 경우에서의 도 2에 도시된 감마 생성 회로의 동작의 일 예를 설명하기 위한 도면이고, 도 5는 감마 전압이 제1 기준 전압 초과 및 제2 기준 전압 이하인 경우에서의 도 2에 도시된 감마 생성 회로의 동작의 일 예를 설명하기 위한 도면이고, 도 6은 감마 전압이 제2 기준 전압 초과인 경우에서의 도 2에 도시된 감마 생성 회로의 동작의 일 예를 설명하기 위한 도면이다.
도 2 및 도 3을 참조하면, 감마 생성 회로(200b)는 제1 기준 전압(VREF1) 및 제2 기준 전압(VREF2)을 수신할 수 있다(S310). 일 실시예에서, 제1 기준 전압(VREF1) 및 제2 기준 전압(VREF2)은 작은 리플 또는 작은 변동을 가지는 정전압들일 수 있다.
감마 생성 회로(200b)는 감마 전압(VGMAN)을 제1 기준 전압(VREF1) 및 제2 기준 전압(VREF2) 중 적어도 하나와 비교할 수 있다(S320). 예를 들어, 기준 전압 선택 회로(240a)는 감마 전압(VGMAN)을 제1 기준 전압(VREF1) 및 제2 기준 전압(VREF2) 중 낮은 전압인 제1 기준 전압(VREF1)과 비교하고, 게인 제어 회로(290a)는 감마 전압(VGMAN)을 제1 기준 전압(VREF1) 및 제2 기준 전압(VREF2) 중 높은 전압인 제2 기준 전압(VREF2)과 비교할 수 있다.
감마 전압(VGMAN)이 제1 기준 전압(VREF1) 이하인 경우(S330: YES), 감마 생성 회로(200b)는 출력 회로(280b)의 게인의 적용 없이 제1 기준 전압(VREF1)을 이용하여 감마 전압(VGMAN)을 생성할 수 있다(S340). 예를 들어, 도 4에 도시된 바와 같이, 기준 전압 선택 회로(240a)는 제1 기준 전압(VREF1)을 선택하기 위한 기준 전압 제어 신호(SRVC)를 생성하고, 기준 전압 제어 스위치(RVCSWa)는 기준 전압 제어 신호(SRVC)에 응답하여 DAC 회로(260)에 제1 입력 버퍼(IB1)를 연결하고, 입력 회로(220a)는 DAC 회로(260)에 제1 입력 버퍼(IB1)로부터 출력된 제1 기준 전압(VREF1)을 제공할 수 있다. DAC 회로(260)는 제1 기준 전압(VREF1)에 기초하여 감마 코드(GCODEN)에 상응하는 아날로그 전압(VA)을 생성할 수 있다. 게인 제어 회로(290a)는 게인 적용 스위치(GASW)를 턴-오프시키기 위한 게인 적용 신호(SGA)를 생성하고, 게인 적용 스위치(GASW)는 게인 적용 신호(SGA)에 응답하여 제2 저항(R2)을 전원 전압 라인으로부터 분리시키고, 출력 버퍼(OB)는 피드백 전압(VF)으로서 감마 전압(VGMAN)을 수신하고, 출력 회로(280b)는 출력 회로(280b)의 게인의 적용 없이 감마 전압(VGMAN)으로서 아날로그 전압(VA)을 출력할 수 있다.
또한, 감마 전압(VGMAN)이 제1 기준 전압(VREF1) 초과 및 제2 기준 전압(VREF2) 이하인 경우(S330: NO & S350: YES), 감마 생성 회로(200b)는 출력 회로(280b)의 게인의 적용 없이 제2 기준 전압(VREF2)을 이용하여 감마 전압(VGMAN)을 생성할 수 있다(S360). 예를 들어, 도 5에 도시된 바와 같이, 기준 전압 선택 회로(240a)는 제2 기준 전압(VREF2)을 선택하기 위한 기준 전압 제어 신호(SRVC)를 생성하고, 기준 전압 제어 스위치(RVCSWa)는 기준 전압 제어 신호(SRVC)에 응답하여 DAC 회로(260)에 제2 입력 버퍼(IB2)를 연결하고, 입력 회로(220a)는 DAC 회로(260)에 제2 입력 버퍼(IB2)로부터 출력된 제2 기준 전압(VREF2)을 제공할 수 있다. DAC 회로(260)는 제2 기준 전압(VREF2)에 기초하여 감마 코드(GCODEN)에 상응하는 아날로그 전압(VA)을 생성할 수 있다. 게인 제어 회로(290a)는 게인 적용 스위치(GASW)를 턴-오프시키기 위한 게인 적용 신호(SGA)를 생성하고, 게인 적용 스위치(GASW)는 게인 적용 신호(SGA)에 응답하여 제2 저항(R2)을 전원 전압 라인으로부터 분리시키고, 출력 버퍼(OB)는 피드백 전압(VF)으로서 감마 전압(VGMAN)을 수신하고, 출력 회로(280b)는 출력 회로(280b)의 게인의 적용 없이 감마 전압(VGMAN)으로서 아날로그 전압(VA)을 출력할 수 있다.
또한, 감마 전압(VGMAN)이 제2 기준 전압(VREF2) 초과인 경우(S330: NO & S350: NO), 감마 생성 회로(200b)는 출력 회로(280b)의 게인을 적용 하고, 제2 기준 전압(VREF2)을 이용하여 감마 전압(VGMAN)을 생성할 수 있다(S370). 예를 들어, 도 6에 도시된 바와 같이, 기준 전압 선택 회로(240a)는 제2 기준 전압(VREF2)을 선택하기 위한 기준 전압 제어 신호(SRVC)를 생성하고, 기준 전압 제어 스위치(RVCSWa)는 기준 전압 제어 신호(SRVC)에 응답하여 DAC 회로(260)에 제2 입력 버퍼(IB2)를 연결하고, 입력 회로(220a)는 DAC 회로(260)에 제2 입력 버퍼(IB2)로부터 출력된 제2 기준 전압(VREF2)을 제공할 수 있다. DAC 회로(260)는 제2 기준 전압(VREF2)에 기초하여 감마 코드(GCODEN)에 상응하는 아날로그 전압(VA)(예를 들어, 원하는 감마 전압(VGMAN)의 "R2/(R1+R2)"에 상응하는 아날로그 전압(VA))을 생성할 수 있다. 게인 제어 회로(290a)는 게인 적용 스위치(GASW)를 턴-온시키기 위한 게인 적용 신호(SGA)를 생성하고, 게인 적용 스위치(GASW)는 게인 적용 신호(SGA)에 응답하여 제2 저항(R2)을 전원 전압 라인에 연결시키고, 출력 버퍼(OB)는 감마 전압(VGMAN)의 "R2/(R1+R2)"에 상응하는 피드백 전압(VF)을 수신하고, 출력 회로(280b)는 아날로그 전압(VA)에 출력 회로(280b)의 게인, 즉 "(R1+R2)/R2"의 게인을 승산하여 감마 전압(VGMAN)을 생성할 수 있다.
상술한 바와 같이, 본 발명의 실시예들에 따른 감마 생성 회로(200b)의 감마 전압 생성 방법에서, 출력 회로(280b)의 게인이 선택적으로 적용되고, 제1 및 제2 기준 전압들(VREF1, VREF2) 중 최적 기준 전압을 이용하여 제N 감마 전압(VGMAN)이 생성될 수 있다. 이에 따라, 감마 전압(VGMAN)의 리플 또는 변동이 감소될 수 있고, 데이터 전압들의 리플 또는 변동이 감소될 수 있으며, 따라서 표시 장치의 플리커가 감소될 수 있다.
도 7은 본 발명의 또 다른 실시예에 따른 감마 전압 생성기를 나타내는 블록도이다.
도 7을 참조하면, 본 발명의 또 다른 실시예에 따른 감마 전압 생성기(100c)는 복수의 감마 전압들(VGAM1, …, VGMAN-1, VGMAN)을 각각 생성하는 복수의 감마 생성 회로들(120_1, …, 120_N-1, 200c)을 포함할 수 있다. 복수의 감마 생성 회로들(120_1, …, 120_N-1, 200c) 중 적어도 하나의 감마 생성 회로(200c)는 입력 회로(220b), 기준 전압 선택 회로(240a), DAC 회로(260) 및 출력 회로(280)를 포함할 수 있다. 일 실시예에서, 감마 생성 회로(200c)는 게인 제어 회로(290)를 더 포함할 수 있다. 도 7의 감마 전압 생성기(100c)는, 감마 생성 회로(200c)의 입력 회로(220b)가 하나의 입력 버퍼(IB)를 포함하는 것을 제외하고, 도 1의 감마 전압 생성기(100a) 또는 도 2의 감마 전압 생성기(100b)와 유사한 구성 및 유사한 동작을 가질 수 있다.
입력 회로(220b)는 제1 기준 전압(VREF1) 및 제2 기준 전압(VREF2)을 수신하고, 기준 전압 선택 회로(240a)의 기준 전압 제어 신호(SRVC)에 응답하여 DAC 회로(260)에 제1 기준 전압(VREF1) 또는 제2 기준 전압(VREF2)을 선택적으로 제공할 수 있다. 일 실시예에서, 도 7에 도시된 바와 같이, 입력 회로(220b)는 입력 단자, 및 DAC 회로(260)에 연결된 출력 단자를 포함하는 입력 버퍼(IB), 및 기준 전압 제어 신호(SRVC)에 응답하여 입력 버퍼(IB)의 상기 입력 단자에 제1 기준 전압(VREF1)의 라인 또는 제2 기준 전압(VREF2)의 라인을 선택적으로 연결하는 기준 전압 선택 스위치(RVCSWb)를 포함할 수 있다. 예를 들어, 감마 전압(VGMAN)이 제1 기준 전압(VREF1) 이하인 경우, 기준 전압 선택 회로(240a)는 제1 레벨을 가지는 기준 전압 제어 신호(SRVC)을 생성하고, 기준 전압 제어 스위치(RVCSWb)는 상기 제1 레벨을 가지는 기준 전압 제어 신호(SRVC)에 응답하여 입력 버퍼(IB)의 상기 입력 단자에 제1 기준 전압(VREF1)의 라인을 연결하고, 입력 버퍼(IB)는 DAC 회로(260)에 제1 기준 전압(VREF1)을 제공할 수 있다. 또한, 감마 전압(VGMAN)이 제1 기준 전압(VREF1) 초과인 경우, 기준 전압 선택 회로(240a)는 제2 레벨을 가지는 기준 전압 제어 신호(SRVC)을 생성하고, 기준 전압 제어 스위치(RVCSWa)는 상기 제2 레벨을 가지는 기준 전압 제어 신호(SRVC)에 응답하여 입력 버퍼(IB)의 상기 입력 단자에 제2 기준 전압(VREF2)의 라인을 연결하고, 입력 버퍼(IB)는 DAC 회로(260)에 제2 기준 전압(VREF2)을 제공할 수 있다. 이에 따라, 감마 생성 회로(200c)는 제1 및 제2 기준 전압들(VREF1, VREF2) 중 최적 기준 전압을 이용하여 감마 전압(VGMAN)을 생성할 수 있다.
도 8은 본 발명의 또 다른 실시예에 따른 감마 전압 생성기를 나타내는 블록도이다.
도 8을 참조하면, 본 발명의 또 다른 실시예에 따른 감마 전압 생성기(100d)는 복수의 감마 전압들(VGAM1, …, VGMAN-1, VGMAN)을 각각 생성하는 복수의 감마 생성 회로들(120_1, …, 120_N-1, 200d)을 포함할 수 있다. 복수의 감마 생성 회로들(120_1, …, 120_N-1, 200d) 중 적어도 하나의 감마 생성 회로(200d)는 입력 회로(220c), 기준 전압 선택 회로(240b), DAC 회로(260) 및 출력 회로(280)를 포함할 수 있다. 일 실시예에서, 감마 생성 회로(200d)는 게인 제어 회로(290)를 더 포함할 수 있다. 도 8의 감마 전압 생성기(100d)는, 감마 생성 회로(200d)가 L개의 기준 전압들(VREF1, VREF2, …, VREFL)(L은 2 이상의 정수)을 수신하고, L개의 기준 전압들(VREF1, VREF2, …, VREFL)을 선택적으로 이용하여 감마 전압(VGMAN)을 생성하는 것을 제외하고, 도 1의 감마 전압 생성기(100a), 도 2의 감마 전압 생성기(100b) 또는 도 7의 감마 전압 생성기(100c)와 유사한 구성 및 유사한 동작을 가질 수 있다.
입력 회로(220c)는 제1 내지 제L 기준 전압들(VREF1, VREF2, …, VREFL)을 수신하고, 기준 전압 선택 회로(240b)의 기준 전압 제어 신호(SRVC')에 응답하여 DAC 회로(260)에 제1 내지 제L 기준 전압들(VREF1, VREF2, …, VREFL) 중 선택된 기준 전압을 제공할 수 있다. 일 실시예에서, 도 8에 도시된 바와 같이, 입력 회로(220c)는 제1 내지 제L 기준 전압들(VREF1, VREF2, …, VREFL)을 각각 수신하는 제1 내지 제L 입력 버퍼들(IB1, IB2, …, IBL), 및 기준 전압 제어 신호(SRVC')에 응답하여 DAC 회로(260)에 제1 내지 제L 입력 버퍼들(IB1, IB2, …, IBL) 중 선택된 입력 버퍼를 연결하는 기준 전압 선택 스위치(RVCSWc)를 포함할 수 있다. 다른 실시예에서, 입력 회로(220c)는 하나의 입력 버퍼, 및 기준 전압 제어 신호(SRVC')에 응답하여 상기 하나의 입력 버퍼의 입력 단자에 제1 내지 제L 기준 전압들(VREF1, VREF2, …, VREFL)의 라인들 중 선택된 라인을 연결하는 기준 전압 선택 스위치를 포함할 수 있다.
기준 전압 선택 회로(240b)는 감마 전압(VGMAN)을 제1 내지 제L 기준 전압들(VREF1, VREF2, …, VREFL)과 비교하여 제1 내지 제L 기준 전압들(VREF1, VREF2, …, VREFL) 중 하나를 선택할 수 있다. 일 실시예에서, 기준 전압 선택 회로(240b)는 제1 내지 제L 기준 전압들(VREF1, VREF2, …, VREFL) 중 감마 전압(VGMAN)보다 높거나 같으면서 감마 전압(VGMAN)에 가장 근접한 기준 전압을 선택할 수 있다. 이에 따라, 감마 생성 회로(200d)는 제1 내지 제L 기준 전압들(VREF1, VREF2, …, VREFL) 중 최적 기준 전압을 이용하여 감마 전압(VGMAN)을 생성할 수 있다.
도 9는 본 발명의 또 다른 실시예에 따른 감마 전압 생성기를 나타내는 블록도이다.
도 9를 참조하면, 본 발명의 또 다른 실시예에 따른 감마 전압 생성기(100e)는 복수의 감마 전압들(VGAM1, …, VGMAN-1, VGMAN)을 각각 생성하는 복수의 감마 생성 회로들(120_1, …, 120_N-1, 200e)을 포함할 수 있다. 복수의 감마 생성 회로들(120_1, …, 120_N-1, 200e) 중 적어도 하나의 감마 생성 회로(200e)는 입력 회로(220), 기준 전압 선택 회로(240), DAC 회로(260), 출력 회로(280c) 및 게인 제어 회로(290b)를 포함할 수 있다. 도 9의 감마 전압 생성기(100e)는, 출력 회로(280c)의 게인의 값이 조절되고, 출력 회로(280c)의 게인이 선택적으로 적용되는 것을 제외하고, 도 1의 감마 전압 생성기(100a), 도 2의 감마 전압 생성기(100b), 도 7의 감마 전압 생성기(100c) 또는 도 8의 감마 전압 생성기(100d)와 유사한 구성 및 유사한 동작을 가질 수 있다.
게인 제어 회로(290b)는 출력 회로(280c)의 게인의 값을 조절하기 위한 게인 값 조절 신호(GVAS), 및 감마 전압(VGMAN)을 제2 기준 전압(VREF2)과 비교하여 출력 회로(280c)의 게인을 선택적으로 적용하기 위한 게인 적용 신호(SGA)를 생성할 수 있다. 출력 회로(280c)의 게인의 값이 게인 값 조절 신호(GVAS)에 응답하여 조절되고, 출력 회로(280c)의 게인이 게인 적용 신호(SGA)에 응답하여 선택적으로 적용될 수 있다.
일 실시예에서, 도 9에 도시된 바와 같이, 출력 회로(280c)는 아날로그 전압(VA)을 수신하는 제1 입력 단자, 피드백 노드(NF)에 연결된 제2 입력 단자, 및 감마 전압(VGMAN)이 출력되는 출력 노드(NO)에 연결된 출력 단자를 포함하는 출력 버퍼(OB), 출력 노드(NO)에 연결된 제1 단자 및 피드백 노드(NF)에 연결된 제2 단자를 포함하고, 게인 값 조절 신호(GVAS)에 응답하여 변경되는 가변 저항 값을 가지는 제1 저항(VR1), 피드백 노드(NF)에 연결된 제1 단자, 및 제2 단자를 포함하는 제2 저항(R2), 및 게인 적용 신호(SGA)에 응답하여 제2 저항(R2)의 상기 제2 단자를 전원 전압 라인에 선택적으로 연결하는 게인 적용 스위치(GASW)를 포함할 수 있다. 출력 회로(280c)는 "(VR1+R2)/R2"의 게인을 가지고, 게인 값 조절 신호(GVAS)에 응답하여 제1 저항(VR1)의 저항 값이 변경되면, 출력 회로(280c)의 상기 게인이 변경될 수 있다. 한편, 도 9에는 제1 저항(VR1)이 가변 저항 값을 가지는 예가 도시되어 있으나, 다른 실시예들에서, 제2 저항(R2)이 가변 저항 값을 가지거나, 제1 저항(VR1) 및 제2 저항(R2)의 모두가 가변 저항 값을 가질 수 있다.
도 10은 본 발명의 또 다른 실시예에 따른 감마 전압 생성기를 나타내는 블록도이고, 도 11은 종래의 감마 전압 생성기에 의해 출력되는 감마 전압들의 일부 및 본 발명의 실시예들에 따른 감마 전압 생성기에 의해 출력되는 감마 전압들의 일부를 나타내는 도면이다.
도 10을 참조하면, 본 발명의 또 다른 실시예에 따른 감마 전압 생성기(100f)는 제1 내지 제N 감마 전압들(VGAM1, …, VGMAN-M, VGMAN-M+1, …, VGMAN)을 각각 생성하는 제1 내지 제N 감마 생성 회로들(120_1, …, 120_N-M, 200_N-M+1, …, 200_N)을 포함할 수 있다. 제1 내지 제N 감마 전압들(VGAM1, …, VGMAN-M, VGMAN-M+1, …, VGMAN) 중 가장 낮은 감마 전압(VGMAN)을 생성하는 하나의 감마 생성 회로가 2 이상의 기준 전압들을 수신하는 도 1, 도 2, 도 7, 도 8 및 도 9의 감마 전압 생성기들(100a, 100b, 100c, 100d, 100e)와 달리, 도 10의 감마 전압 생성기(100f)에서는, 제1 내지 제N 감마 전압들(VGAM1, …, VGMAN-M, VGMAN-M+1, …, VGMAN) 중 가장 낮은 M개의 감마 전압들(VGMAN-M+1, …, VGMAN)(M은 1 이상 및 N-1 이하의 정수)을 생성하는 M개의 감마 생성 회로들(200_N-M+1, …, 200_N) 각각이 2 이상의 기준 전압들(VREF1_N-M+1, VREF2_N-M+1, …, VREF1_N, VREF2_N)을 수신할 수 있다.
제1 내지 제N-M 감마 생성 회로들(120_1, …, 120_N-M) 각각은 하나의 기준 전압(VREF)을 이용하여 감마 전압(VGAM1, …, VGMAN-M)을 생성할 수 있다. 이와 달리, 제N-M+1 내지 제N 감마 생성 회로들(200_N-M+1, …, 200_N) 각각은 2 이상의 기준 전압들(VREF1_N-M+1, VREF2_N-M+1, …, VREF1_N, VREF2_N)을 수신하고, 2 이상의 기준 전압들(VREF1_N-M+1, VREF2_N-M+1, …, VREF1_N, VREF2_N)을 선택적으로 이용하여 감마 전압(VGMAN-M+1, …, VGMAN)을 생성할 수 있다. 예를 들어, 제N-M+1 내지 제N 감마 생성 회로들(200_N-M+1, …, 200_N) 각각은 입력 회로(220), 기준 전압 선택 회로(240), DAC 회로(260) 및 출력 회로(280)를 포함할 수 있다. 일 실시예에서, 제N-M+1 내지 제N 감마 생성 회로들(200_N-M+1, …, 200_N) 각각은 게인 제어 회로(290)를 더 포함할 수 있다.
도 11의 제1 그래프(410)에 도시된 바와 같이, 종래의 감마 전압 생성기에 의해 생성되는 제N-1 및 제N 감마 전압들(CGMAN-1, CGMAN)은 리플 또는 변동을 가질 수 있다. 이에 따라, 상기 종래의 감마 전압 생성기를 포함하는 표시 장치에서는, (특히, 저계조 영상이 표시될 때) 플리커가 발생될 수 있다. 그러나, 본 발명의 실시예들에 따른 감마 전압 생성기(100f)에 의해 생성되는 제N-1 및 제N 감마 전압들(GMAN-1, GMAN)은 작은 리플 또는 작은 변동을 가질 수 있다. 이에 따라, 감마 전압 생성기(100f)를 포함하는 표시 장치의 플리커가 감소될 수 있다.
도 12는 본 발명의 실시예들에 따른 표시 장치를 나타내는 블록도이다.
도 12를 참조하면, 본 발명의 실시예들에 따른 표시 장치(500)는 복수의 화소들(PX)을 포함하는 표시 패널(510), 및 표시 패널(510)을 구동하는 디스플레이 드라이버(560)를 포함할 수 있다. 일 실시예에서, 표시 장치(500)는 복수의 화소들(PX)에 스캔 신호들(SS)을 제공하는 스캔 드라이버(520)를 더 포함하고, 디스플레이 드라이버(560)는 복수의 감마 전압들(VGMA)을 생성하는 감마 전압 생성기(530), 복수의 감마 전압들(VGMA)에 기초하여 복수의 화소들(PX)에 데이터 전압들(DV)을 제공하는 데이터 드라이버(540), 및 표시 장치(500)의 동작을 제어하는 컨트롤러(550)를 포함할 수 있다.
표시 패널(510)은 복수의 데이터 라인들, 복수의 스캔 라인들, 및 상기 복수의 데이터 라인들과 상기 복수의 스캔 라인들에 연결된 복수의 화소들(PX)을 포함할 수 있다. 일 실시예에서, 각 화소(PX)는 발광 소자를 포함하고, 표시 패널(510)은 발광 표시 패널일 수 있다. 예를 들어, 상기 발광 소자는 유기 발광 다이오드(Organic Light Emitting Diode; OLED)이고, 표시 패널(510)은 OLED 표시 패널일 수 있다. 다른 예들에서, 상기 발광 소자는 나노 발광 다이오드(Nano light Emitting Diode; NED), 퀀텀 닷(Quantum Dot; QD) 발광 다이오드, 마이크로 발광 다이오드, 무기 발광 다이오드, 또는 다른 임의의 적합한 발광 소자일 수 있다. 다른 실시예에서, 각 화소(PX)는 스위칭 트랜지스터, 및 상기 스위칭 트랜지스터에 연결된 액정 커패시터를 포함할 수 있고, 표시 패널(510)은 액정 표시(Liquid Crystal Display; LCD) 패널일 수 있다. 다만, 표시 패널(110)은 상기 발광 표시 패널 및 상기 LCD 패널에 한정되지 않고, 임의의 적합한 표시 패널일 수 있다.
스캔 드라이버(520)는 컨트롤러(550)로부터 수신된 스캔 제어 신호(SCTRL)에 기초하여 스캔 신호들(SS)을 생성하고, 상기 복수의 스캔 라인들을 통하여 복수의 화소들(PX)에 스캔 신호들(SS)을 제공할 수 있다. 일 실시예에서, 스캔 제어 신호(SCTRL)는 스캔 시작 신호 및 스캔 클록 신호를 포함할 수 있으나, 이에 한정되지 않는다. 일 실시예에서, 스캔 드라이버(520)는 표시 패널(510)의 주변부에 집적 또는 형성될 수 있다. 다른 실시예에서, 스캔 드라이버(520)는 하나 이상의 집적 회로(Integrated Circuit; IC)들로 구현될 수 있다.
감마 전압 생성기(530)는 컨트롤러(550)로부터 수신된 감마 코드들(GCODE)에 상응하는 복수의 감마 전압들(VGMA)을 각각 생성하는 복수의 감마 생성 회로들을 포함할 수 있다. 실시예들에 따라, 감마 전압 생성기(530)는 도 1의 감마 전압 생성기(100a), 도 2의 감마 전압 생성기(100b), 도 7의 감마 전압 생성기(100c), 도 8의 감마 전압 생성기(100d), 도 9의 감마 전압 생성기(100e), 도 10의 감마 전압 생성기(100f), 또는 이와 유사한 감마 전압 생성기일 수 있다. 상기 복수의 감마 생성 회로들 중 적어도 하나의 감마 생성 회로는 복수의 기준 전압들을 수신하고, 상기 복수의 기준 전압들 중 최적 기준 전압을 이용하여 감마 전압(VGMA)을 생성할 수 있다. 이에 따라, 감마 전압(VGMA)의 리플 또는 변동이 감소될 수 있고, 감마 전압(VGMA)에 기초하여 생성되는 데이터 전압들(DV)의 리플 또는 변동이 감소될 수 있으며, 따라서 표시 장치(500)의 플리커가 감소될 수 있다. 일 실시예에서, 디스플레이 드라이버(560)는 단일한 집적 회로(예를 들어, 타이밍 컨트롤러 임베디드 데이터 드라이버(Timing controller Embedded Data driver; TED))로 구현되고, 감마 전압 생성기(530)는 디스플레이 드라이버(560)의 단일한 집적 회로 내에 구현될 수 있다. 다른 실시예에서, 감마 전압 생성기(530)는 표시 장치(500)에 필요한 전압들을 생성하는 PMIC 내에 구현될 수 있다. 또 다른 실시예에서, 감마 전압 생성기(530)는 PMIC와 다른 집적 회로로 구현될 수 있다.
데이터 드라이버(540)는 컨트롤러(550)로부터 출력 영상 데이터(ODAT) 및 데이터 제어 신호(DCTRL)를 수신하고, 감마 전압 생성기(530)로부터 복수의 감마 전압들(VGMA)을 수신하며, 복수의 감마 전압들(VGMA)에 기초하여 복수의 계조들(예를 들어, 0-계조 내지 255-계조의 256 계조들)에 각각 상응하는 계조 전압들을 생성하고, 데이터 제어 신호(DCTRL)에 응답하여 상기 복수의 데이터 라인들을 통하여 복수의 화소들(PX)에 데이터 전압들(DV)로서 출력 영상 데이터(ODAT)에 상응하는 상기 계조 전압들을 제공할 수 있다. 일 실시예에서, 데이터 제어 신호(DCTRL)는 출력 데이터 인에이블 신호, 수평 개시 신호 및 로드 신호를 포함할 수 있으나, 이에 한정되지 않는다. 일 실시예에서, 데이터 드라이버(540)는 감마 전압 생성기(530) 및 컨트롤러(550)과 함께 단일한 집적 회로로 구현될 수 있고, 이러한 집적 회로는 타이밍 컨트롤러 임베디드 데이터 드라이버(Timing controller Embedded Data driver; TED)로 불릴 수 있다. 다른 실시예에서, 데이터 드라이버(540) 및 컨트롤러(550)는 각각 별개의 집적 회로들로 구현될 수 있다.
컨트롤러(예를 들어, 타이밍 컨트롤러(Timing Controller; TCON))(150)는 외부의 호스트 프로세서(예를 들어, 어플리케이션 프로세서(Application Processor; AP), 그래픽 처리 유닛(Graphics Processing Unit; GPU) 또는 그래픽 카드)로부터 입력 영상 데이터(IDAT) 및 제어 신호(CTRL)를 제공받을 수 있다. 일 실시예에서, 영상 데이터(IDAT)는 적색 영상 데이터, 녹색 영상 데이터 및 청색 영상 데이터를 포함하는 RGB 영상 데이터일 수 있다. 또한, 일 실시예에서, 제어 신호(CTRL)는 수직 동기 신호, 수평 동기 신호, 입력 데이터 인에이블 신호, 마스터 클록 신호 등을 포함할 수 있으나, 이에 한정되지 않는다. 컨트롤러(550)는 입력 영상 데이터(IDAT) 및 제어 신호(CTRL)에 기초하여 출력 영상 데이터(ODAT), 데이터 제어 신호(DCTRL) 및 스캔 제어 신호(SCTRL)를 생성할 수 있다. 컨트롤러(550)는 데이터 드라이버(540)에 출력 영상 데이터(ODAT) 및 데이터 제어 신호(DCTRL)를 제공하여 데이터 드라이버(540)의 동작을 제어하고, 스캔 드라이버(520)에 스캔 제어 신호(SCTRL)를 제공하여 스캔 드라이버(520)의 동작을 제어할 수 있다.
도 13은 본 발명의 실시예들에 따른 표시 장치를 포함하는 전자 기기를 나타내는 블록도이다.
도 13을 참조하면, 전자 기기(1100)는 프로세서(1110), 메모리 장치(1120), 저장 장치(1130), 입출력 장치(1140), 파워 서플라이(1150) 및 표시 장치(1160)를 포함할 수 있다. 전자 기기(1100)는 비디오 카드, 사운드 카드, 메모리 카드, USB 장치 등과 통신하거나, 또는 다른 시스템들과 통신할 수 있는 여러 포트(port)들을 더 포함할 수 있다.
프로세서(1110)는 특정 계산들 또는 태스크(task)들을 수행할 수 있다. 실시예에 따라, 프로세서(1110)는 마이크로프로세서(microprocessor), 중앙 처리 장치(CPU) 등일 수 있다. 프로세서(1110)는 어드레스 버스(address bus), 제어 버스(control bus) 및 데이터 버스(data bus) 등을 통하여 다른 구성 요소들에 연결될 수 있다. 실시예에 따라서, 프로세서(1110)는 주변 구성요소 상호연결(Peripheral Component Interconnect; PCI) 버스와 같은 확장 버스에도 연결될 수 있다.
메모리 장치(1120)는 전자 기기(1100)의 동작에 필요한 데이터들을 저장할 수 있다. 예를 들어, 메모리 장치(1120)는 EPROM(Erasable Programmable Read-Only Memory), EEPROM(Electrically Erasable Programmable Read-Only Memory), 플래시 메모리(Flash Memory), PRAM(Phase Change Random Access Memory), RRAM(Resistance Random Access Memory), NFGM(Nano Floating Gate Memory), PoRAM(Polymer Random Access Memory), MRAM(Magnetic Random Access Memory), FRAM(Ferroelectric Random Access Memory) 등과 같은 비휘발성 메모리 장치 및/또는 DRAM(Dynamic Random Access Memory), SRAM(Static Random Access Memory), 모바일 DRAM 등과 같은 휘발성 메모리 장치를 포함할 수 있다.
저장 장치(1130)는 솔리드 스테이트 드라이브(Solid State Drive; SSD), 하드 디스크 드라이브(Hard Disk Drive; HDD), 씨디롬(CD-ROM) 등을 포함할 수 있다. 입출력 장치(1140)는 키보드, 키패드, 터치패드, 터치스크린, 마우스 등과 같은 입력 수단, 및 스피커, 프린터 등과 같은 출력 수단을 포함할 수 있다. 파워 서플라이(1150)는 전자 기기(1100)의 동작에 필요한 파워를 공급할 수 있다. 표시 장치(1160)는 상기 버스들 또는 다른 통신 링크를 통해서 다른 구성 요소들에 연결될 수 있다.
표시 장치(1160)에서, 적어도 하나의 감마 생성 회로는 복수의 기준 전압들을 수신하고, 상기 복수의 기준 전압들 중 최적 기준 전압을 이용하여 감마 전압을 생성할 수 있다. 이에 따라, 상기 감마 전압의 리플 또는 변동이 감소될 수 있고, 상기 감마 전압에 기초하여 생성되는 데이터 전압들의 리플 또는 변동이 감소될 수 있으며, 따라서 표시 장치(1160)의 플리커가 감소될 수 있다.
실시예에 따라, 전자 기기(1100)는 휴대폰(Mobile Phone), 스마트 폰(Smart Phone), 태블릿 컴퓨터(Tablet Computer), VR(Virtual Reality) 기기, 디지털 TV(Digital Television), 3D TV, 개인용 컴퓨터(Personal Computer; PC), 가정용 전자기기, 노트북 컴퓨터(Laptop Computer), 개인 정보 단말기(personal digital assistant; PDA), 휴대형 멀티미디어 플레이어(portable multimedia player; PMP), 디지털 카메라(Digital Camera), 음악 재생기(Music Player), 휴대용 게임 콘솔(portable game console), 내비게이션(Navigation) 등과 같은 표시 장치(1160)를 포함하는 임의의 전자 기기일 수 있다.
본 발명은 임의의 표시 장치 및 이를 포함하는 전자 기기에 적용될 수 있다. 예를 들어, 본 발명은 휴대폰, 스마트 폰, 태블릿 컴퓨터, VR 기기, 디지털 TV, 3D TV, PC, 가정용 전자기기, 노트북 컴퓨터, PDA, PMP, 디지털 카메라, 음악 재생기, 휴대용 게임 콘솔, 내비게이션 등에 적용될 수 있다.
이상에서는 본 발명의 실시예들을 참조하여 설명하였지만, 해당 기술 분야의 숙련된 당업자는 하기의 특허 청구의 범위에 기재된 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다.
100a, 100b, 100c, 100d, 100e, 100f, 530: 감마 전압 생성기
200a, 200b, 200c, 200d, 200e, 200f: 감마 생성 회로
220a, 220b, 220c, 220: 입력 회로
240a, 240b, 240: 기준 전압 선택 회로
260: 디지털 아날로그 변환 회로
280a, 280b, 280c, 280: 출력 회로
290a, 290b, 290: 게인 제어 회로
500: 표시 장치
510: 표시 패널
520: 스캔 드라이버
540: 데이터 드라이버
550: 컨트롤러
560: 디스플레이 드라이버

Claims (22)

  1. 복수의 감마 전압들을 각각 생성하는 복수의 감마 생성 회로들을 포함하고,
    상기 복수의 감마 생성 회로들 중 적어도 하나의 감마 생성 회로는,
    제1 기준 전압 및 제2 기준 전압을 수신하는 입력 회로;
    상기 복수의 감마 전압들 중 상기 적어도 하나의 감마 생성 회로에 의해 생성되는 감마 전압을 상기 제1 기준 전압 및 상기 제2 기준 전압 중 적어도 하나와 비교하여 상기 제1 기준 전압 및 상기 제2 기준 전압 중 기준 전압을 선택하는 기준 전압 선택 회로;
    상기 기준 전압 선택 회로에 의해 선택된 상기 기준 전압에 기초하여 감마 코드에 상응하는 아날로그 전압을 생성하는 디지털-아날로그 변환 회로; 및
    상기 아날로그 전압에 기초하여 상기 감마 전압을 출력하는 출력 회로를 포함하는 것을 특징으로 하는 감마 전압 생성기.
  2. 제1 항에 있어서, 상기 적어도 하나의 감마 생성 회로는 상기 제1 기준 전압 및 상기 제2 기준 전압을 포함하는 2 이상의 기준 전압들을 선택적으로 수신하고,
    상기 복수의 감마 생성 회로들 중 상기 적어도 하나의 감마 생성 회로를 제외한 나머지 감마 생성 회로들 각각은 고정된 기준 전압을 수신하는 것을 특징으로 하는 감마 전압 생성기.
  3. 제1 항에 있어서, 상기 제2 기준 전압은 상기 제1 기준 전압 보다 높고,
    상기 기준 전압 선택 회로는,
    상기 감마 전압이 상기 제1 기준 전압 이하인 경우, 상기 제1 기준 전압 및 상기 제2 기준 전압 중 상기 제1 기준 전압을 선택하고,
    상기 감마 전압이 상기 제1 기준 전압 초과인 경우, 상기 제1 기준 전압 및 상기 제2 기준 전압 중 상기 제2 기준 전압을 선택하는 것을 특징으로 하는 감마 전압 생성기.
  4. 제1 항에 있어서, 상기 제1 기준 전압은 밴드 갭 레퍼런스(Band Gap Reference; BGR) 회로에 의해 생성된 BGR 전압이고,
    상기 제2 기준 전압은 상기 BGR 전압 보다 높고, 로직 회로에 공급되는 로직 전압인 것을 특징으로 하는 감마 전압 생성기.
  5. 제1 항에 있어서, 상기 입력 회로는,
    입력 단자에서 상기 제1 기준 전압을 수신하고, 출력 단자에서 상기 제1 기준 전압을 출력하는 제1 입력 버퍼;
    입력 단자에서 상기 제2 기준 전압을 수신하고, 출력 단자에서 상기 제2 기준 전압을 출력하는 제2 입력 버퍼; 및
    기준 전압 제어 신호에 응답하여 상기 디지털-아날로그 변환 회로에 상기 제1 입력 버퍼의 상기 출력 단자 또는 상기 제2 입력 버퍼의 상기 출력 단자를 선택적으로 연결하는 기준 전압 제어 스위치를 포함하는 것을 특징으로 하는 감마 전압 생성기.
  6. 제1 항에 있어서, 상기 디지털-아날로그 변환 회로는,
    상기 하나의 기준 전압을 분배하여 복수의 아날로그 전압들을 생성하는 저항 스트링; 및
    상기 감마 코드에 응답하여 상기 복수의 아날로그 전압들 중 하나를 선택하는 아날로그 전압 선택 회로를 포함하는 것을 특징으로 하는 감마 전압 생성기.
  7. 제1 항에 있어서, 상기 출력 회로는,
    상기 아날로그 전압을 수신하고, 상기 감마 전압으로서 상기 아날로그 전압을 출력하는 출력 버퍼를 포함하는 것을 특징으로 하는 감마 전압 생성기.
  8. 제1 항에 있어서, 상기 제2 기준 전압은 상기 제1 기준 전압 보다 높고,
    상기 적어도 하나의 감마 생성 회로는,
    상기 감마 전압이 상기 제1 기준 전압 이하인 경우, 상기 출력 회로의 게인을 적용하지 않고, 상기 제1 기준 전압을 이용하여 상기 감마 전압을 생성하고,
    상기 감마 전압이 상기 제1 기준 전압 초과 및 상기 제2 기준 전압 이하인 경우, 상기 출력 회로의 상기 게인을 적용하지 않고, 상기 제2 기준 전압을 이용하여 상기 감마 전압을 생성하고,
    상기 감마 전압이 상기 제2 기준 전압 초과인 경우, 상기 제2 기준 전압을 이용하고 상기 출력 회로의 게인을 적용하여 상기 감마 전압을 생성하는 것을 특징으로 하는 감마 전압 생성기.
  9. 제8 항에 있어서, 상기 적어도 하나의 감마 생성 회로는,
    상기 출력 회로의 상기 게인이 적용되지 않는 경우, 상기 아날로그 전압과 동일한 상기 감마 전압을 출력하고,
    상기 출력 회로의 상기 게인이 적용되는 경우, 상기 아날로그 전압에 상기 출력 회로의 게인을 승산하여 생성된 상기 감마 전압을 출력하는 것을 특징으로 하는 감마 전압 생성기.
  10. 제1 항에 있어서,
    상기 감마 전압을 상기 제2 기준 전압과 비교하여 상기 출력 회로의 게인이 선택적으로 적용되도록 상기 출력 회로를 제어하는 게인 제어 회로를 더 포함하는 것을 특징으로 하는 감마 전압 생성기.
  11. 제10 항에 있어서, 상기 게인 제어 회로는,
    상기 감마 전압이 상기 제2 기준 전압 이하인 경우, 상기 감마 전압으로서 상기 아날로그 전압을 출력하도록 상기 출력 회로를 제어하고,
    상기 감마 전압이 상기 제2 기준 전압 초과인 경우, 상기 아날로그 전압에 상기 출력 회로의 상기 게인을 승산하여 상기 감마 전압을 생성하도록 상기 출력 회로를 제어하는 것을 특징으로 하는 감마 전압 생성기.
  12. 제10 항에 있어서, 상기 출력 회로는,
    상기 아날로그 전압을 수신하는 제1 입력 단자, 피드백 노드에 연결된 제2 입력 단자, 및 상기 감마 전압이 출력되는 출력 노드에 연결된 출력 단자를 포함하는 출력 버퍼;
    상기 출력 노드에 연결된 제1 단자, 및 상기 피드백 노드에 연결된 제2 단자를 포함하는 제1 저항;
    상기 피드백 노드에 연결된 제1 단자, 및 제2 단자를 포함하는 제2 저항; 및
    상기 게인 제어 회로로부터 출력된 게인 적용 신호에 응답하여 상기 제2 저항의 상기 제2 단자를 전원 전압 라인에 선택적으로 연결하는 게인 적용 스위치를 포함하는 것을 특징으로 하는 감마 전압 생성기.
  13. 제1 항에 있어서, 상기 입력 회로는,
    입력 단자, 및 상기 디지털-아날로그 변환 회로에 연결된 출력 단자를 포함하는 입력 버퍼; 및
    기준 전압 제어 신호에 응답하여 상기 입력 버퍼의 상기 입력 단자에 상기 제1 기준 전압의 라인 또는 상기 제2 기준 전압의 라인을 선택적으로 연결하는 기준 전압 선택 스위치를 포함하는 것을 특징으로 하는 감마 전압 생성기.
  14. 제1 항에 있어서, 상기 입력 회로는 상기 제1 기준 전압 및 상기 제2 기준 전압을 포함하는 L개의 기준 전압들(L은 2 이상의 정수)을 수신하고,
    상기 기준 전압 선택 회로는 상기 감마 전압을 상기 L개의 기준 전압들과 비교하여 상기 L개의 기준 전압들 중 상기 기준 전압을 선택하는 것을 특징으로 하는 감마 전압 생성기.
  15. 제1 항에 있어서,
    상기 출력 회로의 게인의 값을 조절하기 위한 게인 값 조절 신호, 및 상기 감마 전압을 상기 제2 기준 전압과 비교하여 상기 출력 회로의 상기 게인을 선택적으로 적용하기 위한 게인 적용 신호를 생성하는 게인 제어 회로를 더 포함하는 것을 특징으로 하는 감마 전압 생성기.
  16. 제15 항에 있어서, 상기 출력 회로는,
    상기 아날로그 전압을 수신하는 제1 입력 단자, 피드백 노드에 연결된 제2 입력 단자, 및 상기 감마 전압이 출력되는 출력 노드에 연결된 출력 단자를 포함하는 출력 버퍼;
    상기 출력 노드에 연결된 제1 단자, 및 상기 피드백 노드에 연결된 제2 단자를 포함하고, 상기 게인 값 조절 신호에 응답하여 변경되는 가변 저항 값을 가지는 제1 저항;
    상기 피드백 노드에 연결된 제1 단자, 및 제2 단자를 포함하는 제2 저항; 및
    상기 게인 적용 신호에 응답하여 상기 제2 저항의 상기 제2 단자를 전원 전압 라인에 선택적으로 연결하는 게인 적용 스위치를 포함하는 것을 특징으로 하는 감마 전압 생성기.
  17. 제1 항에 있어서, 상기 복수의 감마 생성 회로들은 N개의 감마 생성 회로들(N은 2 이상의 정수)이고,
    상기 N개의 감마 생성 회로들 중 M개의 감마 전압들을 생성하는 M개의 감마 생성 회로들(M은 1 이상 및 N-1 이하의 정수) 각각은 2 이상의 기준 전압들을 선택적으로 수신하고,
    상기 N개의 감마 생성 회로들 중 상기 M개의 감마 생성 회로들을 제외한 나머지 N-M개의 감마 생성 회로들 각각은 고정된 기준 전압을 수신하는 것을 특징으로 하는 감마 전압 생성기.
  18. 표시 패널을 구동하는 디스플레이 드라이버에 있어서,
    복수의 감마 전압들을 각각 생성하는 복수의 감마 생성 회로들을 포함하는 감마 전압 생성기; 및
    상기 복수의 감마 전압들에 기초하여 데이터 전압들을 생성하고, 상기 표시 패널에 상기 데이터 전압들을 제공하는 데이터 드라이버를 포함하고,
    상기 복수의 감마 생성 회로들 중 적어도 하나의 감마 생성 회로는,
    제1 기준 전압 및 제2 기준 전압을 수신하는 입력 회로;
    상기 복수의 감마 전압들 중 상기 적어도 하나의 감마 생성 회로에 의해 생성되는 감마 전압을 상기 제1 기준 전압 및 상기 제2 기준 전압 중 적어도 하나와 비교하여 상기 제1 기준 전압 및 상기 제2 기준 전압 중 기준 전압을 선택하는 기준 전압 선택 회로;
    상기 기준 전압 선택 회로에 의해 선택된 상기 기준 전압에 기초하여 감마 코드에 상응하는 아날로그 전압을 생성하는 디지털-아날로그 변환 회로; 및
    상기 아날로그 전압에 기초하여 상기 감마 전압을 출력하는 출력 회로를 포함하는 것을 특징으로 하는 디스플레이 드라이버.
  19. 제18 항에 있어서, 상기 제2 기준 전압은 상기 제1 기준 전압 보다 높고,
    상기 적어도 하나의 감마 생성 회로는,
    상기 감마 전압을 상기 제2 기준 전압과 비교하여 상기 출력 회로의 게인이 선택적으로 적용되도록 상기 출력 회로를 제어하는 게인 제어 회로를 더 포함하고,
    상기 적어도 하나의 감마 생성 회로는,
    상기 감마 전압이 상기 제1 기준 전압 이하인 경우, 상기 제1 기준 전압을 이용하여 상기 감마 전압을 생성하고,
    상기 감마 전압이 상기 제1 기준 전압 초과 및 상기 제2 기준 전압 이하인 경우, 상기 제2 기준 전압을 이용하여 상기 감마 전압을 생성하고,
    상기 감마 전압이 상기 제2 기준 전압 초과인 경우, 상기 제2 기준 전압을 이용하고 상기 출력 회로의 상기 게인을 적용하여 상기 감마 전압을 생성하는 것을 특징으로 하는 디스플레이 드라이버.
  20. 복수의 화소들을 포함하는 표시 패널;
    상기 복수의 화소들에 스캔 신호들을 제공하는 스캔 드라이버;
    복수의 감마 전압들을 각각 생성하는 복수의 감마 생성 회로들을 포함하는 감마 전압 생성기;
    상기 복수의 감마 전압들에 기초하여 데이터 전압들을 생성하고, 상기 복수의 화소들에 상기 데이터 전압들을 제공하는 데이터 드라이버; 및
    상기 스캔 드라이버, 상기 감마 전압 생성기 및 상기 데이터 드라이버를 제어하는 컨트롤러를 포함하고,
    상기 복수의 감마 생성 회로들 중 적어도 하나의 감마 생성 회로는,
    제1 기준 전압 및 제2 기준 전압을 수신하는 입력 회로;
    상기 복수의 감마 전압들 중 상기 적어도 하나의 감마 생성 회로에 의해 생성되는 감마 전압을 상기 제1 기준 전압 및 상기 제2 기준 전압 중 적어도 하나와 비교하여 상기 제1 기준 전압 및 상기 제2 기준 전압 중 기준 전압을 선택하는 기준 전압 선택 회로;
    상기 기준 전압 선택 회로에 의해 선택된 상기 기준 전압에 기초하여 감마 코드에 상응하는 아날로그 전압을 생성하는 디지털-아날로그 변환 회로; 및
    상기 아날로그 전압에 기초하여 상기 감마 전압을 출력하는 출력 회로를 포함하는 것을 특징으로 하는 표시 장치.
  21. 제20 항에 있어서, 상기 제2 기준 전압은 상기 제1 기준 전압 보다 높고,
    상기 적어도 하나의 감마 생성 회로는,
    상기 감마 전압을 상기 제2 기준 전압과 비교하여 상기 출력 회로의 게인이 선택적으로 적용되도록 상기 출력 회로를 제어하는 게인 제어 회로를 더 포함하고,
    상기 적어도 하나의 감마 생성 회로는,
    상기 감마 전압이 상기 제1 기준 전압 이하인 경우, 상기 제1 기준 전압을 이용하여 상기 감마 전압을 생성하고,
    상기 감마 전압이 상기 제1 기준 전압 초과 및 상기 제2 기준 전압 이하인 경우, 상기 제2 기준 전압을 이용하여 상기 감마 전압을 생성하고,
    상기 감마 전압이 상기 제2 기준 전압 초과인 경우, 상기 제2 기준 전압을 이용하고 상기 출력 회로의 상기 게인을 적용하여 상기 감마 전압을 생성하는 것을 특징으로 하는 표시 장치.
  22. 제1 기준 전압 및 제2 기준 전압을 수신하는 단계;
    감마 전압을 상기 제1 기준 전압 및 상기 제2 기준 전압 중 적어도 하나와 비교하는 단계;
    상기 감마 전압이 상기 제1 기준 전압 이하인 경우, 상기 제1 기준 전압을 이용하여 상기 감마 전압을 생성하는 단계;
    상기 감마 전압이 상기 제1 기준 전압 초과 및 상기 제2 기준 전압 이하인 경우, 상기 제2 기준 전압을 이용하여 상기 감마 전압을 생성하는 단계; 및
    상기 감마 전압이 상기 제2 기준 전압 초과인 경우, 상기 제2 기준 전압을 이용하고 출력 회로의 게인을 적용하여 상기 감마 전압을 생성하는 단계를 포함하는 감마 전압 생성 방법.
KR1020220057807A 2022-05-11 2022-05-11 감마 전압 생성기, 디스플레이 드라이버, 표시 장치 및 감마 전압 생성 방법 KR20230159662A (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1020220057807A KR20230159662A (ko) 2022-05-11 2022-05-11 감마 전압 생성기, 디스플레이 드라이버, 표시 장치 및 감마 전압 생성 방법
US17/979,028 US11847951B2 (en) 2022-05-11 2022-11-02 Gamma voltage generator, display driver, display device and method of generating a gamma voltage
CN202310096812.XA CN117059022A (zh) 2022-05-11 2023-02-10 伽马电压产生器、显示装置以及产生伽马电压的方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020220057807A KR20230159662A (ko) 2022-05-11 2022-05-11 감마 전압 생성기, 디스플레이 드라이버, 표시 장치 및 감마 전압 생성 방법

Publications (1)

Publication Number Publication Date
KR20230159662A true KR20230159662A (ko) 2023-11-21

Family

ID=88666877

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020220057807A KR20230159662A (ko) 2022-05-11 2022-05-11 감마 전압 생성기, 디스플레이 드라이버, 표시 장치 및 감마 전압 생성 방법

Country Status (3)

Country Link
US (1) US11847951B2 (ko)
KR (1) KR20230159662A (ko)
CN (1) CN117059022A (ko)

Family Cites Families (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI294610B (en) * 2004-09-03 2008-03-11 Au Optronics Corp A reference voltage circuit with a compensating circuit and a method of the same
KR101311300B1 (ko) 2006-12-29 2013-09-25 엘지디스플레이 주식회사 액정표시장치
KR101394891B1 (ko) * 2007-05-22 2014-05-14 삼성디스플레이 주식회사 소스 드라이버 및 이를 포함하는 표시 장치
KR101361275B1 (ko) * 2007-08-08 2014-02-11 엘지전자 주식회사 디지털 디스플레이의 디지털 아날로그 변환 장치
US20100321361A1 (en) * 2009-06-19 2010-12-23 Himax Technologies Limited Source driver
KR101804994B1 (ko) 2010-12-24 2017-12-07 삼성디스플레이 주식회사 표시 패널의 구동 방법 및 이를 수행하기 위한 표시 장치
TW201239845A (en) * 2011-02-14 2012-10-01 Samsung Electronics Co Ltd Systems and methods for driving a display device
TWI434487B (zh) * 2012-03-13 2014-04-11 Novatek Microelectronics Corp 充電系統
TW201415760A (zh) * 2012-10-08 2014-04-16 Novatek Microelectronics Corp 充電系統
TWI490848B (zh) * 2014-06-13 2015-07-01 Raydium Semiconductor Corp 顯示裝置之驅動電路
US10600378B2 (en) * 2016-03-01 2020-03-24 Rohm Co., Ltd. Liquid crystal driving device
KR102591535B1 (ko) * 2019-03-29 2023-10-20 삼성디스플레이 주식회사 감마 전압 생성 장치 및 이를 포함하는 표시 장치
KR20210076394A (ko) * 2019-12-16 2021-06-24 주식회사 실리콘웍스 디지털아날로그컨버터 및 이를 포함하는 데이터구동장치
KR20210081785A (ko) 2019-12-24 2021-07-02 엘지디스플레이 주식회사 표시 장치
KR20210086060A (ko) * 2019-12-31 2021-07-08 엘지디스플레이 주식회사 표시 장치
KR20210103826A (ko) * 2020-02-14 2021-08-24 주식회사 실리콘웍스 감마전압생성장치 및 이를 포함하는 디스플레이장치
US11120772B1 (en) * 2020-04-13 2021-09-14 Novatek Microelectronics Corp. Source driving circuit, display apparatus and operation method of display apparatus

Also Published As

Publication number Publication date
US11847951B2 (en) 2023-12-19
CN117059022A (zh) 2023-11-14
US20230368719A1 (en) 2023-11-16

Similar Documents

Publication Publication Date Title
CN105895021B (zh) 用于显示面板的耦合补偿器和包括耦合补偿器的显示装置
US11488524B2 (en) Organic light emitting diode display device, and method of operating an organic light emitting diode display device
US20210295781A1 (en) Display device, and method of operating a display device
KR102665649B1 (ko) 표시 장치 및 표시 장치의 구동 방법
US20230154436A1 (en) Display device, and method of operating a display device
KR102463965B1 (ko) 유기 발광 표시 장치 및 이의 구동 방법
KR20200115935A (ko) 감마 전압 생성 장치 및 이를 포함하는 표시 장치
CN114387923A (zh) 支持可变帧模式的显示装置
US11978376B2 (en) Power management circuit and display device including the same
CN112309336A (zh) 显示装置
US11847951B2 (en) Gamma voltage generator, display driver, display device and method of generating a gamma voltage
US11842696B2 (en) Display device, and method of operating a display device
US11962241B1 (en) Power voltage generator and display device having the same
US11929014B2 (en) Display device and method of driving the same
US20240177648A1 (en) Power voltage generator, driver ic, and display device
US11605331B2 (en) Display device and method of driving the same
US20230148307A1 (en) Display device determining reference frequency based on previous frame frequency, and method of operating the same
US20240054943A1 (en) Pixel circuit and display device having the same
CN220935025U (zh) 电源单元和包括电源单元的显示装置
US20240038134A1 (en) Driving controller and a display device including the same
KR20240013959A (ko) 화소 회로 및 이를 포함하는 표시 장치
KR20230038345A (ko) 데이터 드라이버 및 데이터 드라이버를 포함하는 표시 장치