KR20230123569A - 표시 장치 - Google Patents

표시 장치 Download PDF

Info

Publication number
KR20230123569A
KR20230123569A KR1020220020345A KR20220020345A KR20230123569A KR 20230123569 A KR20230123569 A KR 20230123569A KR 1020220020345 A KR1020220020345 A KR 1020220020345A KR 20220020345 A KR20220020345 A KR 20220020345A KR 20230123569 A KR20230123569 A KR 20230123569A
Authority
KR
South Korea
Prior art keywords
voltage
pixels
initialization
driving
driving voltage
Prior art date
Application number
KR1020220020345A
Other languages
English (en)
Inventor
양효상
김성진
신보람
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020220020345A priority Critical patent/KR20230123569A/ko
Priority to US17/965,237 priority patent/US20230260456A1/en
Priority to CN202310066862.3A priority patent/CN116612711A/zh
Publication of KR20230123569A publication Critical patent/KR20230123569A/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3275Details of drivers for data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • G09G3/3659Control of matrices with row and column drivers using an active matrix the addressing of the pixel involving the control of two or more scan electrodes or two or more data electrodes, e.g. pixel voltage dependant on signal of two data electrodes
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K50/00Organic light-emitting devices
    • H10K50/80Constructional details
    • H10K50/805Electrodes
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/121Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
    • H10K59/1213Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements the pixel elements being TFTs
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0861Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0251Precharge or discharge of pixel before applying new pixel voltage
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0291Details of output amplifiers or buffers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/043Preventing or counteracting the effects of ageing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/028Generation of voltages supplied to electrode drivers in a matrix display other than LCD

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Geometry (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Optics & Photonics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Electroluminescent Light Sources (AREA)

Abstract

표시 장치는 구동 전압 및 초기화 전압을 수신하는 표시 패널, 상기 표시 패널로 상기 구동 전압을 제공하는 전력 관리기 및 상기 표시 패널로부터 피드백 구동 전압을 수신하고, 상기 피드백 구동 전압에 근거해서 상기 초기화 전압을 발생하는 전압 발생기를 포함한다. 상기 피드백 구동 전압은 상기 전력 관리기로부터의 상기 구동 전압이 상기 표시 패널을 경유한 후 상기 전압 발생기로 피드백된 전압이다.

Description

표시 장치{DISPLAY DEVICE}
본 발명은 표시 장치에 관한 것이다.
사용자에게 영상을 제공하는 스마트 폰, 디지털 카메라, 노트북 컴퓨터, 네비게이션, 모니터 및 스마트 텔레비전 등의 전자 기기는 영상을 표시하기 위한 표시 장치를 포함한다. 표시 장치는 영상을 생성하고, 생성된 영상을 표시 화면을 통해 사용자에게 제공한다.
표시 장치는 복수 개의 화소들 및 복수 개의 화소들을 제어하는 구동 회로들을 포함한다. 복수 개의 화소들 각각은 발광 소자 및 발광 소자를 제어하는 화소 회로를 포함한다. 화소 회로는 유기적으로 연결된 복수 개의 트랜지스터들을 포함할 수 있다.
표시 장치는 표시 패널로 데이터 신호를 인가하고, 데이터 신호에 대응되는 전류가 발광 소자로 제공됨에 따라 소정의 영상을 표시할 수 있다.
발광 소자로 제공되는 전류량을 조절하는 것에 의해 원하는 영상이 표시될 수 있다. 화소 회로는 발광 소자로 전류를 제공하기 위해 구동 전압들을 수신할 수 있다.
본 발명의 목적은 동작 환경에 따른 구동 전압의 전압 레벨 변화를 보상할 수 있는 표시 장치를 제공하는 것이다.
이와 같은 목적을 달성하기 위한 본 발명의 일 특징에 의하면, 표시 장치는 구동 전압 및 초기화 전압을 수신하는 표시 패널, 상기 표시 패널로 상기 구동 전압을 제공하는 전력 관리기 및 상기 표시 패널로부터 피드백 구동 전압을 수신하고, 상기 피드백 구동 전압에 근거해서 상기 초기화 전압을 발생하는 전압 발생기를 포함한다. 상기 피드백 구동 전압은 상기 전력 관리기로부터의 상기 구동 전압이 상기 표시 패널을 경유한 후 상기 전압 발생기로 피드백된 전압이다.
일 실시예에 있어서, 상기 표시 장치는 상기 표시 패널과 전기적으로 연결되는 연성 회로 필름을 더 포함하며, 상기 전압 발생기는 상기 연성 회로 필름에 배치될 수 있다.
일 실시예에 있어서, 상기 표시 장치는 상기 연성 회로 필름과 전기적으로 연결되는 메인 회로 기판을 더 포함하며, 상기 전력 관리기는 상기 메인 회로 기판에 배치될 수 있다.
일 실시예에 있어서, 상기 표시 장치는 상기 연성 회로 필름은 전압 라인을 더 포함하고, 상기 피드백 구동 전압은 상기 연성 회로 필름의 상기 전압 라인을 통해 상기 표시 패널로 제공될 수 있다.
일 실시예에 있어서, 상기 표시 장치는 상기 연성 회로 필름에 배치되며, 데이터 신호를 상기 표시 패널로 제공하는 데이터 구동 회로를 더 포함할 수 있다.
일 실시예에 있어서, 상기 전압 발생기는 상기 피드백 구동 전압을 수신하는 피드백 전압 라인과 연결된 제1 입력단, 제1 노드와 연결된 제2 입력단 및 상기 초기화 전압을 출력하는 출력단을 포함하는 연산 증폭기, 상기 출력단과 상기 제1 노드 사이에 연결된 제1 저항 및 상기 제1 노드와 접지 단자 사이에 연결된 제2 저항을 포함할 수 있다.
일 실시예에 있어서, 상기 전압 발생기는 상기 피드백 구동 전압을 수신하는 피드백 전압 라인과 제1 노드 사이에 연결된 제1 저항, 상기 제1 노드와 접지 단자 사이에 연결된 제2 저항을 포함하고, 상기 제1 노드의 전압은 상기 초기화 전압일 수 있다.
일 실시예에 있어서, 상기 표시 패널은 복수의 화소들을 포함하고, 상기 복수의 화소들 중 적어도 하나는 제1 전극 및 상기 구동 전압을 수신하는 제2 전극을 포함하는 발광 소자; 및 상기 발광 소자의 상기 제1 전극과 초기화 전압 라인 사이에 연결된 초기화 트랜지스터를 포함할 수 있다. 상기 초기화 전압 라인은 상기 초기화 전압을 수신할 수 있다.
일 실시예에 있어서, 상기 표시 패널은 복수의 화소들을 포함하고 상기 복수의 화소들 중 적어도 하나는 제1 전압 라인과 전기적으로 연결된 제1 전극, 제2 전극 및 게이트 전극을 포함하는 제1 트랜지스터, 데이터 라인과 상기 제1 트랜지스터의 상기 제1 전극 사이에 연결된 제2 트랜지스터, 상기 제1 트랜지스터의 상기 제2 전극과 상기 제1 트랜지스터의 상기 게이트 전극 사이에 연결된 제3 트랜지스터, 상기 제1 트랜지스터의 상기 제2 전극과 초기화 전압 라인 사이에 연결된 제4 트랜지스터 및 상기 제1 트랜지스터의 상기 제2 전극과 구동 전압 라인 사이에 연결된 발광 소자를 포함하고, 상기 구동 전압 라인은 상기 구동 전압을 수신하고, 상기 초기화 전압 라인은 상기 초기화 전압을 수신할 수 있다.
일 실시예에 있어서, 상기 표시 패널은 제1 표시 영역에 배치된 제1 화소들 및 제2 표시 영역에 배치된 제2 화소들을 포함할 수 있다. 표시 장치는 상기 제1 표시 영역의 상기 제1 화소들과 전기적으로 연결되는 제1 연성 회로 필름 및 상기 제2 표시 영역의 상기 제2 화소들과 전기적으로 연결되는 제2 연성 회로 필름을 더 포함할 수 있다.
일 실시예에 있어서, 상기 전압 발생기는 상기 제1 연성 회로 필름에 배치되고, 상기 제1 화소들로부터 제1 피드백 구동 전압을 수신하고, 제1 초기화 전압을 발생하는 제1 전압 발생기 및 상기 제2 연성 회로 필름에 배치되고, 상기 제2 화소들로부터 제2 피드백 구동 전압을 수신하고, 제2 초기화 전압을 발생하는 제2 전압 발생기를 포함할 수 있다. 상기 제1 초기화 전압은 상기 제1 화소들로 제공되며, 상기 제2 초기화 전압은 상기 제2 화소들로 제공될 수 있다.
본 발명의 일 특징에 따른 표시 장치는 제1 표시 영역에 배치된 제1 화소들 및 제2 표시 영역에 배치된 제2 화소들을 포함하는 표시 패널, 상기 제1 화소들 및 상기 제2 화소들로 구동 전압을 제공하는 전력 관리기, 상기 제1 화소들로부터 제1 피드백 구동 전압을 수신하고, 상기 제1 피드백 구동 전압에 근거해서 제1 초기화 전압을 발생하는 제1 전압 발생기, 상기 제2 화소들로부터 제2 피드백 구동 전압을 수신하고, 상기 제2 피드백 구동 전압에 근거해서 제2 초기화 전압을 발생하는 제2 전압 발생기를 포함할 수 있다. 상기 제1 초기화 전압은 상기 제1 화소들로 제공되고, 상기 제2 초기화 전압은 상기 제2 화소들로 제공될 수 있다.
일 실시예에 있어서, 상기 제1 피드백 구동 전압은 상기 전력 관리기로부터의 상기 구동 전압이 상기 표시 패널의 상기 제1 영역을 경유한 후 상기 제1 전압 발생기로 피드백된 전압이고, 상기 제2 피드백 구동 전압은 상기 전력 관리기로부터의 상기 구동 전압이 상기 표시 패널의 상기 제 2 영역을 경유한 후 상기 제2 전압 발생기로 피드백된 전압일 수 있다.
일 실시예에 있어서, 상기 표시 장치는 상기 제1 표시 영역의 상기 제1 화소들과 전기적으로 연결되는 제1 연성 회로 필름 및 상기 제2 표시 영역의 상기 제2 화소들과 전기적으로 연결되는 제2 연성 회로 필름을 더 포함할 수 있다.
일 실시예에 있어서, 상기 제1 전압 발생기는 상기 제1 연성 회로 필름에 배치되고, 상기 제2 전압 발생기는 상기 제2 연성 회로 필름에 배치될 수 있다.
일 실시예에 있어서, 상기 표시 장치는 상기 제1 연성 회로 필름에 배치되며, 제1 데이터 신호를 상기 제1 화소들로 제공하는 제1 데이터 구동 회로 및 상기 제2 연성 회로 필름에 배치되며, 제2 데이터 신호를 상기 제2 화소들로 제공하는 제2 데이터 구동 회로를 더 포함할 수 있다.
일 실시예에 있어서, 상기 제1 전압 발생기는 상기 제1 피드백 구동 전압을 수신하는 제1 피드백 전압 라인과 연결된 제1 입력단, 제1 노드와 연결된 제2 입력단 및 상기 제1 초기화 전압을 출력하는 출력단을 포함하는 제1 연산 증폭기, 상기 출력단과 상기 제1 노드 사이에 연결된 제1 저항 및 상기 제1 노드와 접지 단자 사이에 연결된 제2 저항을 포함할 수 있다.
일 실시예에 있어서, 상기 제2 전압 발생기는 상기 제2 피드백 구동 전압을 수신하는 제2 피드백 전압 라인과 연결된 제1 입력단, 제1 노드와 연결된 제2 입력단 및 상기 제2 초기화 전압을 출력하는 출력단을 포함하는 제2 연산 증폭기, 상기 출력단과 상기 제1 노드 사이에 연결된 제3 저항 및 상기 제1 노드와 접지 단자 사이에 연결된 제4 저항을 포함할 수 있다.
일 실시예에 있어서, 상기 제1 저항과 상기 제3 저항은 서로 다른 저항값을 가지며, 상기 제2 저항과 상기 제4 저항은 서로 다른 저항값을 가질 수 있다.
일 실시예에 있어서, 상기 제1 초기화 전압의 전압 레벨은 상기 구동 전압보다 낮거나 같고, 상기 제2 초기화 전압의 전압 레벨은 상기 구동 전압보다 낮거나 같을 수 있다.
이와 같은 구성을 갖는 표시 장치는 동작 환경에 따라 제2 구동 전압의 전압 레벨이 변경될 때 제2 구동 전압의 전압 레벨에 따라서 발광 소자를 초기화하기 위한 초기화 전압의 전압 레벨을 변경할 수 있다. 그러므로 제2 구동 전압의 전압 레벨 변경에 연동하여 초기화 전압의 전압 레벨을 변경함으로써 표시 장치의 표시 품질 저하를 방지할 수 있다.
도 1은 본 발명의 일 실시예에 따른 표시 장치의 사시도이다.
도 2는 본 발명의 일 실시예에 따른 표시 장치의 분해 사시도이다.
도 3은 본 발명의 일 실시예에 따른 표시 장치의 블록도이다.
도 4는 도 3에 도시된 제1 연성 회로 필름, 제2 연성 회로 필름 및 일부 화소들을 보여주는 도면이다.
도 5는 본 발명의 일 실시예에 따른 화소의 회로도이다.
도 6은 도 5에 도시된 화소의 동작을 설명하기 위한 타이밍도이다.
도 7은 본 발명의 일 실시예에 따른 제1 전압 발생기의 회로도이다.
도 8은 본 발명의 일 실시예에 따른 제1 전압 발생기의 회로도이다.
본 명세서에서, 어떤 구성요소(또는 영역, 층, 부분 등)가 다른 구성요소 "상에 있다", "연결된다", 또는 "결합된다"고 언급되는 경우에 그것은 다른 구성요소 상에 직접 배치/연결/결합될 수 있거나 또는 그들 사이에 제3의 구성요소가 배치될 수도 있다는 것을 의미한다.
동일한 도면부호는 동일한 구성요소를 지칭한다. 또한, 도면들에 있어서, 구성요소들의 두께, 비율, 및 치수는 기술적 내용의 효과적인 설명을 위해 과장된 것이다. "및/또는"은 연관된 구성들이 정의할 수 있는 하나 이상의 조합을 모두 포함한다.
제1, 제2 등의 용어는 다양한 구성요소들을 설명하는데 사용될 수 있지만, 상기 구성요소들은 상기 용어들에 의해 한정되어서는 안 된다. 상기 용어들은 하나의 구성요소를 다른 구성요소로부터 구별하는 목적으로만 사용된다. 예를 들어, 본 발명의 권리 범위를 벗어나지 않으면서 제1 구성요소는 제2 구성요소로 명명될 수 있고, 유사하게 제2 구성요소도 제1 구성요소로 명명될 수 있다. 단수의 표현은 문맥상 명백하게 다르게 뜻하지 않는 한, 복수의 표현을 포함한다.
또한, "아래에", "하측에", "위에", "상측에" 등의 용어는 도면에 도시된 구성들의 연관관계를 설명하기 위해 사용된다. 상기 용어들은 상대적인 개념으로, 도면에 표시된 방향을 기준으로 설명된다.
"포함하다" 또는 "가지다" 등의 용어는 명세서 상에 기재된 특징, 숫자, 단계, 동작, 구성요소, 부품 또는 이들을 조합한 것이 존재함을 지정하려는 것이지, 하나 또는 그 이상의 다른 특징들이나 숫자, 단계, 동작, 구성요소, 부분품 또는 이들을 조합한 것들의 존재 또는 부가 가능성을 미리 배제하지 않는 것으로 이해되어야 한다.
다르게 정의되지 않는 한, 본 명세서에서 사용된 모든 용어 (기술 용어 및 과학 용어 포함)는 본 발명이 속하는 기술 분야의 당업자에 의해 일반적으로 이해되는 것과 동일한 의미를 갖는다. 또한, 일반적으로 사용되는 사전에서 정의된 용어와 같은 용어는 관련 기술의 맥락에서 갖는 의미와 일치하는 의미를 갖는 것으로 해석되어야 하고, 여기서 명시적으로 정의되지 않는 한 너무 이상적이거나 지나치게 형식적인 의미로 해석되어서는 안된다.
이하, 도면을 참조하여 본 발명의 실시예들을 설명한다.
도 1은 본 발명의 일 실시예에 따른 표시 장치의 사시도이고, 도 2는 본 발명의 일 실시예에 따른 표시 장치의 분해 사시도이다.
도 1 및 도 2를 참조하면, 표시 장치(DD)는 전기적 신호에 따라 활성화되는 장치일 수 있다. 본 발명에 따른 표시 장치(DD)는 텔레비전, 모니터 등과 같은 대형 표시 장치를 비롯하여, 휴대 전화, 태블릿, 노트북, 자동차 내비게이션, 게임기 등과 같은 중소형 표시 장치일 수 있다. 이것들은 단지 예시로 제시된 것들이며, 본 발명의 개념에서 벗어나지 않은 이상 다른 형태의 표시 장치를 포함할 수 있음은 물론이다. 표시 장치(DD)는 제1 방향(DR1)으로 장변을 갖고, 제1 방향(DR1)과 교차하는 제2 방향(DR2)으로 단변을 갖는 직사각형 형상을 갖는다. 그러나, 표시 장치(DD)의 형상은 이에 한정되지 않고, 다양한 형상의 표시 장치(DD)가 제공될 수 있다. 표시 장치(DD)는 제1 방향(DR1) 및 제2 방향(DR2) 각각에 평행한 표시면(IS)에 제3 방향(DR3)을 향해 영상(IM)을 표시할 수 있다. 영상(IM)이 표시되는 표시면(IS)은 표시 장치(DD)의 전면(front surface)과 대응될 수 있다.
본 실시예에서는 영상(IM)이 표시되는 방향을 기준으로 각 부재들의 전면(또는 상면)과 배면(또는 하면)이 정의된다. 전면과 배면은 제3 방향(DR3)에서 서로 대향(opposing)되고, 전면과 배면 각각의 법선 방향은 제3 방향(DR3)과 평행할 수 있다.
제3 방향(DR3)에서의 전면과 배면 사이의 이격 거리는 표시 장치(DD)의 제3 방향(DR3)에서의 두께와 대응될 수 있다. 한편, 제1 내지 제3 방향들(DR1, DR2, DR3)이 지시하는 방향은 상대적인 개념으로서 다른 방향으로 변환될 수 있다.
표시 장치(DD)는 외부에서 인가되는 외부 입력을 감지할 수 있다. 외부 입력은 표시 장치(DD)의 외부에서 제공되는 다양한 형태의 입력들을 포함할 수 있다. 본 발명의 일 실시예에 따른 표시 장치(DD)는 외부에서 인가되는 사용자의 외부 입력을 감지할 수 있다. 사용자의 외부 입력은 사용자 신체의 일부, 광, 열, 시선, 또는 압력 등 다양한 형태의 외부 입력들 중 어느 하나 또는 그들의 조합일 수 있다. 또한, 표시 장치(DD)는 표시 장치(DD)의 구조에 따라 표시 장치(DD)의 측면이나 배면에 인가되는 사용자의 외부 입력을 감지할 수도 있으며, 어느 하나의 실시예로 한정되지 않는다. 본 발명의 일 예로, 외부 입력은 입력 장치(예를 들어, 스타일러스 펜, 액티브 펜, 터치 펜, 전자 펜, e-펜 등)에 의한 입력 등을 포함할 수도 있다.
표시 장치(DD)의 표시면(IS)은 표시 영역(DA) 및 비표시 영역(NDA)으로 구분될 수 있다. 표시 영역(DA)은 영상(IM)이 표시되는 영역일 수 있다. 사용자는 표시 영역(DA)을 통해 영상(IM)을 시인한다. 본 실시예에서, 표시 영역(DA)은 꼭지점들이 둥근 사각 형상으로 도시되었다. 다만, 이는 예시적으로 도시한 것이고, 표시 영역(DA)은 다양한 형상을 가질 수 있으며, 어느 하나의 실시예로 한정되지 않는다.
비표시 영역(NDA)은 표시 영역(DA)에 인접한다. 비표시 영역(NDA)은 소정의 컬러를 가질 수 있다. 비표시 영역(NDA)은 표시 영역(DA)을 에워쌀 수 있다. 이에 따라, 표시 영역(DA)의 형상은 실질적으로 비표시 영역(NDA)에 의해 정의될 수 있다. 다만, 이는 예시적으로 도시한 것이고, 비표시 영역(NDA)은 표시 영역(DA)의 일 측에만 인접하여 배치될 수도 있고, 생략될 수도 있다. 본 발명의 일 실시예에 따른 표시 장치(DD)는 다양한 실시예들을 포함할 수 있으며, 어느 하나의 실시예로 한정되지 않는다.
도 2에 도시된 바와 같이, 표시 장치(DD)는 표시 모듈(DM) 및 표시 모듈(DM) 상에 배치된 윈도우(WM)를 포함할 수 있다. 표시 모듈(DM)은 표시 패널(DP) 및 입력 감지층(ISP)을 포함할 수 있다.
본 발명의 일 실시예에 따른 표시 패널(DP)은 발광형 표시 패널일 수 있다. 그 일 예로 표시 패널(DP)은 유기 발광 표시 패널, 무기 발광 표시 패널 또는 퀀텀닷(quantum dot) 발광 표시 패널일 수 있다. 유기 발광 표시 패널의 발광층은 유기 발광 물질을 포함할 수 있다. 무기 발광 표시 패널의 발광층은 무기 발광 물질을 포함할 수 있다. 퀀텀닷 발광 표시 패널의 발광층은 퀀텀닷, 및 퀀텀로드 등을 포함할 수 있다. 이하, 본 실시예에서 표시 패널(DP)은 유기 발광 표시 패널로 설명된다.
표시 패널(DP)은 영상(IM)을 출력하고, 출력된 영상(IM)은 표시면(IS)을 통해 표시될 수 있다.
입력 감지층(ISP)은 표시 패널(DP) 상에 배치되어 외부 입력을 감지할 수 있다. 입력 감지층(ISP)은 표시 패널(DP) 상에 직접 배치될 수 있다. 본 발명의 일 실시예에 따르면, 입력 감지층(ISP)은 연속공정에 의해 표시 패널(DP) 상에 형성될 수 있다. 즉, 입력 감지층(ISP)이 표시 패널(DP) 상에 직접 배치되는 경우, 내부 접착 필름(미도시)이 입력 감지층(ISP)과 표시 패널(DP) 사이에 배치되지 않는다. 그러나, 입력 감지층(ISP)과 표시 패널(DP) 사이에 내부 접착 필름이 배치될 수 있다. 이 경우, 입력 감지층(ISP)은 표시 패널(DP)과 연속 공정에 의해 제조되지 않으며, 표시 패널(DP)과 별도의 공정을 통해 제조된 후, 내부 접착 필름에 의해 표시 패널(DP)의 상면에 고정될 수 있다.
윈도우(WM)는 영상(IM)을 출사할 수 있는 투명한 물질로 이루어질 수 있다. 예를 들어, 유리, 사파이어, 플라스틱 등으로 구성될 수 있다. 윈도우(WM)는 단일층으로 도시되었으나, 이에 한정하는 것은 아니며 복수 개의 층들을 포함할 수 있다.
한편, 도시되지 않았으나, 상술한 표시 장치(DD)의 비표시 영역(NDA)은 실질적으로 윈도우(WM)의 일 영역에 소정의 컬러를 포함하는 물질이 인쇄된 영역으로 제공될 수 있다. 본 발명의 일 예로, 윈도우(WM)는 비표시 영역(NDA)을 정의하기 위한 차광 패턴을 포함할 수 있다. 차광 패턴은 유색의 유기막일 수 있으며, 예컨대, 코팅 방식으로 형성될 수 있다.
윈도우(WM)는 접착 필름을 통해 표시 모듈(DM)에 결합될 수 있다. 본 발명의 일 예로, 접착 필름은 광학투명접착필름(OCA, Optically Clear Adhesive film)을 포함할 수 있다. 그러나, 접착 필름은 이에 한정되지 않으며, 통상의 접착제 또는 점착제를 포함할 수 있다. 예를 들어, 접착 필름은 광학투명접착수지(OCR, Optically Clear Resin) 또는 감압접착필름(PSA, Pressure Sensitive Adhesive film)을 포함할 수 있다.
윈도우(WM)와 표시 모듈(DM) 사이에는 반사방지층이 더 배치될 수 있다. 반사방지층은 윈도우(WM)의 상측으로부터 입사되는 외부광의 반사율을 감소시킨다. 본 발명의 일 실시예에 따른 반사방지층은 위상지연자(retarder) 및 편광자(polarizer)를 포함할 수 있다. 위상지연자는 필름타입 또는 액정 코팅타입일 수 있다. 편광자 역시 필름타입 또는 액정 코팅타입일 수 있다. 필름타입은 연신형 합성수지 필름을 포함하고, 액정 코팅타입은 소정의 배열로 배열된 액정들을 포함할 수 있다. 위상지연자 및 편광자는 하나의 편광필름으로 구현될 수 있다.
본 발명의 일 예로, 반사방지층은 컬러 필터들을 포함할 수도 있다. 표시 패널(DP)에 포함된 복수의 화소들(PX, 도 3 참조)이 생성하는 광의 컬러들을 고려하여 컬러 필터들의 배열이 결정될 수 있다. 반사방지층은 차광 패턴을 더 포함할 수도 있다.
표시 모듈(DM)은 전기적 신호에 따라 영상(IM)을 표시하고, 외부 입력에 대한 정보를 송/수신할 수 있다. 표시 모듈(DM)은 화소 영역(PA) 및 주변 영역(NPA)으로 정의될 수 있다. 화소 영역(PA)은 표시 모듈(DM)에서 제공되는 영상(IM)을 출사하는 영역으로 정의될 수 있다. 또한 화소 영역(PA)은 입력 감지층(ISP)이 외부에서 인가되는 외부 입력을 감지하는 영역으로 정의될 수도 있다.
주변 영역(NPA)은 화소 영역(PA)에 인접한다. 예를 들어, 주변 영역(NPA)은 화소 영역(PA)을 에워쌀 수 있다. 다만, 이는 예시적으로 도시한 것이고, 주변 영역(NPA)은 다양한 형상으로 정의될 수 있으며, 어느 하나의 실시예로 한정되지 않는다. 일 실시예에 따르면, 표시 모듈(DM)의 화소 영역(PA)은 표시 영역(DA)의 적어도 일부와 대응될 수 있다.
표시 모듈(DM)은 메인 회로 기판(MCB), 연성 회로 필름들(FCB) 및 데이터 구동 회로(200)를 더 포함할 수 있다. 메인 회로 기판(MCB)은 연성 회로 필름들(FCB)과 접속되어 표시 패널(DP)과 전기적으로 연결될 수 있다. 연성 회로 필름들(FCB)은 표시 패널(DP)에 접속되어 표시 패널(DP)과 메인 회로 기판(MCB)을 전기적으로 연결한다. 메인 회로 기판(MCB)은 복수의 구동 소자를 포함할 수 있다. 복수의 구동 소자는 표시 패널(DP)을 구동하기 위한 회로부를 포함할 수 있다. 연성 회로 필름들(FCB) 상에는 데이터 구동 회로(200)가 실장될 수 있다.
본 발명의 일 예로, 연성 회로 필름들(FCB)은 제1 연성 회로 필름(FCB1), 제2 연성 회로 필름(FCB2), 제3 연성 회로 필름(FCB3) 및 제4 연성 회로 필름(FCB4)을 포함할 수 있다. 데이터 구동 회로(200)는 제1 구동 칩(DIC1), 제2 구동 칩(DIC2), 제3 구동 칩(DIC3) 및 제4 구동 칩(DIC4)을 포함할 수 있다. 제1 내지 제4 연성 회로 필름들(FCB1, FCB2, FCB3, FCB4)은 제1 방향(DR1)으로 이격되어 배치되고, 표시 패널(DP)에 접속되어 표시 패널(DP)과 메인 회로 기판(MCB)을 전기적으로 연결할 수 있다. 제1 연성 회로 필름(FCB1) 상에는 제1 구동 칩(DIC1)이 실장될 수 있다. 제2 연성 회로 필름(FCB2) 상에는 제2 구동 칩(DIC2)이 실장될 수 있다. 제3 연성 회로 필름(FCB3)에는 제3 구동 칩(DIC3)이 실장될 수 있다. 제4 연성 회로 필름(FCB4)에는 제4 구동 칩(DIC4)이 실장될 수 있다. 그러나, 본 발명의 실시예는 이에 한정되지 않는다. 예를 들어, 표시 패널(DP)은 하나의 연성 회로 필름을 통하여 메인 회로 기판(MCB)에 전기적으로 연결되고, 하나의 연성 회로 필름 상에는 하나의 구동 칩만이 실장될 수도 있다. 또한, 표시 패널(DP)은 두 개 이상의 연성 회로 필름들을 통하여 메인 회로 기판(MCB)에 전기적으로 연결되고, 연성 회로 필름들 상에 구동 칩들이 각각 실장될 수도 있다.
도 2에서는 제1 내지 제4 구동 칩들(DIC1, DIC2, DIC3, DIC4)이 제1 내지 제3 연성 회로 필름들(FCB1, FCB2, FCB3) 상에 각각 실장된 구조를 도시하였으나, 본 발명은 이에 한정되지 않는다. 예를 들어, 제1 내지 제 제4 구동 칩들(DIC1, DIC2, DIC3, DIC4)은 표시 패널(DP) 상에 직접 실장될 수 있다. 이 경우, 표시 패널(DP)의 제1 내지 제4 구동 칩들(DIC1, DIC2, DIC3, DIC4)이 실장된 부분은 밴딩되어 표시 모듈(DM)의 후면에 배치될 수 있다. 또한, 제1 내지 제4 구동 칩들(DIC1, DIC2, DIC3, DIC4)은 메인 회로 기판(MCB) 상에 직접 실장될 수도 있다.
입력 감지층(ISP)은 연성 회로 필름들(FCB)을 통해 메인 회로 기판(MCB)과 전기적으로 연결될 수 있다. 그러나, 본 발명의 실시예는 이에 한정되지 않는다. 즉, 표시 모듈(DM)은 입력 감지층(ISP)을 메인 회로 기판(MCB)과 전기적으로 연결하기 위한 별도의 연성 회로 필름을 추가적으로 포함할 수 있다.
표시 장치(DD)는 표시 모듈(DM)을 수용하는 외부케이스(EDC)를 더 포함한다. 외부케이스(EDC)는 윈도우(WM)와 결합되어 표시 장치(DD)의 외관을 정의할 수 있다. 외부케이스(EDC)는 외부로부터 가해지는 충격을 흡수하며 표시 모듈(DM)로 침투되는 이물질/수분 등을 방지하여 외부케이스(EDC)에 수용된 구성들을 보호한다. 한편, 본 발명의 일 예로, 외부케이스(EDC)는 복수의 수납 부재들이 결합된 형태로 제공될 수 있다.
일 실시예에 따른 표시 장치(DD)는 표시 모듈(DM)을 동작시키기 위한 다양한 기능성 모듈을 포함하는 전자 모듈, 표시 장치(DD)의 전반적인 동작에 필요한 전원을 공급하는 전원 공급 모듈(예를 들면, 배터리), 표시 모듈(DM) 및/또는 외부케이스(EDC)와 결합되어 표시 장치(DD)의 내부 공간을 분할하는 브라켓 등을 더 포함할 수 있다.
도 3은 본 발명의 일 실시예에 따른 표시 장치의 블록도이다.
도 3을 참조하면, 표시 장치(DD)는 구동 컨트롤러(100), 데이터 구동 회로(200), 전력 관리기(300) 및 표시 패널(DP)을 포함한다.
구동 컨트롤러(100)는 입력 영상 신호(RGB) 및 제어 신호(CTRL)를 수신한다. 구동 컨트롤러(100)는 입력 영상 신호(RGB)를 출력 영상 신호(DS)로 변환하고, 출력 영상 신호(DS)를 데이터 구동 회로(200)로 제공한다. 구동 컨트롤러(100)는 스캔 제어 신호(SCS), 데이터 제어 신호(DCS) 및 발광 구동 신호(ESC)를 출력한다.
데이터 구동 회로(200)는 제1 구동 칩(DIC1), 제2 구동 칩(DIC2), 제3 구동 칩(DIC3) 및 제4 구동 칩(DIC4)을 포함한다.
제1 구동 칩(DIC1), 제2 구동 칩(DIC2), 제3 구동 칩(DIC3) 및 제4 구동 칩(DIC4) 각각은 구동 컨트롤러(100)로부터 데이터 제어 신호(DCS) 및 출력 영상 신호(DS)를 수신한다. 제1 구동 칩(DIC1), 제2 구동 칩(DIC2), 제3 구동 칩(DIC3) 및 제4 구동 칩(DIC4) 각각은 출력 영상 신호(DS)를 데이터 신호들로 변환하고, 데이터 신호들을 후술하는 복수 개의 데이터 라인들(DL11-DL1a, DL21-DL2b, DL31-DL3c, DL41-DL4d)에 출력한다. 데이터 신호들 각각은 출력 영상 신호(DS)에 대응하는 전압 레벨을 가질 수 있다.
표시 패널(DP)은 스캔 라인들(GIL1-GILn, GCL1-GCLn, GWL1-GWLn+1), 발광 제어 라인들(EML1-EMLn), 데이터 라인들(DL11-DL1a, DL21-DL2b, DL31-DL3c, DL41-DL4d) 및 화소들(PX)을 포함한다. 표시 패널(DP)은 스캔 구동 회로(SD) 및 발광 구동 회로(EMD)를 더 포함할 수 있다. 일 실시예에서, 스캔 구동 회로(SD)는 표시 패널(DP)의 제1 측에 배열되고, 발광 구동 회로(EMD)는 표시 패널(DP)의 제2 측에 배열된다. 즉, 스캔 구동 회로(SD) 및 발광 구동 회로(EMD)는 화소들(PX)을 사이에 두고 마주보고 배열된다. 그러나, 본 발명은 이에 한정되지 않는다. 일 실시예에서, 스캔 구동 회로(SD) 및 발광 구동 회로(EMD)는 표시 패널(DP)의 제1 측에 나란히 배열될 수 있다.
스캔 라인들(GIL1-GILn, GCL1-GCLn, GWL1-GWLn+1)은 스캔 구동 회로(SD)로부터 제1 방향(DR1)으로 연장된다. 발광 제어 라인들(EML1-EMLn)은 발광 구동 회로(EMD)로부터 제1 방향(DR1)의 역방향으로 연장된다.
표시 패널(DP)은 화소 영역(PA) 및 주변 영역(NPA)으로 구분될 수 있다. 화소들(PX)은 화소 영역(PA)에 배치되고, 스캔 구동 회로(SD) 및 발광 구동 회로(EMD)는 주변 영역(NPA)에 배치될 수 있다.
화소 영역(PA)은 제1 내지 제4 화소 영역들(PA1, PA2, PA3, PA4)로 구분될 수 있다. 제1 내지 제4 구동 칩들(DIC1, DIC2, DIC3, DIC4)은 제1 내지 제4 화소 영역들(PA1, PA2, PA3, PA4)에 대응할 수 있다. 즉, 제1 구동 칩(DIC1)은 제1 화소 영역(PA1)에 배치된 화소들(PX)을 구동하고, 제2 구동 칩(DIC2)은 제2 화소 영역(PA2)에 배치된 화소들(PX)을 구동하고, 제3 구동 칩(DIC3)은 제3 화소 영역(PA3)에 배치된 화소들(PX)을 구동하고, 제4 구동 칩(DIC4)은 제4 화소 영역(PA4)에 배치된 화소들(PX)을 구동할 수 있다.
복수의 화소들(PX)은 스캔 라인들(GIL1-GILn, GCL1-GCLn, GWL1-GWLn+1), 발광 제어 라인들(EML1-EMLn) 그리고 데이터 라인들(DL11-DL1a, DL21-DL2b, DL31-DL3c, DL41-DL4d)에 각각 전기적으로 연결된다. 예를 들어, 1 번째 행의 화소들은 스캔 라인들(GIL1, GCL1, GWL1, GWL2) 및 발광 제어 라인(EML1)에 연결될 수 있다. 또한 j 번째 행의 화소들은 스캔 라인들(GILj, GCLj, GWLj, GWLj+1) 및 발광 제어 라인(EMLj)에 연결될 수 있다. 복수의 화소들(PX) 각각은 발광 소자(ED, 도 5 참조) 및 발광 소자의 발광을 제어하는 화소 회로(PXC, 도 5 참조)를 포함한다. 화소 회로(PXC)는 복수의 트랜지스터들 및 적어도 하나의 커패시터를 포함할 수 있다.
복수의 화소들(PX) 각각은 제1 구동 전압(ELVDD), 제2 구동 전압(ELVSS), 제1 초기화 전압(VINT1)을 수신할 수 있다. 또한 복수의 화소들(PX) 각각은
스캔 구동 회로(SD)는 구동 컨트롤러(100)로부터 스캔 제어 신호(SCS)를 수신한다. 스캔 구동 회로(SD)는 스캔 제어 신호(SCS)에 응답해서 스캔 라인들(GIL1-GILn, GCL1-GCLn, GWL1-GWLn+1)로 스캔 신호들을 출력할 수 있다. 스캔 구동 회로(SD)는 화소 회로(PXC)와 동일한 공정을 통해 형성된 트랜지스터들을 포함할 수 있다.
발광 구동 회로(EMD)는 구동 컨트롤러(100)로부터 발광 구동 신호(ECS)를 수신한다. 스캔 구동 회로(EMD)는 발광 구동 신호(ECS)에 응답해서 발광 제어 라인들(EML1-EMLn)로 발광 제어 신호들을 출력할 수 있다. 발광 구동 회로(EMD)는 화소 회로(PXC)와 동일한 공정을 통해 형성된 트랜지스터들을 포함할 수 있다.
전력 관리기(300)는 표시 패널(DP)의 동작에 필요한 전압들을 발생한다. 이 실시예에서, 전력 관리기(300)는 표시 패널(DP)의 동작에 필요한 제1 구동 전압(ELVDD), 제2 구동 전압(ELVSS) 및 제1 초기화 전압(VINT1)을 발생한다. 제1 구동 전압(ELVDD), 제2 구동 전압(ELVSS) 및 제1 초기화 전압(VINT1)은 전압 라인들(VLL1, VLL2, VLL3, VLL4)을 통해 표시 패널(DP)로 제공될 수 있다. 전압 라인들(VLL1, VLL2, VLL3, VLL4)은 제1 내지 제4 연성 회로 필름들(FCB1, FCB2, FCB3, FCB4)을 경유하여 전력 관리기(300)와 표시 패널(DP)을 전기적으로 연결할 수 있다.
전력 관리기(300)는 제1 구동 전압(ELVDD), 제2 구동 전압(ELVSS) 및 제1 초기화 전압(VINT1)뿐만 아니라 표시 패널(DP) 및 스캔 구동 회로(SD)의 동작에 필요한 다양한 전압들을 더 발생할 수 있다.
일 실시예에서, 구동 컨트롤러(100) 및 전력 관리기(300)는 각각 집적 회로로 구현되어서 도 1에 도시된 메인 회로 기판(MCB) 상에 실장될 수 있다. 일 실시예에서, 구동 컨트롤러(100)는 제1 내지 제4 연성 회로 필름들(FCB1, FCB2, FCB3, FCB4) 중 어느 하나에 배치될 수 있다.
표시 장치(DD)는 제1 내지 제4 전압 발생기들(VG1, VG2, VG3, VG4)을 더 포함할 수 있다. 일 실시예에서, 제1 내지 제4 전압 발생기들(VG1, VG2, VG3, VG4)은 제1 내지 제4 연성 회로 필름들(FCB1, FCB2, FCB3, FCB4) 각각에 배치될 수 있다.
제1 내지 제4 전압 발생기들(VG1, VG2, VG3, VG4) 각각은 제1 내지 제4 화소 영역들(PA1, PA2, PA3, PA4)에 대응할 수 있다. 제1 내지 제4 전압 발생기들(VG1, VG2, VG3, VG4) 각각의 회로 구성 및 동작은 이하 상세히 설명된다.
도 4는 도 3에 도시된 제1 연성 회로 필름, 제2 연성 회로 필름 및 일부 화소들을 보여주는 도면이다.
도 4를 참조하면, 제1 연성 회로 필름(FCB1)에는 제1 구동 칩(DIC1) 및 제1 전압 발생기(VG1)가 배치될 수 있다.
전압 라인(VLL1)은 제1 전압 라인(VL11), 제2 전압 라인(VL12) 및 제3 전압 라인(VL13)을 포함한다. 제1 전압 라인(VL11), 제2 전압 라인(VL12) 및 제3 전압 라인(VL13)은 화소들(PX)로 제1 구동 전압(ELVDD), 제2 구동 전압(ELVSS) 및 제1 초기 화 전압(VINT1)을 각각 전달할 수 있다.
제1 전압 라인(VL11), 제2 전압 라인(VL12) 및 제3 전압 라인(VL13)은 제1 화소 영역(PA1)에 배치된 화소들(PX)에 공통으로 연결될 수 있다.
초기화 전압 라인(VIL1) 및 피드백 전압 라인(VFL1)은 제1 화소 영역(PA1)에 배치된 화소들(PX)과 제1 전압 발생기(VG1) 사이에 연결된다. 초기화 전압 라인(VIL1)은 제1 전압 발생기(VG1)로부터의 제2 초기화 전압(VINT2-1)을 제1 화소 영역(PA1)에 배치된 화소들(PX)로 전달한다. 피드백 전압 라인(VFL1)은 제1 화소 영역(PA1)에 배치된 화소들(PX)로부터의 피드백 구동 전압(ELVSS_F1)을 전압 발생기(VG1)로 전달할 수 있다.
제1 전압 발생기(VG1)는 제1 화소 영역(PA1)에 배치된 화소들(PX)로부터의 피드백 구동 전압(ELVSS_F1)을 수신하고, 피드백 구동 전압(ELVSS_F1)의 전압 레벨에 대응하는 제2 초기화 전압(VINT2-1)을 출력할 수 있다.
일 실시예에서, 제2 초기화 전압(VINT2-1)은 피드백 구동 전압(ELVSS_F1)보다 낮거나 동일한 전압일 수 있다. 제2 초기화 전압(VINT2-1)의 전압 레벨이 피드백 구동 전압(ELVSS_F1)의 전압 레벨과 동일하도록 설정된 경우, 제1 전압 발생기(VG1)는 피드백 구동 전압(ELVSS_F1)을 수신하고, 피드백 구동 전압(ELVSS_F1)을 제2 초기화 전압(VINT2-1)으로 출력할 수 있다. 제2 초기화 전압(VINT2-1)의 전압 레벨이 피드백 구동 전압(ELVSS_F1)의 전압 레벨보다 낮을 때 제1 전압 발생기(VG1)의 구성 및 동작은 도 7 및 도 8을 참조하여 설명한다.
제2 연성 회로 필름(FCB2)에는 제2 구동 칩(DIC2) 및 제2 전압 발생기(VG2)가 배치될 수 있다.
전압 라인(VLL2)은 제1 전압 라인(VL21), 제2 전압 라인(VL22) 및 제3 전압 라인(VL23)을 포함한다. 제1 전압 라인(VL21), 제2 전압 라인(VL22) 및 제3 전압 라인(VL23)은 화소들(PX)로 제1 구동 전압(ELVDD), 제2 구동 전압(ELVSS) 및 제1 초기 화 전압(VINT1)을 각각 전달할 수 있다.
제1 전압 라인(VL21), 제2 전압 라인(VL22) 및 제3 전압 라인(VL23)은 제2 화소 영역(PA2)에 배치된 화소들(PX)에 공통으로 연결될 수 있다.
초기화 전압 라인(VIL2) 및 피드백 전압 라인(VFL2)은 제2 화소 영역(PA2)에 배치된 화소들(PX)과 제2 전압 발생기(VG2) 사이에 연결된다 초기화 전압 라인(VIL2)은 제2 전압 발생기(VG2)로부터의 제2 초기화 전압(VINT2-2)을 제2 화소 영역(PA2)에 배치된 화소들(PX)로 전달한다. 피드백 전압 라인(VFL2)은 제2 화소 영역(PA2)에 배치된 화소들(PX)로부터의 피드백 구동 전압(ELVSS_F2)을 제2 전압 발생기(VG2)로 전달할 수 있다.
제2 전압 발생기(VG2)는 제2 화소 영역(PA2)에 배치된 화소들(PX)로부터의 피드백 구동 전압(ELVSS_F2)을 수신하고, 피드백 구동 전압(ELVSS_F2)의 전압 레벨에 대응하는 제2 초기화 전압(VINT2-2)을 출력할 수 있다.
일 실시예에서, 제2 초기화 전압(VINT2-2)은 피드백 구동 전압(ELVSS_F2)보다 낮거나 동일한 전압일 수 있다. 제2 초기화 전압(VINT2-2)의 전압 레벨이 피드백 구동 전압(ELVSS_F2)의 전압 레벨과 동일하도록 설정된 경우, 제2 전압 발생기(VG2)는 피드백 구동 전압(ELVSS_F2)을 수신하고, 피드백 구동 전압(ELVSS_F2)을 제2 초기화 전압(VINT2-2)으로 출력할 수 있다.
제2 초기화 전압(VINT2-2)의 전압 레벨이 피드백 구동 전압(ELVSS_F2)의 전압 레벨보다 낮을 때 제2 전압 발생기(VG2)의 구성 및 동작은 도 7 및 도 8을 참조하여 설명한다.
도 4에는 제1 화소 영역(PA1)에 대응하는 제1 연성 회로 필름(FCB1) 및 제2 화소 영역(PA2)에 대응하는 제2 연성 회로 필름(FCB2)만 도시되었다. 도 3에 도시된 제3 연성 회로 필름(FCB3) 및 제4 연성 회로 필름(FCB4)도 제1 연성 회로 필름(FCB1) 및 제2 연성 회로 필름(FCB2)과 유사한 회로 구성을 갖고 유사하게 동작할 수 있다.
도 5는 본 발명의 일 실시예에 따른 화소의 회로도이다.
도 5에는 도 3에 도시된 화소들(PX) 중 제1 화소 영역(PA1)에 배치된 화소(PX)를 예시적으로 도시하였다. 도 5에 도시된 화소(PX)는 데이터 라인(DL1a), 스캔 라인들(GILj, GCLj, GWLj, GWLj+1) 그리고 발광 제어 라인(EMLj)에 접속된다.
도 5를 참조하면, 일 실시예에 따른 표시 장치의 화소(PX)는 화소 회로(PXC) 및 적어도 하나의 발광 소자(ED)를 포함한다. 일 실시예에서, 발광 소자(ED)는 발광 다이오드(light emitting diode)일 수 있다. 이 실시예에서는 하나의 화소(PX)가 하나의 발광 소자(ED)를 포함하는 예를 설명한다. 화소 회로(PXC)는 제1 내지 제7 트랜지스터들(T1, T2, T3, T4, T5, T6, T7) 및 커패시터(Cst)를 포함한다.
이 실시예에서 제1 내지 제7 트랜지스터들(T1-T7) 중 제3 및 제4 트랜지스터들(T3, T4)은 산화물 반도체를 반도체층으로 하는 N-타입 트랜지스터이고, 제1, 제2, 제5, 제6, 제7 트랜지스터들(T1, T2, T5, T6, T7) 각각은 LTPS(low-temperature polycrystalline silicon) 반도체층을 갖는 P-타입 트랜지스터이다. 그러나 본 발명은 이에 한정되는 것은 아니고, 제1 내지 제7 트랜지스터들(T1-T7) 전체가 P-타입 트랜지스터 또는 N-타입 트랜지스터일 수 있다. 다른 실시예에서, 제1 내지 제7 트랜지스터들(T1-T7) 중 적어도 하나는 N-타입 트랜지스터이고, 나머지는 P-타입 트랜지스터일 수 있다. 또한 본 발명에 따른 화소(PX)의 회로 구성은 도 5에 제한되지 않는다. 도 5에 도시된 화소(PX)는 하나의 예시에 불과하고 화소(PX)의 구성은 변형되어 실시될 수 있다.
스캔 라인들(GILj, GCLj, GWLj, GWLj+1)은 스캔 신호들(GIj, GCj, GWj, GWj+1)을 각각 전달하고, 발광 제어 라인(EMLj)은 발광 제어 신호(EMj)를 전달할 수 있다. 데이터 라인(DL1a)은 데이터 신호(D1a)를 전달한다. 데이터 신호(D1a)는 표시 장치(DD, 도 3 참조)에 입력되는 영상 신호(RGB)에 대응하는 전압 레벨을 가질 수 있다. 제1 내지 제3 전압 라인들(VL11, VL12, VL13)은 제1 구동 전압(ELVDD), 제2 구동 전압(ELVSS) 및 제1 초기화 전압(VINT1)을 전달할 수 있다. 초기화 전압 라인(VIL1)은 제2 초기화 전압(VINT2-1)을 전달할 수 있다. 피드백 전압 라인(VFL1)은 피드백 구동 전압(ELVSS_F1)을 화소(PX)의 외부로 전달할 수 있다.
제1 트랜지스터(T1)는 제5 트랜지스터(T5)를 경유하여 제1 전압 라인(VL11)과 연결된 제1 전극, 제6 트랜지스터(T6)를 경유하여 발광 소자(ED)의 애노드((또는 제1 전극)와 전기적으로 연결된 제2 전극, 커패시터(Cst)의 일단과 연결된 게이트 전극을 포함한다. 제1 트랜지스터(T1)는 제2 트랜지스터(T2)의 스위칭 동작에 따라 데이터 라인(DL1a)이 전달하는 데이터 신호(D1a)를 전달받아 발광 소자(ED)에 구동 전류(Id)를 공급할 수 있다.
제2 트랜지스터(T2)는 데이터 라인(DL1a)과 연결된 제1 전극, 제1 트랜지스터(T1)의 제1 전극과 연결된 제2 전극 및 스캔 라인(GWLj)과 연결된 게이트 전극을 포함한다. 제2 트랜지스터(T2)는 스캔 라인(GWLj)을 통해 전달받은 스캔 신호(GWj)에 따라 턴 온되어 데이터 라인(DL1a)으로부터 전달된 데이터 신호(D1a)를 제1 트랜지스터(T1)의 제1 전극으로 전달할 수 있다.
제3 트랜지스터(T3)는 제1 트랜지스터(T1)의 게이트 전극과 연결된 제1 전극, 제1 트랜지스터(T1)의 제2 전극과 연결된 제2 전극, 스캔 라인(GCLj)과 연결된 게이트 전극을 포함한다. 제3 트랜지스터(T3)는 스캔 라인(GCLj)을 통해 전달받은 스캔 신호(GCj)에 따라 턴 온되어 제1 트랜지스터(T1)의 게이트 전극과 제2 전극을 서로 연결하여 제1 트랜지스터(T1)를 다이오드 연결시킬 수 있다.
제4 트랜지스터(T4)는 제1 트랜지스터(T1)의 게이트 전극과 연결된 제1 전극, 제1 초기화 전압(VINT1)이 전달되는 제3 전압 라인(VL13)과 연결된 제2 전극 및 스캔 라인(GILj)과 연결된 게이트 전극을 포함한다. 제4 트랜지스터(T4)는 스캔 라인(GILj)을 통해 전달받은 스캔 신호(GIj)에 따라 턴 온되어 제1 초기화 전압(VINT1)을 제1 트랜지스터(T1)의 게이트 전극에 전달하여 제1 트랜지스터(T1)의 게이트 전극의 전압을 초기화시키는 초기화 동작을 수행할 수 있다.
제5 트랜지스터(T5)는 제1 전압 라인(VL11)과 연결된 제1 전극, 제1 트랜지스터(T1)의 제1 전극과 연결된 제2 전극 및 발광 제어 라인(EMLj)에 연결된 게이트 전극을 포함한다.
제6 트랜지스터(T6)는 제1 트랜지스터(T1)의 제2 전극과 연결된 제1 전극, 발광 소자(ED)의 애노드에 연결된 제2 전극 및 발광 제어 라인(EMLj)에 연결된 게이트 전극을 포함한다.
제5 트랜지스터(T5) 및 제6 트랜지스터(T6)는 발광 제어 라인(EMLj)을 통해 전달받은 발광 제어 신호(EMj)에 따라 동시에 턴 온되고 이를 통해 제1 구동 전압(ELVDD)이 다이오드 연결된 제1 트랜지스터(T1)를 통해 보상되어 발광 소자(ED)에 전달될 수 있다.
제7 트랜지스터(T7)는 제6 트랜지스터(T6)의 제2 전극과 연결된 제1 전극, 초기화 전압 라인(VIL1)과 연결된 제2 전극 및 스캔 라인(GWLj+1)과 연결된 게이트 전극을 포함한다. 제7 트랜지스터(T7)는 스캔 라인(GWLj+1)을 통해 전달받은 스캔 신호(GWj+1)에 따라 턴 온되어 발광 소자(ED)의 애노드의 전류를 초기화 전압 라인(VIL1)으로 바이패스한다. 제7 트랜지스터(T7)는 발광 소자(ED)의 애노드를 초기화하는 초기화 트랜지스터일 수 있다.
커패시터(Cst)의 일단은 앞에서 설명한 바와 같이 제1 트랜지스터(T1)의 게이트 전극과 연결되어 있고, 타단은 제1 전압 라인(VL11)과 연결되어 있다. 발광 소자(ED)의 캐소드(또는 제2 전극)는 제2 구동 전압(ELVSS)을 전달하는 제2 전압 라인(VL12) 및 피드백 구동 전압(ELVSS_F1)을 전달하는 피드백 전압 라인(VFL1)과 연결될 수 있다.
일 실시예에서, 제1 화소 영역(PA1)에 배치된 화소들(PX) 각각이 피드백 전압 라인(VFL1)과 직접 연결될 수 있다. 일 실시예에서, 제1 화소 영역(PA1)에 배치된 화소들(PX) 중 어느 하나 또는 일부만 피드백 전압 라인(VFL1)과 직접 연결될 수 있다. 마찬가지로, 제2 화소 영역(PA2)에 배치된 화소들(PX) 중 어느 하나 또는 일부만 피드백 전압 라인(VFL2)과 직접 연결될 수 있다.
도 6은 도 5에 도시된 화소의 동작을 설명하기 위한 타이밍도이다.
도 5 및 도 6을 참조하면, 프레임(FR) 내 초기화 기간 동안 스캔 라인(GILj)을 통해 하이 레벨의 스캔 신호(GIj)가 제공된다. 하이 레벨의 스캔 신호(GIj)에 응답해서 제4 트랜지스터(T4)가 턴 온되며, 제4 트랜지스터(T4)를 통해 제1 초기화 전압(VINT1)이 제1 트랜지스터(T1)의 게이트 전극에 전달되어서 제1 트랜지스터(T1)가 초기화된다.
다음, 데이터 프로그래밍 및 보상 기간 동안 스캔 라인(GCLj)을 통해 하이 레벨의 스캔 신호(GCj)가 공급되면 제3 트랜지스터(T3)가 턴 온된다. 제1 트랜지스터(T1)는 턴 온된 제3 트랜지스터(T3)에 의해 다이오드 연결되고, 순방향으로 바이어스된다. 이때 스캔 라인(GWLj)을 통해 로우 레벨의 스캔 신호(GWj)가 공급되면, 제2 트랜지스터(T2)가 턴 온된다. 그러면, 데이터 라인(DLi)으로부터 공급된 데이터 신호(Di)에서 제1 트랜지스터(T1)의 문턱 전압만큼 감소한 보상 전압이 제1 트랜지스터(T1)의 게이트 전극에 인가된다. 즉, 제1 트랜지스터(T1)의 게이트 전극에 인가된 게이트 전압은 보상 전압이 될 수 있다.
커패시터(Cst)의 양단에는 제1 구동 전압(ELVDD)과 보상 전압이 인가되고, 커패시터(Cst)에는 제1 구동 전압(ELVDD)과 보상 전압의 차에 대응하는 전하가 저장될 수 있다.
한편, 제7 트랜지스터(T7)는 스캔 라인(GWLj+1)을 통해 로우 레벨의 스캔 신호(GWj+1)를 공급받아 턴 온된다. 제7 트랜지스터(T7)에 의해 구동 전류(Id)의 일부는 바이패스 전류(Ibp)로서 제7 트랜지스터(T7)를 통해 빠져나갈 수 있다.
블랙 영상을 표시하는 제1 트랜지스터(T1)의 최소 전류가 구동 전류로 흐를 경우에도 발광 소자(ED)가 발광하게 된다면 제대로 블랙 영상이 표시되지 않는다. 따라서, 본 발명의 일 실시예에 따른 화소(PXij) 내 제7 트랜지스터(T7)는 제1 트랜지스터(T1)의 최소 전류의 일부를 바이패스 전류(Ibp)로서 발광 다이오드 쪽의 전류 경로 외의 다른 전류 경로로 분산시킬 수 있다. 여기서 제1 트랜지스터(T1)의 최소 전류란 제1 트랜지스터(T1)의 게이트-소스 전압이 문턱 전압보다 작아서 제1 트랜지스터(T1)가 오프되는 조건에서의 전류를 의미한다. 이렇게 제1 트랜지스터(T1)를 오프시키는 조건에서의 최소 구동 전류(예를 들어 10pA 이하의 전류)가 발광 소자(ED)에 전달되어 블랙 휘도의 영상으로 표현된다. 블랙 영상을 표시하는 최소 구동 전류가 흐르는 경우 바이패스 전류(Ibp)의 우회 전달의 영향이 큰 반면, 일반 영상 또는 화이트 영상과 같은 영상을 표시하는 큰 구동 전류가 흐를 경우에는 바이패스 전류(Ibp)의 영향이 거의 없다고 할 수 있다. 따라서, 블랙 영상을 표시하는 구동 전류가 흐를 경우에 구동 전류(Id)로부터 제7 트랜지스터(T7)를 통해 빠져나온 바이패스 전류(Ibp)의 전류량만큼 감소된 발광 소자(ED)의 발광 전류(Ied)는 블랙 영상을 확실하게 표현할 수 있는 수준으로 최소의 전류량을 가지게 된다. 따라서, 제7 트랜지스터(T7)를 이용하여 정확한 블랙 휘도 영상을 구현하여 콘트라스트비를 향상시킬 수 있다. 이 실시예에서, 바이패스 신호는 로우 레벨의 스캔 신호(GWj+1)이나, 반드시 이에 한정되는 것은 아니다.
발광 소자(ED)의 애노드를 충분히 초기화하기 위해서는 제2 초기화 전압(VINT2-1)의 전압 레벨이 적절한 레벨로 설정되어야 한다. 특히, 제2 초기화 전압(VINT2-1)의 전압 레벨은 제2 구동 전압(ELVSS)의 전압 레벨에 따라 결정되어야 한다. 일 실시예에서, 제2 초기화 전압(VINT2-1)의 전압 레벨은 제2 구동 전압(ELVSS)보다 낮거나 같은 레벨로 결정될 수 있다.
발광 소자(ED)의 애노드를 초기화한 후, 발광 기간 동안 발광 제어 라인(EMLj)으로부터 공급되는 발광 제어 신호(EMj)가 하이 레벨에서 로우 레벨로 변경된다. 발광 기간 동안 로우 레벨의 발광 제어 신호(EMj)에 의해 제5 트랜지스터(T5) 및 제6 트랜지스터(T6)가 턴 온 된다. 그러면, 제1 트랜지스터(T1)의 게이트 전극의 게이트 전압과 제1 구동 전압(ELVDD) 간의 전압 차에 따르는 구동 전류(Id)가 발생하고, 제6 트랜지스터(T6)를 통해 구동 전류(Id)가 발광 소자(ED)에 공급되어 발광 소자(ED)에 전류(Ied)가 흐른다.
다시 도 4를 참조하면, 일 실시예에서, 제1 전압 발생기(VG1)는 제2 초기화 전압(VINT2-1)을 발생하고, 제2 전압 발생기(VG2)는 제2 초기화 전압(VINT2-2)을 발생한다.
다른 실시예에서, 도 3에 도시된 전력 관리기(300)가 제2 초기화 전압을 발생할 수 있다. 전력 관리기(300)로부터의 제2 초기화 전압은 제1 구동 전압(ELVDD), 제2 구동 전압(ELVSS) 및 제1 초기화 전압(VINT1)과 마찬가지로 제1 내지 제4 화소 영역들(PA1, PA2, PA3, PA4)의 화소들(PX)로 공통으로 제공될 수 있다.
전력 관리기(300)가 하나의 제2 초기화 전압을 제1 내지 제4 화소 영역들(PA1, PA2, PA3, PA4) 내 화소들(PX)로 제공하더라도 제1 내지 제4 화소 영역들(PA1, PA2, PA3, PA4) 내 화소들(PX)이 수신하는 제2 초기화 전압의 전압 레벨은 서로 다를 수 있다. 이는 표시 패널(DP)과 제1 내지 제4 연성 회로 필름들(FCB1, FCB2, FCB3, FCB4) 간의 접속 저항 차이, 배선 길이에 따른 배선 저항 차이, 제1 내지 제4 화소 영역들(PA1, PA2, PA3, PA4) 내 화소들(PX) 간의 전압 강하 현상 차이 등에 기인한다.
제1 내지 제4 화소 영역들(PA1, PA2, PA3, PA4) 내 화소들(PX)이 수신하는 제2 초기화 전압의 전압 레벨이 서로 상이한 경우, 발광 소자(ED)의 애노드가 초기화되는 전압 레벨의 편차를 초래할 수 있다. 이 경우, 제1 내지 제4 화소 영역들(PA1, PA2, PA3, PA4) 간의 휘도 편차가 사용자에게 시인될 수 있다.
도 3에 도시된 전력 관리기(300)로부터 제공되는 제2 구동 전압(ELVSS)은 제1 연성 회로 필름(FCB1) 상의 전압 라인(VLL1) 즉, 제2 전압 라인(VL2)을 통해 제1 화소 영역(PA1) 내 화소들(PX)로 제공된다. 제1 화소 영역(PA1) 내 화소들(PX)로 제공된 제2 구동 전압(ELVSS)은 피드백 구동 전압(ELVSS_F1)으로서 제1 전압 발생기(VG1)로 전달될 수 있다.
제1 전압 발생기(VG1)는 제1 화소 영역(PA1) 내 화소들(PX)로부터 수신된 피드백 구동 전압(ELVSS_F1)에 근거해서 제2 초기화 전압(VINT2-1)을 출력한다. 제2 초기화 전압(VINT2-1)은 제1 화소 영역(PA1) 내 화소들(PX)로 제공될 수 있다.
표시 패널(DP)과 제1 연성 회로 필름(FCB1) 간의 접속 저항, 제2 전압 라인(VL2)의 배선 길이에 따른 배선 저항, 제1 화소 영역(PA1) 내 화소들(PX)에서의 전압 강하 등에 의해 제1 화소 영역(PA1) 내 화소들(PX)가 수신하는 제2 구동 전압(ELVSS)은 전력 관리기(300)로부터 제공되는 제2 구동 전압(ELVSS)과 다른 전압 레벨일 수 있다.
제1 전압 발생기(VG1)는 피드백 구동 전압(ELVSS_F1)에 근거해서 제2 초기화 전압(VINT2-1)을 출력하므로 제1 화소 영역(PA1) 내 화소들(PX)은 발광 소자(ED)의 캐소드로 수신된 제2 구동 전압(ELVSS)에 대응하는 제2 초기화 전압(VINT2-1)을 수신할 수 있다.
제2 전압 발생기(VG2)는 제2 화소 영역(PA2) 내 화소들(PX)로부터 수신된 피드백 구동 전압(ELVSS_F2)에 근거해서 제2 초기화 전압(VINT2-2)을 출력하므로 제2 화소 영역(PA2) 내 화소들(PX)은 발광 소자(ED)의 캐소드로 수신된 제2 구동 전압(ELVSS)에 대응하는 제2 초기화 전압(VINT2-2)을 수신할 수 있다.
다시 말하면, 제1 화소 영역(PA1) 내 화소들(PX)은 제2 초기화 전압(VINT2-1)을 수신하고, 제2 화소 영역(PA2) 내 화소들(PX)은 제2 초기화 전압(VINT2-2)을 수신한다. 그러므로 제1 화소 영역(PA1) 내 화소들(PX) 및 제2 화소 영역(PA2) 내 화소들(PX)은 각각 최적의 제2 초기화 전압(VINT2-1, VINT2-2)을 수신할 수 있다.
도 7은 본 발명의 일 실시예에 따른 제1 전압 발생기의 회로도이다.
도 4에 도시된 제1 전압 발생기(VG1)는 도 7에 도시된 제1 전압 발생기(VG1-1)의 회로 구성을 포함할 수 있다.
도 4 및 도 7을 참조하면, 제1 전압 발생기(VG1-1)는 연산 증폭기(AF) 및 저항들(R11, R12)을 포함한다.
연산 증폭기(AF)는 제1 입력단(+), 제2 입력단(-) 및 출력단을 포함한다. 제1 입력단(+)은 피드백 전압 라인(VFL1)과 연결되고, 제2 입력단(-)은 제1 노드(N1)에 연결된다.
저항(R11)은 초기화 전압 라인(VIL1)과 제1 노드(N1) 사이에 연결된다. 저항(R12)은 제1 노드(N1)와 접지 단자 사이에 연결된다.
제1 전압 발생기(VG1-1)는 제1 입력단(+)을 통해 피드백 구동 전압(ELVSS_F1)을 수신하고, 초기화 전압 라인(VIL1)으로 제2 초기화 전압(VINT2-1)을 출력할 수 있다.
저항들(R11, R12) 각각의 저항값을 설정하는 것에 제2 초기화 전압(VINT2-1)의 전압 레벨을 선택할 수 있다.
일 실시예에서, 제1 전압 발생기(VG1-1)로부터 출력되는 제2 초기화 전압(VINT2-1)의 전압 레벨은 피드백 구동 전압(ELVSS_F1)의 전압 레벨보다 낮을 수 있다.
일 실시예에서, 제1 전압 발생기(VG1-1)는 비반전 증폭기일 수 있다. 그러나 제1 전압 발생기(VG1-1)의 회로 구성은 도 7에 도시된 예에 한정되지 않는다. 제1 전압 발생기(VG1-1)의 회로 구성은 다양하게 변경될 수 있다.도 3에 도시된 제1 내지 제4 전압 발생기들(VG1, VG2, VG3, VG4) 각각은 도 7에 도시된 제1 전압 발생기(VG1-1)와 유사한 회로 구성을 포함할 수 있다.
제1 내지 제4 전압 발생기들(VG1, VG2, VG3, VG4) 각각에서 도 7에 도시된 저항들(R11, R12) 각각의 저항값을 다르게 설정할 수 있다. 예를 들어, 제1 전압 발생기(VG1)의 저항(R11)과 제2 전압 발생기(VG2)의 저항(R11)은 서로 다른 값을 가질 수 있다. 또한 제1 전압 발생기(VG1)의 저항(R12)과 제2 전압 발생기(VG2)의 저항(R12)은 서로 다른 값을 가질 수 있다.
도 8은 본 발명의 일 실시예에 따른 제1 전압 발생기의 회로도이다.
도 4에 도시된 제1 전압 발생기(VG1)는 도 8에 도시된 제1 전압 발생기(VG1-2)의 회로 구성을 포함할 수 있다.
도 4 및 도 8을 참조하면, 제1 전압 발생기(VG1-2)는 저항들(R21, R22)을 포함한다.
저항(R21)은 피드백 전압 라인(VFL1)과 초기화 전압 라인(VIL1) 사이에 연결된다. 저항(R22)은 초기화 전압 라인(VIL1)과 접지 단자 사이에 연결된다.
제1 전압 발생기(VG1-2)는 피드백 전압 라인(VFL1)으로부터 피드백 구동 전압(ELVSS_F1)을 수신하고, 초기화 전압 라인(VIL1)으로 제2 초기화 전압(VINT2-1)을 출력할 수 있다.
저항들(R21, R22) 각각의 저항값을 설정하는 것에 제2 초기화 전압(VINT2-1)의 전압 레벨을 선택할 수 있다.
일 실시예에서, 제1 전압 발생기(VG1-2)로부터 출력되는 제2 초기화 전압(VINT2-1)의 전압 레벨은 피드백 구동 전압(ELVSS_F1)의 전압 레벨보다 낮을 수 있다.
제1 전압 발생기(VG1-2)는 2개의 저항들(R21, R22)만을 포함하나, 제1 전압 발생기(VG1-2)의 회로 구성은 도 8에 도시된 예에 한정되지 않는다. 제1 전압 발생기(VG1-2)의 회로 구성은 다양하게 변경될 수 있다.
도 3에 도시된 제1 내지 제4 전압 발생기들(VG1, VG2, VG3, VG4) 각각은 도 8에 도시된 제1 전압 발생기(VG1-2)와 유사한 회로 구성을 포함할 수 있다.
일 실시예에서, 제1 내지 제4 전압 발생기들(VG1, VG2, VG3, VG4) 각각에서 도 8에 도시된 저항들(R21, R22) 각각의 저항값을 다르게 설정할 수 있다. 예를 들어, 제1 전압 발생기(VG1)의 저항(R21)과 제2 전압 발생기(VG2)의 저항(R21)은 서로 다른 값을 가질 수 있다. 또한 제1 전압 발생기(VG1)의 저항(R22)과 제2 전압 발생기(VG2)의 저항(R22)은 서로 다른 값을 가질 수 있다.
이상에서는 본 발명의 바람직한 실시예를 참조하여 설명하였지만, 해당 기술 분야의 숙련된 당업자 또는 해당 기술 분야에 통상의 지식을 갖는 자라면, 후술될 특허청구범위에 기재된 본 발명의 사상 및 기술 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다. 따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허청구범위에 의해 정해져야만 할 것이다.
DD: 표시 장치
DP: 표시 패널
100: 구동 컨트롤러
200: 데이터 구동 회로
300: 전력 관리기
SD: 스캔 구동 회로
EMD: 발광 구동 회로
PX: 화소
PXC: 화소 회로
FCB1-FCB4: 제1 내지 제4 연성 회로 필름
VG1-VG4: 제1 내지 제4 전압 발생기

Claims (20)

  1. 구동 전압 및 초기화 전압을 수신하는 표시 패널;
    상기 표시 패널로 상기 구동 전압을 제공하는 전력 관리기; 및
    상기 표시 패널로부터 피드백 구동 전압을 수신하고, 상기 피드백 구동 전압에 근거해서 상기 초기화 전압을 발생하는 전압 발생기를 포함하되,
    상기 피드백 구동 전압은 상기 전력 관리기로부터의 상기 구동 전압이 상기 표시 패널을 경유한 후 상기 전압 발생기로 피드백된 전압인 표시 장치.
  2. 제 1 항에 있어서,
    상기 표시 패널과 전기적으로 연결되는 연성 회로 필름을 더 포함하며,
    상기 전압 발생기는 상기 연성 회로 필름에 배치되는 표시 장치.
  3. 제 2 항에 있어서,
    상기 연성 회로 필름과 전기적으로 연결되는 메인 회로 기판을 더 포함하며,
    상기 전력 관리기는 상기 메인 회로 기판에 배치되는 표시 장치.
  4. 제 3 항에 있어서,
    상기 연성 회로 필름은 전압 라인을 더 포함하고,
    상기 피드백 구동 전압은 상기 연성 회로 필름의 상기 전압 라인을 통해 상기 표시 패널로 제공되는 표시 장치.
  5. 제 2 항에 있어서,
    상기 연성 회로 필름에 배치되며, 데이터 신호를 상기 표시 패널로 제공하는 데이터 구동 회로를 더 포함하는 표시 장치.
  6. 제 1 항에 있어서,
    상기 전압 발생기는
    상기 피드백 구동 전압을 수신하는 피드백 전압 라인과 연결된 제1 입력단, 제1 노드와 연결된 제2 입력단 및 상기 초기화 전압을 출력하는 출력단을 포함하는 연산 증폭기;
    상기 출력단과 상기 제1 노드 사이에 연결된 제1 저항; 및
    상기 제1 노드와 접지 단자 사이에 연결된 제2 저항을 포함하는 표시 장치.
  7. 제 1 항에 있어서,
    상기 전압 발생기는
    상기 피드백 구동 전압을 수신하는 피드백 전압 라인과 제1 노드 사이에 연결된 제1 저항;
    상기 제1 노드와 접지 단자 사이에 연결된 제2 저항을 포함하고,
    상기 제1 노드의 전압은 상기 초기화 전압인 표시 장치.
  8. 제 1 항에 있어서,
    상기 표시 패널은 복수의 화소들을 포함하고,
    상기 복수의 화소들 중 적어도 하나는,
    제1 전극 및 상기 구동 전압을 수신하는 제2 전극을 포함하는 발광 소자; 및
    상기 발광 소자의 상기 제1 전극과 초기화 전압 라인 사이에 연결된 초기화 트랜지스터를 포함하고,
    상기 초기화 전압 라인은 상기 초기화 전압을 수신하는 표시 장치.
  9. 제 1 항에 있어서,
    상기 표시 패널은 복수의 화소들을 포함하고,
    상기 복수의 화소들 중 적어도 하나는,
    제1 전압 라인과 전기적으로 연결된 제1 전극, 제2 전극 및 게이트 전극을 포함하는 제1 트랜지스터;
    데이터 라인과 상기 제1 트랜지스터의 상기 제1 전극 사이에 연결된 제2 트랜지스터;
    상기 제1 트랜지스터의 상기 제2 전극과 상기 제1 트랜지스터의 상기 게이트 전극 사이에 연결된 제3 트랜지스터;
    상기 제1 트랜지스터의 상기 제2 전극과 초기화 전압 라인 사이에 연결된 제4 트랜지스터; 및
    상기 제1 트랜지스터의 상기 제2 전극과 구동 전압 라인 사이에 연결된 발광 소자를 포함하고,
    상기 구동 전압 라인은 상기 구동 전압을 수신하고,
    상기 초기화 전압 라인은 상기 초기화 전압을 수신하는 표시 장치.
  10. 제 1 항에 있어서,
    상기 표시 패널은 제1 표시 영역에 배치된 제1 화소들 및 제2 표시 영역에 배치된 제2 화소들을 포함하며,
    상기 제1 표시 영역의 상기 제1 화소들과 전기적으로 연결되는 제1 연성 회로 필름; 및
    상기 제2 표시 영역의 상기 제2 화소들과 전기적으로 연결되는 제2 연성 회로 필름을 더 포함하는 표시 장치.
  11. 제 10 항에 있어서,
    상기 전압 발생기는
    상기 제1 연성 회로 필름에 배치되고, 상기 제1 화소들로부터 제1 피드백 구동 전압을 수신하고, 제1 초기화 전압을 발생하는 제1 전압 발생기; 및
    상기 제2 연성 회로 필름에 배치되고, 상기 제2 화소들로부터 제2 피드백 구동 전압을 수신하고, 제2 초기화 전압을 발생하는 제2 전압 발생기를 포함하고,
    상기 제1 초기화 전압은 상기 제1 화소들로 제공되며, 상기 제2 초기화 전압은 상기 제2 화소들로 제공되는 표시 장치.
  12. 제1 표시 영역에 배치된 제1 화소들 및 제2 표시 영역에 배치된 제2 화소들을 포함하는 표시 패널;
    상기 제1 화소들 및 상기 제2 화소들로 구동 전압을 제공하는 전력 관리기;
    상기 제1 화소들로부터 제1 피드백 구동 전압을 수신하고, 상기 제1 피드백 구동 전압에 근거해서 제1 초기화 전압을 발생하는 제1 전압 발생기;
    상기 제2 화소들로부터 제2 피드백 구동 전압을 수신하고, 상기 제2 피드백 구동 전압에 근거해서 제2 초기화 전압을 발생하는 제2 전압 발생기를 포함하고,
    상기 제1 초기화 전압은 상기 제1 화소들로 제공되고, 상기 제2 초기화 전압은 상기 제2 화소들로 제공되는 표시 장치.
  13. 제 12 항에 있어서,
    상기 제1 피드백 구동 전압은 상기 전력 관리기로부터의 상기 구동 전압이 상기 표시 패널의 상기 제1 영역을 경유한 후 상기 제1 전압 발생기로 피드백된 전압이고,
    상기 제2 피드백 구동 전압은 상기 전력 관리기로부터의 상기 구동 전압이 상기 표시 패널의 상기 제 2 영역을 경유한 후 상기 제2 전압 발생기로 피드백된 전압인 표시 장치.
  14. 제 12 항에 있어서,
    상기 제1 표시 영역의 상기 제1 화소들과 전기적으로 연결되는 제1 연성 회로 필름; 및
    상기 제2 표시 영역의 상기 제2 화소들과 전기적으로 연결되는 제2 연성 회로 필름을 더 포함하는 표시 장치.
  15. 제 14 항에 있어서,
    상기 제1 전압 발생기는 상기 제1 연성 회로 필름에 배치되고, 상기 제2 전압 발생기는 상기 제2 연성 회로 필름에 배치되는 표시 장치.
  16. 제 14 항에 있어서,
    상기 제1 연성 회로 필름에 배치되며, 제1 데이터 신호를 상기 제1 화소들로 제공하는 제1 데이터 구동 회로; 및
    상기 제2 연성 회로 필름에 배치되며, 제2 데이터 신호를 상기 제2 화소들로 제공하는 제2 데이터 구동 회로를 더 포함하는 표시 장치.
  17. 제 12 항에 있어서,
    상기 제1 전압 발생기는
    상기 제1 피드백 구동 전압을 수신하는 제1 피드백 전압 라인과 연결된 제1 입력단, 제1 노드와 연결된 제2 입력단 및 상기 제1 초기화 전압을 출력하는 출력단을 포함하는 제1 연산 증폭기;
    상기 출력단과 상기 제1 노드 사이에 연결된 제1 저항; 및
    상기 제1 노드와 접지 단자 사이에 연결된 제2 저항을 포함하는 표시 장치.
  18. 제 17 항에 있어서,
    상기 제2 전압 발생기는
    상기 제2 피드백 구동 전압을 수신하는 제2 피드백 전압 라인과 연결된 제1 입력단, 제1 노드와 연결된 제2 입력단 및 상기 제2 초기화 전압을 출력하는 출력단을 포함하는 제2 연산 증폭기;
    상기 출력단과 상기 제1 노드 사이에 연결된 제3 저항; 및
    상기 제1 노드와 접지 단자 사이에 연결된 제4 저항을 포함하는 표시 장치.
  19. 제 18 항에 있어서,
    상기 제1 저항과 상기 제3 저항은 서로 다른 저항값을 가지며,
    상기 제2 저항과 상기 제4 저항은 서로 다른 저항값을 갖는 표시 장치.
  20. 제 12 항에 있어서,
    상기 제1 초기화 전압의 전압 레벨은 상기 구동 전압보다 낮거나 같고,
    상기 제2 초기화 전압의 전압 레벨은 상기 구동 전압보다 낮거나 같은 표시 장치.
KR1020220020345A 2022-02-16 2022-02-16 표시 장치 KR20230123569A (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1020220020345A KR20230123569A (ko) 2022-02-16 2022-02-16 표시 장치
US17/965,237 US20230260456A1 (en) 2022-02-16 2022-10-13 Display device
CN202310066862.3A CN116612711A (zh) 2022-02-16 2023-02-06 显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020220020345A KR20230123569A (ko) 2022-02-16 2022-02-16 표시 장치

Publications (1)

Publication Number Publication Date
KR20230123569A true KR20230123569A (ko) 2023-08-24

Family

ID=87558979

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020220020345A KR20230123569A (ko) 2022-02-16 2022-02-16 표시 장치

Country Status (3)

Country Link
US (1) US20230260456A1 (ko)
KR (1) KR20230123569A (ko)
CN (1) CN116612711A (ko)

Also Published As

Publication number Publication date
US20230260456A1 (en) 2023-08-17
CN116612711A (zh) 2023-08-18

Similar Documents

Publication Publication Date Title
TW200426741A (en) Pixel circuit, photoelectric device, and electronic machine
CN113508430A (zh) 像素电路、显示基板和显示装置
US20230162655A1 (en) Display device and method of driving thereof
KR20230123569A (ko) 표시 장치
CN114446228B (zh) 显示面板和使用该显示面板的显示装置
US11893946B2 (en) Display device
US11861934B2 (en) Driving method of display device
US11862074B2 (en) Data driver circuit and display device having the same
US11990068B2 (en) Display device
US12008966B2 (en) Display device having a voltage generator with digital-analog converter for varying output power voltage
US20230326406A1 (en) Display device with pixel selector
JP2005227336A (ja) 電気光学装置および電子機器
US20230343297A1 (en) Display device
US20240177645A1 (en) Display device
US11621311B2 (en) Display device
JP2008287194A (ja) 表示装置
KR20220145964A (ko) 표시 장치
KR20240066532A (ko) 표시 장치
KR20240079290A (ko) 표시 장치
KR20230139858A (ko) 표시 장치
KR20230067744A (ko) 표시장치
KR20230033142A (ko) 표시 장치
CN116597784A (zh) 显示装置
KR20240027177A (ko) 발광 표시 장치
CN117995082A (zh) 显示装置