KR20230110069A - 백라이트 패널의 led들을 제어하기 위한 디스플레이 장치 및 그 방법 - Google Patents

백라이트 패널의 led들을 제어하기 위한 디스플레이 장치 및 그 방법 Download PDF

Info

Publication number
KR20230110069A
KR20230110069A KR1020220006130A KR20220006130A KR20230110069A KR 20230110069 A KR20230110069 A KR 20230110069A KR 1020220006130 A KR1020220006130 A KR 1020220006130A KR 20220006130 A KR20220006130 A KR 20220006130A KR 20230110069 A KR20230110069 A KR 20230110069A
Authority
KR
South Korea
Prior art keywords
leds
pixel
power
intensity
display device
Prior art date
Application number
KR1020220006130A
Other languages
English (en)
Inventor
이민훈
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020220006130A priority Critical patent/KR20230110069A/ko
Priority to PCT/KR2022/015780 priority patent/WO2023136432A1/ko
Priority to US17/980,939 priority patent/US20230230552A1/en
Publication of KR20230110069A publication Critical patent/KR20230110069A/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/3406Control of illumination source
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1335Structural association of cells with optical devices, e.g. polarisers or reflectors
    • G02F1/1336Illuminating devices
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1335Structural association of cells with optical devices, e.g. polarisers or reflectors
    • G02F1/1336Illuminating devices
    • G02F1/133602Direct backlight
    • G02F1/133603Direct backlight with LEDs
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Nonlinear Science (AREA)
  • Mathematical Physics (AREA)
  • Optics & Photonics (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

일 실시예에 따른 디스플레이 장치는, 복수의 LED들을 포함하는 백라이트 부, 복수의 LED들 중에서, 제1 방향으로 배열된(arranged) LED들에 연결된 픽셀 제어부, 상기 제1 방향과 상이한 제2 방향을 따라 배열된 복수의 라인들을 이용하여, 상기 픽셀 제어부에 연결된 LED들을 순차적으로 활성화하는 전력 구동부, 상기 픽셀 제어부로, 상기 픽셀 제어부에 연결된 LED들의 세기들을 송신하는 소스 구동부, 상기 전력 구동부 및 상기 소스 구동부를, 동기화된 시간 구간들에 기반하여 제어하기 위한 타이밍 제어부를 포함할 수 있다. 상기 픽셀 제어부는, 상기 시간 구간들 중 제1 시간 구간에서, 상기 픽셀 제어부에 연결된 LED들 중에서, 상기 복수의 라인들 중 상기 전력 구동부에 의해 활성화된 제1 라인에 연결된, 제1 LED의 세기를, 상기 소스 구동부로부터 수신된 제1 세기에 기반하여 조절할 수 있다. 상기 픽셀 제어부는, 상기 시간 구간들 중 상기 제1 시간 구간과 상이한 제2 시간 구간에서, 상기 픽셀 제어부에 연결된 LED들 중에서, 상기 복수의 라인들 중 상기 전력 구동부에 의해 활성화된 제2 라인에 연결된, 제2 LED의 세기를, 상기 소스 구동부로부터 수신된 제2 세기에 기반하여 조절할 수 있다.

Description

백라이트 패널의 LED들을 제어하기 위한 디스플레이 장치 및 그 방법{DISPLAY DEVICE FOR CONTROLLING LIGHT EMITTING DIODES OF BACKLIGHT PANEL AND METHOD THEREOF}
아래의 설명들은 백라이트 패널의 LED들을 제어하기 위한 디스플레이 장치 및 방법에 관한 것이다.
최근 전자 기술의 발전에 따라 다양한 유형의 디스플레이 장치가 개발 및 보급되고 있고, 대형 디스플레이 장치에 대한 수요가 증가하고 있다. 디스플레이 장치는 빛의 투과율을 조절하는 액정을 이용하여, 색상을 표시할 수 있다. 백라이트는 액정과 같이 색상을 표시하기 위한 디스플레이 패널을 향하여 출력될 빛을 생성하는 하드웨어를 의미한다.
디스플레이 장치의 색 재현 특성을 개선하기 위하여, 백라이트로부터 출력되는 빛의 세기를 조절하기 위한 방안이 요구될 수 있다.
백라이트로부터 출력되는 빛의 세기를 조절하기 위한 회로를, 소형화하거나, 및/또는 단순화하기 위한 방안이 요구될 수 있다.
본 문서에서 이루고자 하는 기술적 과제는 상술한 기술적 과제로 제한되지 않으며, 언급되지 않은 또 다른 기술적 과제들은 아래의 기재로부터 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에게 명확하게 이해될 수 있을 것이다.
일 실시예(an embodiment)에 따른 디스플레이 장치는, 복수의 LED들을 포함하는 백라이트 부를 포함할 수 있다. 디스플레이 장치는, 상기 복수의 LED들 중에서, 제1 방향으로 배열된(arranged) LED들에 연결된 픽셀 제어부를 포함할 수 있다. 디스플레이 장치는, 상기 제1 방향과 상이한 제2 방향을 따라 배열된 복수의 라인들을 이용하여, 상기 픽셀 제어부에 연결된 LED들을 순차적으로 활성화하는 전력 구동부를 포함할 수 있다. 디스플레이 장치는, 상기 픽셀 제어부로, 상기 픽셀 제어부에 연결된 LED들의 세기들을 송신하는 소스 구동부를 포함할 수 있다. 디스플레이 장치는, 상기 전력 구동부 및 상기 소스 구동부를, 동기화된 시간 구간들에 기반하여 제어하기 위한 타이밍 제어부를 포함할 수 있다. 상기 픽셀 제어부는, 상기 시간 구간들 중 제1 시간 구간에서, 상기 픽셀 제어부에 연결된 LED들 중에서, 상기 복수의 라인들 중 상기 전력 구동부에 의해 활성화된 제1 라인에 연결된, 제1 LED의 세기를, 상기 소스 구동부로부터 수신된 제1 세기에 기반하여 조절할 수 있다. 상기 픽셀 제어부는, 상기 시간 구간들 중 상기 제1 시간 구간과 상이한 제2 시간 구간에서, 상기 픽셀 제어부에 연결된 LED들 중에서, 상기 복수의 라인들 중 상기 전력 구동부에 의해 활성화된 제2 라인에 연결된, 제2 LED의 세기를, 상기 소스 구동부로부터 수신된 제2 세기에 기반하여 조절할 수 있다.
일 실시예에 따른, 디스플레이 장치의 방법은, 상기 디스플레이 장치에 포함된 복수의 LED들에 연결된 파워 라인들에 연결된 전력 구동부를 제어하여, 상기 파워 라인들 중에서 제1 파워 라인으로 전력 신호를 송신하는 동작을 포함할 수 있다. 디스플레이 장치의 방법은, 상기 제1 파워 라인으로 상기 전력 신호를 송신하는 동안, 상기 복수의 LED들 중에서 상기 제1 파워 라인에 연결된 제1 LED들 각각에 연결된 복수의 픽셀 제어부들로, 상기 제1 LED들 각각 세기들을 나타내는 제어 신호를 송신하는 동작을 포함할 수 있다. 디스플레이 장치의 방법은, 상기 제1 파워 라인으로 상기 전력 신호를 송신한 이후, 지정된 주기의 만료(expiration)를 식별하는 것에 응답하여, 상기 전력 구동 회로를 제어하여, 상기 파워 라인들 중에서, 상기 복수의 LED들 중에서 상기 제1 LED들과 상이한 제2 LED들이 연결되고, 상기 제1 파워 라인과 상이한, 제2 파워 라인으로 상기 전력 신호를 송신하는 동작을 포함할 수 있다. 상기 제어 신호가 복수의 픽셀 제어부들로 송신됨에 따라, 상기 지정된 주기 내에서, 상기 제1 LED들의 세기들이 상기 제어 신호에 의해 나타나는 세기로 유지될 수 있다.
일 실시예에 따른, 디스플레이 장치(a display device)는, 상기 디스플레이 장치의 일 면 상에 배치된 복수의 LED들을 포함할 수 있다. 상기 디스플레이 장치는, 상기 복수의 LED들의 그룹들 각각을 제어하기 위한 복수의 픽셀 제어부들을 포함할 수 있다. 상기 그룹들 각각은 상기 복수의 LED들 중에서 제1 방향을 따라 배치된 LED들을 포함하고, 상기 제1 방향에 수직인 제2 방향을 따라 서로 이격될 수 있다. 상기 디스플레이 장치는, 상기 일 면 상에서 상기 제1 방향을 따라 형성되고, 상기 복수의 픽셀 제어부들 각각에 연결된, 복수의 소스 라인들에 기반하여, 상기 복수의 픽셀 제어부들 중 적어도 하나로 상기 복수의 LED들 중 어느 하나의 세기(intensity)를 나타내는 제1 신호를 송신하는 소스 구동부를 포함할 수 있다. 상기 디스플레이 장치는, 상기 일 면 상에서 상기 제2 방향을 따라 형성되고, 상기 복수의 픽셀 회로들 각각에 연결된, 게이트 라인에 기반하여, 상기 제1 신호에 의해 나타나는 세기(an intensity)를 지정된 길이(a preset duration) 동안 유지하기 위한 제2 신호를 송신하는 게이트 구동부를 포함할 수 있다. 상기 디스플레이 장치는, 상기 일 면 상에서 상기 제2 방향을 따라 형성되고, 상기 제1 방향을 따라 서로 이격된, 복수의 파워 라인들에 기반하여, 상기 그룹들에 포함된 LED들을, 상기 지정된 길이에 기반하여 순차적으로 활성화하는 전력 구동부를 포함할 수 있다.
일 실시예에 따른 디스플레이 장치는, 백라이트 패널에 포함된 LED들의 개수 미만의 픽셀 회로들에 기반하여, 상기 LED들을 제어하여, 디스플레이 장치의 색 재현 특성을 개선할 수 있다.
일 실시예에 따른 디스플레이 장치는, 복수의 LED들 각각에 전력 신호를 송신하는 시점들을 시간 영역에서 분리하여, 단일 픽셀 회로가 복수의 LED들을 상기 시점들 각각에서 활성화할 수 있다.
본 개시에서 얻을 수 있는 효과는 상술한 효과들로 제한되지 않으며, 언급하지 않은 또 다른 효과들은 아래의 기재로부터 본 개시가 속하는 기술 분야에서 통상의 지식을 가진 자에게 명확하게 이해될 수 있을 것이다.
도 1a 내지 도 1b는, 일 실시예(an embodiment)에 따른, 디스플레이 장치의 블록도이다.
도 2는, 일 실시예에 따른, 디스플레이 장치의 백라이트 패널을 설명하기 위한 예시적인 블록도이다.
도 3은, 디스플레이 장치의 백라이트 패널에 포함된 픽셀 제어부들이 게이트 라인을 공유하는 일 실시예를 설명하기 위한 예시적인 회로도이다.
도 4는, 디스플레이 장치의 백라이트 패널에 포함된 픽셀 제어부들이 소스 라인을 공유하는 일 실시예를 설명하기 위한 예시적인 회로도이다.
도 5는, 일 실시예에 따른, 디스플레이 장치의 타이밍 제어부 및 전력 구동부의 동작을 설명하기 위한 타이밍 도면이다.
도 6은, 일 실시예에 따른, 디스플레이 장치의 디스플레이 패널을 향하여 배치된 복수의 백라이트 패널들을 설명하기 위한 예시적인 도면이다.
도 7은, 일 실시예에 따른, 디스플레이 장치의 백라이트 패널의 동작을 설명하기 위한 도면이다.
이하, 본 문서의 다양한 실시예들이 첨부된 도면을 참조하여 설명된다.
본 문서의 다양한 실시 예들 및 이에 사용된 용어들은 본 문서에 기재된 기술을 특정한 실시 형태에 대해 한정하려는 것이 아니며, 해당 실시 예의 다양한 변경, 균등물, 및/또는 대체물을 포함하는 것으로 이해되어야 한다. 도면의 설명과 관련하여, 유사한 구성요소에 대해서는 유사한 참조 부호가 사용될 수 있다. 단수의 표현은 문맥상 명백하게 다르게 뜻하지 않는 한, 복수의 표현을 포함할 수 있다. 본 문서에서, "A 또는 B", "A 및/또는 B 중 적어도 하나", "A, B 또는 C" 또는 "A, B 및/또는 C 중 적어도 하나" 등의 표현은 함께 나열된 항목들의 모든 가능한 조합을 포함할 수 있다. "제 1", "제 2", "첫째" 또는 "둘째" 등의 표현들은 해당 구성요소들을, 순서 또는 중요도에 상관없이 수식할 수 있고, 한 구성요소를 다른 구성요소와 구분하기 위해 사용될 뿐 해당 구성요소들을 한정하지 않는다. 어떤(예: 제 1) 구성요소가 다른(예: 제 2) 구성요소에 "(기능적으로 또는 통신적으로) 연결되어" 있다거나 "접속되어" 있다고 언급된 때에는, 상기 어떤 구성요소가 상기 다른 구성요소에 직접적으로 연결되거나, 다른 구성요소(예: 제 3 구성요소)를 통하여 연결될 수 있다.
본 문서에서 사용된 용어 "모듈"은 하드웨어, 소프트웨어 또는 펌웨어로 구성된 유닛을 포함하며, 예를 들면, 로직, 논리 블록, 부품, 또는 회로 등의 용어와 상호 호환적으로 사용될 수 있다. 모듈은, 일체로 구성된 부품 또는 하나 또는 그 이상의 기능을 수행하는 최소 단위 또는 그 일부가 될 수 있다. 예를 들면, 모듈은 ASIC(application-specific integrated circuit)으로 구성될 수 있다.
도 1a 내지 도 1b는, 일 실시예(an embodiment)에 따른, 디스플레이 장치(101)의 블록도이다. 일 실시예에서, 상기 디스플레이 장치(101)는 영상을 표시할 수 있는 전자 장치일 수 있다. 예를 들어, 디스플레이 장치(101)는 TV(television), 모니터, 컴퓨터, 스마트 폰, 태블릿, 휴대용 미디어 플레이어, 웨어러블 디바이스, 비디오 월, 전자액자 등을 포함할 수 있다. 이하에서는 설명의 편의를 위해 디스플레이 장치(101)가 TV로 구현되는 경우를 가정하여 설명하지만, 실시예가 이에 제한되는 것은 아니다.
도 1a를 참고하면, 일 실시예에 따른, 디스플레이 장치(101)는 프로세서(110), 메모리(120), 통신 회로(140), 또는 디스플레이(150) 중 적어도 하나를 포함할 수 있다. 프로세서(110), 메모리(120), 통신 회로(140), 및 디스플레이(150)는 통신 버스(a communication bus)(130)를 통해 전기적으로 연결될 수 있다.
일 실시예에 따른 디스플레이 장치(101)의 프로세서(110)는 하나 이상의 인스트럭션들에 기반하여 데이터를 처리하기 위한 집적 회로(integrated circuit, IC)(예, CPU(Central Processing Unit, CPU)(112), 및/또는 GPU(Graphic Processing Unit)(114))를 포함할 수 있다. 예를 들어, CPU(112)는, ALU(Arithmetic and Logic Unit), FPU(Floating Point Unit), FPGA(Field Programmable Gate Array)를 포함할 수 있다. CPU(112)의 개수는 하나 이상일 수 있다. 예를 들어, CPU(112)는 듀얼 코어(dual core), 쿼드 코어(quad core) 또는 헥사 코어(hexa core)와 같은 멀티-코어 프로세서의 구조를 가질 수 있다. 예를 들어, GPU(114)는 CPU(112)에 의해 실행되는 적어도 하나의 어플리케이션 및/또는 시스템 소프트웨어에 기반하여, 디스플레이(150)를 통해 출력될 영상을 획득할 수 있다. 일 실시예에서, GPU(114)는, 디스플레이(150)에 포함된 DDI(Display Drivier-IC) 및/또는 그래픽 메모리를 제어하여, 디스플레이(150)를 통해 출력될 화면을 생성할 수 있다.
일 실시예에 따른 디스플레이 장치(101)의 메모리(120)는 프로세서(110)에 입력 및/또는 출력되는 데이터 및/또는 인스트럭션을 저장하기 위한 하드웨어 컴포넌트를 포함할 수 있다. 메모리(120)는, 예를 들어, RAM(Random-Access Memory)와 같은 휘발성 메모리(Volatile Memory) 및/또는 ROM(Read-Only Memory)와 같은 비휘발성 메모리(Non-Volatile Memory)를 포함할 수 있다. 휘발성 메모리는, 예를 들어, DRAM(Dynamic RAM), SRAM(Static RAM), Cache RAM, PSRAM (Pseudo SRAM) 중 적어도 하나를 포함할 수 있다. 비휘발성 메모리는, 예를 들어, PROM(Programmable ROM), EPROM (Erasable PROM), EEPROM (Electrically Erasable PROM), 플래시 메모리, 하드디스크, 컴팩트 디스크, eMMC(Embedded Multi Media Card) 중 적어도 하나를 포함할 수 있다. 메모리(120) 내에서, 프로세서(110)가 데이터에 수행할 동작을 나타내는 인스트럭션이 하나 이상 저장될 수 있다. 인스트럭션의 집합은, 펌웨어, 운영 체제, 프로세스, 루틴, 서브-루틴 및/또는 어플리케이션으로 참조될 수 있다. 메모리(120) 내에, 디스플레이 장치(101)의 디스플레이(150)를 통해 표시될 영상을 나타내는 정보가 저장될 수 있다.
일 실시예에 따른 디스플레이 장치(101)의 통신 회로(140)는 디스플레이 장치(101) 및 외부 전자 장치 사이의 전기 신호의 송신 및/또는 수신을 지원하기 위한 하드웨어 컴포넌트를 포함할 수 있다. 통신 회로(140)는, 예를 들어, 모뎀(MODEM), 안테나, O/E(Optic/Electronic) 변환기 중 적어도 하나를 포함할 수 있다. 통신 회로(140)는, 이더넷(ethernet), LAN(Local Area Network), WAN(Wide Area Network), WiFi(Wireless Fidelity), Bluetooth, BLE(Bluetooth Low Energy), ZigBee, LTE(Long Term Evolution), 5G NR(New Radio)와 같은 다양한 타입의 프로토콜에 기반하여 전기 신호의 송신 및/또는 수신을 지원할 수 있다.
일 실시예에 따른 디스플레이 장치(101)의 디스플레이(150)는 사용자에게 시각화된 정보를 출력할 수 있다. 예를 들어, 디스플레이(150)는, GPU(114)와 같은 집적 회로에 의해 제어되어, 사용자에게 시각화된 정보(visualized information)를 출력할 수 있다. 디스플레이(150)는 FPD(Flat Panel Display) 및/또는 전자 종이(electronic paper)를 포함할 수 있다. 상기 FPD는 LCD(Liquid Crystal Display), PDP(Plasma Display Panel) 및/또는 하나 이상의 LED(Light Emitting Diode)를 포함할 수 있다. 상기 LED는 OLED(Organic LED)를 포함할 수 있다.
비록 도시되지 않았지만, 디스플레이 장치(101)는 디스플레이(150)를 통해 표시되는 영상에 대응하는 음성을 출력하기 위한 스피커(미도시)를 더 포함할 수 있다. 디스플레이 장치(101)에 포함된 스피커의 수는, 디스플레이 장치(101)에 의해 지원되는 오디오 채널의 타입(예, 모노, 스테레오, 또는 2를 초과하는 입체 음향)과 관련될 수 있다. 일 실시예에서, 디스플레이 장치(101)는 통신 회로(140)를 통해, 디스플레이 장치(101)와 독립적인 스피커와 통신하여, 디스플레이(150)를 통해 표시되는 영상에 대응하는 음성을 출력할 수 있다.
도 1a를 참고하면, 일 실시예에 따른, 디스플레이 장치(101)는 디스플레이 패널(152), 및 백라이트 패널(154)을 포함할 수 있다. 디스플레이 패널(152) 및 백라이트 패널(154)은 디스플레이 장치(101)의 일 면 상에 중첩하여 형성될 수 있다. 일 실시예에 따른, 디스플레이 장치(101)의 디스플레이 패널(152)은 평면의 레이어(planar layer) 내에 포함된 액정을 포함할 수 있다. 디스플레이 장치(101)의 백라이트 패널(154)은, 디스플레이 패널(152)을 향하여 배치되고, 디스플레이 패널(152)에 포함된 액정을 향하여 빛을 방사하는, 복수의 LED들(Light Emitting Diodes)을 포함할 수 있다. 디스플레이 장치(101)는 전압, 및/또는 전류에 기반하여, 백라이트 패널(154)로부터 액정에 도달하는 빛의 투과율을 조절할 수 있다. 디스플레이 장치(101)가 액정의 상기 빛의 투과율을 조절함에 따라, 디스플레이 패널(152) 상에 영상이 재생될 수 있다.
일 실시예에 따른, 디스플레이 장치(101)는 백라이트 패널(154)에서 출력되는 빛의 세기(intensity), 및/또는 색상을 변경하여, 디스플레이(150)로부터 출력되는 영상의 색 재현 특성(color reproduction character)을 개선할 수 있다. 예를 들어, 디스플레이 장치(101)는 백라이트 패널(154)에 포함된 LED들의 휘도, 및/또는 밝기를 조절하여, 디스플레이(150)로부터 출력되는 영상의 명암비를 증가시킬 수 있다. 일 실시예에서, 디스플레이 장치(101)는 백라이트 패널(154)의 LED들의 세기들을 개별적으로 제어하여, 색 재현 특성을 개선할 수 있다.
도 1b를 참고하면, 일 실시예에 따른, 디스플레이 장치(101)의 디스플레이 패널(152)에 표시되는 영상에 따른 백라이트 패널(154)의 밝기의 분포의 일 예가 도시된다. 일 실시예에 따른, 백라이트 패널(154)은 디스플레이 장치(101)의 일 면 상에 배치될 수 있다. 디스플레이 패널(152)은, 디스플레이 장치(101)의 상기 일 면 상에서, 백라이트 패널(154) 상에 중첩하여(superimposed on) 배치될 수 있다. 디스플레이 패널(152)이 백라이트 패널(154) 상에 중첩하여 배치됨에 따라, 백라이트 패널(154)이 디스플레이 패널(152)에 의해 덮일 수 있다(may be covered with). 백라이트 패널(154) 내에서, 복수의 LED들이 디스플레이 패널(152)을 향하여 빛을 방출하도록 배치될 수 있다.
일 실시예에 따른, 디스플레이 장치(101)는 프레임 율(frame-rate)에 의해 시간 영역에서(in a time domain) 구분되는 시간 구간들을 따라, 상이한 영상들을 표시할 수 있다. 상기 프레임 율은 일 초당 디스플레이 장치(101)가 연속적으로 표시 가능한 영상들의 개수로써, 예를 들어, 12 fps(frames-per-second), 24 fps, 60 fps, 120 fps, 및/또는 240 fps 중에서 조절될 수 있다. 이하에서, 프레임은 상기 프레임 율에 의해 구별되는 단일의 시간 구간을 의미할 수 있다.
도 1b를 참고하면, 프레임 내에서(in a frame), 디스플레이 장치(101)의 디스플레이 패널(152)에서 표시되는 영상(170), 및 백라이트 패널(154)에 포함된 LED들의 세기의 2차원적(two-dimensional) 분포(160)가 도시된다. 영상(170)의 모서리들(예, A', B', C', D') 및 분포(160)의 모서리들(예, A, B, C, D) 각각은 디스플레이 장치(101)의 일 면 상에서 서로 중첩될 수 있다. 영상(170) 및 부분(160)의 격자는 설명의 편의를 위해 도시된 것이다.
도 1b의 일 예에서, 영상(170)은 부분적으로 어두운 영역(예, 모서리 D'에 인접하고, 야구공인 피사체의 그림자에 대응하는 일부분) 및 상대적으로 밝은 부분(예, 모서리 A'에 인접한 일부분)을 포함할 수 있다. 디스플레이 장치(101)는 영상(170)의 밝기 분포에 기반하여, 백라이트 패널(154)의 LED들의 세기의 분포(160)를 조절할 수 있다.
도 1b를 참고하면, 일 실시예에 따른, 디스플레이 장치(101)가 영상(170)에 기반하여 획득하고, 6 Х 4의 셀들 각각에 포함된 하나 이상의 LED들의 세기를 나타낸 분포(160)가 도시된다. 셀들 각각의 세기는, 영상(170)에서 셀에 대응하는 부분의 색상, 및/또는 밝기에 의해 결정될 수 있다. 분포(160)에 포함된 셀들의 개수는, 백라이트 패널(154)에 포함된 LED들의 개수와 관련될 수 있고, 도 1b의 일 실시예에 제한되지 않는다. 예를 들어, 분포(160) 내에서, 영상(170)에서 상대적으로 어두운 영역에 대응하는 일부분(164)의 밝기가, 영상(170)에서 상대적으로 밝은 영역에 대응하는 일부분(162)의 밝기 보다 어두울 수 있다. 일 실시예에 따른, 디스플레이 장치(101)는, 영상(170)으로부터 획득된 분포(160)에 기반하여, 백라이트 패널(154)의 복수의 LED들 각각의 세기들을 변경할 수 있다. 예를 들어, 디스플레이 장치(101)는, 분포(160) 내에서 복수의 LED들 각각의 위치에 대응하는 일부분의 세기로, 프레임 내에서 복수의 LED들의 세기들을 조절할 수 있다.
복수의 LED들의 세기들을 분포(160)에 기반하여 조절하기 위하여, 백라이트 패널(154)은, 복수의 LED들의 세기를 조절하기 위한 회로를 포함할 수 있다. 일 실시예에 따른, 디스플레이 장치(101)의 백라이트 패널(154)은 액티브 매트릭스(active matrix) 방식에 기반하여, 복수의 LED들이, 분포(160)에 의해 부여된(assigned) 세기를 상대적으로 긴 시간 동안 유지하게 만들 수 있다. 일 실시예에 따른, 백라이트 패널(154)은 단순화된 회로에 기반하여 복수의 LED들을 개별적으로 제어할 수 있다. 일 실시예에 따른, 백라이트 패널(154)은, 복수의 LED들에 전력을 공급하는 시간 구간을 분리하여, 상대적으로 단순화된 회로에 기반하는 복수의 LED들의 제어를 지원할 수 있다.
이하에서는, 도 2를 참고하여, 일 실시예에 따른 백라이트 패널(154)의 구조가 설명된다.
도 2는, 일 실시예에 따른, 디스플레이 장치의 백라이트 패널(154)을 설명하기 위한 예시적인 블록도이다. 도 2의 디스플레이 장치는 도 1a 내지 도 1b의 디스플레이 장치(101)의 일 예일 수 있다. 예를 들어, 도 2의 백라이트 패널(154)은 도 1a 내지 도 1b의 백라이트 패널(154)의 일 예일 수 있다.
일 실시예에 따른, 백라이트 패널(154)은 2차원의 평면 상의 제1 방향, 및 상기 제1 방향에 수직인 제2 방향을 따라 배치된 복수의 LED들을 포함하는 백라이트 부(205)를 포함할 수 있다. 백라이트 부(205) 내에서, 복수의 LED들 각각은, 애노드 및 캐소드 사이의 전위차에 기반하여, 빛을 방사할 수 있다. 예를 들어, 애노드로부터 캐소드를 향하여 흐르는 전류, 또는 전위차에 기반하여, 복수의 LED들 각각은 빛을 방사할 수 있다. 도 2를 참고하면, 백라이트 패널(154)의 복수의 LED들 중 일부분에 포함된 LED들(282, 284, 296, 292, 294, 296)이 도시된다. 백라이트 부(205)의 복수의 LED들이 백라이트 패널(154) 상에서 이격되어 배치됨에 따라, 복수의 LED들은, 백라이트 패널(154) 상에 중첩된 디스플레이 패널(예, 도 1a 내지 도 1b의 디스플레이 패널(152))의 상이한 부분들(distinct portions)을 향하는 빛들을 출력할 수 있다.
일 실시예에 따른, 백라이트 패널(154)은 복수의 LED들의 캐소드들에 연결된 제1 노드를 포함하는 픽셀 제어부(230)를 포함할 수 있다. 픽셀 제어부(230)는, 복수의 LED들 중 적어도 하나의 세기를, 지정된 길이 동안 유지하기 위한 회로 요소를 포함할 수 있다. 예를 들어, 픽셀 제어부(230)는, 상기 제1 노드와 구별되는 제2 노드를 통해 수신된 신호에 의해 나타나는 세기에 기반하여, 복수의 LED들 중 적어도 하나의 세기를 조절할 수 있다. 픽셀 제어부(230)는, 상기 제1 노드, 및 상기 제2 노드와 구별되는 제3 노드로부터 수신되는 신호에 기반하여, 상기 제2 노드를 통해 상기 세기를 수신하는 시점을 식별할 수 있다. 픽셀 제어부(230)는 ASIC(application-specific integrated circuit), 및/또는 TFT(Thin Film Transistor)에 기반하여 백라이트 패널(154) 상에 구현될 수 있다. 일 실시예에서, 픽셀 제어부(230)는 픽셀 회로, 픽셀 집적 회로(pixel integrated circuit, pixel-IC, 및/또는 픽셀 제어 회로로 참조될 수 있다.
도 2를 참고하면, 백라이트 패널(154)은 제1 픽셀 제어부(231), 및/또는 제2 픽셀 제어부(232)와 같이, 복수의 픽셀 제어부들을 포함할 수 있다. 제1 픽셀 제어부(231)의 제1 노드(231-1)는, 제1 방향을 따라 배치된 LED들(282, 284, 286)의 캐소드들에 공통적으로 연결될 수 있다. 제1 픽셀 제어부(231)의 제1 노드(231-1) 및 LED들(282, 284, 286) 사이를 연결하기 위하여, 백라이트 패널(154)은 제1 노드(231-1)로부터 상기 제1 방향을 따라 연장된 라인(271)을 포함할 수 있다. 제2 픽셀 제어부(232)의 제1 노드(232-1)는, 제1 방향을 따라 배치되고, 제1 픽셀 제어부(231)에 연결된 LED들(282, 284, 285)과 제2 방향으로 이격된, LED들(292, 294, 296)의 캐소드들에 공통적으로 연결될 수 있다. 제2 픽셀 제어부(232)의 제1 노드(232-1) 및 LED들(292, 294, 296) 사이를 연결하기 위하여, 백라이트 패널(154)은 제1 노드(232-1)로부터 상기 제1 방향을 따라 연장된 라인(272)을 포함할 수 있다. 일 실시예에서, 제1 픽셀 제어부(231)가 LED들(282, 284, 285)의 세기들을 제어하는 동안, 제2 픽셀 제어부(232)는 LED들(292, 294, 296)의 세기들을 제어할 수 있다.
도 2를 참고하면, 픽셀 제어부(230), 및/또는 복수의 LED들을 제어하기 위하여, 백라이트 패널(154)은 타이밍 제어부(210), 전력 구동부(220), 소스 구동부(250), 및 게이트 구동부(260)를 포함할 수 있다. 일 실시예에 따른, 전력 구동부(220)는 복수의 LED들의 애노드들에 연결된 파워 라인들을 이용하여, 복수의 LED들 각각이 전력 신호를 수신하는 시점을 조절할 수 있다. 일 실시예에서, 타이밍 제어부(210)는 타이밍 컨트롤러, 및/또는 컨트롤러로 참조될 수 있다. 일 실시예에서, 소스 구동부(250)는 소스 구동 회로(source driving circuit)로 참조될 수 있다. 일 실시예에서, 전력 구동부(220)는 전력 구동 회로(power driving circuit)로 참조될 수 있다. 일 실시예에서, 게이트 구동부(260)는 게이트 구동 회로(gate driving circuit)로 참조될 수 있다.
일 실시예에 따른, 소스 구동부(250)는, 하나 이상의 소스 라인들을 통해, 픽셀 제어부(230)의 제2 노드(예, 제2 노드들(231-2, 232-2))로, 적어도 하나의 LED의 세기를 나타내는 신호를 송신할 수 있다. 일 실시예에 따른, 게이트 구동부(260)는, 하나 이상의 게이트 라인들을 통해, 픽셀 제어부(230)의 제3 노드(예, 제3 노드들(231-3, 232-3))로, 픽셀 제어부(230)가 LED의 세기를 수신하는 시점을 나타내는 신호를 송신할 수 있다. 상기 하나 이상의 소스 라인들, 및/또는 상기 하나 이상의 게이트 라인들의 구조는, 도 3 및/또는 도 4를 참고하여 후술된다.
일 실시예에 따른, 전력 구동부(220)는 백라이트 패널(154)의 LED들이 배치된 일 면 상에서 제2 방향을 따라 배치된 파워 라인들(예, 제1 파워 라인(220-1), 제2 파워 라인(220-2), 및 제3 파워 라인(220-3))에 순차적으로 전력 신호를 입력할 수 있다. 예를 들어, 전력 신호가 제1 파워 라인(220-1)에 전력 신호를 입력하는 시점에서, 전력 구동부(220)는 다른 파워 라인들(예, 제2 파워 라인(220-2), 및 제3 파워 라인(220-3))에 전력 신호를 입력하는 것을 적어도 일시적으로 중단할 수 있다. 파워 라인들은, 상이한 LED들의 애노드들에 연결될 수 있다. 도 2의 일 실시예에서, 제1 파워 라인(220-1)은, LED들(282, 292)의 애노드들에 연결되고, 제2 파워 라인(220-2)은, LED들(284, 294)의 애노드들에 연결되고, 제3 파워 라인(220-3)은, LED들(286, 296)의 애노드들에 연결될 수 있다. 상기 예시된 상기 시점에서, 제1 파워 라인(220-1)에 연결된 LED들(282, 292)이 상기 전력 신호를 수신할 수 있다. 이 경우, 제1 픽셀 제어부(231-1) 및 제2 픽셀 제어부(232-1)는, LED들(282, 292) 각각의 세기를, 소스 구동부(250)로부터 수신한 세기로 조절, 및/또는 유지할 수 있다.
일 실시예에 따른, 전력 구동부(220)가 파워 라인들에 순차적으로 전력 신호를 입력하는 것은, 프레임 미만의 지정된 주기에 기반하여 수행될 수 있다. 예를 들어, 전력 신호가 상기 지정된 주기에 기반하여 제1 파워 라인(220-1)에 인가되는 제1 시간 구간 내에서, 제1 픽셀 제어부(231-1)는 제2 노드(231-2)를 통해 소스 구동부(250)로부터 수신된 제1 세기에 기반하여, LED(282)의 세기를 조절할 수 있다. 유사하게, 상기 제1 시간 구간 내에서, 제2 픽셀 제어부(232)는 LED(292)의 세기를, 상기 제1 세기와 독립적으로 조절할 수 있다. 상기 제1 시간 구간과 상이하고, 전력 신호가 제2 파워 라인(220-2)에 인가되는 제2 시간 구간 내에서, 제1 픽셀 제어부(231-1)는 제2 노드(231-2)를 통해 수신된 제2 세기에 기반하여, LED(284)의 세기를 조절할 수 있다. 유사하게, 상기 제2 시간 구간 내에서, 제2 픽셀 제어부(232)는 LED(294)의 세기를, 상기 제2 세기와 독립적으로 유지할 수 있다.
일 실시예에 따른, 소스 구동부(250)는, 복수의 LED들의 세기를 나타내는 신호를 출력할 수 있다. 소스 구동부(250)로부터 출력되는 신호는, 듀티 비에 기반하여 LED들의 세기를 나타내는 펄스-폭 변조(Pulse-With Modulation, PWM), 및/또는 진폭에 기반하여 LED들의 세기를 나타내는 펄스-크기 변조(Pulse Amplitude Modulation, PAM) 중 적어도 하나에 기반하여 생성될 수 있다. 소스 구동부(250)는, 타이밍 제어부(210)로부터 복수의 LED들의 세기를 나타내는 디지털 신호로부터, 상기 PWM, 및/또는 상기 PAM에 기반하는 아날로그 신호를 생성할 수 있다. 일 실시예에서, 타이밍 제어부(210)는 프레임의 시점에서, 소스 구동부(250)로, 복수의 LED들의 세기의 분포(예, 도 1b의 분포(160))를 나타내는 디지털 신호를 송신할 수 있다.
일 실시예에 따른, 게이트 구동부(260)는, 픽셀 제어부(230)가 소스 구동부(250)로부터 출력되는 신호를 수신하는 시점, 및/또는 픽셀 제어부(230)가 소스 구동부(250)로부터 수신한 신호에 기반하여 LED의 세기를 유지하는 시간 구간 중 적어도 하나를 알리기 위한 신호를 출력할 수 있다. 일 실시예에 따른, 타이밍 제어부(210)는, 전력 구동부(220), 소스 구동부(250), 및 게이트 구동부(260)를, 상기 지정된 주기에 적어도 기반하여 동기화할 수 있다. 예를 들어, 타이밍 제어부(210)는, 동기화된 시간 구간들에 기반하여, 전력 구동부(220), 소스 구동부(250), 또는 게이트 구동부(260) 중 적어도 하나를 제어할 수 있다. 일 실시예에서, 타이밍 제어부(210)는, 디스플레이 패널에 할당된(assigned) 영상(예, 도 1b의 영상(170))으로부터 복수의 LED들의 세기들의 분포(예, 도 1b의 분포(160))를 획득할 수 있다. 타이밍 제어부(210)는, 영상이 디스플레이 패널에서 출력되는 시점과 동기화되기 위하여, 디스플레이 패널로부터 동기화 신호(예, Hsync, 및/또는 Vsync)를 수신할 수 있다. 백라이트 패널(154)에 의한 깜박임(flicker)을 방지하기 위하여, 타이밍 제어부(210)는 디스플레이 패널에서 영상이 표시되는 프레임 율을 초과하는 주파수에 기반하여 동작할 수 있다.
상술한 바와 같이, 일 실시예에 따른 백라이트 패널(154)은 복수의 LED들(예, 특정 파워 라인에 연결된 LED들)이 동시에 활성화되는 액티브 매트릭스 방식으로 동작할 수 있다. 일 실시예에 따른, 백라이트 패널(154)은, 복수의 LED들에 공통적으로 연결된 픽셀 제어부(230)를 포함하여, 픽셀 제어부들이 복수의 LED들에 1:1로 형성, 및 배치되는 경우에 비해 단순화될 수 있다. 일 실시예에 따른, 백라이트 패널(154)은, 파워 라인들에 대한 시분할 제어(time-sharing control)를 수행하여, 복수의 LED들 각각이 특정 시점에서 하나의 LED의 밝기를 유지하게 만들 수 있다.
이하에서는, 도 3 내지 도 4를 참고하여, 소스 구동부(250), 및 게이트 구동부(260)가 픽셀 제어부(230)에 연결되는 상이한 구조들이 설명된다.
도 3은, 디스플레이 장치의 백라이트 패널(154)에 포함된 픽셀 제어부들이 게이트 라인을 공유하는 일 실시예를 설명하기 위한 예시적인 회로도이다. 도 3의 디스플레이 장치는 도 1a 내지 도 1b의 디스플레이 장치(101)의 일 예일 수 있다. 예를 들어, 도 3의 백라이트 패널(154)은 도 1a 내지 도 1b, 및/또는 도 2의 백라이트 패널(154)의 일 예일 수 있다.
도 3을 참고하면, 일 실시예에 따른, 백라이트 패널(154)의 픽셀 제어부들(231, 232, 233, 234, 235, 236)이 도시된다. 픽셀 제어부들(231, 232, 233, 234, 235, 236)은 도 2의 픽셀 제어부(230)의 일 예일 수 있다. 픽셀 제어부들(231, 232, 233, 234, 235, 236) 각각은, 제1 노드로부터 연장된 제어 라인들을 통해, 대응하는 하나 이상의 LED들과 연결될 수 있다. 백라이트 부(205)가 24 개의 LED들을 포함하는 도 3의 일 실시예에서, 6 개의 픽셀 제어부들(231, 232, 233, 234, 235, 236) 각각이 4 개의 LED들과 연결된 일 예가 도시되지만, 실시예가 이에 제한되는 것은 아니다. 도 3을 참고하면, 백라이트 패널(154)은, 소스 구동부(250)의 단들(S1, S2, S3, S4, S5, S6)로부터, 제어 라인에 평행한 제1 방향을 따라 연장된, 복수의 소스 라인들을 포함할 수 있다. 복수의 소스 라인들은, 백라이트 패널(154) 내에서 제2 방향으로 평행하게 이격될 수 있다. 복수의 소스 라인들 각각은, 픽셀 제어부들(231, 232, 233, 234, 235, 236)의 제2 노드에 연결될 수 있다.
도 3을 참고하면, 백라이트 패널(154) 내에서, 픽셀 제어부들(231, 232, 233, 234, 235, 236)이 제1 방향에 수직인 제2 방향을 따라 배치될 수 있다. 백라이트 패널(154)은, 게이트 구동부(250)의 단(GC)으로부터, 상기 제1 방향에 수직인 제2 방향을 따라 연장된, 게이트 라인을 포함할 수 있다. 게이트 라인은, 픽셀 제어부들(231, 232, 233, 234, 235, 236)의 제3 노드에 연결될 수 있다. 도 3의 일 실시예에서, 픽셀 제어부들(231, 232, 233, 234, 235, 236)은 단일의 게이트 라인을 공유할 수 있다.
도 3을 참고하면, 백라이트 패널(154)은, 전력 구동부(220)의 단들(P1, P2, P3, P4)로부터, 픽셀 제어부들(231, 232, 233, 234, 235)이 배치된 제2 방향을 따라 연장된, 복수의 파워 라인들을 포함할 수 있다. 복수의 파워 라인들은, 백라이트 패널(154) 내에서 제1 방향으로 평행하게 이격될 수 있다. 복수의 파워 라인들 각각은, 복수의 LED들 중에서 파워 라인에 인접한 하나 이상의 LED들의 애노드들에 연결될 수 있다.
일 실시예에 따른 타이밍 제어부(210)는, 소스 구동부(250), 게이트 구동부(260), 및 전력 구동부(220)에 연결되어, 소스 구동부(250), 게이트 구동부(260), 및 전력 구동부(220)를 동기화할 수 있다. 도 3을 참고하면, 타이밍 제어부(210)가 소스 구동부(250)로 송신하는 신호(310)는, 백라이트 패널(154)에 포함된 복수의 LED들의 세기들을 나타내는 정보를 포함할 수 있다. 예를 들어, 상기 정보는 도 1b의 분포(160)와 같이, 프레임 내에서 전자 장치(예, 도 1a 내지 도 1b의 전자 장치(101))에 포함된 디스플레이 패널(예, 도 1a 내지 도 1b의 디스플레이 패널(152))에서 출력되는 영상의 밝기, 및/또는 색상에 기반할 수 있다.
일 실시예에서, 소스 구동부(250)는 디지털-아날로그 변환(digital-to-analog conversion)을 수행하여, 신호(310)에 포함된 상기 정보로부터, 복수의 LED들 각각의 세기를, 펄스-폭, 및/또는 진폭을 이용하여 나타낸 아날로그 전기 신호를 출력할 수 있다. 소스 구동부(250)는 단들(S1, S2, S3, S4, S5, S6)을 이용하여, 상기 아날로그 전기 신호를 픽셀 제어부들(231, 232, 233, 234, 235, 236)로 출력할 수 있다. 소스 구동부(250)가 복수의 소스 라인들에 연결된 도 3의 일 실시예에서, 소스 구동부(250)는 복수의 소스 라인들로, 아날로그 전기 신호들을 동시에 출력할 수 있다. 또는, 소스 구동부(250)는 단들(S1, S2, S3, S4, S5, S6)에 연결된 복수의 소스 라인들로 아날로그 신호를 순차적으로 출력할 수 있다.
소스 구동부(250)가 상기 아날로그 전기 신호를 출력하는 시점은, 타이밍 제어부(210)에 의하여, 게이트 구동부(260)가 픽셀 제어부들(231, 232, 233, 234, 235, 236)로 제어 신호를 출력하는 시점과 동기화될 수 있다. 도 3의 일 실시예에서, 타이밍 제어부(320)는 게이트 구동부(260)로 신호(320)를 송신하여, 게이트 구동부(260)가 단(GC)으로부터 연장된 게이트 라인에 연결된 픽셀 제어부들(231, 232, 233, 234, 235, 236)로 제어 신호를 출력하게 만들 수 있다. 상기 제어 신호는, 픽셀 제어부들(231, 232, 233, 234, 235, 236)이 소스 구동부(250)로부터 출력되는 아날로그 전기 신호를 수신하는 시점을, 전압, 및/또는 전류의 변화에 기반하여 나타낼 수 있다.
예를 들어, 픽셀 제어부들(231, 232, 233, 234, 235, 236)은, 게이트 구동부(260)로부터 출력된 제어 신호의 전압이 지정된 임계치를 초과하는 시점에서, 픽셀 제어부들(231, 232, 233, 234, 235, 236)에 대응하는 소스 라인을 통해 아날로그 전기 신호를 수신할 수 있다. 수신된 아날로그 전기 신호의 펄스 폭, 및/또는 진폭에 기반하여, 픽셀 제어부들(231, 232, 233, 234, 235, 236)에 연결된 LED의 세기를 식별할 수 있다. 식별된 LED의 세기에 기반하여, 픽셀 제어부들(231, 232, 233, 234, 235, 236) 각각은 전력 구동부(220)에 의해 활성화된 파워 라인에 연결된 LED의 세기를 조절할 수 있다.
소스 구동부(250)가 상기 아날로그 전기 신호를 출력하는 시점은, 타이밍 제어부(210)에 의하여, 전력 구동부(220)가 파워 라인들에 전력 신호를 순차적으로 송신하는 시점과 동기화될 수 있다. 예를 들어, 타이밍 제어부(210)가 전력 구동부(220)로 송신하는 신호(330)에 기반하여, 전력 구동부(220)는 단(P1)으로부터 연장된 제1 파워 라인으로 전력 신호를 송신할 수 있다. 신호(330)를 송신하는 것에 응답하여, 타이밍 제어부(210)는 신호(310)를 이용하여, 소스 구동부(250)를 이용하여 픽셀 제어부들(231, 232, 233, 234, 235, 236) 각각으로, 제1 파워 라인에 연결된 LED들 각각의 세기들을 나타내는 아날로그 전기 신호를 송신하게 만들 수 있다. 신호(310)와 함께, 타이밍 제어부(210)는 게이트 구동부(260)로 송신되는 신호(320)를 이용하여, 게이트 구동부(260)가 픽셀 제어부들(231, 232, 233, 234, 235, 236)로 제어 신호를 송신하게 만들 수 있다.
전력 구동부(220)가 단(P1)으로부터 연장된 제1 파워 라인으로 전력 신호를 송신하는 제1 시간 구간 동안, 픽셀 제어부들(231, 232, 233, 234, 235, 236) 각각은, 제1 파워 라인을 통해 전력 신호를 수신하는 LED들의 세기를, 소스 라인들을 통해 수신된 LED의 세기로 유지할 수 있다. 타이밍 제어부(210)는 신호(330)를 이용하여, 전력 구동부(220)가 지정된 주기에 기반하여 전력 신호를 송신하는 파워 라인을 스위칭하게 만들 수 있다. 예를 들어, 상기 제1 시간 구간이 만료됨을 식별하는 것에 응답하여, 타이밍 제어부(210)는 신호(330)를 이용하여, 전력 구동부(220)가 제1 파워 라인으로 전력 신호를 송신하는 것을 중단하고, 단(P2)으로부터 연장된 제2 파워 라인으로 전력 신호를 송신하게 만들 수 있다. 전력 구동부(220)가 제2 파워 라인으로 전력 신호를 송신하는 것에 응답하여, 타이밍 제어부(210)는 소스 구동부(250) 및 게이트 구동부(260)를 제어하여, 픽셀 제어부들(231, 232, 233, 234, 235, 236)가 제2 파워 라인에 연결된 LED들의 세기를 수신하게 만들 수 있다. 픽셀 제어부들(231, 232, 233, 234, 235, 236)은, 제1 시간 구간에서의 동작과 유사하게, 제2 파워 라인을 통해 전력 신호를 수신하는 LED들의 세기를, 소스 라인들을 통해 수신된 LED의 세기로 유지할 수 있다.
상술한 바와 같이, 일 실시예에 따른 백라이트 패널(154)은 게이트 라인을 공유하는 복수의 픽셀 제어부들(231, 232, 233, 234, 235, 236)을 포함할 수 있다. 백라이트 패널(154)의 타이밍 제어부(210)는 전력 구동부(220)의 파워 라인들을 지정된 주기를 따라 순차적으로 활성화하여, 복수의 LED들을 순차적으로 파워 라인에 기반하여 부분적으로 활성화할 수 있다. 픽셀 제어부들(231, 232, 233, 234, 235, 236) 각각은, 제1 노드를 통해 연결된 복수의 LED들 중에서, 파워 라인에 연결된 특정 LED의 세기를, 소스 라인을 통해 지시되는 세기로 유지할 수 있다. 픽셀 제어부들(231, 232, 233, 234, 235, 236) 각각이 복수의 LED들을 상이한 시간 구간들에서 제어하므로, 백라이트 패널(154)의 복잡도가 줄어들 수 있다.
도 4는, 디스플레이 장치의 백라이트 패널(154)에 포함된 픽셀 제어부들이 소스 라인을 공유하는 일 실시예를 설명하기 위한 예시적인 회로도이다. 도 4의 디스플레이 장치는 도 1a 내지 도 1b의 디스플레이 장치(101)의 일 예일 수 있다. 예를 들어, 도 4의 백라이트 패널(154)은 도 1a 내지 도 1b, 및/또는 도 2의 백라이트 패널(154)의 일 예일 수 있다.
도 4를 참고하면, 백라이트 패널(154) 상에서 제1 방향, 및 상기 제1 방향에 수직인 제2 방향으로 배치된 복수의 LED들이 도시된다. 백라이트 패널(154)에 포함된 픽셀 제어부들(231, 232, 233, 234, 235, 236) 각각은, 복수의 LED들 중에서, 제1 방향을 따라 일렬로 배치된 LED들에 연결될 수 있다. 6개의 픽셀 제어부들(231, 232, 233, 234, 235, 236) 각각이 4 개의 연결된 일 예가 도시되지만, 실시예가 이에 제한되는 것은 아니다. 제1 픽셀 제어부(231)는 제1 노드를 통해, 제1 방향을 따라 일렬로 배치된 LED들의 캐소드들에 연결될 수 있다. 픽셀 제어부들(231, 232, 233, 234, 235, 236)이 제2 방향으로 서로 이격됨에 따라, 픽셀 제어부들(231, 232, 233, 234, 235, 236) 각각에 연결된 LED들 또한 제2 방향으로 평행하게 이격될 수 있다.
도 4를 참고하면, 백라이트 패널(154)은, 소스 구동부(250)의 단(SC)으로부터, 픽셀 제어부들(231, 232, 233, 234, 235, 236)이 배치된 제2 방향을 따라 연장된, 소스 라인을 포함할 수 있다. 소스 라인은 픽셀 제어부들(231, 232, 233, 234, 235, 236) 각각의 제2 노드에 연결될 수 있다. 도 4의 일 실시예에서, 픽셀 제어부들(231, 232, 233, 234, 235, 236)은 단일의 소스 라인을 공유할 수 있다. 백라이트 패널(154)은, 게이트 구동부(260)의 단들(G1, G2, G3, G4, G5, G6)로부터, 제1 방향을 따라 연장된, 복수의 게이트 라인들을 포함할 수 있다. 복수의 게이트 라인들은, 픽셀 제어부들(231, 232, 233, 234, 235, 236)의 제3 노드들 각각에 연결될 수 있다.
도 4를 참고하면, 백라이트 패널(154)은, 전력 구동부(220)의 단들(P1, P2, P3, P4)로부터, 상기 제1 방향에 수직인 제2 방향을 따라 백라이트 패널(154) 내에서 연장된 복수의 파워 라인들을 포함할 수 있다. 복수의 파워 라인들 각각은, 하나 이상의 LED들의 애노드들에 연결될 수 있다. 복수의 파워 라인들은, 제1 방향으로 평행하게 이격될 수 있다.
도 3에서 설명한 바와 유사하게, 일 실시예에 따른, 타이밍 제어부(210)는 소스 구동부(250), 게이트 구동부(260), 및 전력 구동부(220) 각각의 동작을 동기화할 수 있다. 예를 들어, 타이밍 제어부(210)는, 신호들(410, 420 430)을 이용하여, 전력 구동부(220)가 파워 라인들을 순차적으로 활성화하는 시점들, 게이트 구동부(260)가 픽셀 제어부들(231, 232, 233, 234, 235, 236)로 제어 신호를 송신하는 시점, 및 소스 구동부(250)가 활성화된 파워 라인에 연결된 LED들의 세기를 나타내는 전기 신호(예, 펄스-폭, 및/또는 진폭으로 세기를 나타낸 펄스 신호)를 송신하는 시점을 동기화할 수 있다.
예를 들어, 전력 구동부(220)가 단들(P1, P2, P3, P4) 각각에 연결된 파워 라인들을 순차적으로 활성화하는 시점들은, 타이밍 제어부(210)로부터 전력 구동부(220)로 송신되는 신호(430)에 의해 조절될 수 있다. 예를 들어, 전력 구동부(220)가 단(P1)으로부터 연장된 제1 파워 라인을 활성화한 제1 시간 구간 내에서, 타이밍 제어부(210)는 신호들(410, 420)을 이용하여, 픽셀 제어부들(231, 232, 233, 234, 235, 236) 각각으로 제1 파워 라인에 연결된 LED들의 세기를 송신할 수 있다.
예를 들어, 제1 시간 구간 내에서, 타이밍 제어부(210)는 신호(410)를 이용하여, 소스 구동부(250)가 소스 라인으로, 단(P1)으로부터 연장된 제1 파워 라인에 연결된 LED들의 세기들을 나타내는 펄스 신호를 출력하게 만들 수 있다. 제1 시간 구간 내에서, 타이밍 제어부(210)는 신호(420)를 이용하여, 게이트 구동부(260)가 게이트 라인들 각각으로, 픽셀 제어부들(231, 232, 233, 234, 235, 236) 각각으로 상기 펄스 신호에 포함된 펄스들 중에서 어느 펄스를 수신할지를 나타내는 제어 신호를 출력하게 만들 수 있다. 픽셀 제어부들(231, 232, 233, 234, 235, 236)은, 제1 시간 구간 동안 제1 파워 라인에 연결된 LED들의 세기를, 소스 라인을 통해 수신한 펄스 신호의 펄스-폭, 및/또는 진폭에 의해 나타나는 세기로 유지할 수 있다. 제1 시간 구간의 길이는 파워 라인들을 스위칭하기 위한 지정된 주기와 일치할 수 있다. 예를 들어, 제1 시간 구간 내에서, 지정된 주기의 만료를 식별하는 것에 응답하여, 타이밍 제어부(210)는 신호(430)를 이용하여, 전력 구동부(220)가 제1 파워 라인과 상이한 제2 파워 라인(예, 단(P2)으로부터 연장된 제2 파워 라인)으로 전력 신호를 송신하게 만들 수 있다.
상술한 바와 같이, 일 실시예에 따른, 백라이트 패널(154)의 픽셀 제어부들(231, 232, 233, 234, 235, 236)은 공유되는 소스 라인을 통해, 전력 구동부(220)에 의해 활성화된 특정 파워 라인에 연결된 LED들의 세기들을 수신할 수 있다. 상기 특정 파워 라인이 활성화된 동안, 픽셀 제어부들(231, 232, 233, 234, 235, 236)은 특정 파워 라인에 연결된 LED들의 세기들을, 수신된 LED들의 세기들로 유지할 수 있다. 복수의 LED들이 순차적으로 활성화되는 파워 라인들에 기반하여 제어됨에 따라, 픽셀 제어부들의 개수가 백라이트 패널(154)에 포함된 LED들의 개수 미만으로 줄어들 수 있다.
이하에서는, 도 5를 참고하여, 일 실시예에 따른 백라이트 패널(154) 내에서 신호가 송신되는 시점들이 설명된다
도 5는, 일 실시예에 따른, 디스플레이 장치의 타이밍 제어부 및 전력 구동부의 동작을 설명하기 위한 타이밍 도면이다. 도 5의 디스플레이 장치는 도 1a 내지 도 1b의 디스플레이 장치(101)의 일 예일 수 있다. 예를 들어, 상기 타이밍 제어부, 및 전력 구동부는, 도 2 내지 도 4의 타이밍 제어부(210), 및 전력 구동부(220) 각각을 포함할 수 있다.
도 5를 참고하면, 일 실시예에 따른, 디스플레이 장치의 백라이트 패널(예, 도 1a 내지 도 1b, 및/또는 도 2의 백라이트 패널(154)) 내에서 발생되는 신호들의 그래프들(510, 520, 530, 540, 550)이, 일치된 시간 축을 따라 도시된다. 그래프(510)는, 백라이트 패널의 타이밍 제어부로부터 전력 구동부로 송신되는 신호(예, 도 3, 및/또는 도 4의 신호들(330, 430))를 나타낼 수 있다. 이하에서는, 전력 구동부가 4 개의 파워 라인들에 연결되어, 4 개의 파워 라인들을 순차적으로 활성화하는 것으로 가정한다. 도 5를 참고하면, 그래프들(520, 530, 540, 550) 각각은, 전력 구동부에 연결된 제1 파워 라인 내지 제4 파워 라인 각각에서 송신되는 전력 신호의 크기를 나타낼 수 있다.
상술한 바와 같이, 일 실시예에 따른, 전력 구동부는 지정된 주기를 따라 복수의 파워 라인들에 전력 신호를 순차적으로 송신할 수 있다. 도 5의 싸이클(560)은, 전력 구동부가 지정된 주기에 기반하여 복수의 파워 라인들 전체를 활성화하는 시간 구간을 나타낸다. 싸이클(560)의 길이(duration)는, 백라이트 패널 상에 배치된 디스플레이 패널(예, 도 1a 내지 도 1b의 디스플레이 패널(152))이 단일 영상을 표시하는 프레임의 길이 미만일 수 있다. 일 실시예에서, 싸이클(560)의 길이는, 백라이트 패널에 의한 깜박임을 방지하기 위하여, 프레임의 길이 미만의 상대적으로 짧은 길이로 설정될 수 있다. 예를 들어, 상기 디스플레이 패널의 프레임 율이 120 fps인 경우, 프레임의 길이는 1/120
Figure pat00001
8.33 ms이고, 싸이클(560)의 길이는 프레임의 길이보다 짧은, 8.33 ms Х 1/100 = 83.3 μs일 수 있다.
일 실시예에 따른, 백라이트 패널의 타이밍 제어부는, 전력 구동부로, 전력 구동부에 의해 활성화된 파워 라인을 전환하기 위한 신호를 송신할 수 있다. 도 5의 그래프(510)를 참고하면, 타이밍 제어부가 전력 구동부로 송신하는 신호는, 지정된 주기에 주기적으로 변화하는 전압, 및/또는 전류를 가질 수 있다. 그래프(510)의 신호에 의해 구별되는 싸이클(560) 내 시간 구간들(561, 562, 563, 564) 각각에서, 백라이트 패널 상의 상이한 LED들이 활성화될 수 있다. 예를 들어, 4 개의 LED들에 연결된 픽셀 제어부는, 시간 구간들(561, 562, 563, 564) 각각에서, 상기 4 개의 LED들을 순차적으로 활성화할 수 있다. 상기 예시에서, 시간 구간들(561, 562, 563, 564) 각각에서, 픽셀 제어부는 4 개의 LED들 중 어느 하나의 세기를, 소스 구동부로부터 수신된 펄스 신호의 펄스-폭에 대응하는 세기로 유지할 수 있다. 상기 예시에서, 시간 구간들(561, 562, 563, 564) 각각에서, 픽셀 제어부는 4 개의 LED들 중 어느 하나의 색상을, 소스 구동부로부터 수신된 펄스 신호의 진폭에 대응하는 색상으로 유지할 수 있다.
일 실시예에 따른, 백라이트 패널의 타이밍 제어부는, 그래프(510)에 의해 나타나는 지정된 주기에 기반하여, 백라이트 패널에 포함된 소스 구동부, 및/또는 게이트 구동부를 제어할 수 있다. 예를 들어, 소스 구동부, 및 게이트 구동부는, 그래프(510)에 의해 나타나는 지정된 주기에 기반하여, 복수의 픽셀 제어부들 각각에, 활성화된 파워 라인에 연결된 LED들의 세기들을 입력할 수 있다. 입력된 LED들의 세기들에 기반하여, 픽셀 제어부는 활성화된 파워 라인에 연결된 LED의 세기를, 지정된 주기의 길이(예, 시간 구간들(561, 562, 563, 564) 각각의 길이) 동안 유지할 수 있다.
비록 디스플레이 장치가 단일 백라이트 패널을 포함하는 일 실시예가 설명되었으나, 실시예가 이에 제한되는 것은 아니다. 이하에서는, 도 6을 참고하여, 디스플레이 장치가 복수의 백라이트 패널들을 포함하는 일 실시예가 설명된다.
도 6은, 일 실시예에 따른, 디스플레이 장치의 디스플레이 패널을 향하여 배치된 복수의 백라이트 패널들(154-1, 154-2, 154-3)을 설명하기 위한 예시적인 도면이다. 도 6의 디스플레이 장치는 도 1a 내지 도 1b의 디스플레이 장치(101)의 일 예일 수 있다. 예를 들어, 도 6의 백라이트 패널들(154-1, 154-2, 154-3) 각각은 도 1a 내지 도 1b, 및/또는 도 2의 백라이트 패널(154)의 일 예일 수 있다.
도 6을 참고하면, 디스플레이 장치에 포함된 디스플레이 패널(예, 도 1a 내지 도 1b의 디스플레이 패널(152))의 표시 영역(610)의 상이한 부분들에 배치된 백라이트 패널들(154-1, 154-2, 154-3)이 도시된다. 비록 3 개의 백라이트 패널들(154-1, 54-2, 154-3)에 기반하는 일 예가 도시되었으나, 실시예가 이에 제한되는 것은 아니다. 표시 영역(610), 및/또는 백라이트 패널들(154-1, 154-2, 154-3)의 크기에 따라, 디스플레이 장치는 상이한 개수의 백라이트 패널들을 포함할 수 있다. 예를 들어, 디스플레이 장치에 포함된 백라이트 패널의 수는, 표시 영역(610)의 크기 및 백라이트 패널의 크기 사이의 비율에 기반하여 결정될 수 있다.
도 6을 참고하면, 백라이트 패널들(154-1, 154-2, 154-3)은 표시 영역(610)의 상이한 부분들에 배치되어, 디스플레이 패널을 향하여 빛을 방사할 수 있다. 디스플레이 장치는, 백라이트 패널들(154-1, 154-2, 154-3)로, 매 프레임 마다, 프레임에서 표시 영역(610)에서 표시될 영상의 적어도 일부분을 송신할 수 있다. 백라이트 패널들(154-1, 154-2, 154-3) 각각은, 백라이트 패널이 배치된 표시 영역(610)의 일부분에 대응하는 영상의 일부분에 기반하여, 백라이트 패널에 포함된 LED들의 세기들을 조절할 수 있다. 백라이트 패널들(154-1, 154-2, 154-3)이 LED들의 세기들을 조절하는 것은, 프레임 내에서, 실질적으로 동시에, 또는 독립적으로 수행될 수 있다.
도 7은, 일 실시예에 따른, 디스플레이 장치의 백라이트 패널의 동작을 설명하기 위한 도면이다. 도 7의 디스플레이 장치는 도 1a 내지 도 1b의 디스플레이 장치(101)의 일 예일 수 있다. 도 7의 동작들은, 일 실시예에 따른, 디스플레이 장치의 백라이트 패널(예, 도 1a 내지 도 1b의 백라이트 패널(154)), 상기 백라이트 패널의 타이밍 제어부(예, 도 2 내지 도 4의 타이밍 제어부(210))), 및/또는 상기 백라이트 패널의 전력 구동부(예, 도 2 내지 도 4의 전력 구동부(220))에 의해 수행될 수 있다.
도 7을 참고하면, 동작(710)에서, 일 실시예에 따른 백라이트 패널의 타이밍 제어부는, 프레임 내에서, 디스플레이 패널 상에 표시될 영상에 기반하여, 백라이트 패널의 복수의 LED들의 세기들을 획득할 수 있다. 타이밍 제어부는, 백라이트 패널에 적어도 일부 중첩된 디스플레이 패널(예, 도 1a 내지 도 1b의 디스플레이 패널(152)), 및/또는 디스플레이 장치의 GPU(예, 도 1a의 GPU(114))로부터, 프레임 동안 디스플레이 패널 상에 표시될 영상과 관련된 정보를 획득할 수 있다. 획득된 정보에 기반하여, 타이밍 제어부는 백라이트 패널의 복수의 LED들의 세기들, 및/또는 색상들을 획득할 수 있다.
도 7을 참고하면, 동작(720)에서, 일 실시예에 따른 백라이트 패널의 타이밍 제어부는, 백라이트 패널의 전력 구동부에 연결된 파워 라인들을 활성화하는데 이용되는 파라미터 k를 초기화할 수 있다. 파라미터 k는 타이밍 제어부, 및/또는 전력 구동부의 메모리(예, 레지스터)에 저장되는 수치 값으로, 파워 라인들의 개수에 기반하여 점진적으로 증가, 및/또는 감소되는 카운터일 수 있다. 예를 들어, 백라이트 패널이 N 개의 파워 라인들을 포함하는 경우, 파라미터 k는 N 개의 파워 라인들 각각을 나타내는 정수들 중 어느 하나를 수 있다. 파라미터 k는 N 개의 파워 라인들 중에서, 전력 신호를 송신할 특정 파워 라인을 선택하는데 이용될 수 있다. 예를 들어, 파라미터 k는 파워 라인들 각각에 고유하게 할당된(uniquely assigned) 식별자일 수 있다. 상기 예시에서, 동작(720)에 기반하여, 파라미터 k는 N 개의 파워 라인들 중에서 제1 파워 라인에 할당된 정수(예, 0 또는 1)로 설정될 수 있다.
도 7을 참고하면, 동작(730)에서, 일 실시예에 따른 백라이트 패널의 타이밍 제어부는 전력 구동부를 제어하여, 제k 파워 라인으로 전력 신호를 공급하여, 복수의 LED들 중 제k 파워 라인에 연결된 하나 이상의 LED들을 활성화할 수 있다. 타이밍 제어부는, 도 3 내지 도 4의 신호들(330, 430)을 이용하여, 전력 구동부로 제k 파워 라인으로 전력 신호를 송신할 것을 요청할 수 있다. 동작(730)에서, 일 실시예에 따른 타이밍 제어부는, 백라이트 패널의 소스 구동부(예, 도 2 내지 도 4의 소스 구동부(250)), 및/또는 게이트 구동부(예, 도 2 내지 도 4의 게이트 구동부(260))를 이용하여, 제k 파워 라인에 의해 활성화된 하나 이상의 LED들에 대응하는 하나 이상의 픽셀 제어부들로, 상기 하나 이상의 LED들의 세기들을 입력할 수 있다. 상기 하나 이상의 픽셀 제어부들이 대응하는 LED의 세기를 입력된 세기로 조절함에 따라, 빛이 디스플레이 패널을 향하여 방사될 수 있다.
도 7을 참고하면, 동작(740)에서, 일 실시예에 따른 백라이트 패널의 타이밍 제어부는, 제k 파워 라인으로 전력 신호를 공급한 시간이, 지정된 길이(a preset duration) 이상인지 여부를 식별할 수 있다. 상기 지정된 길이는, 제k 파워 라인으로 전력 신호를 공급하도록 설정된 상한선(upper bound)으로써, 도 5의 시간 구간들(561, 562, 563, 564) 각각의 주기에 대응할 수 있다. 제k 파워 라인으로 전력 신호를 공급한 시간이 지정된 길이 미만인 경우(740-아니오), 타이밍 제어부는 동작(730)에 기반하여 제k 파워 라인에 연결된 하나 이상의 LED들을 활성화하는 것을 유지할 수 있다. 예를 들어, 동작들(730, 740)에 기반하여, 제k 파워 라인에 연결된 하나 이상의 LED들이 빛을 방사하는 것이, 상기 지정된 길이 동안 유지될 수 있다.
제k 파워 라인으로 전력 신호를 공급한 시간이 제1 지정된 길이 이상임을 식별하는 것에 응답하여(740-예), 동작(750)에서, 일 실시예에 따른 백라이트 패널의 타이밍 제어부는, 동작(720)에 기반하여 파라미터 k를 초기화한 이후, 동작(730)에 기반하여 파워 라인들 전부가 활성화되었는지 여부를 식별할 수 있다. 예를 들어, 타이밍 제어부는 동작(720) 이후 도 5의 싸이클(560) 만큼의 시간이 도과하였는지 여부를 식별할 수 있다. 파워 라인들 전부가 활성화되지 않은 상태에서(750-아니오), 동작(760)에서, 일 실시예에 따른 백라이트 패널의 타이밍 제어부는, 파라미터 k를 점진적으로 증가할 수 있다. 예를 들어, 타이밍 제어부는, 증가된 파라미터 k에 기반하여, 동작들(730, 740, 750)을 반복적으로 수행할 수 있다. 동작(760)에 기반하여, 파라미터 k가 점진적으로 증가됨에 따라, 파라미터 k는 백라이트 패널에 포함된 N 개의 파워 라인들 중에서 제N 파워 라인에 할당된 정수(예, N-1 또는 N)까지 증가될 수 있다.
동작(720) 이후 파라미터 k의 점진적인 증가에 의하여, 파워 라인들 전부가 활성화되었음을 식별하는 것에 응답하여(750-예), 동작(770)에서, 일 실시예에 따른 백라이트 패널의 타이밍 제어부는, 전력 구동부는, 동작(710)의 프레임이 만료되었는지 여부를 식별할 수 있다. 예를 들어, 동작(740)의 지정된 길이는, 프레임 미만의 길이로써, 파워 라인들 전부가 복수 회(예, 수 십 내지 수 백 회) 반복적으로 활성화되도록 설정될 수 있다. 프레임이 만료되지 않은 경우(770-아니오), 타이밍 제어부는 동작(720)에 기반하여, 파라미터 k를 초기화한 다음, 동작들(730, 740, 750, 760)을 반복적으로 수행할 수 있다. 프레임이 만료됨을 식별하는 것에 응답하여(770-예), 단일 프레임 내에서 복수의 LED들의 세기들을 조절하는 것이 완료될 수 있다. 프레임이 만료된 이후, 동작(710) 이후의 다음 프레임에 대하여, 타이밍 제어부는 도 7의 동작들 중 적어도 하나를 수행할 수 있다.
상술한 바와 같이, 일 실시예에 따른, 백라이트 패널은 액티브 매트릭스 방식에 기반하여, 복수의 LED들을 동시에 활성화할 수 있다. 동시에 활성화되는 복수의 LED들은, 복수의 픽셀 제어부들 각각에 연결되고, 전력 구동부의 복수의 파워 라인들 중에서, 특정 파워 라인에 공통적으로 연결될 수 있다. 일 실시예에 따른, 전력 구동부는, 복수의 파워 라인들에 전력 신호를 순차적으로 송신하여, 백라이트 패널에 포함된 복수의 LED들을 시분할에 기반하여 활성화할 수 있다. 백라이트 패널에 포함된 복수의 픽셀 제어부들 각각은, 특정 시간 구간 내에서 활성화된 특정 파워 라인에 연결된 LED의 세기를, 소스 구동부로부터 수신된 세기로 유지할 수 있다.
상술한 바와 같은, 일 실시예에 따른 디스플레이 장치는, 복수의 LED들을 포함하는 백라이트 부를 포함할 수 있다. 디스플레이 장치는, 상기 복수의 LED들 중에서, 제1 방향으로 배열된(arranged) LED들에 연결된 픽셀 제어부를 포함할 수 있다. 디스플레이 장치는, 상기 제1 방향과 상이한 제2 방향을 따라 배열된 복수의 라인들을 이용하여, 상기 픽셀 제어부에 연결된 LED들을 순차적으로 활성화하는 전력 구동부를 포함할 수 있다. 디스플레이 장치는, 상기 픽셀 제어부로, 상기 픽셀 제어부에 연결된 LED들의 세기들을 송신하는 소스 구동부를 포함할 수 있다. 디스플레이 장치는, 상기 전력 구동부 및 상기 소스 구동부를, 동기화된 시간 구간들에 기반하여 제어하기 위한 타이밍 제어부를 포함할 수 있다. 상기 픽셀 제어부는, 상기 시간 구간들 중 제1 시간 구간에서, 상기 픽셀 제어부에 연결된 LED들 중에서, 상기 복수의 라인들 중 상기 전력 구동부에 의해 활성화된 제1 라인에 연결된, 제1 LED의 세기를, 상기 소스 구동부로부터 수신된 제1 세기에 기반하여 조절할 수 있다. 상기 픽셀 제어부는, 상기 시간 구간들 중 상기 제1 시간 구간과 상이한 제2 시간 구간에서, 상기 픽셀 제어부에 연결된 LED들 중에서, 상기 복수의 라인들 중 상기 전력 구동부에 의해 활성화된 제2 라인에 연결된, 제2 LED의 세기를, 상기 소스 구동부로부터 수신된 제2 세기에 기반하여 조절할 수 있다.
예를 들어, 상기 백라이트 부는, 상기 디스플레이 장치의 일 면 상에서 제1 방향을 따라 배치된 상기 복수의 LED들 각각으로부터, 상기 제1 방향에 수직인 상기 제2 방향으로 이격된(separated in a second direction) 다른 LED들(other LEDs)을 더 포함할 수 있다. 상기 디스플레이 장치는, 상기 다른 LED들에 연결된 다른 픽셀 제어부를 더 포함할 수 있다. 상기 다른 픽셀 제어부는, 상기 제1 시간 구간 내에서, 상기 다른 LED들 중에서, 상기 제1 라인에 연결된 제3 LED의 세기를, 상기 소스 구동부로부터 수신된 제3 세기에 기반하여 조절할 수 있다. 상기 다른 픽셀 제어부는, 상기 제2 시간 구간 내에서, 상기 다른 LED들 중에서, 상기 제2 라인에 연결된 제4 LED의 세기를, 상기 소스 구동부로부터 수신된 제4 세기에 기반하여 조절할 수 있다.
예를 들어, 상기 소스 구동부는, 상기 픽셀 제어부에 연결된 제1 소스 라인을 이용하여 상기 픽셀 제어부로 상기 제1 세기, 또는 상기 제2 세기 중 적어도 하나를 나타내는 신호를 송신할 수 있다. 상기 소스 구동부는, 상기 다른 픽셀 제어부에 연결된 제2 소스 라인을 이용하여 상기 다른 픽셀 제어부로 상기 제3 세기, 또는 상기 제4 세기 중 적어도 하나를 나타내는 신호를 송신할 수 있다. 상기 디스플레이 장치는, 상기 픽셀 제어부, 및 상기 다른 픽셀 제어부 전부에 연결된 게이트 라인을 이용하여, 상기 픽셀 제어부, 및 상기 다른 픽셀 제어부가 상기 소스 구동부로부터 상기 제1 세기 내지 상기 제4 세기 중 적어도 하나를 수신할 시점을 알리는 게이트 구동부를 더 포함할 수 있다. 상기 타이밍 제어부는, 상기 동기화된 시간 구간들에 기반하여 상기 게이트 구동부를 제어할 수 있다.
예를 들어, 상기 타이밍 제어부는, 상기 소스 구동부로, 상기 백라이트 부에 포함된 상기 복수의 LED들 및 상기 다른 LED들의 세기를 나타내는 정보를 송신할 수 있다.
예를 들어, 상기 소스 구동부는, 상기 제1 시간 구간 내에서, 지정된 주기를 따라, 상기 제1 소스 라인 및 상기 제2 소스 라인에 순차적으로 펄스 신호를 인가할 수 있다. 상기 제1 소스 라인에 인가되는 펄스 신호는, 펄스 폭 또는 진폭 중 적어도 하나에 기반하여, 상기 제1 시간 구간 내에서의 상기 제1 LED의 세기인 상기 제1 세기를 나타낼 수 있다.
예를 들어, 상기 픽셀 제어부는, 상기 제1 소스 라인에 인가되는 상기 펄스 신호에 기반하여, 상기 제1 시간 구간 내에서 상기 제1 LED의 세기를, 상기 제1 세기로 유지할 수 있다.
예를 들어, 상기 소스 구동부는, 상기 픽셀 제어부 및 상기 다른 픽셀 제어부 전부에 연결된 소스 라인을 이용하여, 상기 복수의 LED들 및 상기 다른 LED들 중 적어도 하나의 세기를 조절할 수 있다. 상기 디스플레이 장치는, 상기 픽셀 제어부에 연결된 제1 게이트 라인, 및 상기 다른 픽셀 제어부에 연결된 제2 게이트 라인을 이용하여, 상기 복수의 LED들 및 상기 다른 LED들 중 적어도 하나의 세기를 조절하는 시점을 알리는 게이트 구동부를 더 포함할 수 있다. 상기 타이밍 제어부는, 상기 동기화된 시간 구간들에 기반하여 상기 게이트 구동부를 제어할 수 있다.
예를 들어, 상기 게이트 구동부는, 상기 제1 시간 구간 내에서, 상기 지정된 주기를 따라, 상기 제1 게이트 라인 및 상기 제2 게이트 라인에 순차적으로 제어 신호를 인가할 수 있다. 상기 픽셀 제어부는, 상기 제어 신호가 상기 제1 게이트 라인에 인가되는 동안, 상기 소스 라인을 통해 상기 제2 노드에서 수신된 펄스 신호의 펄스 폭 또는 진폭 중 적어도 하나에 기반하여, 상기 제1 LED의 세기를 나타내는 상기 제1 세기를 획득할 수 있다.
예를 들어, 상기 디스플레이 장치는, 프레임(a frame)에 기반하여 영상을 표시하고, 상기 복수의 LED들이 배치된 상기 디스플레이 장치의 일 면에서, 상기 복수의 LED들 상에 중첩하는(superimposed on), 디스플레이 패널을 더 포함할 수 있다. 상기 동기화된 시간 구간들을 따라 상기 픽셀 제어부에 연결된 LED들이 순차적으로 활성화되는 싸이클(a cycle)의 길이(a duration)는, 상기 프레임의 길이 미만일 수 있다.
예를 들어, 상기 제1 시간 구간 내에서, 상기 픽셀 제어부에 의해 제어되는 상기 제1 LED의 상기 제1 세기는, 상기 제1 시간 구간을 포함하는 프레임 동안 상기 디스플레이 패널에서 표시되는 영상에서, 상기 제1 LED에 대응하는 일부분의 밝기 또는 색상 중 적어도 하나와 관련될 수 있다.
상술한 바와 같은, 일 실시예에 따른, 디스플레이 장치의 방법은, 상기 디스플레이 장치에 포함된 복수의 LED들에 연결된 파워 라인들에 연결된 전력 구동부를 제어하여, 상기 파워 라인들 중에서 제1 파워 라인으로 전력 신호를 송신하는 동작을 포함할 수 있다. 디스플레이 장치의 방법은, 상기 제1 파워 라인으로 상기 전력 신호를 송신하는 동안, 상기 복수의 LED들 중에서 상기 제1 파워 라인에 연결된 제1 LED들 각각에 연결된 복수의 픽셀 제어부들로, 상기 제1 LED들 각각 세기들을 나타내는 제어 신호를 송신하는 동작을 포함할 수 있다. 디스플레이 장치의 방법은, 상기 제1 파워 라인으로 상기 전력 신호를 송신한 이후, 지정된 주기의 만료(expiration)를 식별하는 것에 응답하여, 상기 전력 구동 회로를 제어하여, 상기 파워 라인들 중에서, 상기 복수의 LED들 중에서 상기 제1 LED들과 상이한 제2 LED들이 연결되고, 상기 제1 파워 라인과 상이한, 제2 파워 라인으로 상기 전력 신호를 송신하는 동작을 포함할 수 있다. 상기 제어 신호가 복수의 픽셀 제어부들로 송신됨에 따라, 상기 지정된 주기 내에서, 상기 제1 LED들의 세기들이 상기 제어 신호에 의해 나타나는 세기로 유지될 수 있다.
예를 들어, 상기 제어 신호를 송신하는 동작은, 상기 복수의 픽셀 제어부들에 연결된 소스 구동 부를 제어하여, 상기 지정된 주기 미만의 다른 주기를 가지는 펄스 신호의 펄스 폭, 또는 진폭 중 적어도 하나에 기반하여 상기 제1 LED들의 세기들 각각을 나타내는 상기 제어 신호를, 상기 복수의 픽셀 제어부들로 송신하는 동작을 포함할 수 있다. 상기 제어 신호를 송신하는 동작은, 상기 복수의 픽셀 제어부들에 연결된 게이트 구동부를 제어하여, 상기 복수의 픽셀 제어부들로, 상기 다른 주기에 의해 구별되는 상기 제어 신호의 부분들 중에서 상기 복수의 픽셀 제어부들 각각에 대응하는 부분을 알리기 위한 타이밍 신호를 송신하는 동작을 포함할 수 있다.
예를 들어, 상기 제어 신호를 송신하는 동작은, 상기 소스 구동부 및 상기 복수의 픽셀 제어부들 각각을 연결하는 복수의 소스 라인들을 이용하여, 상기 복수의 픽셀 제어부들로 상기 제어 신호를 송신하는 동작을 더 포함할 수 있다.
예를 들어, 상기 타이밍 신호를 송신하는 동작은, 상기 게이트 구동부 및 상기 복수의 픽셀 회로들 각각을 연결하는 복수의 게이트 라인들을 이용하여, 상기 복수의 픽셀 제어부들로 상기 타이밍 신호를 송신하는 동작을 더 포함할 수 있다.
예를 들어, 상기 디스플레이 장치의 방법은, 상기 복수의 LED들 상에 중첩하는 디스플레이 패널에 의해 형성된 표시 영역 내에서 표시될 영상을 식별하는 동작을 더 포함할 수 있다. 상기 디스플레이 장치의 방법은, 상기 영상을 식별하는 것에 응답하여, 상기 복수의 LED들 각각에 대응하는 상기 표시 영역의 일부분들 각각에 대응하는 상기 영상의 일부분들의 밝기 또는 색상 중 적어도 하나에 기반하여, 상기 영상이 표시되는 프레임 동안 상기 복수의 LED들의 세기들을 획득하는 동작을 더 포함할 수 있다. 상기 제어 신호를 송신하는 동작은, 상기 획득된 복수의 LED들의 세기들, 및 상기 프레임에 포함된 상기 지정된 주기에 기반하여, 상기 제1 LED들의 세기들을 나타내는 상기 제어 신호를 송신하는 동작을 더 포함할 수 있다.
상술한 바와 같은, 일 실시예에 따른, 디스플레이 장치(a display device)는, 상기 디스플레이 장치의 일 면 상에 배치된 복수의 LED들을 포함할 수 있다. 상기 디스플레이 장치는, 상기 복수의 LED들의 그룹들 각각을 제어하기 위한 복수의 픽셀 제어부들을 포함할 수 있다. 상기 그룹들 각각은 상기 복수의 LED들 중에서 제1 방향을 따라 배치된 LED들을 포함하고, 상기 제1 방향에 수직인 제2 방향을 따라 서로 이격될 수 있다. 상기 디스플레이 장치는, 상기 일 면 상에서 상기 제1 방향을 따라 형성되고, 상기 복수의 픽셀 제어부들 각각에 연결된, 복수의 소스 라인들에 기반하여, 상기 복수의 픽셀 제어부들 중 적어도 하나로 상기 복수의 LED들 중 어느 하나의 세기(intensity)를 나타내는 제1 신호를 송신하는 소스 구동부를 포함할 수 있다. 상기 디스플레이 장치는, 상기 일 면 상에서 상기 제2 방향을 따라 형성되고, 상기 복수의 픽셀 회로들 각각에 연결된, 게이트 라인에 기반하여, 상기 제1 신호에 의해 나타나는 세기(an intensity)를 지정된 길이(a preset duration) 동안 유지하기 위한 제2 신호를 송신하는 게이트 구동부를 포함할 수 있다. 상기 디스플레이 장치는, 상기 일 면 상에서 상기 제2 방향을 따라 형성되고, 상기 제1 방향을 따라 서로 이격된, 복수의 파워 라인들에 기반하여, 상기 그룹들에 포함된 LED들을, 상기 지정된 길이에 기반하여 순차적으로 활성화하는 전력 구동부를 포함할 수 있다.
예를 들어, 상기 전력 구동부는, 상기 지정된 길이를 가지는 제1 시간 구간 내에서, 상기 복수의 파워 라인들 중에서 제1 파워 라인으로 전력 신호를 송신할 수 있다. 상기 소스 구동부는, 상기 제1 시간 구간 내에서, 상기 복수의 소스 라인들을 이용하여, 상기 복수의 LED들 중에서 상기 제1 파워 라인을 통해 상기 전력 신호를 수신하는 하나 이상의 LED들의 세기들을 나타내는 상기 제1 신호를 송신할 수 있다.
예를 들어, 상기 전력 구동부는, 상기 지정된 길이를 가지고, 상기 제1 시간 구간과 상이한 제2 시간 구간 내에서, 상기 복수의 파워 라인들 중에서 제2 파워 라인으로 상기 전력 신호를 송신할 수 있다. 상기 소스 구동부는, 상기 제2 시간 구간 내에서, 상기 복수의 LED들 중에서 상기 제2 파워 라인을 통해 상기 전력 신호를 수신하는 하나 이상의 다른 LED들의 세기들을 나타내는 상기 제1 신호를 송신할 수 있다.
예를 들어, 상기 디스플레이 장치는, 상기 전력 구동부, 상기 소스 구동부 및 상기 게이트 구동부를 상기 지정된 길이에 기반하여 동기화하는 타이밍 제어부를 더 포함할 수 있다.
예를 들어, 상기 디스플레이 장치는, 프레임(a frame)에 기반하여 영상을 표시하고, 상기 복수의 LED들이 배치된 상기 디스플레이 장치의 일 면에서, 상기 복수의 LED들 상에 중첩하는(superimposed on), 디스플레이 패널을 더 포함할 수 있다. 상기 지정된 길이를 따라 상기 그룹들 각각에 포함된 LED들이 순차적으로 활성화되는 싸이클(a cycle)의 길이(a duration)는, 상기 프레임의 길이 미만일 수 있다.
이상에서 설명된 장치는 하드웨어 구성요소, 소프트웨어 구성요소, 및/또는 하드웨어 구성요소 및 소프트웨어 구성요소의 조합으로 구현될 수 있다. 예를 들어, 실시예들에서 설명된 장치 및 구성요소는, 프로세서, 콘트롤러, ALU(arithmetic logic unit), 디지털 신호 프로세서(digital signal processor), 마이크로컴퓨터, FPGA(field programmable gate array), PLU(programmable logic unit), 마이크로프로세서, 또는 명령(instruction)을 실행하고 응답할 수 있는 다른 어떠한 장치와 같이, 하나 이상의 범용 컴퓨터 또는 특수 목적 컴퓨터를 이용하여 구현될 수 있다. 처리 장치는 운영 체제(OS) 및 상기 운영 체제 상에서 수행되는 하나 이상의 소프트웨어 어플리케이션을 수행할 수 있다. 또한, 처리 장치는 소프트웨어의 실행에 응답하여, 데이터를 접근, 저장, 조작, 처리 및 생성할 수도 있다. 이해의 편의를 위하여, 처리 장치는 하나가 사용되는 것으로 설명된 경우도 있지만, 해당 기술분야에서 통상의 지식을 가진 자는, 처리 장치가 복수 개의 처리 요소(processing element) 및/또는 복수 유형의 처리 요소를 포함할 수 있음을 알 수 있다. 예를 들어, 처리 장치는 복수 개의 프로세서 또는 하나의 프로세서 및 하나의 콘트롤러를 포함할 수 있다. 또한, 병렬 프로세서(parallel processor)와 같은, 다른 처리 구성(processing configuration)도 가능하다.
소프트웨어는 컴퓨터 프로그램(computer program), 코드(code), 명령(instruction), 또는 이들 중 하나 이상의 조합을 포함할 수 있으며, 원하는 대로 동작하도록 처리 장치를 구성하거나 독립적으로 또는 결합적으로(collectively) 처리 장치를 명령할 수 있다. 소프트웨어 및/또는 데이터는, 처리 장치에 의하여 해석되거나 처리 장치에 명령 또는 데이터를 제공하기 위하여, 어떤 유형의 기계, 구성요소(component), 물리적 장치, 컴퓨터 저장 매체 또는 장치에 구체화(embody)될 수 있다. 소프트웨어는 네트워크로 연결된 컴퓨터 시스템 상에 분산되어서, 분산된 방법으로 저장되거나 실행될 수도 있다. 소프트웨어 및 데이터는 하나 이상의 컴퓨터 판독 가능 기록 매체에 저장될 수 있다.
실시예에 따른 방법은 다양한 컴퓨터 수단을 통하여 수행될 수 있는 프로그램 명령 형태로 구현되어 컴퓨터 판독 가능 매체에 기록될 수 있다. 이때, 매체는 컴퓨터로 실행 가능한 프로그램을 계속 저장하거나, 실행 또는 다운로드를 위해 임시 저장하는 것일 수도 있다. 또한, 매체는 단일 또는 수 개의 하드웨어가 결합된 형태의 다양한 기록수단 또는 저장수단일 수 있는데, 어떤 컴퓨터 시스템에 직접 접속되는 매체에 한정되지 않고, 네트워크 상에 분산 존재하는 것일 수도 있다. 매체의 예시로는, 하드 디스크, 플로피 디스크 및 자기 테이프와 같은 자기 매체, CD-ROM 및 DVD와 같은 광기록 매체, 플롭티컬 디스크(floptical disk)와 같은 자기-광 매체(magneto-optical medium), 및 ROM, RAM, 플래시 메모리 등을 포함하여 프로그램 명령어가 저장되도록 구성된 것이 있을 수 있다. 또한, 다른 매체의 예시로, 어플리케이션을 유통하는 앱 스토어나 기타 다양한 소프트웨어를 공급 내지 유통하는 사이트, 서버 등에서 관리하는 기록매체 내지 저장매체도 들 수 있다.
이상과 같이 실시예들이 비록 한정된 실시예와 도면에 의해 설명되었으나, 해당 기술분야에서 통상의 지식을 가진 자라면 상기의 기재로부터 다양한 수정 및 변형이 가능하다. 예를 들어, 설명된 기술들이 설명된 방법과 다른 순서로 수행되거나, 및/또는 설명된 시스템, 구조, 장치, 회로 등의 구성요소들이 설명된 방법과 다른 형태로 결합 또는 조합되거나, 다른 구성요소 또는 균등물에 의하여 대치되거나 치환되더라도 적절한 결과가 달성될 수 있다.
그러므로, 다른 구현들, 다른 실시예들 및 특허청구범위와 균등한 것들도 후술하는 특허청구범위의 범위에 속한다.

Claims (20)

  1. 디스플레이 장치(a display device)에 있어서,
    복수의 LED들을 포함하는 백라이트 부;
    상기 복수의 LED들 중에서, 제1 방향으로 배열된(arranged) LED들에 연결된 픽셀 제어부;
    상기 제1 방향과 상이한 제2 방향을 따라 배열된 복수의 라인들을 이용하여, 상기 픽셀 제어부에 연결된 LED들을 순차적으로 활성화하는 전력 구동부;
    상기 픽셀 제어부로, 상기 픽셀 제어부에 연결된 LED들의 세기들을 송신하는 소스 구동부; 및
    상기 전력 구동부 및 상기 소스 구동부를, 동기화된 시간 구간들에 기반하여 제어하기 위한 타이밍 제어부를 포함하고,
    상기 픽셀 제어부는,
    상기 시간 구간들 중 제1 시간 구간에서, 상기 픽셀 제어부에 연결된 LED들 중에서, 상기 복수의 라인들 중 상기 전력 구동부에 의해 활성화된 제1 라인에 연결된, 제1 LED의 세기를, 상기 소스 구동부로부터 수신된 제1 세기에 기반하여 조절하고, 및
    상기 시간 구간들 중 상기 제1 시간 구간과 상이한 제2 시간 구간에서, 상기 픽셀 제어부에 연결된 LED들 중에서, 상기 복수의 라인들 중 상기 전력 구동부에 의해 활성화된 제2 라인에 연결된, 제2 LED의 세기를, 상기 소스 구동부로부터 수신된 제2 세기에 기반하여 조절하는, 디스플레이 장치.
  2. 제1항에 있어서,
    상기 백라이트 부는,
    상기 디스플레이 장치의 일 면 상에서 제1 방향을 따라 배치된 상기 복수의 LED들 각각으로부터, 상기 제1 방향에 수직인 상기 제2 방향으로 이격된(separated in a second direction) 다른 LED들(other LEDs)을 더 포함하고,
    상기 디스플레이 장치는,
    상기 다른 LED들에 연결된 다른 픽셀 제어부를 더 포함하고,
    상기 다른 픽셀 제어부는,
    상기 제1 시간 구간 내에서, 상기 다른 LED들 중에서, 상기 제1 라인에 연결된 제3 LED의 세기를, 상기 소스 구동부로부터 수신된 제3 세기에 기반하여 조절하고, 및
    상기 제2 시간 구간 내에서, 상기 다른 LED들 중에서, 상기 제2 라인에 연결된 제4 LED의 세기를, 상기 소스 구동부로부터 수신된 제4 세기에 기반하여 조절하는 디스플레이 장치.
  3. 제2항에 있어서,
    상기 소스 구동부는,
    상기 픽셀 제어부에 연결된 제1 소스 라인을 이용하여 상기 픽셀 제어부로 상기 제1 세기, 또는 상기 제2 세기 중 적어도 하나를 나타내는 신호를 송신하고, 및 상기 다른 픽셀 제어부에 연결된 제2 소스 라인을 이용하여 상기 다른 픽셀 제어부로 상기 제3 세기, 또는 상기 제4 세기 중 적어도 하나를 나타내는 신호를 송신하고;
    상기 디스플레이 장치는,
    상기 픽셀 제어부, 및 상기 다른 픽셀 제어부 전부에 연결된 게이트 라인을 이용하여, 상기 픽셀 제어부, 및 상기 다른 픽셀 제어부가 상기 소스 구동부로부터 상기 제1 세기 내지 상기 제4 세기 중 적어도 하나를 수신할 시점을 알리는 게이트 구동부를 더 포함하고; 및
    상기 타이밍 제어부는,
    상기 동기화된 시간 구간들에 기반하여 상기 게이트 구동부를 제어하는, 디스플레이 장치.
  4. 제3항에 있어서,
    상기 타이밍 제어부는,
    상기 소스 구동부로, 상기 백라이트 부에 포함된 상기 복수의 LED들 및 상기 다른 LED들의 세기를 나타내는 정보를 송신하는 디스플레이 장치.
  5. 제3항에 있어서,
    상기 소스 구동부는,
    상기 제1 시간 구간 내에서, 지정된 주기를 따라, 상기 제1 소스 라인 및 상기 제2 소스 라인에 순차적으로 펄스 신호를 인가하고, 및
    상기 제1 소스 라인에 인가되는 펄스 신호는, 펄스 폭 또는 진폭 중 적어도 하나에 기반하여, 상기 제1 시간 구간 내에서의 상기 제1 LED의 세기인 상기 제1 세기를 나타내는 디스플레이 장치.
  6. 제5항에 있어서,
    상기 픽셀 제어부는,
    상기 제1 소스 라인에 인가되는 상기 펄스 신호에 기반하여, 상기 제1 시간 구간 내에서 상기 제1 LED의 세기를, 상기 제1 세기로 유지하는 디스플레이 장치.
  7. 제2항에 있어서,
    상기 소스 구동부는,
    상기 픽셀 제어부 및 상기 다른 픽셀 제어부 전부에 연결된 소스 라인을 이용하여, 상기 복수의 LED들 및 상기 다른 LED들 중 적어도 하나의 세기를 조절하고;
    상기 디스플레이 장치는,
    상기 픽셀 제어부에 연결된 제1 게이트 라인, 및 상기 다른 픽셀 제어부에 연결된 제2 게이트 라인을 이용하여, 상기 복수의 LED들 및 상기 다른 LED들 중 적어도 하나의 세기를 조절하는 시점을 알리는 게이트 구동부를 더 포함하고; 및
    상기 타이밍 제어부는,
    상기 동기화된 시간 구간들에 기반하여 상기 게이트 구동부를 제어하는, 디스플레이 장치.
  8. 제7항에 있어서,
    상기 게이트 구동부는,
    상기 제1 시간 구간 내에서, 상기 지정된 주기를 따라, 상기 제1 게이트 라인 및 상기 제2 게이트 라인에 순차적으로 제어 신호를 인가하고, 및
    상기 픽셀 제어부는,
    상기 제어 신호가 상기 제1 게이트 라인에 인가되는 동안, 상기 소스 라인을 통해 상기 제2 노드에서 수신된 펄스 신호의 펄스 폭 또는 진폭 중 적어도 하나에 기반하여, 상기 제1 LED의 세기를 나타내는 상기 제1 세기를 획득하는 디스플레이 장치.
  9. 제1항에 있어서,
    프레임(a frame)에 기반하여 영상을 표시하고, 상기 복수의 LED들이 배치된 상기 디스플레이 장치의 일 면에서, 상기 복수의 LED들 상에 중첩하는(superimposed on), 디스플레이 패널을 더 포함하고,
    상기 동기화된 시간 구간들을 따라 상기 픽셀 제어부에 연결된 LED들이 순차적으로 활성화되는 싸이클(a cycle)의 길이(a duration)는, 상기 프레임의 길이 미만인, 디스플레이 장치.
  10. 제9항에 있어서,
    상기 제1 시간 구간 내에서, 상기 픽셀 제어부에 의해 제어되는 상기 제1 LED의 상기 제1 세기는, 상기 제1 시간 구간을 포함하는 프레임 동안 상기 디스플레이 패널에서 표시되는 영상에서, 상기 제1 LED에 대응하는 일부분의 밝기 또는 색상 중 적어도 하나와 관련되는, 디스플레이 장치.
  11. 디스플레이 장치의 방법에 있어서,
    상기 디스플레이 장치에 포함된 복수의 LED들에 연결된 파워 라인들에 연결된 전력 구동부를 제어하여, 상기 파워 라인들 중에서 제1 파워 라인으로 전력 신호를 송신하는 동작;
    상기 제1 파워 라인으로 상기 전력 신호를 송신하는 동안, 상기 복수의 LED들 중에서 상기 제1 파워 라인에 연결된 제1 LED들 각각에 연결된 복수의 픽셀 제어부들로, 상기 제1 LED들 각각 세기들을 나타내는 제어 신호를 송신하는 동작;
    상기 제1 파워 라인으로 상기 전력 신호를 송신한 이후, 지정된 주기의 만료(expiration)를 식별하는 것에 응답하여, 상기 전력 구동 회로를 제어하여, 상기 파워 라인들 중에서, 상기 복수의 LED들 중에서 상기 제1 LED들과 상이한 제2 LED들이 연결되고, 상기 제1 파워 라인과 상이한, 제2 파워 라인으로 상기 전력 신호를 송신하는 동작을 포함하고,
    상기 제어 신호가 복수의 픽셀 제어부들로 송신됨에 따라, 상기 지정된 주기 내에서, 상기 제1 LED들의 세기들이 상기 제어 신호에 의해 나타나는 세기로 유지되는, 방법.
  12. 제11항에 있어서,
    상기 제어 신호를 송신하는 동작은,
    상기 복수의 픽셀 제어부들에 연결된 소스 구동 부를 제어하여, 상기 지정된 주기 미만의 다른 주기를 가지는 펄스 신호의 펄스 폭, 또는 진폭 중 적어도 하나에 기반하여 상기 제1 LED들의 세기들 각각을 나타내는 상기 제어 신호를, 상기 복수의 픽셀 제어부들로 송신하는 동작; 및
    상기 복수의 픽셀 제어부들에 연결된 게이트 구동부를 제어하여, 상기 복수의 픽셀 제어부들로, 상기 다른 주기에 의해 구별되는 상기 제어 신호의 부분들 중에서 상기 복수의 픽셀 제어부들 각각에 대응하는 부분을 알리기 위한 타이밍 신호를 송신하는 동작을 포함하는 방법.
  13. 제12항에 있어서,
    상기 제어 신호를 송신하는 동작은,
    상기 소스 구동부 및 상기 복수의 픽셀 제어부들 각각을 연결하는 복수의 소스 라인들을 이용하여, 상기 복수의 픽셀 제어부들로 상기 제어 신호를 송신하는 동작을 더 포함하는 방법.
  14. 제12항에 있어서,
    상기 타이밍 신호를 송신하는 동작은,
    상기 게이트 구동부 및 상기 복수의 픽셀 회로들 각각을 연결하는 복수의 게이트 라인들을 이용하여, 상기 복수의 픽셀 제어부들로 상기 타이밍 신호를 송신하는 동작을 더 포함하는 방법.
  15. 제11항에 있어서,
    상기 복수의 LED들 상에 중첩하는 디스플레이 패널에 의해 형성된 표시 영역 내에서 표시될 영상을 식별하는 동작;
    상기 영상을 식별하는 것에 응답하여, 상기 복수의 LED들 각각에 대응하는 상기 표시 영역의 일부분들 각각에 대응하는 상기 영상의 일부분들의 밝기 또는 색상 중 적어도 하나에 기반하여, 상기 영상이 표시되는 프레임 동안 상기 복수의 LED들의 세기들을 획득하는 동작을 더 포함하고,
    상기 제어 신호를 송신하는 동작은,
    상기 획득된 복수의 LED들의 세기들, 및 상기 프레임에 포함된 상기 지정된 주기에 기반하여, 상기 제1 LED들의 세기들을 나타내는 상기 제어 신호를 송신하는 동작을 더 포함하는 방법.
  16. 디스플레이 장치(a display device)에 있어서,
    상기 디스플레이 장치의 일 면 상에 배치된 복수의 LED들;
    상기 복수의 LED들의 그룹들 각각을 제어하기 위한 복수의 픽셀 제어부들, 상기 그룹들 각각은 상기 복수의 LED들 중에서 제1 방향을 따라 배치된 LED들을 포함하고, 상기 제1 방향에 수직인 제2 방향을 따라 서로 이격됨;
    상기 일 면 상에서 상기 제1 방향을 따라 형성되고, 상기 복수의 픽셀 제어부들 각각에 연결된, 복수의 소스 라인들에 기반하여, 상기 복수의 픽셀 제어부들 중 적어도 하나로 상기 복수의 LED들 중 어느 하나의 세기(intensity)를 나타내는 제1 신호를 송신하는 소스 구동부;
    상기 일 면 상에서 상기 제2 방향을 따라 형성되고, 상기 복수의 픽셀 회로들 각각에 연결된, 게이트 라인에 기반하여, 상기 제1 신호에 의해 나타나는 세기(an intensity)를 지정된 길이(a preset duration) 동안 유지하기 위한 제2 신호를 송신하는 게이트 구동부; 및
    상기 일 면 상에서 상기 제2 방향을 따라 형성되고, 상기 제1 방향을 따라 서로 이격된, 복수의 파워 라인들에 기반하여, 상기 그룹들에 포함된 LED들을, 상기 지정된 길이에 기반하여 순차적으로 활성화하는 전력 구동부를 포함하는 디스플레이 장치.
  17. 제16항에 있어서,
    상기 전력 구동부는,
    상기 지정된 길이를 가지는 제1 시간 구간 내에서, 상기 복수의 파워 라인들 중에서 제1 파워 라인으로 전력 신호를 송신하고,
    상기 소스 구동부는,
    상기 제1 시간 구간 내에서, 상기 복수의 소스 라인들을 이용하여, 상기 복수의 LED들 중에서 상기 제1 파워 라인을 통해 상기 전력 신호를 수신하는 하나 이상의 LED들의 세기들을 나타내는 상기 제1 신호를 송신하는, 디스플레이 장치.
  18. 제17항에 있어서,
    상기 전력 구동부는,
    상기 지정된 길이를 가지고, 상기 제1 시간 구간과 상이한 제2 시간 구간 내에서, 상기 복수의 파워 라인들 중에서 제2 파워 라인으로 상기 전력 신호를 송신하고,
    상기 소스 구동부는,
    상기 제2 시간 구간 내에서, 상기 복수의 LED들 중에서 상기 제2 파워 라인을 통해 상기 전력 신호를 수신하는 하나 이상의 다른 LED들의 세기들을 나타내는 상기 제1 신호를 송신하는, 디스플레이 장치.
  19. 제16항에 있어서,
    상기 전력 구동부, 상기 소스 구동부 및 상기 게이트 구동부를 상기 지정된 길이에 기반하여 동기화하는 타이밍 제어부
    를 더 포함하는 디스플레이 장치.
  20. 제16항에 있어서,
    프레임(a frame)에 기반하여 영상을 표시하고, 상기 복수의 LED들이 배치된 상기 디스플레이 장치의 일 면에서, 상기 복수의 LED들 상에 중첩하는(superimposed on), 디스플레이 패널을 더 포함하고,
    상기 지정된 길이를 따라 상기 그룹들 각각에 포함된 LED들이 순차적으로 활성화되는 싸이클(a cycle)의 길이(a duration)는, 상기 프레임의 길이 미만인, 디스플레이 장치.
KR1020220006130A 2022-01-14 2022-01-14 백라이트 패널의 led들을 제어하기 위한 디스플레이 장치 및 그 방법 KR20230110069A (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1020220006130A KR20230110069A (ko) 2022-01-14 2022-01-14 백라이트 패널의 led들을 제어하기 위한 디스플레이 장치 및 그 방법
PCT/KR2022/015780 WO2023136432A1 (ko) 2022-01-14 2022-10-17 백라이트 패널의 led들을 제어하기 위한 디스플레이 장치 및 그 방법
US17/980,939 US20230230552A1 (en) 2022-01-14 2022-11-04 Display device and method for controlling leds of backlight panel

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020220006130A KR20230110069A (ko) 2022-01-14 2022-01-14 백라이트 패널의 led들을 제어하기 위한 디스플레이 장치 및 그 방법

Publications (1)

Publication Number Publication Date
KR20230110069A true KR20230110069A (ko) 2023-07-21

Family

ID=87279226

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020220006130A KR20230110069A (ko) 2022-01-14 2022-01-14 백라이트 패널의 led들을 제어하기 위한 디스플레이 장치 및 그 방법

Country Status (2)

Country Link
KR (1) KR20230110069A (ko)
WO (1) WO2023136432A1 (ko)

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20080053844A (ko) * 2006-12-11 2008-06-16 엘지디스플레이 주식회사 액정표시장치의 백라이트 구동회로
KR101410465B1 (ko) * 2007-02-22 2014-06-23 삼성디스플레이 주식회사 백라이트 장치 및 이를 갖는 액정표시장치
KR20110090577A (ko) * 2010-02-04 2011-08-10 삼성에스디아이 주식회사 발광 장치 및 그 구동 방법
KR101056046B1 (ko) * 2010-12-06 2011-08-12 주식회사 퓨쳐텍 충전기능을 갖는 led 회로 및 그 제공방법
US11615752B2 (en) * 2020-05-07 2023-03-28 Samsung Electronics Co., Ltd. Backlight driver, backlight device including the same, and operating method of the backlight device

Also Published As

Publication number Publication date
WO2023136432A1 (ko) 2023-07-20

Similar Documents

Publication Publication Date Title
US8917231B2 (en) Regulation of gamma characteristic in a display
US9305477B2 (en) Organic light emitting display device
CN110880297B (zh) 一种显示面板的亮度调整方法及装置、显示装置
US9111506B2 (en) Display device having a gate driver responsive to multiple scan start signals
CN109872684B (zh) 一种显示面板、显示装置和显示面板的驱动方法
JP2005534057A (ja) アクティブマトリックス型表示装置
CN112562589B (zh) 一种像素驱动电路、显示面板和像素驱动电路的驱动方法
JP2008015081A (ja) 表示装置およびそれを用いた表示システム
KR20100075636A (ko) 모듈러 전자 디스플레이 제어를 위한 장치 및 기술
KR102161644B1 (ko) 스트레쳐블 표시 패널 및 이를 포함하는 표시 장치
CN112735313B (zh) 显示面板及电子设备
US8970643B2 (en) Display apparatus light emission control method and display unit
JP4938831B2 (ja) 発光装置及びその駆動方法
US20080007573A1 (en) Display device and display system employing same
KR20140120165A (ko) 화소 및 이를 이용한 유기전계발광 표시장치
US20180261165A1 (en) Liquid crystal monitor device, display system, and backlight control method
KR20120133432A (ko) 유기전계발광 표시장치 및 그의 구동방법
US20130208015A1 (en) Organic light emitting diode display and method of driving the same
KR20230110069A (ko) 백라이트 패널의 led들을 제어하기 위한 디스플레이 장치 및 그 방법
WO2021195838A1 (zh) 像素结构及其驱动方法、显示装置
US8451208B2 (en) Organic light emitting display device and method of driving the same
US20230230552A1 (en) Display device and method for controlling leds of backlight panel
CN116665592A (zh) 一种显示装置及其控制方法
US20090128479A1 (en) Display Device and Method of Controlling the Same
KR20140047900A (ko) 유기전계발광 표시장치 및 그 구동방법