KR20230062645A - 부반송파 간격에 기초한 뉴 라디오(nr)에서의 수신 및 송신 - Google Patents

부반송파 간격에 기초한 뉴 라디오(nr)에서의 수신 및 송신 Download PDF

Info

Publication number
KR20230062645A
KR20230062645A KR1020237012004A KR20237012004A KR20230062645A KR 20230062645 A KR20230062645 A KR 20230062645A KR 1020237012004 A KR1020237012004 A KR 1020237012004A KR 20237012004 A KR20237012004 A KR 20237012004A KR 20230062645 A KR20230062645 A KR 20230062645A
Authority
KR
South Korea
Prior art keywords
slot
slot offset
harq
dci
offset
Prior art date
Application number
KR1020237012004A
Other languages
English (en)
Inventor
오게네코메 오테리
유슈 장
다웨이 장
웨이 젱
춘하이 야오
천쑤안 예
웨이동 양
시겐 예
하이통 선
홍 헤
시에드 알리 아크바르 파쿠리안
후아닝 니우
Original Assignee
애플 인크.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 애플 인크. filed Critical 애플 인크.
Publication of KR20230062645A publication Critical patent/KR20230062645A/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/0091Signaling for the administration of the divided path
    • H04L5/0096Indication of changes in allocation
    • H04L5/0098Signalling of the activation or deactivation of component carriers, subcarriers or frequency bands
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/26Systems using multi-frequency codes
    • H04L27/2601Multicarrier modulation systems
    • H04L27/2602Signal structure
    • H04L27/26025Numerology, i.e. varying one or more of symbol duration, subcarrier spacing, Fourier transform size, sampling rate or down-clocking
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/12Arrangements for detecting or preventing errors in the information received by using return channel
    • H04L1/16Arrangements for detecting or preventing errors in the information received by using return channel in which the return channel carries supervisory signals, e.g. repetition request signals
    • H04L1/18Automatic repetition systems, e.g. Van Duuren systems
    • H04L1/1812Hybrid protocols; Hybrid automatic repeat request [HARQ]
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/12Arrangements for detecting or preventing errors in the information received by using return channel
    • H04L1/16Arrangements for detecting or preventing errors in the information received by using return channel in which the return channel carries supervisory signals, e.g. repetition request signals
    • H04L1/18Automatic repetition systems, e.g. Van Duuren systems
    • H04L1/1829Arrangements specially adapted for the receiver end
    • H04L1/1854Scheduling and prioritising arrangements
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/12Arrangements for detecting or preventing errors in the information received by using return channel
    • H04L1/16Arrangements for detecting or preventing errors in the information received by using return channel in which the return channel carries supervisory signals, e.g. repetition request signals
    • H04L1/18Automatic repetition systems, e.g. Van Duuren systems
    • H04L1/1829Arrangements specially adapted for the receiver end
    • H04L1/1864ARQ related signaling
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/26Systems using multi-frequency codes
    • H04L27/2601Multicarrier modulation systems
    • H04L27/2602Signal structure
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/003Arrangements for allocating sub-channels of the transmission path
    • H04L5/0044Arrangements for allocating sub-channels of the transmission path allocation of payload
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/003Arrangements for allocating sub-channels of the transmission path
    • H04L5/0053Allocation of signaling, i.e. of overhead other than pilot signals
    • H04L5/0055Physical resource allocation for ACK/NACK
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/0091Signaling for the administration of the divided path
    • H04L5/0094Indication of how sub-channels of the path are allocated
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W72/00Local resource management
    • H04W72/04Wireless resource allocation
    • H04W72/044Wireless resource allocation based on the type of the allocated resource
    • H04W72/0446Resources in time domain, e.g. slots or frames
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W72/00Local resource management
    • H04W72/04Wireless resource allocation
    • H04W72/044Wireless resource allocation based on the type of the allocated resource
    • H04W72/0453Resources in frequency domain, e.g. a carrier in FDMA
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W72/00Local resource management
    • H04W72/20Control channels or signalling for resource management
    • H04W72/21Control channels or signalling for resource management in the uplink direction of a wireless link, i.e. towards the network
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/0001Arrangements for dividing the transmission path
    • H04L5/0003Two-dimensional division
    • H04L5/0005Time-frequency
    • H04L5/0007Time-frequency the frequencies being orthogonal, e.g. OFDM(A), DMT

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Physics & Mathematics (AREA)
  • Mathematical Physics (AREA)
  • Mobile Radio Communication Systems (AREA)

Abstract

본 출원은 52.6 ㎓보다 더 큰 주파수에서 그리고 120 ㎑보다 더 큰 부반송파 간격을 갖고, 5G NR에서 수신 및 송신을 제공하기 위한 장치, 시스템들 및 방법들을 포함하는 디바이스들 및 컴포넌트들에 관한 것이다.

Description

부반송파 간격에 기초한 뉴 라디오(NR)에서의 수신 및 송신
5세대 모바일 네트워크(5G)는 데이터 송신 속도, 신뢰성, 이용가능성 등을 개선시키는 것을 목표로 하는 무선 표준이다. 이러한 표준은, 여전히 개발 중이지만, 무선 통신, 예를 들어, 뉴 라디오(new radio, NR) 및 52.6 ㎓보다 더 큰 스펙트럼의 NR의 다양한 태양들에 관련되는 다수의 상세사항들을 포함한다.
도 1은 일부 실시 형태들에 따른 네트워크 환경의 일례를 예시한다.
도 2는 일부 실시 형태들에 따른 부반송파 간격 및 슬롯 길이의 예들을 예시한다.
도 3은 일부 실시 형태들에 따른 프레임 구조의 예들을 예시한다.
도 4는 일부 실시 형태들에 따른 통신 스케줄링의 일례를 예시한다.
도 5는 일부 실시 형태들에 따른, 후보 슬롯들의 수를 증가시키는 하이브리드 자동 반복 요청(hybrid automatic repeat request, HARQ) 슬롯 기반 스케줄링의 일례를 예시한다.
도 6은 일부 실시 형태들에 따른, 후보 슬롯들의 수를 증가시키는 HARQ 슬롯 기반 스케줄링에 대한 동작 흐름/알고리즘 구조의 일례를 예시한다.
도 7은 일부 실시 형태들에 따른, 최소 슬롯 오프셋을 수반하는 HARQ 슬롯 기반 스케줄링의 일례를 예시한다.
도 8은 일부 실시 형태들에 따른, 균일한 분배를 갖는 비연속적 후보 슬롯들을 수반하는 HARQ 슬롯 기반 스케줄링의 일례를 예시한다.
도 9는 일부 실시 형태들에 따른, 불균일한 분배를 갖는 비연속적 후보 슬롯들을 수반하는 HARQ 슬롯 기반 스케줄링의 일례를 예시한다.
도 10은 일부 실시 형태들에 따른, 최소 슬롯 오프셋을 수반하는 HARQ 슬롯 기반 스케줄링에 대한 동작 흐름/알고리즘 구조의 일례를 예시한다.
도 11은 일부 실시 형태들에 따른, 데이터 수신 또는 데이터 송신을 위한 슬롯 기반 스케줄링의 예들을 예시한다.
도 12는 일부 실시 형태들에 따른, 데이터 수신 또는 데이터 송신을 위한 슬롯 기반 스케줄링에 대한 동작 흐름/알고리즘 구조의 일례를 예시한다.
도 13은 일부 실시 형태들에 따른 HARQ 프로세싱의 일례를 예시한다.
도 14는 일부 실시 형태들에 따른 HARQ 슬롯 그룹 기반 프로세싱의 일례를 예시한다.
도 15는 일부 실시 형태들에 따른, HARQ 슬롯 그룹 기반 프로세싱에 대한 동작 흐름/알고리즘 구조의 일례를 예시한다.
도 16은 일부 실시 형태들에 따른 수신 컴포넌트들의 일례를 예시한다.
도 17은 일부 실시 형태들에 따른 UE의 일례를 예시한다.
도 18은 일부 실시 형태들에 따른 기지국의 일례를 예시한다.
이하의 상세한 설명은 첨부 도면들을 참조한다. 동일한 또는 유사한 요소들을 식별하기 위해 상이한 도면들에서 동일한 참조 번호들이 사용될 수 있다. 이하의 설명에서, 제한이 아닌 설명의 목적들을 위해, 다양한 실시 형태들의 다양한 태양들의 철저한 이해를 제공하기 위해, 특정 구조들, 아키텍처들, 인터페이스들, 기법들 등과 같은 특정 상세사항들이 기재된다. 그러나, 다양한 실시 형태들의 다양한 태양들이 이들 특정 상세사항들을 벗어나는 다른 예들에서 실시될 수 있다는 것이 본 개시내용의 이익을 갖는 당업자들에게 명백할 것이다. 소정의 경우들에서, 불필요한 상세사항으로 다양한 실시 형태들의 설명을 모호하게 하지 않기 위해 잘 알려진 디바이스들, 회로들, 및 방법들의 설명들은 생략된다. 본 문헌의 목적들을 위해, 어구 "A 또는 B"는 (A), (B), 또는 (A 및 B)를 의미한다.
다음은 본 개시내용에서 사용될 수 있는 용어들의 해설이다.
본 명세서에서 사용되는 바와 같은 용어 "회로부"는 설명된 기능을 제공하도록 구성되는, 전자 회로, 논리 회로, 프로세서(공유, 전용, 또는 그룹) 또는 메모리(공유, 전용, 또는 그룹), 주문형 집적 회로(Application Specific Integrated Circuit, ASIC), 필드 프로그래밍가능 디바이스(field-programmable device, FPD)(예컨대, 필드 프로그래밍가능 게이트 어레이(field-programmable gate array, FPGA), 필드프로그래밍가능 논리 디바이스(programmable logic device, PLD), 복합 PLD(complex PLD, CPLD), 고용량 PLD(high-capacity PLD, HCPLD), 구조화된 ASIC, 또는 프로그래밍가능 시스템 온 칩(system-on-a-chip, SoC)), 디지털 신호 프로세서(digital signal processor, DSP)들 등과 같은 하드웨어 컴포넌트들을 지칭하거나, 이들의 일부이거나, 이들을 포함한다. 일부 실시 형태들에서, 회로부는 설명된 기능 중 적어도 일부를 제공하기 위해 하나 이상의 소프트웨어 또는 펌웨어 프로그램들을 실행할 수 있다. 용어 "회로부"는 또한 프로그램 코드와 그러한 프로그램 코드의 기능을 수행하는 데 사용되는 하나 이상의 하드웨어 요소들의 조합(또는 전기 또는 전자 시스템에서 사용되는 회로들의 조합)을 지칭할 수 있다. 이러한 실시 형태들에서, 하드웨어 요소들과 프로그램 코드의 조합은 특정 유형의 회로부로 지칭될 수 있다.
본 명세서에서 사용되는 바와 같이, 용어 "프로세서 회로부"는 산술적 또는 논리적 연산들의 시퀀스를 순차적으로 그리고 자동으로 수행하는 것, 디지털 데이터를 기록하는 것, 저장하는 것, 또는 전송하는 것을 할 수 있는 회로부를 지칭하거나, 그의 일부이거나, 이를 포함한다. 용어 "프로세서 회로부"는, 프로그램 코드, 소프트웨어 모듈들, 또는 기능적 프로세스들과 같은, 컴퓨터 실행가능 명령어들을 실행하거나 그렇지 않으면 동작시킬 수 있는 애플리케이션 프로세서, 기저대역 프로세서, CPU(central processing unit), 그래픽 프로세싱 유닛, 단일-코어 프로세서, 듀얼-코어 프로세서, 트리플(triple)-코어 프로세서, 쿼드(quad)-코어 프로세서, 또는 임의의 다른 디바이스를 지칭할 수 있다.
본 명세서에 사용되는 바와 같이, 용어 "인터페이스 회로부"는 2개 이상의 컴포넌트들 또는 디바이스들 사이의 정보의 교환을 가능하게 하는 회로부를 지칭하거나, 이의 일부이거나, 이를 포함할 수 있다. 용어 "인터페이스 회로부"는 하나 이상의 하드웨어 인터페이스들, 예를 들어, 버스들, I/O 인터페이스들, 주변 컴포넌트 인터페이스들, 네트워크 인터페이스 카드들 등을 지칭할 수 있다.
본 명세서에 사용되는 바와 같이, 용어 "사용자 장비(user equipment)" 또는 "UE"는 무선 통신 능력들을 갖는 디바이스를 지칭하고, 통신 네트워크에서 네트워크 자원들의 원격 사용자를 설명할 수 있다. 용어 "사용자 장비" 또는 "UE"는 클라이언트, 모바일, 모바일 디바이스, 모바일 단말, 사용자 단말, 모바일 유닛, 모바일 스테이션, 모바일 사용자, 가입자, 사용자, 원격 스테이션, 액세스 에이전트, 사용자 에이전트, 수신기, 무선 장비, 재구성가능 무선 장비, 재구성가능 모바일 디바이스 등과 동의어로 간주될 수 있고, 그들로 지칭될 수 있다. 더욱이, 용어 "사용자 장비" 또는 "UE"는 임의의 유형의 무선/유선 디바이스, 또는 무선 통신 인터페이스를 포함하는 임의의 컴퓨팅 디바이스를 포함할 수 있다.
본 명세서에 사용된 바와 같은 용어 "기지국"은, 통신 네트워크의 네트워크 요소이고 통신 네트워크에서 액세스 노드로서 구성될 수 있는 무선 통신 능력들을 갖는 디바이스를 지칭한다. 통신 네트워크에 대한 UE의 액세스는 기지국에 의해 적어도 부분적으로 관리될 수 있으며, 그에 의해 UE는 통신 네트워크에 액세스하기 위해 기지국과 접속된다. 무선 액세스 기술(radio access technology, RAT)에 의존하여, 기지국은 gNodeB(gNB), eNodeB(eNB), 액세스 포인트 등으로 지칭될 수 있다.
본 명세서에서 사용되는 바와 같이, 용어 "컴퓨터 시스템"은 임의의 유형의 상호접속된 전자 디바이스들, 컴퓨터 디바이스들, 또는 이들의 컴포넌트들을 지칭한다. 추가적으로, 용어 "컴퓨터 시스템" 또는 "시스템"은 서로 통신가능하게 커플링되는 컴퓨터의 다양한 컴포넌트들을 지칭할 수 있다. 더욱이, 용어 "컴퓨터 시스템" 또는 "시스템"은 서로 통신가능하게 커플링되고 컴퓨팅 또는 네트워킹 자원들을 공유하도록 구성되는 다수의 컴퓨터 디바이스들 또는 다수의 컴퓨팅 시스템들을 지칭할 수 있다.
본 명세서에서 사용되는 바와 같이, 용어 "자원"은 물리적 또는 가상 디바이스, 컴퓨팅 환경 내의 물리적 또는 가상 컴포넌트, 또는 컴퓨터 디바이스들, 기계적 디바이스들과 같은 특정 디바이스 내의 물리적 또는 가상 컴포넌트, 메모리 공간, 프로세서/CPU 시간, 프로세서/CPU 사용량, 프로세서 및 가속기 부하들, 하드웨어 시간 또는 사용량, 전기 전력, 입력/출력 동작들, 포트들 또는 네트워크 소켓들, 채널/링크 할당, 처리량, 메모리 사용량, 저장, 네트워크, 데이터베이스 및 애플리케이션들, 작업부하 유닛들 등을 지칭한다. "하드웨어 자원"은 물리적 하드웨어 요소(들)에 의해 제공되는 계산, 저장, 또는 네트워크 자원들을 지칭할 수 있다. "가상화된 자원"은 가상화 인프라구조에 의해 애플리케이션, 디바이스, 시스템 등에 제공되는 연산, 저장, 또는 네트워크 자원들을 지칭할 수 있다. 용어 "네트워크 자원" 또는 "통신 자원"은 통신 네트워크를 통해 컴퓨터 디바이스들/시스템들에 의해 액세스가능한 자원들을 지칭할 수 있다. 용어 "시스템 자원들"은 서비스들을 제공하는 임의의 종류의 공유 엔티티들을 지칭할 수 있고, 컴퓨팅 또는 네트워크 자원들을 포함할 수 있다. 시스템 자원들은, 그러한 시스템 자원들이 단일 호스트 또는 다수의 호스트들 상에 존재하고 명확하게 식별가능한 서버를 통해 액세스가능한 한 세트의 코히런트(coherent) 기능들, 네트워크 데이터 객체들 또는 서비스들로 간주될 수 있다.
본 명세서에 사용되는 바와 같이, 용어 "채널"은 데이터 또는 데이터 스트림을 통신하는 데 사용되는, 유형의 또는 무형의(intangible) 중 어느 하나인, 임의의 송신 매체를 지칭한다. 용어 "채널"은 "통신 채널", "데이터 통신 채널", "송신 채널", "데이터 송신 채널", "액세스 채널", "데이터 액세스 채널", "링크", "데이터 링크", "반송파", "무선 주파수 반송파", 또는 데이터가 통신되는 경로 또는 매체를 나타내는 임의의 다른 유사한 용어와 동의어이거나 또는 이들과 동등할 수 있다. 추가적으로, 본 명세서에서 사용되는 바와 같이, 용어 "링크"는 정보를 송신 및 수신하려는 목적을 위한 2개의 디바이스들 사이의 접속을 지칭한다.
본 명세서에 사용되는 바와 같이, 용어들 "인스턴스화하다", "인스턴스화" 등은 인스턴스의 생성을 지칭한다. "인스턴스"는 또한, 예를 들어 프로그램 코드의 실행 동안 발생할 수 있는 객체의 구체적인 발생을 지칭한다.
용어 "접속된"은, 공통 통신 프로토콜 계층에서의 2개 이상의 요소들이 통신 채널, 링크, 인터페이스, 또는 기준 포인트를 통해 서로 확립된 시그널링 관계를 갖는다는 것을 의미할 수 있다.
본 명세서에서 사용되는 바와 같이, 용어 "네트워크 요소"는 유선 또는 무선 통신 네트워크 서비스들을 제공하는 데 사용되는 물리적 또는 가상화된 장비 또는 인프라구조를 지칭한다. 용어 "네트워크 요소"는 네트워킹된 컴퓨터, 네트워킹 하드웨어, 네트워크 장비, 네트워크 노드, 가상화된 네트워크 기능 등과 동의어로 간주될 수 있고 이들로 지칭될 수 있다.
용어 "정보 요소"는 하나 이상의 필드들을 포함하는 구조적 요소를 지칭한다. 용어 "필드"는 정보 요소의 개별 콘텐츠들, 또는 콘텐츠를 포함하는 데이터 요소를 지칭한다. 정보 요소는 하나 이상의 추가적인 정보 요소들을 포함할 수 있다.
도 1은 일부 실시 형태들에 따른 네트워크 환경(100)을 예시한다. 네트워크 환경(100)은 UE(104) 및 gNB(108)를 포함할 수 있다. gNB(108)는 무선 액세스 셀, 예를 들어, 제3 세대 파트너십 프로젝트(3GPP) 뉴 라디오(NR) 셀을 제공하는 기지국일 수 있으며, 무선 액세스 셀을 통해 UE(104)가 gNB(108)와 통신할 수 있다. UE(104) 및 gNB(108)는 3GPP 기술 사양들, 예컨대 5세대(5G) NR 시스템 표준들을 정의하는 기술 사양들과 호환가능한 에어 인터페이스를 통해 통신할 수 있다.
gNB(108)는 논리 채널들을 전송 채널들 상에 그리고 전송 채널들을 물리적 채널들 상에 맵핑함으로써 다운링크 방향으로 정보(예를 들어, 데이터 및 제어 시그널링)를 송신할 수 있다. 논리 채널들은 무선 링크 제어(radio link control, RLC) 계층과 매체 액세스 제어(media access control, MAC) 계층 사이에서 데이터를 전송할 수 있고; 전송 채널들은 MAC 계층과 PHY 계층 사이에서 데이터를 전송할 수 있고; 물리적 채널들은 에어 인터페이스를 통해 정보를 전송할 수 있다. 물리적 채널들은 물리적 브로드캐스트 채널(physical broadcast channel, PBCH); 물리적 다운링크 제어 채널(physical downlink control channel, PDCCH); 및 물리적 다운링크 공유 채널(physical downlink shared channel, PDSCH)을 포함할 수 있다.
PBCH는, UE(104)가 서빙 셀에 대한 초기 액세스를 위해 사용할 수 있는 시스템 정보를 브로드캐스팅하는 데 사용될 수 있다. PBCH는 동기화 신호(synchronization signal, SS)/PBCH 블록에서 물리적 동기화 신호(physical synchronization signal, PSS)들 및 2차 동기화 신호(secondary synchronization signal, SSS)들과 함께 송신될 수 있다. SS/PBCH 블록(SSB)들은 빔 선택을 위해 그리고 셀 검색 절차 동안 UE(104)에 의해 사용될 수 있다.
PDSCH는 최종 사용자 애플리케이션 데이터, 시그널링 무선 베어러(signaling radio bearer, SRB) 메시지들, (예를 들어, MIB 이외의) 시스템 정보 메시지들, 및 페이징 메시지들을 전송하는 데 사용될 수 있다.
PDCCH는 업링크 및 다운링크 자원들 둘 모두를 할당하기 위해 gNB(108)의 스케줄러에 의해 사용되는 다운링크 제어 정보(downlink control information, DCI)를 전송할 수 있다. DCI는 또한, 업링크 전력 제어 커맨드들을 제공하거나, 슬롯 포맷을 구성하거나, 또는 선점이 발생한 것을 나타내기 위해 사용될 수 있다.
gNB(108)는 또한 다양한 기준 신호들을 UE(104)로 송신할 수 있다. 기준 신호들은 PBCH, PDCCH, 및 PDSCH를 위한 복조 기준 신호(demodulation reference signal, DMRS)들을 포함할 수 있다. UE(104)는 전파 채널의 영향을 추정하기 위해 송신되었던 알려진 DMRS 시퀀스와 DMRS의 수신된 버전을 비교할 수 있다. 이어서, UE(104)는 대응하는 물리적 채널 송신의 복조 프로세스 동안 전파 채널의 역을 적용할 수 있다.
기준 신호들은 또한 채널 상태 정보 기준 신호(channel state information-reference signal, CSI-RS)들을 포함할 수 있다. CSI-RS는, CSI 보고, 빔 관리, 접속 모드 이동성, 무선 링크 실패 검출, 빔 실패 검출 및 복구, 및 시간 및 주파수 동기화의 미세 조정에 사용될 수 있는 다목적 다운링크 송신일 수 있다.
물리적 채널들로부터의 정보 및 기준 신호들은 자원 그리드의 자원들에 맵핑될 수 있다. 주어진 안테나 포트, 부반송파 간격 구성 및 송신 방향(예를 들어, 다운링크 또는 업링크)에 대해 하나의 자원 그리드가 존재한다. NR 다운링크 자원 그리드의 기본 유닛은 자원 요소일 수 있으며, 이는 주파수 도메인에서 하나의 부반송파에 의해 그리고 시간 도메인에서 하나의 직교 주파수 분할 다중화(orthogonal frequency division multiplexing, OFDM) 심볼에 의해 정의될 수 있다. 주파수 도메인에서 12개의 연속적 부반송파들이 물리적 자원 블록(physical resource block, PRB)을 구성할 수 있다. 자원 요소 그룹(resource element group, REG)은 주파수 도메인에서 하나의 PRB 및 시간 도메인에서 하나의 OFDM 심볼, 예를 들어, 12개의 자원 요소들을 포함할 수 있다. 제어 채널 요소(control channel element, CCE)는 PDCCH를 송신하는 데 사용되는 자원들의 그룹을 표현할 수 있다. 하나의 CCE는 다수의 REG들, 예를 들어, 6개의 REG들에 맵핑될 수 있다.
상이한 안테나 포트들을 사용하는 송신들은 상이한 무선 채널들을 경험할 수 있다. 그러나, 일부 상황들에서, 상이한 안테나 포트들은 공통 무선 채널 특성들을 공유할 수 있다. 예를 들어, 상이한 안테나 포트들은 유사한 도플러 시프트들, 도플러 확산들, 평균 지연, 지연 확산, 또는 공간적 수신 파라미터들(예를 들어, UE에서의 다운링크 수신 신호 도래각(angle of arrival)과 연관된 속성들)을 가질 수 있다. 이들 대규모 무선 채널 특성들 중 하나 이상을 공유하는 안테나 포트들은 서로 준-병치(quasi co-located, QCL)되어 있다고 말할 수 있다. 3GPP는, 어떤 특정 채널 특성들이 공유되는지를 나타내기 위해 4개의 유형들의 QCL을 특정하였다. QCL 유형 A에서, 안테나 포트들은 도플러 시프트, 도플러 확산, 평균 지연, 및 지연 확산을 공유한다. QCL 유형 B에서, 안테나 포트들은 도플러 시프트를 공유하고, 도플러 확산이 공유된다. QCL 유형 C에서, 안테나 포트들은 도플러 시프트 및 평균 지연을 공유한다. QCL 유형 D에서, 안테나 포트들은 공간적 수신기 파라미터들을 공유한다.
gNB(108)는 기준 신호들(예를 들어, 동기화 신호/PBCH 또는 CSI-RS) 및 다운링크 데이터 또는 제어 시그널링, 예를 들어, PDSCH 또는 PDCCH에 사용된 안테나 포트들 사이의 QCL 관계들을 나타내기 위해 송신 구성 표시자(transmission configuration indicator, TCI) 상태 정보를 UE(104)에 제공할 수 있다. gNB(108)는 RRC 시그널링, MAC 제어 요소 시그널링, 및 DCI의 조합을 사용하여, 이들 QCL 관계들을 UE(104)에 통지할 수 있다.
UE(104)는 물리적 업링크 채널들을 사용하여 데이터 및 제어 정보를 gNB(108)에 송신할 수 있다. 예를 들어, 물리적 업링크 제어 채널(PUCCH) 및 물리적 업링크 공유 채널(PUSCH)을 포함하는 상이한 유형들의 물리적 업링크 채널들이 가능하다. PUCCH는 UE(104)로부터 gNB(108)로 업링크 제어 정보(uplink control information, UCI)와 같은 제어 정보를 반송하는 반면에, PUSCH는 데이터 트래픽(예컨대, 최종 사용자 애플리케이션 데이터)을 반송하고 UCI를 반송할 수 있다.
UE(104) 및 gNB(108)는 업링크 및 다운링크 방향들에서의 송신에 대한 원하는 빔들을 식별하고 유지하기 위해 빔 관리 동작들을 수행할 수 있다. 빔 관리는 다운링크 방향에서 PDSCH 및 PDCCH, 그리고 업링크 방향에서 PUSCH 및 PUCCH 둘 모두에 적용될 수 있다.
도 1에 기술된 것과 같은, 5G 네트워크들에 대한 주파수 대역들은 2개의 세트들: 주파수 범위 1(FR1) 및 주파수 범위 2(FR2)를 제공 받는다. FR1은 450 메가헤르츠(㎒) 내지 7.125 기가헤르츠(㎓)의 통신들을 커버하는데, 이는 LTE 주파수 범위를 포함한다. FR2는 24.25 ㎓ 내지 52.6 ㎓를 커버한다. FR2는 밀리미터파(mmWave) 스펙트럼으로 알려져 있다. 연구들 및 개발들은 FR2 위의 비면허 대역에서 NR을 통한 통신에 대해 진행 중이다. 예를 들어, 업계 관심은, 예를 들어 52.6 ㎓와 71 ㎓ 사이와 같은 52.6 ㎓보다 큰 주파수들을 포함하는, 52.6 ㎓ 대역 초과의 스펙트럼에서 개발되고 있다. 이러한 대역의 무선파들은 소위 밀리미터 대역의 파장들을 가지며, 이러한 대역의 방사선은 밀리미터파들로 알려져 있다. 이들 주파수들에서 동작할 때, 5G NR은 비면허 및/또는 면허 대역들에서 업링크 및 다운링크 동작 둘 모두를 가능하게 하고, 예를 들어, 광대역 반송파들, 유연한 뉴머롤로지들, 동적 시분할 듀플렉스(time division duplex, TDD), 빔포밍, 및 동적 스케줄링/하이브리드 자동 반복 요청(HARQ) 타이밍과 같은, 그러나 이들로 제한되지 않는 특징들을 지원한다. 52.6 ㎓와 71 ㎓ 사이의 주파수들은, 52.6 ㎓ 이하(현재의 NR 시스템)에 대한 근접성, 및 52.6 ㎓와 71 ㎓ 사이, 52.6 ㎓와 114.25 ㎓ 사이, 71 ㎓와 114.25 ㎓ 사이의 (비)면허 스펙트럼, 또는 위상 잡음을 완화시키기 위해 120 ㎑보다 더 큰 부반송파 간격이 필요할 수 있는 임의의 다른 스펙트럼에서와 같은 고속 데이터 통신들에 대한 임박한 상업적 기회들 때문에 흥미롭다.
52.6 ㎓ 초과 송신에서, 부반송파 간격(subcarrier spacing, SCS)은 위상 잡음에 대한 강건성을 제공하기 위해 증가된다. 일 실시 형태에서, UE들 및 gNB(또는 다른 네트워크 노드들)에 의해 지원되는 부반송파 간격들은 120, 240, 480, 960, 및 1920 ㎑를 포함하는 부반송파 간격들의 그룹이다. 그러나, 부반송파 간격들의 그룹은 이들 부반송파 간격들의 전부보다 적게 포함할 수 있고/있거나 다른 부반송파 간격들을 포함할 수 있다. 120 ㎑ 부반송파 간격이 현재, FR2 내의 데이터에 대해 사용된다. 240 ㎑ 부반송파 간격이 FR2 내의 동기화 신호 블록(SSB)에 대해 사용된다. 52.6 ㎓ 초과의 스펙트럼에 대해 120 ㎑ 부반송파 간격을 재사용하는 것의 실현가능성에 관한 연구들이 진행 중이다. 나머지 부반송파 간격들이 또한 연구 하에 있고, 구현 변경들을 요구할 가능성이 있을 것이다. 이들 구현 변경들 중 일부는 본 명세서에서 설명되고, 통신 스케줄링 및 HARQ 프로세싱에 관한 것이다.
특히, 120 ㎑를 초과하는(예컨대, 240 ㎑ 이상의) 부반송파 간격에서의 증가는 통신 스케줄링 및 HARQ 프로세싱과 관련된 구현 문제들을 야기한다. 이러한 증가는 심볼(예컨대, OFDM 심볼)의 크기에서의 감소를 초래한다. 예를 들어, 120 ㎑ 부반송파 간격을 960 ㎑ 부반송파 간격과 비교하면, 심볼의 크기가 8배 감소한다. 통신 스케줄링 및 HARQ 프로세싱 절차들이 5G NR 기술 사양으로부터 변경되지 않는 경우(예컨대, 120 ㎑ 이하의 부반송파 간격이 사용될 때), UE는 그의 프로세싱 능력들 중 일부를 증가시키도록 요구받을 수 있다. 이전 예에서, UE는, 120 ㎑를 960 ㎑와 비교할 때, 최대 8배 만큼 많은 데이터 및 HARQ 프로세싱을 수행해야 할 것이다.
본 개시내용의 실시 형태들이 52.6 ㎓ 또는 그보다 더 큰 주파수 스펙트럼과 관련하여 설명되지만, 실시 형태들은 그와 같이 제한되지 않는다. 대신에, 실시 형태들은 다른 주파수 범위들에 유사하게 적용된다. 예를 들어, 특정 주파수 범위는 특정 범위의 부반송파 간격들을 필요로 할 수 있다. 관련 부반송파 간격들을 고려하면, 본 개시내용의 실시 형태들에 따라 통신 스케줄링 및/또는 HARQ 프로세싱이 조정될 수 있다.
도 2는 일부 실시 형태들에 따른 부반송파 간격 및 슬롯 길이의 예들을 예시한다. 무선 통신들의 이전 세대들에 비해, 5G NR은 다수의 상이한 유형들의 부반송파 간격을 지원한다. 예를 들어, LTE가 15 ㎑만을 지원하는 반면에, 5G NR은 3GPP TS 38.211 v16.3.0 (2020-10-01)에서 0, 1, 2, 및 3의 뉴머롤로지(numerology) "μ"로 지칭되는 15 ㎑, 30 ㎑, 60 ㎑, 및 120 ㎑인 부반송파 간격들을 지원한다. 대체적으로, 슬롯 길이는 뉴머롤로지에 의존한다. 슬롯은 다수의 심볼들을 포함한다. OFDM 심볼들(예컨대, 슬롯 내의 14개의 OFDM 심볼들)이 사용되고 부반송파 간격을 사용하여 변조될 때, 생성되는 슬롯 길이는, 부반송파 간격이 더 넓어짐에 따라(또는 동등하게, 뉴머롤로지가 증가함에 따라) 더 짧아진다.
도 2의 예시에서, 제1 부반송파 간격(210), 제2 부반송파 간격(220), 및 생성되는 슬롯 길이들 사이에 비교가 이루어진다. 제1 부반송파 간격(210)은 120 ㎑이고, 사용될 때, 생성되는 슬롯(212)의 길이는 0.125 밀리초이다. 비교하면, 제2 부반송파 간격(240)은 240 ㎑이고, 사용될 때, 생성되는 슬롯(222)의 길이는 0.0625 밀리초이다. 다시 말해서, 제2 부반송파 간격(240)이 제1 부반송파 간격(210)의 2배인 반면, 슬롯(222)의 길이는 슬롯(212)의 길이의 절반이다. 하기의 표 1은 14개의 OFDM 심볼들을 포함하는 슬롯들에 대한 뉴머롤로지들, 부반송파 간격들, 및 슬롯 길이를 요약한다.
[표 1]
Figure pct00001
도 3은 일부 실시 형태들에 따른 프레임 구조의 예들을 예시한다. 부반송파 간격에 관계없이, 무선 프레임의 길이 및 하나의 서브 프레임의 길이 각각은 동일하게 유지된다. 무선 프레임은 10 밀리초 길이이고, 서브프레임은 1밀리초 길이이다. 부반송파 간격에서의 변화는, 서브프레임 내의 슬롯의 길이 및 슬롯들의 수에 관하여 유연성을 허용한다. 슬롯 내의 심볼들의 수는 부반송파 간격에 기초하여 변경될 수 있지만 반드시 변경될 필요는 없고, 슬롯 구성 유형에 따라 변경될 수 있다. 슬롯 구성 0에 대해, 슬롯 내의 심볼들의 수는 14이다. 비교하면, 슬롯 구성 1에 대해, 이러한 수는 7이다.
도 3의 예시에서, 제1 무선 프레임(310)과 제2 무선 프레임(320) 사이에 비교가 이루어진다. 제1 무선 프레임(310)은 120 ㎑의 부반송파 간격에 대응하는 반면, 제2 무선 프레임(320)은 240 ㎑의 부반송파 간격에 대응한다. 무선 프레임들(310, 320) 둘 모두는 10 밀리초의 동일한 길이를 갖는다. 무선 프레임들(310, 320) 둘 모두는 또한 10개의 서브 프레임들을 포함하며, 이들 각각은 1 밀리초이다. 그러나, 슬롯들의 수 및 길이는 2개의 무선 프레임들(310, 320) 사이에서 변한다.
무선 프레임(310)의 서브 프레임(312)은 8개의 슬롯들을 포함한다. 서브 프레임(312)이 1 밀리초 길이이기 때문에, 8개의 슬롯들 중 각각의 슬롯은 0.125 밀리초이다. 예시된 바와 같이, 서브 프레임(312)의 슬롯(314)은 14개의 심볼들을 포함하고, 0.125 밀리초 길이이다. 비교하면, 무선 프레임(320)의 서브 프레임(322)은 16개의 슬롯들을 포함한다. 서브 프레임(322)이 1 밀리초 길이이기 때문에, 16개의 슬롯들 중 각각의 슬롯은 0.0625 밀리초이다. 예시된 바와 같이, 서브 프레임(322)의 슬롯(324)은 14개의 심볼들을 포함하고, 0.0625 밀리초 길이이다. 따라서, 무선 프레임(320)은 무선 프레임(310)의 2배 수의 슬롯들 및 심볼들을 포함하지만, 그들의 길이들은 동일하다. 이러한 비교는 다른 부반송파 간격에 유사하게 적용된다. 예를 들어, 120 ㎑ 부반송파 간격에서의 무선 프레임에 비해, 480 ㎑ 부반송파 간격에서의 무선 프레임은 4배 수의 슬롯들 및 심볼들을 포함하고, 960 ㎑ 부반송파 간격에서의 무선 프레임은 8배 수의 슬롯들 및 심볼들을 포함하고, 1920 ㎑ 부반송파 간격에서의 무선 프레임은 16배 수의 슬롯들 및 심볼들을 포함한다.
도 4는 일부 실시 형태들에 따른 통신 스케줄링의 일례를 예시한다. 대체적으로, 통신 스케줄링은 실제 시간이 아닌 슬롯들에 기초하여 정의된다. 예를 들어, DCI 수신, 데이터 수신, 데이터 송신, 및 HARQ 송신을 포함하는 상이한 유형들의 통신이 가능하다. 통신은 52.6 ㎓보다 큰 주파수를 갖는 물리적 채널(다운링크 또는 업링크) 상에서 발생할 수 있고, 120 ㎑보다 더 큰 부반송파 간격(예컨대, 240, 480, 960, 및/또는 1920 ㎑)을 사용할 수 있다.
본 개시내용에서, 업링크 슬롯들 및 다운링크 슬롯들에 대한 참조가 이루어진다. 업링크 슬롯은, 업링크 트래픽(데이터 및/또는 제어들)을 전송하는 데 사용되는 심볼들을 포함할 수 있는 슬롯을 지칭한다. 슬롯 자체는 또한 다운링크 트래픽(데이터 및/또는 제어들)을 수신하는 데 사용되는 심볼들을 포함할 수 있다. 반대로, 다운링크 슬롯은 다운링크 트래픽 및/또는 제어들을 수신하는 데 사용되는 심볼들을 포함할 수 있는 슬롯을 지칭한다. 슬롯 자체는 또한 업링크 트래픽 및/또는 제어들을 송신하는 데 사용되는 심볼들을 포함할 수 있다. 특히, 5G NR은, 각각의 슬롯이 업링크 트래픽에 대해서만(이 경우에, 슬롯은 본 명세서에서 업링크 슬롯으로 지칭됨), 다운링크 트래픽에 대해서만(이 경우에, 슬롯은 본 명세서에서 다운링크 슬롯으로 지칭됨), 또는 업링크 트래픽 및 다운링크 트래픽 둘 모두에 대해(이 경우에, 슬롯은 유연한 슬롯으로서 알려져 있고, 업링크 트래픽에 대해 참조될 때 업링크 슬롯으로 그리고 다운링크 트래픽에 대해 참조될 때 다운링크 슬롯으로 본 명세서에서 지칭됨) 사용될 수 있게 한다.
도 4의 예시에서, UE는 기지국으로부터 (예컨대, PDCCH 상에서) DCI(410)를 수신한다. DCI(410)는 포맷 1_0, 포맷 1_1, 또는 포맷 1_2를 가질 수 있고, (예컨대, PDSCH(420) 상의) 데이터 수신 및 HARQ 송신(예컨대, PUCCH(430) 상의 확인응답/부정적 확인응답(ACK/NAK))을 스케줄링할 수 있다. 데이터 수신의 스케줄링은 DCI 수신으로부터의 슬롯 오프셋(K0)을 따르고, HARQ 피드백의 스케줄링은 데이터 수신으로부터의 슬롯 오프셋(K1)(또는 DCI 수신으로부터의 K0+K1)을 따른다. 더 새로운 DCI 포맷들(3GGP 기술 사양의 릴리즈 17 이후를 가짐)이 가능하고, 본 명세서에서 DCI 포맷 1_x로 지칭될 수 있다. 본 개시내용의 실시 형태들은 DC 포맷 1_x에 유사하게 적용되며, 그에 의해 슬롯 오프셋(K)은 도 5 내지 도 12에 기술된 기법들 중 임의의 것을 사용하는 부반송파 간격에 의존할 수 있다.
슬롯 오프셋(K0)은 다운링크 할당과 다운링크 데이터 수신 사이의 슬롯 오프셋 지연이다. 이러한 슬롯 오프셋 지연은, 다운링크 스케줄링을 위한 PDCCH(DCI)가 수신되는 다운링크 슬롯과 PDSCH 데이터가 스케줄링되는 다운링크 슬롯 사이의 슬롯들의 수로서 정의될 수 있다. 슬롯 오프셋(K1)은 다운링크 데이터 수신과 업링크 상의 대응하는 HARQ 피드백(예컨대, 다운링크 데이터 수신에 대한 PUCCH 상의 업링크 슬롯 내에서 전송될 HARQ 코드북) 사이의 슬롯 오프셋 지연이다. 이러한 슬롯 오프셋 지연은, 데이터가 PDSCH 상에서 스케줄링되는 다운링크 슬롯과 스케줄링된 PDSCH 데이터에 대한 ACK/NACK 피드백이 전송될 필요가 있는 업링크 슬롯 사이의 슬롯들의 수로서 정의될 수 있다. 슬롯 오프셋(K1)은 데이터 수신의 종료로부터 HARQ 송신의 가장 빠른 가능한 시작까지의(예컨대, PDSCH 수신의 종료로부터 ACK/NAK 송신의 가장 빠른 가능한 시작까지의) UE 프로세싱에 필요한 OFDM 심볼들의 수(N1)의 함수일 수 있다. 슬롯 오프셋(K0) 및 슬롯 오프셋(K1)의 태양들은 각각 3GPP TS 38.214 v16.3.0 (2020-10-02) 및 3GPP TS 38.213 v16.3.0 (2020-10-02)에서 설명된다.
UE는 또한 기지국으로부터 (예컨대, PDCCH 상에서) DCI(440)를 수신한다. DCI(440)는 포맷 0_0, 포맷 0_1, 또는 포맷 0_2를 가질 수 있고, (예컨대, PUSCH(450) 상의) 데이터 송신을 스케줄링할 수 있다. 데이터 송신의 스케줄링은 DCI 수신으로부터의 슬롯 오프셋(K2)을 따른다. 슬롯 오프셋(K2)은 다운링크에서의 업링크 승인 수신과 대응하는 업링크 데이터 송신 사이의 슬롯 오프셋 지연이다. 이러한 슬롯 오프셋 지연은, 업링크 스케줄링을 위해 PDCCH(DCI)가 수신되는 다운링크 슬롯과 업링크 데이터가 PUSCH 상에서 전송될 필요가 있는 업링크 슬롯 사이의 슬롯들의 수로서 정의될 수 있다. 슬롯 오프셋(K2)은 DCI 수신으로부터 업링크 데이터 송신의 가장 빠른 가능한 시작까지의(예컨대, PDCCH로부터 PUSCH의 가장 빠른 가능한 시작까지의) OFDM 심볼들의 수(N2)의 함수일 수 있다. 슬롯 오프셋(K2)의 태양들은 3GPP TS 38.214 v16.3.0 (2020-10-02)에서 설명된다.
추가로, UE는 시간 프레임 내의 다수의 DCI들(제1 DCI(460) 및 제2 DCI(470)로 예시됨)을 수신할 수 있고, 그들의 타이밍들에 따라, 업링크 채널 상의 대응하는 HARQ 피드백을 다중화할 수 있다. 다중화를 수행할 가능성은 제2 DCI(470)와 제1 HARQ 피드백 송신 사이의 심볼들의 수(N3)(예컨대, 제2 DCI(470)가 수신되는 다운링크 슬롯과 HARQ 피드백의 송신을 위해 제1 DCI(460)에 의해 스케줄링된 업링크 슬롯 사이의 심볼들의 수)에 의존한다. 심볼들의 수(N3)의 태양들은 3GPP TS 38.213 v16.3.0 (2020-10-02)에서 설명된다.
통신 스케줄링이 실제 시간보다는 슬롯들에 기초하여 정의되기 때문에 그리고 슬롯들의 수가 부반송파 주파수에 따라 동일한 시간 단위 내에서 변경되기 때문에, 동일한 시간 단위 내에서 수행되는 프로세싱의 양도 또한 변경된다. 상기에서 설명된 바와 같이, 부반송파 간격에 대한 증가는 슬롯의 시간 길이에서의 감소를 초래한다. 따라서, 동일한 시간 단위 내에서, 증가는 추가적인 슬롯 기반 프로세싱을 필요로 할 것이다. 예를 들어, 120 ㎑ 부반송파 간격을 240 ㎑ 부반송파 간격과 비교하면, 슬롯의 크기가 2배 감소한다. 1 밀리초에서, 120 ㎑ 부반송파 간격에 대해 8개의 슬롯들이 프로세싱될 필요가 있는 반면, 240 ㎑ 부반송파 간격에 대해 16개의 슬롯들이 프로세싱될 필요가 있다. 다시 말해서, UE(104)와 같은 디바이스는 120 ㎑ 부반송파 간격과 관련하여 240 ㎑ 부반송파 간격에 대해 최대 2배만큼 많은 HARQ 및 데이터 프로세싱을 동일한 시간 단위에서 수행해야 할 것이다. 프로세싱 영향을 완화시키기 위해, 통신 스케줄링(예컨대, DCI 수신, 데이터 수신, 데이터 송신, 및/또는 HARQ 피드백 송신 사이의 타임라인들)은, 동일한 시간 단위 내에서, 존재하는 경우, 프로세싱의 양이 유의하게 증가되지 않도록 슬롯들의 길이들에 대한 변화를 고려할 수 있다. 그러한 유형의 통신 스케줄링에 대한 실시 형태들이 본 명세서에서 설명된다.
상기 슬롯 오프셋들 및 OFDM 심볼들의 수를 다시 참조하면, UE 프로세싱 시간은 그러한 파라미터들에 의존하며, 이는 차례로, 부반송파 간격에 의존한다. 예를 들어, 3GPP TS 38.214 v16.3.0 (2020-10-02)에 따라, "배정된 HARQ-ACK 타이밍 K1 및 사용될 PUCCH 자원에 의해 정의된 바와 같고 타이밍 전진의 효과를 포함하는, HARQ-ACK 정보를 반송하는 PUCCH의 제1 업링크 심볼이 심볼 L1에서보다 더 빠르지 않게 시작하면(여기서, L1은, TB를 반송하는 PDSCH의 마지막 심볼의 종료가 확인응답된 후에 자신의 CP 시작
Figure pct00002
을 갖는 다음 업링크 심볼로서 정의됨), UE는 유효한 HARQ-ACK 메시지를 제공할 것이고", "N1은 UE 프로세싱 능력 1 및 2 각각에 대해 표 5.3-1 및 표 5.3-2의 μ에 기초한다". 이들 2개의 표들은 각각 표 2 및 표 3으로서 참조를 위해 본 명세서에서 하기에 복사된다.
[표 2]
Figure pct00003
[표 3]
Figure pct00004
상기 2개의 표들에 보여지는 바와 같이, 뉴머롤로지 "μ"(예컨대, 부반송파 간격)에 대한 증가로, OFDM 심볼들의 수(N1)가 증가하고 프로세싱 시간(예컨대, T proc,1 )이 증가한다.
유사하게, 3GPP TS 38.214 v16.3.0 (2020-10-02)에 따라, "슬롯 오프셋(K2) 및 스케줄링 DCI의 시작 및 길이 표시자(start and length indicator, SLIV)에 의해 정의된 바와 같고 타이밍 전진의 효과를 포함하는 DM-RS를 포함하는, 전송 블록에 대한 PUSCH 할당 내의 제1 업링크 심볼이 심볼 L2에서보다 더 빠르지 않으면(여기서, L2는, PUSCH를 스케줄링하는 DCI를 반송하는 PDCCH의 마지막 심볼의 수신의 종료 후에 자신의 CP 시작
Figure pct00005
을 갖는 다음 업링크 심볼로서 정의됨), UE는 전송 블록을 송신할 것이고", "N2는 UE 프로세싱 능력 1 및 2 각각에 대해 표 6.4-1 및 표 6.4-2의 μ에 기초한다". 이들 2개의 표들은 각각 표 4 및 표 5로서 참조를 위해 본 명세서에서 하기에 복사된다.
[표 4]
Figure pct00006
[표 5]
Figure pct00007
여기서 또한, 상기 2개의 표들에 보여지는 바와 같이, 뉴머롤로지 "μ"(예컨대, 부반송파 간격)에 대한 증가로, OFDM 심볼들의 수(N2)가 증가하고 프로세싱 시간(예컨대, T proc,2 )이 증가한다.
OFDM 심볼들의 수(N3)까지는, 3GPP TS 38.213 v16.3.0 (2020-10-02)는, "UE가, 슬롯 내의 대응하는 HARQ-ACK 정보와 함께 PUCCH 송신을 위한 제1 자원을 나타내는 제1 DCI 포맷을 검출하고, 또한 나중에, 슬롯 내의 대응하는 HARQ-ACK 정보와 함께 PUCCH 송신을 위한 제2 자원을 나타내는 제2 DCI 포맷을 검출하는 경우, 제2 DCI 포맷을 포함하는 PDCCH 수신이, 슬롯에서 PUCCH 송신을 위한 제1 자원의 제1 심볼의 시작으로부터
Figure pct00008
보다 더 빠르지 않고(여기서, κ 및 T_c는 [4, TS 38.211]의 조항 4.1에 정의됨), PUCCH의 SCS 구성 및 DCI 포맷들을 제공하는 PDCCH들의 SCS 구성들 중 가장 작은 SCS 구성에 대응하면, UE는 슬롯 내의 PUCCH 자원에서 제2 DCI 포맷에 대응하는 HARQ-ACK 정보를 다중화할 것을 기대하지 않는다"는 것을 설명한다. 이러한 타이밍 공식을 사용하여, 뉴머롤로지 "μ"(예컨대, 부반송파 간격)에 대한 증가로, OFDM 심볼들의 수(N3)가 증가하고 프로세싱 시간이 증가한다.
시간 영향을 프로세싱하는 것에 더하여, 부반송파 간격에 대한 변화는 HARQ 프로세싱의 태양들에 영향을 미칠 수 있다. 2개의 유형들의 HARQ 코드북들이 정의된다: 유형 1 코드북(반-정적) 및 유형 2 코드북(동적). 유형 1 코드북에서, HARQ 코드북의 크기는 RRC 시그널링에 의해 고정되고, 자원들을 할당하는 데 사용되는 DCI 포맷에 의존한다. DCI 포맷 1_0(폴백 DCI)을 이용하면, 크기는 8개의 연속적 슬롯들로부터 설정될 수 있다. DCI 포맷 1_1(비-폴백 DCI)은 0에서 15까지의 범위 내에서 최대 8개의 값들을 선택하는 데 사용가능한 PDSCH-대-HARQ_피드백 타이밍 표시자의 필드와 같은, 크기를 나타내는 표시자를 포함한다:dl-데이터-대-ULACK로부터의 {0,1,5,7,9,10,11,15}
PUCCH-Config ::= SEQUENCE {
dl-DataToUL-ACK SEQUENCE (SIZE (8)) OF INTEGER (0..15) OPTIONAL, -- Need M
}.
유형 1 코드북은, UE가 PDCCH 상의 자원 할당을 검출/디코딩하는 데 실패하는 것에 강건하다. 그러나, 그의 고정된 크기는 큰 오버헤드를 초래할 수 있다. 유형 2 코드북의 경우, 크기는 자원 할당들의 수에 기초하여 변경된다. 이러한 코드북은 카운터 동적 배정 인덱스(counter Dynamic Assignment Index, cDAI) 및 총 동적 배정 인덱스(total Dynamic Assignment Index, tDAI)를 정의한다. DCI에 포함된 cDAI는, DCI가 반송파에서 처음에 제2 방식으로 수신되었던 지점까지의 스케줄링된 다운링크 송신들의 수를 나타낸다. DCI에 포함된 tDAI는, 이러한 시점까지의 모든 반송파들에 걸친 다운링크 송신들의 총 수(예컨대, 현재 시점에서의 최고 cDAI)를 나타낸다. 유형 2 코드북은, DCAI 포맷 1_0의 DAI 필드(cDAI 단독)를 2 비트 필드로서 사용하고 DCI 포맷 1_1의 DAI 필드(cDAI 및 tDAI)를 4 비트 필드로서 사용하여 전송된다. gNB는 DCI 포맷 0_1의 제1/제2 DAI를 사용하여 HARQ 송신을 요청하고, 여기서 2 비트 필드들이 총 DAI(예컨대, gNB로 반환될 HARQ ACK들의 총 수)를 나타내는 데 사용된다. 유형 1 코드북에 비해, 유형 2 코드북은 덜 강건하지만 더욱 자원 효율적이다.
더 큰 부반송파 간격(더 작은 심볼 지속기간)을 고려하면, 상기에 설명된 바와 같이, 프로세싱에 필요한 심볼들의 수(예컨대, PDSCH (N1))는 증가한다. 증가는, 다운링크 데이터 수신과 업링크 상의 대응하는 HARQ-ACK 피드백 및 그의 연관된 시그널링(예컨대, N1을 가짐) 사이의 지연, DCI 수신과 업링크 송신(예컨대, N2를 가짐) 사이의 지연, 피드백될 필요가 있는 HARQ 코드북에 의해 요구되는 오버헤드, 피드백(예컨대, N1 또는 N2 및 N3를 가짐)에서의 다수의 HARQ ACK들을 다중화하기 위한 UE 타임라인 요건들, 및 필요한 HARQ ACK 프로세스들의 수에 영향을 미친다.
영향을 완화시키기 위해 OFDM 심볼들의 수 N1, N2, 및 N3에 대한 수정들을 고려하는 것이 가능하다. 그러나, 그리고 다음 도면들에서 추가로 설명되는 바와 같이, 부반송파 간격 증가에 대한 스케줄링 및 HARQ 프로세싱을 채택함으로써 더 양호한 접근법이 사용될 수 있다.
N1까지는, PDSCH 프로세싱 능력 1만이 필요하다(예컨대, 표 3을 다시 참조하면, PDSCH 프로세싱 능력 2는 60 ㎑ 부반송파 간격에 대응하는 2의 뉴머롤로지 "μ"를 넘어서는 이미 고려되지 않음). 하나의 옵션은, T proc,1 을 120 ㎑ 부반송파 간격에 대한 시간 프로세싱과 동일한 값(T proc,1 (120 ㎑))으로 유지하는 것이다. 다른 옵션은, T proc,1 을 120 ㎑ 부반송파 간격에 대한 시간 프로세싱보다 더 작게 설정하는 것이다(여기서, T proc,1 = T proc,1 (120 ㎑)). 또 다른 옵션은, N1을 120 ㎑ 부반송파 간격에 대한 OFDM 심볼들의 수와 동일한 값(N1(120 ㎑))으로 유지하는 것이다. 추가 옵션은, N1을 120 ㎑ 부반송파 간격에 대한 OFDM 심볼들의 수보다 더 작게 설정하는 것이다(여기서, N1 = N1(120 ㎑)). 그러나, 120 ㎑ 이하의 부반송파 간격에 대해 그리고 동일한 시간 단위로 프로세싱하기 위해, 이들 4개의 옵션들 중 임의의 것은 HARQ 피드백 송신 전에 심볼들(또는 동등하게, 슬롯들)의 수에서의 큰 증가로 이어진다. 이러한 결론은 T proc,1 정의에 기초하여 하기의 표 6 및 표 7에 예시된다. 그 결과, 슬롯 오프셋(K1)에 대한 증가가 필요하며, 이는 차례로, HARQ 피드백 송신 전에 심볼 저장에 필요한 메모리 크기에 대한 증가, HARQ 프로세스들의 수에 대한 증가, 및 HARQ 자원들에 대한 제한에 기초한 수정들을 초래한다.
[표 6]
Figure pct00009
[표 7]
Figure pct00010
표 6에서 OFDM 심볼들의 수(N1)는 dmrs-DownlinkForPDSCH-MappingTypeA, dmrs-DownlinkForPDSCH-MappingTypeB 둘 모두의 DMRS-DownlinkConfig에서 dmrs-AdditionalPosition = pos0에 대한 것이다. 처음 4개의 행(row)들에서의 값들이 또한, 표 2에 나타나 있다. 마지막 4개 행들에서의 값들은 T proc,1 에 기초한다. 이들 마지막 4개의 값들은 선형이지만, 비선형 값들이 또한 도출될 수 있다. 유사하게, 표 7에서 OFDM 심볼들의 수(N1)는 dmrs-DownlinkForPDSCH-MappingTypeA, dmrs-DownlinkForPDSCH-MappingTypeB 또는 상위 계층 파라미터가 구성되지 않는 경우 중 어느 하나의 DMRS-DownlinkConfig에서 dmrs-AdditionalPosition ≠ pos0에 대한 것이다. 처음 4개의 행들에서의 값들이 또한, 표 2에 나타나 있다. 마지막 4개 행들에서의 값들은 T proc,1 에 기초한다. 이들 마지막 4개의 값들은 선형이지만, 비선형 값들이 또한 도출될 수 있다.
N2까지는, PDSCH 프로세싱 능력 1만이 필요할 수 있다(예컨대, 표 3을 다시 참조하면, PDSCH 프로세싱 능력 유형 2는 2의 뉴머롤로지 "μ"를 넘어서는 이미 고려되지 않음). 하나의 옵션은, T proc,2 를 120 ㎑ 부반송파 간격에 대한 시간 프로세싱과 동일한 값(T proc,2 (120 ㎑))으로 유지하는 것이다. 다른 옵션은, T proc,2 를 120 ㎑ 부반송파 간격에 대한 시간 프로세싱보다 더 작게 설정하는 것이다(여기서, T proc,2 = T proc,2 (120 ㎑)). 또 다른 옵션은, N2를 120 ㎑ 부반송파 간격에 대한 OFDM 심볼들의 수와 동일한 값(N2(120 ㎑))으로 유지하는 것이다. 추가 옵션은, N2를 120 ㎑ 부반송파 간격에 대한 OFDM 심볼들의 수보다 더 작게 설정하는 것이다(여기서, N2 = N2(120 ㎑)). 그러나, 120 ㎑ 이하의 부반송파 간격에 대해 그리고 동일한 시간 단위로 프로세싱하기 위해, 이들 4개의 옵션들 중 임의의 것은 PUSCH 송신 전에 심볼들(또는 동등하게, 슬롯들)의 수에서의 큰 증가로 이어진다. 그 결과, 슬롯 오프셋(K2) 및 그의 연관된 시그널링에 대한 증가가 필요하며, 이는 차례로, PUSCH 송신 전에 심볼 저장에 필요한 메모리 크기에 대한 증가를 초래한다.
N3까지는, PDSCH 프로세싱 능력 1만이 필요할 수 있다(예컨대, 표 3을 다시 참조하면, PDSCH 프로세싱 능력 유형 2는 2의 뉴머롤로지 "μ"를 넘어서는 이미 고려되지 않음). 하나의 옵션은, N3을 120 ㎑ 부반송파 간격에 대한 OFDM 심볼들의 수와 동일한 값(N3(120 ㎑))으로 유지하는 것이다. 다른 옵션은, N3을 120 ㎑ 부반송파 간격에 대한 OFDM 심볼들의 수보다 더 작게 설정하는 것이다(여기서, N3 = N3(120 ㎑)). 그러나, 120 ㎑ 이하의 부반송파 간격에 대해 그리고 동일한 시간 단위로 프로세싱하기 위해, 이들 2개의 옵션들 중 임의의 것은 HARQ 다중화 전에 심볼들(또는 동등하게, 슬롯들)의 수에서의 큰 증가로 이어진다. 이것은, 심볼 저장에 필요한 메모리 크기에 대한 증가 또는 송신된 심볼들의 수에 대한 제한을 초래한다.
도 5 내지 도 12는, 부반송파 간격에 대한 증가 시에, 심볼들(또는 동등하게, 슬롯들)의 수에 대한 증가의 영향을 완화시키기 위한 스케줄링 기반 접근법을 설명한다. 도 13 내지 도 15는 이러한 영향을 완화시키기 위한 HARQ 프로세싱 기반 접근법을 설명한다. 상이한 접근법들은 서로 독립적으로 또는 서로 관련되어 사용될 수 있다.
도 5는 일부 실시 형태들에 따른, 후보 슬롯들의 수를 증가시키는 HARQ 슬롯 기반 스케줄링의 일례를 예시한다. 예시된 스케줄링은 데이터 수신과 HARQ 피드백 송신 사이의 슬롯 오프셋(K1)에 관한 것이다. 도 5의 특정 예시에서, DCI 포맷 1_0의 사용이 예시되어 있다. 그러나, 실시 형태들은, 본 명세서에서 이하에 추가로 설명되는 바와 같이, DCI 포맷 1_1 및 1_2에 유사하게 적용된다.
도 5의 상부 부분에서, 다수의 슬롯들이 예시되어 있다. 이들 슬롯들은 120 ㎑ 이하의 부반송파 간격을 사용하는 통신에 이용가능할 수 있다. 다운링크 PDSCH 슬롯이 UE에 의해 수신된다. DCI는, HARQ 피드백 송신이 다운링크 PDSCH 슬롯에 대한 오프셋을 갖는 업링크 PUCCH 슬롯에서 발생할 수 있다는 것을 나타낸다. 예를 들어, DCI는 이러한 오프셋에 관한 슬롯 오프셋 표시자를 포함한다. DCI 포맷 1_0의 경우에, 슬롯 오프셋 표시자는 "PDSCH-대-HARQ-타이밍-표시자"에 대응할 수 있으며, 이는 3 비트이고 K1= {1, 2, 3, 4, 5, 6, 7, 8}에 맵핑된다. 따라서, DCI 포맷 1_0으로, 최대 8개의 연속적 슬롯들은 HARQ 피드백 송신에 대한 후보 슬롯들(512)이다. 특히, HARQ 피드백 송신에 대한 업링크 슬롯은 후보 슬롯들(512)로부터 후보 슬롯(510)이도록 선택될 수 있다. DCI 포맷 1_1 및 포맷 1_2의 경우, "PDSCH-대-HARQ-타이밍-표시자"는 0, 1, 2, 또는 3 비트 길이일 수 있다. 3GPP TS 38.212 v16.3.0 (2020-10-01), 표 9.2.3-1(본 명세서에서 표 8로서 하기에 복사됨)은 "PDSCH-대-HARQ-타이밍-표시자"와, RRC 재구성 메시지에서 PUCCH-Config의 피드백 "dl-DataToUL-ACK"를 전송하기 위한 슬롯들의 수 사이의 맵핑을 제공한다. "PDSCH-대-HARQ-타이밍-표시자"는 후보 슬롯들(512)의 세트를 형성하는 최대 15개의 연속적 슬롯들에 맵핑될 수 있다.
[표 8]
Figure pct00011
도 5의 하부 부분에서, 다수의 슬롯들이 또한 예시되어 있다. 그러나, 이들 슬롯들은 120 ㎑보다 더 큰 부반송파 간격을 사용하는 통신에 이용가능할 수 있다. 240 ㎑ 부반송파 간격은 120 ㎑ 부반송파 간격과 비교하기 위해 예시되지만, 실시 형태들은 더 큰 부반송파 간격들에 유사하게 적용된다. 대체적으로, HARQ 피드백 송신에 대한 업링크 슬롯은 한 세트의 후보 슬롯들(522)로부터의 후보 슬롯인 것으로 결정되며, 여기서 이러한 세트의 크기는 후보 슬롯들(512)의 크기보다 더 크다. 예를 들어, DCI 포맷 1_0으로, 최대 8개의 연속적 후보 슬롯들이 120 ㎑ 부반송파 간격에 대해 이용가능한 반면, 이러한 수는 240 ㎑ 부반송파 간격에 대해 16(또는 일부 다른 최대치)으로 증가될 수 있다(그리고 더 큰 부반송파 간격들에 대해 추가로 증가됨). 그렇게 하기 위해, "PDSCH-대-HARQ-타이밍-표시자"는 3 비트로부터 "m" 비트로 증가될 수 있으며, 여기서 m은 3보다 더 큰 정수이다(예컨대, 240 ㎑ 부반송파 간격에 대해 "m = 4 비트"는 후보 슬롯들(522)의 세트에 대한 상한으로서 "24 = 16"개의 연속적 슬롯들을 생성함). 마찬가지로, DCI 포맷 1_1 및 포맷 1_2로, "PDSCH-대-HARQ-타이밍-표시자"는 최대 3 비트로부터 "m" 비트 위로 증가될 수 있으며, 여기서 m은 4보다 더 큰 정수이다(예컨대, 240 ㎑ 부반송파 간격에 대해 "m = 5 비트"는 후보 슬롯들(522)의 세트에 대한 상한으로서 "25 = 32"개의 연속적 슬롯들을 생성함). 추가적으로 또는 대안적으로, "PDSCH-to-HARQ-timing-indicator"가 "dl-DataToUL-ACK"(또는 "dl-DataToUL-ACKForDCIFormat1_2")에 맵핑되기 때문에, "dl-DataToUL-ACK"(또는 "dl-DataToUL-ACKForDCIFormat1_2")의 크기는 증가된 수의 슬롯들(예컨대, 240 ㎑ 부반송파 간격에 대해 30개의 슬롯들까지)을 설명하기 위해 증가될 수 있다.
도 5의 상부 부분 및 하부 부분에서, DCI 후보 슬롯들(512, 522)은 데이터 수신을 위한 다운링크 슬롯으로부터 오프셋된다(예컨대, DCI 포맷 1_0의 경우에, 오프셋은 120 ㎑의 부반송파 간격에 대해 최대 8개의 슬롯들일 수 있고, 120 ㎑보다 더 큰 부반송파 간격에 대해 더 큰 수의 슬롯들로 증가될 수 있음). DCI가 기지국(예컨대, gNB(108))으로부터 수신되고 슬롯 오프셋을 나타내기 때문에, 이러한 표시된 슬롯 오프셋은 본 명세서에서 기지국 시그널링된 슬롯 오프셋으로 지칭된다. DCI 포맷 1_0, 포맷 1_1 또는 포맷 1_2의 경우에, 기지국 시그널링된 슬롯 오프셋은 DCI의 "PDSCH-대-HARQ-타이밍-표시자"에 기초하여 결정된다.
도 6은 일부 실시 형태들에 따른, 후보 슬롯들의 수를 증가시키는 HARQ 슬롯 기반 스케줄링에 대한 동작 흐름/알고리즘 구조(600)의 일례를 예시한다. UE는, HARQ 피드백 송신의 스케줄링을 결정하고 그에 따라 HARQ 피드백을 송신하기 위한 동작 흐름/알고리즘 구조(600)를 구현할 수 있다. 동작 흐름/알고리즘 구조(600)는, 예를 들어, UE(104, 1700)와 같은 UE 또는 그의 컴포넌트들, 예를 들어, 프로세서들(1704)에 의해 수행되거나 또는 구현될 수 있다.
동작 흐름/알고리즘 구조(600)는, 602에서, 기지국으로, 52.6 ㎓보다 더 큰 주파수를 갖는 물리적 다운링크 채널 상의 데이터 수신을 위한 UE의 능력을 시그널링하는 것을 포함할 수 있고, 데이터 수신은 120 ㎑보다 더 큰 부반송파 간격을 사용한다. 일부 실시 형태들에서, 시그널링은 RRC 시그널링일 수 있다.
동작 흐름/알고리즘 구조(600)는, 604에서, 기지국으로부터, 슬롯 오프셋 표시자를 포함하는 다운링크 제어 정보(DCI)를 수신하는 것을 추가로 포함할 수 있다. 일부 실시 형태들에서, DCI는 포맷 1_0, 포맷 1_1, 또는 포맷 1_2를 갖고, 업링크 물리적 채널(예컨대, PUCCH) 상에서 HARQ 송신을 스케줄링할 수 있는 "PDSCH-대-HARQ-타이밍-표시자"를 포함한다.
동작 흐름/알고리즘 구조(600)는, 606에서, 슬롯 오프셋 표시자에 기초하여, 데이터 수신과 물리적 업링크 채널 상의 하이브리드 자동 반복 요청(HARQ) 송신 사이의 슬롯 오프셋(K1)을 결정하는 것을 추가로 포함할 수 있고, 슬롯 오프셋(K1)은 120 ㎑보다 더 큰 부반송파 간격에 기초하는 슬롯들의 최소 수보다 더 크다. 일부 실시 형태들에서, DCI는 포맷 1_0, 포맷 1_1, 또는 포맷 1_2를 갖고, "PDSCH-대-HARQ-타이밍-표시자"를 포함한다. DCI 포맷 1_0의 경우에, "PDSCH-대-HARQ-타이밍-표시자"는 120 ㎑보다 더 큰 부반송파 간격에 기초하여 3개 초과의 비트들을 포함할 수 있다. 3 비트들의 값은 HARQ 송신에 대한 후보 슬롯들의 세트를 나타낸다. 유사하게, DCI 포맷 1_1 또는 포맷 1_2의 경우에, "PDSCH-대-HARQ-타이밍-표시자"는 120 ㎑보다 더 큰 부반송파 간격에 기초하여 3 초과의 비트들을 포함할 수 있다. 4 비트들의 값은 HARQ 송신에 대한 후보 슬롯들의 세트를 나타내는 "dl-DataToUL-ACK"(또는 "dl-DataToUL-ACKForDCIFormat1_2")에 맵핑된다. 추가적으로 또는 대안적으로(여기서, "PDSCH-대-HARQ-타이밍-표시자"는 최대 4비트들을 포함할 수 있음), "dl-DataToUL-ACK"(또는 "dl-DataToUL-ACKForDCIFormat1_2")는 후보 슬롯들의 세트를 나타내며, 여기서 이러한 세트는 120 ㎑보다 더 큰 부반송파 간격에 기초한다.
동작 흐름/알고리즘 구조(600)는, 608에서, 업링크 물리적 채널 상에서 그리고 슬롯 오프셋(K1)에 기초하여, 데이터 수신에 대한 HARQ 피드백을 송신하는 것을 추가로 포함할 수 있다. 일부 실시 형태들에서, UE는, HARQ 피드백 송신에 대한 스케줄링된 업링크 슬롯을, 데이터 수신의 다운링크 슬롯(예컨대, PDSCH 슬롯)으로부터 슬롯 오프셋(K1)만큼 지연되는 업링크 슬롯인 것으로 결정한다. UE는 데이터 수신(예컨대, 하나 이상의 PDSCH 슬롯들 또는 서브 슬롯들)에 대응하는 하나 이상의 HARQ 코드북들을 생성하고, 스케줄링된 업링크 슬롯에서 HARQ 코드북(들)을 전송한다.
도 7은 일부 실시 형태들에 따른, 최소 슬롯 오프셋을 수반하는 HARQ 슬롯 기반 스케줄링의 일례를 예시한다. 여기서, 도 7의 상부 부분은 도 5의 상부 부분과 동일하고, 그의 설명은 도 7에 동일하게 적용되고 비교 목적들을 위해 본 명세서에서 사용된다.
도 7의 하부 부분에 예시된 바와 같이, 후보 슬롯 세트의 크기를 (그것이 8에서 16으로 증가되는, 도 5에서와 같이) 증가시키기보다는, 최소 슬롯 오프셋(710)이 사용된다. 동일한 세트 크기는 120 ㎑ 이하의 부반송파 간격 및 240 ㎑ 이상의 부반송파 간격 둘 모두에 대해 사용될 수 있고, DCI에 의해 시그널링될 수 있다(예컨대, DCI는 도 5에서 설명된 것과 유사한 기지국 시그널링된 슬롯 오프셋을 나타냄). 예를 들어, DCI 포맷 1_0의 경우에, 최대 8개의 후보 슬롯들(722)이 가능하다. DCI 포맷 1_1 또는 포맷 1_2의 경우에, 최대 15개의 후보 슬롯들(722)이 가능하다. 그럼에도 불구하고, 240 ㎑ 이상의 부반송파 간격에 대해 상이한(예컨대, 더 큰 또는 더 작은) 세트 크기를 사용하는 것이 가능할 수 있다.
최소 슬롯 오프셋(710)은, 데이터 수신의 다운링크 슬롯(예컨대, PDSCH 슬롯)을 따르는 그리고 데이터 수신에 대한 어떠한 HARQ 피드백 송신도 그 내에서 스케줄링되지 않는(그리고, 동등하게, 데이터 수신에 대한 어떠한 HARQ 피드백도 송신될 수 없는) 슬롯들의 가장 작은 수이다. 후보 슬롯들(722)은 다운링크 슬롯에 대해 최소 슬롯 오프셋(710)만큼 지연된다. 최소 슬롯 오프셋(710)은 DCI에 의해 표시된 RRC 메시지에서 (예컨대, 하나 이상의 비트들의 다른 DCI 필드로서) 시그널링되거나, 또는 UE의 구성에 정의될 수 있다(예컨대, 여기서 이러한 정의는 3GPP 기술 사양에서 캡처됨). 대체적으로, 최소 슬롯 오프셋(710)은 (i) 데이터 수신의 종료로부터 HARQ 송신의 가장 빠른 가능한 시작까지의 UE 프로세싱에 필요한 OFDM 심볼들의 수(N1) 대 (ii) 슬롯 내의 심볼들의 수의 비율과 동일한 반올림 또는 반내림 정수로서 정의될 수 있다. 예를 들어, 표 6에 따르면, OFDM 심볼들의 수(N1)는 960 ㎑ 부반송파 간격에 대해 160개의 심볼들이다. 슬롯 구성 0에 대해, 슬롯 내의 심볼들의 수는 14이다. 따라서, 이러한 예시에서, 최소 슬롯 오프셋(710)은 11개의 슬롯들이다.
도 8은 일부 실시 형태들에 따른, 균일한 분배를 갖는 비연속적 후보 슬롯들을 수반하는 HARQ 슬롯 기반 스케줄링의 일례를 예시한다. 여기서, 도 8의 상부 부분은 도 5의 상부 부분과 동일하고, 그의 설명은 도 8에 동일하게 적용된다. 또한, 도 7과 유사하게, 후보 슬롯들의 동일한 세트 크기는 120 ㎑ 이하의 부반송파 간격 및 240 ㎑ 이상의 부반송파 간격 둘 모두에 대해 사용될 수 있고, DCI에 의해 시그널링될 수 있다(예컨대, DCI는 기지국 시그널링된 슬롯 오프셋을 나타냄).
도 8의 하부 부분에 예시된 바와 같이, (도 7에서와 같이) 연속적 후보 슬롯들을 사용하기보다는, 균일한 분배를 갖는 비연속적 후보 슬롯들(812)이 가능하다. 비연속적 후보 슬롯들(812)은 균일한 분배에 따라 동일하게 이격된다. 최소 슬롯 오프셋(810)이 사용될 수 있고, 도 7의 최소 슬롯 오프셋(710)과 유사할 수 있다.
도 8의 예시에서, 균일한 분배는 모든 다른 슬롯을 스킵하여, 후보 슬롯들(812)이 하나의 중간 비-후보 슬롯(예컨대, HARQ 피드백 송신에 사용되지 않을 수 있는 슬롯)에 의해 이격되는 결과를 가져온다. 균일성은 기지국 시그널링된 슬롯 오프셋을 곱하는 데 사용되는 slot_offset_multiplier에 의해 정의될 수 있으며, 여기서 slot_offset_multiplier는 선형 승수이다. 예를 들어, 기지국 시그널링된 슬롯 오프셋이 8개의 슬롯들인 경우, slot_offset_multipler는 2로 설정될 수 있고, 곱셈은 16개의 슬롯들의 분배를 초래하며, 따라서 후보 슬롯과 비-후보 슬롯 사이에서 교번하는 16개의 슬롯들에 걸쳐 8개의 후보 슬롯들(812)을 분배한다.
따라서, 슬롯 오프셋(K1)은 최소 슬롯 오프셋, slot_offset_multiplier, 및 기지국 시그널링된 슬롯 오프셋에 기초한다. 예를 들어, 슬롯 오프셋(K1)은 와 동일하다. slot_offset_multiplier는 DCI에 의해 표시된 RRC 메시지에서 (예컨대, 하나 이상의 비트들의 다른 DCI 필드로서) 시그널링되거나, 또는 UE의 구성에 정의될 수 있다(예컨대, 여기서 이러한 정의는 3GPP 기술 사양에서 캡처됨).
도 9는 일부 실시 형태들에 따른, 불균일한 분배를 갖는 비연속적 후보 슬롯들을 수반하는 HARQ 슬롯 기반 스케줄링의 일례를 예시한다. 여기서, 도 9의 상부 부분은 도 5의 상부 부분과 동일하고, 그의 설명은 도 9에 동일하게 적용된다. 또한, 도 8과 유사하게, 후보 슬롯들의 동일한 세트 크기는 120 ㎑ 이하의 부반송파 간격 및 240 ㎑ 이상의 부반송파 간격 둘 모두에 대해 사용될 수 있고, DCI에 의해 시그널링될 수 있다(예컨대, DCI는 기지국 시그널링된 슬롯 오프셋을 나타냄). 또한, 최소 슬롯 오프셋(910)이 사용될 수 있고, 도 8의 최소 슬롯 오프셋(810)과 동일하거나 또는 상이할 수 있다.
도 9의 하부 부분에 예시된 바와 같이, (도 8에서와 같이) 비연속적 후보 슬롯들의 균일한 분배를 사용하기보다는, 후보 슬롯들(912)의 불균일한 분배가 가능하다. 후보 슬롯들(912)은 동일하게 이격되지 않는다. 불균일성은 기지국 시그널링된 슬롯 오프셋을 곱하는 데 사용되는 slot_offset_multiplier에 의해 정의될 수 있으며, 여기서 slot_offset_multiplier는 하나의 후보 슬롯으로부터 다음 후보 슬롯으로 변하는 비선형 승수이다. 예를 들어, slot_offset_multiplier는 의사 난수 함수(pseudo-random function)를 사용하여 정의될 수 있다. 다른 예시에서, 해시 함수가 사용될 수 있다. 이러한 예시에서, 슬롯 포지션 해시는, 기지국 시그널링된 슬롯 오프셋을 적어도 해싱(hashing)함으로써 생성된다.
따라서, 슬롯 오프셋(K1)은 최소 슬롯 오프셋, slot_offset_multiplier, 및 기지국 시그널링된 슬롯 오프셋에 기초한다. 예를 들어, 슬롯 오프셋(K1)은 랜덤 승수의 경우에 와, 또는 와 동일하다. slot_offset_multiplier는 DCI에 의해 표시된 RRC 메시지에서 (예컨대, 하나 이상의 비트들의 다른 DCI 필드로서) 시그널링되거나, 또는 UE의 구성에 정의될 수 있다(예컨대, 여기서 이러한 정의는 3GPP 기술 사양에서 캡처됨).
도 5 내지 도 9에서, 후보 슬롯들은 대각선 패턴으로 도시되어 있다. 도 6 내지 도 9에서, 최소 슬롯 오프셋들은 수평 패턴으로 도시되어 있다. 도 5 내지 도 9의 상이한 실시 형태들에서, PDSCH 프로세싱 능력 1만이 120 ㎑보다 더 큰 부반송파 간격에 대해 필요하다(예컨대, 표 3을 다시 참조하면, PDSCH 프로세싱 능력 2는 60 ㎑ 부반송파 간격에 대응하는 2의 뉴머롤로지 "μ"를 넘어서는 이미 고려되지 않음). 추가로, 기지국은, UE에 그리고/또는 UE가 사용하고 있는 부반송파 간격에 특정되도록 슬롯 오프셋(K1)을 동적으로 구성하고 시그널링할 수 있다.
도 10은 일부 실시 형태들에 따른, 최소 슬롯 오프셋을 수반하는 HARQ 슬롯 기반 스케줄링에 대한 동작 흐름/알고리즘 구조(1000)의 일례를 예시한다. UE는, HARQ 피드백 송신의 스케줄링을 결정하고 그에 따라 HARQ 피드백을 송신하기 위한 동작 흐름/알고리즘 구조(1000)를 구현할 수 있다. 동작 흐름/알고리즘 구조(1000)는, 예를 들어, UE(104, 1700)와 같은 UE 또는 그의 컴포넌트들, 예를 들어, 프로세서들(1704)에 의해 수행되거나 또는 구현될 수 있다.
동작 흐름/알고리즘 구조(1000)는, 1002에서, 기지국으로부터, 기지국 시그널링된 슬롯 오프셋을 나타내는 다운링크 제어 정보(DCI)를 수신하는 것을 포함할 수 있다. 일부 실시 형태들에서, DCI는 포맷 1_0, 포맷 1_1, 또는 포맷 1_2를 갖고, 기지국 시그널링된 슬롯 오프셋을 나타내는 슬롯 오프셋 표시자를 포함한다. 슬롯 오프셋 표시자는 예를 들어, "PDSCH-대-HARQ-타이밍-표시자"일 수 있다.
동작 흐름/알고리즘 구조(1000)는, 1004에서, 120 ㎑보다 더 큰 물리적 다운링크 채널의 부반송파 간격에 기초하는 최소 슬롯 오프셋을 결정하는 것을 포함할 수 있다. 일부 실시 형태들에서, 최소 슬롯 오프셋은 UE의 RRC 구성, (예컨대, DCI의 필드로부터의) DCI, 또는 UE의 미리정의된 구성으로부터 결정된다.
동작 흐름/알고리즘 구조(1000)는, 1006에서, 최소 슬롯 오프셋 및 기지국 시그널링된 슬롯 오프셋에 기초하여, 물리적 다운링크 채널 상의 데이터 수신과 물리적 업링크 채널 상의 하이브리드 자동 반복 요청(HARQ) 송신 사이의 슬롯 오프셋(K1)을 결정하는 것을 포함할 수 있고, 물리적 다운링크 채널은 52.10 기가헤르츠(㎓)보다 더 큰 주파수를 갖는다. 일부 실시 형태들에서, 슬롯 오프셋(K1)은, 도 7에서와 같이 최소 슬롯 오프셋만큼의 기지국 시그널링된 슬롯 오프셋의 지연에 대응한다. 일부 추가적인 또는 대안적인 실시 형태들에서, 슬롯 오프셋(K1)은, 도 8 및 도 9에서와 같이 기지국 시그널링된 슬롯 오프셋의 선형 또는 비선형 승수에 기초하여 결정된다. 선형 또는 비선형 승수는 UE의 RRC 구성, (예컨대, DCI의 필드로부터의) DCI, 또는 UE의 미리정의된 구성으로부터 결정될 수 있다.
동작 흐름/알고리즘 구조(1000)는, 1008에서, 물리적 업링크 채널 상에서 그리고 슬롯 오프셋(K1)에 기초하여, 데이터 수신에 대한 HARQ 피드백을 송신하는 것을 포함할 수 있다. 일부 실시 형태들에서, UE는, HARQ 피드백 송신에 대한 스케줄링된 업링크 슬롯을, 데이터 수신의 다운링크 슬롯(예컨대, PDSCH 슬롯)으로부터 슬롯 오프셋(K1)만큼 지연되는 업링크 슬롯인 것으로 결정한다. UE는 데이터 수신(예컨대, 하나 이상의 PDSCH 슬롯들 또는 서브 슬롯들)에 대응하는 하나 이상의 HARQ 코드북들을 생성하고, 스케줄링된 업링크 슬롯에서 HARQ 코드북(들)을 전송한다.
도 11은 일부 실시 형태들에 따른, 데이터 수신 또는 데이터 송신을 위한 슬롯 기반 스케줄링의 예들을 예시한다. 슬롯 기반 스케줄링은 DCI에 표시되고 물리적 채널 상의 통신을 스케줄링하며, 여기서 물리적 채널은 52.6 GHZ보다 더 큰 주파수를 갖고, 통신은 120 ㎑보다 더 큰 부반송파 간격을 사용한다. 통신은 데이터 수신일 수 있으며, 이러한 경우에 DCI는 포맷 1_0, 포맷 1_1, 또는 포맷 1_2를 갖고, 슬롯 오프셋(K0)이 결정되는 기지국 시그널링된 슬롯 오프셋을 나타낸다. 통신은 데이터 송신일 수 있으며, 이러한 경우에 DCI는 포맷 0_0, 또는 포맷 0_1을 갖고, 슬롯 오프셋(K2)이 결정되는 기지국 시그널링된 슬롯 오프셋을 나타낸다.
4개의 옵션들이 도 11에 예시되어 있고, 서로 독립적으로 또는 서로 조합하여 사용가능하다. 이들 4개의 옵션들은, 스케줄링된 다운링크 또는 업링크 슬롯이 HARQ 피드백 송신이 아닌 데이터 통신을 위한 것임을 제외하고는, 도 5, 도 7, 도 8 및 도 9에 설명된 실시 형태들과 유사하다.
제1 옵션은 도 11의 상부 부분에 도시되어 있다. 이러한 옵션의 예에서, 후보 슬롯들(110)에 의해 형성된 세트의 크기는 최대 수의 슬롯들을 갖는데, 여기서 최대 수는 도 5와 유사한 부반송파 간격에 기초한다. 대체적으로, 최대 수는 120 ㎑ 이하의 부반송파 간격에 사용되는 최대 수보다 더 크다. 추가로, 120 ㎑ 초과의 부반송파 간격에 대한 증가로 최대 수가 증가할 수 있다.
예를 들어, 다운링크 상에서, DCI 포맷 1_0, 포맷 1_1, 또는 포맷 1_2는 "시간 도메인 자원 배정"으로 명명된 4 비트 필드를 반송한다. "시간 도메인 자원 배정"의 비트 값들은 룩업 테이블(디폴트 룩업 테이블 A, B, 또는 C 또는 "pdsch-TimeDomainAllocationList"로 지칭되는 RRC 구성된 룩업 테이블)의 행 인덱스에 맵핑된다. 디폴트 룩업 테이블 A, B, 및 C는 본 명세서에서 3GPP TS 38.214 v16.3.0 (2020-10-02)로부터 하기에 복사되고, 표 9, 표 10 및 표 11로서 각각 라벨링된다. 120 ㎑ 초과의 부반송파 간격에 대한 더 큰 최대 수를 나타내기 위해, 표들은 추가 수의 후보 슬롯들을 최대 수까지 할당하는 추가 행들을 포함하도록 수정될 수 있고, 선택적으로, "시간 도메인 자원 배정" 필드의 크기는 추가 행들을 나타내기 위해 4개 초과의 비트들로 증가될 수 있다. 추가로, 유형 1 구성된 승인들에 대해, timeDomainOffset의 값이 증가될 수 있다. 슬롯 오프셋(K0)은 "시간 도메인 자원 배정"에 기초하여 룩업 테이블의 기존의 또는 추가적인 행들로부터 결정될 수 있다.
[표 9]
Figure pct00012
[표 10]
Figure pct00013
[표 11]
Figure pct00014
유사하게, 업링크 상에서, DCI 포맷 0_0 또는 포맷 0_1은 "시간 도메인 자원 배정"으로 명명된 4 비트 필드를 반송한다. "시간 도메인 자원 배정"의 비트 값들은 룩업 테이블("pusch_TimeDomainAllocationList"로 지칭되는 RRC 구성된 룩업 테이블)에 맵핑된다. 120 ㎑ 초과의 부반송파 간격에 대한 더 큰 최대 수를 나타내기 위해, 룩업 테이블은 추가 수의 후보 슬롯들을 최대치까지 할당하는 추가 행들을 포함하도록 수정될 수 있고, 선택적으로, "시간 도메인 자원 배정" 필드의 크기는 추가 행들을 나타내기 위해 4개 초과의 비트들로 증가될 수 있다. 추가로, 유형 1 구성된 승인들에 대해, timeDomainOffset의 값이 증가될 수 있다. 슬롯 오프셋(K2)은 "시간 도메인 자원 배정"에 기초하여 룩업 테이블의 기존의 또는 추가적인 행들로부터 결정될 수 있다.
일례에서, 제2 옵션은 도 7과 유사한 최소 슬롯 오프셋(1112)을 사용한다. 후보 슬롯들(1114)은 DCI 슬롯으로부터 최소 슬롯 오프셋(1112)만큼 지연된다. 후보 슬롯들(1114)은 연속적 슬롯들의 세트를 형성하고, 그 세트의 크기는 제1 옵션에서 기술된 바와 같이 120 ㎑보다 더 큰 부반송파 간격에 기초하여 증가될 수 있지만, 반드시 증가될 필요는 없다.
최소 슬롯 오프셋(1112)은 또한 부반송파 간격의 함수일 수 있다. 대체적으로, 최소 슬롯 오프셋(1112)은, DCI를 따르는 그리고 어떠한 데이터 수신 또는 데이터 송신도 그 내에서 스케줄링되지 않는 슬롯들의 가장 작은 수이다. 데이터 수신의 경우, 최소 슬롯 오프셋(1112)(K0min)은 (i) DCI 수신의 종료로부터 데이터 수신의 가장 빠른 가능한 시작까지의 UE 프로세싱에 필요한 OFDM 심볼들의 수(N0) 대 (ii) 슬롯 내의 심볼들의 수의 비율과 동일한 반올림 또는 반내림 정수로서 정의될 수 있다. 예를 들어, OFDM 심볼들의 수(N0)는 960 ㎑ 부반송파 간격에 대해 72개의 심볼들이다. 슬롯 구성 0에 대해, 슬롯 내의 심볼들의 수는 14이다. 따라서, 이러한 예시에서, 최소 슬롯 오프셋(K0min)은 5개의 슬롯들이다. 데이터 송신의 경우, 최소 슬롯 오프셋(1112)(K2min)은 (i) DCI의 종료로부터 데이터 송신의 가장 빠른 가능한 시작까지의 UE 프로세싱에 필요한 OFDM 심볼들의 수(N2) 대 (ii) 슬롯 내의 심볼들의 수의 비율과 동일한 반올림 또는 반내림 정수로서 정의될 수 있다. 예를 들어, OFDM 심볼들의 수(N2)는 960 ㎑ 부반송파 간격에 대해 72개의 심볼들이다. 슬롯 구성 0에 대해, 슬롯 내의 심볼들의 수는 14이다. 따라서, 이러한 예시에서, 최소 슬롯 오프셋(K2min)은 5개의 슬롯들이다. 최소 슬롯 오프셋(1112)(K0min 또는 K2min)은 DCI에 의해 표시된 RRC 메시지에서 (예컨대, 하나 이상의 비트들의 다른 필드로서) 시그널링되거나, 또는 UE의 구성에 정의될 수 있다(예컨대, 여기서 이러한 정의는 3GPP 기술 사양에서 캡처됨). 예를 들어, K0min의 값은 pdsch-ConfigCommon 또는 pudschConfig를 갖는 pdsch-TimeDomainAllocationList에서 구성된다. K2min의 값은 pusch-ConfigCommon 또는 puschConfig를 갖는 pusch-TimeDomainAllocationList에서 구성된다.
따라서, 슬롯 오프셋(K0 또는 K2)은 최소 슬롯 오프셋 및 기지국 시그널링된 슬롯 오프셋에 기초한다. 예를 들어, 슬롯 오프셋(K0 또는 K2)은 동일하다.
일례에서, 제3 옵션은, 비연속적이지만 도 8과 유사한 균일한 분배를 갖는 후보 슬롯들(1116)을 사용한다. 최소 슬롯 오프셋이 사용될 수 있고, 최소 오프셋(1112)과 동일하거나 또는 그와는 상이할 수 있다. 후보 슬롯(1116)에 의해 형성된 세트의 크기는, 제1 옵션에서 설명된 바와 같이 120 ㎑보다 더 큰 부반송파 간격에 기초하여 증가될 수 있지만, 반드시 증가될 필요는 없다.
균일한 분배는 모든 다른 슬롯을 스킵하여(또는 일부 다른 분배가 사용될 수 있음), 후보 슬롯들(1116)이 하나의 중간 비-후보 슬롯(예컨대, 데이터 수신 또는 송신에 사용되지 않을 수 있는 슬롯)에 의해 이격되는 결과를 가져온다. 균일성은 기지국 시그널링된 슬롯 오프셋(예컨대, 시간 도메인 자원 배정에 기초하여 도출된 슬롯 오프셋)을 곱하는 데 사용되는 slot_offset_multiplier에 의해 정의될 수 있으며, 여기서 slot_offset_multiplier는 선형 승수이다. 예를 들어, 기지국 시그널링된 슬롯 오프셋이 8개의 슬롯들인 경우, slot_offset_multipler는 2로 설정될 수 있고, 곱셈은 16개의 슬롯들의 분배를 초래하며, 따라서 후보 슬롯과 비-후보 슬롯 사이에서 교번하는 16개의 슬롯들에 걸쳐 8개의 후보 슬롯들(1116)을 분배한다.
따라서, 슬롯 오프셋(K0 또는 K2)은 최소 슬롯 오프셋, slot_offset_multiplier, 및 기지국 시그널링된 슬롯 오프셋에 기초한다. 예를 들어, 슬롯 오프셋(K0 또는 K2)은 동일하다. slot_offset_multiplier는 DCI에 의해 표시된 RRC 메시지에서 (예컨대, 하나 이상의 비트들의 다른 필드로서) 시그널링되거나, UE의 구성에 정의되거나(예컨대, 여기서 이러한 정의는 3GPP 기술 사양에서 캡처됨), 또는 시작 및 길이 표시자(SLIV)에 추가될 수 있다.
일례에서, 제4 옵션은, 도 9와 유사한 불균일한 분배를 갖는 후보 슬롯들(1118)을 사용한다. 최소 슬롯 오프셋이 사용될 수 있고, 최소 오프셋(1112)과 동일하거나 또는 그와는 상이할 수 있다. 후보 슬롯(1118)에 의해 형성된 세트의 크기는, 제1 옵션에서 설명된 바와 같이 120 ㎑보다 더 큰 부반송파 간격에 기초하여 증가될 수 있지만, 반드시 증가될 필요는 없다.
불균일한 분배는 기지국 시그널링된 슬롯 오프셋(예컨대, 시간 도메인 자원 배정에 기초하여 도출된 슬롯 오프셋)을 곱하는 데 사용되는 slot_offset_multiplier에 의해 정의될 수 있으며, 여기서 slot_offset_multiplier는 하나의 후보 슬롯으로부터 다음 후보 슬롯으로 변하는 비선형 승수이다. 예를 들어, slot_offset_multiplier는 의사 난수 함수를 사용하여 정의될 수 있다. 다른 예시에서, 해시 함수가 사용될 수 있다. 이러한 예시에서, 슬롯 포지션 해시는, 기지국 시그널링된 슬롯 오프셋을 적어도 해싱으로써 생성된다.
따라서, 슬롯 오프셋(K0 또는 K2)은 최소 슬롯 오프셋, slot_offset_multiplier, 및 기지국 시그널링된 슬롯 오프셋에 기초한다. 예를 들어, 슬롯 오프셋(K0 또는 K2)은 랜덤 승수의 경우에 와, 또는 와 동일하다. slot_offset_multiplier는 DCI에 의해 표시된 RRC 메시지에서 (예컨대, 하나 이상의 비트들의 다른 필드로서) 시그널링되거나, UE의 구성에 정의되거나(예컨대, 여기서 이러한 정의는 3GPP 기술 사양에서 캡처됨), 또는 시작 및 길이 표시자(SLIV)에 추가될 수 있다.
도 11에서, 후보 슬롯들은 대각선 패턴으로 도시되어 있고, 최소 슬롯 오프셋들은 수평 패턴으로 도시되어 있다. 상이한 실시 형태들에서, PDSCH 프로세싱 능력 1만이 120 ㎑보다 더 큰 부반송파 간격에 대해 필요하다(예컨대, 표 3을 다시 참조하면, PDSCH 프로세싱 능력 2는 60 ㎑ 부반송파 간격에 대응하는 2의 뉴머롤로지 "μ"를 넘어서는 이미 고려되지 않음). 추가로, 기지국은, UE에 그리고/또는 UE가 사용하고 있는 부반송파 간격에 특정되도록 슬롯 오프셋(K0 또는 K2)을 동적으로 구성하고 시그널링할 수 있다.
도 12는 일부 실시 형태들에 따른, 데이터 수신 또는 데이터 송신을 위한 슬롯 기반 스케줄링에 대한 동작 흐름/알고리즘 구조(1200)의 일례를 예시한다. UE는, 52.6 ㎓보다 더 큰 주파수를 갖는 물리적 채널 상의 통신(예컨대, PDSCH 상의 데이터 수신 또는 PUSCH 상의 데이터 송신)의 스케줄링을 결정하기 위한 동작 흐름/알고리즘 구조(1200)를 구현할 수 있으며, 여기서 통신은 120 ㎑보다 더 큰 부반송파 간격을 사용한다. 동작 흐름/알고리즘 구조(1200)는, 예를 들어, UE(104, 1700)와 같은 UE 또는 그의 컴포넌트들, 예를 들어, 프로세서들(1704)에 의해 수행되거나 또는 구현될 수 있다.
동작 흐름/알고리즘 구조(1200)는, 1202에서, 기지국으로부터, 물리적 채널 상의 DCI 수신과 데이터 통신 사이의 기지국 시그널링된 슬롯 오프셋을 나타내는 다운링크 제어 정보(DCI)를 수신하는 것을 포함할 수 있고, 데이터 통신은 다운링크 데이터 수신 또는 업링크 데이터 송신이고, 물리적 채널은 52.6 ㎓보다 더 큰 주파수를 갖고, 데이터 통신은 120 ㎑보다 더 큰 부반송파 간격을 사용한다. 일부 실시 형태들에서, DCI는 데이터 수신에 대한 포맷 1_0, 포맷 1_1 또는 포맷 1_2를, 또는 데이터 송신에 대한 포맷 0_0 또는 포맷 0_1을 갖는다. DCI는, 기지국 시그널링된 슬롯 오프셋을 나타내는 슬롯 오프셋 표시자를 포함한다. 슬롯 오프셋 표시자는, 예를 들어, "시간 도메인 자원 배정"일 수 있다.
동작 흐름/알고리즘 구조(1200)는, 1204에서, 120 ㎑보다 더 큰 부반송파 간격에 기초하는 최소 슬롯 오프셋을 결정하는 것을 포함할 수 있다. 일부 실시 형태들에서, 최소 슬롯 오프셋은 UE의 RRC 구성, (예컨대, DCI의 필드로부터의) DCI, 또는 UE의 미리정의된 구성으로부터 결정된다.
동작 흐름/알고리즘 구조(1200)는, 1206에서, 최소 슬롯 오프셋 및 기지국 시그널링된 슬롯 오프셋에 기초하여 슬롯 오프셋을 결정하는 것을 포함할 수 있다. 일부 실시 형태들에서, 슬롯 오프셋(K0)은 데이터 수신에 대해 결정되고/되거나 슬롯 오프셋(K2)은 데이터 송신에 대해 결정된다. 일부 실시 형태들에서, 슬롯 오프셋(K0 또는 K2)은, 도 11에서와 같이 최소 슬롯 오프셋만큼의 기지국 시그널링된 슬롯 오프셋의 지연에 대응한다. 일부 추가적인 또는 대안적인 실시 형태들에서, 슬롯 오프셋(K0 또는 K2)은, 도 11에서와 같이 기지국 시그널링된 슬롯 오프셋의 선형 또는 비선형 승수에 기초하여 결정된다. 선형 또는 비선형 승수는 UE의 RRC 구성, (예컨대, DCI의 필드로부터의) DCI, UE의 미리정의된 구성, 또는 SLIV로부터 결정될 수 있다.
동작 흐름/알고리즘 구조(1200)는, 1208에서, 물리적 채널 상에서 그리고 슬롯 오프셋에 기초하여, 데이터 통신이 다운링크 데이터 수신인 경우 다운링크 데이터를 수신하거나, 또는 물리적 채널 상에서 그리고 슬롯 오프셋에 기초하여, 데이터 통신이 업링크 데이터 송신인 경우 업링크 데이터를 송신하는 것 중 하나를 수행하는 것을 포함할 수 있다. DCI가 포맷 1_0, 포맷 1_1, 또는 포맷 1_2를 가질 때, 데이터 수신이 수행된다. DCI가 포맷 0_0 또는 포맷 0_1을 가질 때, 데이터 송신이 수행된다. 일부 실시 형태들에서, UE는, 적용 가능한 바와 같이, 데이터 수신을 위한 스케줄링된 다운링크 슬롯 및 데이터 송신을 위한 스케줄링된 업링크 슬롯을 결정하고, 여기서 스케줄링된 슬롯은 DCI 슬롯으로부터 슬롯 오프셋(스케줄링된 다운링크 슬롯의 경우에 K0, 또는 스케줄링된 업링크 슬롯의 경우에 K2)만큼 지연된다. 적용 가능한 바와 같이, UE는 스케줄링된 다운링크 슬롯으로부터 데이터를 수신하여 프로세싱하거나, 또는 스케줄링된 업링크 슬롯에서 데이터를 프로세싱하여 송신한다.
도 13 내지 도 15는 HARQ 프로세싱에 대한 120 ㎑보다 더 큰 부반송파 간격의 영향을 완화시키기 위한 다른 접근법을 예시한다. HARQ 피드백 송신은 도 5 내지 도 10에 기술된 실시 형태들에 따라 스케줄링될 수 있지만, 반드시 스케줄링될 필요는 없다. HARQ 피드백이 생성될 데이터는 도 11 및 도 12에 기술된 실시 형태들에 따라 스케줄링될 수 있지만, 반드시 스케줄링될 필요는 없다.
도 13은 일부 실시 형태들에 따른 HARQ 프로세싱의 일례를 예시한다. DCI(1310)는 UE에 의해 수신되고, UE에 의한 데이터 수신(PDSCH(1320)로서 예시됨) 및 HARQ 피드백 송신(PUCCH 상에 HARQ(1330)로서 예시됨)을 스케줄링한다. 다운링크 데이터 슬롯은 DCI 슬롯에 대해 슬롯 오프셋(K0)만큼 지연된다. 업링크 HARQ 슬롯은 다운링크 데이터 슬롯에 대해 슬롯 오프셋(K1)만큼 지연된다. 이들 2개의 슬롯 오프셋들(K0 및 K1)은 기지국 시그널링된 슬롯 오프셋들일 수 있거나, 또는 도 5 내지 도 12에 기술된 실시 형태들에 따라 설정될 수 있다.
HARQ 슬롯(1330) 내에서, UE는 HARQ 코드북(1332)의 세트의 송신을 위해 사용할 특정 심볼들(대각선 패턴으로 도 13에 예시됨)을 결정한다. 이러한 결정은 슬롯 오프셋(K1) 및 SLIV를 사용하며, 여기서 슬롯 오프셋(K1)은 사용할 업링크 슬롯을 나타내고, SLIV는 PUCCH 자원 표에서 정의된 바와 같이 HARQ 송신을 위한 업링크 슬롯 내의 시작(예컨대, 제1 심볼) 및 길이(예컨대, 심볼들의 수)를 나타낸다. PUCCH 자원 표는 미리정의되거나(예컨대, 하기의 표 12는 38.213 V16.2.0으로부터 복사된 예임) 또는 RRC 메시지를 사용하여 정의될 수 있다.
[표 12]
Figure pct00015
120 ㎑보다 더 큰 부반송파 간격이 사용될 때, HARQ 프로세싱은 개별 슬롯 단위보다는 슬롯들의 그룹 단위에서 수행될 수 있다. 특히, 슬롯들의 세트는 단일 HARQ 그룹으로서 기능하도록 집성될 수 있고, 이러한 세트는 본 명세서에서 HARQ 슬롯 그룹으로 지칭된다. 다시 말해서, HARQ 슬롯 그룹은, HARQ 코드북들의 세트가 송신될 수 있는 2개 이상의 슬롯들의 세트를 나타낸다.
단순한 예시에서, HARQ 슬롯 그룹은 2개의 슬롯들 길이이고, 단일 HARQ 코드북은 송신되도록 스케줄링된다. 상기 HARQ 프로세싱(예컨대, 슬롯 오프셋(K1), SLIV, 및 PUCCH 자원 표를 사용함)은 그룹 레벨에서 또는 HARQ 슬롯 그룹 내의 슬롯 레벨에서 적용되어, HARQ 코드북 송신에 사용할 특정 심볼들을 결정할 수 있다. 이러한 유형의 프로세싱은 다음 도면들에서 추가로 설명된다.
도 14는 일부 실시 형태들에 따른 HARQ 슬롯 그룹 기반 프로세싱의 일례를 예시한다. 도 14의 상부 부분은 3GPP 기술 사양의 릴리즈 15에 따른 HARQ 프로세싱을 예시한다. 도 14의 중간 부분은 3GPP 기술 사양의 릴리즈 16에 따른 HARQ 프로세싱에 대한 옵션을 예시한다. 도 14의 하부 부분은 HARQ 슬롯 그룹 기반 프로세싱을 예시한다.
3GPP 기술 사양의 릴리즈 15에 따라, HARQ 슬롯(1410)은 14개의 심볼들(1412)을 포함하는 슬롯으로서 정의될 수 있다. 상기 표 11에 따르면, 심볼들 중 일부는 HARQ 코드북을 인코딩하는 데 사용된다. UE는 HARQ 슬롯(1410)에서 하나 초과의 HARQ 코드북을 송신할 것으로 예상되지 않는다.
3GPP 기술 사양의 릴리즈 16은, UE가 슬롯 내의 하나 초과의 HARQ 코드북을 송신할 수 있게 한다. 특히, 릴리즈 16은, 슬롯 내의 2개의 서브 슬롯들(서브 슬롯(1420A) 및 서브 슬롯(1420B)으로 예시됨, 이들 각각은 7개의 심볼들 길이이고, 이들의 조합은 HARQ 슬롯(1410)과 동일한 길이의 14개의 심볼들을 가짐)의 정의를 허용한다. 2개의 서브 슬롯들이 주어지면, 최대 하나의 서브 슬롯 기반 HARQ 코드북을 갖는 2개의 HARQ 코드북들이 허용된다. 다시 말해서, 2개의 슬롯 기반 HARQ 코드북들(서브 슬롯들(1420A, 1420B)에 의해 형성된 슬롯 내의 2개의 HARQ 코드북들)은 UE에서 상이한 우선순위들을 갖는 HARQ 코드북들을 지원하기 위해 동시에 구성될 수 있다. 또는, 하나의 서브 슬롯 기반 HARQ 코드북을 갖는 하나의 슬롯 기반 HARQ 코드북(예컨대, 2개의 HARQ 코드북들, 하나는 서브 슬롯들(1420A, 1420B)에 의해 형성된 슬롯 내에 있고, 하나는 2개의 서브 슬롯들 중 하나(142AA 또는 1420B) 내에 있음)은 UE에서 상이한 우선순위들을 갖는 HARQ 코드북들을 지원하기 위해 동시에 구성될 수 있다.
비교하면, HARQ 슬롯 그룹 기반 프로세싱은 HARQ 슬롯 그룹(1430)에 의존한다. HARQ 슬롯 그룹(1430)은 다수의 슬롯들을 포함한다(도 14는 2개의 최소 크기를 예시하는데, 이는, HARQ 슬롯 그룹(1430)이 슬롯(1432A) 및 슬롯(1432B)에 의해 형성되는 것임을 보여줌). HARQ 슬롯 그룹(1430)에 포함되는 슬롯들의 수는 부반송파 간격에 의존할 수 있다. 대체적으로, 부반송파 간격이 클수록, HARQ 프로세싱 시간에 대한 부반송파 간격 증가의 영향을 완화시키는 것을 돕기 위해 슬롯들의 수가 더 커진다. 예를 들어, 2개, 4개, 8개, 및 16개의 슬롯들은 각각 부반송파 간격 240 ㎑, 480 ㎑, 960 ㎑, 및 1920 ㎑에 대한 HARQ 슬롯 그룹(1430)을 형성할 수 있다. 추가적으로 또는 대안적으로, 일정 범위의 슬롯들(예컨대, 최소 및 최대 수의 슬롯들)이 사용될 수 있으며, 여기서 이러한 범위는 부반송파 간격에 의존한다.
HARQ 슬롯 그룹(1430)은 그 안에 포함된 슬롯들의 수 및 부반송파 간격(예컨대, 심볼들의 시간 길이)에 의존하는 시간 길이를 갖는다. HARQ 슬롯(1410)(120 ㎑ 이하의 부반송파 간격에 사용됨)에 비해, 시간 길이는 동일하거나, 더 작거나, 또는 더 길 수 있다. 예를 들어, 도 11은 릴리즈 15 및 릴리즈 16에 대한 120 ㎑의 부반송파 간격 및 HARQ 슬롯 그룹 접근법에 대한 240 ㎑의 부반송파 간격을 예시한다. 슬롯들(1432A, 1432B) 내의 심볼들(1434)은 심볼들(1412)의 시간 길이들의 절반을 갖는다. 그러나, HARQ 슬롯(1410) 및 HARQ 슬롯 그룹(1430)의 시간 길이는 동일한데, 이는 HARQ 슬롯 그룹(1430)이 HARQ 슬롯(1410)보다 2배의 심볼들(1434)의 수를 포함하기 때문이다. 시간 길이들이 동일하기 때문에, HARQ 프로세싱 시간에 대한 부반송파 간격 증가의 영향이 완화될 수 있다.
HARQ 슬롯 그룹(1430)은 HARQ 코드북들의 세트를 지원할 수 있다. 하나의 HARQ 코드북은 HARQ 슬롯 그룹(1430) 내에서 인코딩될 수 있다. 그러나, 세트의 크기는 UE에서 상이한 우선순위들을 지원하기 위해 1 초과일 수 있다. 최대 하나의 HARQ 코드북은 HARQ 슬롯 그룹의 슬롯 내에서 인코딩될 수 있다. 또는, 최대 2개의 HARQ 코드북들은, 릴리즈 16과 유사하게, HARQ 슬롯 그룹의 슬롯의 서브 슬롯들이 주어지면 인코딩될 수 있다. 추가로, HARQ 슬롯 서브 그룹들은 HARQ 슬롯 그룹(1430) 내에 정의될 수 있다. 각각의 서브 그룹은 하나 이상의 슬롯들, 슬롯 내의 하나 이상의 서브 슬롯들, 또는 복수의 슬롯들 내의 하나 이상의 서브 슬롯들을 포함할 수 있다. 이러한 경우에, HARQ 슬롯 서브 그룹 내의 HARQ 코드북이 사용될 수 있다.
HARQ 슬롯 그룹 기반 접근법으로, HARQ 피드백 송신의 스케줄링(예컨대, 슬롯 오프셋(K1) 및/또는 OFDM 심볼들의 수(N1))은 슬롯 레벨보다는 HARQ 슬롯 그룹 레벨에 있을 수 있다(예컨대, 후보 슬롯들을 인덱싱하기보다는, 슬롯 오프셋(K1)은 후보 슬롯 그룹들을 인덱싱할 수 있고; 유사하게, 인코딩을 위해 각각의 슬롯에서 후보 심볼들을 인덱싱하기보다는, OFDM 심볼들(N1)은 HARQ 슬롯 그룹의 상이한 슬롯들에 걸쳐 동일한 심볼 포지션을 인덱싱함). 추가로, UE는 특정 크기를 갖는 HARQ 슬롯 그룹을 사용하도록 구성될 수 있다. 또한, HARQ 코드북들의 세트의 인코딩에서 사용하기 위한 HARQ 슬롯 그룹의 특정 슬롯(들) 및 그의 (슬롯들 내의) 심볼들을 식별하기 위해 PUCCH 자원 구성(예컨대, PUCCH 자원 표)에 대한 업데이트들이 필요할 수 있다. 코드북 생성에 대한 업데이트들이 또한 필요할 수 있다. HARQ 프로세싱의 이들 및 다른 태양들은 본 명세서에서 다음에 설명된다.
UE는 RRC 메시지들을 통해 구성될 수 있다. 예를 들어, UE는 120 ㎑ 초과의 부반송파 간격을 지원하는 그의 능력을 기지국으로 시그널링할 수 있다. 차례로, 기지국은, 예를 들어, HARQ 슬롯 그룹에서의 슬롯들의 수를 나타내는 HARQ 슬롯 그룹 구성으로 UE를 구성할 수 있다. 슬롯 그룹 구성은 또한, HARQ 슬롯 그룹이 지원하는 HARQ 코드북들의 수(예컨대, HARQ 슬롯 그룹 내에서 인코딩될 하나의 HARQ 코드북, HARQ 슬롯 그룹의 슬롯 내에서 인코딩될 최대 하나의 HARQ 코드북, HARQ 슬롯 그룹의 슬롯의 서브 슬롯들이 주어지면 인코딩될 최대 2개의 HARQ 코드북들, 또는 HARQ 슬롯 그룹의 HARQ 슬롯 서브 그룹 내에서 인코딩될 HARQ 코드북)를 나타낼 수 있다. HARQ 슬롯 구성은, PUCCH 구성에서의 "dl-DatatoUL-ACK"와 유사한 "dl-DatatoUL-ACK-SLOT-Group"에서 통신될 수 있다. 그러나, UE를 구성하기 위한 다른 옵션들이 가능하다. 예를 들어, HARQ 슬롯 그룹 구성은 DCI에 표시됨으로써 시간 경과에 따라 동적으로 변경될 수 있다. 추가적으로 또는 대안적으로, HARQ 슬롯 그룹 구성은 (예컨대, 3GPP 기술 사양에서 정의된) UE의 미리정의된 구성으로 설정될 수 있다.
다음으로, 기지국은 DCI(예컨대, DCI 포맷 1_0, 포맷 1_1, 또는 포맷 1_2)를 UE로 전송한다. DCI는 (슬롯 오프셋(K1)에 따라) HARQ 피드백 송신을 스케줄링하고, HARQ 코드북들의 적용가능한 세트를 인코딩하기 위한 HARQ 슬롯 그룹 내의 특정 심볼들을 나타낸다. 일례에서, DCI는 기존 구조에 대해 변경되지 않는다. 대신에, PUCCH 자원 표(예컨대, 상기 표 11 참조)가 추가적인 인덱싱된 행들을 포함하도록 변경되거나(예컨대, 확장됨) 또는 새로운 PUCCH 자원 표가 정의된다. 두 경우들 모두에서, PUCCH 자원 표는 HARQ 슬롯 그룹에서 추가 수의 심볼들을 수용하기 위한 "제1 심볼" 및 "심볼들의 수" 엔트리들을 포함한다. 다른 예에서, DCI의 구조가 변경되는 반면에, PUCCH 자원 표는 동일하게 유지될 수 있다(예컨대, 표 11은 수정 없이 사용가능함). 이러한 경우에, DCI는 하나 이상의 비트들의 필드를 포함할 수 있으며, 여기서 비트 값들은 HARQ 슬롯 그룹 내의 슬롯, 서브 슬롯, 및/또는 서브 그룹을 나타낸다. PUCCH 자원 표는 제1 심볼, 및 표시된 슬롯, 서브 슬롯, 및/또는 서브 그룹에 적용가능한 심볼들의 수를 결정하기 위해 검색된다.
UE는 DCI를 수신하고, 생성할 HARQ 코드북들의 수, 사용할 HARQ 슬롯 그룹, 및 HARQ 코드북(들)을 인코딩할 HARQ 슬롯 그룹 내의 심볼들을 결정한다. 그 후에, UE는 다운링크 데이터를 프로세싱하여, HARQ 코드북(들)을 생성하고 심볼들을 사용하여 HARQ 피드백으로서 전송한다.
HARQ 코드북을 생성하기 위한 상이한 옵션들이 가능하다. 제1 예에서, (예컨대, HARQ 코드북이 생성될 대응하는 데이터 수신으로부터의) 각각의 전송 블록 또는 각각의 코드 블록 그룹에는 별개의 ACK/NAK가 배정된다. 다수의 전송 블록들 또는 코드 블록 그룹들이 존재할 때, 다수의 ACK들/NAK들이 생성된다. 이들 ACK들/NAK들은 단일 HARQ 코드북으로 다중화된다. 별개의 HARQ 코드북은, 적용가능한 바와 같이, 각각의 HARQ 슬롯 그룹, HARQ 서브 그룹, HARQ 슬롯, 또는 HARQ 서브 슬롯에 대해 생성된다. 그 결과, 단일 HARQ 코드북이 다수의 전송 블록들 또는 코드 블록 그룹들에 대해 생성되고, 그에 의해 전송 블록 또는 코드 블록 그룹마다 HARQ 코드북을 사용하는 것에 비해 HARQ 코드북들의 총 수를 감소시킨다. 그러나, HARQ 코드북 크기는, 다수의 ACK들/NAK들이 다중화되기 때문에 상대적으로 더 클 수 있다.
제2 예에서, 단일 ACK/NAK가 다수의 전송 블록들 또는 코드 블록 그룹들에 대해 배정되어, 단일 HARQ 코드북을 생성한다. 여기서, 다수의 ACK들/NAK들이 생성되고 함께 번들링(bundling)되어, 단일 ACK/NAK를 생성한다. 번들링은 AND 연산들의 사용을 수반할 수 있으며, 여기서 ACK가 "1"로 표현되고 NAK는 "0"으로 표현된다. 예를 들어, 4개의 ACK들 및 하나의 NAK가 생성된 경우, 번들링은 NAK가 HARQ 코드북에서 인코딩되는 결과를 가져온다. 5개 모두가 ACK들인 경우에만, 번들링은 ACK가 HARQ 코드북에서 인코딩되게 한다. 이러한 번들링은 HARQ 슬롯 그룹의 슬롯 내의 다수의 서브 슬롯들, HARQ 그룹의 다수의 슬롯들, 또는 HARQ 슬롯 그룹의 다수의 HARQ 서브 그룹들에 걸쳐 그리고/또는 다수의 HARQ 그룹들에 걸쳐 수행될 수 있다. 다수의 코드북들 대신에 단일 HARQ 코드북이 사용되기 때문에, HARQ 송신 오버헤드가 감소된다. 그러나, HARQ 코드북은 전송 블록 레벨 또는 코드 블록 그룹 레벨로 과립화되지 않을 수 있고, NAK 시에 더 큰 송신 오버헤드를 필요로 할 수 있다.
본 명세서에서 상기에 설명된 바와 같이, 부반송파 간격에 대한 증가는 OFDM 심볼들(N1)에 대한 증가를 초래한다. 차례로, OFDM 심볼들(N1)에 대한 증가는, PDSCH가 프로세싱되기 전에 다수의 심볼들이 송신되는 결과를 가져올 수 있다. 예를 들어, 960 ㎑ 부반송파 간격으로, 최대 160개의 심볼들 또는 11개의 슬롯들이 프로세싱 전에 송신될 수 있다. 추가적인 실시 형태들이 HARQ 프로세싱에 대한 부반송파 간격 증가의 영향을 완화시키는 것을 돕기 위해 사용될 수 있으며, 여기서 이들 실시 형태들은 근본적인 HARQ 프로세스들에 관한 것이다. 이들 실시 형태들은 상기 HARQ 스케줄링 및 HARQ 슬롯 그룹 실시 형태들과 함께 또는 그들과 독립적으로 사용될 수 있다.
일부 실시 형태들에서, HARQ 프로세스들의 최대 수는 증가된다. 예를 들어, 3GPP 기술 사양의 릴리즈 15 및 릴리즈 16에서, 최대 수는 16으로 설정된다. 수신된 심볼들의 수에 대한 증가로 인해, 최대 수는 120 ㎑보다 더 큰 부반송파 간격에 기초하여 16개 초과로 증가될 수 있다. 추가적인 HARQ 프로세스들은 동기식이거나 또는 비동기식일 수 있다. 각각의 HARQ 프로세스를 추적하기 위해, UE 및 기지국은 각각의 HARQ 송신/HARQ 수신에 대한 HARQ 프로세스 수를 알 필요가 있다. 그렇게 하기 위해, DCI는 "HARQ 프로세서 수" 필드를 포함한다. 이러한 필드는 4 비트 길이이고, (예컨대, 16개 초과이도록) 최대 수의 HARQ 프로세스들에 대한 증가를 수용할 수 있다.
일부 실시 형태들에서, HARQ 프로세스들의 최대 수는 증가되지 않는다. 대신에, HARQ 지연에 대한 요구를 방지하기 위한 반복 횟수, 링크 적응을 위한 타깃 블록 오류율(block error rate, BLER), 및/또는 단일 송신(HARQ 없음) 또는 HAR 프로세스들의 서브세트에 대한 ARQ만이 허용될 수 있다.
예를 들어, 다운링크 상에서, 반복 횟수는 번들에서 반복되는 UE에 대한 송신들의 수를 제공하는 DL_REPETITION_NUMBER에서 정의된다. 업링크 상에서, 반복 횟수는 번들 내에서 UE로부터의 송신 반복들의 수를 제공하는 UL_REPETITION_NUMBER에서 정의된다. 두 경우들 모두에서, 반복 횟수는 부반송파 간격에 기초하여 증가될 수 있다. 예를 들어, 반복 횟수는 부반송파 간격의 암시적 승수일 수 있다. 반복 횟수를 증가시킴으로써, 더 적은 수의 HARQ 프로세스들이 필요할 수 있다. 반복 횟수는 DCI를 통해 표시될 수 있다.
BLER은 전송 블록들 또는 코드 블록 그룹들의 수 및 그들에 대해 생성된 NAK들에 의존하는 블록 오류 코드를 지칭한다. BLER은 (예컨대, 10 퍼센트에서 15 퍼센트 또는 임의의 다른 값으로) 변경될 수 있다. 변경이 주어지면, 상이한 변조 코딩 스킴(MCS)이 (예컨대, QAM 변조로부터 QPSK 변조로) 사용될 수 있으며, 여기서 변조는 타깃 BLER을 충족시키도록 적응된다. 각각의 타깃 BLER은 MCS 표 내의 하나 이상의 MCS들과 연관될 수 있다. 타깃 BLER 및 연관된 MCS(들)는 부반송파 간격에 기초할 수 있다. 예를 들어, 타깃 BLER은, OFDM 심볼들의 수(N1)에 대한 증가가 주어지면 더 높은 BLER 및 더 낮은 재송신들을 허용하기 위해 부반송파 간격에 대한 증가로 증가될 수 있다. BLER 및/또는 MCS 표는 UE의 RRC 구성에서 정의될 수 있다.
또한, 다운링크 상의 UE로의 데이터의 송신은 UE로부터 HARQ를 다시 송신하지 않고서 허용될 수 있다. 이러한 접근법은 HARQ 프로세스들에 대한 예외를 나타내며, 여기서 HARQ 피드백은 그 안의 다운링크 슬롯들 또는 심볼들 중 일부에 대해 생성되지 않을 수 있다. 추가적으로 또는 대안적으로, (HARQ보다는) ARQ만이 HARQ 프로세스들의 서브세트에 사용될 수 있다. RRC 구성, 매체 액세스 제어(MAC) 제어 요소(CE), 또는 DCI에서, 어떠한 HARQ 송신도 정의되지 않거나 또는 ARQ 송신만이 정의될 수 있다.
다른 실시 형태들이 HARQ 프로세싱에 대한 부반송파 간격 증가의 영향을 완화시키는 것을 돕기 위해 추가적으로 또는 대안적으로 사용될 수 있으며, 여기서 이들 실시 형태들은 HARQ 코드북 설계에 관한 것이다. 일부 실시 형태들에서, 유형 1(반-정적) 코드북이 사용된다. 이러한 유형의 HARQ 코드북에 의해 커버되는 시간 윈도우는, HARQ 코드북이 커버하는 슬롯들의 최대 수를 증가시킴으로써 증가될 수 있다. 이러한 접근법은 오버헤드를 증가시킬 수 있다. 오버헤드는, 본 명세서에서 상기에 기술된 바와 같이 HARQ 슬롯 그룹 또는 HARQ 슬롯 서브 그룹을 사용함으로써 감소될 수 있다. 오버헤드를 감소시키기 위한 또 다른 접근법은, 유효한 심볼들을 갖는 슬롯들에 대해서만 HAQ 피드백을 생성하고 전송하는 것이다. 심볼의 유효성은 상이한 방식들로 정의될 수 있다. 예를 들어, 유효한 기지국-UE 빔 쌍이 존재할 때, 생성되는 심볼들은 유효하다. 다른 예시에서, HARQ 피드백은 업링크 상에서 전송된다. 따라서, 다운링크 전용 슬롯들은 HARQ 피드백을 송신하는 데 사용될 수 없는 반면에, 업링크 전용 슬롯들 및 유연한 슬롯들이 사용될 수 있다. 이러한 경우에, 다운링크 전용 슬롯들은 HARQ 프로세싱으로부터, 예컨대 HARQ 피드백의 송신에 대한 후보 슬롯들인 것으로부터 제거된다. 일부 실시 형태들에서, 유형 2(동적) 코드북이 사용된다. 이러한 유형의 HARQ 코드북에 의해 커버되는 시간 윈도우는 최대 동적 배정(예컨대, cDIA 및 tDAI 중 하나 또는 둘 모두)을 증가시킴으로써 증가될 수 있다. 이러한 최대치는 2로부터 증가될 수 있고, 증가는 부반송파 간격에 의존할 수 있다(예컨대, 부반송파 간격이 클수록, 증가가 커짐).
도 15는 일부 실시 형태들에 따른, HARQ 슬롯 그룹 기반 프로세싱에 대한 동작 흐름/알고리즘 구조(1500)의 일례를 예시한다. UE는, 52.6 ㎓보다 더 큰 주파수를 갖는 물리적 채널 상에서 HARQ 피드백을 생성 및 송신하기 위한 동작 흐름/알고리즘 구조(1500)를 구현할 수 있으며, 여기서 HARQ 송신 및/또는 HARQ 피드백이 생성되는 데이터의 수신은 120 ㎑보다 더 큰 부반송파 간격을 사용한다. 동작 흐름/알고리즘 구조(1500)는, 예를 들어, UE(104, 1700)와 같은 UE 또는 그의 컴포넌트들, 예를 들어, 프로세서들(1704)에 의해 수행되거나 또는 구현될 수 있다.
동작 흐름/알고리즘 구조(1500)는, 1502에서, 기지국으로부터, 다운링크 제어 정보(DCI)를 수신하는 것을 포함할 수 있다. 일부 실시 형태들에서, DCI는 포맷 1_0, 포맷 1_1, 또는 포맷 1_2를 갖는다. DCI는, 기지국 시그널링된 슬롯 오프셋을 나타내는 슬롯 오프셋 표시자를 포함한다. 슬롯 오프셋 표시자는, 예를 들어, "시간 도메인 자원 배정"일 수 있다. 일부 실시 형태들에서, DCI는 또한 HARQ 슬롯 그룹 내에서 슬롯, 서브 슬롯, 또는 서브 그룹을 식별하는 데 사용가능한 슬롯 표시자를 포함한다.
동작 흐름/알고리즘 구조(1500)는, 1504에서, DCI에 기초하여, 하이브리드 자동 반복 요청(HARQ) 슬롯 그룹의 슬롯 내의 물리적 업링크 채널 자원을 결정하는 것을 포함할 수 있고, HARQ 슬롯 그룹은 물리적 업링크 채널 상에서 하나 이상의 HARQ 코드북들을 송신하는 데 이용가능한 복수의 슬롯들을 포함하고, 물리적 업링크 채널은 52.6 ㎓보다 더 큰 주파수를 갖고, 물리적 업링크 채널 상의 송신은150 ㎑보다 더 큰 부반송파 간격을 사용한다. 일부 실시 형태들에서, 물리적 채널 자원은 HARQ 슬롯 그룹 내의 심볼들의 세트를 포함하며, 여기서 이들 심볼들은 HARQ 코드북들의 세트를 인코딩하는 데 사용된다. "시간 도메인 자원 배정"은 PUCCH 자원 표로부터 그리고 SLIV에 기초하여, HARQ 슬롯 그룹으로부터의 심볼들의 수 및 제1 심볼, HARQ 슬롯 그룹의 서브 그룹, HARQ 슬롯 그룹 내의 슬롯, 또는 HARQ 슬롯 그룹의 슬롯 내의 또는 그의 다수의 슬롯들에 걸친 서브 블록들을 결정하는 데 사용될 수 있다. 일부 실시 형태들에서, DCI 내의 슬롯 표시자는 HARQ 슬롯 그룹 내의 특정 슬롯, 서브 슬롯, 또는 서브 그룹을 식별하는 데 사용되고, PUCCH 자원 표는 단지 제1 심볼 및 심볼들의 수를 식별하는 데 사용될 수 있다. 수신되는 그리고 HARQ 피드백이 스케줄링되는 데이터(예컨대, 전송 블록(들) 또는 코드 블록 그룹(들))가 프로세싱된다. UE는, 데이터에 대응하는 ACK들/NAK들을 인코딩하기 위한 다중화 접근법 또는 번들링 접근법과 함께, 유형 1 또는 유형 2 코드북들을 사용할 수 있다.
동작 흐름/알고리즘 구조(1500)는, 1506에서, 물리적 업링크 채널 상에서, 물리적 업링크 채널 자원에서의 하나 이상의 HARQ 코드북들을 송신하는 것을 포함할 수 있다. 일부 실시 형태들에서, HARQ 슬롯 그룹들 내의 결정된 심볼들은 (예컨대, OFDM 다중화를 사용하여) HARQ 코드북들의 세트를 인코딩한다.
일부 실시 형태들에서, 동작 흐름/알고리즘 구조(1500)는 상기 동작들과 관련되어 사용될 수 있는 동작들의 추가 세트들을 포함할 수 있다. 이들 추가 세트들은 서로 독립적으로 또는 서로 관련되어 사용될 수 있다. 관련되어 사용될 때, 추가 세트들은 순차적으로 또는 병렬로 수행될 수 있다. 도 15는, 추가 세트들이 동작 흐름/알고리즘 구조(1500)의 일부임을 예시하지만, 이들 세트들 각각은 독립적인 동작 흐름/알고리즘 구조에서 수행될 수 있다.
추가 세트들의 일례에서, 동작 흐름/알고리즘 구조(1500)는, 1510에서, HARQ 프로세스들의 수에 기초하여 하나 이상의 HARQ 코드북들을 생성하는 것을 포함할 수 있다. 일부 실시 형태들에서, 120 ㎑보다 더 큰 부반송파 간격에 기초하여, HARQ 프로세스들의 수는 추가적인 PDSCH 심볼들의 프로세싱을 허용하기 위해 16개보다 더 많아지도록 증가되어, 하나 이상의 HARQ 코드북들에서 피드백될 수 있는 추가적인 ACK들/NAK들을 생성한다.
추가 세트들의 일례에서, 동작 흐름/알고리즘 구조(1500)는, 1520에서, DCI에 기초하여 반복 횟수를 결정하는 것을 포함할 수 있다. 일부 실시 형태들에서, 반복 횟수는 부반송파 간격에 대한 증가로 증가되어, 피드백될 적은 양의 HARQ 정보를 생성한다. 동작 흐름/알고리즘 구조(1500)는 또한, 1522에서, 반복 횟수에 기초하여 하나 이상의 HARQ 코드북들을 생성하는 것을 포함할 수 있다. 일부 실시 형태들에서, 반복에 대한 증가는 하나 이상의 HARQ 코드북들에서 코딩되는 HARQ 정보의 양에 대한 감소를 초래한다.
추가 세트들의 일례에서, 동작 흐름/알고리즘 구조(1500)는, 1530에서, UE의 무선 자원 제어(RRC) 구성에 기초하여 링크 적응을 위한 블록 오류율(BLER)을 결정하는 것을 포함할 수 있고, BLER은 120 ㎑보다 더 큰 부반송파 간격에 기초하여 정의되는 변조 코딩 스킴(MCS) 표와 연관된다. 일부 실시 형태들에서, 부반송파 간격이 클수록, 재송신 및 전체 HARQ 프로세싱의 필요한 수를 감소시키기 위해 타깃 BLER이 더 커질 수 있다. 동작 흐름/알고리즘 구조(1500)는 또한, 1532에서, BLER에 기초하여 전송 블록들의 세트 또는 코드 블록 그룹들의 세트를 디코딩하는 것을 포함할 수 있다. 일부 실시 형태들에서, 오류 정정 코드(error correction code, ECC) 알고리즘은, 전송 블록들 또는 코드 블록 그룹들의 세트를 디코딩하고 실제 BLER을 도출하기 위해 적용된다. 또한, 동작 흐름/알고리즘 구조(1500)는, 1534에서, 디코딩에 기초하여 하나 이상의 HARQ 코드북들을 생성하는 것을 포함할 수 있다. 일부 실시 형태들에서, 실제 BLER이 타깃 BLER보다 더 양호한(예컨대, 더 작은) 경우, 피드백될 필요가 있는 HARQ 정보의 양은 감소되어, 하나 이상의 HARQ 코드북들에서 코딩되는 HARQ 정보의 양에 대한 감소를 초래한다.
도 13 내지 도 15에서 HARQ 프로세싱, 슬롯 오프셋(K1), 및 OFDM 심볼들의 수(N1)와 관련하여 실시 형태들이 설명되지만, 이들 실시 형태들은 그와 같이 제한되지 않는다. 대신에, 실시 형태들은 다운링크 데이터 프로세싱 및 슬롯 오프셋(K0)에 유사하게 적용된다. 실시 형태들은 또한, 업링크 데이터 프로세싱, 슬롯 오프셋(K2), 및 OFDM 심볼들의 수(N2)에 유사하게 적용된다. 예를 들어, 슈퍼 슬롯(super slot)이 다운링크 데이터 또는 업링크 데이터에 대해 정의될 수 있다. 슈퍼 슬롯은 다수의 슬롯들을 포함하는 데이터 슬롯 그룹이다. 슈퍼 슬롯에서 각각의 슬롯을 인덱싱하기보다는, 슬롯 오프셋(K0 또는 K2)이 슈퍼 슬롯을 인덱싱할 수 있다. 다시 말해서, 도 13 내지 도 15의 실시 형태들에서, HARQ 슬롯 그룹은 슈퍼 슬롯으로 대체될 수 있고, HARQ 프로세싱은 적용가능한 다운링크 또는 업링크 데이터 프로세싱으로 대체될 수 있다. 또한, 도 13 내지 도 15와 관련하여 기술된 일부 실시 형태들이 DCI 포맷 1_0, 포맷 1_1, 또는 포맷 1_2를 수반하지만, 이들 포맷들은 예시적인 목적들로 제공되고, 실시 형태들은 DC 포맷 1_x 등을 포함하는 다른 DCI 포맷들에 유사하게 적용될 수 있다.
도 16은 일부 실시 형태들에 따른 UE(104)의 수신 컴포넌트들(1600)을 예시한다. 수신 컴포넌트들(1600)은 다수의 안테나 요소들을 포함하는 안테나 패널(1604)을 포함할 수 있다. 패널(1604)은 4개의 안테나 요소들로 도시되어 있지만, 다른 실시 형태들은 다른 수들을 포함할 수 있다.
안테나 패널(1604)은 다수의 위상 시프터들(1608(1) 내지 1608(4))을 포함하는 아날로그 빔포밍(BF) 컴포넌트들에 커플링될 수 있다. 위상 시프터들(1608(1) 내지 1608(4))은 무선 주파수(RF) 체인(1612)과 커플링될 수 있다. RF 체인(1612)은 수신 아날로그 RF 신호를 증폭시키고, RF 신호를 기저대역으로 하향변환하며, 추가 프로세싱을 위해 기저대역 프로세서에 제공될 수 있는 디지털 기저대역 신호로 아날로그 기저대역 신호를 변환할 수 있다.
다양한 실시 형태들에서, 기저대역 프로세서에 상주할 수 있는 제어 회로부는, 위상 시프트 값들을 표현할 수 있는 BF 가중치들(예를 들어, W1 내지 W4)을, 안테나 패널(1604)에서 수신 빔을 제공하기 위한 위상 시프터들(1608(1) 내지 1608(4))에 제공할 수 있다. 이러한 BF 가중치들은 채널 기반 빔포밍에 기초하여 결정될 수 있다.
도 17은 일부 실시 형태들에 따른 UE(1700)를 예시한다. UE(1700)는 도 1의 UE(174)와 유사하고 실질적으로 그와 상호교환가능할 수 있다.
UE(174)와 관련하여 전술된 것과 유사하게, UE(1700)는, 예를 들어 모바일 폰들, 컴퓨터들, 태블릿들, 산업용 무선 센서들(예를 들어, 마이크로폰들, 이산화탄소 센서들, 압력 센서들, 습도 센서들, 온도계들, 모션 센서들, 가속도계들, 레이저 스캐너들, 유체 레벨 센서들, 인벤토리 센서들, 전기 전압/전류 미터들, 액추에이터들 등), 비디오 감시/모니터링 디바이스들(예를 들어, 카메라들, 비디오 카메라들 등), 웨어러블 디바이스들; 완화된-IoT 디바이스들과 같은 임의의 모바일 또는 비-모바일 컴퓨팅 디바이스일 수 있다. 일부 실시 형태들에서, UE는 감소된 용량 UE 또는 NR-라이트(Light) UE일 수 있다.
UE(1700)는 프로세서들(1704), RF 인터페이스 회로부(1708), 메모리/저장소(1712), 사용자 인터페이스(1716), 센서들(1720), 드라이버 회로부(1722), 전력 관리 집적 회로(PMIC)(1724), 및 배터리(1728)를 포함할 수 있다. UE(1700)의 컴포넌트들은 집적 회로(IC)들, 그들의 일부들, 이산 전자 디바이스들, 또는 다른 모듈들, 논리, 하드웨어, 소프트웨어, 펌웨어, 또는 이들의 조합으로서 구현될 수 있다. 도 17의 블록도는 UE(1700)의 컴포넌트들 중 일부의 고레벨 뷰를 도시하도록 의도된다. 그러나, 도시된 컴포넌트들 중 일부는 생략될 수 있고, 부가적인 컴포넌트들이 존재할 수 있고, 도시된 컴포넌트들의 상이한 배열이 다른 구현예들에서 발생할 수 있다.
UE(1700)의 컴포넌트들은, (공통 또는 상이한 칩들 또는 칩셋들 상의) 다양한 회로 컴포넌트들이 서로 상호작용할 수 있게 하는 임의의 유형의 인터페이스, 입력/출력, 버스(로컬, 시스템 또는 확장), 송신 라인, 트레이스, 광 접속 등을 표현할 수 있는 하나 이상의 상호접속부들(1732)을 통해 다양한 다른 컴포넌트들과 커플링될 수 있다.
프로세서들(1704)은, 예를 들어 기저대역 프로세서 회로부(BB)(1704A), 중앙 프로세서 유닛 회로부(CPU)(1704B), 및 그래픽 프로세서 유닛 회로부(GPU)(1704C)와 같은 프로세서 회로부를 포함할 수 있다. 프로세서들(1704)은 메모리/저장소(1712)로부터의 프로그램 코드, 소프트웨어 모듈들, 또는 기능 프로세스들과 같은 컴퓨터 실행가능 명령어들을 실행하거나 또는 달리 동작시켜 UE(1700)로 하여금 본 명세서에 기술된 바와 같은 동작들을 수행하게 하는 임의의 유형의 회로부 또는 프로세서 회로부를 포함할 수 있다.
일부 실시 형태들에서, 기저대역 프로세서 회로부(1704A)는 3GPP 호환가능 네트워크를 통해 통신하기 위해 메모리/저장소(1712) 내의 통신 프로토콜 스택(1736)에 액세스할 수 있다. 대체적으로, 기저대역 프로세서 회로부(1704A)는 통신 프로토콜 스택에 액세스하여: PHY 계층, MAC 계층, RLC 계층, PDCP 계층, SDAP 계층, 및 PDU 계층에서 사용자 평면 기능들을 수행하고; PHY 계층, MAC 계층, RLC 계층, PDCP 계층, RRC 계층 및 비-액세스 층 "NAS" 계층에서 제어 평면 기능들을 수행할 수 있다. 일부 실시 형태들에서, PHY 계층 동작들은 추가적으로/대안적으로, RF 인터페이스 회로부(1708)의 컴포넌트들에 의해 수행될 수 있다.
기저대역 프로세서 회로부(1704A)는 3GPP 호환가능 네트워크들에서 정보를 반송하는 기저대역 신호들 또는 파형들을 생성하거나 또는 프로세싱할 수 있다. 일부 실시 형태들에서, NR에 대한 파형들은 업링크 또는 다운링크에서의 사이클릭 프리픽스 OFDM(CP-OFDM) 및 업링크에서의 이산 푸리에 변환 확산 OFDM(DFT-S-OFDM)에 기초할 수 있다.
기저대역 프로세서 회로부(1704A)는 또한 메모리/저장소(1712)로부터의 그룹 정보(1724)에 액세스하여, PDCCH의 다수의 반복들이 송신될 수 있는 검색 공간 그룹들을 결정할 수 있다.
메모리/저장소(1712)는 UE(1700) 전체에 걸쳐 분산될 수 있는 임의의 유형의 휘발성 또는 비휘발성 메모리를 포함할 수 있다. 일부 실시 형태들에서, 메모리/저장소(1712)의 일부는 프로세서들(1704) 자체(예를 들어, L1 및 L2 캐시) 상에 위치될 수 있는 반면, 다른 메모리/저장소(1712)는 프로세서들(1704) 외부에 있지만 메모리 인터페이스를 통해 그것에 액세스가능하다. 메모리/저장소(1712)는, 동적 랜덤 액세스 메모리(dynamic random access memory, DRAM), 정적 랜덤 액세스 메모리(static random access memory, SRAM), 소거가능 프로그래밍가능 판독 전용 메모리(eraseable programmable read only memory, EPROM), 전기적으로 소거가능한 프로그래밍가능 판독 전용 메모리(electrically eraseable programmable read only memory, EEPROM), 플래시 메모리, 솔리드 스테이트 메모리, 또는 임의의 다른 유형의 메모리 디바이스 기술과 같은, 그러나 이들로 제한되지 않는 임의의 적합한 휘발성 또는 비휘발성 메모리를 포함할 수 있다.
RF 인터페이스 회로부(1708)는, UE(1700)가 무선 액세스 네트워크를 통해 다른 디바이스들과 통신할 수 있게 하는 송수신기 회로부 및 무선 주파수 전방 모듈(radio frequency front module, RFEM)을 포함할 수 있다. RF 인터페이스 회로부(1708)는 송신 경로 또는 수신 경로에 배열된 다양한 요소들을 포함할 수 있다. 이러한 요소들은 예를 들어, 스위치들, 혼합기들, 증폭기들, 필터들, 합성기 회로부, 제어 회로부 등을 포함할 수 있다.
수신 경로에서, RFEM은 안테나(1724)를 통해 에어 인터페이스로부터 방사 신호(radiated signal)를 수신하고, (저잡음 증폭기를 이용하여) 신호를 필터링 및 증폭시키는 것으로 진행할 수 있다. 신호는, RF 신호를 프로세서들(1704)의 기저대역 프로세서에 제공되는 기저대역 신호로 하향변환하는 송수신기의 수신기에 제공될 수 있다.
송신 경로에서, 송수신기의 송신기는 기저대역 프로세서로부터 수신된 기저대역 신호를 상향변환하고 RF 신호를 RFEM에 제공한다. RFEM은, 신호가 안테나(1724)를 통해 에어 인터페이스를 가로질러 방사되기 이전에 전력 증폭기를 통해 RF 신호를 증폭시킬 수 있다.
다양한 실시 형태들에서, RF 인터페이스 회로부(1708)는 NR 액세스 기술들과 호환가능한 방식으로 신호들을 송신/수신하도록 구성될 수 있다.
안테나(1724)는, 각각 전기 신호들을 공기를 통해 이동하는 무선 파들로 변환하고 수신된 무선 파들을 전기 신호들로 변환하는 다수의 안테나 요소들을 포함할 수 있다. 안테나 요소들은 하나 이상의 안테나 패널들에 배열될 수 있다. 안테나(1724)는, 빔포밍 및 다중 입력, 다중 출력 통신들을 가능하게 하기 위해, 전방향성(omnidirectional), 지향성, 또는 이들의 조합인 안테나 패널들을 가질 수 있다. 안테나(1724)는 마이크로스트립 안테나들, 하나 이상의 인쇄 회로 기판들의 표면 상에 제조된 인쇄 안테나들, 패치 안테나들, 위상 어레이 안테나들 등을 포함할 수 있다. 안테나(1724)는 FR1 또는 FR2 내의 대역들을 포함하는 특정 주파수 대역들에 대해 설계된 하나 이상의 패널들을 가질 수 있다.
사용자 인터페이스 회로부(1716)는 UE(1700)와의 사용자 상호작용을 가능하게 하도록 설계된 다양한 입력/출력(I/O) 디바이스들을 포함한다. 사용자 인터페이스(1716)는 입력 디바이스 회로부 및 출력 디바이스 회로부를 포함한다. 입력 디바이스 회로부는, 특히, 하나 이상의 물리적 또는 가상 버튼들(예를 들어, 리셋 버튼), 물리적 키보드, 키패드, 마우스, 터치패드, 터치스크린, 마이크로폰들, 스캐너, 헤드셋 등을 포함하는 입력을 수용하기 위한 임의의 물리적 또는 가상 수단을 포함한다. 출력 디바이스 회로부는 정보, 예컨대 센서 판독들, 액추에이터 포지션(들), 또는 다른 유사한 정보를 나타내거나 이와 달리 정보를 전달하기 위한 임의의 물리적 또는 가상 수단을 포함한다. 출력 디바이스 회로부는, 특히, 하나 이상의 간단한 시각적 출력부들/표시자들(예를 들어, 이진 상태 표시자들, 예컨대 LED(light emitting diode)들)) 및 다문자 시각적 출력부들, 또는 디스플레이 디바이스들 또는 터치스크린들(예를 들어, LCD(liquid crystal display)들, LED 디스플레이들, 양자 점 디스플레이들, 프로젝터들 등)과 같은 더 복잡한 출력부들을 포함하는 임의의 수의 오디오 또는 시각적 디스플레이 또는 이들의 조합들을 포함할 수 있고, 이때 문자들, 그래픽들, 멀티미디어 객체들 등의 출력부는 UE(1700)의 동작으로부터 발생되거나 생성된다.
센서들(1720)은 그의 환경에서 이벤트들 또는 변화들을 검출하고 검출된 이벤트들에 관한 정보(센서 데이터)를 일부 다른 디바이스, 모듈, 서브시스템 등으로 전송하는 것이 목적인 디바이스들, 모듈들, 또는 서브시스템들을 포함할 수 있다. 그러한 센서들의 예들은, 특히, 가속도계들, 자이로스코프들, 또는 자력계들을 포함하는 관성 측정 유닛들; 3-축 가속도계들, 3-축 자이로스코프들, 또는 자력계들을 포함하는 마이크로전자기계 시스템들 또는 나노전자기계 시스템들; 레벨 센서들; 흐름 센서들; 온도 센서들(예를 들어, 서미스터(thermistor)들); 압력 센서들; 기압 센서들; 중력계들; 고도계들; 이미지 캡처 디바이스들(예를 들어, 카메라들 또는 렌즈리스 애퍼처들); 광 검출 및 레인지 센서들 근접 센서들(예를 들어, 적외선 방사선 검출기 등), 깊이 센서들, 주변 광 센서들, 초음파 송수신기들; 마이크로폰들 또는 다른 유사한 오디오 캡처 디바이스들; 등을 포함한다.
드라이버 회로부(1722)는 UE(1700) 내에 임베드되거나, UE(1700)에 부착되거나, 또는 이와 달리 UE(1700)와 통신가능하게 커플링된 특정 디바이스들을 제어하도록 동작하는 소프트웨어 및 하드웨어 요소들을 포함할 수 있다. 드라이버 회로부(1722)는, 다른 컴포넌트들이 UE(1700) 내에 존재하거나 그에 접속될 수 있는 다양한 입력/출력(I/O) 디바이스들과 상호작용하거나 그들을 제어하게 허용하는 개별 드라이버들을 포함할 수 있다. 예를 들어, 드라이버 회로부(1722)는 디스플레이 디바이스에 대한 액세스를 제어 및 허용하기 위한 디스플레이 드라이버, 터치스크린 인터페이스에 대한 액세스를 제어 및 허용하기 위한 터치스크린 드라이버, 센서 회로부(1720)의 센서 판독들을 획득하고 센서 회로부(1720)에 대한 액세스를 제어 및 허용하기 위한 센서 드라이버들, 전자 기계 컴포넌트들의 액추에이터 위치들을 획득하거나 전자 기계 컴포넌트들에 대한 액세스를 제어 및 허용하기 위한 드라이버들, 임베디드 이미지 캡처 디바이스에 대한 액세스를 제어 및 허용하기 위한 카메라 드라이버, 하나 이상의 오디오 디바이스들에 대한 액세스를 제어 및 허용하기 위한 오디오 드라이버들을 포함할 수 있다.
PMIC(1724)는 UE(1700)의 다양한 컴포넌트들에 제공되는 전력을 관리할 수 있다. 특히, 프로세서(1704)에 관련하여, PMIC(1724)는 전원 선택, 전압 스케일링, 배터리 충전, 또는 DC-DC 변환을 제어할 수 있다.
일부 실시 형태들에서, PMIC(1724)는 UE(1700)의 다양한 전력 절약 메커니즘들을 제어할 수 있거나, 또는 그렇지 않으면 이들의 일부일 수 있다. 예를 들어, 플랫폼 UE가, 그 플랫폼 UE가 트래픽을 곧 수신할 것으로 예상함에 따라 그 플랫폼 UE가 RAN 노드에 여전히 접속되어 있는 RRC_Connected 상태에 있다면, 그 플랫폼 UE는 일정 기간의 비활동 이후에 불연속 수신 모드(Discontinuous Reception Mode, DRX)라고 알려진 상태에 진입할 수 있다. 이러한 상태 동안, UE(1700)는 짧은 시간 간격들 동안 전원 차단되고, 그에 따라 전력을 절약할 수 있다. 연장된 시간 기간 동안 데이터 트래픽 활동이 없다면, UE(1700)는, UE가 네트워크로부터 접속해제되고 채널 품질 피드백, 핸드오버 등과 같은 동작들을 수행하지 않는 RRC_Idle 상태로 전환될 수 있다. UE(1700)는 초저전력 상태로 되고, UE는 그것이 또다시 네트워크를 리스닝하기 위해 주기적으로 웨이크업하고 이어서 또다시 전력 차단되는 페이징을 수행한다. UE(1700)는 이러한 상태에서 데이터를 수신하지 않을 수 있고; 데이터를 수신하기 위해서는, 그것은 다시 RRC_Connected 상태로 전환되어야 한다. 부가적인 전력 절약 모드는, 디바이스가 페이징 간격(몇 초 내지 수 시간의 범위에 있음)보다 긴 기간들 동안 네트워크에 이용가능하지 않게 허용할 수 있다. 이러한 시간 동안, 디바이스는 전적으로 네트워크에 접근불가(unreachable)하고 완전히 전원 차단될 수 있다. 이러한 시간 동안 전송되는 임의의 데이터는 큰 지연을 초래하며, 지연이 용인가능하다고 가정된다.
배터리(1728)는 UE(1700)에 전력을 공급할 수 있지만, 일부 예들에서, UE(1700)는 고정된 위치에 배치되어 장착될 수 있고, 전기 그리드에 커플링된 전력 공급부를 가질 수 있다. 배터리(1728)는 리튬 이온 배터리, 금속-공기 배터리, 예컨대, 아연-공기 배터리, 알루미늄-공기 배터리, 리튬-공기 배터리 등일 수 있다. 차량 기반 애플리케이션들에서와 같은 일부 구현예들에서, 배터리(1728)는 전형적인 납산(lead-acid) 자동차 배터리일 수 있다.
도 18은 일부 실시 형태들에 따른 gNB(1800)를 예시한다. gNB(1800) 노드는 gNB(108)와 유사하고 실질적으로 그와 상호교환가능할 수 있다. 기지국(182)과 같은 기지국은, gNB(1800)와 동일한 또는 유사한 컴포넌트들을 가질 수 있다.
gNB(1800)는 프로세서들(1804), RF 인터페이스 회로부(1808), 코어 네트워크(CN) 인터페이스 회로부(1812), 및 메모리/저장소 회로부(1816)를 포함할 수 있다.
gNB(1800)의 컴포넌트들은 하나 이상의 상호접속부들(1828)을 통해 다양한 다른 컴포넌트들과 커플링될 수 있다.
프로세서들(1804), RF 인터페이스 회로부(1808), 메모리/저장소 회로부(1816)(통신 프로토콜 스택(1810)을 포함함), 안테나(1824), 및 상호접속부들(1828)은 도 10과 관련하여 도시되고 설명된 유사하게 명명된 요소들과 유사할 수 있다.
CN 인터페이스 회로부(1812)는 반송파 이더넷 프로토콜들, 또는 일부 다른 적합한 프로토콜과 같은 5세대 코어 네트워크(5GC)-호환가능 네트워크 인터페이스 프로토콜을 사용하여 코어 네트워크, 예를 들어 5GC에 대한 접속성을 제공할 수 있다. 네트워크 접속성은 광섬유 또는 무선 백홀을 통해 gNB(1800)로/로부터 제공될 수 있다. CN 인터페이스 회로부(1812)는 전술된 프로토콜들 중 하나 이상을 사용하여 통신하기 위한 하나 이상의 전용 프로세서들 또는 FPGA들을 포함할 수 있다. 일부 구현예들에서, CN 인터페이스 회로부(1812)는 동일한 또는 상이한 프로토콜들을 사용하여 다른 네트워크들에 대한 접속성을 제공하기 위해 다수의 제어기들을 포함할 수 있다.
개인 식별가능 정보의 사용은 사용자들의 프라이버시를 유지하기 위한 산업 또는 정부 요구사항들을 충족시키거나 초과하는 것으로 일반적으로 인식되는 프라이버시 정책들 및 관례들을 따라야 하는 것이 잘 이해된다. 특히, 개인 식별가능 정보 데이터는 의도하지 않은 또는 인가되지 않은 액세스 또는 사용의 위험성들을 최소화하도록 관리되고 처리되어야 하며, 인가된 사용의 성질은 사용자들에게 명확히 표시되어야 한다.
하나 이상의 실시 형태들에 대해, 선행 도면들 중 하나 이상에 기재된 컴포넌트들 중 적어도 하나는 아래의 실시예 섹션에 기재되는 바와 같은 하나 이상의 동작들, 기법들, 프로세스들, 또는 방법들을 수행하도록 구성될 수 있다. 예를 들어, 선행 도면들 중 하나 이상과 관련하여 위에서 설명된 바와 같은 기저대역 회로부는 아래에 기재되는 실시예들 중 하나 이상에 따라 동작하도록 구성될 수 있다. 다른 예를 들어, 선행 도면들 중 하나 이상과 관련하여 위에서 설명된 바와 같은 UE, 기지국, 네트워크 요소 등과 연관된 회로부는 하기의 실시예 섹션에 기재되는 실시예들 중 하나 이상에 따라 동작하도록 구성될 수 있다.
실시예들
다음의 섹션들에서, 추가적인 예시적인 실시 형태들이 제공된다.
실시예 1은 방법을 포함한다. 방법은 사용자 장비 (UE)에 의해 구현되고, 기지국으로부터, 기지국 시그널링된 슬롯 오프셋을 나타내는 다운링크 제어 정보(DCI)를 수신하는 단계; 120 ㎑보다 더 큰 물리적 다운링크 채널의 부반송파 간격에 기초하는 최소 슬롯 오프셋을 결정하는 단계; 최소 슬롯 오프셋 및 기지국 시그널링된 슬롯 오프셋에 기초하여, 물리적 다운링크 채널 상의 데이터 수신과 물리적 업링크 채널 상의 하이브리드 자동 반복 요청(HARQ) 송신 사이의 슬롯 오프셋(K1)을 결정하는 단계; 및 물리적 업링크 채널 상에서 그리고 슬롯 오프셋(K1)에 기초하여, 데이터 수신에 대한 HARQ 피드백을 송신하는 단계를 포함한다.
실시예 2는 실시예 1의 방법을 포함하고, 물리적 다운링크 채널은 52.6 기가헤르츠(㎓)보다 더 큰 주파수를 갖고, DCI는 포맷 1_0, 포맷 1_1, 포맷 1_2, 또는 포맷 1_x 중 적어도 하나를 갖는다.
실시예 3은 실시예 1 또는 실시예 2의 방법을 포함하고, 최소 슬롯 오프셋은 UE의 무선 자원 제어(RRC) 구성, DCI, 또는 UE의 미리정의된 구성 중 적어도 하나로부터 결정된다.
실시예 4는 실시예 1 내지 실시예 3 중 어느 하나의 실시예의 방법을 포함하고, 최소 슬롯 오프셋은, (i) 데이터 수신의 종료로부터 HARQ 송신의 가장 빠른 가능한 시작까지의 UE 프로세싱에 필요한 OFDM 심볼들의 수(N1) 대 (ii) 슬롯 내의 심볼들의 수의 비율과 동일한 반올림 또는 반내림 정수로서 결정된다.
실시예 5는 실시예 1 내지 실시예 4 중 어느 하나의 실시예의 방법을 포함하고, 슬롯 오프셋(K1)을 결정하는 단계는, 최소 슬롯 오프셋 및 기지국 시그널링된 슬롯 오프셋에 기초하여 복수의 비연속적 후보 슬롯들로부터 슬롯 오프셋(K1)을 선택하는 단계를 포함한다.
실시예 6은 실시예 5의 방법을 포함하고, UE의 무선 자원 제어 (RRC) 구성, DCI, 또는 UE의 미리정의된 구성 중 적어도 하나로부터 슬롯 오프셋 승수를 결정하는 단계; 및 슬롯 오프셋 승수에 추가로 기초하여 복수의 비연속적 후보 슬롯들로부터 슬롯 오프셋(K1)을 선택하는 단계를 추가로 포함한다.
실시예 7은 실시예 6의 방법을 포함하고, (i) 최소 슬롯 오프셋 및 (ii) 슬롯 오프셋 승수와 기지국 시그널링된 슬롯 오프셋의 곱셈의 합계에 기초하여 슬롯 오프셋(K1)을 선택하는 단계를 추가로 포함한다.
실시예 8은 실시예 5의 방법을 포함하고, 기지국 시그널링된 슬롯 오프셋을 적어도 해싱함으로써 슬롯 포지션 해시를 생성하는 단계; 및 슬롯 포지션 해시에 기초하여 슬롯 오프셋 (K1)을 선택하는 단계를 추가로 포함한다.
실시예 9는 실시예 8의 방법을 포함하고, (i) 최소 슬롯 오프셋 및 (ii) 슬롯 포지션 해시의 합계에 기초하여 슬롯 오프셋(K1)을 선택하는 단계를 추가로 포함한다.
실시예 10은 실시예 1 내지 실시예 9 중 어느 하나의 실시예의 방법을 포함하고, 120 ㎑보다 더 큰 부반송파 간격에 기초하는 제2 슬롯 오프셋(K0)을 결정하는 단계를 추가로 포함하고, 제2 슬롯 오프셋(K0)은 DCI 수신과 데이터 수신 사이에 있고, HARQ 피드백을 송신하는 단계는 제2 슬롯 오프셋에 추가로 기초한다.
실시예 11은 방법을 포함한다. 방법은 사용자 장비(UE)에 의해 구현되고, 기지국으로, 물리적 다운링크 채널 상의 데이터 수신을 위한 UE의 능력을 시그널링하는 단계 - 데이터 수신은 120 ㎑보다 더 큰 부반송파 간격을 사용함 -; 기지국으로부터, 슬롯 오프셋 표시자를 포함하는 다운링크 제어 정보(DCI)를 수신하는 단계; 슬롯 오프셋 표시자에 기초하여, 데이터 수신과 물리적 업링크 채널 상의 하이브리드 자동 반복 요청(HARQ) 송신 사이의 슬롯 오프셋(K1)을 결정하는 단계 - 슬롯 오프셋(K1)은 120 ㎑보다 더 큰 부반송파 간격에 기초하는 슬롯들의 최소 수보다 더 큼 -; 및 업링크 물리적 채널 상에서 그리고 슬롯 오프셋(K1)에 기초하여, 데이터 수신에 대한 HARQ 피드백을 송신하는 단계를 포함한다.
실시예 12는 실시예 11의 방법을 포함하고, 물리적 다운링크 채널은 52.6 ㎓보다 더 큰 주파수를 갖고, 최소 수는 8개의 슬롯들이고, DCI는 포맷 1_0을 갖고, 비트 크기를 갖는 물리적 다운링크 공유 채널(PDSCH)-대-HARQ_피드백 타이밍 표시자 필드를 포함하고, 비트 크기는 120 ㎑보다 더 큰 부반송파 간격에 기초하여 적어도 4개의 비트들이다.
실시예 13은 실시예 11 또는 실시예 12의 방법을 포함하고, 최소 수는 15개의 슬롯들이고, DCI는 포맷 1_1 또는 1_2를 갖고, 비트 크기를 갖는 물리적 다운링크 공유 채널(PDSCH)-대-HARQ_피드백 타이밍 표시자 필드를 포함하고, 비트 크기는 120 ㎑보다 더 큰 부반송파 간격에 기초하여 적어도 5개의 비트들이다.
실시예 14는 실시예 11 내지 실시예 13 중 어느 하나의 실시예의 방법을 포함하고, DCI는 포맷 1_1 또는 1_2를 갖고, 슬롯 오프셋(K1)은 15개의 슬롯들보다 더 큰 값을 갖고, 그 값은 자원 제어(RRC) 구성 필드에서 정의된다.
실시예 15는 실시예 11 내지 실시예 14 중 어느 하나의 실시예의 방법을 포함하고, 120 ㎑보다 더 큰 부반송파 간격에 기초하는 제2 슬롯 오프셋(K0)을 결정하는 단계를 추가로 포함하고, 제2 슬롯 오프셋(K0)은 DCI 수신과 데이터 수신 사이에 있고, HARQ 피드백을 송신하는 단계는 제2 슬롯 오프셋에 추가로 기초한다.
실시예 16은 방법을 포함한다. 방법은 UE에 의해 구현되고, 기지국으로부터, 물리적 채널 상의 DCI 수신과 데이터 통신 사이의 기지국 시그널링된 슬롯 오프셋을 나타내는 다운링크 제어 정보(DCI)를 수신하는 단계 - 데이터 통신은 다운링크 데이터 수신 또는 업링크 데이터 송신이고, 데이터 통신은 120 ㎑보다 더 큰 부반송파 간격을 사용함 -; 120 ㎑보다 더 큰 상기 부반송파 간격에 기초하는 최소 슬롯 오프셋을 결정하는 단계; 최소 슬롯 오프셋 및 기지국 시그널링된 슬롯 오프셋에 기초하여 슬롯 오프셋을 결정하는 단계; 및 물리적 채널 상에서 그리고 슬롯 오프셋에 기초하여, 데이터 통신이 다운링크 데이터 수신인 경우 다운링크 데이터를 수신하거나, 또는 물리적 채널 상에서 그리고 슬롯 오프셋에 기초하여, 데이터 통신이 업링크 데이터 송신인 경우 업링크 데이터를 송신하는 것 중 하나를 수행하는 단계를 포함한다.
실시예 17은 실시예 16의 방법을 포함하고, 물리적 채널은 52.6 ㎓보다 더 큰 주파수를 갖고, 최소 슬롯 오프셋은, (i) DCI 수신의 종료로부터 업링크 데이터 송신의 가장 빠른 가능한 시작까지의 UE 프로세싱에 필요한 OFDM 심볼들의 수(N2) 대 (ii) 슬롯 내의 심볼들의 수의 비율과 동일한 반올림 또는 반내림 정수로서 결정된다.
실시예 18은 실시예 16 또는 실시예 17의 방법을 포함하고, 슬롯 오프셋은 DCI 수신과 데이터 통신 사이의 비연속적 슬롯들을 나타낸다.
실시예 19는 실시예 18의 방법을 포함하고, UE의 무선 자원 제어(RRC) 구성, DCI, 또는 시작 및 길이 표시자(SLIV) 프로세스 중 적어도 하나로부터 슬롯 오프셋 승수를 결정하는 단계를 추가로 포함하고, 비연속적 슬롯들은 슬롯 오프셋 승수에 기초하여 표시되고, 슬롯 오프셋은, (i) 최소 슬롯 오프셋 및 (ii) 슬롯 오프셋 승수와 기지국 시그널링된 슬롯 오프셋의 곱셈의 합계에 기초하여 결정된다.
실시예 20은 실시예 16 내지 실시예 19 중 어느 하나의 실시예의 방법을 포함하고, 최소 슬롯 오프셋은 UE의 무선 자원 제어(RRC) 구성, DCI, 또는 UE의 무선 자원 제어(RRC) 구성, DCI, 또는 UE의 미리정의된 구성으로부터 결정된다.
실시예 21은 실시예 1 내지 실시예 20 중 어느 하나의 실시예에서 설명되거나 또는 그에 관련되는 방법의 하나 이상의 요소들을 수행하기 위한 수단을 포함하는 UE를 포함한다.
실시예 22는 명령어들을 포함하는 하나 이상의 비일시적 컴퓨터 판독가능 매체들을 포함하며, 명령어들은, UE로 하여금, UE의 하나 이상의 프로세서들에 의한 명령어들의 실행 시에, 실시예 1 내지 실시예 20 중 어느 하나의 실시예에서 설명되거나 그에 관련된 방법의 하나 이상의 요소들을 수행하게 한다.
실시예 23은 실시예 1 내지 실시예 20 중 어느 하나의 실시예에서 설명되거나 그에 관련된 방법의 하나 이상의 요소들을 수행하기 위한 논리, 모듈들, 또는 회로부를 포함하는 UE를 포함한다.
실시예 24는 하나 이상의 프로세서들, 및 명령어들을 포함하는 하나 이상의 컴퓨터 판독가능 매체들을 포함하는 UE를 포함하며, 명령어들은, 하나 이상의 프로세서들에 의해 실행될 때, 하나 이상의 프로세서들로 하여금, 실시예 1 내지 실시예 20 중 어느 하나의 실시예에서 설명되거나 그에 관련된 방법의 하나 이상의 요소들을 수행하게 한다.
실시예 25는 실시예 1 내지 실시예 20 중 어느 하나의 실시예에서 설명되거나 그에 관련된 방법의 하나 이상의 요소들을 수행하기 위한 수단을 포함하는 시스템을 포함한다.
실시예 26은 명령어들을 포함하는 하나 이상의 비일시적 컴퓨터 판독가능 매체들을 포함하며, 명령어들은, 시스템으로 하여금, 시스템의 하나 이상의 프로세서들에 의한 명령어들의 실행 시에, 실시예 1 내지 실시예 20 중 어느 하나의 실시예에서 설명되거나 그에 관련된 방법의 하나 이상의 요소들을 수행하게 한다.
실시예 27은 하나 이상의 프로세서들, 및 명령어들을 포함하는 하나 이상의 컴퓨터 판독가능 매체들을 포함하는 시스템을 포함하며, 명령어들은, 하나 이상의 프로세서들에 의해 실행될 때, 하나 이상의 프로세서들로 하여금, 실시예 1 내지 실시예 20 중 어느 하나의 실시예에서 설명되거나 그에 관련된 방법의 하나 이상의 요소들을 수행하게 한다.
위에서 설명된 실시예들 중 임의의 것은, 달리 명확하게 나타내지 않으면, 임의의 다른 실시예(또는 실시예들의 조합)와 조합될 수 있다. 하나 이상의 구현예들의 전술한 설명은 예시 및 설명을 제공하지만, 총망라하거나 또는 실시 형태들의 범주를 개시된 정확한 형태로 제한하도록 의도되지 않는다. 수정들 및 변형들이 위의 교시들을 고려하여 가능하거나 또는 다양한 실시 형태들의 실시로부터 획득될 수 있다.
위의 실시 형태들이 상당히 상세히 설명되었지만, 일단 위의 개시내용이 충분히 인식되면, 많은 변형들 및 수정들이 당업자에게 자명하게 될 것이다. 다음의 청구범위는 모든 그러한 변형들 및 수정들을 망라하는 것으로 해석되도록 의도된다.

Claims (20)

  1. 사용자 장비(user equipment, UE)에 의해 구현되는 방법으로서,
    기지국으로부터, 기지국 시그널링된 슬롯 오프셋을 나타내는 다운링크 제어 정보(downlink control information, DCI)를 수신하는 단계;
    120 ㎑보다 더 큰 물리적 다운링크 채널의 부반송파 간격에 기초하는 최소 슬롯 오프셋을 결정하는 단계;
    상기 최소 슬롯 오프셋 및 상기 기지국 시그널링된 슬롯 오프셋에 기초하여, 상기 물리적 다운링크 채널 상의 데이터 수신과 물리적 업링크 채널 상의 하이브리드 자동 반복 요청(hybrid automatic repeat request, HARQ) 송신 사이의 슬롯 오프셋(K1)을 결정하는 단계; 및
    상기 물리적 업링크 채널 상에서 그리고 상기 슬롯 오프셋(K1)에 기초하여, 상기 데이터 수신에 대한 HARQ 피드백을 송신하는 단계를 포함하는, 방법.
  2. 제1항에 있어서, 상기 물리적 다운링크 채널은 52.6 기가헤르츠(㎓)보다 더 큰 주파수를 갖고, 상기 DCI는 포맷 1_0, 포맷 1_1, 포맷 1_2, 또는 포맷 1_x 중 적어도 하나를 갖는, 방법.
  3. 제1항에 있어서, 상기 최소 슬롯 오프셋은 상기 UE의 무선 자원 제어(radio resource control, RRC) 구성, 상기 DCI, 또는 상기 UE의 미리정의된 구성 중 적어도 하나로부터 결정되는, 방법.
  4. 제1항에 있어서, 상기 최소 슬롯 오프셋은, (i) 상기 데이터 수신의 종료로부터 상기 HARQ 송신의 가장 빠른 가능한 시작까지의 UE 프로세싱에 필요한 직교 주파수 분할 다중화(orthogonal frequency division multiplexing, OFDM) 심볼들의 수(N1) 대 (ii) 슬롯 내의 심볼들의 수의 비율과 동일한 반올림 또는 반내림 정수로서 결정되는, 방법.
  5. 제1항에 있어서, 상기 슬롯 오프셋(K1)을 결정하는 단계는,
    상기 최소 슬롯 오프셋 및 상기 기지국 시그널링된 슬롯 오프셋에 기초하여 복수의 비연속적 후보 슬롯들로부터 상기 슬롯 오프셋(K1)을 선택하는 단계를 포함하는, 방법.
  6. 제5항에 있어서,
    상기 UE의 무선 자원 제어(RRC) 구성, 상기 DCI, 또는 상기 UE의 미리정의된 구성 중 적어도 하나로부터 슬롯 오프셋 승수(slot offset multiplier)를 결정하는 단계; 및
    상기 슬롯 오프셋 승수에 추가로 기초하여 상기 복수의 비연속적 후보 슬롯들로부터 상기 슬롯 오프셋(K1)을 선택하는 단계를 추가로 포함하는, 방법.
  7. 제6항에 있어서, (i) 상기 최소 슬롯 오프셋 및 (ii) 상기 슬롯 오프셋 승수와 상기 기지국 시그널링된 슬롯 오프셋의 곱셈의 합계에 기초하여 상기 슬롯 오프셋(K1)을 선택하는 단계를 추가로 포함하는, 방법.
  8. 제5항에 있어서,
    상기 기지국 시그널링된 슬롯 오프셋을 적어도 해싱(hashing)함으로써 슬롯 포지션 해시를 생성하는 단계; 및
    상기 슬롯 포지션 해시에 기초하여 상기 슬롯 오프셋(K1)을 선택하는 단계를 추가로 포함하는, 방법.
  9. 제8항에 있어서, (i) 상기 최소 슬롯 오프셋 및 (ii) 상기 슬롯 포지션 해시의 합계에 기초하여 상기 슬롯 오프셋(K1)을 선택하는 단계를 추가로 포함하는, 방법.
  10. 제1항 내지 제9항 중 어느 한 항에 있어서,
    120 ㎑보다 더 큰 상기 부반송파 간격에 기초하는 제2 슬롯 오프셋(K0)을 결정하는 단계를 추가로 포함하고, 상기 제2 슬롯 오프셋(K0)은 DCI 수신과 상기 데이터 수신 사이에 있고, 상기 HARQ 피드백을 송신하는 단계는 상기 제2 슬롯 오프셋에 추가로 기초하는, 방법.
  11. 사용자 장비(UE)로서,
    하나 이상의 프로세서들; 및
    컴퓨터 판독가능 명령어들을 저장하는 하나 이상의 메모리들을 포함하고, 상기 컴퓨터 판독가능 명령어들은, 상기 하나 이상의 프로세서들에 의한 실행 시에,
    기지국으로, 물리적 다운링크 채널 상의 데이터 수신을 위한 상기 UE의 능력을 시그널링하도록 - 상기 데이터 수신은 120 ㎑보다 더 큰 부반송파 간격을 사용함 -;
    상기 기지국으로부터, 슬롯 오프셋 표시자를 포함하는 다운링크 제어 정보(DCI)를 수신하도록;
    상기 슬롯 오프셋 표시자에 기초하여, 상기 데이터 수신과 물리적 업링크 채널 상의 하이브리드 자동 반복 요청(HARQ) 송신 사이의 슬롯 오프셋(K1)을 결정하도록 - 상기 슬롯 오프셋(K1)은 120 ㎑보다 더 큰 상기 부반송파 간격에 기초하는 슬롯들의 최소 수보다 더 큼 -; 그리고
    업링크 물리적 채널 상에서 그리고 상기 슬롯 오프셋(K1)에 기초하여, 상기 데이터 수신에 대한 HARQ 피드백을 송신하도록 상기 UE를 구성하는, UE.
  12. 제11항에 있어서, 상기 물리적 다운링크 채널은 52.6 ㎓보다 더 큰 주파수를 갖고, 상기 최소 수는 8개의 슬롯들이고, 상기 DCI는 포맷 1_0을 갖고, 비트 크기를 갖는 물리적 다운링크 공유 채널(physical downlink shared channel, PDSCH)-대- HARQ_피드백 타이밍 표시자 필드를 포함하고, 상기 비트 크기는 120 ㎑보다 더 큰 상기 부반송파 간격에 기초하여 적어도 4개의 비트들인, UE.
  13. 제11항에 있어서, 상기 최소 수는 15개의 슬롯들이고, 상기 DCI는 포맷 1_1 또는 1_2를 갖고, 비트 크기를 갖는 물리적 다운링크 공유 채널(PDSCH)-대-HARQ_피드백 타이밍 표시자 필드를 포함하고, 상기 비트 크기는 120 ㎑보다 더 큰 상기 부반송파 간격에 기초하여 적어도 5개의 비트들인, UE.
  14. 제11항에 있어서, 상기 DCI는 포맷 1_1 또는 1_2를 갖고, 상기 슬롯 오프셋(K1)은 15개의 슬롯들보다 더 큰 값을 갖고, 상기 값은 자원 제어(RRC) 구성 필드에서 정의되는, UE.
  15. 제11항 내지 제14항 중 어느 한 항에 있어서, 상기 컴퓨터 판독가능 명령어들의 실행은,
    120 ㎑보다 더 큰 상기 부반송파 간격에 기초하는 제2 슬롯 오프셋(K0)을 결정하도록 상기 UE를 추가로 구성하고, 상기 제2 슬롯 오프셋(K0)은 DCI 수신과 상기 데이터 수신 사이에 있고, 상기 HARQ 피드백을 송신하는 것은 상기 제2 슬롯 오프셋에 추가로 기초하는, UE.
  16. 명령어들을 저장하는 하나 이상의 컴퓨터 판독가능 저장 매체들로서, 상기 명령어들은, 사용자 장비(UE)의 하나 이상의 프로세서들에 의한 실행 시에, 동작들을 수행하도록 상기 UE를 구성하며, 상기 동작들은,
    기지국으로부터, 물리적 채널 상의 DCI 수신과 데이터 통신 사이의 기지국 시그널링된 슬롯 오프셋을 나타내는 다운링크 제어 정보(DCI)를 수신하는 것 - 상기 데이터 통신은 다운링크 데이터 수신 또는 업링크 데이터 송신이고, 상기 데이터 통신은 120 ㎑보다 더 큰 부반송파 간격을 사용함 -;
    120 ㎑보다 더 큰 상기 부반송파 간격에 기초하는 최소 슬롯 오프셋을 결정하는 것;
    상기 최소 슬롯 오프셋 및 상기 기지국 시그널링된 슬롯 오프셋에 기초하여 슬롯 오프셋을 결정하는 것; 및
    상기 데이터 통신이 상기 다운링크 데이터 수신인 경우, 상기 물리적 채널 상에서 그리고 상기 슬롯 오프셋에 기초하여, 다운링크 데이터를 수신하거나, 또는 상기 데이터 통신이 상기 업링크 데이터 송신인 경우, 상기 물리적 채널 상에서 그리고 상기 슬롯 오프셋에 기초하여, 업링크 데이터를 송신하는 것 중 하나를 수행하는 것을 포함하는, 하나 이상의 컴퓨터 판독가능 저장 매체들.
  17. 제16항에 있어서, 상기 물리적 채널은 52.6 ㎓보다 더 큰 주파수를 갖고, 상기 최소 슬롯 오프셋은, (i) 상기 DCI 수신의 종료로부터 상기 업링크 데이터 송신의 가장 빠른 가능한 시작까지의 UE 프로세싱에 필요한 OFDM 심볼들의 수(N2) 대 (ii) 슬롯 내의 심볼들의 수의 비율과 동일한 반올림 또는 반내림 정수로서 결정되는, 하나 이상의 컴퓨터 판독가능 저장 매체들.
  18. 제16항에 있어서, 상기 슬롯 오프셋은 상기 DCI 수신과 상기 데이터 통신 사이의 비연속적 슬롯들을 나타내는, 하나 이상의 컴퓨터 판독가능 저장 매체들.
  19. 제18항에 있어서, 상기 동작들은,
    상기 UE의 무선 자원 제어(RRC) 구성, 상기 DCI, 또는 시작 및 길이 표시자(start and length indicator, SLIV) 프로세스 중 적어도 하나로부터 슬롯 오프셋 승수를 결정하는 것을 추가로 포함하고, 상기 비연속적 슬롯들은 상기 슬롯 오프셋 승수에 기초하여 표시되고, 상기 슬롯 오프셋은, (i) 상기 최소 슬롯 오프셋 및 (ii) 상기 슬롯 오프셋 승수와 상기 기지국 시그널링된 슬롯 오프셋의 곱셈의 합계에 기초하여 결정되는, 하나 이상의 컴퓨터 판독가능 저장 매체들.
  20. 제16항 내지 제19항 중 어느 한 항에 있어서, 상기 최소 슬롯 오프셋은 상기 UE의 무선 자원 제어(RRC) 구성, 상기 DCI, 또는 상기 UE의 무선 자원 제어(RRC) 구성, 상기 DCI, 또는 상기 UE의 미리정의된 구성으로부터 결정되는, 하나 이상의 컴퓨터 판독가능 저장 매체들.
KR1020237012004A 2020-10-08 2020-10-08 부반송파 간격에 기초한 뉴 라디오(nr)에서의 수신 및 송신 KR20230062645A (ko)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/CN2020/119867 WO2022073163A1 (en) 2020-10-08 2020-10-08 Reception and transmission in new radio (nr) based on subcarrier spacing

Publications (1)

Publication Number Publication Date
KR20230062645A true KR20230062645A (ko) 2023-05-09

Family

ID=81125699

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020237012004A KR20230062645A (ko) 2020-10-08 2020-10-08 부반송파 간격에 기초한 뉴 라디오(nr)에서의 수신 및 송신

Country Status (6)

Country Link
US (1) US20220321315A1 (ko)
EP (1) EP4205325A4 (ko)
JP (1) JP2023545746A (ko)
KR (1) KR20230062645A (ko)
CN (1) CN116326054A (ko)
WO (1) WO2022073163A1 (ko)

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10567143B2 (en) * 2017-09-27 2020-02-18 Yeongmoon SON Method and apparatus to receive and transmit data in a mobile communication system
CN110460413B (zh) * 2018-01-26 2020-11-20 华为技术有限公司 一种通信方法及设备
US20210235481A1 (en) * 2018-05-07 2021-07-29 Ntt Docomo, Inc. User terminal and radio communication method
WO2019221475A1 (ko) * 2018-05-17 2019-11-21 주식회사 케이티 비면허 대역에서 harq 피드백 정보를 전송하는 방법 및 장치
CN110830151B (zh) * 2018-08-07 2021-06-15 华为技术有限公司 反馈信息的传输方法和装置
US11039409B2 (en) * 2018-12-27 2021-06-15 Qualcomm Incorporated Network coordination
CN111525986B (zh) * 2019-02-01 2023-05-09 中国移动通信有限公司研究院 确定harq反馈时序的方法及装置、设备、存储介质
CN111585727B (zh) * 2019-02-15 2021-11-05 大唐移动通信设备有限公司 一种harq-ack信息的传输方法、装置、终端及网络设备
CN111757473B (zh) * 2019-03-28 2023-05-09 中国移动通信有限公司研究院 一种基于带宽部分的终端节能方法
EP3720029A1 (en) 2019-04-03 2020-10-07 Acer Incorporated Hybrid automatic repeat request enhancements
US11356965B2 (en) * 2019-04-12 2022-06-07 Qualcomm Incorporated Bluetooth voice link mirroring
US11483822B2 (en) * 2019-10-01 2022-10-25 Qualcomm Incorporated Scheduling application delay
US20230076328A1 (en) * 2020-02-13 2023-03-09 Ntt Docomo, Inc. Terminal and base station

Also Published As

Publication number Publication date
JP2023545746A (ja) 2023-10-31
EP4205325A4 (en) 2023-11-01
US20220321315A1 (en) 2022-10-06
CN116326054A (zh) 2023-06-23
EP4205325A1 (en) 2023-07-05
WO2022073163A1 (en) 2022-04-14

Similar Documents

Publication Publication Date Title
US20220304037A1 (en) User equipment complexity reduction for physical downlink control channel repetition reception
US11901989B2 (en) Triggering aperiodic channel state information (CSI) reporting based on downlink control information (DCI)
US20230145316A1 (en) Harq transmission in new radio (nr) based on subcarrier spacing
US11950230B2 (en) Control channel and reference signal transmission in wireless networks
WO2022147773A1 (en) Transmission configuration indicator determination and acknowledgment
WO2022267023A1 (en) Configuring and using device-to-device demodulation reference signal (dmrs)
US11962540B2 (en) SSB and RMSI multiplexing patterns
WO2019096067A1 (zh) 确定序列组的方法及装置,确定循环移位的方法及装置
CN116250319A (zh) 传输配置指示和传输时机映射
US20230134245A1 (en) Resource allocation for variable-size data bursts
US20240072973A1 (en) Adaptive physical downlink control channel (pdcch) monitoring
US20230015168A1 (en) User equipment processing limits for uplink or downlink data transmissions with repetitions
WO2022073163A1 (en) Reception and transmission in new radio (nr) based on subcarrier spacing
US20240057118A1 (en) Scheduling of multiple cells using a single downlink control information message
US20240057119A1 (en) Monitoring of a single downlink control information (dci) message scheduling multiple cells
US20240048300A1 (en) Multiple demodulation reference signal (dmrs) ports in a code division multiplexing (cdm) group
US20240057069A1 (en) Configured grant simultaneous multi-panel transmission
WO2023004581A1 (en) Latency reduction for beam failure recovery
WO2023076058A2 (en) Resource allocation for variable-size data bursts
WO2023211661A1 (en) Non-codebook-based transmission of sounding reference signals
CN115956376A (zh) 多波束上行链路传输的功率余量报告
CN115669161A (zh) 用于无线电链路监测和波束故障检测的参考信号转变
CN116171584A (zh) 波束成形方案切换