KR20220109551A - 디스플레이 장치 - Google Patents

디스플레이 장치 Download PDF

Info

Publication number
KR20220109551A
KR20220109551A KR1020210012654A KR20210012654A KR20220109551A KR 20220109551 A KR20220109551 A KR 20220109551A KR 1020210012654 A KR1020210012654 A KR 1020210012654A KR 20210012654 A KR20210012654 A KR 20210012654A KR 20220109551 A KR20220109551 A KR 20220109551A
Authority
KR
South Korea
Prior art keywords
line
driving voltage
common voltage
connection line
supply line
Prior art date
Application number
KR1020210012654A
Other languages
English (en)
Inventor
이민수
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020210012654A priority Critical patent/KR20220109551A/ko
Priority to US17/401,476 priority patent/US11925081B2/en
Publication of KR20220109551A publication Critical patent/KR20220109551A/ko

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/131Interconnections, e.g. wiring lines or terminals
    • H01L27/3276
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • H01L27/3262
    • H01L27/3272
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/121Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
    • H10K59/1213Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements the pixel elements being TFTs
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/126Shielding, e.g. light-blocking means over the TFTs

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Geometry (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

본 발명은, 데드스페이스의 면적을 줄일 수 있는 디스플레이 장치를 위하여, 제1표시영역과 상기 제1표시영역의 일측에 위치한 제2표시영역과 상기 제1표시영역의 타측에 위치한 제3표시영역을 포함하는 표시영역과 상기 표시영역 외측의 주변영역을 포함하는 기판, 상기 기판의 상기 주변영역 상에 위치한 구동전압공급선, 상기 구동전압공급선과 전기적으로 연결되도록 상기 표시영역 상에 배치된 복수의 제1구동전압선들, 상기 제1구동전압선들 각각과 교차하도록 상기 기판의 상기 제2표시영역 상에 배치되며 상기 주변영역 내로 연장된 제1구동전압연결선, 상기 기판의 상기 제3표시영역 상에 배치되며 상기 주변영역 내로 연장된 제2구동전압연결선, 및 상기 기판의 상기 주변영역에 위치하며 상기 제1구동전압연결선과 상기 제2구동전압연결선을 전기적으로 연결하는 제3구동전압연결선을 구비하는 디스플레이 장치를 제공한다.

Description

디스플레이 장치{Display device}
본 발명의 실시예들은 디스플레이 장치에 관한 것으로서, 더 상세하게는 데드스페이스의 면적을 줄일 수 있는 디스플레이 장치에 관한 것이다.
일반적으로 유기발광 디스플레이 장치와 같은 디스플레이 장치는 디스플레이영역 내에 각 (부)화소의 휘도 등을 제어하기 위해 박막트랜지스터들이 각 (부)화소에 배치된다. 이러한 박막트랜지스터들은 전달된 데이터신호 등에 따라 대응하는 (부)화소의 휘도 등을 제어한다. 데이터신호는 디스플레이영역 외측의 주변영역에 위치한 구동부로부터 데이터선을 통해 각 (부)화소들에 전달된다. 또한 박막트랜지스터들은 구동전압공급선으로부터 구동전압을 공급받는다. 각 (부)화소들은 공통전압공급선으로부터 공통전압을 공급받는다.
그러나 이러한 종래의 디스플레이 장치에는 데드스페이스의 면적이 넓다는 문제점이 있었다.
본 발명은 상기와 같은 문제점을 포함하여 여러 문제점들을 해결하기 위한 것으로서, 데드스페이스의 면적을 줄일 수 있는 디스플레이 장치를 제공하는 것을 목적으로 한다. 그러나 이러한 과제는 예시적인 것으로, 이에 의해 본 발명의 범위가 한정되는 것은 아니다.
본 발명의 일 관점에 따르면, 제1표시영역과 상기 제1표시영역의 일측에 위치한 제2표시영역과 상기 제1표시영역의 타측에 위치한 제3표시영역을 포함하는 표시영역과 상기 표시영역 외측의 주변영역을 포함하는 기판, 상기 기판의 상기 주변영역 상에 위치한 구동전압공급선, 상기 구동전압공급선과 전기적으로 연결되도록 상기 표시영역 상에 배치된 복수의 제1구동전압선들, 상기 제1구동전압선들 각각과 교차하도록 상기 기판의 상기 제2표시영역 상에 배치되며 상기 주변영역 내로 연장된 제1구동전압연결선, 상기 기판의 상기 제3표시영역 상에 배치되며 상기 주변영역 내로 연장된 제2구동전압연결선, 및 상기 기판의 상기 주변영역에 위치하며 상기 제1구동전압연결선과 상기 제2구동전압연결선을 전기적으로 연결하는 제3구동전압연결선을 구비하는 디스플레이 장치가 제공된다.
상기 표시영역을 중심으로 상기 제3구동전압연결선과 대칭이 되도록 상기 기판의 상기 주변영역에 위치하며, 상기 제1구동전압연결선과 상기 제2구동전압연결선을 전기적으로 연결하는, 제4구동전압연결선을 더 구비할 수 있다.
상기 표시영역 상에 배치되며, 상기 제1구동전압연결선과 상기 제1구동전압선들을 통해 상기 구동전압공급선에 전기적으로 연결되는 제2구동전압선들을 더 구비할 수 있다.
상기 표시영역 상에 배치되며, 상기 제2구동전압연결선, 상기 제3구동전압연결선, 상기 제1구동전압연결선 및 상기 제1구동전압선들을 통해 상기 구동전압공급선에 전기적으로 연결된 제3구동전압선들을 더 구비할 수 있다.
상기 제1구동전압선들과 상기 제2구동전압선들은 상기 제1표시영역을 중심으로 상기 제3구동전압선들과 대칭일 수 있다.
상기 제1구동전압연결선으로부터 이격되어 상기 제1구동전압선들 각각과 교차하도록 상기 기판의 상기 제2표시영역 내에 배치된 제1추가연결선을 더 구비할 수 있다.
상기 제2구동전압연결선으로부터 이격되어 상기 제1구동전압선들 각각과 교차하도록 상기 기판의 상기 제3표시영역 내에 배치된 제2추가연결선을 더 구비할 수 있다.
상기 제1표시영역을 중심으로 상기 제1추가연결선과 상기 제2추가연결선은 상호 대칭일 수 있다.
상기 제1구동전압연결선, 상기 제2구동전압연결선, 상기 제3구동전압연결선, 제1구동전압선들, 제1추가연결선 및 제2추가연결선은 일체(一體)일 수 있다.
상기 주변영역은 상기 제1표시영역 내지 상기 제3표시영역의 일측에 위치한 제1주변영역과 상기 제1표시영역 내지 상기 제3표시영역의 타측에 위치한 제2주변영역과 상기 제1주변영역과 상기 제2주변영역을 연결하며 제2표시영역 외측에 위치하는 제3주변영역을 포함하고, 상기 제3주변영역에 위치하며 상호 이격된 제1입력선 및 제2입력선, 상기 제3주변영역에서 상기 표시영역 내로 연장되도록 상기 기판 상에 위치하며 상기 제1입력선과 전기적으로 연결된 제1데이터선, 상기 제3주변영역에서 상기 표시영역 내로 연장되도록 상기 기판 상에 위치한 제2데이터선 및 일단이 상기 제3주변영역에서 상기 제2데이터선에 전기적으로 연결되고 상기 제1데이터선의 상부 또는 하부를 지나 상기 표시영역을 경유하여 타단이 상기 제2입력선에 전기적으로 연결되는 데이터연결선을 더 구비할 수 있다.
상기 제2데이터선은 상기 제1데이터선과 상기 제1주변영역 사이에 위치할 수 있다.
상기 제1구동전압선들, 상기 제1구동전압연결선 및 상기 제2구동전압연결선은 상기 제1데이터선 및 상기 제2데이터선과 다른 층 상에 배치될 수 있다.
상기 제1데이터선 및 상기 제2데이터선은 동일한 층 상에 위치할 수 있다.
상기 데이터연결선은 상기 제1구동전압선들, 상기 제1구동전압연결선 및 상기 제2구동전압연결선과 다른 층 상에 배치될 수 있다.
본 발명의 다른 일 관점에 따르면, 표시영역과 상기 표시영역의 일측에 위치한 제1주변영역과 상기 표시영역의 타측에 위치한 제2주변영역과 상기 제1주변영역의 일단과 상기 제2주변영역의 일단을 연결하는 제3주변영역을 포함하는 기판, 상기 제1주변영역에 배치된 제1공통전압공급선, 상기 제2주변영역에 배치된 제2공통전압공급선, 상기 제3주변영역에 배치된 제3공통전압공급선, 상기 제1공통전압공급선의 상기 제3주변영역 방향의 단부와 상기 제3공통전압공급선의 상기 제1주변영역 방향의 단부를 전기적으로 연결하는 제1공통전압연결선 및 상기 제2공통전압공급선의 상기 제3주변영역 방향의 단부와 상기 제3공통전압공급선의 상기 제2주변영역 방향의 단부를 전기적으로 연결하는 제2공통전압연결선을 구비하는 디스플레이 장치가 제공된다.
상기 기판에 수직인 방향에서 바라볼 시, 상기 제1공통전압연결선과 상기 제2공통전압연결선 각각은 상기 표시영역과 중첩하는 부분을 가질 수 있다.
상기 제1공통전압공급선 내지 제3공통전압공급선은 동일한 층 상에 위치할 수 있다.
상기 제1공통전압연결선과 상기 제2공통전압연결선은 상기 제1공통전압공급선 내지 제4공통전압공급선 하부에 위치할 수 있다.
상기 표시영역에 위치하며 반도체층을 포함하는 박막트랜지스터를 더 구비하고, 상기 제1공통전압연결선 및 상기 제2공통전압연결선은 상기 기판과 상기 반도체층 사이에 위치할 수 있다.
상기 박막트랜지스터에 대응하도록 상기 기판과 상기 반도체층 사이에 위치하는 차폐층을 더 구비하고, 상기 제1공통전압연결선 및 상기 제2공통전압연결선은 상기 차폐층과 동일한 물질을 포함할 수 있다.
상기 기판은 상기 제1주변영역의 타단과 상기 제2주변영역의 타단을 연결하는 제4주변영역을 더 포함하고, 상기 제4주변영역에 배치된 제4공통전압공급선과, 상기 제1공통전압공급선의 상기 제4주변영역 방향의 단부와 상기 제4공통전압공급선의 상기 제1주변영역 방향의 단부를 전기적으로 연결하는 제3공통전압연결선과, 상기 제2공통전압공급선의 상기 제4주변영역 방향의 단부와 상기 제4공통전압공급선의 상기 제2주변영역 방향의 단부를 전기적으로 연결하는 제4공통전압연결선을 더 구비할 수 있다.
상기 기판에 수직인 방향에서 바라볼 시, 상기 제3공통전압연결선과 상기 제4공통전압연결선 각각은 상기 표시영역과 중첩하는 부분을 가질 수 있다.
상기 제1공통전압연결선 내지 상기 제4공통전압연결선은 상기 제1공통전압공급선 내지 제4공통전압공급선 하부에 위치할 수 있다.
상기 표시영역에 위치하며 반도체층을 포함하는 박막트랜지스터를 더 구비하고, 상기 제1공통전압연결선 내지 상기 제4공통전압연결선은 상기 기판과 상기 반도체층 사이에 위치할 수 있다.
상기 제1주변영역에 배치되고 상기 제1공통전압공급선의 적어도 일부분과 중첩하는 제1중간연결층, 상기 제2주변영역에 배치되고 상기 제2공통전압공급선의 적어도 일부분과 중첩하는 제2중간연결층, 상기 제3주변영역에 배치되고 상기 제3공통전압공급선의 적어도 일부분과 중첩하는 제3중간연결층 및 상기 제4주변영역에 배치되고 상기 제4공통전압공급선의 적어도 일부분과 중첩하는 제4중간연결층을 더 포함할 수 있다.
상기 제1중간연결층은 상기 제1공통전압공급선과 전기적으로 연결되고, 상기 제2중간연결층은 상기 제2공통전압공급선과 전기적으로 연결되고 상기 제3중간연결층은 상기 제3공통전압공급선과 전기적으로 연결되고 상기 제4중간연결층은 상기 제4공통전압공급선과 전기적으로 연결될 수 있다.
상기 표시영역 내에 위치하는 화소전극을 더 구비하고 상기 제1중간연결층, 상기 제2중간연결층, 상기 제3중간연결층 및 상기 제4중간연결층은 상기 화소전극이 갖는 층구조와 동일한 층구조를 가질 수 있다.
상기 제1주변영역에서 상기 제1공통전압공급선의 적어도 일부분과 중첩하고 상기 제2주변영역에서 상기 제2공통전압공급선의 적어도 일부분과 중첩하며 상기 제3주변영역에서 상기 제3공통전압공급선의 적어도 일부분과 중첩하고 상기 제4주변영역에서 상기 제4공통전압공급선의 적어도 일부분과 중첩하는 중간연결층을 더 포함할 수 있다.
상기 중간연결층은 상기 제3주변영역의 일측에 위치하는 제1단과 상기 제3주변영역의 타측에 위치하는 제2단을 가지며 상기 중간연결층은 상기 제1주변영역, 상기 제4주변영역 및 상기 제2주변영역을 경유하도록 연장될 수 있다.
상기 표시영역 내에 위치하는 화소전극을 더 구비하고 상기 중간연결층은 상기 화소전극이 갖는 층구조와 동일한 층구조를 가질 수 있다.
전술한 것 외의 다른 측면, 특징, 이점은 이하의 발명을 실시하기 위한 구체적인 내용, 청구범위 및 도면으로부터 명확해질 것이다.
상기한 바와 같이, 본 발명의 일 실시예에 따르면, 데드스페이스의 면적을 줄일 수 있는 디스플레이 장치를 구현할 수 있다. 물론 이러한 효과에 의해 본 발명의 범위가 한정되는 것은 아니다.
도 1은 본 발명의 일 실시예에 따른 디스플레이 장치의 일부분을 개략적으로 도시하는 평면도이다.
도 2는 도 1의 디스플레이 장치를 개략적으로 도시하는 측면도이다.
도 3a는 본 발명의 일 실시예에 따른 디스플레이 장치가 포함하는 디스플레이패널을 개략적으로 도시하는 평면도이다.
도 3b는 도 3a의 A부분을 확대하여 개략적으로 도시한 평면도이다.
도 4a는 본 발명의 일 실시예에 따른 디스플레이 장치가 포함하는 디스플레이패널을 개략적으로 도시하는 평면도이다.
도 4b는 도 4a의 B부분을 확대하여 개략적으로 도시한 평면도이다.
도 5는 본 발명의 일 실시예에 따른 디스플레이 장치가 포함하는 디스플레이패널을 개략적으로 도시하는 평면도이다.
도 6은 도 5의 Ⅵ-Ⅵ'선을 따라 취한 단면도이다.
도 7은 도 5의 Ⅶ-Ⅶ'선을 따라 취한 단면도이다.
도 8은 본 발명의 일 실시예에 따른 디스플레이 장치가 포함하는 디스플레이패널을 개략적으로 도시하는 평면도이다.
도 9는 도 8의 Ⅸ-Ⅸ'선을 따라 취한 단면도이다.
도 10은 도 8의 Ⅹ-Ⅹ'선 또는 도 9의 A-A선을 따라 취한 단면도이다.
도 11a는 본 발명의 일 실시예에 따른 디스플레이 장치가 포함하는 디스플레이패널을 개략적으로 도시하는 평면도이다.
도 11b는 본 발명의 일 실시예에 따른 디스플레이 장치가 포함하는 디스플레이패널을 개략적으로 도시하는 평면도이다.
본 발명은 다양한 변환을 가할 수 있고 여러 가지 실시예를 가질 수 있는 바, 특정 실시예들을 도면에 예시하고 상세한 설명에 상세하게 설명하고자 한다. 본 발명의 효과 및 특징, 그리고 그것들을 달성하는 방법은 도면과 함께 상세하게 후술되어 있는 실시예들을 참조하면 명확해질 것이다. 그러나 본 발명은 이하에서 개시되는 실시예들에 한정되는 것이 아니라 다양한 형태로 구현될 수 있다.
이하, 첨부된 도면을 참조하여 본 발명의 실시예들을 상세히 설명하기로 하며, 도면을 참조하여 설명할 때 동일하거나 대응하는 구성 요소는 동일한 도면부호를 부여하고 이에 대한 중복되는 설명은 생략하기로 한다.
이하의 실시예들에서, 제1, 제2 등의 용어는 한정적인 의미가 아니라 하나의 구성 요소를 다른 구성 요소와 구별하는 목적으로 사용되었다.
이하의 실시예들에서, 단수의 표현은 문맥상 명백하게 다르게 뜻하지 않는 한, 복수의 표현을 포함한다.
이하의 실시예들에서, 포함하다 또는 가지다 등의 용어는 명세서 상에 기재된 특징, 또는 구성요소가 존재함을 의미하는 것이고, 하나 이상의 다른 특징들 또는 구성요소가 부가될 가능성을 미리 배제하는 것은 아니다.
이하의 실시예들에서, 막, 영역, 구성 요소 등의 부분이 다른 부분 위에 또는 상에 있다고 할 때, 다른 부분의 바로 위에 있는 경우뿐만 아니라, 그 중간에 다른 막, 영역, 구성 요소 등이 개재되어 있는 경우도 포함한다.
도면에서는 설명의 편의를 위하여 구성 요소들이 그 크기가 과장 또는 축소될 수 있다. 예컨대, 도면에서 나타난 각 구성의 크기 및 두께는 설명의 편의를 위해 임의로 나타내었으므로, 본 발명이 반드시 도시된 바에 한정되지 않는다.
어떤 실시예가 달리 구현 가능한 경우에 특정한 공정 순서는 설명되는 순서와 다르게 수행될 수도 있다. 예를 들어, 연속하여 설명되는 두 공정이 실질적으로 동시에 수행될 수도 있고, 설명되는 순서와 반대의 순서로 진행될 수 있다.
본 명세서에서 "A 및/또는 B"은 A이거나, B이거나, A와 B인 경우를 나타낸다. 그리고, "A 및 B 중 적어도 하나"는 A이거나, B이거나, A와 B인 경우를 나타낸다.
이하의 실시예에서, 막, 영역, 구성 요소 등이 연결되었다고 할 때, 막, 영역, 구성 요소들이 직접적으로 연결된 경우, 또는/및 막, 영역, 구성요소들 중간에 다른 막, 영역, 구성 요소들이 개재되어 간접적으로 연결된 경우도 포함한다. 예컨대, 본 명세서에서 막, 영역, 구성 요소 등이 전기적으로 연결되었다고 할 때, 막, 영역, 구성 요소 등이 직접 전기적으로 연결된 경우, 및/또는 그 중간에 다른 막, 영역, 구성 요소 등이 개재되어 간접적으로 전기적 연결된 경우를 나타낸다.
x축, y축 및 z축은 직교 좌표계 상의 세 축으로 한정되지 않고, 이를 포함하는 넓은 의미로 해석될 수 있다. 예를 들어, x축, y축 및 z축은 서로 직교할 수도 있지만, 서로 직교하지 않는 서로 다른 방향을 지칭할 수도 있다.
도 1은 본 발명의 일 실시예에 따른 디스플레이 장치의 일부분을 개략적으로 도시하는 평면도이고, 도 2는 도 1의 디스플레이 장치를 개략적으로 도시하는 측면도이다. 참고로 도 1은 제조 과정 중의 디스플레이 장치의 일부분을 개략적으로 도시하는 평면도로서, 디스플레이 장치는 제조 공정이 진행됨에 따라 도 2에 도시된 것과 같은 형상을 가질 수 있다.
도 1 및 도 2를 참조하면, 본 실시예에 따른 디스플레이 장치는 디스플레이패널(10)을 포함한다. 이러한 디스플레이 장치는 디스플레이패널(10)을 포함하는 것이라면 어떤 것이든 가능하다. 예컨대 디스플레이 장치는 스마트폰, 태블릿, 랩탑, 텔레비전 또는 광고판 등과 같은 다양한 장치일 수 있다.
디스플레이패널(10)은 표시영역(DA)과 표시영역(DA) 외측에 위치하는 주변영역(PA)을 포함한다. 표시영역(DA)은 예컨대, 원형, 타원형, 다각형, 특정 도형의 형상 등 다양한 형상을 가질 수 있다. 도 1에서는 표시영역(DA)이 모서리가 둥근 대략 직사각형의 형상을 갖는 것으로 도시하고 있다.
표시영역(DA)은 이미지를 표시하는 부분으로, 복수의 화소(PX)들이 배치될 수 있다. 각 화소(PX)는 부화소(sub-pixel)일 수 있으며 유기발광다이오드(OLED)와 같은 디스플레이소자를 포함할 수 있다. 각 화소(PX)는 예컨대, 적색, 녹색, 청색 또는 백색의 광을 방출할 수 있다. 화소(PX)는 데이터 신호를 전달하는 데이터선(DL), 스캔 신호를 전달하는 스캔선(SL), 구동전압을 공급하는 구동전압선(PL)과 전기적으로 연결될 수 있다.
물론 디스플레이패널(10)은 기판(100, 도 3 참조)을 포함하므로, 기판(100)이 이러한 표시영역(DA) 및 주변영역(PA)을 갖는다고 할 수도 있다. 이하에서는 편의상 기판(100)이 표시영역(DA) 및 주변영역(PA)을 갖는 것으로 설명한다.
디스플레이패널(10)은 또한 메인영역(MR), 메인영역(MR) 외측의 벤딩영역(BR), 그리고 벤딩영역(BR)을 중심으로 메인영역(MR)의 반대편에 위치하는 서브영역(SR)을 갖는다고 할 수 있다. 벤딩영역(BR)에서는 도 2에 도시된 것과 같이 디스플레이패널(10)의 벤딩이 이루어져, z축 방향에서 바라볼 시 서브영역(SR)의 적어도 일부가 메인영역(MR)과 중첩되도록 할 수 있다. 즉, 도 1은 이와 같은 벤딩이 이루어지기 전의 평면도인 것으로 이해될 수 있다. 물론 본 발명이 벤딩된 디스플레이 장치에 한정되는 것은 아니며, 벤딩되지 않는 디스플레이 장치에도 적용될 수 있다. 서브영역(SR)은 비디스플레이영역일 수 있다. 디스플레이패널(10)이 벤딩영역(BR)에서 벤딩되도록 함으로써, 디스플레이 장치를 메인영역(MR)에 수직인 방향에서 (-z 방향으로) 바라볼 시, 비디스플레이영역이 시인되지 않도록 하거나 시인되더라도 그 시인되는 면적이 최소화되도록 할 수 있다.
디스플레이패널(10)의 서브영역(SR)에는 구동칩(20)이 배치될 수 있다. 구동칩(20)은 디스플레이패널(10)을 구동하는 집적회로(예컨대, 드라이버 IC)에 전기적으로 연결될 수 있다. 이러한 집적회로는 데이터신호를 생성하는 데이터 구동 집적회로일 수 있지만, 본 발명이 이에 한정되는 것은 아니다. 필요에 따라서 집적회로는 디스플레이패널(10)의 서브영역(SR)에 직접 위치할 수도 있다.
구동칩(20)는 표시영역(DA)의 표시면과 동일한 면 상에 위치하지만, 전술한 것과 같이 디스플레이패널(10)이 벤딩영역(BR)에서 벤딩됨에 따라, 구동칩(20)는 메인영역(MR)의 배면 상에 위치할 수 있다.
디스플레이패널(10)의 서브영역(SR) 단부에는 인쇄회로기판(30) 등이 부착될 수 있다. 이러한 인쇄회로기판(30) 등은 기판 상의 패드(미도시)를 통해 구동칩(20) 등에 전기적으로 연결될 수 있다.
이하에서는, 본 발명의 일 실시예에 따른 디스플레이 장치로서, 유기 발광 디스플레이 장치를 예로 하여 설명한다. 하지만 본 발명의 디스플레이 장치는 이에 한정되지 않는다. 예컨대 본 발명의 디스플레이 장치는 무기 발광 디스플레이 장치(Inorganic Light Emitting Display 또는 무기 EL 디스플레이 장치)이거나, 양자점 발광 디스플레이 장치(Quantum dot Light Emitting Display)와 같은 디스플레이 장치일 수 있다. 예컨대, 디스플레이 장치에 구비된 디스플레이 소자가 포함하는 발광층은 유기물을 포함하거나, 무기물을 포함할 수 있다. 그리고 발광층에서 방출되는 광의 경로 상에 양자점이 위치하도록 할 수도 있다.
도 3a는 본 발명의 일 실시예에 따른 디스플레이 장치가 포함하는 디스플레이패널을 개략적으로 도시하는 평면도이고, 도 3b는 도 3a의 A부분을 확대하여 개략적으로 도시한 평면도이다.
도 3a 및 도 3b를 참조하면, 본 발명의 일 실시예에 따른 디스플레이패널(10)은 기판(100), 구동전압공급선(DDL), 복수의 제1구동전압선들(PL1), 복수의 제2구동전압선들(PL2), 복수의 제3구동전압선들(PL3), 제1구동전압연결선(PCL1), 제2구동전압연결선(PCL2), 제3구동전압연결선(PCL3) 및 제4구동전압연결선(PCL4)을 구비할 수 있다.
기판(100)은 글라스, 금속 또는 고분자 수지를 포함할 수 있다. 디스플레이 장치의 적어도 일부가 벤딩되거나 디스플레이 장치가 플렉서블한 특성을 가질 경우, 기판(100)은 플렉서블 또는 벤더블 특성을 가질 필요가 있다. 이 경우, 기판(100)은 예컨대 폴리에테르술폰(polyethersulphone), 폴리아크릴레이트(polyacrylate), 폴리에테르 이미드(polyetherimide), 폴리에틸렌 나프탈레이트(polyethylene naphthalate), 폴리에틸렌 테레프탈레이트(polyethylene terephthalate), 폴리페닐렌 설파이드(polyphenylene sulfide), 폴리아릴레이트(polyarylate), 폴리이미드(polyimide), 폴리카보네이트(polycarbonate) 또는 셀룰로오스 아세테이트 프로피오네이트(cellulose acetate propionate)와 같은 고분자 수지를 포함할 수 있다. 물론 기판(100)은 각각 이와 같은 고분자 수지를 포함하는 두 개의 층들과 그 층들 사이에 개재된 무기물(예, 실리콘산화물, 실리콘질화물, 산질화규소 등)을 포함하는 배리어층을 포함하는 다층구조를 가질 수도 있는 등, 다양한 변형이 가능하다. 나아가 기판(100)이 벤딩되지 않는 경우라면, 기판(100)은 글라스 등을 포함할 수도 있다.
전술한 것과 같이, 기판은 표시영역(DA)과 주변영역(PA)을 포함할 수 있다. 표시영역(DA)은 제1표시영역(DA1) 내지 제3표시영역(DA3)을 포함할 수 있다. 제2표시영역(DA2)은 제1표시영역(DA1)의 (-y 방향) 일측에 위치하고, 제3표시영역(DA3)은 제1표시영역(DA1)의 (+y 방향) 타측에 위치한다.
구동전압공급선(DDL)은 제2표시영역(DA2)에 인접하는 주변영역(PA)에 위치할 수 있다. 구동전압공급선(DDL)은 제1방향(예컨대 y축 방향)으로 연장된 형상을 갖는 제1구동전압공급선(DDL1)과, 제1방향과 교차하는 제2방향(예컨대 x축 방향)으로 연장된 형상을 갖는 제2구동전압공급선(DDL2)을 포함할 수 있다. 구동전압공급선(DDL)은 서브영역(SR, 도 1)에 위치할 수 있는 패드부(14)와 전기적으로 연결될 수 있다. 패드부(14)는 절연층에 의해 덮이지 않고 노출되어 인쇄회로기판(30)과 전기적으로 연결될 수 있다. 인쇄회로기판(30)의 단자(34)는 디스플레이패널(10)의 패드부(14)와 전기적으로 연결될 수 있다. 구동전압공급선(DDL)은 단자(34) 및 패드부(14)를 통해 제어부(미도시)로부터 구동전압을 전달받아 복수의 제1구동전압선들(PL1) 및 복수의 제2구동전압선들(PL2)을 통해 각 화소(PX, 도 1)에 구동전압을 공급할 수 있다.
상호 대략 평행한 제1구동전압선(PL1)들과 제2구동전압선(PL2)들은 표시영역(DA) 상에 배치될 수 있으며, 제1방향(예컨대 y축 방향)으로 연장된 형상을 가질 수 있다. 제1구동전압선(PL1)들은 구동전압공급선(DDL)과 전기적으로 연결될 수 있고, 주변영역(PA)에서 구동전압공급선(DDL)과 컨택할 수 있다. 한편 제2구동전압선(PL2)들은 제1구동전압선(PL1)과 주변영역(PA) 사이에 배치될 수 있다. 이러한 제2구동전압선(PL2)들은 구동전압공급선(DDL)에 전기적으로 연결되되, 구동전압공급선(DDL)과 직접 컨택하지 않을 수 있다. 이에 대해서는 후술한다.
본 발명의 일 실시예에 의하면, 제1구동전압선(PL1)들 및 제2구동전압선(PL2)들은 제1방향(예컨대 y축 방향)으로 연장된 형상을 가지되, 제3표시영역(DA3)까지 연장되지 않고 제1표시영역(DA1)에서 단절될 수 있다. 이 경우, 제2구동전압연결선(PCL2), 제3구동전압연결선(PCL3), 제1구동전압연결선(PCL1) 및 제1구동전압선(PL1)들을 통해 구동전압공급선(DDL)에 전기적으로 연결된 제3구동전압선(PL3)들이 표시영역(DA)상에 배치될 수 있다. 이러한 제3구동전압선(PL3)들은 제2구동전압연결선(PCL2)과 교차하도록 표시영역(DA)상에 배치될 수 있다. 제3구동전압선(PL3)들은 제1방향(예컨대 y축 방향)으로 연장된 형상을 가지되, 제3표시영역(DA3)에서 제1표시영역(DA1)으로 연장되며, 제2표시영역(DA2)까지 연장되지 않고 제1표시영역(DA1)에서 단절될 수 있다. 제3구동전압선(PL3)들은 제1구동전압선(PL1)들 또는 제2구동전압선(PL2)들과 컨택하지 않을 수 있다. 이렇게 배치됨으로써 중앙부에는 컴포넌트 등이 중첩되어 배치될 수 있는 컴포넌트 영역 등이 위치할 수 있다.
또한 제3구동전압선(PL3)들은 제1표시영역(DA1)을 중심으로 제1구동전압선(PL1)들 및 제2구동전압선(PL2)들과 대칭일 수 있다.
다만 본 발명이 이에 한정되는 것은 아니다. 구동전압선들(PL1, PL2, PL3)은 표시영역(DA)에서 다양한 형상으로 배치될 수 있다. 예컨대 표시영역(DA)에서 구동전압선들(PL1, PL2, PL3)은 제2방향(예컨대 x축 방향)으로 연장된 전압선을 포함할 수도 있다. 즉, 구동전압선들(PL1, PL2, PL3)은 메쉬(mesh) 형상으로 배치될 수도 있다.
제1구동전압연결선(PCL1)은 제2표시영역(DA2)에 위치할 수 있고, 제2구동전압연결선(PCL2)은 제3표시영역(DA3)에 위치할 수 있다. 제1구동전압연결선(PCL1) 및 제2구동전압연결선(PCL2)은 제2방향(예컨대 x축 방향)으로 연장된 형상을 가질 수 있다. 제1구동전압연결선(PCL1) 및 제2구동전압연결선(PCL2)은 주변영역(PA) 내로 연장될 수 있다. 제1구동전압연결선(PCL1)은 제2표시영역(DA2)에서 제1구동전압선(PL1)들 및 제2구동전압선(PL2)들의 일부분과 중첩할 수 있고, 제2구동전압연결선(PCL2)은 제3표시영역(DA3)에서 제1구동전압선(PL1)들 및 제2구동전압선(PL2)들의 일부분과 중첩할 수 있다. 즉, 제1구동전압연결선(PCL1)은 제2표시영역(DA2)에서 제1구동전압선(PL1)들 및 제2구동전압선(PL2)들과 컨택할 수 있고, 제2구동전압연결선(PCL2)은 제3표시영역(DA3)에서 제3구동전압선(PL3)들과 컨택할 수 있다. 달리 말하면, 제1구동전압연결선(PCL1)은 제2표시영역(DA2)에서 제1구동전압선(PL1)들 및 제2구동전압선(PL2)들과 교차할 수 있고, 제2구동전압연결선(PCL2)은 제3표시영역(DA3)에서 제3구동전압선(PL3)들과 교차할 수 있다. 따라서 제2구동전압선(PL2)들은, 전기적으로 연결되는 제1구동전압연결선(PCL1)과 제1구동전압선(PL1)을 통해서, 구동전압공급선(DDL)과 전기적으로 연결될 수 있다.
제1구동전압선(PL1)들, 제2구동전압선(PL2)들, 제1구동전압연결선(PCL1) 및 제2구동전압연결선(PCL2)은 동일한 층 상에 배치될 수 있으며, 동일한 물질을 포함할 수 있다. 또한 제1구동전압선(PL1)들, 제2구동전압선(PL2)들, 제1구동전압연결선(PCL1) 및 제2구동전압연결선(PCL2)은 동일한 공정에서 형성될 수 있고, 일체(一體)일 수 있다. 제1구동전압연결선(PCL1) 및 제2구동전압연결선(PCL2)은 제1표시영역(DA1)을 기준으로 대칭일 수 있다.
제3구동전압연결선(PCL3) 및 제4구동전압연결선(PCL4)은 주변영역에 위치하며 제1구동전압연결선(PCL1)및 제2구동전압연결선(PCL2) 각각의 일부분과 중첩할 수 있다. 제3구동전압연결선(PCL3) 및 제4구동전압연결선(PCL4)은 제1방향(예컨대 y축 방향)으로 연장될 형태일 수 있다. 제3구동전압연결선(PCL3) 및 제4구동전압연결선(PCL4)은 제1구동전압연결선(PCL1) 및 제2구동전압연결선(PCL2)을 전기적으로 연결할 수 있다. 제3구동전압연결선(PCL3) 및 제4구동전압연결선(PCL4)은 표시영역(DA)을 기준으로 대칭일 수 있다.
제1추가연결선(PAL1)은 제1구동전압연결선(PCL1)으로부터 이격되어 제1구동전압선(PL1)들 각각의 일부분과 중첩하도록 제2표시영역(DA2) 내에 배치될 수 있다. 달리 말하면, 제1추가연결선(PAL1)은 제1구동전압연결선(PCL1)으로부터 이격되어 제1구동전압선(PL1)들 각각과 교차하도록 기판(100)의 제2표시영역(DA2) 내에 배치될 수 있다.
제2추가연결선(PAL2)은 제2구동전압연결선(PCL2)으로부터 이격되어 제1구동전압선(PL1)들 각각의 일부분과 중첩하도록 제3표시영역(DA3) 내에 배치될 수 있다. 달리 말하면, 제2추가연결선(PAL2)은 제2구동전압연결선(PCL2)으로부터 이격되어 제1구동전압선(PL1)들 각각과 교차하도록 제3표시영역(DA3) 내에 배치될 수 있다. 제1추가연결선(PAL1) 및 제2추가연결선(PAL2)은 주변영역(PA)으로 연장되지 않을 수 있다.
도 3a에서는 2개의 제1추가연결선(PAL1)들이 제2표시영역(DA2)에 위치하고 2개의 제2추가연결선(PAL2)들이 제3표시영역(DA3)에 위치하는 것으로 도시하였으나, 본 발명은 이에 제한되지 않는다. 예컨대 1개 또는 3개 이상의 제1추가연결선(PAL1)들이 제2표시영역(DA2)에 위치하고 1개 또는 3개 이상의 제2추가연결선(PAL2)들이 제3표시영역(DA3)에 위치할 수 있다. 복수개의 제1추가연결선(PAL1)들 및 복수개의 제2추가연결선(PAL2)들이 배치되는 경우, 제1추가연결선(PAL1)들 및 제2추가연결선(PAL2)들은 제1구동전압선(PL1)들 및 제2구동전압선(PL2)들과 교차하여 대략 메쉬(mesh) 형태를 가질 수 있다.
제1추가연결선(PAL1)들 및 제2추가연결선(PAL2)들은 제1표시영역(DA1)을 기준으로 대칭일 수 있다. 예컨대 복수개의 제1추가연결선(PAL1)들이 제2표시영역(DA2)에 배치되고, 복수개의 제2추가연결선(PAL2)들이 제3표시영역(DA3)에 배치되는 경우, 복수개의 제1추가연결선(PAL1)들, 복수개의 제2추가연결선(PAL2)들, 복수개의 제1구동전압선(PL1)들 및 복수개의 제2구동전압선(PL2)들은 제1표시영역(DA1)을 기준으로 대칭적인 메쉬(mesh) 형태를 가질 수 있다.
제1구동전압선(PL1)들, 제2구동전압선(PL2)들, 제3구동전압선(PL3)들, 제1구동전압연결선(PCL1), 제2구동전압연결선(PCL2), 제3구동전압연결선(PCL3), 제4구동전압연결선(PCL4), 제1추가연결선(PAL1)들 및 제2추가연결선(PAL2)들은 동일한 공정에서 형성될 수 있고, 일체일 수 있다.
도 4a는 본 발명의 일 실시예에 따른 디스플레이 장치가 포함하는 디스플레이패널을 개략적으로 도시하는 평면도이고, 도 4b는 도 4a의 B부분을 확대하여 개략적으로 도시한 평면도이다.
도 4a 및 도 4b를 참조하면, 주변영역(PA)은 제1주변영역(PA1), 제2주변영역(PA2) 및 제3주변영역(PA3)을 포함할 수 있다. 제1주변영역(PA1)은 표시영역(DA)의 일측(-x 방향)에 위치할 수 있고, 제2주변영역(PA2)은 표시영역(DA)의 타측(+x 방향)에 위치할 수 있다. 제3주변영역(PA3)은 표시영역(DA)의 -y 방향에 위치하며 제1주변영역(PA1)과 제2주변영역(PA2)을 연결할 수 있다. 즉, 제3주변영역(PA3)은 제1주변영역(PA1)과 제2주변영역(PA2)을 연결하며, 제2표시영역(DA2) 외측에 위치할 수 있다. 기판(100) 상부에는 제1방향(예컨대 y축 방향)으로 연장된 형상의 상호 대략 평행한 데이터선들(DL1, DL2)이 표시영역(DA) 상에 위치할 수 있다. 제1데이터선(DL1)은 표시영역(DA)을 y축 방향에서 바라볼 시 대략 표시영역(DA)의 중간부분에 위치할 수 있다. 제2데이터선(DL2)은 제1데이터선(DL1)과 제1주변영역(PA1) 사이에 배치될 수 있다. 다만 본 발명은 이에 한정되는 것은 아니다. 예컨대, 복수개의 제1데이터선(DL1)들 및 복수개의 제2데이터선(DL2)들이 표시영역(DA)에 배치될 수 있고, 복수개의 제2데이터선(DL2)들은 제1주변영역(PA1)과 복수개의 제1데이터선(DL1)들 사이에 배치되거나, 제2주변영역(PA2)과 복수개의 제1데이터선(DL1)들 사이에 배치될 수 있다.
이러한 데이터선들(DL1, DL2)에 인가될 데이터신호를 입력하기 위해, 제3주변영역(PA3)에는 상호 이격된 입력선들이 위치한다. 제1입력선(IL1)은 제1데이터선(DL1)에 전기적으로 연결되고, 제2입력선(IL2)은 제2데이터선(DL2)에 전기적으로 연결될 수 있다. 제1데이터선(DL1)은 제1입력선(IL1)과 일체일 수 있다. 물론 본 발명이 이에 한정되는 것은 아니다. 예컨대 제1데이터선(DL1)과 제1입력선(IL1)은 서로 다른 층에 위치하고, 표시영역(DA)과 제3주변영역(PA3)의 경계에서 또는 제3주변영역(PA3)에서 컨택홀에 의해 상호 전기적으로 연결될 수 있다.
데이터연결선(DCL)은 일단이 제3주변영역(PA3)에서 제2데이터선(DL2)에 전기적으로 연결되고, 제1데이터선(DL1)에 컨택하지 않도록 제1데이터선(DL1)의 상부 또는 하부를 지나 표시영역(DA)을 경유하여, 타단이 제3주변영역(PA3)에서 제2입력선(IL2)과 전기적으로 연결될 수 있다. 다만 본 발명이 이에 한정되는 것은 아니다. 예컨대, 데이터연결선(DCL)은 일단이 제2표시영역(DA2)에서 제2데이터선(DL2)에 전기적으로 연결될 수도 있다.
도 5는 본 발명의 일 실시예에 따른 디스플레이 장치가 포함하는 디스플레이패널을 개략적으로 도시하는 평면도이고, 도 6은 도 5의 Ⅵ-Ⅵ'선을 따라 취한 단면도이며, 도 7은 도 5의 Ⅶ-Ⅶ'선을 따라 취한 단면도이다.
도 5 내지 도 7을 참조하면, 디스플레이패널(10)은 기판(100), 버퍼층(111), 제1게이트절연층(112), 제2게이트절연층(113), 층간절연층(115), 평탄화층(117), 화소정의막(119), 기능층(122e) 및 대향전극(123)이 적층된 구조를 가질 수 있다.
기판(100)은 글라스, 금속 또는 고분자 수지를 포함할 수 있다. 기판(100)에 대해서는 전술하였으므로, 이에 대한 설명은 편의상 생략한다.
버퍼층(111)은 기판(100) 상에 위치하여, 기판(100)의 하부로부터 이물, 습기 또는 외기의 침투를 감소 또는 차단할 수 있고, 기판(100) 상에 평탄면을 제공할 수 있다. 버퍼층(111)은 산화물 또는 질화물과 같은 무기물, 또는 유기물, 또는 유무기 복합물을 포함할 수 있으며, 무기물과 유기물의 단층 구조 또는 다층 구조로 이루어질 수 있다. 기판(100)과 버퍼층(111) 사이에는 외기의 침투를 차단하는 배리어층(미도시)이 더 포함될 수 있다. 버퍼층(111)은 실리콘산화물(SiO2) 또는 실리콘질화물(SiNX)를 포함할 수 있다.
버퍼층(111) 상부에는 박막트랜지스터(TFT)가 배치될 수 있다. 박막트랜지스터(TFT)는 반도체층(Act), 게이트전극(GE), 소스전극(SE) 및 드레인전극(DE)을 포함할 수 있다. 박막트랜지스터(TFT)는 유기발광다이오드(OLED)와 연결되어 유기발광다이오드(OLED)를 구동할 수 있다.
반도체층(Act)은 버퍼층(111) 상에 배치될 수 있으며 폴리실리콘을 포함할 수 있다. 다른 실시예로 반도체층(Act)은 비정질실리콘(amorphous silicon)을 포함할 수 있다. 다른 실시예로 반도체층(Act)은 인듐(In), 갈륨(Ga), 주석(Sn), 지르코늄(Zr), 바나듐(V), 하프늄(Hf), 카드뮴(Cd), 게르마늄(Ge), 크롬(Cr), 티타늄(Ti) 및 아연(Zn)을 포함하는 군에서 선택된 적어도 하나 이상의 물질의 산화물을 포함할 수 있다. 반도체층(Act)은 채널영역과 불순물이 도핑된 소스영역 및 드레인영역을 포함할 수 있다.
제1게이트절연층(112)은 반도체층(Act)을 덮을 수 있다. 제1게이트절연층(112)은 실리콘산화물(SiO2), 실리콘질화물(SiNx), 산질화규소(SiOxNy), 알루미늄산화물(Al2O3), 티타늄산화물(TiO2), 탄탈산화물(Ta2O5), 하프늄산화물(HfO2), 또는 아연산화물(ZnO2) 등과 같은 무기절연물을 포함할 수 있다. 제1게이트절연층(112)은 전술한 무기절연물을 포함하는 단일층 또는 다층일 수 있다.
제1게이트절연층(112) 상부에는 반도체층(Act)과 중첩되도록 게이트전극(GE)이 배치될 수 있다. 게이트전극(GE)은 몰리브덴(Mo), 알루미늄(Al), 구리(Cu), 티타늄(Ti) 등을 포함하며 단층 또는 다층으로 이루어질 수 있다. 예컨대 게이트전극(GE)은 몰리브덴(Mo)층과 알루미늄(Al)층을 포함하는 다층구조를 가질 수 있다.
제2게이트절연층(113)은 게이트전극(GE)을 덮을 수 있다. 제2게이트절연층(113)은 실리콘산화물(SiO2), 실리콘질화물(SiNx), 산질화규소(SiOxNy), 알루미늄산화물(Al2O3), 티타늄산화물(TiO2), 탄탈산화물(Ta2O5), 하프늄산화물(HfO2) 또는 아연산화물(ZnO2) 등과 같은 무기절연물을 포함할 수 있다. 제2게이트절연층(113)은 전술한 무기절연물을 포함하는 단일층 또는 다층일 수 있다.
제2게이트절연층(113) 상부에는 스토리지커패시터(Cst)의 상부전극(CE2)이 배치될 수 있다. 스토리지커패시터(Cst)의 상부전극(CE2)은 게이트전극(GE)과 중첩할 수 있다. 이 때 게이트전극(GE)은 스토리지커패시터(Cst)의 하부전극(CE1)일 수 있다. 상부전극(CE2) 및 하부전극(CE1)은 스토리지커패시터(Cst)를 이룰 수 있다. 상부전극(CE2)은 알루미늄(Al), 백금(Pt), 팔라듐(Pd), 은(Ag), 마그네슘(Mg), 금(Au), 니켈(Ni), 네오디뮴(Nd), 이리듐(Ir), 크롬(Cr), 칼슘(Ca), 몰리브덴(Mo), 티타늄(Ti), 텅스텐(W), 및/또는 구리(Cu)를 포함할 수 있으며, 전술한 물질의 단일층 또는 다층일 수 있다.
층간절연층(115)은 상부전극(CE2)을 덮을 수 있다. 층간절연층(115)은 실리콘산화물(SiO2), 실리콘질화물(SiNx), 산질화규소(SiOxNy), 알루미늄산화물(Al2O3), 티타늄산화물(TiO2), 탄탈산화물(Ta2O5), 하프늄산화물(HfO2), 또는 아연산화물(ZnO2) 등과 같은 무기절연물을 포함할 수 있다. 층간절연층(115)은 전술한 무기절연물을 포함하는 단층 구조 또는 다층 구조를 가질 수 있다.
박막트랜지스터(TFT)의 소스전극(SE)과 드레인전극(DE)은 층간절연층(115) 상에 배치될 수 있다. 소스전극(SE)과 드레인전극(DE)은 몰리브덴(Mo), 알루미늄(Al), 구리(Cu), 티타늄(Ti) 등을 포함하는 도전 물질을 포함할 수 있고, 상기의 재료를 포함하는 다층 구조 또는 단층 구조일 수 있다. 예컨대 소스전극(SE)과 드레인전극(DE)은 Ti/Al/Ti의 다층 구조로 이루어질 수 있다.
평탄화층(117)은 소스전극(SE)과 드레인전극(DE)을 덮도록 층간절연층(115) 상에 위치할 수 있다. 평탄화층(117)은 유기물질 또는 무기물질을 포함할 수 있으며, 단층구조 또는 다층구조를 가질 수 있다. 평탄화층(117)은 제1평탄화층(117a) 및 제2평탄화층(117b)을 구비할 수 있다. 이에 따라, 제1평탄화층(117a)과 제2평탄화층(117b) 사이에 배선 등의 도전 패턴을 형성할 수 있어, 고집적화에 유리할 수 있다. 제1평탄화층(117a) 상부에는 연결전극(CM)이 배치될 수 있다.
이러한 평탄화층(117)은 BCB(Benzocyclobutene), 폴리이미드(polyimide), HMDSO(Hexamethyldisiloxane), PMMA (Polymethylmethacrylate)나, PS(Polystyrene)과 같은 일반 범용고분자, 페놀계 그룹을 갖는 고분자 유도체, 아크릴계 고분자, 이미드계 고분자, 아릴에테르계 고분자, 아마이드계 고분자, 불소계 고분자, p-자일렌계 고분자, 또는 비닐알콜계 고분자 등을 포함할 수 있다. 한편, 평탄화층(117)은 실리콘산화물(SiO2), 실리콘질화물(SiNx), 산질화규소(SiOxNy), 알루미늄산화물(Al2O3), 티타늄산화물(TiO2), 탄탈산화물(Ta2O5), 하프늄산화물(HfO2), 또는 아연산화물(ZnO2) 등과 같은 무기절연물을 포함할 수 있다. 평탄화층(117)을 형성한 후 평탄한 상면을 제공하기 위해서 그 층의 상면에 화학적 기계적 폴리싱이 수행될 수 있다.
제2평탄화층(117b) 상에는 유기발광다이오드(OLED)가 배치될 수 있다. 유기발광다이오드(OLED)의 화소전극(121)은 제2평탄화층(117b) 상에 배치되며 연결전극(CM)을 통해서 박막트랜지스터(TFT)와 전기적으로 연결될 수 있다.
화소전극(121)은 인듐주석산화물(ITO; indium tin oxide), 인듐아연산화물(IZO; indium zinc oxide), 아연산화물(ZnO; zinc oxide), 인듐산화물(In2O3: indium oxide), 인듐갈륨산화물(IGO; indium gallium oxide) 또는 알루미늄아연산화물(AZO; aluminum zinc oxide)와 같은 도전성 산화물을 포함할 수 있다. 화소전극(121)은 은(Ag), 마그네슘(Mg), 알루미늄(Al), 백금(Pt), 팔라듐(Pd), 금(Au), 니켈(Ni), 네오디뮴(Nd), 이리듐(Ir), 크롬(Cr) 또는 이들의 화합물을 포함하는 반사막을 포함할 수 있다. 예컨대 화소전극(121)은 전술한 반사막의 위/아래에 ITO, IZO, ZnO 또는 In2O3을 포함하는 막들을 갖는 구조를 가질 수 있다. 예컨대, 화소전극(121)은 ITO/Ag/ITO로 적층된 구조를 가질 수 있다.
화소정의막(119)은 평탄화층(117) 상에서 화소전극(121)의 가장자리를 덮으며, 화소전극(121)의 중앙부를 노출하는 개구(OP)를 구비할 수 있다. 개구(OP)에 의해 유기발광다이오드(OLED)의 발광영역 즉, 화소(PX)의 크기 및 형상이 정의될 수 있다.
화소정의막(119)의 개구(OP) 내부에는 화소전극(121)에 대응되는 발광층(112b)이 배치될 수 있다. 발광층(112b)은 적색, 녹색, 청색, 또는 백색의 빛을 방출할 수 있다. 발광층(112b)의 상부 및/또는 하부에는 기능층(112e)이 배치될 수 있다. 기능층(112e)은 제1기능층(122a) 및/또는 제2기능층(122c)을 포함할 수 있다.
제1기능층(122a)은 발광층(122b)의 하부에 배치될 수 있다. 제1기능층(122a)은 홀 주입층(HIL: Hole Injection Layer) 및/또는 홀 수송층(HTL)을 포함할 수 있다.
제2기능층(122c)은 발광층(122b)의 상부에 배치될 수 있다. 제2기능층(122c)은 전자 수송층(ETL: Electron Transport Layer) 및/또는 전자 주입층(EIL: Electron Injection Layer)을 포함할 수 있다.
대향전극(123)은 기능층(112e) 상부에 배치될 수 있다. 대향전극(123)은 일함수가 낮은 도전성 물질을 포함할 수 있다. 예컨대, 대향전극(123)은 은(Ag), 마그네슘(Mg), 알루미늄(Al), 백금(Pt), 팔라듐(Pd), 금(Au), 니켈(Ni), 네오디뮴(Nd), 이리듐(Ir), 크롬(Cr), 리튬(Li), 칼슘(Ca) 또는 이들의 합금 등을 포함하는 (반)투명층을 포함할 수 있다. 화소전극(121)으로부터 대향전극(123)까지의 층들은 유기발광다이오드(OLED)를 이룰 수 있다.
제1데이터선(DL1) 및 제2데이터선(DL2)은 제1평탄화층(117a) 상에 배치될 수 있으며, 제1데이터선(DL1)과 제2데이터선(DL2)은 동일한 공정 과정에서 동시에 형성될 수 있다. 이에 따라 제1데이터선(DL1)과 제2데이터선(DL2)은 동일한 물질을 포함할 수 있고, 제1데이터선(DL1)과 제2데이터선(DL2)은 연결전극(CM)과 동일한 물질을 포함할 수 있다.
제1구동전압선(PL1)은 층간절연층(115) 상에 배치될 수 있다. 제1구동전압선(PL1)은 제1데이터선(DL1)과 제2데이터선(DL2) 하부에 위치하여 데이터선들과 컨택하지 않을 수 있다.
데이터연결선(DCL)은 제2평탄화층(117b)상에 배치될 수 있으며, 화소전극(121)과 동일한 물질을 포함할 수 있다. 데이터연결선(DCL)은 제1데이터선(DL1)과 컨택하지 않도록 서로 다른 층 상에 배치될 수 있다.
제1구동전압연결선(PCL1)은 층간절연층(115) 상에 배치될 수 있다. 제1구동전압연결선(PCL1)은 제1구동전압선(PL1)과 동일한 층에 배치되며, 동일한 물질을 포함할 수 있다. 또한 제1구동전압연결선(PCL1)은 제1구동전압선(PL1)과 일체일 수 있다.
다만 본 발명은 이에 한정되는 것은 아니다. 예컨대 제1데이터선(DL1)과 제2데이터선(DL2)은 층간절연층(115) 상에 배치되고, 제1구동전압선(PL1)과 제1구동전압연결선(PCL1)은 제1평탄화층(117a) 상에 배치되며, 데이터연결선(DCL)은 층간절연층(115) 및 제1평탄화층(117a)을 제외한 다른 층 상에 배치될 수 있다.
도 8은 본 발명의 일 실시예에 따른 디스플레이 장치가 포함하는 디스플레이패널을 개략적으로 도시하는 평면도이다.
도 8을 참조하면, 본 발명의 일 실시예에 따른 디스플레이패널(10)은 표시영역(DA)과 주변영역(PA)을 포함하는 기판, 제1공통전압공급선(SS1), 제2공통전압공급선(SS2), 제3공통전압공급선(SS3), 제4공통전압공급선(SS4), 제1공통전압연결선(SCL1), 제2공통전압연결선(SCL2), 제3공통전압연결선(SCL3) 및 제4공통전압연결선(SCL4)을 구비할 수 있다.
주변영역(PA)은 제1주변영역(PA1), 제2주변영역(PA2), 제3주변영역(PA3) 및 제4주변영역(PA4)을 포함할 수 있다. 제1주변영역(PA1)은 표시영역(DA)의 일측(-x 방향)에 위치할 수 있다. 제2주변영역(PA2)은 표시영역(DA)의 타측(+x 방향)에 위치할 수 있다. 제3주변영역(PA3)은 표시영역(DA)의 -y 방향에 위치하며, 제1주변영역(PA1)과 제2주변영역(PA2)을 연결할 수 있다. 제4주변영역(PA4)은 표시영역(DA)의 +y 방향에 위치하며, 제1주변영역(PA1)과 제2주변영역(PA2)을 연결할 수 있다.
제1주변영역(PA1) 상에는 제1공통전압공급선(SS1)이 배치될 수 있다. 제2주변영역(PA2) 상에는 제2공통전압공급선(SS2)이 배치될 수 있다. 제3주변영역(PA3) 상에는 제3공통전압공급선(SS3)이 배치될 수 있다. 제4주변영역(PA4) 상에는 제4공통전압공급선(SS4)이 배치될 수 있다.
제1공통전압공급선(SS1) 및 제2공통전압공급선(SS2)은 y축 방향으로 연장되어 데이터선(DL1, DL2, 도 4a)와 대략 평행하도록 배치될 수 있다.
제3공통전압공급선(SS3)은 x축 방향으로 연장되는 부분과, y축 방향으로 연장되는 부분이 일체인 형상을 가질 수 있다. 제3공통전압공급선(SS3)은 중앙부가 이격되어 배치될 수 있다. y축 방향으로 연장되는 부분은 제어부(미도시)로부터 공통전압을 공급받아 대향전극(123, 도 9 참조)에 전달할 수 있다.
제4공통전압공급선(SS4)은 x축 방향으로 연장되어 제1공통전압공급선(SS1) 및 제2공통전압공급선(SS2)과 대략 수직하도록 배치될 수 있다.
이와 같이 주변영역(PA)의 코너 부분에 공통전압공급선(SS)들이 배치되지 않도록 하여 디스플레이패널(10)의 데드스페이스(Dead space)를 줄일 수 있다.
제1공통전압연결선(SCL1)은 서로 이격된 제1공통전압공급선(SS1)의 단부와 제3공통전압공급선(SS3)의 단부를 전기적으로 연결할 수 있다. 이 때 제1공통전압연결선(SCL1)에 전기적으로 연결되는 제1공통전압공급선(SS1)의 단부는 제3주변영역(PA3) 방향(-y방향)의 단부일 수 있다. 또한 제1공통전압연결선(SCL1)에 연결되는 제3공통전압공급선(SS3)의 단부는 제1주변영역(PA1) 방향(-x방향)의 단부일 수 있다.
제2공통전압연결선(SCL2)은 서로 이격된 제2공통전압공급선(SS2)의 단부와 제3공통전압공급선(SS3)의 단부를 전기적으로 연결할 수 있다. 이 때 제2공통전압연결선(SCL2)에 전기적으로 연결되는 제2공통전압공급선(SS2)의 단부는 제3주변영역(PA3) 방향(-y방향)의 단부일 수 있다. 또한 제2공통전압연결선(SCL2)에 연결되는 제3공통전압공급선(SS3)의 단부는 제2주변영역(PA2) 방향(+x방향)의 단부일 수 있다.
제3공통전압연결선(SCL3)은 서로 이격된 제1공통전압공급선(SS1)의 단부와 제4공통전압공급선(SS4)의 단부를 전기적으로 연결할 수 있다. 이 때 제3공통전압연결선(SCL3)에 전기적으로 연결되는 제1공통전압공급선(SS1)의 단부는 제4주변영역(PA4) 방향(+y방향)의 단부일 수 있다. 또한 제3공통전압연결선(SCL3)에 연결되는 제4공통전압공급선(SS4)의 단부는 제1주변영역(PA1) 방향(-x방향)의 단부일 수 있다.
제4공통전압연결선(SCL4)은 서로 이격된 제2공통전압공급선(SS2)의 단부와 제4공통전압공급선(SS4)의 단부를 전기적으로 연결할 수 있다. 이 때 제4공통전압연결선(SCL4)에 전기적으로 연결되는 제2공통전압공급선(SS2)의 단부는 제4주변영역(PA4) 방향(+y방향)의 단부일 수 있다. 또한 제4공통전압연결선(SCL4)에 연결되는 제4공통전압공급선(SS4)의 단부는 제2주변영역(PA2) 방향(+x방향)의 단부일 수 있다.
제1공통전압연결선(SCL1) 내지 제4공통전압연결선(SCL4) 각각의 일부는 z 축 방향에서 보았을 때 표시영역(DA)과 중첩할 수 있다.
도 9는 도 8의 Ⅸ-Ⅸ'선을 따라 취한 단면도이고, 도 10은 도 8의 Ⅹ-Ⅹ'선 또는 도 9의 A-A선을 따라 취한 단면도이다. 도 9 및 도 10에 있어서 도 6과 동일한 참조부호는 동일 부재를 일컫는 바, 이들의 중복 설명은 생략한다.
박막트랜지스터(TFT)는 산화물 반도체 물질을 포함하는 산화물 반도체층을 구비할 수 있다. 산화물 반도체는 높은 캐리어 이동도(high carrier mobility) 및 낮은 누설전류를 가지므로, 구동 시간이 길더라도 전압 강하가 크지 않다. 즉, 저주파 구동 시에도 전압 강하에 따른 화상의 색상 변화가 크지 않으므로, 저주파 구동이 가능하다. 이와 같이 산화물 반도체의 경우 누설전류가 적은 이점을 갖기에, 박막트랜지스터(TFT)의 게이트전극(GE)으로 흘러갈 수 있는 누설전류의 발생을 방지하는 동시에 소비전력을 줄일 수 있다. 한편, 이러한 산화물 반도체는 광에 민감하여, 외부로부터의 광에 의해 전류량 등에 변동이 발생할 수 있다.
따라서, 도 9 및 도 10에 도시된 것과 같이, 기판(100)과 반도체층(Act) 사이에 차폐층(1111)이 배치되도록 할 수 있다. 차폐층(1111)은 외부로부터의 광을 흡수 또는 반사시켜, 외부로부터의 광이 산화물 반도체로 입사하는 것을 방지하거나 최소화할 수 있다. 이를 위해 기판(100)의 상면에 대략 수직인 방향에서 바라볼 때, 차폐층(1111)은 반도체층(Act)과 중첩할 수 있다.
제1공통전압공급선(SS1)은 제1서브전압배선(1171)과 제2서브전압배선(1172)을 포함할 수 있다. 제1서브전압배선(1171)은 제1평탄화층(117a) 상에 배치될 수 있다. 제2서브전압배선(1172)은 층간절연층(115) 상에 배치될 수 있다. 제1서브전압배선(1171)은 연결전극(CM)과 동일한 물질을 포함할 수 있다. 제2서브전압배선(1172)은 소스전극(SE) 및 드레인전극(DE)과 동일한 물질을 포함할 수 있다.
제1서브전압배선(1171)은 제2서브전압배선(1172)과 전기적으로 연결될 수 있다. 예컨대, 제1서브전압배선(1171)은 제2서브전압배선(1172)의 단부를 덮는 형상을 하며 제2서브전압배선(1172)에 전기적으로 연결될 수 있다. 제2서브전압배선(1172)은 패드부(14, 도 3a)와 전기적으로 연결되어 공통전압을 인가 받을 수 있다. 이러한 공통전압은 제2서브전압배선(1172)과 전기적으로 연결된 제1서브전압배선(1171)을 통해 대향전극(123)에 인가될 수 있다.
제1서브전압배선(1171) 상에는 제2평탄화층(117b)이 배치될 수 있다. 제2평탄화층(117b)은 제1서브전압배선(1171)의 중앙부를 노출시키는 개구를 가질 수 있다. 이 개구 및 제2평탄화층(117b) 상에는 중간연결층(PXL)이 배치될 수 있다. 중간연결층(PXL)은 화소전극(121)과 동일한 층 상에 배치될 수 있고, 화소전극(121)과 동일한 물질을 포함할 수 있다.
제1공통전압공급선(SS1)은 기판(100)과 반도체층(Act) 사이에 배치되는 제3공통전압연결선(SCL3)과 컨택홀(CNT)을 통해 전기적으로 연결될 수 있다. 제3공통전압연결선(SCL3)은 차폐층(1111)과 동일한 층에 배치될 수 있으며, 동일한 공정에서 동시에 형성될 수 있고, 동일한 물질을 포함할 수 있다. 공통전압은 제2서브전압배선(1172), 컨택홀(CNT) 및 제3공통전압연결선(SCL3)을 통해 제4공통전압공급선(SS4)의 제2서브전압배선(1172)에 인가될 수 있다. 따라서 제1공통전압공급선(SS1) 내지 제4공통전압공급선(SS4)은 동일한 전압을 가질 수 있다.
도 9 및 도 10에서는 제1공통전압공급선(SS1)의 구조에 대해서만 설명하였지만 제2공통전압공급선(SS2) 내지 제4공통전압공급선(SS4)도 동일한 구조를 가질 수 있다.
도 11a 및 도 11b는 본 발명의 일 실시예에 따른 디스플레이 장치가 포함하는 디스플레이패널을 개략적으로 도시하는 평면도이다.
도 9 및 도 10에서 전술한 바와 같이, 중간연결층(PXL)은 공통전압공급선(SS)과 대향전극(123) 사이에 배치될 수 있다. 도 11a 및 도 11b는 중간연결층(PXL)과 공통전압공급선(SS)을 z축 방향에서 바라본 도면이라고 이해할 수 있다.
본 발명의 일 실시예에 의한 중간연결층(PXL)은 상호 이격된 제1중간연결층(211), 제2중간연결층(212), 제3중간연결층(213) 및 제4중간연결층(214)를 포함할 수 있다.
도 11a을 참조하면, 제1중간연결층(211)은 제1주변영역(PA1)에 배치될 수 있다. 제1중간연결층(211)은 제1방향(예컨대 y축 방향)으로 연장된 형상을 가질 수 있다. 제1중간연결층(211)은 z축 방향에서 바라볼 때 제1공통전압공급선(SS1)의 적어도 일부와 중첩할 수 있다. 제1중간연결층(211)은 제1공통전압공급선(SS1) 및 대향전극(123)에 전기적으로 연결될 수 있다.
제2중간연결층(212)은 제2주변영역(PA2)에 배치될 수 있다. 제2중간연결층(212)은 제1방향(예컨대 y축 방향)으로 연장된 형상을 가질 수 있다. 제2중간연결층(212)은 z축 방향에서 바라볼 때 제2공통전압공급선(SS2)의 적어도 일부와 중첩할 수 있다. 제2중간연결층(212)은 제2공통전압공급선(SS2) 및 대향전극(123)에 전기적으로 연결될 수 있다.
제3중간연결층(213)은 제3주변영역(PA3)에 배치될 수 있다. 제3중간연결층(213)은 제2방향(예컨대 x축 방향)으로 연장되며 중앙부가 이격된 형상을 가질 수 있다. 제3중간연결층(213)은 z축 방향에서 바라볼 때 제3공통전압공급선(SS3)의 적어도 일부분과 중첩할 수 있다. 구체적으로, 제3중간연결층(213)은 z축 방향에서 바라볼 때, 제3공통전압공급선(SS3)의 제2방향(예컨대 x축 방향)으로 연장된 부분의 적어도 일부와 중첩할 수 있다. 제3중간연결층(213)은 제3공통전압공급선(SS3) 및 대향전극(123)에 전기적으로 연결될 수 있다.
제4중간연결층(214)은 제4주변영역(PA4)에 배치될 수 있다. 제4중간연결층(214)은 제2방향(예컨대 x축 방향)으로 연장된 형상을 가질 수 있다. 제4중간연결층(214)은 z축 방향에서 바라볼 때 제4공통전압공급선(SS4)의 적어도 일부와 중첩할 수 있다. 제4중간연결층(214)은 제4공통전압공급선(SS4) 및 대향전극(123)에 전기적으로 연결될 수 있다.
제1중간연결층(211), 제2중간연결층(212), 제3중간연결층(213) 및 제4중간연결층(214)은 화소전극(121)이 갖는 층구조와 동일한 층구조를 가질 수 있다. 즉, 제1중간연결층(211) 내지 제4중간연결층(214)은 은(Ag), 마그네슘(Mg), 알루미늄(Al), 백금(Pt), 팔라듐(Pd), 금(Au), 니켈(Ni), 네오디뮴(Nd), 이리듐(Ir), 크롬(Cr) 또는 이들의 화합물을 포함할 수 있다. 화소전극(121)이 ITO/Ag/ITO로 적층된 구조를 가지는 경우 제1중간연결층(211) 내지 제4중간연결층(214)도 마찬가지로 ITO/Ag/ITO로 적층된 구조를 가질 수 있다.
본 발명의 다른 실시예에 의한 중간연결층(PXL)은 제3주변영역(PA3)의 일측(예컨대 -x축 방향)에 위치하는 제1단과, 제3주변영역(PA3)의 타측(예컨대 +x축 방향)에 위치하는 제2단을 가지며, 중간연결층(PXL)은 제1주변영역(PA1), 제4주변영역(PA4) 및 제2주변영역(PA2)을 경유하도록 연장될 수도 있다.
도 11b를 참조하면, 이러한 중간연결층(PXL)은 제1주변영역(PA1)에서 제1공통전압공급선(SS1)의 적어도 일부분과 중첩하고, 제2주변영역(PA2)에서 제2공통전압공급선(SS2)의 적어도 일부분과 중첩하며, 제3주변영역(PA3)에서 제3공통전압공급선(SS3)의 적어도 일부분과 중첩하고, 제4주변영역(PA4)에서 제4공통전압공급선(SS4)의 적어도 일부분과 중첩할 수 있다.
중간연결층(PXL)은 화소전극(121)이 갖는 층구조와 동일한 층구조를 가질 수 있다. 즉, 중간연결층(PXL)은 은(Ag), 마그네슘(Mg), 알루미늄(Al), 백금(Pt), 팔라듐(Pd), 금(Au), 니켈(Ni), 네오디뮴(Nd), 이리듐(Ir), 크롬(Cr) 또는 이들의 화합물을 포함할 수 있다. 화소전극(121)이 ITO/Ag/ITO로 적층된 구조를 가지는 경우 중간연결층(PXL)도 마찬가지로 ITO/Ag/ITO로 적층된 구조를 가질 수 있다.
본 발명은 도면에 도시된 일 실시 예를 참고로 하여 설명하였으나 이는 예시적인 것에 불과하며 당해 분야에서 통상의 지식을 가진 자라면 이로부터 다양한 변형 및 실시예의 변형이 가능하다는 점을 이해할 것이다. 따라서, 본 발명의 진정한 기술적 보호 범위는 첨부된 특허청구범위의 기술적 사상에 의하여 정해져야 할 것이다.
10: 디스플레이패널
100: 기판
1111: 차폐층
211, 212, 213, 214: 제1중간연결층, 제2중간연결층, 제3중간연결층, 제4중간연결층
Act: 반도체층
DA: 표시영역
DA1 내지 DA3: 제1표시영역 내지 제3표시영역
DL1, DL2: 제1데이터선, 제2데이터선
DDL: 구동전압공급선
DCL: 데이터연결선
IL1, IL2: 제1입력선, 제2입력선
PA: 주변영역
PA1 내지 PA4: 제1주변영역 내지 제4주변영역
PL1, PL2, PL3: 제1구동전압선, 제2구동전압선, 제3구동전압선
PCL1, PCL2, PCL3, PCL4: 제1구동전압연결선, 제2구동전압연결선, 제3구동전압연결선, 제4구동전압연결선
PAL1, PAL2: 제1추가연결선, 제2추가연결선
SCL1, SCL2, SCL3, SCL4: 제1공통전압연결선, 제2공통전압연결선, 제3공통전압연결선, 제4공통전압연결선
SS1, SS2, SS3, SS4: 제1공통전압공급선, 제2공통전압공급선, 제3공통전압공급선, 제4공통전압공급선

Claims (30)

  1. 제1표시영역과 상기 제1표시영역의 일측에 위치한 제2표시영역과 상기 제1표시영역의 타측에 위치한 제3표시영역을 포함하는 표시영역과, 상기 표시영역 외측의 주변영역을 포함하는, 기판;
    상기 기판의 상기 주변영역 상에 위치한, 구동전압공급선;
    상기 구동전압공급선과 전기적으로 연결되도록 상기 표시영역 상에 배치된, 복수의 제1구동전압선들;
    상기 제1구동전압선들 각각과 교차하도록 상기 기판의 상기 제2표시영역 상에 배치되며 상기 주변영역 내로 연장된, 제1구동전압연결선;
    상기 기판의 상기 제3표시영역 상에 배치되며 상기 주변영역 내로 연장된, 제2구동전압연결선; 및
    상기 기판의 상기 주변영역에 위치하며, 상기 제1구동전압연결선과 상기 제2구동전압연결선을 전기적으로 연결하는, 제3구동전압연결선;
    을 구비하는, 디스플레이 장치.
  2. 제1항에 있어서,
    상기 표시영역을 중심으로 상기 제3구동전압연결선과 대칭이 되도록 상기 기판의 상기 주변영역에 위치하며, 상기 제1구동전압연결선과 상기 제2구동전압연결선을 전기적으로 연결하는, 제4구동전압연결선을 더 구비하는, 디스플레이 장치.
  3. 제1항에 있어서,
    상기 표시영역 상에 배치되며, 상기 제1구동전압연결선과 상기 제1구동전압선들을 통해 상기 구동전압공급선에 전기적으로 연결되는 제2구동전압선들을 더 구비하는, 디스플레이 장치.
  4. 제3항에 있어서,
    상기 제2구동전압연결선과 교차하도록 상기 표시영역 상에 배치되며, 상기 제2구동전압연결선, 상기 제3구동전압연결선, 상기 제1구동전압연결선 및 상기 제1구동전압선들을 통해 상기 구동전압공급선에 전기적으로 연결된 제3구동전압선들을 더 구비하는, 디스플레이 장치.
  5. 제4항에 있어서,
    상기 제1구동전압선들과 상기 제2구동전압선들은 상기 제1표시영역을 중심으로 상기 제3구동전압선들과 대칭인, 디스플레이 장치.
  6. 제1항에 있어서,
    상기 제1구동전압연결선으로부터 이격되어 상기 제1구동전압선들 각각과 교차하도록 상기 기판의 상기 제2표시영역 내에 배치된, 제1추가연결선을 더 구비하는, 디스플레이 장치.
  7. 제6항에 있어서,
    상기 제2구동전압연결선으로부터 이격되어 상기 제1구동전압선들 각각과 교차하도록 상기 기판의 상기 제3표시영역 내에 배치된, 제2추가연결선을 더 구비하는, 디스플레이 장치.
  8. 제7항에 있어서,
    상기 제1표시영역을 중심으로 상기 제1추가연결선과 상기 제2추가연결선은 상호 대칭인, 디스플레이 장치.
  9. 제7항에 있어서,
    상기 제1구동전압연결선, 상기 제2구동전압연결선, 상기 제3구동전압연결선, 제1구동전압선들, 제1추가연결선 및 제2추가연결선은 일체(一體)인, 디스플레이 장치.
  10. 제1항에 있어서,
    상기 주변영역은 상기 제1표시영역 내지 상기 제3표시영역의 일측에 위치한 제1주변영역과, 상기 제1표시영역 내지 상기 제3표시영역의 타측에 위치한 제2주변영역과, 상기 제1주변영역과 상기 제2주변영역을 연결하며 제2표시영역 외측에 위치하는 제3주변영역을 포함하고,
    상기 제3주변영역에 위치하며 상호 이격된 제1입력선 및 제2입력선;
    상기 제3주변영역에서 상기 표시영역 내로 연장되도록 상기 기판 상에 위치하며, 상기 제1입력선과 전기적으로 연결된, 제1데이터선;
    상기 제3주변영역에서 상기 표시영역 내로 연장되도록 상기 기판 상에 위치한, 제2데이터선; 및
    일단이 상기 제3주변영역에서 상기 제2데이터선에 전기적으로 연결되고, 상기 제1데이터선의 상부 또는 하부를 지나 상기 표시영역을 경유하여 타단이 상기 제2입력선에 전기적으로 연결되는, 데이터연결선;
    을 더 구비하는, 디스플레이 장치.
  11. 제10항에 있어서,
    상기 제2데이터선은 상기 제1데이터선과 상기 제1주변영역 사이에 위치하는, 디스플레이 장치.
  12. 제10항에 있어서,
    상기 제1구동전압선들, 상기 제1구동전압연결선 및 상기 제2구동전압연결선은 상기 제1데이터선 및 상기 제2데이터선과 다른 층 상에 배치되는, 디스플레이 장치.
  13. 제10항에 있어서,
    상기 제1데이터선 및 상기 제2데이터선은 동일한 층 상에 위치하는, 디스플레이 장치.
  14. 제10항에 있어서,
    상기 데이터연결선은, 상기 제1구동전압선들, 상기 제1구동전압연결선 및 상기 제2구동전압연결선과 다른 층 상에 배치되는, 디스플레이 장치.
  15. 표시영역과, 상기 표시영역의 일측에 위치한 제1주변영역과, 상기 표시영역의 타측에 위치한 제2주변영역과, 상기 제1주변영역의 일단과 상기 제2주변영역의 일단을 연결하는 제3주변영역을 포함하는, 기판;
    상기 제1주변영역에 배치된 제1공통전압공급선;
    상기 제2주변영역에 배치된 제2공통전압공급선;
    상기 제3주변영역에 배치된 제3공통전압공급선;
    상기 제1공통전압공급선의 상기 제3주변영역 방향의 단부와 상기 제3공통전압공급선의 상기 제1주변영역 방향의 단부를 전기적으로 연결하는 제1공통전압연결선; 및
    상기 제2공통전압공급선의 상기 제3주변영역 방향의 단부와 상기 제3공통전압공급선의 상기 제2주변영역 방향의 단부를 전기적으로 연결하는 제2공통전압연결선;
    을 구비하는, 디스플레이 장치.
  16. 제15항에 있어서,
    상기 기판에 수직인 방향에서 바라볼 시, 상기 제1공통전압연결선과 상기 제2공통전압연결선 각각은 상기 표시영역과 중첩하는 부분을 갖는, 디스플레이 장치.
  17. 제15항에 있어서,
    상기 제1공통전압공급선 내지 상기 제3공통전압공급선은 동일한 층 상에 위치하는, 디스플레이 장치.
  18. 제15항에 있어서,
    상기 제1공통전압연결선과 상기 제2공통전압연결선은 상기 제1공통전압공급선 내지 상기 제3공통전압공급선 하부에 위치하는, 디스플레이 장치.
  19. 제15항에 있어서,
    상기 표시영역에 위치하며 반도체층을 포함하는 박막트랜지스터를 더 구비하고,
    상기 제1공통전압연결선 및 상기 제2공통전압연결선은 상기 기판과 상기 반도체층 사이에 위치하는, 디스플레이 장치.
  20. 제19항에 있어서,
    상기 박막트랜지스터에 대응하도록 상기 기판과 상기 반도체층 사이에 위치하는 차폐층을 더 구비하고,
    상기 제1공통전압연결선 및 상기 제2공통전압연결선은 상기 차폐층과 동일한 물질을 포함하는, 디스플레이 장치.
  21. 제15항에 있어서,
    상기 기판은 상기 제1주변영역의 타단과 상기 제2주변영역의 타단을 연결하는 제4주변영역을 더 포함하고,
    상기 제4주변영역에 배치된 제4공통전압공급선;
    상기 제1공통전압공급선의 상기 제4주변영역 방향의 단부와 상기 제4공통전압공급선의 상기 제1주변영역 방향의 단부를 전기적으로 연결하는 제3공통전압연결선; 및
    상기 제2공통전압공급선의 상기 제4주변영역 방향의 단부와 상기 제4공통전압공급선의 상기 제2주변영역 방향의 단부를 전기적으로 연결하는 제4공통전압연결선;
    을 더 구비하는, 디스플레이 장치.
  22. 제21항에 있어서,
    상기 기판에 수직인 방향에서 바라볼 시, 상기 제3공통전압연결선과 상기 제4공통전압연결선 각각은 상기 표시영역과 중첩하는 부분을 갖는, 디스플레이 장치.
  23. 제21항에 있어서,
    상기 제1공통전압연결선 내지 상기 제4공통전압연결선은 상기 제1공통전압공급선 내지 제4공통전압공급선 하부에 위치하는, 디스플레이 장치.
  24. 제21항에 있어서,
    상기 표시영역에 위치하며 반도체층을 포함하는 박막트랜지스터를 더 구비하고,
    상기 제1공통전압연결선 내지 상기 제4공통전압연결선은 상기 기판과 상기 반도체층 사이에 위치하는, 디스플레이 장치.
  25. 제21항에 있어서,
    상기 제1주변영역에 배치되고 상기 제1공통전압공급선의 적어도 일부분과 중첩하는 제1중간연결층;
    상기 제2주변영역에 배치되고 상기 제2공통전압공급선의 적어도 일부분과 중첩하는 제2중간연결층;
    상기 제3주변영역에 배치되고 상기 제3공통전압공급선의 적어도 일부분과 중첩하는 제3중간연결층; 및
    상기 제4주변영역에 배치되고 상기 제4공통전압공급선의 적어도 일부분과 중첩하는 제4중간연결층;
    을 더 포함하는, 디스플레이 장치.
  26. 제25항에 있어서,
    상기 제1중간연결층은 상기 제1공통전압공급선과 전기적으로 연결되고, 상기 제2중간연결층은 상기 제2공통전압공급선과 전기적으로 연결되고, 상기 제3중간연결층은 상기 제3공통전압공급선과 전기적으로 연결되고, 상기 제4중간연결층은 상기 제4공통전압공급선과 전기적으로 연결되는, 디스플레이 장치.
  27. 제25항에 있어서,
    상기 표시영역 내에 위치하는 화소전극을 더 구비하고, 상기 제1중간연결층, 상기 제2중간연결층, 상기 제3중간연결층 및 상기 제4중간연결층은 상기 화소전극이 갖는 층구조와 동일한 층구조를 갖는, 디스플레이 장치.
  28. 제21항에 있어서,
    상기 제1주변영역에서 상기 제1공통전압공급선의 적어도 일부분과 중첩하고, 상기 제2주변영역에서 상기 제2공통전압공급선의 적어도 일부분과 중첩하며, 상기 제3주변영역에서 상기 제3공통전압공급선의 적어도 일부분과 중첩하고, 상기 제4주변영역에서 상기 제4공통전압공급선의 적어도 일부분과 중첩하는, 중간연결층을 더 포함하는, 디스플레이 장치.
  29. 제28항에 있어서,
    상기 중간연결층은 상기 제3주변영역의 일측에 위치하는 제1단과, 상기 제3주변영역의 타측에 위치하는 제2단을 가지며, 상기 중간연결층은 상기 제1주변영역, 상기 제4주변영역 및 상기 제2주변영역을 경유하도록 연장된, 디스플레이 장치.
  30. 제28항에 있어서,
    상기 표시영역 내에 위치하는 화소전극을 더 구비하고, 상기 중간연결층은 상기 화소전극이 갖는 층구조와 동일한 층구조를 갖는, 디스플레이 장치.
KR1020210012654A 2021-01-28 2021-01-28 디스플레이 장치 KR20220109551A (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020210012654A KR20220109551A (ko) 2021-01-28 2021-01-28 디스플레이 장치
US17/401,476 US11925081B2 (en) 2021-01-28 2021-08-13 Display apparatus

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020210012654A KR20220109551A (ko) 2021-01-28 2021-01-28 디스플레이 장치

Publications (1)

Publication Number Publication Date
KR20220109551A true KR20220109551A (ko) 2022-08-05

Family

ID=82494852

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020210012654A KR20220109551A (ko) 2021-01-28 2021-01-28 디스플레이 장치

Country Status (2)

Country Link
US (1) US11925081B2 (ko)
KR (1) KR20220109551A (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2024103254A1 (en) * 2022-11-15 2024-05-23 Boe Technology Group Co., Ltd. Array substrate and display apparatus

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109903709A (zh) 2016-01-21 2019-06-18 苹果公司 有机发光二极管显示器的电源和数据路由结构
KR102483894B1 (ko) * 2016-04-05 2023-01-02 삼성디스플레이 주식회사 표시 장치
KR102638298B1 (ko) * 2016-05-16 2024-02-20 삼성디스플레이 주식회사 디스플레이 장치
KR102504948B1 (ko) * 2016-06-14 2023-03-03 삼성디스플레이 주식회사 디스플레이 장치
KR102462421B1 (ko) * 2017-11-15 2022-11-03 삼성디스플레이 주식회사 디스플레이 장치
KR102584517B1 (ko) * 2018-02-28 2023-10-05 삼성디스플레이 주식회사 디스플레이 장치
KR20200090299A (ko) * 2019-01-18 2020-07-29 삼성디스플레이 주식회사 디스플레이 패널 및 이를 포함한 디스플레이 장치
KR20200094264A (ko) 2019-01-29 2020-08-07 삼성디스플레이 주식회사 유기 발광 표시 장치
KR20200113055A (ko) * 2019-03-20 2020-10-06 삼성디스플레이 주식회사 디스플레이 장치
KR20200115852A (ko) 2019-03-28 2020-10-08 삼성디스플레이 주식회사 표시 장치
KR20210013460A (ko) * 2019-07-25 2021-02-04 삼성디스플레이 주식회사 디스플레이 장치

Also Published As

Publication number Publication date
US20220238622A1 (en) 2022-07-28
US11925081B2 (en) 2024-03-05

Similar Documents

Publication Publication Date Title
US20240130176A9 (en) Display device and method of manufacturing the same
US11600797B2 (en) Organic light-emitting display apparatus having peripheral dam containing metal-containing layer
EP3176771B1 (en) Display device with see through portion
EP3346501B1 (en) Organic light emitting display device having a connecting clad electrode
EP3706107A1 (en) Display panel
US11024696B2 (en) Display apparatus having a reduced non-display area
EP3940787A1 (en) Display device
CN113345931A (zh) 显示装置
KR20210099706A (ko) 화소 및 표시장치
US20230263032A1 (en) Display device having a bent portion
KR20220109551A (ko) 디스플레이 장치
US11495650B2 (en) Display apparatus
KR20220061335A (ko) 디스플레이 장치
KR20220111814A (ko) 표시장치
KR20220145987A (ko) 디스플레이 장치
KR20210131508A (ko) 디스플레이 장치
CN217562573U (zh) 显示装置
US20220285463A1 (en) Display apparatus
US20230058377A1 (en) Display apparatus
US20240099082A1 (en) Display apparatus
US20230105289A1 (en) Display apparatus and method of providing the same
US20240186307A1 (en) Light Emitting Display Device
US20240065055A1 (en) Display apparatus
US20230232676A1 (en) Display apparatus
KR20230055471A (ko) 디스플레이 장치

Legal Events

Date Code Title Description
A201 Request for examination