KR20220034698A - Semiconductor devices and related methods - Google Patents

Semiconductor devices and related methods Download PDF

Info

Publication number
KR20220034698A
KR20220034698A KR1020210121011A KR20210121011A KR20220034698A KR 20220034698 A KR20220034698 A KR 20220034698A KR 1020210121011 A KR1020210121011 A KR 1020210121011A KR 20210121011 A KR20210121011 A KR 20210121011A KR 20220034698 A KR20220034698 A KR 20220034698A
Authority
KR
South Korea
Prior art keywords
substrate
encapsulant
module
interconnect
stack
Prior art date
Application number
KR1020210121011A
Other languages
Korean (ko)
Inventor
한규완
방원배
이주형
장민화
박동주
김진영
김재윤
홍세환
유승재
숀 바워스
임기태
조병우
최명재
이슬비
강상구
박경록
Original Assignee
앰코 테크놀로지 싱가포르 홀딩 피티이. 엘티디.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from US17/018,434 external-priority patent/US11495505B2/en
Application filed by 앰코 테크놀로지 싱가포르 홀딩 피티이. 엘티디. filed Critical 앰코 테크놀로지 싱가포르 홀딩 피티이. 엘티디.
Publication of KR20220034698A publication Critical patent/KR20220034698A/en

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • H01L23/315Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed the encapsulation having a cavity
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • H01L21/56Encapsulations, e.g. encapsulation layers, coatings
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • H01L21/76895Local interconnects; Local pads, as exemplified by patent document EP0896365
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • H01L23/3114Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed the device being a chip scale package, e.g. CSP
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • H01L23/3121Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation
    • H01L23/3128Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation the substrate having spherical bumps for external connection
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/34Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
    • H01L23/36Selection of materials, or shaping, to facilitate cooling or heating, e.g. heatsinks
    • H01L23/373Cooling facilitated by selection of materials for the device or materials for thermal expansion adaptation, e.g. carbon
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/482Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of lead-in layers inseparably applied to the semiconductor body
    • H01L23/485Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of lead-in layers inseparably applied to the semiconductor body consisting of layered constructions comprising conductive layers and insulating layers, e.g. planar contacts
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/5226Via connections in a multilevel interconnection structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/528Geometry or layout of the interconnection structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/10Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices having separate containers
    • H01L25/11Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices having separate containers the devices being of a type provided for in group H01L29/00
    • H01L25/117Stacked arrangements of devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/10All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers
    • H01L2225/1005All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/1011All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00 the containers being in a stacked arrangement
    • H01L2225/1041Special adaptations for top connections of the lowermost container, e.g. redistribution layer, integral interposer

Abstract

In one example, a semiconductor device may comprise a substrate, a device stack, first and second internal interconnects, and an encapsulant. The substrate may comprise first and second substrate surfaces opposite each other, a substrate outer sidewall between the first substrate surface and the second substrate surface, and a substrate inner sidewall defining a cavity between the first substrate surface and the second substrate surface. The device stack may be positioned in the cavity and may comprise a first electronic device, and a second electronic device stacked on the first electronic device. The first internal interconnect may be coupled to the substrate and the device stack. The second internal interconnect may be coupled to the second electronic device and the first electronic device. The encapsulant may cover the substrate inner sidewall and the device stack, and may fill the cavity. Other examples and related methods are disclosed herein. The present invention can provide electrical coupling between external components and the device stack.

Description

반도체 디바이스 및 관련 방법{SEMICONDUCTOR DEVICES AND RELATED METHODS}SEMICONDUCTOR DEVICES AND RELATED METHODS

본 출원은 "반도체 디바이스 및 관련 방법" (문서 번호 MCK-63846US01)이라는 제목으로 2019년 6월 3일에 출원된 (계류 중인) 미국 출원 번호 16/429,553의 일부 계속 출원이다. 본 출원은 또한 "반도체 디바이스S AND RELATED METHODS"(문서 번호 CK-018PR)라는 제목으로 2019년 9월 19일에 출원된(계류 중인) 미국 출원 번호 62/902,473의 이익을 주장한다. 상기 출원 번호 16/429,553 및 상기 출원 번호 62/902,473은 그 전체가 참고로 여기에 포함된다.This application is a continuation-in-part of (pending) U.S. Application No. 16/429,553, filed June 3, 2019, titled "Semiconductor Devices and Related Methods" (Document No. MCK-63846US01). This application also claims the benefit of U.S. Application Serial No. 62/902,473, filed September 19, 2019 (pending) titled "Semiconductor DEVICES AND RELATED METHODS" (document number CK-018PR). Application No. 16/429,553 and Application No. 62/902,473 are incorporated herein by reference in their entirety.

본 개시는 일반적으로, 전자 디바이스, 보다 구체적으로 반도체 디바이스 및 반도체 디바이스의 제조 방법에 관한 것이다.BACKGROUND The present disclosure relates generally to electronic devices, and more particularly to semiconductor devices and methods of manufacturing semiconductor devices.

종래의 반도체 패키지 및 반도체 패키지를 형성하기 위한 방법은 예를 들어, 과도한 비용, 신뢰성 감소, 상대 적으로 낮은 성능, 또는 너무 큰 패키지 사이즈를 초래하여 부적절하다. 종래 및 전통적인 방법의 추가적인 제한 및 단점은 본 발명과 도면을 참조하여 이러한 방법을 비교함으로써 당업자에게 명백해질 것이다.Conventional semiconductor packages and methods for forming semiconductor packages are inadequate, resulting in, for example, excessive cost, reduced reliability, relatively low performance, or too large package size. Further limitations and disadvantages of the conventional and traditional methods will become apparent to those skilled in the art by comparing the present invention with these methods with reference to the drawings.

본 개시는 일반적으로, 전자 디바이스, 보다 구체적으로 반도체 디바이스 및 반도체 디바이스의 제조 방법에 관한 것이다.BACKGROUND The present disclosure relates generally to electronic devices, and more particularly to semiconductor devices and methods of manufacturing semiconductor devices.

본 발명에 따른 반도체 디바이스는 제1기판면, 상기 제1기판면의 반대면인 제2기판면, 상기 제1기판면과 제2기판면 사이의 기판 외측벽 및 상기 제 1기판면과 제2기판면 사이에서 캐비티를 규정하는 기판 내측벽을 갖는 서브스트레이트; 제1전자 디바이스와, 상기 제1전자 디바이스 상에 적층된 제2전자 디바이스를 가지며, 상기 캐비티 내에 위치한 디바이스 스택; 상기 서브스트레이트와 상기 디바이스 스택에 결합되는 제1내부 인터커넥트; 상기 제1전자 디바이스와 상기 제2전자 디바이스에 결합되는 제2내부 인터커넥트; 및 상기 기판 내측벽과 상기 디바이스 스택을 커버하고, 상기 캐비티를 채우는 인캡슐란트;를 포함할 수 있다.A semiconductor device according to the present invention includes a first substrate surface, a second substrate surface opposite to the first substrate surface, an outer wall of a substrate between the first substrate surface and the second substrate surface, and the first substrate surface and the second substrate a substrate having an inner substrate wall defining a cavity between the faces; a device stack positioned within the cavity, the device stack having a first electronic device and a second electronic device stacked on the first electronic device; a first internal interconnect coupled to the substrate and the device stack; a second internal interconnect coupled to the first electronic device and the second electronic device; and an encapsulant covering the inner wall of the substrate and the device stack and filling the cavity.

여기서, 상기 서브스트레이트는 서브스트레이트의 제1 에지에 인접한 서브스트레이트 선반을 포함하고; 상기 서브스트레이트 선반은 제1 기판 면에 내부 터미널을 포함하고; 상기 인캡슐런트는 제1 기판 면을 덮고, 서브스트레이트 선반과 내부 터미널은 노출된 상태로 두는 것일 수 있다.wherein the substrate includes a substrate shelf adjacent a first edge of the substrate; the substrate shelf includes an inner terminal on the first substrate side; The encapsulant may cover the surface of the first substrate, and the substrate shelf and the inner terminal may be exposed.

그리고 상기 인캡슐런트는 서브스트레이트 선반과의 인터페이스에서 리세스된 측벽을 포함하고; 상기 리세스된 측벽은 제1 기판 면과 예각으로 기울어져 있을 수 있다.and the encapsulant includes a sidewall recessed at the interface with the substrate shelf; The recessed sidewall may be inclined at an acute angle to the surface of the first substrate.

또한, 제 1 기판 면의 제 1 내부 터미널에 연결된 수직 인터커넥트를 더 포함하되, 상기 수직 인터커넥트는 인캡슐런트를 통해 확장되고 인캡슐런트의 상단에서 노출될 수 있다.It also further includes a vertical interconnect coupled to the first internal terminal of the first substrate face, the vertical interconnect extending through the encapsulant and exposed at the top of the encapsulant.

또한, 상기 디바이스 스택의 적어도 한 면은 서브스트레이트에 의해 경계가 정해지지는 않을 수 있다.Also, at least one side of the device stack may not be bounded by the substrate.

또한, 디바이스 스택 상단의 스택 캡을 더 포함하되, 상기 스택 캡은 캡 열팽창 계수를 포함하고; 상기 디바이스 스택은 디바이스 열팽창 계수를 포함하고; 상기 인캡슐런트는 인캡슐런트 열팽창 계수를 포함하고; 상기 캡 열팽창 계수는 인캡슐런트 열팽창 계수보다 디바이스 열팽창 계수에 더 가까울 수 있다.Also comprising: a stack cap on top of the device stack, wherein the stack cap includes a cap coefficient of thermal expansion; the device stack includes a device coefficient of thermal expansion; the encapsulant comprises an encapsulant coefficient of thermal expansion; The cap coefficient of thermal expansion may be closer to the device coefficient of thermal expansion than the encapsulant coefficient of thermal expansion.

또한, 상기 캡 열팽창 계수는 디바이스 열팽창 계수와 실질적으로 동일할 수 있다.Further, the cap coefficient of thermal expansion may be substantially equal to the device coefficient of thermal expansion.

또한, 상기 디바이스 스택 상단의 스택 캡을 더 포함하되, 상기 인캡슐런트의 상부에 스택 캡이 노출되고; 디바이스 스택은 인캡슐런트의 바닥면에 노출될 수 있다.In addition, the device further includes a stack cap on the top of the stack, wherein the stack cap is exposed on the top of the encapsulant; The device stack may be exposed on the bottom surface of the encapsulant.

또한, 제1 외부 인터커넥트; 및 제2 외부 인터커넥트를 포함하되, 상기 서브스트레이트는 서브스트레이트의 제1 에지에 인접한 서브스트레이트 제1선반과, 제1선반 아래의 제2 기판면에 제1 외부 터미널을 포함하고; 상기 서브스트레이트는 서브스트레이트의 제2 에지에 인접한 서브스트레이트 제2선반과, 제2선반 아래의 제2 기판면에 제2 외부 터미널을 포함하고; 상기 인캡슐런트는 제1 기판 면을 덮고, 서브스트레이트 제1선반과 서브스트레이트 제2선반은 노출된 상태로 두고; 제 1 외부 인터커넥트는 인캡슐런트의 풋프린트 외부에서 제 1 선반 아래의 제 1 외부 터미널에 결합되고; 제2 외부 인터커넥트는 인캡슐런트의 풋프린트 외부에서 제 2 선반 아래의 제 2 외부 터미널에 결합될 수 있다.Also included is a first external interconnect; and a second external interconnect, wherein the substrate includes a substrate first shelf adjacent a first edge of the substrate, and a first external terminal on a second surface of the substrate below the first shelf; the substrate includes a second shelf of the substrate adjacent a second edge of the substrate, and a second external terminal on a second surface of the substrate below the second shelf; the encapsulant covers the surface of the first substrate, leaving the substrate first shelf and the substrate second shelf exposed; a first external interconnect coupled to a first external terminal under the first shelf outside a footprint of the encapsulant; A second external interconnect may be coupled to a second external terminal below the second shelf outside the footprint of the encapsulant.

더불어, 본 발명에 따른 방법은 (a) 서브스트레이트를 받는 단계로, 상기 서브스트레이트는 제1기판면, 상기 제1기판면의 반대면인 제2기판면, 상기 제1기판면과 제2기판면 사이의 기판 외측벽, 및 상기 제1기판면과 제2기판면 사이에서 캐비티를 규정하는 기판 내측벽을 갖는, 서브스트레이트를 받는 단계; (b) 디바이스 스택을 상기 캐비티 내에 제공하는 단계로, 상기 디바이스 스택은 제1전자 디바이스와, 상기 제1전자 디바이스 상에 적층된 제2전자 디바이스를 갖는, 디바이스 스택을 상기 캐비티 내에 제공하는 단계; (c) 상기 서브스트레이트와 상기 디바이스 스택에 결합되는 제1내부 인터커넥트를 제공하는 단계; (d) 상기 제1전자 디바이스와 상기 제2전자 디바이스에 결합되는 제2내부 인터커넥트를 제공하는 단계; 및 (e) 상기 기판 내측벽과 상기 디바이스 스택을 커버하고, 상기 캐비티를 채우는 인캡슐란트를 제공하는 단계;를 포함할 수 있다.In addition, the method according to the present invention includes the step of (a) receiving a substrate, wherein the substrate is a first substrate surface, a second substrate surface opposite to the first substrate surface, the first substrate surface and the second substrate receiving a substrate, the substrate having an outer substrate wall between the faces and an inner substrate wall defining a cavity between the first and second substrate faces; (b) providing a device stack within the cavity, the device stack having a first electronic device and a second electronic device stacked on the first electronic device; (c) providing a first internal interconnect coupled to the substrate and the device stack; (d) providing a second internal interconnect coupled to the first electronic device and the second electronic device; and (e) providing an encapsulant covering the inner wall of the substrate and the device stack and filling the cavity.

여기서, 인캡슐런트를 제공하기 전에 제1기판면 상의 제1 내부 단자에 결합된 수직 인터커넥트를 제공하는 단계를 포함하고, 상기 수직 인터커넥트는 상기 인캡슐런트를 통해 연장되고 상기 인캡슐런트의 상면에서 노출될 수 있다.wherein providing a vertical interconnect coupled to a first internal terminal on a first substrate surface prior to providing the encapsulant, the vertical interconnect extending through the encapsulant and at the top surface of the encapsulant may be exposed.

그리고 상기 디바이스 스택의 상면에 스택 캡을 제공하는 단계를 포함할 수 있다.and providing a stack cap on an upper surface of the device stack.

또한, 상기 서브스트레이트는 상기 서브스트레이트의 제 1 가장자리에 인접한 서브스트레이트 제 1 선반, 및 상기 제 1 선반의 하부에 제 2 서브스트레이트 면에 제 1 외부 단자를 포함하고; 상기 서브스트레이트는 상기 서브스트레이트의 제 2 가장자리에 인접한 서브스트레이트 제 2 선반, 및 상기 제 2 선반의 하부에 제 2 서브스트레이트 면에 제 2 외부 단자를 포함하고; 상기 인캡슐란트는 상기 제 1 기판면을 커버하고, 상기 서브스트레이트 제 1 선방과 서브스트레이트 제 2 선반을 노출되도록 남겨두고; 상기 방법은 상기 인캡슐레이트의 풋프린트의 외부에서, 제 1 선반의 하부에 상기 제 1 외부 단자에 결합된 제 1 외부 인터커넥트를 제공하는 단계; 및 상기 인캡슐레이트의 풋프린트의 외부에서, 상기 제 2 선반의 하부에 상기 제 2 외부 단자에 결합된 제 2 외부 인터커넥트를 제공하는 단계를 더 포함할 수 있다.Further, the substrate includes a substrate first shelf adjacent to a first edge of the substrate, and a first external terminal on a second substrate face under the first shelf; the substrate includes a substrate second shelf adjacent to a second edge of the substrate, and a second external terminal on a second substrate face under the second shelf; the encapsulant covers the surface of the first substrate, leaving the first front of the substrate and the second shelf of the substrate exposed; The method includes providing a first external interconnect coupled to the first external terminal on a lower portion of a first shelf, outside the footprint of the encapsulate; and providing a second external interconnect coupled to the second external terminal under the second shelf outside the footprint of the encapsulate.

더불어, 본 발명에 따른 반도체 디바이스는 제 1 면 및 상기 제 1 면 상에 내부 베이스 단자를 갖는 베이스 서브스트레이트; 상기 베이스 서브스트레이트 상의 제 1 모듈, 상기 제 1 모듈은 제 1 기판면; 상기 제 1 기판면에 반대되는 제 2 기판면; 상기 제 1 기판면 및 제 2 기판면의 사이의 기판 외부 측벽; 및 상기 제 1 기판면 및 제 2 기판면의 사이의 캐비티를 정의하는 기판 내부 측벽을 포함하는 서브스트레이트와, 제 1 전자 디바이스; 및 상기 제 1 전자 디바이스 상에 스택된 제 2 전자 디바이스를 포함하는 디바이스 스택과, 상기 서브스트레이트와 디바이스 스택에 결합된 제 1 내부 인터커넥트, 및 상기 기판 내부 측벽과 디바이스 스택을 커버하고 상기 캐비티를 채우는 제 1 인캡슐란트를 포함하고, 상기 제 1 모듈 상의 제 2 모듈; 및 상기 베이스 서브스트레이트 상에 있고 상기 제 1 모듈과 제 2 모듈의 수평면에 접촉하는 제 2 인캡슐란트를 포함할 수 있다.In addition, a semiconductor device according to the present invention includes: a base substrate having a first surface and an internal base terminal on the first surface; a first module on the base substrate, the first module comprising: a first substrate surface; a second substrate surface opposite to the first substrate surface; a substrate outer sidewall between the first substrate surface and the second substrate surface; and a substrate comprising a substrate inner sidewall defining a cavity between the first substrate surface and the second substrate surface; and a device stack comprising a second electronic device stacked on the first electronic device, a first internal interconnect coupled to the substrate and the device stack, and a device stack covering the substrate interior sidewall and filling the cavity. a second module comprising a first encapsulant, said second module on said first module; and a second encapsulant on the base substrate and in contact with horizontal surfaces of the first module and the second module.

여기서, 상기 제 2 인캡슐란트 내에 있고, 상기 제 1 모듈의 내부 베이스 단자 및 서브스트레이트와 결합된 모듈 인터커넥트를 더 포함할 수 있다.Here, the second encapsulant may further include a module interconnect coupled to the internal base terminal and the substrate of the first module.

그리고 상기 제 1 모듈의 서브스트레이트는 상기 서브스트레이트의 제 1 가장자리에 인접한 서브스트레이트 선반을 포함하고; 상기 서브스트레이트 선반은 상기 제 1 기판면 상에 내부 단자를 포함하고; 상기 제 1 인캡슐란트는 상기 제 1 서브스트레이트를 커버하고, 상기 서브스트레이트 선반과 내부 단자를 노출되도록 남겨두고; 및 상기 모듈 인터커넥트는 상기 내부 단자와 결합될 수 있다.and wherein the substrate of the first module comprises a substrate shelf adjacent a first edge of the substrate; the substrate shelf includes internal terminals on the first substrate surface; the first encapsulant covers the first substrate, leaving the substrate shelf and inner terminals exposed; and the module interconnect may be coupled to the inner terminal.

또한, 상기 제 1 인캡슐란트는 상기 제 1 서브스트레이트 선반과의 인터페이스에 리세스된 측벽을 포함하고; 및 상기 리세스된 측벽은 상기 제 1 기판면에 대해 예각으로 기울어질 수 있다.Further, the first encapsulant includes a sidewall recessed at the interface with the first substrate shelf; and the recessed sidewall may be inclined at an acute angle with respect to the first substrate surface.

또한, 상기 제 1 모듈은 상기 제 1 기판면 상에 제 1 내부 단자에 결합된 수직 인터커넥트를 포함하고; 상기 수직 인터커넥트는 상기 제 1 인캡슐란트를 통해 연장되고 상기 제 1 인캡슐란트의 상면에서 노출되고; 및 상기 모듈 인터커넥트는 상기 수직 인터커넥트를 통해 상기 서브스트레이트와 결합될 수 있다.wherein the first module includes a vertical interconnect coupled to a first internal terminal on the first substrate surface; the vertical interconnect extends through the first encapsulant and is exposed at a top surface of the first encapsulant; and the module interconnect may be coupled to the substrate through the vertical interconnect.

또한, 상기 제 1 모듈은 상기 디바이스 스택의 상면 상에 스택 캡을 포함할 수 있다.Also, the first module may include a stack cap on an upper surface of the device stack.

또한, 상기 베이스 서브스트레이트의 상면과 상기 제 1 모듈의 서브스트레이트의 바닥면에 접촉하는 상기 제 2 인캡슐란트 내에 있는 외부 인터커넥트를 더 포함할 수 있다.In addition, it may further include an external interconnect in the second encapsulant in contact with the top surface of the base substrate and the bottom surface of the substrate of the first module.

도 1a 및 도1b는 예시적인 반도체 디바이스를 도시한 단면도이다.
도 2a 내지 도 2h는 예시적인 반도체 디바이스를 제조하기 위한 예시적인 방법을 도시한 단면도이다.
도 3은 예시적인 반도체 디바이스를 도시한 단면도이다.
도 4a 내지 도 4h는 예시적인 반도체 디바이스를 제조하기 위한 예시적인 방법을 도시한 단면도이다.
도 5는 예시적인 반도체 디바이스를 도시한 단면도이다.
도 6a 내지 도 6c는 예시적인 반도체 디바이스를 제조하기 위한 예시적인 방법을 도시한 단면도이다.
도 7은 예시적인 반도체 디바이스를 도시한 단면도이다.
도 8은 예시적인 반도체 디바이스를 도시한 단면도이다.
도 9a 내지 도 9g는 예시적인 반도체 디바이스를 제조하기 위한 예시적인 방법을 도시한 단면도이다.
도 10은 예시적인 반도체 디바이스를 도시한 단면도이다.
도 11은 예시적인 반도체 디바이스를 도시한 단면도이다.
도 12a 내지 도 12d는 예시적인 반도체 디바이스를 제조하기 위한 예시적인 방법을 도시한 단면도이다.
도 13은 예시적인 반도체 디바이스를 도시한 단면도이다.
도 14는 예시적인 반도체 디바이스를 도시한 단면도이다.
도 15은 예시적인 반도체 디바이스를 도시한 단면도이다.
도 16는 예시적인 반도체 디바이스를 도시한 단면도이다.
도 17은 예시적인 반도체 디바이스를 도시한 단면도이다.
도 18는 예시적인 반도체 디바이스를 도시한 단면도이다.
도 19는 예시적인 반도체 디바이스를 도시한 단면도이다.
도 20는 예시적인 반도체 디바이스를 도시한 단면도이다.
도 21은 예시적인 반도체 디바이스를 도시한 단면도이다.
도 22는 예시적인 반도체 디바이스를 도시한 단면도이다.
도 23은 예시적인 반도체 디바이스를 도시한 단면도이다.
도 24는 예시적인 반도체 디바이스를 도시한 단면도이다.
도 25은 예시적인 반도체 디바이스를 도시한 단면도이다.
도 26는 예시적인 반도체 디바이스를 도시한 단면도이다.
1A and 1B are cross-sectional views illustrating exemplary semiconductor devices.
2A-2H are cross-sectional views illustrating an exemplary method for manufacturing an exemplary semiconductor device.
3 is a cross-sectional view illustrating an exemplary semiconductor device.
4A-4H are cross-sectional views illustrating an exemplary method for manufacturing an exemplary semiconductor device.
5 is a cross-sectional view illustrating an exemplary semiconductor device.
6A-6C are cross-sectional views illustrating an exemplary method for manufacturing an exemplary semiconductor device.
7 is a cross-sectional view illustrating an exemplary semiconductor device.
8 is a cross-sectional view illustrating an exemplary semiconductor device.
9A-9G are cross-sectional views illustrating an exemplary method for manufacturing an exemplary semiconductor device.
10 is a cross-sectional view illustrating an exemplary semiconductor device.
11 is a cross-sectional view illustrating an exemplary semiconductor device.
12A-12D are cross-sectional views illustrating an exemplary method for manufacturing an exemplary semiconductor device.
13 is a cross-sectional view illustrating an exemplary semiconductor device.
14 is a cross-sectional view illustrating an exemplary semiconductor device.
15 is a cross-sectional view illustrating an exemplary semiconductor device.
16 is a cross-sectional view illustrating an exemplary semiconductor device.
17 is a cross-sectional view illustrating an exemplary semiconductor device.
18 is a cross-sectional view illustrating an exemplary semiconductor device.
19 is a cross-sectional view illustrating an exemplary semiconductor device.
20 is a cross-sectional view illustrating an exemplary semiconductor device.
21 is a cross-sectional view illustrating an exemplary semiconductor device.
22 is a cross-sectional view illustrating an exemplary semiconductor device.
23 is a cross-sectional view illustrating an exemplary semiconductor device.
24 is a cross-sectional view illustrating an exemplary semiconductor device.
25 is a cross-sectional view illustrating an exemplary semiconductor device.
26 is a cross-sectional view illustrating an exemplary semiconductor device.

다음의 논의는 반도체 디바이스 및 반도체 디바이스의 제조 방법의 다양한 예를 제공한다. 이러한 예는 비 제한적이므로, 첨부된 클레임의 범위는 개시된 특정 예에 제한되지 않아야 한다. 다음의 논의에서, "예 (example)" 및 "예를 들어(e.g.,)"이라는 문구는 비 제한적이다.The following discussion provides various examples of semiconductor devices and methods of manufacturing semiconductor devices. Since these examples are non-limiting, the scope of the appended claims should not be limited to the specific examples disclosed. In the following discussion, the phrases "example" and "e.g.," are non-limiting.

도면은 일반적인 구성 방식을 도시하고, 본 개시를 불필요하게 모호하게 하는 것을 피하기 위해 잘 알려진 특징과 기술의 설명 및 세부사항은 생략될 수 있다. 또한, 도면의 구성요소가 반드시 비례하게 그려지는 것은 아니다. 예를 들어, 본 개시에서 논의된 예의 이해를 향상시키도록 도면에서 일부 구성요소의 치수는 다른 구성요소에 비해 과장되게 그려질 수 있다. 다른 도면에서 동일한 참조 번호는 동일한 구성요소를 나타낸다. The drawings illustrate a general manner of construction, and descriptions and details of well-known features and techniques may be omitted in order to avoid unnecessarily obscuring the present disclosure. In addition, components in the drawings are not necessarily drawn to scale. For example, the dimensions of some components in the drawings may be exaggerated relative to other components to improve understanding of examples discussed in this disclosure. Like reference numbers in different drawings indicate like elements.

"또는"이라는 용어는 "또는"에 의해 합쳐진 목록에서 어느 하나 또는 그 이상의 아이템을 의미한다. 예를 들어, "x 또는 y"는 {(x), (y), (x, y)}의 3가지 구성요소 세트 중 어느 한 구성요소를 의미한다. 다른 예로서, "x, y 또는 z"는 {(x), (y), (z), (x, y), (x, z), (y, z), (x, y, z)}의 7가지 구성요소 세트 중 어느 한 구성요소를 의미한다.The term "or" means any one or more items in the list joined by "or". For example, "x or y" means any one of a set of three elements {(x), (y), (x, y)}. As another example, "x, y or z" is {(x), (y), (z), (x, y), (x, z), (y, z), (x, y, z) } means any one of the 7 component sets.

“포함하다(comprises)”, “포함하는(comprising)”, “포함하다(includes)” 또는 “포함하는(including)”이라는 용어는 “개방형” 용어이며 언급된 특징의 존재를 명시하나, 하나 이상의 다른 특징의 존재 또는 추가를 배제하지는 않는다.The terms “comprises”, “comprising”, “includes” or “including” are “open-ended” terms and specify the presence of the recited feature, but one or more It does not exclude the presence or addition of other features.

"제1", "제2"등의 용어는 여기에서 다양한 구성요소를 설명하기 위해 사용될 수 있으며, 이들 구성요소는 이들 용어에 의해 제한되지 않아야 한다. 이러한 용어는 하나의 구성요소를 다른 구성요소와 구별하기 위해서만 사용된다. 예를 들어, 본 개시에서 논의된 제1 구성요소는 본 개시의 교시를 벗어나지 않으면서 제2 구성요소로 지칭될 수 있다.Terms such as “first” and “second” may be used herein to describe various elements, and these elements should not be limited by these terms. These terms are used only to distinguish one component from another. For example, a first component discussed in this disclosure may be referred to as a second component without departing from the teachings of this disclosure.

달리 명시되지 않는 한, "결합된(coupled)"이라는 용어는 서로 직접 접촉하는 2개의 구성요소를 설명하거나 하나 이상의 다른 구성요소에 의해 간접적으로 연결된 2개의 구성요소를 설명하는 데 사용될 수 있다. 예를 들어, 구성요소 A가 구성요소 B에 결합되면, 구성요소 A는 구성요소 B와 직접 접촉하거나 개재된 구성요소 C에 의해 구성요소 B에 간접적으로 연결될 수 있다. 유사하게, "위(over)" 또는 "위(on)"라는 용어는 서로 직접 접촉하는 2개의 구성요소를 설명하거나 하나 이상의 다른 구성요소에 의해 간접적으로 연결된 2개의 구성요소를 설명하는데 사용될 수 있다.Unless otherwise specified, the term "coupled" may be used to describe two components that are in direct contact with each other or two components that are indirectly connected by one or more other components. For example, if component A is coupled to component B, component A may be in direct contact with component B or indirectly connected to component B by intervening component C. Similarly, the terms “over” or “on” may be used to describe two components that are in direct contact with each other or two components that are indirectly connected by one or more other components. .

일 예에서, 반도체 디바이스는 서브스트레이트, 디바이스 스택, 제1,2내부 인터커넥트, 및 인캡슐란트를 포함할 수 있다. 상기 서브스트레이트는 서로 반대면에 위치한 제1기판면과 제2기판면, 상기 제1기판면과 제2기판면 사이의 기판 외측벽 및 상기 제1기판면과 제2기판면 사이에서 캐비티를 정의하는 기판 내측벽을 포함할 수 있다. 상기 디바이스 스택은 상기 캐비티 내에 위치할 수 있고, 제1전자 디바이스와, 상기 제1전자 디바이스 상에 적층된 제2전자 디바이스를 포함한다. 상기 제1내부 인터커넥트는 상기 서브스트레이트와 상기 디바이스 스택에 결합될 수 있다. 상기 제2내부 인터커넥트는 상기 제1전자 디바이스와 상기 제2전자 디바이스에 결합될 수 있다. 상기 인캡슐란트는 상기 기판 내측벽과 상기 디바이스 스택을 커버하고, 상기 캐비티를 채울 수 있다.In one example, a semiconductor device may include a substrate, a device stack, first and second internal interconnects, and an encapsulant. The substrate defines a cavity between a first substrate surface and a second substrate surface located opposite to each other, an outer wall of the substrate between the first substrate surface and the second substrate surface, and a cavity between the first substrate surface and the second substrate surface It may include an inner wall of the substrate. The device stack may be positioned within the cavity and includes a first electronic device and a second electronic device stacked on the first electronic device. The first internal interconnect may be coupled to the substrate and the device stack. The second internal interconnect may be coupled to the first electronic device and the second electronic device. The encapsulant may cover the inner wall of the substrate and the device stack, and may fill the cavity.

일 예에서, 방법은, (a) 제1기판면, 상기 제1기판면의 반대면인 제2기판면, 상기 제1기판면과 제2기판면 사이의 기판 외측벽 및 상기 제1기판면과 제2기판면 사이에서 캐비티를 규정하는 기판 내측벽을 갖는 서브스트레이트를 받는 단계; (b) 제1전자 디바이스와, 상기 제1전자 디바이스 상에 적층된 제2전자 디바이스를 갖는 디바이스 스택을 상기 캐비티 내에 제공하는 단계; (c) 상기 서브스트레이트와 상기 디바이스 스택에 결합되는 제1내부 인터커넥트를 제공하는 단계; (d) 상기 제1전자 디바이스와 상기 제2전자 디바이스에 결합되는 제2내부 인터커넥트를 제공하는 단계; 및 (e) 상기 기판 내측벽과 상기 디바이스 스택을 커버하고, 상기 캐비티를 채우는 인캡슐란트를 제공하는 단계;를 포함할 수 있다.In one example, the method comprises: (a) a first substrate surface, a second substrate surface opposite to the first substrate surface, a substrate outer wall between the first substrate surface and the second substrate surface, and the first substrate surface; receiving a substrate having an inner substrate wall defining a cavity between the second substrate surfaces; (b) providing in the cavity a device stack having a first electronic device and a second electronic device stacked on the first electronic device; (c) providing a first internal interconnect coupled to the substrate and the device stack; (d) providing a second internal interconnect coupled to the first electronic device and the second electronic device; and (e) providing an encapsulant covering the inner wall of the substrate and the device stack and filling the cavity.

다른 예들이 본 개시내용에 포함된다. 그러한 예는 도면, 청구범위 또는 본 개시내용의 설명에서 찾을 수 있다.Other examples are included in this disclosure. Examples of such can be found in the drawings, the claims, or the description of the present disclosure.

도 1a 및 도 1b는 예시적인 반도체 디바이스(100, 100')를 도시한 단면도이다. 본 개시에 있어서, 반도체 디바이스(100) 또는 그 구성요소에 대한 부호는 또한 반도체 디바이스(100') 또는 그에 대응되는 구성요소를 지칭할 수 있다.1A and 1B are cross-sectional views illustrating exemplary semiconductor devices 100 and 100'. In the present disclosure, reference numerals for the semiconductor device 100 or a component thereof may also refer to the semiconductor device 100 ′ or a component corresponding thereto.

도 1에 도시된 예에서, 반도체 디바이스(100)는 서브스트레이트(110), 디바이스 스택(120), 내부 인터커넥트(130), 인캡슐란트(140) 및 외부 인터커넥트(150)를 포함할 수 있다. 일부 예에서, 반도체 디바이스(100)는 모듈(101)을 포함하거나 지칭될 수 있다.In the example shown in FIG. 1 , the semiconductor device 100 may include a substrate 110 , a device stack 120 , an internal interconnect 130 , an encapsulant 140 , and an external interconnect 150 . In some examples, semiconductor device 100 may include or be referred to as module 101 .

서브스트레이트(110)는 캐비티(111), 내부 터미널(112) 및 외부 터미널(113)을 포함할 수 있다. 디바이스 스택(120)은 다수의 전자 디바이스(121, 122, 123, 124)를 포함할 수 있다. 또한, 다수의 전자 디바이스(121, 122, 123, 124)는 각각 디바이스 터미널(121a, 122a, 123a, 124a)을 포함할 수 있다.The substrate 110 may include a cavity 111 , an inner terminal 112 , and an outer terminal 113 . The device stack 120 may include a number of electronic devices 121 , 122 , 123 , 124 . Also, the plurality of electronic devices 121 , 122 , 123 , and 124 may include device terminals 121a , 122a , 123a , and 124a, respectively.

서브스트레이트(110), 내부 인터커넥트(130), 인캡슐란트(140) 및 외부 인터커넥트(150)는 반도체 패키지를 포함하거나 지칭될 수 있고, 반도체 패키지는 외부 구성요소 또는 환경 노출로부터 디바이스 스택(120)를 보호할 수 있다. 또한, 반도체 패키지는 외부 구성요소와 디바이스 스택(120) 사이의 전기적 결합을 제공할 수 있다.The substrate 110 , the inner interconnect 130 , the encapsulant 140 , and the outer interconnect 150 may include or refer to a semiconductor package, wherein the semiconductor package includes the device stack 120 from external components or environmental exposure. can protect In addition, the semiconductor package may provide electrical coupling between the external components and the device stack 120 .

도 2a 내지 도 2h은 예시적인 반도체 디바이스를 제조하기 위한 예시적인 방법을 도시한 단면도이다. 도 2a는 제조 초기 단계에서의 반도체 디바이스(100)를 도시한 단면도이다.2A-2H are cross-sectional views illustrating an exemplary method for manufacturing an exemplary semiconductor device. 2A is a cross-sectional view illustrating the semiconductor device 100 in an initial stage of manufacturing.

도 2a에 도시된 예에서, 서브스트레이트(110)는 캐리어(10)의 상부에 부착될 수 있다. 비록, 도 2a에는 하나의 서브스트레이트(110)가 캐리어(10)에 부착된 것으로 도시되어 있으나, 다수의 모듈(101)의 동시 생산을 위해 다수의 서브스트레이트(110)가 캐리어(10) 상에 배열될 수 있다. 일부 예에서, 다수의 서브스트레이트(110)는 보다 큰 스트립 또는 서브스트레이트로부터 싱귤레이션될 수 있고, 인접한 서브스트레이트(110) 사이에 이격 공간을 남겨두도록 싱귤레이션 후(post-singulation)에 캐리어(10) 상에 배열될 수 있다. 일부 예에서, 다수의 서브스트레이트(110)는 인접한 서브스트레이트(110) 사이에 이격 공간 없이, 여전히 스트립 형태 또는 보다 큰 서브스트레이트의 형태로 싱귤레이션 전(pre-singulation)에 캐리어(10)에 부착될 수 있다.In the example shown in FIG. 2A , the substrate 110 may be attached to the top of the carrier 10 . Although one substrate 110 is shown attached to the carrier 10 in FIG. 2A , a plurality of substrates 110 are mounted on the carrier 10 for simultaneous production of a plurality of modules 101 . can be arranged. In some examples, multiple substrates 110 may be singulated from a larger strip or substrate, and carrier 10 post-singulation to leave spacing space between adjacent substrates 110 . ) can be arranged on In some examples, multiple substrates 110 are attached to carrier 10 prior to singulation in the form of strips or larger substrates, with no spacing between adjacent substrates 110 . can be

캐리어(10)는 베이스층(11) 및 분리가능층(12)을 포함할 수 있다. 일부 예에서, 베이스층(11)은 메탈, 글라스 또는 반도체 재료를 포함할 수 있다. 일부 예에서, 캐리어(10) 또는 베이스층(11)은 패널 또는 스트립과 같은 직사각형 형태 또는 웨이퍼와 같은 디스크 형태를 포함할 수 있다. 분리가능층(12)은 임시 접착 테이프 또는 필름, revalpha 테이프, 열 박리 테이프, 접착 테이프 또는 접착 필름을 포함할 수 있다. 일부 예에서, 분리가능층(12)은 가열, 화학재료, 광 조사 또는 물리적인 힘에 의해 제거될 수 있다.The carrier 10 may include a base layer 11 and a separable layer 12 . In some examples, the base layer 11 may include a metal, glass, or semiconductor material. In some examples, carrier 10 or base layer 11 may comprise a rectangular shape, such as a panel or strip, or a disk shape, such as a wafer. Releasable layer 12 may comprise a temporary adhesive tape or film, revalpha tape, thermal release tape, adhesive tape or adhesive film. In some examples, the separable layer 12 may be removed by heating, chemicals, light irradiation, or physical force.

서브스트레이트(110)는 캐비티(111), 기판 유전체 구조(114) 및 기판 전도성 구조(115)를 포함할 수 있다. 기판 캐비티(111)는 기판 유전체 구조(114)의 내측벽(110i)으로 정의될 수 있다. 기판 유전체 구조(114)는 하나 이상의 유전체를 포함할 수 있고, 기판 전도성 구조(115)는 기판 유전체 구조(114)에 대응되는 유전체 사이에 적층되거나 내장된 하나 이상의 전도체를 포함할 수 있다. 기판 전도성 구조(115)는 기판 전도체(115a)에 의해 서브스트레이트(110)를 내부적으로 관통하여 서로 전기적으로 연결된 내부 터미널(112) 및 외부 터미널(113)과 같은 기판 터미널을 포함할 수 있다.The substrate 110 may include a cavity 111 , a substrate dielectric structure 114 , and a substrate conductive structure 115 . The substrate cavity 111 may be defined as the inner wall 110i of the substrate dielectric structure 114 . Substrate dielectric structure 114 may include one or more dielectrics, and substrate conductive structure 115 may include one or more conductors stacked or embedded between dielectrics corresponding to substrate dielectric structure 114 . The substrate conductive structure 115 may include a substrate terminal such as an inner terminal 112 and an outer terminal 113 that are electrically connected to each other through the substrate 110 internally by a substrate conductor 115a.

일부 예에서, 기판 유전체 구조(114)는 하나 이상의 유전체, 유전체 재료, 유전체층, 패시베이션층, 절연층 또는 보호층을 포함하거나 지칭될 수 있다. 일부 예에서, 기판 유전체 구조(114)는 폴리머, 폴리이미드(PI), 벤조사이클로부텐(BCB), 폴리벤즈 옥사졸(PBO), 비스말레이미드 트리아진(BT), 몰딩 재료, 페놀 수지, 에폭시, 실리콘 또는 아크릴레이트 폴리머와 같은 전기적 절연 재료를 포함할 수 있다. 일부 예에서, 기판 유전체 구조(114)는 스핀 코팅, 스프레이 코팅, 프린팅, 산화, PVD(Physical Vapor Deposition), CVD(Chemical Vapor Deposition), MOCVD(MetalOrganic Chemical Vapor Deposition), ALD(Atomic Layer Deposition), LPCVD(Low Pressure Chemical Vapor Deposition), 또는 PECVD(Plasma-Enhanced Chemical Vapor Deposition)와 같은 다양한 공정에 의해 형성될 수 있다. 기판 유전체 구조(114)의 각각의 유전체 또는 층은 약 1㎛ 내지 약 20㎛의 두께 범위를 가질 수 있다.In some examples, the substrate dielectric structure 114 may include or refer to one or more dielectrics, dielectric materials, dielectric layers, passivation layers, insulating layers, or protective layers. In some examples, the substrate dielectric structure 114 is a polymer, polyimide (PI), benzocyclobutene (BCB), polybenzoxazole (PBO), bismaleimide triazine (BT), a molding material, a phenolic resin, an epoxy , an electrically insulating material such as silicone or acrylate polymer. In some examples, the substrate dielectric structure 114 may be formed by spin coating, spray coating, printing, oxidation, Physical Vapor Deposition (PVD), Chemical Vapor Deposition (CVD), MetalOrganic Chemical Vapor Deposition (MOCVD), Atomic Layer Deposition (ALD), It may be formed by various processes such as Low Pressure Chemical Vapor Deposition (LPCVD) or Plasma-Enhanced Chemical Vapor Deposition (PECVD). Each dielectric or layer of substrate dielectric structure 114 may have a thickness ranging from about 1 μm to about 20 μm.

일부 예에서, 기판 전도성 구조(115)는 하나 이상의 전도체, 전도성 재료, 전도성 패스, 전도층, 재배선층(RDL: redistribution layer), 배선층, 트레이스 패턴, 또는 회로 패턴을 포함하거나 지칭될 수 있다. 일부 예에서, 기판 전도성 구조(115)는 구리, 금 또는 은과 같은 다양한 전도성 재료를 포함할 수 있다. 기판 전도성 구조(115)는 스퍼터링, 무전해 도금, 전해 도금, PVD, CVD, MODVD, ALD, LPCVD, 또는 PECVD와 같은 다양한 공정에 의해 형성될 수 있다. 기판 전도성 구조(115)의 각각의 전도체 또는 층은 약 5㎛ 내지 약 50㎛의 두께 범위를 가질 수 있다.In some examples, the substrate conductive structure 115 may include or refer to one or more conductors, conductive materials, conductive paths, conductive layers, redistribution layers (RDLs), wiring layers, trace patterns, or circuit patterns. In some examples, the substrate conductive structure 115 may include various conductive materials such as copper, gold, or silver. The substrate conductive structure 115 may be formed by various processes such as sputtering, electroless plating, electrolytic plating, PVD, CVD, MODVD, ALD, LPCVD, or PECVD. Each conductor or layer of the substrate conductive structure 115 may have a thickness ranging from about 5 μm to about 50 μm.

일부 예에서, 서브스트레이트(110)는 다층 인쇄 회로 기판(multi-layed PCB), 사전 제작(pre-formed) 기판, 재배선층 (RDL) 기판, 인터포저, 리드 프레임, 또는 마이크로 리드 프레임을 포함할 수 있다. 일부 예에서, 서브스트레이트(110)의 두께는 약 90㎛ 내지 약 110㎛의 범위를 가질 수 있다. In some examples, the substrate 110 may include a multi-layed PCB, a pre-formed substrate, a redistribution layer (RDL) substrate, an interposer, a lead frame, or a micro lead frame. can In some examples, the thickness of the substrate 110 may range from about 90 μm to about 110 μm.

일부 예에서, 캐비티(111)는 서브스트레이트(110) 내에 형성되며, 서브스트레이트(110)를 관통하도록 형성될 수 있다. 예를 들어, 캐비티(111)는 서브스트레이트(110)의 일부 영역을 제거하여 형성될 수 있다. 일부 예에서, 캐비티(111)는 레이저 또는 블레이드를 사용하여 서브스트레이트(110)의 일부를 절단하여 형성될 수 있다. 일부 예에서, 캐비티(111)가 서브스트레이트(110)에 형성됨으로써, 서브스트레이트(110)는 빈 공간을 갖는 대략 직사각형 프레임으로 형성될 수 있다. 일부 예에서, 서브스트레이트(110)는 개방형 평행 프레임을 포함할 수 있고, 캐비티(111)는 평행한 양 측면이 서브스트레이트(110)에 의해 경계가 정해질 수 있으나, 다른 곳에서는 서브스트레이트(110)에 의해 개방되거나 경계가 정해지지 않을 수 있다. 캐비티(111)의 너비는 약 8500㎛ 내지 약 9500㎛의 범위를 가질 수 있다. 일부 예에서, 캐비티(111)는 디바이스 스택(120)이 안착될 수 있는 공간을 제공할 수 있다. 또한, 캐비티(111)는 반도체 디바이스(100)의 크기, 특히, 높이를 줄일 수 있는 역할을 할 수 있다. In some examples, the cavity 111 is formed in the substrate 110 and may be formed to pass through the substrate 110 . For example, the cavity 111 may be formed by removing a partial region of the substrate 110 . In some examples, the cavity 111 may be formed by cutting a portion of the substrate 110 using a laser or blade. In some examples, the cavity 111 is formed in the substrate 110 , such that the substrate 110 can be formed into an approximately rectangular frame having an empty space. In some examples, the substrate 110 may include an open parallel frame, and the cavity 111 may be bounded by the substrate 110 on both parallel sides, although in others the substrate 110 may be ) may be open or unbounded. The width of the cavity 111 may range from about 8500 μm to about 9500 μm. In some examples, the cavity 111 may provide a space in which the device stack 120 may be seated. Also, the cavity 111 may serve to reduce the size, particularly, the height of the semiconductor device 100 .

일부 예에서, 내부 터미널(112)은 패드, 본드 패드, 회로 패턴, 배선층 또는 금속층을 포함하거나 지칭될 수 있다. 내부 터미널(112)은, 예를 들면, 알루미늄, 구리, 알루미늄 합금 또는 구리 합금 등과 같은 전기적 도전재료를 포함할 수 있다. 예를 들어, 내부 터미널(112)은 전해 도금 또는 PVD(physical vapor deposition) 프로세서에 의해 형성될 수 있다. 내부 터미널(112)은 서브스트레이트(110)의 제1면(상면)(110a)에 형성되어, 서브스트레이트(110)의 상부로 노출될 수 있다. 일부 예에서, 내부 터미널(112)은 서브스트레이트(110)의 전기적 신호들을 디바이스 스택(120)에 제공하거나 디바이스 스택(120)의 전기적 신호들을 서브스트레이트(110)에 제공하기 위한 전기적인 접촉으로서 제공될 수 있다.In some examples, internal terminal 112 may include or be referred to as a pad, bond pad, circuit pattern, wiring layer, or metal layer. The inner terminal 112 may include, for example, an electrically conductive material such as aluminum, copper, an aluminum alloy, or a copper alloy. For example, the inner terminal 112 may be formed by electrolytic plating or a physical vapor deposition (PVD) processor. The inner terminal 112 may be formed on the first surface (upper surface) 110a of the substrate 110 and exposed to the upper portion of the substrate 110 . In some examples, the inner terminal 112 provides electrical signals of the substrate 110 to the device stack 120 or serves as an electrical contact for providing electrical signals of the device stack 120 to the substrate 110 . can be

일부 예에서, 외부 터미널(113)은 패드, 회로 패턴, 배선층 또는 금속층으로 지칭될 수 있다. 외부 터미널(113)은, 예를 들면, 금속 재료, 알루미늄, 구리, 알루미늄 합금 또는 구리 합금 등과 같은 전기적 도전 재료를 포함할 수 있다. 예를 들어, 외부 터미널(113)은 전해 도금 또는 PVD(physical vapor deposition) 프로세서에 의해 형성될 수 있다. 외부 터미널(113)은 서브스트레이트(110)의 제2면(하면)(110b)에 형성되어, 서브스트레이트(110)의 하부로 노출될 수 있다. 일부 예에서, 외부 터미널(113)은 서브스트레이트(110)의 전기적 신호들을 외부 전자 소자들에 제공하거나, 외부 전자 소자들의 전기적 신호들을 서브스트레이트(110)에 제공하기 위한 전기적인 접촉으로서 제공될 수 있다. In some examples, the external terminal 113 may be referred to as a pad, a circuit pattern, a wiring layer, or a metal layer. The external terminal 113 may include, for example, an electrically conductive material such as a metallic material, aluminum, copper, an aluminum alloy, or a copper alloy. For example, the external terminal 113 may be formed by electrolytic plating or a PVD (physical vapor deposition) processor. The external terminal 113 may be formed on the second surface (lower surface) 110b of the substrate 110 and exposed under the substrate 110 . In some examples, the external terminal 113 may be provided as an electrical contact for providing electrical signals of the substrate 110 to external electronic devices, or providing electrical signals of external electronic devices to the substrate 110 . there is.

일부 예에서, 서브스트레이트(110)는 재배선층("RDL") 기판일 수 있다. RDL 기판은 하나 이상의 전도성 재배선층과 하나 이상의 유전체층을 포함할 수 있다. 하나 이상의 전도성 재배선층과 하나 이상의 유전체층은 (a) RDL 기판이 전기적으로 결합되는 전자 디바이스 위에 층별로 형성될 수 있거나, (b) 전자 디바이스와 RDL 기판이 함께 결합된 후에 전체적으로 또는 적어도 부분적으로 제거될 수 있는 캐리어 위에 층별로 형성될 수 있다. RDL 기판은 웨이퍼-레벨 공정에서 원형 웨이퍼 상의 웨이퍼-레벨 기판으로서 또는 패널-레벨 공정에서 직사각형 또는 정사각형 패널 캐리어 상의 패널-레벨 기판으로서 층별로 제조될 수 있다. RDL 기판은 하나 이상의 유전층과 번갈아 적층된 하나 이상의 전도층을 포함할 수 있는 부가적인 빌드-업 공정으로 형성될 수 있으며, 하나 이상의 전도층은 (a) 전자 디바이스의 풋프린트 밖의 팬-아웃 전기 트레이스 또는 (b) 전자 디바이스의 풋프린트 내의 팬-인 전기 트레이스를 전체적으로 구성하는 각각의 전도성 재배선 패턴 또는 트레이스로 정의된다. 전도성 패턴은 예를 들어, 전해 도금 공정 또는 무전해 도금 공정과 같은 도금 공정을 사용하여 형성될 수 있다. 전도성 패턴은 예를 들어, 구리 또는 다른 도금 가능한 금속과 같이 전기적 전도성 재료를 포함할 수 있다. 전도성 패턴의 위치는 예를 들어, 포토리소그래픽 마스크를 형성하기 위한 포토레지스트 재료 및 포토리소그래피 공정과 같은 포토 패터닝 공정을 사용하여 만들 수 있다. RDL 기판의 유전층은 포토-패터닝 공정으로 패턴화될 수 있으며, 이는 유전층 내의 비아와 같은 원하는 형상의 포토-패턴에 빛이 노출되는 포토리소그래픽 마스크를 포함할 수 있다. 유전층은 예를 들어, 폴리이미드(PI), 벤조사이클로부텐(BCB) 또는 폴리벤조옥사졸(PBO)과 같은 광-한정(photo-definable) 유기 유전체 재료로 만들 수 있다. 이러한 유전체 재료는 미리 형성된 필름으로 부착되기보다는 액체 형태로 방사되거나 그렇지 않으면 코팅될 수 있다. 원하는 광-한정(photo-defined) 형상의 적절한 형성을 허용하기 위해, 이러한 광-한정(photo-definable) 유전체 재료는 구조적 보강제를 생략할 수 있거나, 포토-패터닝 공정으로부터 빛을 방해할 수 있는 가닥, 짜임 또는 다른 입자가 없는, 필러-프리일 수 있다. 일부 예에서, 필러-프리 유전체 재료의 이러한 필러-프리 특징은 생성된 유전층의 두께의 감소를 허용할 수 있다. 비록, 상술한 광-한정(photo-definable) 유전체 재료는 유기 재료일 수 있으나, 다른 예에서 RDL 기판의 유전체 재료는 하나 이상의 무기 유전층을 포함할 수 있다. 무기 유전층의 일부 예는 실리콘 질화물(Si3N4), 실리콘 산화물(SiO2) 또는 SiON을 포함할 수 있다. 무기 유전층은 광-한정(photo-defined) 유기 유전체 물질을 사용하는 대신 산화 또는 질화 공정을 사용하여 무기 유전층을 성장시킴으로써 형성될 수 있다. 이러한 무기 유전층은 가닥, 짜임 또는 다른 유사하지 않는 무기 입자가 없는, 필러-프리일 수 있다. 일부 예에서, RDL 기판은 예를 들어, 비스말레이드 트리아진(BT) 또는 FR4를 포함하는 유전체 재료와 같은 영구적인 코어 구조 또는 캐리어를 생략할 수 있고, 이러한 타입의 RDL 기판은 코어리스 기판으로 지칭될 수 있다. 본 발명에서 다른 기판들은 또한 RDL 기판을 포함할 수 있다.In some examples, the substrate 110 may be a redistribution layer (“RDL”) substrate. The RDL substrate may include one or more conductive redistribution layers and one or more dielectric layers. The one or more conductive redistribution layers and one or more dielectric layers may be formed layer by layer over (a) the electronic device to which the RDL substrate is electrically coupled, or (b) be wholly or at least partially removed after the electronic device and the RDL substrate are coupled together. It can be formed layer by layer on the carrier that can be. RDL substrates can be fabricated layer by layer as a wafer-level substrate on a circular wafer in a wafer-level process or as a panel-level substrate on a rectangular or square panel carrier in a panel-level process. The RDL substrate may be formed in an additional build-up process that may include one or more conductive layers stacked alternately with one or more dielectric layers, wherein the one or more conductive layers (a) fan-out electrical traces outside the footprint of the electronic device. or (b) each conductive redistribution pattern or trace that as a whole constitutes a fan-in electrical trace within the footprint of the electronic device. The conductive pattern may be formed using, for example, a plating process such as an electrolytic plating process or an electroless plating process. The conductive pattern may include an electrically conductive material such as, for example, copper or other platable metal. The location of the conductive pattern may be made using, for example, a photoresist material for forming a photolithographic mask and a photopatterning process such as a photolithographic process. The dielectric layer of the RDL substrate may be patterned in a photo-patterning process, which may include a photolithographic mask in which light is exposed to a photo-pattern of a desired shape, such as vias in the dielectric layer. The dielectric layer may be made of, for example, a photo-definable organic dielectric material such as polyimide (PI), benzocyclobutene (BCB) or polybenzoxazole (PBO). Such dielectric material may be radiated or otherwise coated in liquid form rather than deposited into a preformed film. To allow proper formation of a desired photo-defined shape, such a photo-definable dielectric material may omit structural reinforcement, or strands that may interfere with light from the photo-patterning process. , without weaving or other particles, and may be filler-free. In some examples, this filler-free nature of the filler-free dielectric material may allow for a reduction in the thickness of the resulting dielectric layer. Although the photo-definable dielectric material described above may be an organic material, in another example the dielectric material of the RDL substrate may include one or more inorganic dielectric layers. Some examples of the inorganic dielectric layer may include silicon nitride (Si3N4), silicon oxide (SiO2), or SiON. The inorganic dielectric layer may be formed by growing the inorganic dielectric layer using an oxidation or nitridation process instead of using a photo-defined organic dielectric material. This inorganic dielectric layer may be filler-free, free of strands, weaving, or other dissimilar inorganic particles. In some examples, the RDL substrate may omit a carrier or a permanent core structure such as, for example, a dielectric material comprising bismaleide triazine (BT) or FR4, and this type of RDL substrate is a coreless substrate. may be referred to. Other substrates in the present invention may also include RDL substrates.

일부 예에서, 서브스트레이트(110)는 사전 제작(pre-formed) 기판일 수 있다. 사전 제작(pre-formed) 기판은 전자 디바이스에 부착되기 전에 제조될 수 있고, 각각의 전도층 사이에 유전층을 포함할 수 있다. 전도층은 구리를 포함할 수 있고, 도금 공정을 사용하여 형성될 수 있다. 유전층은 액체이기 보다는 미리 형성된 필름으로 부착될 수 있는 비교적 두껍고 비광-한정(non-photo-definable) 층일 수 있고, 강성 또는 구조적 지지를 위해 가닥, 짜임 또는 다른 무기 입자와 같은 필러를 갖는 수지를 포함할 수 있다. 유전층은 비광-한정(non-photodefinable)이기 때문에, 비아 또는 개구부와 같은 형상이 드릴 또는 레이저를 사용하여 형성될 수 있다. 일부 예에서, 유전층은 프리프레그 재료 또는 ABF(Ajinomoto Buildup Film)를 포함할 수 있다. 사전 제작(preformed) 기판은 예를 들어, 비스말레이드 트리아진(BT) 또는 FR4를 포함하는 유전체 재료와 같은 영구적인 코어구조 또는 캐리어를 포함할 수 있고, 유전층 및 전도층은 영구적인 코어 구조 상에 형성될 수 있다. 다른 예에서, 사전 제작(pre-formed) 기판은 영구적인 코어 구조를 생략하는 코어리스 기판일 수 있고, 유전층 및 전도층은 유전층 및 전도층이 형성된 후와 전자 디바이스가 부착되기 전에 제거되는 희생 캐리어 상에 형성될 수 있다. 사전 제작(pre-formed) 기판은 인쇄 회로 기판(PCB) 또는 라미네이트 기판으로 지칭될 수 있다. 이러한 사전 제작(pre-formed) 기판은 반-가산(semi-additive) 또는 변형-반-가산(modified-semi-additive) 공정을 통해 형성될 수 있다. 본 발명에서 다른 기판들은 또한 사전 제작(pre-formed) 기판을 포함할 수 있다.In some examples, the substrate 110 may be a pre-formed substrate. A pre-formed substrate may be fabricated prior to being attached to an electronic device and may include a dielectric layer between each conductive layer. The conductive layer may include copper and may be formed using a plating process. The dielectric layer may be a relatively thick, non-photo-definable layer that can be deposited as a preformed film rather than a liquid, and includes a resin having fillers such as strands, weave, or other inorganic particles for rigidity or structural support. can do. Because the dielectric layer is non-photodefinable, features such as vias or openings can be formed using a drill or laser. In some examples, the dielectric layer may include a prepreg material or Ajinomoto Buildup Film (ABF). The preformed substrate may include a carrier or a permanent core structure such as, for example, a dielectric material comprising bismaleide triazine (BT) or FR4, wherein the dielectric and conductive layers are on the permanent core structure. can be formed in In another example, the pre-formed substrate can be a coreless substrate that omits a permanent core structure, wherein the dielectric and conductive layers are removed from the sacrificial carrier after the dielectric and conductive layers are formed and before the electronic device is attached. may be formed on the A pre-formed substrate may be referred to as a printed circuit board (PCB) or laminate substrate. Such a pre-formed substrate may be formed through a semi-additive or modified-semi-additive process. Other substrates in the present invention may also include pre-formed substrates.

도 2b는 제조 다음 단계에서의 반도체 디바이스(100)를 도시한 단면도이다. 도 2b에 도시된 예에서, 디바이스 스택(120)이 캐비티(111)에 형성될 수 있다. 디바이스 스택(120)은 제1전자 디바이스(121), 제2전자 디바이스(122), 제3전자 디바이스(123) 및 제4전자 디바이스(124)를 포함할 수 있다. 비록, 도 2b에서는 디바이스 스택(120)이 4개의 전자 디바이스(121,122,123,124)를 포함하는 것으로 도시되었으나, 이것으로 본 발명을 한정하는 것은 아니다. 일부 예에서, 디바이스 스택(120)은 4개 이상의 전자 디바이스들로 구성되거나 그 보다 적은 수의 전자 디바이스들로 구성될 수 있다. 일부 예에서, 제1전자 디바이스(121)는 캐비티(111) 내에서 캐리어(10)의 상면에 부착될 수 있고, 제2전자 디바이스(122)는 디바이스 터미널(121a)을 포함하는 제1전자 디바이스(121)의 상면의 일부를 노출시키기 위해 접착부재(20)를 사용하여 제1전자 디바이스(121)의 상면의 대부분을 덮도록 부착될 수 있다. 제3전자 디바이스(123)는 디바이스 터미널(122a)을 포함하는 제2전자 디바이스(122)의 상면의 일부를 노출시키기 위해 접착부재(20)를 사용하여 제2전자 디바이스(122)의 상면의 대부분을 덮도록 부착될 수 있고, 제4전자 디바이스(124)는 디바이스 터미널(123a)을 포함하는 제3전자 디바이스(123)의 상면의 일부를 노출시키기 위해 접착부재(20)를 사용하여 제3전자 디바이스(123)의 상면의 대부분을 덮도록 부착될 수 있다. 일부 예에서, 디바이스 스택(120)은 계단 형태, 엇갈린 또는 지그재그 형태와 같이 오프셋(offset) 구조로 적층될 수 있다. 일부 예에서, 오프셋 구조는 반도체 디바이스(100)의 동일한 측을 향해 각각의 디바이스 터미널(121a, 122a, 123a, 124a)이 노출되도록 전자 디바이스들(121-124)을 정렬할 수 있다. 디바이스 스택(120)의 높이는 약 110 내지 130㎛ 의 범위일 수 있다.2B is a cross-sectional view illustrating the semiconductor device 100 in the next stage of manufacturing. In the example shown in FIG. 2B , a device stack 120 may be formed in the cavity 111 . The device stack 120 may include a first electronic device 121 , a second electronic device 122 , a third electronic device 123 , and a fourth electronic device 124 . Although FIG. 2B shows that the device stack 120 includes four electronic devices 121 , 122 , 123 , and 124 , the present invention is not limited thereto. In some examples, device stack 120 may consist of four or more electronic devices, or may consist of fewer electronic devices. In some examples, the first electronic device 121 may be attached to a top surface of the carrier 10 within the cavity 111 , and the second electronic device 122 may include a device terminal 121a. In order to expose a portion of the upper surface of the first electronic device 121 , it may be attached to cover most of the upper surface of the first electronic device 121 using the adhesive member 20 . The third electronic device 123 uses the adhesive member 20 to expose a portion of the top surface of the second electronic device 122 including the device terminal 122a to most of the top surface of the second electronic device 122 . may be attached to cover the third electronic device 124 using an adhesive member 20 to expose a portion of the upper surface of the third electronic device 123 including the device terminal 123a. It may be attached to cover most of the upper surface of the device 123 . In some examples, the device stack 120 may be stacked in an offset structure, such as a step shape, a staggered shape, or a zigzag shape. In some examples, the offset structure may align the electronic devices 121-124 such that each device terminal 121a , 122a , 123a , 124a is exposed toward the same side of the semiconductor device 100 . The height of the device stack 120 may range from about 110 to 130 μm.

일부 예에서, 디바이스 스택(120)이 캐비티(111) 내에 있을 때, 제1전자 디바이스(121)의 상면은 서브스트레이트(110)의 상면보다 낮을 수 있다. 일부 예에서, 제2전자 디바이스(122)의 상면도 서브스트레이트(110)의 상면보다 낮을 수 있다. 일부 예에서, 제3전자 디바이스(123) 또는 제4전자 디바이스(124)의 상면은 서브스트레이트(110)의 상면보다 높을 수 있다. 일부 예에서, 디바이스 스택(120)의 대부분은 서브스트레이트(110)의 상면보다 낮을 수 있다. 일부 예에서, 각각의 제2 내지 제4전자 디바이스(122-124)의 두께는 동일할 수 있다. 일부 예에서, 제1전자 디바이스(121)의 두께는 디바이스 스택(120)의 증가되는 구조적 지지 또는 무결성을 제공하기 위해 다른 전자 디바이스들(122-124)의 두께보다 더 두껍게 형성될 수 있다. 일부 예에서, 비록 제1전자 디바이스(121)의 두께가 제2전자 디바이스(122)의 두께보다 두꺼울지라도, 제1전지 디바이스(121)의 집적 회로는 제2전자 디바이스(122)의 집적회로와 동일할 수 있다.In some examples, when the device stack 120 is in the cavity 111 , a top surface of the first electronic device 121 may be lower than a top surface of the substrate 110 . In some examples, a top surface of the second electronic device 122 may also be lower than a top surface of the substrate 110 . In some examples, a top surface of the third electronic device 123 or the fourth electronic device 124 may be higher than a top surface of the substrate 110 . In some examples, a majority of the device stack 120 may be lower than a top surface of the substrate 110 . In some examples, the thickness of each of the second through fourth electronic devices 122-124 may be the same. In some examples, the thickness of the first electronic device 121 may be formed to be greater than the thickness of the other electronic devices 122-124 to provide increased structural support or integrity of the device stack 120 . In some examples, although the thickness of the first electronic device 121 is thicker than the thickness of the second electronic device 122 , the integrated circuit of the first battery device 121 is the same as the integrated circuit of the second electronic device 122 . can be the same.

일부 예에서, 제1 내지 제4 전자 디바이스(121, 122, 123, 124)는 반도체 다이, 반도체 칩 또는 칩 스케일 패키지와 같은 반도체 패키지를 포함하거나 지칭될 수 있다. 전자 디바이스(121, 122, 123, 124)는 예를 들어, 실리콘(Si)과 같은 반도체 재료를 포함할 수 있다. 전자 디바이스(121, 122, 123, 124)는 수동 전자 회로 요소 또는 트랜지스터와 같은 능동 전자 회로 요소를 포함할 수 있다. 일부 예에서, 전자 디바이스(121, 122, 123, 124)는 디지털 시그널 프로세서(DSP), 마이크로프로세서, 네트워크 프로세서, 파워 매니지먼트 프로세서, 오디오 프로세서, RF 회로, 와이어리스 베이스 밴드 시스템-온-칩(SoC) 프로세서, 센서, 및 주문형 집적회로(ASIC)와 같은 전기적 회로를 포함할 수 있다. 전자 디바이스(121, 122, 123, 124)는 각각 디바이스 터미널(121a, 122a, 123a, 124a)을 포함할 수 있다. 일부 예에서, 각각의 디바이스 터미널(121a, 122a, 123a, 124a)은 다이 패드, 본드 패드, 범프 또는, 전자 디바이스(121, 122, 123, 124)로부터의 전기적 신호를 서브스트레이트(110) 또는 이웃하는 전자 디바이스(121, 122, 123, 124)로 제공하거나, 서브스트레이트(110) 또는 이웃하는 전자 디바이스(121, 122, 123, 124)로부터의 전기적 신호를 전자 디바이스(121, 122, 123, 124)로 제공하기 위한 전기적 접촉을 포함하거나 지칭될 수 있다.In some examples, the first through fourth electronic devices 121 , 122 , 123 , 124 may include or be referred to as a semiconductor package such as a semiconductor die, a semiconductor chip, or a chip scale package. Electronic devices 121 , 122 , 123 , 124 may include, for example, a semiconductor material such as silicon (Si). Electronic devices 121 , 122 , 123 , 124 may include passive electronic circuit elements or active electronic circuit elements such as transistors. In some examples, the electronic device 121 , 122 , 123 , 124 is a digital signal processor (DSP), microprocessor, network processor, power management processor, audio processor, RF circuitry, wireless baseband system-on-chip (SoC) It may include processors, sensors, and electrical circuits such as application specific integrated circuits (ASICs). The electronic devices 121, 122, 123, and 124 may include device terminals 121a, 122a, 123a, and 124a, respectively. In some examples, each device terminal 121a , 122a , 123a , 124a transmits an electrical signal from a die pad, bond pad, bump, or electronic device 121 , 122 , 123 , 124 to a substrate 110 or a neighbor. provided to the electronic device 121, 122, 123, 124, or an electrical signal from the substrate 110 or the neighboring electronic device 121, 122, 123, 124 to the electronic device 121, 122, 123, 124 ) may include or be referred to as an electrical contact to provide.

도 2c는 제조 다음 단계에서의 반도체 디바이스(100)를 도시한 단면도이다. 도 2c에 도시된 예에서, 내부 인터커넥트(130)는 서브스트레이트(110)를 각각의 전자 디바이스(121, 122, 123, 124) 또는 디바이스 스택(120)과 전기적으로 연결할 수 있다. 일부 예에서, 하나 이상의 내부 인터커넥트(130)는 하나 이상의 디바이스 터미널(121a, 122a, 123a, 124a)과 하나 이상의 디바이스 터미널(121a, 122a, 123a, 124a)을 연결할 수 있다.2C is a cross-sectional view illustrating the semiconductor device 100 in the next stage of manufacturing. In the example shown in FIG. 2C , internal interconnect 130 may electrically connect substrate 110 with respective electronic devices 121 , 122 , 123 , 124 or device stack 120 . In some examples, one or more internal interconnects 130 may connect one or more device terminals 121a, 122a, 123a, 124a and one or more device terminals 121a, 122a, 123a, 124a.

일부 예에서, 하나 이상의 내부 인터커넥트(130)는 서브스트레이트(110)의 내부 터미널(112)과 하나 이상의 디바이스 터미널(121a, 122a, 123a, 124a)을 연결할 수 있다. 일부 예에서, 내부 인터커넥트(130)의 제1단부는 서브스트레이트(110)의 내부 터미널(112)에 결합되고, 내부 인터커넥트(130)의 제2단부는 예를 들어, 캐비티(111) 내에서 디바이스 스택(120)과 결합될 수 있으며, 제1단부의 높이는 내부 인터커넥트(130)의 제2단부의 높이보다 높을 수 있다.In some examples, one or more internal interconnects 130 may connect internal terminal 112 of substrate 110 and one or more device terminals 121a , 122a , 123a , 124a . In some examples, a first end of the internal interconnect 130 is coupled to an internal terminal 112 of the substrate 110 , and a second end of the internal interconnect 130 is, for example, a device within the cavity 111 . It may be coupled with the stack 120 , and the height of the first end may be higher than the height of the second end of the internal interconnect 130 .

일부 예에서, 내부 인터커넥트(130)는 와이어, 도전성 와이어 또는 본딩 와이어를 포함하거나 지칭될 수 있다. 내부 인터커넥트(130)는 예를 들어, 금속 재료, 금, 은, 알루미늄 또는 구리 등과 같은 전기적 도전 재료를 포함할 수 있다. 일부 예에서, 내부 인터커넥트(130)는 와이어 본딩에 의해 결합될 수 있다. 내부 인터커넥트(130)는 서브스트레이트(110)와 디바이스 스택(130) 사이 또는 각각의 전자 디바이스(121, 122, 123, 124) 사이의 전기적 결합을 제공할 수 있다.In some examples, the internal interconnect 130 may include or be referred to as a wire, a conductive wire, or a bonding wire. Internal interconnect 130 may include, for example, an electrically conductive material such as a metallic material, gold, silver, aluminum, or copper. In some examples, the internal interconnect 130 may be joined by wire bonding. The internal interconnect 130 may provide electrical coupling between the substrate 110 and the device stack 130 or between the respective electronic devices 121 , 122 , 123 , 124 .

도 2d 및 도 2e는 제조 다음 단계에서의 반도체 디바이스(100)를 도시한 단면도이다. 도 2d에 도시된 예에서, 인캡슐란트(140)가 디바이스 스택(120)과 내부 인터커넥트(130)를 인캡슐레이션 할 수 있다. 또한, 인캡슐란트(140)는 캐비티(111)를 채우도록 서브스트레이트(110)의 내측벽(110i)과 디바이스 스택(120) 사이에도 제공될 수 있다. 도 2d에 도시된 바와 같이, 인캡슐란트(140)는 디바이스 스택(120)과 내부 인터커넥트(130)를 오버몰드할 수 있고, 도 2e에 도시된 바와 같이 얇게 그라인딩될 수 있다. 일부 예에서, 형성 공정 중에 인캡슐란트(140)의 높이를 조절하는 것에 의해 그라인딩은 생략될 수 있다.2D and 2E are cross-sectional views illustrating the semiconductor device 100 in the next stage of manufacturing. In the example shown in FIG. 2D , encapsulant 140 may encapsulate device stack 120 and internal interconnect 130 . Also, the encapsulant 140 may be provided between the inner wall 110i of the substrate 110 and the device stack 120 to fill the cavity 111 . As shown in FIG. 2D , encapsulant 140 may overmold the device stack 120 and internal interconnect 130 , and may be ground thinly as shown in FIG. 2E . In some examples, grinding may be omitted by adjusting the height of the encapsulant 140 during the forming process.

일부 예에서, 도 1a의 반도체 디바이스(100)와 관련하여 도시된 바와 같이, 서브스트레이트(110)의 외측벽(110s)은 인캡슐란트(140)에 의해 커버되지 않은 상태로 남아 있거나 인캡슐란트(140)와 실질적으로 동일 평면일 수 있다. 이러한 형태는 캐리어(10) 상에 다수의 서브스트레이트(110)를 배열하기 위해 상술한 프리-싱귤레이션 옵션에 기인할 수 있으며, 인접하게 배열된 서브스트레이트(110) 사이에 이격 공간이 존재하지 않는다.In some examples, as shown with respect to semiconductor device 100 of FIG. 1A , outer wall 110s of substrate 110 remains uncovered by encapsulant 140 or 140) and may be substantially coplanar. This shape may be due to the above-described pre-singulation option for arranging a plurality of substrates 110 on the carrier 10 , and there is no separation space between adjacently arranged substrates 110 . .

일부 예에서, 도 1b의 반도체 디바이스(110')와 관련하여 도시된 바와 같이, 서브스트레이트(110)의 외측벽(110s)은 인캡슐란트(140')에 의해 커버될 수 있다. 이러한 형태는 캐리어(10) 상에 다수의 서브스트레이트(110)를 배열하기 위해 상술한 포스트-싱귤레이션 옵션에 기인할 수 있으며, 인접하게 배열된 서브스트레이트(110) 사이에 이격 공간이 존재하고, 이러한 이격 공간은 인캡슐란트(140')에 의해 채워진다.In some examples, as shown with respect to semiconductor device 110 ′ of FIG. 1B , outer wall 110s of substrate 110 may be covered by encapsulant 140 ′. This shape can be attributed to the post-singulation option described above for arranging a plurality of substrates 110 on the carrier 10, and there is a separation space between the adjacently arranged substrates 110, This separation space is filled by the encapsulant 140'.

일부 예에서, 인캡슐란트(140)는 보호 재료, 유전체, 몰드 컴파운드 또는 패키지 바디를 포함하거나 지칭될 수 있다. 인캡슐란트(140)는 다양한 인캡슐레이팅 또는 몰딩 재료(예를 들어, 레진, 폴리머 복합 재료, 필러를 갖는 폴리머, 에폭시 레진, 필러를 갖는 에폭시 레진, 필러를 갖는 에폭시 아크릴레이트, 실리콘 레진, 그 조합, 그 등가물 등)을 포함할 수 있다. 인캡슐란트(140)는 다양한 방법 예를 들어, 압축 몰딩 공정, 액상 인캡슐란트 몰딩 공정, 진공 라미네이션 공정, 페이스트 인쇄 공정, 또는 필름 보조 몰딩 공정에 의해 형성될 수 있다. 인캡슐란트(140)의 높이는 약 100㎛ 내지 약 200㎛의 범위일 수 있다. 인캡슐란트(140)는 디바이스 스택(120) 및 내부 인터커넥트(130)를 외부 환경으로부터 보호할 수 있다. In some examples, encapsulant 140 may include or refer to a protective material, dielectric, mold compound, or package body. The encapsulant 140 may be formed of various encapsulating or molding materials (eg, resins, polymer composite materials, polymers having fillers, epoxy resins, epoxy resins having fillers, epoxy acrylates having fillers, silicone resins, and the like). combinations, their equivalents, etc.). The encapsulant 140 may be formed by various methods, for example, a compression molding process, a liquid encapsulant molding process, a vacuum lamination process, a paste printing process, or a film-assisted molding process. The height of the encapsulant 140 may be in the range of about 100 μm to about 200 μm. The encapsulant 140 may protect the device stack 120 and the internal interconnect 130 from external environments.

도 2f는 제조 다음 단계에서의 반도체 디바이스(100)를 도시한 단면도이다. 도 2f에 도시된 예에서, 서브스트레이트(110)의 하부에 위치한 캐리어(10)가 제거될 수 있다. 일부 예에서, 캐리어(10)가 제거될 때, 기판 하면(110b)은 인캡슐란트(140)로부터 노출되어 드러난다. 일부 예에서, 캐리어(10)가 제거될 때, 전자 디바이스(121)의 하면 또는 디바이스 스택(120)의 하면이 인캡슐란트(140)로부터 노출되어 드러난다. 일부 예에서, 캐리어(10)가 제거될 때, 기판 하면(110b)은 디바이스 스택(120)의 하면 또는 인캡슐란트(140)의 하면과 동일 평면일 수 있다. 일부 예에서, 캐리어(10)는 분리가능층(12)이 열, 화학 또는 조사에 의해 접착성을 상실하여 서브스트레이트(110)로부터 분리될 수 있다. 일부 예에서, 캐리어(10)는 물리적인 힘에 의해 서브스트레이트(110)로부터 분리될 수도 있다. 따라서, 서브스트레이트(110)의 제2면(하면)(110b)과 디바이스 스택(120)의 하면(120b)은 노출될 수 있다.2F is a cross-sectional view illustrating the semiconductor device 100 in the next stage of manufacturing. In the example shown in FIG. 2F , the carrier 10 located under the substrate 110 may be removed. In some examples, when the carrier 10 is removed, the substrate lower surface 110b is exposed and exposed from the encapsulant 140 . In some examples, when the carrier 10 is removed, the lower surface of the electronic device 121 or the lower surface of the device stack 120 is exposed from the encapsulant 140 . In some examples, when the carrier 10 is removed, the substrate lower surface 110b may be flush with the lower surface of the device stack 120 or the lower surface of the encapsulant 140 . In some examples, carrier 10 may be separated from substrate 110 as separable layer 12 loses adhesion by heat, chemical, or irradiation. In some examples, the carrier 10 may be separated from the substrate 110 by a physical force. Accordingly, the second surface (lower surface) 110b of the substrate 110 and the lower surface 120b of the device stack 120 may be exposed.

도 2g와 도 2h는 제조 다음 단계에서의 반도체 디바이스(100)를 도시한 단면도와 평면도이다. 도 2g에 도시된 예에서, 외부 인터커넥트(150)가 서브스트레이트(110)의 외부 터미널(113)에 연결될 수 있다. 외부 인터커넥트(150)는 도전성 범프, 볼, 또는 필라(포스트 또는 와이어와 같은)를 포함할 수 있고, 예를 들어, 솔더 바디, 카파 바디 또는 솔더 캡을 포함할 수 있다. 외부 인터커넥트(150)는 주석(Sn), 은(Ag), 납(Pb), 구리(Cu), Sn-Pb, Sn37-Pb, Sn95-Pb, Sn-Pb-Ag, Sn-Cu, Sn-Ag, Sn-Au, Sn-Bi, 또는 Sn-Ag-Cu를 포함할 수 있다. 외부 인터커넥트(150)는 예를 들어, 볼 드롭 공정, 스크린 인쇄 공정, 또는 전기 도금 공정에 의해 형성될 수 있다. 외부 인터커넥트(150)의 높이는 약 20㎛ 내지 50㎛의 범위일 수 있다. 외부 인터커넥트(150)는 반도체 디바이스(100)와 외부 부품 사이의 전기적 연결 통로를 제공할 수 있다. 또한, 외부 인터커넥트(150)가 접속된 후에는 배열된 서브스트레이트(110)를 서로 분리하는 싱귤레이션 공정이 수행될 수 있다. 이에 따라, 도 2h에 도시된 바와 같이, 반도체 디바이스(100)가 완성될 수 있다.2G and 2H are cross-sectional views and plan views illustrating the semiconductor device 100 in the next stage of manufacturing. In the example shown in FIG. 2G , an external interconnect 150 may be coupled to an external terminal 113 of the substrate 110 . External interconnect 150 may include conductive bumps, balls, or pillars (such as posts or wires), and may include, for example, a solder body, a kappa body, or a solder cap. External interconnect 150 is tin (Sn), silver (Ag), lead (Pb), copper (Cu), Sn-Pb, Sn37-Pb, Sn95-Pb, Sn-Pb-Ag, Sn-Cu, Sn- Ag, Sn-Au, Sn-Bi, or Sn-Ag-Cu. The external interconnect 150 may be formed by, for example, a ball drop process, a screen printing process, or an electroplating process. The height of the external interconnect 150 may range from about 20 μm to 50 μm. The external interconnect 150 may provide an electrical connection path between the semiconductor device 100 and an external component. In addition, after the external interconnect 150 is connected, a singulation process for separating the arranged substrates 110 from each other may be performed. Accordingly, as shown in FIG. 2H , the semiconductor device 100 may be completed.

도 3은 예시적인 반도체 디바이스(200)를 도시한 단면도이다. 도 3에 도시된 예에서, 반도체 디바이스(200)는 도 1의 반도체 디바이스(100)로부터의 모듈(101)과 모듈(201)을 갖는 모듈 스택(290) 및 외부 인터커넥트(150, 250)를 포함할 수 있다. 반도체 디바이스(200)는 모듈(101, 201)을 포함하는 모듈 스택을 갖도록 형성될 수 있다.3 is a cross-sectional view illustrating an exemplary semiconductor device 200 . In the example shown in FIG. 3 , semiconductor device 200 includes module stack 290 with module 101 and module 201 from semiconductor device 100 of FIG. 1 and external interconnects 150 , 250 . can do. The semiconductor device 200 may be formed to have a module stack including modules 101 and 201 .

제1모듈(101)은 서브스트레이트(110), 디바이스 스택(120), 내부 인터커넥트(130) 및 인캡슐란트(140)를 포함할 수 있다. 제2모듈(201)은 서브스트레이트(210), 디바이스 스택(220), 내부 인터커넥트(230), 인캡슐란트(240) 및 수직 인터커넥트(260)를 포함할 수 있다. 서브스트레이트(210)는 캐비티(211), 내부 터미널(212), 및 외부 터미널(213)을 포함할 수 있다. 디바이스 스택(220)은 다수의 디바이스(221, 222, 223, 224)를 포함할 수 있다. 또한, 다수의 디바이스(221, 222, 223, 224)는 각각 디바이스 터미널(221a, 222a, 223a, 224a)을 포함할 수 있다.The first module 101 may include a substrate 110 , a device stack 120 , an internal interconnect 130 , and an encapsulant 140 . The second module 201 may include a substrate 210 , a device stack 220 , an internal interconnect 230 , an encapsulant 240 , and a vertical interconnect 260 . The substrate 210 may include a cavity 211 , an inner terminal 212 , and an outer terminal 213 . The device stack 220 may include a plurality of devices 221 , 222 , 223 , 224 . Also, the plurality of devices 221 , 222 , 223 , and 224 may include device terminals 221a , 222a , 223a , and 224a, respectively.

일부 예에서, 모듈(201)은 상술한 모듈(101)의 그것들과 유사하게 대응되는 구성요소, 특징, 재료 또는 형성 공정을 포함할 수 있다. 예를 들면, 모듈(201)의 아이템들(210, 211, 212, 213, 220, 221, 221a, 222, 222a, 223, 223a, 224, 224a, 230, 240, 250)은 각각 상술한 모듈(101)의 아이템들(110, 111, 112, 113, 120, 121, 121a, 122, 122a, 123, 123a, 124, 124a, 130, 140, 150)과 대응되거나 유사할 수 있다. 모듈(201)은 또한 서브스트레이트(210)의 내부 터미널(212)과 결합된 수직 인터커넥트(260)를 포함한다.In some examples, module 201 may include corresponding components, features, materials, or forming processes similar to those of module 101 described above. For example, items 210, 211, 212, 213, 220, 221, 221a, 222, 222a, 223, 223a, 224, 224a, 230, 240, 250 of module 201 are each 101) may correspond to or be similar to items 110, 111, 112, 113, 120, 121, 121a, 122, 122a, 123, 123a, 124, 124a, 130, 140, 150. Module 201 also includes vertical interconnects 260 coupled with internal terminals 212 of substrate 210 .

일부 예에서, 서브스트레이트(210), 내부 인터커넥트(230), 인캡슐란트(240) 및 외부 인터커넥트(250)는 반도체 패키지를 포함하거나 지칭될 수 있고, 반도체 패키지는 외부 구성요소 또는 환경 노출로부터 디바이스 스택(220)를 보호할 수 있다. 또한, 반도체 패키지는 외부 구성요소와 디바이스 스택(220) 사이의 전기적 결합을 제공할 수 있다. 일부 예에서, 모듈(201)은 반도체 패키지를 포함하거나 지칭될 수 있다. 일부 예에서, 모듈(101, 201)이 적층된 반도체 디바이스(200)는 패키지 온 패키지(POP: Package On Package) 디바이스를 포함하거나 지칭될 수 있다.In some examples, substrate 210 , internal interconnect 230 , encapsulant 240 , and external interconnect 250 may include or be referred to as a semiconductor package, wherein the semiconductor package is a device that is protected from external components or environmental exposures. The stack 220 may be protected. Additionally, the semiconductor package may provide electrical coupling between the external components and the device stack 220 . In some examples, module 201 may include or refer to a semiconductor package. In some examples, the semiconductor device 200 on which the modules 101 and 201 are stacked may include or be referred to as a package on package (POP) device.

도 4a 내지 도 4h는 예시적인 반도체 디바이스를 제조하기 위한 예시적인 방법을 도시한 단면도이다. 도 4a는 제조 초기 단계에서의 반도체 디바이스(200)를 도시한 단면도이다.4A-4H are cross-sectional views illustrating an exemplary method for manufacturing an exemplary semiconductor device. 4A is a cross-sectional view illustrating the semiconductor device 200 in an initial stage of manufacturing.

도 4a에 도시된 예에서, 서브스트레이트(210)가 캐리어(10)의 상부에 부착될 수 있고, 수직 인터커넥트(260)가 서브스트레이트(210)에 부착 또는 형성될 수 있다. 비록, 도 4a에는 하나의 서브스트레이트(210)가 캐리어(10)에 부착된 것으로 도시되어 있으나, 다수의 모듈(101)의 동시 생산을 위해 다수의 서브스트레이트(210)가 캐리어(10) 상에 서로 나란히 배열될 수 있다. 캐리어(10)는 베이스층(11) 및 분리가능층(12)을 포함할 수 있다.In the example shown in FIG. 4A , a substrate 210 may be attached to the top of the carrier 10 , and a vertical interconnect 260 may be attached or formed to the substrate 210 . Although one substrate 210 is shown attached to the carrier 10 in FIG. 4A , a plurality of substrates 210 are mounted on the carrier 10 for simultaneous production of a plurality of modules 101 . They may be arranged side by side with each other. The carrier 10 may include a base layer 11 and a separable layer 12 .

서브스트레이트(210)는 캐비티(211), 내부 터미널(212), 및 외부 터미널(213)을 포함할 수 있다. 내부 터미널(212)과 외부 터미널(213)은 기판 전도체 또는 내부 회로에 의해 서브스트레이트(210)를 내부적으로 관통하여 서로 전기적으로 연결될 수 있다. 캐비티(211)는 서브스트레이트(210)를 완전히 관통하게 통과할 수 있다.The substrate 210 may include a cavity 211 , an inner terminal 212 , and an outer terminal 213 . The inner terminal 212 and the outer terminal 213 may be electrically connected to each other by internally penetrating the substrate 210 by means of a substrate conductor or an internal circuit. The cavity 211 may pass through the substrate 210 completely.

수직 인터커넥트(260)는 서브스트레이트(210)의 내부 터미널(212)에 결합 또는 형성될 수 있다. 일부 예에서, 수직 인터커넥트(260)는 상술한 인터커넥트(150)의 그것들과 유사하게 대응되는 구성요소, 특징, 재료 또는 형성 공정을 포함할 수 있다. 일부 예에서, 수직 인터커넥트(260)의 높이는 약 50㎛ 내지 약 100㎛의 범위일 수 있다. 수직 인터커넥트(260)는 제1모듈(101)과 제2모듈(201) 사이의 전기적 연결 통로를 제공할 수 있다. 일부 예에서, 수직 인터커넥트(260)는 모듈의 적층을 허용하게 형성된 터미널을 제공할 수 있다.Vertical interconnect 260 may be coupled or formed to inner terminal 212 of substrate 210 . In some examples, vertical interconnects 260 may include corresponding components, features, materials, or forming processes similar to those of interconnect 150 described above. In some examples, the height of the vertical interconnects 260 may range from about 50 μm to about 100 μm. The vertical interconnect 260 may provide an electrical connection path between the first module 101 and the second module 201 . In some examples, vertical interconnects 260 may provide terminals formed to allow stacking of modules.

도 4b는 제조 다음 단계에서의 반도체 디바이스(200)를 도시한 단면도이다. 도 4b에 도시된 예에서, 디바이스 스택(220)이 캐비티(211)에 형성될 수 있고, 내부 인터커넥트(230)가 형성된다. 디바이스 스택(220)은 전자 디바이스(221, 222, 223, 224)를 포함할 수 있다. 비록, 도 4b에는 디바이스 스택(220)이 4개의 전자 디바이스(221,222,223,224)를 포함하는 것으로 도시되었으나, 이것으로 본 발명을 한정하는 것은 아니다. 일부 예에서, 디바이스 스택(220)은 4개 이상의 전자 디바이스로 구성되거나 그 보다 적은 수의 전자 디바이스들로 구성될 수 있다. 일부 예에서, 제1전자 디바이스(221)는 캐비티(211) 내에서 캐리어(10)의 상면에 부착될 수 있고, 제2전자 디바이스(222)는 디바이스 터미널(221a)을 포함하는 제1전자 디바이스(221)의 상면의 일부를 노출시키도록 접착부재(20)를 사용하여 제1전자 디바이스(221)의 상면에 부착될 수 있다. 제3전자 디바이스(223)는 디바이스 터미널(222a)을 포함하는 제2전자 디바이스(222)의 상면의 일부를 노출시키도록 접착부재(20)를 사용하여 제2전자 디바이스(222)의 상면에 부착될 수 있고, 제4전자 디바이스(224)는 디바이스 터미널(223a)을 포함하는 제3전자 디바이스(223)의 상면의 일부를 노출시키도록 접착부재(20)를 사용하여 제3전자 디바이스(223)의 상면에 부착될 수 있다. 일부 예에서, 내부 인터커넥트(230)는 서브스트레이트(210)와 하나 이상의 각각의 전자 디바이스(221, 222, 223, 224)를 전기적으로 연결할 수 있거나, 디바이스 터미널들(221a, 222a, 223a, 224a)을 서로 하나 이상 연결할 수 있다. 일부 예에서, 디바이스 스택(220)은 인접한 전자 디바이스(221, 222, 223, 224)의 대응되는 디바이스 터미널(221a, 222a, 223a, 224a)이 반도체 디바이스(200)의 동일한 측을 향해 노출된 계단 형태와 같이 비스듬하게 적층될 수 있다. 디바이스 스택(220)의 높이는 약 110㎛ 내지 130㎛ 의 범위일 수 있다.4B is a cross-sectional view illustrating the semiconductor device 200 in the next stage of manufacturing. In the example shown in FIG. 4B , a device stack 220 may be formed in the cavity 211 , and an internal interconnect 230 is formed. Device stack 220 may include electronic devices 221 , 222 , 223 , 224 . Although the device stack 220 is illustrated as including four electronic devices 221 , 222 , 223 and 224 in FIG. 4B , the present invention is not limited thereto. In some examples, device stack 220 may consist of four or more electronic devices, or may consist of fewer electronic devices. In some examples, the first electronic device 221 may be attached to the top surface of the carrier 10 within the cavity 211 , and the second electronic device 222 is a first electronic device including a device terminal 221a . It may be attached to the top surface of the first electronic device 221 using the adhesive member 20 to expose a portion of the top surface of the first electronic device 221 . The third electronic device 223 is attached to the upper surface of the second electronic device 222 using the adhesive member 20 to expose a portion of the upper surface of the second electronic device 222 including the device terminal 222a. The fourth electronic device 224 uses the adhesive member 20 to expose a portion of the upper surface of the third electronic device 223 including the device terminal 223a to the third electronic device 223 . It can be attached to the upper surface of In some examples, internal interconnect 230 may electrically couple substrate 210 and one or more respective electronic devices 221 , 222 , 223 , 224 , or device terminals 221a , 222a , 223a , 224a can be connected to one or more of them. In some examples, device stack 220 is a staircase in which corresponding device terminals 221a , 222a , 223a , 224a of adjacent electronic devices 221 , 222 , 223 , 224 are exposed towards the same side of semiconductor device 200 . It can be stacked obliquely as in the shape. The height of the device stack 220 may range from about 110 μm to 130 μm.

도 4c는 제조 다음 단계에서의 반도체 디바이스(200)를 도시한 단면도이다. 도 4c에 도시된 예에서, 인캡슐란트(240)가 디바이스 스택(220), 내부 인터커넥트(230) 및 수직 인터커넥트(260)를 인캡슐레이션 할 수 있다. 또한, 인캡슐란트(240)는 캐비티(211) 내에서 디바이스 스택(220)과 서브스트레이트(210) 사이에도 형성될 수 있다. 일부 예에서, 인캡슐란트(240)는 디바이스 스택(220), 내부 인터커넥트(230) 및 외부 인터커넥트(260)를 오버 몰드한 뒤, 상면이 그라인딩될 수 있다. 인캡슐란트(240)의 높이는 약 100㎛ 내지 200㎛의 범위일 수 있다. 인캡슐란트(240)는 디바이스 스택(220), 내부 인터커넥트(230) 및 수직 인터커넥트(260)를 외부 환경으로부터 보호할 수 있다.4C is a cross-sectional view illustrating the semiconductor device 200 in the next stage of manufacturing. In the example shown in FIG. 4C , encapsulant 240 may encapsulate device stack 220 , internal interconnect 230 , and vertical interconnect 260 . Also, the encapsulant 240 may be formed between the device stack 220 and the substrate 210 in the cavity 211 . In some examples, encapsulant 240 may be top-ground after over-molding device stack 220 , inner interconnect 230 , and outer interconnect 260 . The height of the encapsulant 240 may be in the range of about 100 μm to 200 μm. Encapsulant 240 may protect device stack 220 , internal interconnect 230 , and vertical interconnect 260 from external environments.

도 4d는 제조 다음 단계에서의 반도체 디바이스(200)를 도시한 단면도이다. 도 4d에 도시된 예에서, 서브스트레이트(210)의 하부에 위치하는 캐리어(10)가 제거될 수 있다. 이에 따라, 서브스트레이트(210)의 제2면(하면)(210b)과 디바이스 스택(220)의 하면이 외부로 노출될 수 있다.4D is a cross-sectional view illustrating the semiconductor device 200 in the next stage of manufacturing. In the example shown in FIG. 4D , the carrier 10 positioned under the substrate 210 may be removed. Accordingly, the second surface (lower surface) 210b of the substrate 210 and the lower surface of the device stack 220 may be exposed to the outside.

도 4e는 제조 다음 단계에서의 반도체 디바이스(200)를 도시한 단면도이다. 도 4e에 도시된 예에서, 수직 인터커넥트(260)는 인캡슐란트(240)의 각각의 개구부(241) 또는 비아를 통해 노출될 수 있다. 일부 예에서, 개구부(241)는 소잉 공정, 그라인딩 공정, 레이저 공정, 또는 에칭 공정에 의해 인캡슐란트(240)의 일부를 제거하여 형성될 수 있다. 일부 예에서, 수직 인터커넥트(260)는 인캡슐란트(240)를 통해 부분적으로 연장되어, 수직 인터커넥트(260)의 상단은 인캡슐란트(240)의 상면보다 낮거나, 인캡슐란트(240)의 상면에 대해 내려 앉아 있다. 일부 예에서, 수직 인터커넥트(260)는 인캡슐란트(240)를 통해 완전히 연장되어, 수직 인터커넥트(260)의 상단이 인캡슐란트(240)의 상면과 실질적으로 동일 평면이거나, 인캡슐란트(240)의 상면을 지나 돌출된다. 일부 예에서, 비아(241)는 인캡슐란트(240)의 상면을 부분적으로 또는 완전히 관통하는지에 관계없이, 수직 인터커넥트(260)의 형상 또는 측벽과 접촉하거나 일치한다.4E is a cross-sectional view illustrating the semiconductor device 200 in the next stage of manufacturing. In the example shown in FIG. 4E , vertical interconnects 260 may be exposed through respective openings 241 or vias of encapsulant 240 . In some examples, the opening 241 may be formed by removing a portion of the encapsulant 240 by a sawing process, a grinding process, a laser process, or an etching process. In some examples, vertical interconnect 260 extends partially through encapsulant 240 such that a top of vertical interconnect 260 is lower than a top surface of encapsulant 240 , or It sits down against the top. In some examples, vertical interconnect 260 extends completely through encapsulant 240 such that a top of vertical interconnect 260 is substantially flush with a top surface of encapsulant 240 , or encapsulant 240 . ) and protrude past the upper surface of In some examples, vias 241 contact or match the shape or sidewalls of vertical interconnects 260 , regardless of whether they partially or completely penetrate the top surface of encapsulant 240 .

도 4f는 제조 다음 단계에서의 반도체 디바이스(200)를 도시한 단면도이다. 도 4f에 도시된 예에서, 외부 인터커넥트(250)가 서브스트레이트(210)의 외부 터미널(213)에 접속될 수 있다.4F is a cross-sectional view showing the semiconductor device 200 in the next stage of manufacturing. In the example shown in FIG. 4F , external interconnect 250 may be connected to external terminal 213 of substrate 210 .

도 4g는 예시적인 반도체 디바이스(200)를 도시한 단면도이다. 도 4g에 도시된 예에서, 반도체 디바이스(200)는 서로 적층된 모듈(101, 201)을 포함할 수 있다. 비록, 2개의 모듈이 적층된 것으로 도시되었으나, 이것으로 본 발명을 한정하는 것은 아니다. 일부 예에서, 반도체 디바이스(500)는 2개 이상 또는 그 보다 적은 수의 모듈이 적층될 수 있다. 모듈(201, 101)은 수직 인터커넥트(260, 150)가 서로 전기적으로 연결되도록 적층될 수 있다. 일부 예에서, 모듈(201)에 형성된 수직 인터커넥트(260)와 모듈(101)의 인터커넥트(150)는 모듈들을 서로 전기적으로 연결하도록 함께 용융 또는 리플로우될 수 있다. 비록, 반도체 디바이스(200)는 모듈들(101, 201)을 포함하는 것으로 도시되어 있으나, 본 발명의 다른 모듈 또는 다른 전자 디바이스는 이러한 모듈(101, 201) 중 하나 이상을 대체할 수 있는 예들이 있을 수 있다.4G is a cross-sectional view illustrating an exemplary semiconductor device 200 . In the example shown in FIG. 4G , the semiconductor device 200 may include modules 101 and 201 stacked on one another. Although the two modules are shown as being stacked, the present invention is not limited thereto. In some examples, two or more or fewer modules may be stacked in the semiconductor device 500 . Modules 201 and 101 may be stacked such that vertical interconnects 260 and 150 are electrically connected to each other. In some examples, the vertical interconnect 260 formed in module 201 and interconnect 150 of module 101 may be melted or reflowed together to electrically connect the modules to each other. Although the semiconductor device 200 is illustrated as including modules 101 and 201, other modules or other electronic devices of the present invention are examples that may replace one or more of these modules 101 and 201. there may be

도 4h는 예시적인 반도체 디바이스를 도시한 단면도이다. 도 4h에 도시된 예에서, 반도체 디바이스(200')는 반도체 디바이스(200), 베이스 서브스트레이트(310), 인캡슐란트(340), 베이스 인터커넥트(350) 및 언더필(345)을 포함할 수 있다. 수직 인터커넥트(260)는 도 4h에 상술한 수직 인터커넥트(260)의 하나 또는 옵션인 필라로 도시되어 있으나, 다른 인터커넥트(260)의 옵션 중 어느 것이든지 포함할 수 있다. 본 예에서, 수직 인터커넥트(260)의 상단은 인캡슐란트(240)의 상면과 실질적으로 동일 평면에 있다. 일부 예에서, 패키지된 반도체 디바이스(200)를 포함하는 반도체 디바이스(200')는 패키지 인 패키지(PIP: Package-In-Package) 디바이스를 포함하거나 지칭될 수 있다.4H is a cross-sectional view illustrating an exemplary semiconductor device. In the example shown in FIG. 4H , semiconductor device 200 ′ may include semiconductor device 200 , base substrate 310 , encapsulant 340 , base interconnect 350 , and underfill 345 . . Vertical interconnect 260 is shown in FIG. 4H as one or optional pillars of vertical interconnect 260 described above, but may include any of the other interconnect 260 options. In this example, the top of the vertical interconnect 260 is substantially flush with the top surface of the encapsulant 240 . In some examples, the semiconductor device 200 ′ including the packaged semiconductor device 200 may include or be referred to as a package-in-package (PIP) device.

일부 예에서, 베이스 서브스트레이트(310)는 상술한 서브스트레이트(110)의 그것들과 유사하게 대응되는 구성요소, 특징, 재료 또는 형성 공정을 포함할 수 있다. 본 예에서, 서브스트레이트(310)는 서브스트레이트(110)의 캐비티(111)와 같은 캐비티를 포함하지 않는다. 일부 예에서, 인캡슐란트(340)는 상술한 인캡슐란트(140)의 그것들과 유사하게 대응되는 구성요소, 특징, 재료 또는 형성 공정을 포함할 수 있다.In some examples, the base substrate 310 may include corresponding components, features, materials, or forming processes similar to those of the substrate 110 described above. In this example, the substrate 310 does not include a cavity such as the cavity 111 of the substrate 110 . In some examples, encapsulant 340 may include corresponding components, features, materials, or forming processes similar to those of encapsulant 140 described above.

일부 예에서, 언더필(345)은 모듈(201)과 서브스트레이트(310) 사이 또는 모듈들(101, 201) 사이에 제공될 수 있다. 일부 예에서, 언더필(345)은 모듈(101)의 측벽을 커버할 수 있다. 일부 예에서, 모듈(101)의 상면 또는 모듈(101)의 측벽의 상부는 언더필(345)에 의해 커버되지 않은 채 남아있을 수 있다. 언더필(345)은 일부 예에서 생략될 수 있거나, 인캡슐란트(340)의 일부로 간주될 수 있다. 일부 예에서, 언더필(345)과 인캡슐란트(340)는 별개의 재료층을 포함할 수 있다. 일부 예에서, 언더필(345)은 인캡슐란트(340)와 유사할 수 있거나, 언더필(345)과 인캡슐란트(340)는 동일한 재료층을 포함할 수 있다. 일부 예에서, 언더필(345)은 유전체, 절연 페이스트 또는 비전도성 페이스트로 지칭될 수 있다. 일부 예에서, 언더필(345)은 레진 또는 무기 필러가 없는 유전체일 수 있다. 일부 예에서, 언더필(345)은 서브스트레이트(310)와 모듈(201) 사이 또는 모듈(201)과 모듈(101) 사이에 모세관 작용(capillary action)을 사용하여 삽입될 수 있다. 일부 예에서, 언더필(345)은 서브스트레이트(310)와 모듈(201)을 결합하기 전에 또는 모듈(201)과 모듈(101)을 결합하기 전에 적용될 수 있다. 본 발명의 다른 예들은 각각의 서브스트레이트 또는 모듈 사이 또는 주위에 언더필(345)과 유사한 언더필을 포함할 수 있다.In some examples, underfill 345 may be provided between module 201 and substrate 310 or between modules 101 , 201 . In some examples, underfill 345 may cover a sidewall of module 101 . In some examples, the top surface of the module 101 or the top of the sidewalls of the module 101 may remain uncovered by the underfill 345 . Underfill 345 may be omitted in some examples, or may be considered part of encapsulant 340 . In some examples, underfill 345 and encapsulant 340 may include separate layers of material. In some examples, underfill 345 may be similar to encapsulant 340 , or underfill 345 and encapsulant 340 may include the same material layer. In some examples, underfill 345 may be referred to as a dielectric, insulating paste, or non-conductive paste. In some examples, underfill 345 may be a dielectric free of resin or inorganic filler. In some examples, underfill 345 may be inserted between substrate 310 and module 201 or between module 201 and module 101 using capillary action. In some examples, underfill 345 may be applied prior to coupling substrate 310 and module 201 or prior to coupling module 201 and module 101 . Other examples of the present invention may include an underfill similar to underfill 345 between or around each substrate or module.

도 5는 예시적인 반도체 디바이스(300)를 도시한 단면도이다. 도 5에 도시된 예에서, 반도체 디바이스(300)는 베이스 서브스트레이트(310), 모듈 스택(390), 인캡슐란트(340) 및 베이스 인터커넥트(350)를 포함할 수 있다. 모듈 스택(390)은 모듈(101)의 스택과 같이, 본 발명에 설명된 2개 이상의 모듈의 스택을 포함할 수 있다. 베이스 서브스트레이트(310)는 내부 베이스 터미널(312) 및 외부 베이스 터미널(313)을 포함할 수 있다. 일부 예에서, 모듈(101)의 패키지를 포함하는 반도체 디바이스(300)는 패키지 인 패키지(PIP: Package-In-Package) 디바이스를 포함하거나 지칭될 수 있다. 5 is a cross-sectional view illustrating an exemplary semiconductor device 300 . In the example shown in FIG. 5 , the semiconductor device 300 may include a base substrate 310 , a module stack 390 , an encapsulant 340 , and a base interconnect 350 . Module stack 390 may include a stack of two or more modules described herein, such as a stack of modules 101 . The base substrate 310 may include an inner base terminal 312 and an outer base terminal 313 . In some examples, the semiconductor device 300 including the package of the module 101 may include or be referred to as a package-in-package (PIP) device.

도 6a 내지 도 6c는 예시적인 반도체 디바이스를 제조하기 위한 예시적인 방법을 도시한 단면도이다. 도 6a는 제조 초기 단계에서의 반도체 디바이스(300)를 도시한 단면도이다.6A-6C are cross-sectional views illustrating an exemplary method for manufacturing an exemplary semiconductor device. 6A is a cross-sectional view illustrating the semiconductor device 300 in an initial stage of manufacturing.

도 6a에 도시된 예에서, 베이스 서브스트레이트(310)가 제공될 수 있다. 일부 예에서, 베이스 서브스트레이트(310)는 상술한 서브스트레이트(110)의 그것들과 유사하게 대응되는 구성요소, 특징, 재료 또는 형성 공정을 포함할 수 있다. 예를 들어, 베이스 서브스트레이트(310)는 기판 전도성 구조(315), 내부 베이스 터미널(312), 외부 베이스 터미널(313) 및 기판 전도체(315a)를 포함할 수 있고, 이는 서브스트레이트(110)의 기판 전도성 구조(115), 내부 터미널(112), 외부 터미널(113) 및 기판 전도체(115a)와 유사하게 대응될 수 있다. 본 예에서, 베이스 서브스트레이트(310)는 서브스트레이트(110)의 캐비티(111)와 같은 캐비티를 포함하지 않는다.In the example shown in FIG. 6A , a base substrate 310 may be provided. In some examples, the base substrate 310 may include corresponding components, features, materials, or forming processes similar to those of the substrate 110 described above. For example, the base substrate 310 may include a substrate conductive structure 315 , an inner base terminal 312 , an outer base terminal 313 , and a substrate conductor 315a , which are of the substrate 110 . The substrate conductive structure 115 , the inner terminal 112 , the outer terminal 113 , and the substrate conductor 115a may correspond similarly. In this example, the base substrate 310 does not include a cavity such as the cavity 111 of the substrate 110 .

도 6b는 제조 다음 단계에서의 반도체 디바이스(300)를 도시한 단면도이다. 도 6b에 도시된 예에서, 모듈 스택(390)은 베이스 서브스트레이트(310) 상에 적층된 모듈(101)에 추가될 수 있으며, 모듈 인터커넥트(330)는 베이스 서브스트레이트(310)와 모듈 스택(390)을 전기적으로 연결할 수 있다. 모듈 스택(390)은 서브스트레이트(110)의 제2면(110b)이 상부를 향하도록 접착제를 사용하여 베이스 서브스트레이트(310)의 상면에 부착될 수 있다. 따라서, 서브스트레이트(110)의 외부 터미널(113)은 노출될 수 있다. 일부 예에서, 모듈(101)은 베이스 서브스트레이트(310)의 상면에 지그재그 형태로 적층될 수 있다. 비록, 도 6b에는 반도체 디바이스(300)가 4개의 모듈(101)을 포함하는 것으로 도시되어 있으나, 이것으로 본 발명을 한정하는 것은 아니다. 일부 예에서, 반도체 디바이스(300)는 4개 이상 또는 그보다 적은 수의 모듈(101)을 포함할 수 있다. 비록, 도 6b에는 반도체 디바이스(300)가 모듈(101)과 모듈 스택(390)을 포함하는 것으로 도시되어 있으나, 본 발명의 다른 모듈 또는 전자 디바이스가 이러한 모듈(101) 중 하나 이상을 대체할 수 있는 예들이 있을 수 있다.6B is a cross-sectional view illustrating the semiconductor device 300 in the next stage of manufacturing. In the example shown in FIG. 6B , module stack 390 may be added to module 101 stacked on base substrate 310 , module interconnect 330 may be coupled to base substrate 310 and module stack ( 390) can be electrically connected. The module stack 390 may be attached to the upper surface of the base substrate 310 using an adhesive so that the second surface 110b of the substrate 110 faces upward. Accordingly, the external terminal 113 of the substrate 110 may be exposed. In some examples, the module 101 may be stacked on the top surface of the base substrate 310 in a zigzag pattern. Although the semiconductor device 300 is illustrated as including four modules 101 in FIG. 6B , the present invention is not limited thereto. In some examples, the semiconductor device 300 may include four or more or fewer modules 101 . Although the semiconductor device 300 is illustrated as including a module 101 and a module stack 390 in FIG. 6B , other modules or electronic devices of the present invention may be substituted for one or more of these modules 101 . There may be examples.

모듈 인터커넥트(330)는 모듈(101)의 외부 터미널(113)과 베이스 서브스트레이트(310)의 내부 베이스 터미널 (312) 사이 또는 다른 모듈(101)의 외부 터미널(113)들 사이에 전기적으로 연결될 수 있다. 일부 예에서, 모듈 인터커넥트(330)는 와이어, 도전성 와이어 또는 본드 와이어로 지칭될 수 있다. 모듈 인터커넥트(330)는 예를 들어, 금속 재료, 금, 은, 알루미늄, 또는 구리와 같은 전기적 도전 재료를 포함할 수 있다. 일부 예에서, 모듈 인터커넥트(330)는 와이어 본딩에 의해 모듈(101)의 외부 터미널(113)과 베이스 서브스트레이트(310)의 내부 베이스 터미널(312) 사이에 전기적으로 연결될 수 있다. 모듈 인터커넥트(330)는 모듈(101)과 베이스 서브스트레이트(310) 사이 또는 다른 모듈(101)들 사이의 전기적인 결합을 제공할 수 있다.A module interconnect 330 may be electrically connected between an external terminal 113 of a module 101 and an internal base terminal 312 of a base substrate 310 or between external terminals 113 of another module 101 . there is. In some examples, module interconnect 330 may be referred to as a wire, conductive wire, or bond wire. Module interconnect 330 may include, for example, an electrically conductive material such as a metallic material, gold, silver, aluminum, or copper. In some examples, module interconnect 330 may be electrically connected between external terminal 113 of module 101 and internal base terminal 312 of base substrate 310 by wire bonding. The module interconnect 330 may provide electrical coupling between the module 101 and the base substrate 310 or between other modules 101 .

도 6c는 제조 다음 단계에서의 반도체 디바이스(300)를 도시한 단면도이다. 도 6c에 도시된 예에서, 인캡슐란트(340)는 모듈 스택(390), 모듈 인터커넥트(330) 및 베이스 서브스트레이트(310)를 커버할 수 있다. 베이스 인터커넥트(350)는 베이스 서브스트레이트(310)의 외부 베이스 터미널(313)에 연결될 수 있다. 일부 예에서, 인캡슐란트(340)는 상술한 인캡슐란트(140)의 그것들과 유사하게 대응되는 구성요소, 특징, 재료 또는 형성 공정을 포함할 수 있다. 인캡슐란트(340)는 모듈 스택(390)과 모듈 인터커넥트(330)를 외부 환경으로부터 보호할 수 있다.6C is a cross-sectional view illustrating the semiconductor device 300 in the next stage of manufacturing. In the example shown in FIG. 6C , encapsulant 340 may cover module stack 390 , module interconnect 330 , and base substrate 310 . The base interconnect 350 may be connected to an external base terminal 313 of the base substrate 310 . In some examples, encapsulant 340 may include corresponding components, features, materials, or forming processes similar to those of encapsulant 140 described above. The encapsulant 340 may protect the module stack 390 and the module interconnect 330 from external environments.

일부 예에서, 베이스 인터커넥트(350)는 상술한 인터커넥트(150)의 그것들과 유사하게 대응되는 구성요소, 특징, 재료 또는 형성 공정을 포함할 수 있다. 베이스 인터커넥트(350)는 반도체 디바이스(300)와 마더보드 또는PCB 보드와 같은 외부 부품 사이의 전기적 연결 통로를 제공할 수 있다.In some examples, the base interconnect 350 may include corresponding components, features, materials, or forming processes similar to those of the interconnect 150 described above. The base interconnect 350 may provide an electrical connection path between the semiconductor device 300 and an external component such as a motherboard or PCB board.

모듈 스택(390)의 모듈들은 서로에 대해 다른 배향을 포함할 수 있다. 일부 예에서, 모듈 스택(390)의 모듈은 모듈 인터커넥트(330)를 통해 베이스 서브스트레이트(310)의 다른 측면 또는 마진에 결합될 수 있다.The modules of module stack 390 may include different orientations with respect to each other. In some examples, modules of module stack 390 may be coupled to other sides or margins of base substrate 310 via module interconnects 330 .

베이스 서브스트레이트(310)는 모듈 스택(390)이 차지하는 공간에 의해 커버되지 않는 베이스 마진(316, 317)을 포함할 수 있다. 베이스 서브스트레이트(310)의 베이스 마진(316, 317)은 각각 모듈 스택(390)의 모듈 스택 측면(396, 397)과 인접할 수 있다. 일부 예에서, 모듈 스택(390)의 모듈은 그들 각각의 모듈 상면에서 그들 각각의 서브스트레이트(110)의 각각의 모듈 터미널(113)을 포함할 수 있다. 본 예에서, 모듈 스택(390)의 모듈(101)은 베이스 서브스트레이트(310) 상에 상부로 적층된 모듈(3011, 3012, 3013, 3014)을 포함할 수 있다. 모듈(3011, 3013)은 그들 각각의 모듈 터미널(113)이 모듈 스택 측면(397) 또는 베이스 마진(317) 보다 모듈 스택 측면(396) 또는 베이스 마진(316)에 인접하거나 가깝도록 제1방향을 향한다. 반대로, 모듈(3012, 3014)은 그들 각각의 모듈 터미널(113)이 모듈 스택 측면(396) 또는 베이스 마진(316) 보다 모듈 스택 측면(397) 또는 베이스 마진(317)에 인접하거나 가깝도록 제2방향을 향한다. 모듈 인터커넥트(330)는 모듈(3011, 3013)의 모듈 터미널(113)로부터 인접한 서브스트레이트(310)의 베이스 마진(316)까지 연장된다. 반대로, 모듈 인터커넥트(330)는 모듈(3012, 3014)의 모듈 터미널(113)로부터 인접한 서브스트레이트(310)의 베이스 마진(317)까지 연장된다.The base substrate 310 may include base margins 316 , 317 that are not covered by the space occupied by the module stack 390 . Base margins 316 and 317 of base substrate 310 may abut module stack sides 396 and 397 of module stack 390 , respectively. In some examples, the modules of the module stack 390 may include respective module terminals 113 of their respective substrates 110 on top of their respective modules. In this example, modules 101 of module stack 390 may include modules 3011 , 3012 , 3013 , 3014 stacked on top of base substrate 310 . The modules 3011 , 3013 are oriented in a first direction such that their respective module terminals 113 are adjacent to or closer to the module stack side 396 or base margin 316 than the module stack side 397 or base margin 317 . Heading. Conversely, modules 3012 , 3014 may be configured such that their respective module terminals 113 are adjacent to or closer to module stack side 397 or base margin 317 than module stack side 396 or base margin 316 . heading in the direction Module interconnect 330 extends from module terminal 113 of module 3011 , 3013 to base margin 316 of adjacent substrate 310 . Conversely, module interconnect 330 extends from module terminal 113 of module 3012 , 3014 to base margin 317 of adjacent substrate 310 .

모듈 스택(390)의 모듈의 이러한 다른 배향은 모든 모듈이 동일한 배향을 갖고 동일한 베이스 마진 또는 서브스트레이트(310)에 결합된 시나리오와 비교하여, 베이스 서브스트레이트(310) 주변의 신호를 보다 균일하게 분산하는 것을 허용한다. 모듈 스택(390)의 모듈의 이러한 다른 배향은 모든 모듈이 동일한 배향을 갖고 모듈 인터커넥트(330)의 일부가 대신 보다 먼 서브스트레이트(310)의 베이스 마진으로 라우팅될 필요가 있는 시나리오와 비교하여, 모듈 인터커넥트(330)의 신호 경로를 더 짧고, 더 빠르게 하는 것을 허용한다.This different orientation of the modules of the module stack 390 more evenly distributes the signal around the base substrate 310 compared to the scenario where all modules have the same orientation and are coupled to the same base margin or substrate 310 . allow to do This different orientation of the modules of the module stack 390 is compared to a scenario where all modules have the same orientation and some of the module interconnects 330 need instead to be routed to the base margin of the more distant substrate 310 , This allows the signal path of the interconnect 330 to be shorter and faster.

도 7은 예시적인 반도체 디바이스(300')를 도시한 단면도이다. 도 7에 도시된 예에서, 반도체 디바이스(300')는 베이스 서브스트레이트(310), 모듈 스택(390'), 모듈 인터커넥트(330), 인캡슐란트(340) 및 베이스 인터커넥트(350)를 포함할 수 있다. 일부 예에서, 반도체 디바이스(300')는 상술한 반도체 디바이스(300)의 그것들과 유사하게 대응되는 구성요소, 특징, 재료 또는 형성 공정을 포함할 수 있다. 일부 예에서, 모듈은 인접한 모듈(101)들의 대응되는 외부 터미널(113)이 노출되도록 오프셋 구조로 적층될 수 있다. 예를 들어, 도 5 및 도 6에 도시된 모듈 스택(390)은 엇갈린 또는 지그재그 패턴으로 모듈의 오프셋 구조를 포함하고, 도 7에 도시된 모듈 스택(390')은 계단 형태로 모듈의 오프셋 구조를 포함한다.7 is a cross-sectional view illustrating an exemplary semiconductor device 300'. In the example shown in FIG. 7 , the semiconductor device 300 ′ may include a base substrate 310 , a module stack 390 ′, a module interconnect 330 , an encapsulant 340 , and a base interconnect 350 . can In some examples, the semiconductor device 300 ′ may include corresponding components, features, materials, or forming processes similar to those of the semiconductor device 300 described above. In some examples, modules may be stacked in an offset structure such that corresponding external terminals 113 of adjacent modules 101 are exposed. For example, the module stack 390 shown in FIGS. 5 and 6 includes an offset structure of modules in a staggered or zigzag pattern, and the module stack 390 ′ shown in FIG. 7 has an offset structure of modules in a stepped shape. includes

도 8은 예시적인 반도체 디바이스(400)를 도시한 단면도이다. 도 8에 도시된 예에서, 반도체 디바이스(400)는 서브스트레이트(110), 디바이스 스택(420), 내부 인터커넥트(130), 인캡슐란트(440a, 440b) 및 인터커넥트(450a, 450b)를 포함할 수 있다.8 is a cross-sectional view illustrating an exemplary semiconductor device 400 . In the example shown in FIG. 8 , the semiconductor device 400 may include a substrate 110 , a device stack 420 , an internal interconnect 130 , an encapsulant 440a , 440b , and interconnects 450a , 450b . can

디바이스 스택(420)은 다수의 전자 디바이스(421, 422, 423, 424)를 포함할 수 있다. 또한, 다수의 전자 디바이스(421, 422, 423, 424)는 각각 디바이스 터미널(421a, 422a, 423a, 424a)을 포함할 수 있다.Device stack 420 may include a number of electronic devices 421 , 422 , 423 , 424 . Also, the plurality of electronic devices 421 , 422 , 423 , and 424 may include device terminals 421a , 422a , 423a , and 424a , respectively.

도 9a 내지 도 9g는 예시적인 반도체 디바이스를 제조하기 위한 예시적인 방법을 도시한 단면도이다. 도 9a는 제조 초기 단계에서의 반도체 디바이스(400)를 도시한 단면도이다.9A-9G are cross-sectional views illustrating an exemplary method for manufacturing an exemplary semiconductor device. 9A is a cross-sectional view illustrating the semiconductor device 400 in an initial stage of manufacturing.

도 9a에 도시된 예에서, 서브스트레이트(110)와 전자 디바이스(421, 422)가 캐리어(10)의 상부에 부착될 수 있다. 서브스트레이트(110)는 캐비티(111), 내부 터미널(112), 및 외부 터미널(113)을 포함할 수 있다. 일부 예에서, 전자 디바이스(421, 422)는 상술한 전자 디바이스(121, 122, 123, 124)의 그것들과 유사하게 대응되는 구성요소, 특징, 재료 또는 형성 공정을 포함할 수 있다. 전자 디바이스(421, 422)는 각각 디바이스 터미널(421a, 422a)을 포함할 수 있다. 전자 디바이스(421, 422)는 캐비티(111) 내에 순차적으로 적층될 수 있다. 일부 예에서, 제1전자 디바이스(421)는 캐비티(111) 내에서 캐리어(10)의 상면에 부착될 수 있고, 제2전자 디바이스(422)는 디바이스 터미널(421a)을 포함하는 제1전자 디바이스(421)의 상면의 일부가 노출되도록 접착제(20)를 사용하여 제1전자 디바이스(421)의 상면에 부착될 수 있다. 또한, 전자 디바이스(421, 422)는 제1,2전자 디바이스(421, 422)의 높이의 합이 서브스트레이트(110)의 높이보다 작게 형성될 수 있다.In the example shown in FIG. 9A , a substrate 110 and electronic devices 421 , 422 may be attached to the top of the carrier 10 . The substrate 110 may include a cavity 111 , an inner terminal 112 , and an outer terminal 113 . In some examples, electronic devices 421 , 422 may include corresponding components, features, materials, or forming processes similar to those of electronic devices 121 , 122 , 123 , 124 described above. Electronic devices 421 and 422 may include device terminals 421a and 422a, respectively. Electronic devices 421 and 422 may be sequentially stacked within cavity 111 . In some examples, the first electronic device 421 can be attached to the top surface of the carrier 10 within the cavity 111 , and the second electronic device 422 is a first electronic device including a device terminal 421a . It may be attached to the upper surface of the first electronic device 421 using the adhesive 20 so that a portion of the upper surface of the 421 is exposed. Also, in the electronic devices 421 and 422 , the sum of the heights of the first and second electronic devices 421 and 422 may be formed to be smaller than the height of the substrate 110 .

도 9b는 제조 다음 단계에서의 반도체 디바이스(400)를 도시한 단면도이다. 도 9b에 도시된 예에서, 인터커넥트(450a)는 서브스트레이트(110)의 제1면(110a) 상의 내부 터미널(112)에 전기적으로 연결될 수 있다. 내부 인터커넥트(130)는 서브스트레이트(110)와 전자 디바이스(421, 422)의 디바이스 터미널(421a, 422a)을 전기적으로 연결하거나, 디바이스 터미널들(421a, 422a)을 서로 전기적으로 연결할 수 있다. 일부 예에서, 인터커넥트(450a)는 상술한 인터커넥트(150, 260)의 그것들과 유사하게 대응되는 구성요소, 특징, 재료 또는 형성 공정을 포함할 수 있다.9B is a cross-sectional view illustrating the semiconductor device 400 in the next stage of manufacturing. In the example shown in FIG. 9B , interconnect 450a may be electrically connected to inner terminal 112 on first side 110a of substrate 110 . The internal interconnect 130 may electrically connect the substrate 110 and the device terminals 421a and 422a of the electronic devices 421 and 422 , or electrically connect the device terminals 421a and 422a to each other. In some examples, interconnect 450a may include corresponding components, features, materials, or forming processes similar to those of interconnects 150 and 260 described above.

도 9c는 제조 다음 단계에서의 반도체 디바이스(400)를 도시한 단면도이다. 도 9c에 도시된 예에서, 인캡슐란트(440a)는 전자 디바이스(421, 422) 및 내부 인터커넥트(130)를 인캡슐레이션 할 수 있다. 또한, 인캡슐란트(440a)는 서브스트레이트(110)의 제1면(상면)(110a)을 커버할 수 있고, 인터커넥트(450a)의 일부를 인캡슐레이션할 수 있다. 인캡슐란트(440a)는 캐비티(111) 내에서 서브스트레이트(110)와 전자 디바이스(421, 422) 사이에도 형성될 수 있다. 일부 예에서, 인캡슐란트(440a)는 상술한 인캡슐란트(140)의 그것들과 유사하게 대응되는 구성요소, 특징, 재료 또는 형성 공정을 포함할 수 있다. 인캡슐란트(440a)의 높이는 약 120㎛ 내지 150㎛의 범위일 수 있다. 인캡슐란트(440a)는 디바이스(421, 422) 및 내부 인터커넥트(130)를 외부 환경으로부터 보호할 수 있다.9C is a cross-sectional view illustrating the semiconductor device 400 in the next stage of manufacturing. In the example shown in FIG. 9C , encapsulant 440a may encapsulate electronic devices 421 , 422 and internal interconnect 130 . In addition, the encapsulant 440a may cover the first surface (top surface) 110a of the substrate 110 , and may encapsulate a portion of the interconnect 450a. An encapsulant 440a may also be formed within the cavity 111 between the substrate 110 and the electronic devices 421 , 422 . In some examples, encapsulant 440a may include corresponding components, features, materials, or forming processes similar to those of encapsulant 140 described above. The height of the encapsulant 440a may be in a range of about 120 μm to 150 μm. The encapsulant 440a may protect the devices 421 , 422 and the internal interconnect 130 from the external environment.

도 9d는 제조 다음 단계에서의 반도체 디바이스(400)를 도시한 단면도이다. 도 9d에 도시된 예에서, 서브스트레이트(110)의 하부에 위치하는 캐리어(10)가 제거될 수 있다. 서브스트레이트(110)는 서브스트레이트의 제2면(하면)(110b)이 상부를 향하도록 뒤집어질 수 있다. 캐리어(10)가 제거된 채, 전자 디바이스(423)는 전자 디바이스(421) 상에 적층될 수 있고, 그렇게 전자 디바이스(422, 423)는 전자 디바이스(421)의 반대면에 적층된다. 전자 디바이스(423)는 인캡슐란트(440a)로부터 돌출되고, 인캡슐란트(440a)로부터 노출된 측벽과 상면 (전자 디바이스(421)로부터 멀어지는 면)을 갖는다.9D is a cross-sectional view illustrating the semiconductor device 400 in the next stage of manufacturing. In the example shown in FIG. 9D , the carrier 10 positioned under the substrate 110 may be removed. The substrate 110 may be turned over so that the second surface (lower surface) 110b of the substrate faces upward. With carrier 10 removed, electronic device 423 may be stacked on electronic device 421 , such that electronic devices 422 , 423 are stacked on opposite sides of electronic device 421 . The electronic device 423 protrudes from the encapsulant 440a and has sidewalls and a top surface (the side away from the electronic device 421 ) exposed from the encapsulant 440a .

일부 예에서, 전자 디바이스(424)는 디바이스 스택(420)의 일부로서 전자 디바이스(423) 상에 적층될 수 있다. 전자 디바이스(423, 424)는 각각 디바이스 터미널(423a, 424a)을 포함할 수 있다. 일부 예에서, 제3전자 디바이스(423)는 접착제(20)를 사용하여 제1전자 디바이스(421)의 상부에 부착될 수 있고, 제4전자 디바이스(424)는 디바이스 터미널(423a)을 포함하는 제3전자 디바이스(423)의 상면의 일부를 노출시키도록 접착제(20)를 사용하여 제3전자 디바이스(423)의 상부에 부착될 수 있다. 디바이스 스택(420)은 제1,2전자 디바이스(421, 422)의 디바이스 터미널(421a, 422a)이 제1방향을 향하고, 제3,4전자 디바이스(423, 424)의 디바이스 터미널(423a, 424a)이 제1방향과 반대인 제2방향을 향하도록 적층될 수 있다.In some examples, electronic device 424 can be stacked on electronic device 423 as part of device stack 420 . Electronic devices 423 and 424 may include device terminals 423a and 424a, respectively. In some examples, the third electronic device 423 can be attached on top of the first electronic device 421 using the adhesive 20 , and the fourth electronic device 424 includes a device terminal 423a. It may be attached to the top of the third electronic device 423 using the adhesive 20 to expose a portion of the top surface of the third electronic device 423 . In the device stack 420 , the device terminals 421a and 422a of the first and second electronic devices 421 and 422 face the first direction, and the device terminals 423a and 424a of the third and fourth electronic devices 423 and 424 are oriented in the first direction. ) may be stacked to face a second direction opposite to the first direction.

도 9e는 제조 다음 단계에서의 반도체 디바이스(400)를 도시한 단면도이다. 도 9e에 도시된 예에서, 인터커넥트(450b)가 서브스트레이트(110)의 외부 터미널(113)에 전기적으로 연결될 수 있다. 내부 인터커넥트(130)는 서브스트레이트(110)와 전자 디바이스(423, 424)의 디바이스 터미널(423a, 424a)을 전기적으로 연결하거나, 디바이스 터미널들(423a, 424a)을 서로 전기적으로 연결할 수 있다. 일부 예에서, 인터커넥트(450b)는 상술한 인터커넥트(150, 260, 450a)의 그것들과 유사하게 대응되는 구성요소, 특징, 재료 또는 형성 공정을 포함할 수 있다. 일부 예에서, 인터커넥트(450b)는 반도체 디바이스(400)와 반도체 디바이스(400)에 적층된 다른 반도체 디바이스 또는 패키지 사이의 전기적인 연결 통로를 제공할 수 있다.9E is a cross-sectional view showing the semiconductor device 400 in the next stage of manufacturing. In the example shown in FIG. 9E , interconnect 450b may be electrically connected to external terminal 113 of substrate 110 . The internal interconnect 130 may electrically connect the substrate 110 and the device terminals 423a , 424a of the electronic devices 423 , 424 , or electrically connect the device terminals 423a , 424a to each other. In some examples, interconnect 450b may include corresponding components, features, materials, or forming processes similar to those of interconnects 150 , 260 , 450a described above. In some examples, interconnect 450b may provide an electrical connection path between semiconductor device 400 and another semiconductor device or package stacked on semiconductor device 400 .

도 9f는 제조 다음 단계에서의 반도체 디바이스(400)를 도시한 단면도이다. 도 9f에 도시된 예에서, 인캡슐란트(400b)는 전자 디바이스(423, 424), 내부 인터커넥트(130) 및 인터커넥트(450b)를 인캡슐레이션할 수 있다. 일부 예에서, 인캡슐란트(440b)는 상술한 인캡슐란트(440a)의 그것들과 유사하게 대응되는 구성요소, 특징, 재료 또는 형성 공정을 포함할 수 있다. 인캡슐란트(440b)는 인캡슐란트(440a)와 접촉할 수 있고, 서브스트레이트(110)의 제2면(110b)을 커버할 수 있다. 인캡슐란트(440b)의 높이는 약 120㎛ 내지 150㎛의 범위일 수 있다. 인캡슐란트(440b)는 전자 디바이스(423, 424), 내부 인터커넥트(130) 및 외부 인터커넥트(450b)를 외부 환경으로부터 보호할 수 있다.9F is a cross-sectional view showing the semiconductor device 400 in the next stage of manufacturing. In the example shown in FIG. 9F , encapsulant 400b can encapsulate electronic devices 423 , 424 , internal interconnect 130 , and interconnect 450b . In some examples, the encapsulant 440b may include corresponding components, features, materials, or forming processes similar to those of the encapsulant 440a described above. The encapsulant 440b may contact the encapsulant 440a and may cover the second surface 110b of the substrate 110 . The height of the encapsulant 440b may be in a range of about 120 μm to 150 μm. Encapsulant 440b may protect electronic devices 423 , 424 , internal interconnect 130 , and external interconnect 450b from external environments.

도 9g는 제조 다음 단계에서의 반도체 디바이스(400)를 도시한 단면도이다. 도 9g에 도시된 예에서, 인터커넥트(450b)는 인캡슐란트(440b)에 각각 개구부 또는 비아(441)를 형성하여 노출될 수 있다. 일부 예에서, 개구부(441)는 소잉 공정, 그라인딩 공정, 레이저 공정, 또는 에칭 공정에 의해 인캡슐란트(440b)의 일부를 제거하여 형성될 수 있다. 일부 예에서, 인터커넥트(450b)는 인캡슐란트(440b)를 통해 부분적으로 연장되어, 인터커넥트(450b)의 상단은 인캡슐란트(440b)의 상면보다 낮거나, 인캡슐란트(440b)의 상면에 대해 내려 앉아 있다. 일부 예에서, 인터커넥트(450b)는 인캡슐란트(440b)를 통해 완전히 연장되어, 인터커넥트(450b)의 상단이 인캡슐란트(440b)의 상면과 실질적으로 동일 평면이거나, 인캡슐란트(440b)의 상면을 지나 돌출된다. 일부 예에서, 비아(441)는 인캡슐란트(440b)의 상면을 부분적으로 또는 완전히 관통하는지에 관계없이, 인터커넥트(450b)의 형상 또는 측벽과 접촉하거나 일치한다.9G is a cross-sectional view showing the semiconductor device 400 in the next stage of manufacturing. In the example shown in FIG. 9G , the interconnect 450b may be exposed by forming an opening or via 441 in the encapsulant 440b, respectively. In some examples, the opening 441 may be formed by removing a portion of the encapsulant 440b by a sawing process, a grinding process, a laser process, or an etching process. In some examples, interconnect 450b extends partially through encapsulant 440b such that a top of interconnect 450b is lower than a top surface of encapsulant 440b, or is at a top surface of encapsulant 440b. sits down about In some examples, interconnect 450b extends completely through encapsulant 440b such that a top of interconnect 450b is substantially flush with a top surface of encapsulant 440b, or that of encapsulant 440b. It protrudes past the upper surface. In some examples, vias 441 contact or coincide with the shape or sidewalls of interconnect 450b , regardless of whether they partially or completely penetrate the top surface of encapsulant 440b .

도 10은 예시적인 반도체 디바이스(500)를 도시한 단면도이다. 도 10에 도시된 예에서, 반도체 디바이스(500)는 반도체 디바이스(400)가 서로 적층된 모듈 스택(590)을 포함할 수 있다. 일부 예에서, 반도체 디바이스(400)는 도 9a 내지 도 9g에 도시된 방법에 의해 제조될 수 있다. 서로 적층된 각각의 반도체 디바이스(400)는 모듈로 지칭될 수 있다. 비록, 3개의 모듈(400)이 서로 적층된 것으로 도시되어 있으나, 이것으로 본 발명을 한정하는 것은 아니다. 일부 예에서, 반도체 디바이스(500)는 3개 이상의 모듈이 적층되거나 그 보다 적은 수의 모듈이 적층될 수 있다. 모듈(400)은 인터커넥트(450a, 450b)가 서로 전기적으로 연결되도록 적층될 수 있다. 일부 예에서, 모듈(400)의 개구부(441)에 형성된 인터커넥트(450b)와 다른 모듈의 서브스트레이트의 제1면에 형성된 인터커넥트(450a)는 서로 용융되거나 리플로우되어, 모듈(400)들을 서로 전기적으로 연결할 수 있다. 반도체 디바이스(500)가 모듈(400)을 포함하는 것으로 도시되어 있지만, 본 개시의 다른 모듈 또는 전자 디바이스가 그러한 모듈(400) 중 하나 이상을 대체할 수 있는 예가 있을 수 있다.10 is a cross-sectional view illustrating an exemplary semiconductor device 500 . In the example shown in FIG. 10 , the semiconductor device 500 may include a module stack 590 in which the semiconductor devices 400 are stacked on each other. In some examples, the semiconductor device 400 may be fabricated by the methods shown in FIGS. 9A-9G . Each semiconductor device 400 stacked on each other may be referred to as a module. Although the three modules 400 are illustrated as being stacked on each other, the present invention is not limited thereto. In some examples, in the semiconductor device 500 , three or more modules may be stacked or a smaller number of modules may be stacked. The modules 400 may be stacked such that the interconnects 450a and 450b are electrically connected to each other. In some examples, the interconnect 450b formed in the opening 441 of the module 400 and the interconnect 450a formed on the first side of the substrate of another module are melted or reflowed to each other, thereby electrically connecting the modules 400 to each other. can be connected to Although semiconductor device 500 is illustrated as including module 400 , there may be instances in which other modules or electronic devices of the present disclosure may be substituted for one or more of such modules 400 .

도 11은 예시적인 반도체 디바이스를 도시한 단면도이다. 도 11에 도시된 예에서, 반도체 디바이스(600)는 서브스트레이트(610), 디바이스 스택(120), 내부 인터커넥트(130), 인캡슐란트(140) 및 외부 인터커넥트(150)를 포함할 수 있다. 일부 예에서, 반도체 디바이스(600)는 모듈(601)을 포함하거나 지칭될 수 있다.11 is a cross-sectional view illustrating an exemplary semiconductor device. In the example shown in FIG. 11 , the semiconductor device 600 may include a substrate 610 , a device stack 120 , an internal interconnect 130 , an encapsulant 140 , and an external interconnect 150 . In some examples, semiconductor device 600 may include or be referred to as module 601 .

서브스트레이트(610)는 기판 렛지부(6101) 및 기판 수직부(6102)를 포함할 수 있다. 기판 렛지부(6101)는 렛지(ledge)(615)를 포함할 수 있다. 또한, 서브스트레이트(610)는 캐비티(611), 내부 터미널(612) 및 외부 터미널(613)을 포함할 수 있다. 디바이스 스택(120)은 다수의 디바이스(121, 122, 123, 124)를 포함할 수 있다. 또한, 다수의 디바이스(121, 122, 123, 124)는 각각 디바이스 터미널(121a, 122a, 123a, 124a)을 포함할 수 있다.The substrate 610 may include a substrate ledge 6101 and a substrate vertical 6102 . The substrate ledge 6101 may include a ledge 615 . Also, the substrate 610 may include a cavity 611 , an inner terminal 612 , and an outer terminal 613 . The device stack 120 may include a plurality of devices 121 , 122 , 123 , and 124 . Also, the plurality of devices 121 , 122 , 123 , and 124 may include device terminals 121a , 122a , 123a , and 124a, respectively.

서브스트레이트(610), 내부 인터커넥트(130), 인캡슐란트(140) 및 외부 인터커넥트(150)는 반도체 패키지를 포함하거나 지칭될 수 있고, 반도체 패키지는 외부 구성요소 또는 환경 노출로부터 디바이스 스택(120)을 보호할 수 있다. 또한, 반도체 패키지는 외부 구성요소와 디바이스 스택(120) 사이의 전기적 결합을 제공할 수 있다.Substrate 610 , internal interconnect 130 , encapsulant 140 , and external interconnect 150 may include or be referred to as a semiconductor package, wherein the semiconductor package comprises device stack 120 from external components or environmental exposure. can protect In addition, the semiconductor package may provide electrical coupling between the external components and the device stack 120 .

도 12a 내지 도 12d는 예시적인 반도체 디바이스를 제조하기 위한 예시적인 방법을 도시한 단면도이다. 도 12a는 제조 초기 단계에서의 반도체 디바이스(600)를 도시한 단면도이다.12A-12D are cross-sectional views illustrating an exemplary method for manufacturing an exemplary semiconductor device. 12A is a cross-sectional view illustrating the semiconductor device 600 in an initial stage of manufacturing.

도 12a에 도시된 예에서, 서브스트레이트(610)는 캐리어(10)의 상부에 형성 또는 부착될 수 있다. 서브스트레이트(610)는 캐비티(611)를 포함할 수 있다. 일부 예에서, 캐비티(611)는 제1너비(d1)를 가지며 서브스트레이트(610)의 제1면(610a) 및 제2면(610b)을 관통하는 어퍼처(610d1)와, 이후에 형성되고 제2너비(d2)를 가지며 서브스트레이트(610)의 일부를 관통하는 어퍼처(610d2)를 포함할 수 있다. 제1너비(d1)는 제2너비(d2)보다 작을 수 있다(d1<d2). 일부 예에서, 제1너비(d1)는 기판 렛지부(6101)에 의해 규정되거나 경계가 정해지고, 제2너비(d2)는 기판 수직부(6102)에 의해 규정되거나 경계가 정해질 수 있다. 일부 예에서, 캐비티(611)는 제2너비(d2)를 갖는 어퍼처(610d2)를 하고, 제1너비(d1)를 갖는 어퍼처(610d1)를 형성함으로써 형성될 수 있다. 일부 예에서, 캐비티(611)는 레이저, 블레이드 또는 펀치 툴을 사용하여 형성될 수 있다. 일부 예에서, 기판 렛지부(6101)와 기판 수직부(6102)는 일원화된 기판과 같이 별개의 기판이 서로 결합될 수 있다. 일부 예에서, 기판 렛지부(6101)(어퍼처(610d1)가 있거나 또는 없는) 또는 기판 수직부(6102)(어퍼처(610d2)가 있거나 또는 없는) 중 첫번째 하나가 먼저 형성될 수 있고, 두번째 하나는 첫번째 하나에 형성될 수 있다. 일부 예에서, 캐비티(611)는 디바이스 스택(120)이 안착될 수 있는 공간을 제공할 수 있다.In the example shown in FIG. 12A , the substrate 610 may be formed or attached to the top of the carrier 10 . The substrate 610 may include a cavity 611 . In some examples, the cavity 611 has a first width d1 and is formed thereafter with an aperture 610d1 penetrating the first side 610a and the second side 610b of the substrate 610 , An aperture 610d2 having a second width d2 and penetrating a portion of the substrate 610 may be included. The first width d1 may be smaller than the second width d2 (d1<d2). In some examples, the first width d1 may be defined or bounded by the substrate ledge 6101 and the second width d2 may be defined or bounded by the substrate vertical 6102 . In some examples, the cavity 611 may be formed by forming an aperture 610d2 having a second width d2 and forming an aperture 610d1 having a first width d1. In some examples, cavity 611 may be formed using a laser, blade, or punch tool. In some examples, the substrate ledge portion 6101 and the substrate vertical portion 6102 may be separate substrates coupled to each other, such as a unified substrate. In some examples, a first one of the substrate ledge 6101 (with or without aperture 610d1 ) or substrate vertical 6102 (with or without aperture 610d2 ) may be formed first, and the second One may be formed on the first one. In some examples, the cavity 611 may provide a space in which the device stack 120 may be seated.

서브스트레이트(610)는 렛지(615)를 갖는 기판 렛지부(6101) 및 기판 수직부(6102)를 포함할 수 있다. 기판 렛지부(6101)는 서브스트레이트(610)의 하부로 정의될 수 있고, 기판 수직부(6102) 보다 캐비티(611)를 향해 측면으로 더 돌출된 렛지(615)를 포함할 수 있다. 기판 수직부(6102)는 서브스트레이트(610)의 상부로 정의될 수 있고, 기판 렛지부(6101) 상에 위치할 수 있다.The substrate 610 may include a substrate ledge 6101 having a ledge 615 and a substrate vertical 6102 . The substrate ledge portion 6101 may be defined as a lower portion of the substrate 610 , and may include a ledge 615 that protrudes laterally more toward the cavity 611 than the substrate vertical portion 6102 . The substrate vertical portion 6102 may be defined as an upper portion of the substrate 610 and may be located on the substrate ledge 6101 .

일부 예에서, 서브스트레이트(610)는 내부 터미널(612) 및 외부 터미널(613) 을 포함할 수 있다. 내부 터미널(612)은 렛지(615)에 형성될 수 있다. 일부 예에서, 내부 터미널(612) 또는 외부 터미널(613)은 상술한 내부 터미널(112) 또는 외부 터미널(113)의 그것들과 유사하게 대응되는 구성요소, 특징, 재료 또는 형성 공정을 포함할 수 있다. 일부 예에서, 내부 터미널(612)은 서브스트레이트(610)의 전기적 신호를 디바이스 스택(120)으로 라우팅 하거나 디바이스 스택(120)의 전기적 신호를 서브스트레이트(610)로 라우팅 하기 위한 전기적 접촉으로 제공될 수 있다.In some examples, the substrate 610 may include an inner terminal 612 and an outer terminal 613 . The inner terminal 612 may be formed in the ledge 615 . In some examples, inner terminal 612 or outer terminal 613 may include corresponding components, features, materials, or forming processes similar to those of inner terminal 112 or outer terminal 113 described above. . In some examples, internal terminal 612 may be provided as an electrical contact for routing electrical signals from substrate 610 to device stack 120 or for routing electrical signals from device stack 120 to substrate 610 . can

외부 터미널(613)은 서브스트레이트(610)의 제1면(상면)(610a) 및 제2면(하면)(610b)에 형성될 수 있다. 제1면(610a)에 위치한 외부 터미널(613)과 제2면(610b)에 위치한 외부 터미널(613)은 기판 전도체 또는 내부 회로에 의해 서브스트레이트(610)를 내부적으로 관통하여 서로 전기적으로 연결될 수 있다. 또한, 외부 터미널(613)은 기판 전도체 또는 내부 회로에 의해 서브스트레이트(610)를 내부적으로 관통하여 내부 터미널(612)에 전기적으로 연결될 수 있다. 일부 예에서, 외부 터미널(613)은 서브스트레이트(610)의 전기적 신호를 마더보드 또는 PCB 보드와 같은 외부 부품으로 라우팅 하거나, 마더보드 또는 PCB 보드와 같은 외부 부품의 전기적 신호를 서브스트레이트(610)로 라우팅 하기 위한 전기적 접촉으로 제공될 수 있다.The external terminal 613 may be formed on the first surface (upper surface) 610a and the second surface (lower surface) 610b of the substrate 610 . The external terminal 613 located on the first surface 610a and the external terminal 613 located on the second surface 610b internally penetrate the substrate 610 by a substrate conductor or an internal circuit to be electrically connected to each other. there is. Also, the external terminal 613 may internally penetrate the substrate 610 by a substrate conductor or internal circuit to be electrically connected to the internal terminal 612 . In some examples, the external terminal 613 routes an electrical signal of the substrate 610 to an external component such as a motherboard or PCB board, or routes an electrical signal of an external component such as a motherboard or PCB board to the substrate 610 may be provided as electrical contacts for routing to

도 12b는 제조 다음 단계에서의 반도체 디바이스(600)를 도시한 단면도이다. 도 12b에 도시된 예에서, 디바이스 스택(120)이 캐비티(611) 내에 형성되고, 내부 인터커넥트(130)가 서브스트레이트(610)와 디바이스 스택(120) 또는 각각의 전자 디바이스들(121, 122, 123, 124)을 전기적으로 연결할 수 있다. 일부 예에서, 디바이스 스택(120)은 서브스트레이트(610)의 높이보다 낮게 형성될 수 있다.12B is a cross-sectional view illustrating the semiconductor device 600 in the next stage of manufacturing. In the example shown in FIG. 12B , a device stack 120 is formed in a cavity 611 , and an internal interconnect 130 is formed between the substrate 610 and the device stack 120 or the respective electronic devices 121 , 122 , 123 and 124) may be electrically connected. In some examples, the device stack 120 may be formed to be lower than the height of the substrate 610 .

일부 예에서, 내부 인터커넥트(130)는 서브스트레이트(610)의 렛지(615) 상의 내부 터미널(612)을 전자 디바이스(121, 122, 123, 124)의 디바이스 터미널(121a, 122a, 123a, 124a) 중 어느 것에라도 전기적으로 연결할 수 있다. 일부 예에서, 렛지(615)의 병합은 반도체 디바이스(600)의 크기, 특히, 높이를 줄일 수 있다. 일부 예에서, 내부 인터커넥트(130)는 디바이스 터미널들(121a, 122a, 123a, 124a)을 서로 전기적으로 결합할 수 있다.In some examples, the internal interconnect 130 connects the internal terminal 612 on the ledge 615 of the substrate 610 to the device terminals 121a, 122a, 123a, 124a of the electronic devices 121 , 122 , 123 , 124 . It can be electrically connected to any of them. In some examples, incorporation of the ledge 615 may reduce the size, particularly the height, of the semiconductor device 600 . In some examples, internal interconnect 130 may electrically couple device terminals 121a , 122a , 123a , 124a to each other.

도 12c는 제조 다음 단계에서의 반도체 디바이스(600)를 도시한 단면도이다. 도 12c에 도시된 예에서, 인캡슐란트(140)는 디바이스 스택(120) 및 내부 인터커넥트(130)를 인캡슐레이션 할 수 있다. 일부 예에서, 인캡슐란트(140)는 캐비티(611) 내에 형성될 수 있고, 서브스트레이트(610)의 제1면(610a)을 외부로 노출시킬 수 있다. 인캡슐란트(140)는 디바이스 스택(120) 및 내부 인터커넥트(130)를 외부 환경으로부터 보호할 수 있다.12C is a cross-sectional view showing the semiconductor device 600 in the next stage of manufacturing. In the example shown in FIG. 12C , encapsulant 140 may encapsulate device stack 120 and internal interconnect 130 . In some examples, the encapsulant 140 may be formed in the cavity 611 , and the first surface 610a of the substrate 610 may be exposed to the outside. The encapsulant 140 may protect the device stack 120 and the internal interconnect 130 from external environments.

도 12d는 제조 다음 단계에서의 반도체 디바이스(600)를 도시한 단면도이다. 도 12d에 도시된 예에서, 서브스트레이트(610)의 하부에 위치하는 캐리어(10)는 제거될 수 있고, 외부 인터커넥트(150)는 외부 터미널(613)에 연결될 수 있다. 일부 예에서, 캐리어(10)는 서브스트레이트(610)로부터 분리될 수 있고, 서브스트레이트(610)의 제2면(610b)에 위치하는 외부 터미널(613)이 노출될 수 있다. 외부 인터커넥트(150)는 반도체 디바이스(600)와 마더보드 또는 PCB 보드와 같은 외부 부품 사이의 전기적 연결 통로를 제공할 수 있다.12D is a cross-sectional view showing the semiconductor device 600 in the next stage of manufacturing. In the example shown in FIG. 12D , the carrier 10 located under the substrate 610 may be removed, and the external interconnect 150 may be connected to the external terminal 613 . In some examples, the carrier 10 may be separated from the substrate 610 , and the external terminal 613 positioned on the second surface 610b of the substrate 610 may be exposed. The external interconnect 150 may provide an electrical connection path between the semiconductor device 600 and an external component such as a motherboard or PCB board.

도 13은 예시적인 반도체 디바이스(700)를 도시한 단면도이다. 도 13에 도시된 예에서, 반도체 디바이스(700)는 모듈(601)들이 서로 적층된 모듈 스택(790), 인터페이스 구조(730) 및 외부 인터커넥트(150)를 포함할 수 있다. 일부 예에서, 반도체 디바이스(700)는 도 12 및 도 13의 모듈(601)이 적층되어 형성될 수 있다. 비록, 4개의 모듈(601)이 도시되어 있으나, 이것으로 본 발명을 한정하는 것은 아니다. 다른 예에서, 반도체 디바이스(700)는 4개 이상 또는 그보다 적은 수의 모듈(601)이 적층되어 형성될 수 있다. 비록, 반도체 디바이스(700)는 모듈(601)들을 포함하는 것으로 도시되어 있으나, 본 발명의 다른 모듈 또는 다른 전자 디바이스는 이러한 모듈(601) 중 하나 이상을 대체할 수 있는 예들이 있을 수 있다.13 is a cross-sectional view illustrating an exemplary semiconductor device 700 . In the example shown in FIG. 13 , the semiconductor device 700 may include a module stack 790 in which modules 601 are stacked on top of each other, an interface structure 730 , and an external interconnect 150 . In some examples, the semiconductor device 700 may be formed by stacking the modules 601 of FIGS. 12 and 13 . Although four modules 601 are shown, the present invention is not limited thereto. In another example, the semiconductor device 700 may be formed by stacking four or more or fewer modules 601 . Although semiconductor device 700 is illustrated as including modules 601 , there may be instances in which other modules or other electronic devices of the present invention may be substituted for one or more of such modules 601 .

모듈(601)은 인터페이스 구조(730)를 통해 함께 결합될 수 있고, 서로 전기적으로 연결될 수 있다. 일부 예에서, 인터페이스 구조(730)는 이방성 전도 필름(AFC: Anisotropic Conductive Film)과 같은 전도성 접착제를 포함할 수 있다. 전도성 접착제(760)는 절연층과, 절연층 내에 분산된 금속 입자 또는 메탈이 코팅된 폴리머 입자와 같은 전도성 입자를 포함할 수 있다. 일부 예에서, 전도성 접착제(730)는 모듈(601) 사이에 개재되어 가열 및 압력을 받을 수 있고, 외부 터미널(613)들이 전도성 입자에 의해 서로 전기적으로 연결될 수 있다. 외부 터미널(613)이 없는 전도성 접착제(730)의 일부는 절연층에 의해 서로 전기적으로 절연될 수 있다. 일부 예에서, 전도성 접착제(730) 또는 그의 전도성 입자는 인터커넥트를 포함하거나 지칭될 수 있다. 외부 인터커넥트(150)는 반도체 디바이스(700)의 최하단의 모듈의 외부 터미널(613)에 연결될 수 있다. 인터커넥트 구조(730)는 반도체 디바이스(700)의 다른 모듈들을 결합하기 위해 전도성 접착제에 부가하여 또는 대신하여 인터커넥트(150)와 유사한 인터커넥트를 포함하는 예들이 있을 수 있다.Modules 601 may be coupled together via interface structure 730 and electrically connected to each other. In some examples, the interface structure 730 may include a conductive adhesive, such as an anisotropic conductive film (AFC). The conductive adhesive 760 may include an insulating layer and conductive particles such as metal particles or metal-coated polymer particles dispersed in the insulating layer. In some examples, the conductive adhesive 730 may be interposed between the modules 601 to receive heat and pressure, and the external terminals 613 may be electrically connected to each other by conductive particles. A portion of the conductive adhesive 730 without the external terminal 613 may be electrically insulated from each other by an insulating layer. In some examples, conductive adhesive 730 or conductive particles thereof may include or refer to an interconnect. The external interconnect 150 may be connected to an external terminal 613 of a lowermost module of the semiconductor device 700 . There may be instances where the interconnect structure 730 includes an interconnect similar to the interconnect 150 in addition to or in place of a conductive adhesive to couple other modules of the semiconductor device 700 .

도 14는 예시적인 반도체 디바이스(700')를 도시한 단면도이다. 도 14에 도시된 예에서, 반도체 디바이스(700')는 베이스 서브스트레이트(310), 모듈(601)들이 적층된 모듈 스택(790), 전도성 접착제(730), 인캡슐란트(340) 및 외부 인터커넥트(350)를 포함할 수 있다. 베이스 서브스트레이트(310)는 제1면(상면) 상의 내부 베이스 터미널(312) 및 제1면의 반대면인 제2면(하면) 상의 외부 베이스 터미널(313)을 포함할 수 있다. 일부 예에서, 모듈(601)들의 패키지를 포함하는 반도체 디바이스(700')는, 패키지 인 패키지(PIP: Package-In-Package) 디바이스를 포함하거나 지칭될 수 있다.14 is a cross-sectional view illustrating an exemplary semiconductor device 700'. In the example shown in FIG. 14 , the semiconductor device 700 ′ includes a base substrate 310 , a module stack 790 on which the modules 601 are stacked, a conductive adhesive 730 , an encapsulant 340 , and an external interconnect. (350). The base substrate 310 may include an inner base terminal 312 on a first surface (upper surface) and an outer base terminal 313 on a second surface (lower surface) opposite to the first surface. In some examples, semiconductor device 700 ′ including a package of modules 601 may include or be referred to as a package-in-package (PIP) device.

일부 예에서, 반도체 디바이스(700')는 베이스 서브스트레이트(310) 상에 모듈(601)들을 적층하여 형성될 수 있다. 일부 예에서, 모듈(601)들은 도전성 접착제(730)를 사용하여 서로 적층될 수 있다. 일부 예에서, 모듈(601)들은 각각의 인터커넥트(150)를 사용하여 서로 적층될 수 있다. 인캡슐란트(340)는 베이스 서브스트레이트(310)의 상부와 모듈(601)을 인캡슐레이션할 수 있고, 외부 인터커넥트(350)는 베이스 서브스트레이트(310)의 외부 베이스 터미널(313)에 전기적으로 연결될 수 있다. 비록, 반도체 디바이스(700')는 모듈(601)들을 포함하는 것으로 도시되어 있으나, 본 발명의 다른 모듈 또는 다른 전자 디바이스는 이러한 모듈(601) 중 하나 이상을 대체할 수 있는 예들이 있을 수 있다.In some examples, the semiconductor device 700 ′ may be formed by stacking the modules 601 on a base substrate 310 . In some examples, the modules 601 may be laminated together using a conductive adhesive 730 . In some examples, modules 601 may be stacked on top of each other using respective interconnects 150 . The encapsulant 340 may encapsulate the module 601 and the top of the base substrate 310 , and the external interconnect 350 is electrically connected to the external base terminal 313 of the base substrate 310 . can be connected Although semiconductor device 700 ′ is illustrated as including modules 601 , there may be instances in which other modules or other electronic devices of the present invention may be substituted for one or more of such modules 601 .

도 15은 예시적인 반도체 디바이스(800)를 도시한 단면도이다. 도 15 에 도시된 예에서, 반도체 디바이스(800)는 서브스트레이트(110), 디바이스 스택(120), 내부 인터커넥트(130), 인캡슐런트(840) 및 외부 인터커넥트(150)를 포함할 수 있다. 일부 예에서, 반도체 디바이스(800)는 모듈(801)을 포함하거나 모듈(801)로 지칭될 수 있다. 일부 예에서, 모듈(801)은 본 개시에 설명된 다른 모듈들과 유사한 대응 구성요소, 특징, 재료 또는 형성 공정을 포함할 수 있다.15 is a cross-sectional view illustrating an exemplary semiconductor device 800 . In the example shown in FIG. 15 , the semiconductor device 800 may include a substrate 110 , a device stack 120 , an internal interconnect 130 , an encapsulant 840 , and an external interconnect 150 . In some examples, semiconductor device 800 may include or be referred to as module 801 . In some examples, module 801 may include corresponding components, features, materials, or forming processes similar to other modules described in this disclosure.

서브스트레이트(110)는 선반(116)을 포함할 수 있다. 선반(116)은 인캡슐런트(840)가 형성되지 않은 서브스트레이트(110)의 에지 또는 단부를 향해 위치될 수 있다. 선반(116)은 인캡슐런트(840)에 의해 인캡슐레이션되지 않기 때문에 반도체 디바이스(800)의 한쪽으로 돌출될 수 있다. 선반(116)에 위치한 내부 터미널(112)는 서브스트레이트(110)의 제1 면(110a)에서 노출될 수 있다.The substrate 110 may include a shelf 116 . The shelf 116 may be positioned toward the edge or end of the substrate 110 where the encapsulant 840 is not formed. The shelf 116 may protrude to one side of the semiconductor device 800 because it is not encapsulated by the encapsulant 840 . The inner terminal 112 located on the shelf 116 may be exposed on the first surface 110a of the substrate 110 .

일부 예에서, 인캡슐런트(840)는 앞서 설명된 인캡슐런트(140)의 것과 유사한 대응 구성 요소, 특징, 재료, 또는 형성 공정을 포함할 수 있다. 인캡슐런트(840)는 리세스된 측벽(846)을 포함할 수 있다. 인캡슐런트(840)는 디바이스 스택(120) 및 내부 인터커넥트(130)를 인캡슐레이션할 수 있다. 인캡슐런트(840)는 또한 캐비티(111)에서 디바이스 스택(120)과 서브스트레이트(110) 사이에 형성될 수 있다. 일부 예에서, 인캡슐런트(840)는 서브스트레이트(110)의 제 1 면(110a)의 일부만을 인캡슐레이션하여 리세스된 측벽(846)이 서브스트레이트(110)의 풋프린트의 안쪽에 위치되도록 할 수 있다. 인캡슐런트(840)는 서브스트레이트(110)의 제 1 면(110a)의 일부를 노출시킬 수 있다. 일부 예에서, 인캡슐런트(840)는 서브스트레이트(110)의 제 1 면(110a)을 완전히 인캡슐레이션할 수 있고, 이후 인캡슐런트(840)의 일부가 제거되어 리세스된 측벽(846)을 형성할 수 있다. 일부 예에서, 인캡슐런트 (840)의 일부는 에칭 공정에 의해 제거될 수 있다. 인캡슐런트 (840)는 서브스트레이트(110)의 제1 면(110a)의 일부만을 인캡슐레이션하기 때문에, 서브스트레이트(110)는 선반(116)을 포함할 수 있다. 리세스된 측벽(846)은 서브스트레이트(110)의 제1 면(110a)에 수직일 수 있다. 인캡슐런트(840)는 외부 환경으로부터 서브스트레이트(110), 디바이스 스택(120) 및 내부 인터커넥트(130)를 보호할 수 있다.In some examples, encapsulant 840 may include corresponding components, features, materials, or forming processes similar to those of encapsulant 140 described above. The encapsulant 840 may include a recessed sidewall 846 . Encapsulant 840 may encapsulate device stack 120 and internal interconnect 130 . An encapsulant 840 may also be formed between the device stack 120 and the substrate 110 in the cavity 111 . In some examples, the encapsulant 840 encapsulates only a portion of the first side 110a of the substrate 110 such that the recessed sidewall 846 is located inside the footprint of the substrate 110 . can make it happen The encapsulant 840 may expose a portion of the first surface 110a of the substrate 110 . In some examples, the encapsulant 840 can completely encapsulate the first side 110a of the substrate 110 , after which a portion of the encapsulant 840 is removed to remove the recessed sidewall 846 . ) can be formed. In some examples, a portion of encapsulant 840 may be removed by an etching process. Because the encapsulant 840 encapsulates only a portion of the first side 110a of the substrate 110 , the substrate 110 may include a shelf 116 . The recessed sidewall 846 may be perpendicular to the first side 110a of the substrate 110 . The encapsulant 840 may protect the substrate 110 , the device stack 120 , and the internal interconnect 130 from external environments.

서브스트레이트(110), 내부 인터커넥트(130), 인캡슐런트(840), 및 외부 인터커넥트(150)는 반도체 패키지를 포함하거나 반도체 패키지로 지칭될 수 있고, 외부 구성요소 또는 환경 노출로부터 디바이스 스택(120)을 보호할 수 있다. 또한, 반도체 패키지는 외부 구성요소와 디바이스 스택(120) 사이의 전기적 결합을 제공할 수 있다. The substrate 110 , the inner interconnect 130 , the encapsulant 840 , and the outer interconnect 150 may include or be referred to as a semiconductor package, and the device stack 120 from external components or environmental exposures. ) can be protected. In addition, the semiconductor package may provide electrical coupling between the external components and the device stack 120 .

도 16는 예시적인 반도체 디바이스(900)를 도시한 단면도이다. 도 16에 도시된 예에서, 반도체 디바이스(900)는 서브스트레이트(110), 디바이스 스택(120), 내부 인터커넥트(130), 인캡슐런트(940), 및 외부 인터커넥트(150)를 포함할 수 있다. 일부 예에서, 반도체 디바이스(900)는 모듈(901)을 포함하거나 모듈(901)로 지칭될 수 있다. 일부 예에서, 모듈(901)은 본 개시에 설명된 다른 모듈들과 유사한 대응 구성요소, 특징, 재료 또는 형성 공정을 포함할 수 있다.16 is a cross-sectional view illustrating an exemplary semiconductor device 900 . In the example shown in FIG. 16 , the semiconductor device 900 may include a substrate 110 , a device stack 120 , an internal interconnect 130 , an encapsulant 940 , and an external interconnect 150 . . In some examples, semiconductor device 900 may include or be referred to as module 901 . In some examples, module 901 may include corresponding components, features, materials, or forming processes similar to other modules described in this disclosure.

서브스트레이트(110)는 선반(116)을 포함할 수 있다. 선반(116)은 인캡슐런트(940)가 형성되지 않는 서브스트레이트(110)의 에지 또는 단부를 향해 위치될 수 있습니다. 선반(116)은 인캡슐런트(940)에 의해 인캡슐레이션되지 않기 때문에 반도체 디바이스(900)의 한 측면으로 돌출될 수 있다. 선반(116)에 위치한 내부 터미널(112)는 서브스트레이트(110)의 제1 면(110a)에서 노출될 수 있다.The substrate 110 may include a shelf 116 . Shelf 116 may be positioned towards an edge or end of substrate 110 where encapsulant 940 is not formed. The shelf 116 may protrude to one side of the semiconductor device 900 because it is not encapsulated by the encapsulant 940 . The inner terminal 112 located on the shelf 116 may be exposed on the first surface 110a of the substrate 110 .

일부 예에서, 인캡슐런트(940)는 이전에 설명된 인캡슐런트(140)의 것과 유사한 대응 구성 요소, 특징, 재료, 또는 형성 공정을 포함할 수 있다. 인캡슐런트(940)는 리세스된 측벽(946)을 포함할 수 있다. 인캡슐런트(940)는 디바이스 스택(120)과 내부 인터커넥트(130)를 인캡슐레이션할 수 있다. 인캡슐런트(940)는 또한 캐비티(111)에서 디바이스 스택(120)과 서브스트레이트(110) 사이에 형성될 수 있다. 일부 예에서, 인캡슐런트(940)는 서브스트레이트 (110)의 제1 면(110a)의 일부만을 인캡슐레이션하여 리세스된 측벽(946)이 서브스트레이트 (110)의 풋프린트의 안쪽에 위치되도록 할 수 있다. 인캡슐런트(940)는 서브스트레이트(110)의 제 1 면(110a)의 부분을 노출시킬 수 있다. 일부 예에서, 인캡슐런트(940)는 서브스트레이트(110)의 제 1 면(110a)을 완전히 인캡슐레이션할 수 있고, 이후 인캡슐런트(940)의 일부가 제거되어 리세스된 측벽(946)을 형성할 수 있다. 일부 예에서, 인캡슐런트(940)의 일부는 레이저를 사용하여 제거될 수 있다. 리세스된 측벽(946)은 서브스트레이트(110)의 제1 면(110a)에 대해 비스듬하게 형성될 수 있다. 일부 예에서, 서브스트레이트(110)의 제1 면(110a)과 리세스된 측벽(946) 사이에 형성된 각도(α)는 예각일 수 있다. 인캡슐런트(940)는 외부 환경으로부터 서브스트레이트 (110), 디바이스 스택(120) 및 내부 인터커넥트(130)를 보호할 수 있다.In some examples, encapsulant 940 may include corresponding components, features, materials, or forming processes similar to those of encapsulant 140 previously described. The encapsulant 940 may include a recessed sidewall 946 . The encapsulant 940 may encapsulate the device stack 120 and the internal interconnect 130 . An encapsulant 940 may also be formed in the cavity 111 between the device stack 120 and the substrate 110 . In some examples, the encapsulant 940 encapsulates only a portion of the first side 110a of the substrate 110 such that the recessed sidewall 946 is located inside the footprint of the substrate 110 . can make it happen The encapsulant 940 may expose a portion of the first surface 110a of the substrate 110 . In some examples, the encapsulant 940 may completely encapsulate the first side 110a of the substrate 110 , after which a portion of the encapsulant 940 is removed to remove the recessed sidewall 946 . ) can be formed. In some examples, a portion of the encapsulant 940 may be removed using a laser. The recessed sidewall 946 may be formed at an angle with respect to the first surface 110a of the substrate 110 . In some examples, the angle α formed between the first face 110a of the substrate 110 and the recessed sidewall 946 may be an acute angle. The encapsulant 940 may protect the substrate 110 , the device stack 120 , and the internal interconnect 130 from external environments.

서브스트레이트(110), 내부 인터커넥트(130), 인캡슐런트(940), 및 외부 인터커넥트(150)는 반도체 패키지를 포함하거나 반도체 패키지로 지칭될 수 있고, 외부 구성요소 또는 환경 노출로부터 디바이스 스택(120)을 보호할 수 있다. 또한, 반도체 패키지는 외부 구성요소와 디바이스 스택(120) 사이의 전기적 결합을 제공할 수 있다.The substrate 110 , the inner interconnect 130 , the encapsulant 940 , and the outer interconnect 150 may include or be referred to as a semiconductor package, and the device stack 120 from external components or environmental exposures. ) can be protected. In addition, the semiconductor package may provide electrical coupling between the external components and the device stack 120 .

도 17은 예시적인 반도체 디바이스(1000)를 도시한 단면도이다. 도 17 에 도시된 예에서, 반도체 디바이스(1000)는 베이스 서브스트레이트(310), 모듈(801), 모듈 인터커넥트(1030), 인캡슐런트(340), 및 베이스 인터커넥트(350)를 포함할 수 있다. 일부 예에서, 적층된 모듈(801)을 포함하는 반도체 디바이스(1000) 는 패키지 인 패키지(PIP: Package-In-Package)장치를 포함하거나 이를 지칭할 수 있다. 일부 예에서, 모듈 반도체 디바이스(1000)는 본 개시에서 설명된 다른 반도체 디바이스의 것과 유사한 대응 구성 요소, 특징, 재료, 또는 형성 공정을 포함할 수 있다.17 is a cross-sectional view illustrating an exemplary semiconductor device 1000 . In the example shown in FIG. 17 , the semiconductor device 1000 can include a base substrate 310 , a module 801 , a module interconnect 1030 , an encapsulant 340 , and a base interconnect 350 . . In some examples, the semiconductor device 1000 including the stacked module 801 may include or refer to a package-in-package (PIP) apparatus. In some examples, the module semiconductor device 1000 may include corresponding components, features, materials, or forming processes similar to those of other semiconductor devices described in this disclosure.

일부 예에서, 반도체 디바이스(1000)는 베이스 서브스트레이트(310) 상에 모듈(801)을 적층함으로써 형성될 수 있다. 모듈(801)은 서브스트레이트(110)가 아래를 향하도록 하는 접착 부재를 사용하여 베이스 서브스트레이트(310)의 상부면에 부착될 수 있다. 모듈(801)은 인접 모듈(801)의 돌출부(116)에 위치된 내부 터미널(112)를 노출시키기 위해, 예를 들어 계단 형태 또는 지그재그 형태로 베이스 서브스트레이트(310)의 상부면에 적층될 수 있다. 일부 예에서, 모듈 인터커넥트(1030)는 이전에 설명된 모듈 인터커넥트(330)의 것과 유사한 대응 구성 요소, 특징, 재료 또는 형성 공정을 포함할 수 있다. 모듈 인터커넥트(1030)는 모듈(801)의 내부 터미널(112)와 베이스 서브스트레이트(310)의 내부 베이스 터미널(312) 사이 또는 모듈(801)의 내부 터미널(112) 사이에 전기적으로 연결될 수 있다. 일부 예에서, 모듈 인터커넥트(1030)는 리세스된 측벽(846) 외부에 위치된 내부 터미널(112)에 전기적으로 연결될 수 있다. 모듈 인터커넥트(1030)는 선반(116) 상에 위치된 내부 터미널(112)에 연결되기 때문에, 반도체 디바이스(1000)의 높이가 감소될 수 있다. 모듈 인터커넥트(1030)는 모듈(801)과 베이스 기판(310) 사이, 또는 모듈(801) 사이에 전기적 결합을 제공할 수 있다. 일부 예에서, 모듈 인터커넥트(1030)는 최상부 모듈(801)의 높이를 초과하지 않도록 형성될 수 있고, 최상부 모듈(801)은 인캡슐런트(340)의 상부 측에서 노출될 수 있다.In some examples, the semiconductor device 1000 may be formed by stacking the module 801 on the base substrate 310 . The module 801 may be attached to the upper surface of the base substrate 310 using an adhesive member that directs the substrate 110 downward. Modules 801 may be laminated to the top surface of base substrate 310, for example in a stepped or zigzag fashion, to expose internal terminals 112 located on protrusions 116 of adjacent modules 801. there is. In some examples, module interconnect 1030 may include corresponding components, features, materials, or forming processes similar to those of module interconnect 330 previously described. The module interconnect 1030 may be electrically connected between the inner terminal 112 of the module 801 and the inner base terminal 312 of the base substrate 310 or between the inner terminal 112 of the module 801 . In some examples, module interconnect 1030 can be electrically connected to inner terminal 112 located outside recessed sidewall 846 . Because the module interconnect 1030 is connected to the inner terminal 112 located on the shelf 116 , the height of the semiconductor device 1000 can be reduced. The module interconnect 1030 may provide electrical coupling between the module 801 and the base substrate 310 , or between the module 801 . In some examples, the module interconnect 1030 may be formed not to exceed the height of the top module 801 , and the top module 801 may be exposed at the top side of the encapsulant 340 .

인캡슐런트(340)는 모듈(801) 및 모듈 인터커넥트(1030)를 인캡슐레이션할 수 있습니다. 일부 예에서, 인캡슐런트(340)는 이전에 설명된 인캡슐런트(140)의 것과 유사한 대응 구성 요소, 특징, 재료, 또는 형성 공정을 포함할 수 있다. 인캡슐란트(340)는 모듈(801) 및 모듈 인터커넥트(1030)를 외부 환경으로부터 보호할 수 있다. The encapsulant 340 may encapsulate the module 801 and the module interconnect 1030 . In some examples, encapsulant 340 may include corresponding components, features, materials, or forming processes similar to those of encapsulant 140 previously described. The encapsulant 340 may protect the module 801 and the module interconnect 1030 from the external environment.

도 18는 예시적인 반도체 디바이스(1000')를 도시한 단면도이다. 도 18 에 도시된 예에서, 반도체 디바이스(1000')는 베이스 서브스트레이트(310), 모듈(901), 모듈 인터커넥트(1030), 인캡슐런트(340), 및 베이스 인터커넥트(350)를 포함할 수 있다. 일부 예에서, 반도체 디바이스(1000')는 이전에 설명된 반도체 디바이스(1000)와 유사한 대응 구성요소, 특징, 재료 또는 형성 공정을 포함할 수 있다.18 is a cross-sectional view illustrating an exemplary semiconductor device 1000'. In the example shown in FIG. 18 , the semiconductor device 1000 ′ may include a base substrate 310 , a module 901 , a module interconnect 1030 , an encapsulant 340 , and a base interconnect 350 . there is. In some examples, semiconductor device 1000 ′ may include corresponding components, features, materials, or forming processes similar to semiconductor device 1000 previously described.

일부 예에서, 적층된 모듈 (901)을 포함하는 반도체 디바이스(1000')는, 패키지 인 패키지(PIP: Package-In-Package) 디바이스를 포함하거나 지칭될 수 있다. 일부 예에서, 모듈 반도체 디바이스(1000')는 본 개시에서 설명된 다른 반도체 디바이스의 것과 유사한 대응 구성 요소, 특징, 재료, 또는 형성 공정을 포함할 수 있다.In some examples, the semiconductor device 1000 ′ including the stacked module 901 may include or be referred to as a package-in-package (PIP) device. In some examples, the module semiconductor device 1000 ′ may include corresponding components, features, materials, or forming processes similar to those of other semiconductor devices described in this disclosure.

일부 예에서, 반도체 디바이스(1000)는 베이스 서브스트레이트(310) 상에 모듈(901)을 적층함으로써 형성될 수 있다. 모듈(901)은 서브스트레이트(110)가 아래를 향하도록 하는 접착 부재를 사용하여 베이스 서브스트레이트(310)의 상부면에 부착될 수 있다. 모듈(901)은 인접 모듈(901)의 돌출부(116)에 위치된 내부 터미널(112)을 노출시키기 위해, 예를 들어 계단 형태 또는 지그재그 형태로 베이스 서브스트레이트 (310)의 상부면에 적층될 수 있다.In some examples, the semiconductor device 1000 may be formed by stacking the module 901 on the base substrate 310 . The module 901 may be attached to the upper surface of the base substrate 310 using an adhesive member that directs the substrate 110 downward. Modules 901 may be laminated to the top surface of base substrate 310, for example in a stepped or zigzag fashion, to expose internal terminals 112 located on protrusions 116 of adjacent modules 901. there is.

일부 예에서, 모듈 인터커넥트(1030)는 이전에 설명된 모듈 인터커넥트(330)의 것과 유사한 대응 구성 요소, 특징, 재료 또는 형성 공정을 포함할 수 있다. 모듈 인터커넥트(1030)는 모듈(901)의 내부 터미널(112)과 베이스 서브스트레이트(310)의 내부 베이스 터미널(312) 사이 또는 모듈(901)의 내부 터미널 (112) 사이에 전기적으로 연결될 수 있다. 일부 예에서, 모듈 인터커넥트(1030)는 리세스된 측벽(946) 외부에 위치된 내부 터미널(112)에 전기적으로 연결될 수 있다. 모듈 인터커넥트(1030)는 선반(116) 상에 위치된 내부 터미널(112)에 연결되기 때문에, 반도체 디바이스(1000)의 높이가 감소될 수 있다. 모듈 인터커넥트(1030)는 모듈(901)과 베이스 서브스트레이트(310) 사이, 또는 모듈(901) 사이에 전기적 결합을 제공할 수 있다. 일부 예에서, 모듈 인터커넥트(1030)는 최상부 모듈(901)의 높이를 초과하지 않도록 형성될 수 있고, 최상부 모듈(901)은 인캡슐런트(340)의 상부 측에서 노출될 수 있다.In some examples, module interconnect 1030 may include corresponding components, features, materials, or forming processes similar to those of module interconnect 330 previously described. The module interconnect 1030 may be electrically connected between the inner terminal 112 of the module 901 and the inner base terminal 312 of the base substrate 310 or between the inner terminal 112 of the module 901 . In some examples, module interconnect 1030 can be electrically connected to inner terminal 112 located outside recessed sidewall 946 . Because the module interconnect 1030 is connected to the inner terminal 112 located on the shelf 116 , the height of the semiconductor device 1000 can be reduced. Module interconnect 1030 may provide electrical coupling between module 901 and base substrate 310 , or between module 901 . In some examples, the module interconnect 1030 may be formed so as not to exceed the height of the top module 901 , and the top module 901 may be exposed at the top side of the encapsulant 340 .

도 19는 예시적인 반도체 디바이스(1100)를 도시한 단면도이다. 도 19 에 도시된 예에서, 반도체 디바이스(1100) 는 서브스트레이트 (110), 디바이스 스택(120), 내부 인터커넥트(130), 인캡슐런트(1140), 외부 인터커넥트(150), 및 수직 인터커넥트(1160)를 포함할 수 있다.일부 예에서, 반도체 디바이스(1100)는 모듈(1101)을 포함하거나 모듈(1101)로 지칭될 수 있다. 일부 예에서, 모듈(1101)은 본 개시에 설명된 다른 모듈들과 유사한 대응 구성요소, 특징, 재료 또는 형성 공정을 포함할 수 있다.19 is a cross-sectional view illustrating an exemplary semiconductor device 1100 . In the example shown in FIG. 19 , semiconductor device 1100 includes substrate 110 , device stack 120 , internal interconnect 130 , encapsulant 1140 , external interconnect 150 , and vertical interconnect 1160 . ). In some examples, the semiconductor device 1100 may include or be referred to as a module 1101 . In some examples, module 1101 may include corresponding components, features, materials, or forming processes similar to other modules described in this disclosure.

수직 인터커넥트(1160)는 서브스트레이트(110)의 내부 터미널(112)에 전기적으로 연결될 수 있다. 수직 인터커넥트(1160)는 인캡슐런트(1140)의 상부면에서 노출될 수 있다.일부 예에서, 수직 인터커넥트(1160)의 상부면은 인캡슐런트(1140)의 상부면과 실질적으로 동일 평면에 있을 수 있다. 일부 예에서, 수직 인터커넥트(1160)는 금속 기둥, 전도성 기둥, 구리 기둥, 구리 포스트, 수직 와이어본드, 스루-몰드-비아, 솔더 볼, 또는 구리 코어 솔더 볼을 포함하거나 이를 지칭할 수 있다. 일부 예에서, 인캡슐런트(1140)가 서브스트레이트(110) 상에 형성된 후, 수직 인터커넥트(1160)가 인캡슐런트(1140)를 통과하도록 형성될 수 있다. 일부 예에서, 수직 인터커넥트(1160)가 서브스트레이트(110)의 내부 터미널(112)에 형성된 후에, 인캡슐런트(1140)는 수직 인터커넥트(1160)를 인캡슐레이션할 수 있다. 수직 인터커넥트(1160)는 예를 들어, 금, 은, 알루미늄 또는 구리와 같은 전기 전도성 재료 또는 금속 재료를 포함할 수 있다. 또한, 수직 인터커넥트(1160)의 높이는 서브스트레이트(110)의 제1 측면(110a) 상에 형성된 인캡슐런트(1140)와 동일할 수 있다. 수직 인터커넥트(1160)는 서브스트레이트(110)와 외부 디바이스 사이의 전기적 결합을 제공할 수 있다.Vertical interconnect 1160 may be electrically connected to inner terminal 112 of substrate 110 . The vertical interconnect 1160 may be exposed at the top surface of the encapsulant 1140 . In some examples, the top surface of the vertical interconnect 1160 will be substantially coplanar with the top surface of the encapsulant 1140 . can In some examples, vertical interconnect 1160 may include or refer to metal posts, conductive posts, copper posts, copper posts, vertical wirebonds, through-mold-vias, solder balls, or copper core solder balls. In some examples, after encapsulant 1140 is formed on substrate 110 , vertical interconnect 1160 may be formed to pass through encapsulant 1140 . In some examples, after vertical interconnect 1160 is formed at inner terminal 112 of substrate 110 , encapsulant 1140 may encapsulate vertical interconnect 1160 . Vertical interconnect 1160 may include, for example, an electrically conductive material such as gold, silver, aluminum, or copper or a metallic material. Also, the height of the vertical interconnect 1160 may be the same as the encapsulant 1140 formed on the first side 110a of the substrate 110 . Vertical interconnect 1160 may provide electrical coupling between substrate 110 and an external device.

일부 예에서, 인캡슐런트(1140)는 상술한 인캡슐런트(140)의 것과 유사한 대응 구성 요소, 특징, 재료, 또는 형성 공정을 포함할 수 있다. 인캡슐런트(1140)는 디바이스 스택(120), 내부 인터커넥트(130) 및 수직 인터커넥트(1160)를 인캡슐레이션할 수 있다. 인캡슐런트(1140)는 또한 캐비티(111)에서 디바이스 스택(120)과 서브스트레이트(110) 사이에 형성될 수 있다. 인캡슐런트(1140)는 수직 인터커넥트(1160)의 상부면을 노출시킬 수 있다. 인캡슐런트(1140)는 서브스트레이트(110), 디바이스 스택(120), 내부 인터커넥트(130), 및 수직 외부 인터커넥트(1160)을 외부 환경으로부터 보호할 수 있다. 110. In some examples, encapsulant 1140 may include corresponding components, features, materials, or forming processes similar to those of encapsulant 140 described above. Encapsulant 1140 may encapsulate device stack 120 , internal interconnect 130 , and vertical interconnect 1160 . An encapsulant 1140 may also be formed in the cavity 111 between the device stack 120 and the substrate 110 . The encapsulant 1140 may expose a top surface of the vertical interconnect 1160 . Encapsulant 1140 may protect substrate 110 , device stack 120 , internal interconnect 130 , and vertical external interconnect 1160 from external environments. 110.

서브스트레이트(110), 내부 인터커넥트(130), 인캡슐런트(1140), 외부 인터커넥트(150), 및 수직 인터커넥트(1160)는 반도체 패키지를 포함하거나 반도체 패키지로 지칭될 수 있고, 외부 요소 또는 환경 노출로부터 디바이스 스택(120)을 보호할 수 있다. 또한, 반도체 패키지는 외부 구성요소와 디바이스 스택(120) 사이의 전기적 결합을 제공할 수 있다.Substrate 110 , internal interconnect 130 , encapsulant 1140 , external interconnect 150 , and vertical interconnect 1160 may include or be referred to as semiconductor packages, and may be exposed to external elements or environments. It is possible to protect the device stack 120 from In addition, the semiconductor package may provide electrical coupling between the external components and the device stack 120 .

도 20는 예시적인 반도체 디바이스(1200) 를 도시한 단면도이다. 도 20 에 도시된 예에서, 반도체 디바이스 (1200)는 베이스 서브스트레이트(310), 모듈(1101), 모듈 인터커넥트(1230), 인캡슐런트(340), 및 베이스 인터커넥트(350)를 포함할 수 있다. 일부 예에서, 적층된 모듈(1101)을 포함하는 반도체 디바이스 (1200)는 패키지 인 패키지(PIP: Package-In-Package) 디바이스를 포함하거나 지칭될 수 있다. 일부 예에서, 모듈 반도체 디바이스(1200)는 본 개시에서 설명된 다른 반도체 디바이스들과 유사한 대응 구성 요소, 특징, 재료, 또는 형성 공정을 포함할 수 있다.20 is a cross-sectional view illustrating an exemplary semiconductor device 1200 . In the example shown in FIG. 20 , the semiconductor device 1200 can include a base substrate 310 , a module 1101 , a module interconnect 1230 , an encapsulant 340 , and a base interconnect 350 . . In some examples, the semiconductor device 1200 including the stacked module 1101 may include or be referred to as a package-in-package (PIP) device. In some examples, the module semiconductor device 1200 may include corresponding components, features, materials, or forming processes similar to other semiconductor devices described in this disclosure.

일부 예에서, 반도체 디바이스 (1200) 베이스 서브스트레이트(310) 상에 모듈(1101)을 적층함으로써 형성될 수 있다. 모듈(1101)은 서브스트레이트(110)가 아래를 향하도록 하는 접착 부재를 사용하여 베이스 서브스트레이트(310)의 상부면에 부착될 수 있다. 일부 예에서, 모듈(1101)은 인접 모듈(1101)의 수직 인터커넥트(1160)를 노출시키기 위해 계단 형태 또는 지그재그 형태로 베이스 서브스트레이트(310)의 상부면에 적층될 수 있다.In some examples, the semiconductor device 1200 may be formed by stacking the module 1101 on the base substrate 310 . The module 1101 may be attached to the upper surface of the base substrate 310 using an adhesive member that directs the substrate 110 downward. In some examples, modules 1101 may be stacked on the top surface of base substrate 310 in a stepped or zigzag fashion to expose vertical interconnects 1160 of adjacent modules 1101 .

일부 예에서, 모듈 인터커넥트(1230)는 상술한 모듈 인터커넥트(330)와 유사한 대응 구성 요소, 특징, 재료 또는 형성 공정을 포함할 수 있다. 모듈 인터커넥트(1230)는 모듈(1101)의 수직 인터커넥트(1160)와 베이스 서브스트레이트(310)의 내부 베이스 터미널(312) 사이, 또는 적층된 모듈(1101)의 수직 인터커넥트(1160) 사이에 전기적으로 연결될 수 있다. 모듈 인터커넥트(1230)는 모듈(1101)과 베이스 서브스트레이트(310) 사이, 또는 모듈(1101) 사이에 전기적 결합을 제공할 수 있다.In some examples, module interconnect 1230 may include corresponding components, features, materials, or forming processes similar to module interconnect 330 described above. The module interconnect 1230 may be electrically connected between the vertical interconnect 1160 of the module 1101 and the internal base terminal 312 of the base substrate 310, or between the vertical interconnect 1160 of the stacked module 1101. can Module interconnect 1230 may provide electrical coupling between module 1101 and base substrate 310 , or between module 1101 .

인캡슐런트(340)는 모듈(1101)과 모듈 인터커넥트(1230)를 인캡슐레이션하고 외부 환경으로부터 보호할 수 있다.The encapsulant 340 may encapsulate the module 1101 and the module interconnect 1230 and protect it from the external environment.

도 21은 예시적인 반도체 디바이스(1300)를 도시한 단면도이다. 도 21 에 도시된 예에서, 반도체 디바이스(1300) 서브스트레이트(1310), 디바이스 스택(120), 내부 인터커넥트(130), 및 인캡슐런트(1340)를 포함할 수 있다. 일부 예에서, 반도체 디바이스 (1300)는 모듈(1301)을 포함하거나 모듈(1301)로 지칭될 수 있다. 일부 예에서, 모듈 (1300) 은 본 개시에 설명된 다른 모듈들과 유사한 대응 구성요소, 특징, 재료 또는 형성 공정을 포함할 수 있다.21 is a cross-sectional view illustrating an exemplary semiconductor device 1300 . In the example shown in FIG. 21 , the semiconductor device 1300 may include a substrate 1310 , a device stack 120 , an internal interconnect 130 , and an encapsulant 1340 . In some examples, the semiconductor device 1300 may include or be referred to as a module 1301 . In some examples, module 1300 may include corresponding components, features, materials, or forming processes similar to other modules described in this disclosure.

일부 예에서, 서브스트레이트(1310)는 상술한 서브스트레이트(110)와 유사한 대응 구성 요소, 특징, 재료, 또는 형성 공정을 포함할 수 있다. 예를 들어, 서브스트레이트 (1310)은 캐비티(1311), 내부 터미널(1312), 및 외부 터미널(1313)를 포함하며, 이는 서브스트레이트(110)의 캐비티(111), 내부 터미널(112), 및 외부 터미널(113)와 상응하게 유사할 수 있다. 본 예에서, 캐비티(1311)는 서브스트레이트(1310)의 일 면에 형성될 수 있다.In some examples, the substrate 1310 may include corresponding components, features, materials, or forming processes similar to those of the substrate 110 described above. For example, the substrate 1310 includes a cavity 1311 , an inner terminal 1312 , and an outer terminal 1313 , which include a cavity 111 of the substrate 110 , an inner terminal 112 , and It may be correspondingly similar to the external terminal 113 . In this example, the cavity 1311 may be formed on one surface of the substrate 1310 .

서브스트레이트(1310)는 반도체 디바이스 (1300)의 측면에 위치할 수 있다. 일부 예에서, 서브스트레이트(1310)는 부분 기판 또는 측면 기판을 포함하거나 이를 지칭할 수 있으며, 여기서 디바이스 스택(120)의 적어도 한 면은 서브스트레이트(1310)에 의해 경계가 정해지고 디바이스 스택(120)의 적어도 한 면은 서브스트레이트(1310)에 의해 경계가 정해지지 않는다. 예를 들어, 서브스트레이트(1310)는 도 2h에 도시된 서브스트레이트(110)의 직사각형 프레임의 적어도 한 변을 생략할 수 있는 열린 직사각형 또는 ('ㄷ') 형상으로 형성될 수 있다. 일부 예에서, 서브스트레이트(1310)는 비대칭으로 형성될 수 있다. 서브스트레이트(1310)는 도 2h에 도시된 서브스트레이트(110)보다 더 작은 폭을 가지므로, 반도체 디바이스 (1300)는 크기를 줄일 수 있다. The substrate 1310 may be positioned on a side surface of the semiconductor device 1300 . In some examples, the substrate 1310 may include or refer to a partial substrate or a side substrate, wherein at least one side of the device stack 120 is bounded by the substrate 1310 and the device stack 120 . ) is unbounded by the substrate 1310 . For example, the substrate 1310 may be formed in an open rectangle or ('c') shape in which at least one side of the rectangular frame of the substrate 110 shown in FIG. 2H may be omitted. In some examples, the substrate 1310 may be formed asymmetrically. Since the substrate 1310 has a smaller width than the substrate 110 illustrated in FIG. 2H , the semiconductor device 1300 can be reduced in size.

캐비티(1311)는 서브스트레이트(1310)를 관통하도록 형성될 수 있다. 예를 들어, 캐비티(1311)는 서브스트레이트(1310)의 일부를 제거함으로써 형성될 수 있다. 일부 예에서, 캐비티(1311)는 레이저 또는 블레이드를 사용하여 서브스트레이트(1310)의 일부를 절단함으로써 형성될 수 있다. 일부 예에서, 캐비티(1311)는 디바이스 스택(120)이 장착될 수 있는 공간을 제공할 수 있다.The cavity 1311 may be formed to pass through the substrate 1310 . For example, the cavity 1311 may be formed by removing a portion of the substrate 1310 . In some examples, cavity 1311 may be formed by cutting a portion of substrate 1310 using a laser or blade. In some examples, the cavity 1311 may provide a space in which the device stack 120 may be mounted.

일부 예에서, 인캡슐런트(1340)는 이전에 설명된 인캡슐런트(140)와 유사한 대응 요소, 특징, 재료, 또는 형성 공정을 포함할 수 있다. 인캡슐런트(1340)는 디바이스 스택(120)과 내부 인터커넥트(130)를 인캡슐레이션할 수 있다. 인캡슐런트(1340)는 또한 캐비티(1311)에서 디바이스 스택(120)과 서브스트레이트(1310)사이에 형성될 수 있다.In some examples, encapsulant 1340 may include corresponding elements, features, materials, or forming processes similar to those of encapsulant 140 previously described. The encapsulant 1340 may encapsulate the device stack 120 and the internal interconnect 130 . An encapsulant 1340 may also be formed in the cavity 1311 between the device stack 120 and the substrate 1310 .

서브스트레이트(1310), 내부 인터커넥트(130), 및 인캡슐런트(1340)는 반도체 패키지를 포함하거나 반도체 패키지로 지칭될 수 있고, 외부 요소 또는 환경 노출로부터 디바이스 스택(120)을 보호할 수 있다. 또한, 반도체 패키지는 외부 구성요소와 디바이스 스택(120) 사이의 전기적 결합을 제공할 수 있다.The substrate 1310 , the internal interconnect 130 , and the encapsulant 1340 may include or be referred to as a semiconductor package, and may protect the device stack 120 from external elements or environmental exposure. In addition, the semiconductor package may provide electrical coupling between the external components and the device stack 120 .

도 22는 예시적인 반도체 디바이스(1400)를 도시한 단면도이다. 도 22 에 도시된 예에서, 반도체 디바이스 (1400)는 베이스 서브스트레이트(310), 모듈(1301), 모듈 인터커넥트(330), 인캡슐런트(340), 및 베이스 인터커넥트(350)를 포함할 수 있다. 일부 예에서, 반도체 디바이스 (1400)는 이전에 설명된 반도체 디바이스 (300)와 유사한 대응 요소, 특징, 재료, 또는 형성 공정을 포함할 수 있다. 일부 예에서, 모듈(1301)들의 패키지를 포함하는 반도체 디바이스 (1400)는 패키지 인 패키지(PIP: Package-In-Package) 디바이스를 포함하거나 지칭될 수 있다. 일부 예에서, 모듈 반도체 디바이스 (1400) 는 이전에 설명된 다른 반도체 디바이스들과 유사한 대응 요소, 특징, 재료, 또는 형성 공정을 포함할 수 있다. 22 is a cross-sectional view illustrating an exemplary semiconductor device 1400 . In the example shown in FIG. 22 , the semiconductor device 1400 can include a base substrate 310 , a module 1301 , a module interconnect 330 , an encapsulant 340 , and a base interconnect 350 . . In some examples, semiconductor device 1400 can include corresponding elements, features, materials, or forming processes similar to semiconductor device 300 previously described. In some examples, the semiconductor device 1400 including a package of modules 1301 may include or be referred to as a package-in-package (PIP) device. In some examples, the module semiconductor device 1400 can include corresponding elements, features, materials, or forming processes similar to other semiconductor devices previously described.

일부 예에서, 반도체 디바이스(1400)는 베이스 서브스트레이트(310) 상에 모듈(1301)을 적층함으로써 형성될 수 있다. 모듈(1301)은 접착 부재를 사용하여 베이스 서브스트레이트(310)의 상부면에 부착되어 서브스트레이트(1310)가 위쪽을 향하도록 할 수 있다. 일부 예에서, 모듈(1301)은 인접한 모듈(1301)의 외부 터미널(1313)을 노출시키기 위해 계단 형태 또는 지그재그 형태로 베이스 서브스트레이트(310)의 상부면에 적층될 수 있다.In some examples, semiconductor device 1400 may be formed by stacking module 1301 on base substrate 310 . The module 1301 may be attached to the upper surface of the base substrate 310 using an adhesive member so that the substrate 1310 faces upward. In some examples, the modules 1301 may be stacked on the top surface of the base substrate 310 in a stepped or zigzag fashion to expose the external terminals 1313 of adjacent modules 1301 .

모듈 인터커넥트(330)는 모듈(1301)의 외부 터미널(1313)과 베이스 서브스트레이트(310)의 내부 베이스 터미널(312) 사이, 또는 적층된 모듈(1301)의 외부 터미널(1313) 사이에 전기적으로 연결될 수 있다. 모듈 인터커넥트(330)는 모듈(1301)과 베이스 서브스트레이트 (310) 사이, 또는 적층된 모듈(1301) 사이에 전기적 결합을 제공할 수 있다.The module interconnect 330 is to be electrically connected between the external terminal 1313 of the module 1301 and the internal base terminal 312 of the base substrate 310, or between the external terminal 1313 of the stacked module 1301. can Module interconnect 330 may provide electrical coupling between module 1301 and base substrate 310 , or between stacked modules 1301 .

도 23은 예시적인 반도체 디바이스(1500)를 도시한 단면도이다. 도 23 에 도시된 예에서, 반도체 디바이스 (1500)는 서브스트레이트(110), 디바이스 스택(120), 내부 인터커넥트(130), 인캡슐런트(1540), 외부 인터커넥트(150), 및 스택 캡(1570)을 포함할 수 있다. 일부 예에서, 반도체 디바이스 (1500)는 모듈(1501)을 포함하거나 모듈(1501)로 지칭될 수 있다. 일부 예에서, 모듈(1501)은 본 개시에 설명된 다른 모듈들과 유사한 대응 구성요소, 특징, 재료 또는 형성 공정을 포함할 수 있다.23 is a cross-sectional view illustrating an exemplary semiconductor device 1500 . In the example shown in FIG. 23 , semiconductor device 1500 includes substrate 110 , device stack 120 , internal interconnect 130 , encapsulant 1540 , external interconnect 150 , and stack cap 1570 . ) may be included. In some examples, semiconductor device 1500 may include or be referred to as module 1501 . In some examples, module 1501 may include corresponding components, features, materials, or forming processes similar to other modules described in this disclosure.

스택 캡(1570)은 디바이스 스택(120)에 장착될 수 있다. 일부 예에서, 스택 캡(1570)은 접착 부재를 사용하여 디바이스 스택(120)의 최상단에 위치된 제4 전자 디바이스(124)의 상부 측면에 부착될 수 있다. 스택 캡(1570)은 인캡슐런트(1540)의 상부 측에서 노출될 수 있다. 일부 예에서, 스택 캡(1570)의 상부면은 인캡슐런트(1540)의 상부면과 동일 평면에 있을 수 있다. 또한, 스택 캡(1570)의 폭은 디바이스 스택(120)의 폭보다 작을 수 있다. 일부 예에서, 스택 캡(1570)은 제4 전자 디바이스(124)의 중앙에 위치하여 제4 전자 디바이스(124)의 측면에 위치한 디바이스 터미널(124a)를 노출시킬 수 있다. 일부 예에서, 스택 캡(1570)은 인서트 다이, 더미 다이, 또는 실리콘 다이를 포함하거나 인서트 다이로 지칭될 수 있다. 스택 캡(1570)은 예를 들어, 실리콘(Si)과 같은 반도체 재료를 포함할 수 있다. 일부 예에서, 스택 캡(1570)의 열 팽창 계수는 인캡슐런트(1540)의 열 팽창 계수보다 디바이스 스택(120)에서 전자 디바이스(121-124)의 열 팽창 계수에 더 가깝다. 일부 예에서, 스택 캡(1570)의 열 팽창 계수는 디바이스 스택(120)에서 전자 디바이스(121-124)의 열 팽창 계수와 실질적으로 동일할 수 있다. 일부 예에서, 스택 캡(1570)은 디바이스 스택(120)과 인캡슐런트(1540) 사이의 열 팽창 계수의 차이로 인해 발생하는 뒤틀림을 억제할 수 있다. 일부 예에서, 스택 캡(1570)은 디바이스 스택(120)을 위한 방열 경로를 제공할 수 있다.The stack cap 1570 may be mounted on the device stack 120 . In some examples, the stack cap 1570 may be attached to the top side of the fourth electronic device 124 positioned on top of the device stack 120 using an adhesive member. The stack cap 1570 may be exposed from the upper side of the encapsulant 1540 . In some examples, the top surface of the stack cap 1570 may be coplanar with the top surface of the encapsulant 1540 . Also, the width of the stack cap 1570 may be smaller than the width of the device stack 120 . In some examples, the stack cap 1570 may be positioned at the center of the fourth electronic device 124 to expose the device terminals 124a positioned on the side of the fourth electronic device 124 . In some examples, stack cap 1570 may include or be referred to as an insert die, a dummy die, or a silicon die. Stack cap 1570 may include, for example, a semiconductor material such as silicon (Si). In some examples, the coefficient of thermal expansion of the stack cap 1570 is closer to the coefficient of thermal expansion of the electronic devices 121-124 in the device stack 120 than the coefficient of thermal expansion of the encapsulant 1540 . In some examples, the coefficient of thermal expansion of the stack cap 1570 may be substantially equal to the coefficient of thermal expansion of the electronic devices 121-124 in the device stack 120 . In some examples, the stack cap 1570 may suppress distortion caused by a difference in coefficient of thermal expansion between the device stack 120 and the encapsulant 1540 . In some examples, stack cap 1570 can provide a heat dissipation path for device stack 120 .

일부 예에서, 인캡슐런트(1540)는 이전에 설명된 인캡슐런트(140)와 유사한 대응 구성 요소, 특징, 재료, 또는 형성 공정을 포함할 수 있다. 인캡슐런트(1540)는 디바이스 스택(120), 내부 인터커넥트(130) 및 스택 캡(1570)을 인캡슐레이션할 수 있다. 일부 예에서, 인캡슐런트(1540)는 스택 캡(1570)의 상부면을 노출시킬 수 있다. 인캡슐런트(1540)는 외부 환경으로부터 서브스트레이트(110), 디바이스 스택(120), 내부 인터커넥트(130), 및 스택 캡(1570)을 보호할 수 있다. In some examples, encapsulant 1540 may include corresponding components, features, materials, or forming processes similar to those of encapsulant 140 previously described. Encapsulant 1540 may encapsulate device stack 120 , internal interconnect 130 , and stack cap 1570 . In some examples, encapsulant 1540 may expose a top surface of stack cap 1570 . The encapsulant 1540 may protect the substrate 110 , the device stack 120 , the internal interconnect 130 , and the stack cap 1570 from an external environment.

일부 예에서, 모듈(1501)은 베이스 기판(310) 상에 적층될 수 있어서 적층된 모듈 반도체 디바이스를 형성할 수 있으며, 이는 본 개시에서 설명된 다른 적층된 모듈 반도체 디바이스들과 유사할 수 있다..In some examples, the module 1501 may be stacked on the base substrate 310 to form a stacked module semiconductor device, which may be similar to other stacked module semiconductor devices described in this disclosure. .

도 24는 예시적인 반도체 디바이스(1600)를 도시한 단면도이다. 도 24 에 도시된 예에서, 반도체 디바이스 (1600)는 서브스트레이트(110), 디바이스 스택(120), 내부 인터커넥트(130), 인캡슐런트(1640), 외부 인터커넥트(150), 및 스택 캡(1570)을 포함할 수 있다. 일부 예에서, 반도체 디바이스 모듈(1601)을 포함하거나 모듈(1601)로 지칭될 수 있다. 일부 예에서, 모듈(1601)은 본 개시에 설명된 다른 모듈들과 유사한 대응 구성요소, 특징, 재료 또는 형성 공정을 포함할 수 있다.24 is a cross-sectional view illustrating an exemplary semiconductor device 1600 . In the example shown in FIG. 24 , semiconductor device 1600 includes substrate 110 , device stack 120 , internal interconnect 130 , encapsulant 1640 , external interconnect 150 , and stack cap 1570 . ) may be included. In some examples, a semiconductor device module 1601 may be included or referred to as a module 1601 . In some examples, module 1601 may include corresponding components, features, materials, or forming processes similar to other modules described in this disclosure.

인캡슐런트(1640)는 디바이스 스택(120), 내부 인터커넥트(130) 및 스택 캡(1570)을 인캡슐레이션할 수 있다. 인캡슐런트(1640)는 측벽(1646)을 포함할 수 있다. 일부 예에서, 인캡슐런트(1640)는 서브스트레이트(110)의 상부를 완전히 인캡슐레이션할 수 있고 인캡슐런트(1640)의 에지 또는 모서리가 제거될 수 있고, 이에 의해 측벽(1646)을 형성할 수 있다. 인캡슐런트(1640)의 일부는 레이저를 사용하여 제거될 수 있다. 측벽(1646)은 서브스트레이트(110)의 제1 면(110a)에 대해 경사질 수 있다. 일부 예에서, 서브스트레이트(110)의 제1면(110a)과 측벽(1646) 사이에 형성된 각도는 예각일 수 있다.Encapsulant 1640 may encapsulate device stack 120 , internal interconnect 130 , and stack cap 1570 . Encapsulant 1640 may include sidewalls 1646 . In some examples, encapsulant 1640 can completely encapsulate the top of substrate 110 and edges or corners of encapsulant 1640 can be removed, thereby forming sidewall 1646 . can do. A portion of the encapsulant 1640 may be removed using a laser. The sidewall 1646 may be inclined with respect to the first side 110a of the substrate 110 . In some examples, the angle formed between the first side 110a of the substrate 110 and the sidewall 1646 may be an acute angle.

서브스트레이트(110), 내부 인터커넥트(130), 인캡슐런트(1640), 및 스택 캡(1570)은 반도체 패키지를 포함하거나 반도체 패키지로 지칭될 수 있고, 외부 요소 또는 환경 노출로부터 디바이스 스택(120)을 보호할 수 있다. 또한, 반도체 패키지는 외부 구성요소와 디바이스 스택(120) 사이의 전기적 결합을 제공할 수 있다. The substrate 110 , the internal interconnect 130 , the encapsulant 1640 , and the stack cap 1570 may include or be referred to as a semiconductor package, and the device stack 120 from external elements or environmental exposure. can protect In addition, the semiconductor package may provide electrical coupling between the external components and the device stack 120 .

일부 예에서, 모듈(1601)은 베이스 기판(310) 상에 적층되어 적층된 모듈 반도체 디바이스를 형성할 수 있으며, 이는 본 개시에서 설명된 다른 적층된 모듈 반도체 디바이스들과 유사할 수 있다. In some examples, a module 1601 may be stacked on a base substrate 310 to form a stacked module semiconductor device, which may be similar to other stacked module semiconductor devices described in this disclosure.

도 25은 예시적인 반도체 디바이스 (1700)를 도시한 단면도이다. 도 25 에 도시된 예에서, 반도체 디바이스 (1700)는 서브스트레이트(110), 디바이스 스택(120), 내부 인터커넥트(130), 인캡슐런트(1740), 외부 인터커넥트(150), 및 스택 캡(1570)을 포함할 수 있다. 일부 예에서, 반도체 디바이스 (1600)는 모듈(1701)을 포함하거나 모듈(1701)로 지칭될 수 있다. 일부 예에서, 모듈(1701)은 본 개시에 설명된 다른 모듈들과 유사한 대응 구성 요소, 특징, 재료 또는 형성 공정을 포함할 수 있다.25 is a cross-sectional view illustrating an exemplary semiconductor device 1700 . In the example shown in FIG. 25 , semiconductor device 1700 includes substrate 110 , device stack 120 , internal interconnect 130 , encapsulant 1740 , external interconnect 150 , and stack cap 1570 . ) may be included. In some examples, semiconductor device 1600 may include or be referred to as module 1701 . In some examples, module 1701 may include corresponding components, features, materials, or forming processes similar to other modules described in this disclosure.

서브스트레이트(110)는 선반(1716)을 포함할 수 있다. 선반(1716)은 서브스트레이트(110)의 대향 단부에 위치될 수 있고, 인캡슐런트(1740)는 선반(1716)을 노출된 상태로 둘 수 있다. 선반(1716)은 인캡슐런트(1740)에 의해 인캡슐레이션되지 않기 때문에, 선반(1716)은 반도체 디바이스 (1700)의 반대쪽으로 돌출될 수 있다. 선반(1716)에 위치된 내부 터미널(112)은 서브스트레이트(110)의 제1면(110a)에 노출될 수 있다. 일부 예에서, 외부 인터커넥트(150)는 인캡슐런트(1740)의 둘레에 의해 정의된 수직 풋프린트 외부에서 서브스트레이트(110)의 각각의 선반(1716) 아래의 외부 터미널(113)에 결합될 수 있다.The substrate 110 may include a shelf 1716 . A shelf 1716 may be positioned at opposite ends of the substrate 110 , and an encapsulant 1740 may leave the shelf 1716 exposed. Because shelf 1716 is not encapsulated by encapsulant 1740 , shelf 1716 can protrude away from semiconductor device 1700 . The inner terminal 112 positioned on the shelf 1716 may be exposed on the first surface 110a of the substrate 110 . In some examples, external interconnect 150 may be coupled to external terminal 113 under each shelf 1716 of substrate 110 outside a vertical footprint defined by the perimeter of encapsulant 1740 . there is.

인캡슐런트(1740)는 리세스된 측벽(1746)을 포함할 수 있다. 일부 예에서, 인캡슐런트(1740)는 리세스된 측벽(1746)이 서브스트레이트(110) 내부에 위치될 수 있도록 서브스트레이트(110)의 제1 면(110a)의 일부만을 인캡슐레이션할 수 있다. 인캡슐런트(1740)는 서브스트레이트(110)의 제1 면(110a)의 일부를 노출시킬 수 있다. 일부 예에서, 인캡슐런트(1740)는 는 서브스트레이트 (110)의 제 1 면(110a)을 완전히 인캡슐레이션한 다음 서브스트레이트(110)의 에지에 위치된 인캡슐런트(1740)의 일부를 제거하여 리세스된 측벽(1746)을 형성할 수 있다. 인캡슐런트(1740)의 일부는 레이저를 사용하여 제거할 수 있다. 리세스된 측벽(1746) 은 서브스트레이트(110)의 제1 면(110a)에 대해 경사지게 형성될 수 있다. 일부 예에서, 서브스트레이트(110)의 제1 면(110a)과 리세스된 측벽(1746) 사이에 형성된 각도는 예각일 수 있다.The encapsulant 1740 may include a recessed sidewall 1746 . In some examples, the encapsulant 1740 may encapsulate only a portion of the first side 110a of the substrate 110 such that the recessed sidewall 1746 may be positioned within the substrate 110 . there is. The encapsulant 1740 may expose a portion of the first surface 110a of the substrate 110 . In some examples, the encapsulant 1740 completely encapsulates the first side 110a of the substrate 110 and then removes a portion of the encapsulant 1740 located at the edge of the substrate 110 . may be removed to form a recessed sidewall 1746 . A portion of the encapsulant 1740 may be removed using a laser. The recessed sidewall 1746 may be formed to be inclined with respect to the first surface 110a of the substrate 110 . In some examples, the angle formed between the first face 110a of the substrate 110 and the recessed sidewall 1746 may be an acute angle.

도 26는 예시적인 반도체 디바이스(1800)를 도시한 단면도이다. 도 26 에 도시된 예에서, 반도체 디바이스 (1800)는 베이스 서브스트레이트(310), 모듈(1701), 인캡슐런트(1840), 베이스 인터커넥트(350)를 포함할 수 있다. 일부 예에서, 모듈(1701)의 패키지를 포함하는 반도체 디바이스 (1800)는 패키지 인 패키지(PIP: Package-In-Package) 디바이스를 포함하거나 지칭될 수 있다. 일부 예에서, 모듈 반도체 디바이스 (1800)는 반도체 디바이스 (300)와 같이 본 개시에 기술된 다른 반도체 디바이스들과 유사한 대응하는 구성 요소, 특징, 재료, 또는 형성 공정을 포함할 수 있다. 26 is a cross-sectional view illustrating an exemplary semiconductor device 1800 . In the example shown in FIG. 26 , the semiconductor device 1800 can include a base substrate 310 , a module 1701 , an encapsulant 1840 , and a base interconnect 350 . In some examples, the semiconductor device 1800 including the package of the module 1701 may include or be referred to as a package-in-package (PIP) device. In some examples, module semiconductor device 1800 can include corresponding components, features, materials, or forming processes similar to other semiconductor devices described in this disclosure, such as semiconductor device 300 .

일부 예에서, 반도체 디바이스 (1800)는 베이스 서브스트레이트(310) 상에 모듈(1701)을 적층함으로써 형성될 수 있다. 모듈(1701)은 외부 인터커넥트(150)가 베이스 서브스트레이트(310)의 내부 베이스 터미널(312)에 전기적으로 연결되도록 적층될 수 있다. 일부 예에서, 모듈(1701)은 계단 형태 또는 지그재그 형태 대신 직선 수직 형태로 베이스 기판(310) 상에 적층될 수 있다. 일부 예에서, 모듈(1701)은 적층되어 외부 인터커넥트(150)가 인접한 모듈(1701)의 선반(1716)에 위치할 수 있고 외부 인터커넥트 (150)는 인접한 모듈(1701)의 내부 터미널(112)에 전기적으로 연결될 수 있다. 부 예에서, 모듈(1701)은 디바이스 스택(120)이 인접한 모듈(1701)의 스택 캡(1570)과 접촉하도록 적층될 수 있다. 일부 예에서, 외부 인터커넥트(150)는 인터커넥트 모듈(1701)들에 함께 또는 베이스 서브스트레이트(210)에 작용할 수 있고, 와이어 본딩 없이 모듈 인터커넥트(330)와 유사한 기능을 수행 (예를 들어, 도 3, 7)할 수 있기 때문에 모듈 인터커넥트라고 지칭할 수 있다.In some examples, semiconductor device 1800 may be formed by stacking module 1701 on base substrate 310 . Module 1701 may be stacked such that external interconnect 150 is electrically connected to internal base terminal 312 of base substrate 310 . In some examples, the modules 1701 may be stacked on the base substrate 310 in a straight vertical shape instead of a step shape or a zigzag shape. In some examples, modules 1701 can be stacked so that external interconnects 150 can be positioned on shelves 1716 of adjacent modules 1701 and external interconnects 150 to internal terminals 112 of adjacent modules 1701. may be electrically connected. In a sub-example, modules 1701 may be stacked such that a device stack 120 contacts a stack cap 1570 of an adjacent module 1701 . In some examples, external interconnect 150 may act on base substrate 210 or in conjunction with interconnect modules 1701 , and perform a function similar to module interconnect 330 without wire bonding (e.g., FIG. 3 ) , 7) can be referred to as a module interconnect.

본 발명은 특정한 실시예들에 대한 참조를 포함하나, 당업자는 본 발명의 범위를 벗어나지 않고 다양한 변경이 이루어질 수 있고 등가물이 대체될 수 있음을 이해할 것이다. 또한, 본 발명의 범위를 벗어나지 않고 개시된 예들에 대한 수정이 이루어질 수 있다. 따라서, 본 발명은 개시된 예들에 제한되지 않고, 첨부된 청구 범위 내에 속하는 모든 예들을 포함할 것으로 의도된다.While the present invention includes reference to specific embodiments, it will be understood by those skilled in the art that various changes may be made and equivalents may be substituted without departing from the scope of the invention. In addition, modifications may be made to the disclosed examples without departing from the scope of the present invention. Accordingly, it is intended that the invention not be limited to the examples disclosed, but will include all examples falling within the scope of the appended claims.

Claims (20)

제1기판면, 상기 제1기판면의 반대면인 제2기판면, 상기 제1기판면과 제2기판면 사이의 기판 외측벽 및 상기 제 1기판면과 제2기판면 사이에서 캐비티를 규정하는 기판 내측벽을 갖는 서브스트레이트;
제1전자 디바이스와, 상기 제1전자 디바이스 상에 적층된 제2전자 디바이스를 가지며, 상기 캐비티 내에 위치한 디바이스 스택;
상기 서브스트레이트와 상기 디바이스 스택에 결합되는 제1내부 인터커넥트;
상기 기판 내측벽과 상기 디바이스 스택을 커버하고, 상기 캐비티를 채우는 인캡슐란트;를 포함하는 반도체 디바이스.
A first substrate surface, a second substrate surface opposite to the first substrate surface, an outer wall of the substrate between the first substrate surface and the second substrate surface, and a cavity between the first substrate surface and the second substrate surface a substrate having an inner wall of the substrate;
a device stack positioned within the cavity, the device stack having a first electronic device and a second electronic device stacked on the first electronic device;
a first internal interconnect coupled to the substrate and the device stack;
and an encapsulant covering the inner wall of the substrate and the device stack and filling the cavity.
제 1 항에 있어서,
상기 서브스트레이트는 서브스트레이트의 제1 에지에 인접한 서브스트레이트 선반을 포함하고;
상기 서브스트레이트 선반은 제1 기판 면에 내부 터미널을 포함하고;
상기 인캡슐런트는 제1 기판 면을 덮고, 서브스트레이트 선반과 내부 터미널은 노출된 상태로 두는 반도체 디바이스.
The method of claim 1,
the substrate includes a substrate shelf adjacent a first edge of the substrate;
the substrate shelf includes an inner terminal on the first substrate side;
The encapsulant covers the first substrate surface, and the substrate shelf and the inner terminal are left exposed.
제 2 항에 있어서,
상기 인캡슐런트는 서브스트레이트 선반과의 인터페이스에서 리세스된 측벽을 포함하고;
상기 리세스된 측벽은 제1 기판 면과 예각으로 기울어져 있는 반도체 디바이스.
3. The method of claim 2,
the encapsulant includes a sidewall recessed at the interface with the substrate shelf;
wherein the recessed sidewall is inclined at an acute angle with the first substrate plane.
제 1 항에 있어서,
제 1 기판 면의 제 1 내부 터미널에 연결된 수직 인터커넥트를 더 포함하되,
상기 수직 인터커넥트는 인캡슐런트를 통해 확장되고 인캡슐런트의 상단에서 노출되는 반도체 디바이스.
The method of claim 1,
a vertical interconnect coupled to the first inner terminal of the first substrate face;
wherein the vertical interconnect extends through the encapsulant and is exposed on top of the encapsulant.
제 1 항에 있어서,
상기 디바이스 스택의 적어도 한 면은 서브스트레이트에 의해 경계가 정해지지는 않는 반도체 디바이스.
The method of claim 1,
wherein at least one side of the device stack is not bounded by a substrate.
제 1 항에 있어서,
디바이스 스택 상단의 스택 캡을 더 포함하되,
상기 스택 캡은 캡 열팽창 계수를 포함하고;
상기 디바이스 스택은 디바이스 열팽창 계수를 포함하고;
상기 인캡슐런트는 인캡슐런트 열팽창 계수를 포함하고;
상기 캡 열팽창 계수는 인캡슐런트 열팽창 계수보다 디바이스 열팽창 계수에 더 가까운 반도체 디바이스.
The method of claim 1,
Further comprising a stack cap on top of the device stack,
the stack cap includes a cap coefficient of thermal expansion;
the device stack includes a device coefficient of thermal expansion;
the encapsulant comprises an encapsulant coefficient of thermal expansion;
wherein the cap thermal expansion coefficient is closer to the device thermal expansion coefficient than the encapsulant thermal expansion coefficient.
제 6 항에 있어서,
상기 캡 열팽창 계수는 디바이스 열팽창 계수와 실질적으로 동일한 반도체 디바이스.
7. The method of claim 6,
wherein the cap coefficient of thermal expansion is substantially equal to the device coefficient of thermal expansion.
제 1 항에 있어서,
상기 디바이스 스택 상단의 스택 캡을 더 포함하되,
상기 인캡슐런트의 상부에 스택 캡이 노출되고;
디바이스 스택은 인캡슐런트의 바닥면에 노출되는, 반도체 디바이스.
The method of claim 1,
Further comprising a stack cap on the top of the device stack,
the stack cap is exposed on top of the encapsulant;
wherein the device stack is exposed on a bottom surface of the encapsulant.
제 1 항에 있어서,
제1 외부 인터커넥트; 및
제2 외부 인터커넥트를 포함하되,
상기 서브스트레이트는 서브스트레이트의 제1 에지에 인접한 서브스트레이트 제1선반과, 제1선반 아래의 제2 기판면에 제1 외부 터미널을 포함하고;
상기 서브스트레이트는 서브스트레이트의 제2 에지에 인접한 서브스트레이트 제2선반과, 제2선반 아래의 제2 기판면에 제2 외부 터미널을 포함하고;
상기 인캡슐런트는 제1 기판 면을 덮고, 서브스트레이트 제1선반과 서브스트레이트 제2선반은 노출된 상태로 두고;
제 1 외부 인터커넥트는 인캡슐런트의 풋프린트 외부에서 제 1 선반 아래의 제 1 외부 터미널에 결합되고;
제2 외부 인터커넥트는 인캡슐런트의 풋프린트 외부에서 제 2 선반 아래의 제 2 외부 터미널에 결합되는, 반도체 디바이스.
The method of claim 1,
a first external interconnect; and
a second external interconnect;
the substrate includes a substrate first shelf adjacent a first edge of the substrate, and a first external terminal on a second substrate surface below the first shelf;
the substrate includes a second shelf of the substrate adjacent a second edge of the substrate, and a second external terminal on a second surface of the substrate below the second shelf;
the encapsulant covers the surface of the first substrate, leaving the substrate first shelf and the substrate second shelf exposed;
a first external interconnect coupled to a first external terminal under the first shelf outside a footprint of the encapsulant;
and a second external interconnect coupled to a second external terminal below the second shelf outside the footprint of the encapsulant.
서브스트레이트를 받는 단계로, 상기 서브스트레이트는
제1기판면;
상기 제1기판면의 반대면인 제2기판면;
상기 제1기판면과 제2기판면 사이의 기판 외측벽; 및
상기 제1기판면과 제2기판면 사이에서 캐비티를 규정하는 기판 내측벽을 포함하고,
디바이스 스택을 상기 캐비티 내에 제공하는 단계로, 상기 디바이스 스택은
제1전자 디바이스; 및
상기 제1전자 디바이스 상에 적층된 제2전자 디바이스를 포함하고,
상기 서브스트레이트와 상기 디바이스 스택에 결합되는 제1내부 인터커넥트를 제공하는 단계;
상기 기판 내측벽과 상기 디바이스 스택을 커버하고, 상기 캐비티를 채우는 인캡슐란트를 제공하는 단계를 포함하는 방법.
receiving a substrate, wherein the substrate is
a first substrate surface;
a second substrate surface opposite to the first substrate surface;
a substrate outer wall between the first substrate surface and the second substrate surface; and
a substrate inner wall defining a cavity between the first substrate surface and the second substrate surface;
providing a device stack within the cavity, the device stack comprising:
a first electronic device; and
a second electronic device stacked on the first electronic device;
providing a first internal interconnect coupled to the substrate and the device stack;
and providing an encapsulant covering the substrate inner wall and the device stack and filling the cavity.
제 10 항에 있어서,
인캡슐런트를 제공하기 전에 제1기판면 상의 제1 내부 단자에 결합된 수직 인터커넥트를 제공하는 단계를 포함하고,
상기 수직 인터커넥트는 상기 인캡슐런트를 통해 연장되고 상기 인캡슐런트의 상면에서 노출되는 방법.
11. The method of claim 10,
providing a vertical interconnect coupled to the first internal terminal on the first substrate surface prior to providing the encapsulant;
wherein the vertical interconnect extends through the encapsulant and is exposed on a top surface of the encapsulant.
제 10 항에 있어서,
상기 디바이스 스택의 상면에 스택 캡을 제공하는 단계를 포함하는 방법.
11. The method of claim 10,
and providing a stack cap on a top surface of the device stack.
제 10 항에 있어서,
상기 서브스트레이트는 상기 서브스트레이트의 제 1 가장자리에 인접한 서브스트레이트 제 1 선반, 및 상기 제 1 선반의 하부에 제 2 서브스트레이트 면에 제 1 외부 단자를 포함하고;
상기 서브스트레이트는 상기 서브스트레이트의 제 2 가장자리에 인접한 서브스트레이트 제 2 선반, 및 상기 제 2 선반의 하부에 제 2 서브스트레이트 면에 제 2 외부 단자를 포함하고;
상기 인캡슐란트는 상기 제 1 기판면을 커버하고, 상기 서브스트레이트 제 1 선방과 서브스트레이트 제 2 선반을 노출되도록 남겨두고;
상기 방법은
상기 인캡슐레이트의 풋프린트의 외부에서, 제 1 선반의 하부에 상기 제 1 외부 단자에 결합된 제 1 외부 인터커넥트를 제공하는 단계; 및
상기 인캡슐레이트의 풋프린트의 외부에서, 상기 제 2 선반의 하부에 상기 제 2 외부 단자에 결합된 제 2 외부 인터커넥트를 제공하는 단계를 더 포함하는 방법.
11. The method of claim 10,
the substrate includes a substrate first shelf adjacent to a first edge of the substrate, and a first external terminal on a second substrate face under the first shelf;
the substrate includes a substrate second shelf adjacent to a second edge of the substrate, and a second external terminal on a second substrate face under the second shelf;
the encapsulant covers the surface of the first substrate, leaving the first front of the substrate and the second shelf of the substrate exposed;
the method
providing a first external interconnect coupled to the first external terminal on the underside of a first shelf, outside the footprint of the encapsulate; and
and providing a second external interconnect coupled to the second external terminal on the underside of the second shelf, outside the footprint of the encapsulate.
제 1 면 및 상기 제 1 면 상에 내부 베이스 단자를 갖는 베이스 서브스트레이트;
상기 베이스 서브스트레이트 상의 제 1 모듈, 상기 제 1 모듈은
제 1 기판면;
상기 제 1 기판면에 반대되는 제 2 기판면;
상기 제 1 기판면 및 제 2 기판면의 사이의 기판 외부 측벽; 및
상기 제 1 기판면 및 제 2 기판면의 사이의 캐비티를 정의하는 기판 내부 측벽을 포함하는 서브스트레이트와,
제 1 전자 디바이스; 및
상기 제 1 전자 디바이스 상에 스택된 제 2 전자 디바이스를 포함하는 디바이스 스택과,
상기 서브스트레이트와 디바이스 스택에 결합된 제 1 내부 인터커넥트, 및
상기 기판 내부 측벽과 디바이스 스택을 커버하고 상기 캐비티를 채우는 제 1 인캡슐란트를 포함하고,
상기 제 1 모듈 상의 제 2 모듈; 및
상기 베이스 서브스트레이트 상에 있고 상기 제 1 모듈과 제 2 모듈의 수평면에 접촉하는 제 2 인캡슐란트를 포함하는 반도체 디바이스.
a base substrate having a first side and an internal base terminal on the first side;
a first module on the base substrate, the first module comprising:
a first substrate surface;
a second substrate surface opposite to the first substrate surface;
a substrate outer sidewall between the first substrate surface and the second substrate surface; and
a substrate comprising a substrate inner sidewall defining a cavity between the first substrate surface and the second substrate surface;
a first electronic device; and
a device stack comprising a second electronic device stacked on the first electronic device;
a first internal interconnect coupled to the substrate and the device stack; and
a first encapsulant covering the inner sidewall of the substrate and the device stack and filling the cavity;
a second module on the first module; and
and a second encapsulant on the base substrate and in contact with horizontal surfaces of the first module and the second module.
제 14 항에 있어서,
상기 제 2 인캡슐란트 내에 있고, 상기 제 1 모듈의 내부 베이스 단자 및 서브스트레이트와 결합된 모듈 인터커넥트를 더 포함하는 반도체 디바이스.
15. The method of claim 14,
and a module interconnect within the second encapsulant and coupled with an internal base terminal and a substrate of the first module.
제 15 항에 있어서,
상기 제 1 모듈의 서브스트레이트는 상기 서브스트레이트의 제 1 가장자리에 인접한 서브스트레이트 선반을 포함하고;
상기 서브스트레이트 선반은 상기 제 1 기판면 상에 내부 단자를 포함하고;
상기 제 1 인캡슐란트는 상기 제 1 서브스트레이트를 커버하고, 상기 서브스트레이트 선반과 내부 단자를 노출되도록 남겨두고; 및
상기 모듈 인터커넥트는 상기 내부 단자와 결합되는 반도체 디바이스.
16. The method of claim 15,
the substrate of the first module includes a substrate shelf adjacent a first edge of the substrate;
the substrate shelf includes internal terminals on the first substrate surface;
the first encapsulant covers the first substrate, leaving the substrate shelf and inner terminals exposed; and
wherein the module interconnect is coupled to the inner terminal.
제 16 항에 있어서,
상기 제 1 인캡슐란트는 상기 제 1 서브스트레이트 선반과의 인터페이스에 리세스된 측벽을 포함하고; 및
상기 리세스된 측벽은 상기 제 1 기판면에 대해 예각으로 기울어진 반도체 디바이스.
17. The method of claim 16,
the first encapsulant includes a sidewall recessed at an interface with the first substrate shelf; and
wherein the recessed sidewall is inclined at an acute angle with respect to the first substrate surface.
제 15 항에 있어서,
상기 제 1 모듈은 상기 제 1 기판면 상에 제 1 내부 단자에 결합된 수직 인터커넥트를 포함하고;
상기 수직 인터커넥트는 상기 제 1 인캡슐란트를 통해 연장되고 상기 제 1 인캡슐란트의 상면에서 노출되고; 및
상기 모듈 인터커넥트는 상기 수직 인터커넥트를 통해 상기 서브스트레이트와 결합되는 반도체 디바이스.
16. The method of claim 15,
the first module includes a vertical interconnect coupled to a first internal terminal on the first substrate surface;
the vertical interconnect extends through the first encapsulant and is exposed at a top surface of the first encapsulant; and
and the module interconnect is coupled to the substrate via the vertical interconnect.
제 14 항에 있어서,
상기 제 1 모듈은 상기 디바이스 스택의 상면 상에 스택 캡을 포함하는 반도체 디바이스.
15. The method of claim 14,
wherein the first module includes a stack cap on a top surface of the device stack.
제 14 항에 있어서,
상기 베이스 서브스트레이트의 상면과 상기 제 1 모듈의 서브스트레이트의 바닥면에 접촉하는 상기 제 2 인캡슐란트 내에 있는 외부 인터커넥트를 더 포함하는 반도체 디바이스.
15. The method of claim 14,
and an external interconnect in the second encapsulant contacting a top surface of the base substrate and a bottom surface of the substrate of the first module.
KR1020210121011A 2020-09-11 2021-09-10 Semiconductor devices and related methods KR20220034698A (en)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US17/018,434 2020-09-11
US17/018,434 US11495505B2 (en) 2019-06-03 2020-09-11 Semiconductor devices and related methods

Publications (1)

Publication Number Publication Date
KR20220034698A true KR20220034698A (en) 2022-03-18

Family

ID=80476596

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020210121011A KR20220034698A (en) 2020-09-11 2021-09-10 Semiconductor devices and related methods

Country Status (3)

Country Link
KR (1) KR20220034698A (en)
CN (1) CN114171491A (en)
TW (1) TW202211422A (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN117479550B (en) * 2023-12-27 2024-03-22 中诚华隆计算机技术有限公司 Chip packaging structure and manufacturing method thereof

Also Published As

Publication number Publication date
TW202211422A (en) 2022-03-16
CN114171491A (en) 2022-03-11

Similar Documents

Publication Publication Date Title
US9881863B2 (en) Semiconductor packages and methods of packaging semiconductor devices
US10403592B2 (en) Semiconductor packages and methods of packaging semiconductor devices
TWI445152B (en) Semiconductor structure and method for manufacturing the same
US9165878B2 (en) Semiconductor packages and methods of packaging semiconductor devices
US6908785B2 (en) Multi-chip package (MCP) with a conductive bar and method for manufacturing the same
US7501696B2 (en) Semiconductor chip-embedded substrate and method of manufacturing same
US10593629B2 (en) Semiconductor package with a conductive casing for heat dissipation and electromagnetic interference (EMI) shield and manufacturing method thereof
TW201742203A (en) Integrated fan-out package and method of fabricating the same
KR20180106791A (en) Semiconductor device and method of manufacturing thereof
TW201813022A (en) Integrated fan-out package
US20120220082A1 (en) Semiconductor packages and methods of packaging semiconductor devices
US20200006274A1 (en) Semiconductor package and manufacturing method thereof
TW201916286A (en) Integrated fan-out package
KR102568705B1 (en) Semiconductor package, method for semiconductor package and method for re-distribution layer structure
SG190487A1 (en) Semiconductor packages and methods of packaging semiconductor devices
KR20210015648A (en) Semiconductor device and method of manufacturing semiconductor device
US20210020560A1 (en) Package structure and method of manufacturing the same
US20230110213A1 (en) Semiconductor devices and methods of manufacturing semiconductor devices
US20220293482A1 (en) Semiconductor device and manufacturing method thereof
KR20200139088A (en) Semiconductor devices and related methods
KR20220034698A (en) Semiconductor devices and related methods
US11495505B2 (en) Semiconductor devices and related methods
CN110021572B (en) Stacked package structure and method for manufacturing the same
US20210359175A1 (en) Semiconductor devices and methods of manufacturing semiconductor devices
US11961775B2 (en) Semiconductor devices and related methods