KR20220008950A - 표시 장치 - Google Patents

표시 장치 Download PDF

Info

Publication number
KR20220008950A
KR20220008950A KR1020200086576A KR20200086576A KR20220008950A KR 20220008950 A KR20220008950 A KR 20220008950A KR 1020200086576 A KR1020200086576 A KR 1020200086576A KR 20200086576 A KR20200086576 A KR 20200086576A KR 20220008950 A KR20220008950 A KR 20220008950A
Authority
KR
South Korea
Prior art keywords
scan
driving
signal
dummy
scan line
Prior art date
Application number
KR1020200086576A
Other languages
English (en)
Inventor
권상안
곽진오
김순동
김태훈
남희
유봉현
윤은실
윤창노
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020200086576A priority Critical patent/KR20220008950A/ko
Priority to US17/231,388 priority patent/US11315457B2/en
Priority to CN202110670480.2A priority patent/CN113936607A/zh
Publication of KR20220008950A publication Critical patent/KR20220008950A/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/03Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes specially adapted for displays having non-planar surfaces, e.g. curved displays
    • G09G3/035Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes specially adapted for displays having non-planar surfaces, e.g. curved displays for flexible display surfaces
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3266Details of drivers for scan electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3275Details of drivers for data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/14Display of multiple viewports
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0404Matrix technologies
    • G09G2300/0413Details of dummy pixels or dummy lines in flat panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • G09G2310/0213Addressing of scan or signal lines controlling the sequence of the scanning lines with respect to the patterns to be displayed, e.g. to save power
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • G09G2310/0221Addressing of scan or signal lines with use of split matrices
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/10Special adaptations of display systems for operation with variable images
    • G09G2320/103Detection of image changes, e.g. determination of an index representative of the image change
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/04Changes in size, position or resolution of an image
    • G09G2340/0407Resolution change, inclusive of the use of different resolutions for different screen areas
    • G09G2340/0435Change or adaptation of the frame rate of the video stream
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2380/00Specific applications
    • G09G2380/02Flexible displays

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

표시 장치의 구동 컨트롤러는 동작 모드에 대응하는 제1 시작 신호 및 제2 시작 신호를 스캔 구동 회로로 제공하고, 스캔 구동 회로는 상기 제1 시작 신호에 동기해서 복수 개의 스캔 라인들 중 제1 표시 영역에 대응하는 스캔 라인들을 순차적으로 구동하기 위한 제1 더미 구동 스테이지들 및 제1 구동 스테이지들을 포함하는 제1 스캔 구동 회로 및 상기 제2 시작 신호에 동기해서 상기 복수 개의 스캔 라인들 중 제2 표시 영역에 대응하는 스캔 라인들을 순차적으로 구동하기 위한 제2 더미 구동 스테이지들 및 제2 구동 스테이지들을 포함하는 제2 스캔 구동 회로를 포함하며, 상기 제1 더미 구동 스테이지들은 표시 패널의 제1 측면에 배치되고, 상기 제2 더미 구동 스테이지들은 상기 표시 패널의 제2 측면에 배치된다.

Description

표시 장치{DISPLAY DEVICE}
본 발명은 표시 장치에 관한 것으로, 상세하게는 멀티 주파수 구동이 가능한 표시 장치에 관한 것이다.
표시 장치 중 유기 발광 표시 장치는 전자와 정공의 재결합에 의하여 빛을 발생하는 유기 발광 다이오드(Organic Light Emitting Diode)를 이용하여 영상을 표시한다. 이러한, 유기 발광 표시 장치는 빠른 응답 속도를 가짐과 동시에 낮은 소비 전력으로 구동되는 장점이 있다.
유기 발광 표시 장치는 데이터 라인들 및 스캔 라인에 연결되는 화소들을 구비한다. 화소들은 일반적으로 유기 발광 다이오드와, 유기 발광 다이오드로 흐르는 전류량을 제어하기 위한 회로부를 포함한다. 회로부는 데이터 신호에 대응하여 제1 구동 전압으로부터 유기 발광 다이오드를 경유하여 제2 구동 전압으로 흐르는 전류량을 제어한다. 이때, 유기 발광 다이오드를 통해 흐르는 전류량에 대응하여 소정 휘도의 빛을 생성한다.
최근 표시 장치의 사용 분야가 다양해짐에 따라 하나의 표시 장치에 복수의 서로 다른 타입의 영상들이 표시될 수 있다. 복수의 영상들이 표시되는 표시 장치의 전력 소비를 감소시키는 기술이 요구된다.
본 발명의 목적은 전력 소비를 감소시킬 수 있는 표시 장치를 제공하는데 있다.
이와 같은 목적을 달성하기 위한 본 발명의 일 특징에 의하면, 표시 장치는 제1 표시 영역 및 제2 표시 영역이 정의되고, 복수 개의 데이터 라인들과 복수 개의 스캔 라인들에 각각 연결된 복수 개의 화소들을 포함하는 표시 패널, 상기 복수 개의 데이터 라인들을 구동하는 데이터 구동 회로, 상기 복수 개의 스캔 라인들을 구동하는 스캔 구동 회로 및 영상 신호 및 제어 신호를 수신하고, 동작 모드에 따라 상기 데이터 구동 회로 및 상기 스캔 구동 회로를 제어하는 구동 컨트롤러를 포함한다. 상기 구동 컨트롤러는, 상기 동작 모드에 대응하는 제1 시작 신호 및 제2 시작 신호를 상기 스캔 구동 회로로 제공하고, 상기 스캔 구동 회로는 상기 제1 시작 신호에 동기해서 상기 복수 개의 스캔 라인들 중 상기 제1 표시 영역에 대응하는 스캔 라인들을 순차적으로 구동하기 위한 제1 더미 구동 스테이지들 및 제1 구동 스테이지들을 포함하는 제1 스캔 구동 회로 및 상기 제2 시작 신호에 동기해서 상기 복수 개의 스캔 라인들 중 상기 제2 표시 영역에 대응하는 스캔 라인들을 순차적으로 구동하기 위한 제2 더미 구동 스테이지들 및 제2 구동 스테이지들을 포함하는 제2 스캔 구동 회로를 포함하며, 상기 제1 더미 구동 스테이지들은 상기 표시 패널의 제1 측면에 배치되고, 상기 제2 더미 구동 스테이지들은 상기 표시 패널의 제2 측면에 배치된다.
일 실시예에 있어서, 상기 제1 표시 영역은 상기 복수 개의 스캔 라인들 중 1번째 스캔 라인부터 k번째 스캔 라인에 대응하고, 상기 제2 표시 영역은 상기 복수 개의 스캔 라인들 중 k+1번째 스캔 라인부터 n번째 스캔 라인에 대응할 수 있다.
일 실시예에 있어서, 상기 제1 스캔 구동 회로는 상기 1번째 스캔 라인부터 상기 k번째 스캔 라인까지 순차적으로 구동하며, 상기 제2 스캔 구동 회로는 상기 n번째 스캔 라인부터 상기 k+1번째 스캔 라인까지 순차적으로 구동할 수 있다.
일 실시예에 있어서, 상기 복수 개의 스캔 라인들은 제1 스캔 라인들 및 제2 스캔 라인들을 포함하고, 상기 제1 더미 구동 스테이지들 각각은 상기 1번째 제1 스캔 라인부터 w(w는 자연수)번째 제1 스캔 라인까지 순차적으로 구동하며, 상기 제1 구동 스테이지들 각각은 w+1번째 제1 스캔 라인부터 k번째 제1 스캔 라인까지 순차적으로 구동하고, 1번째 제2 스캔 라인부터 k번째 제2 스캔 라인까지 순차적으로 구동할 수 있다.
일 실시예에 있어서, 상기 제1 더미 구동 스테이지들 각각은 상기 구동 컨트롤러로부터의 클럭 신호 및 캐리 신호에 응답해서 제1 스캔 신호 및 제2 더미 스캔 신호를 출력하고, 상기 제1 구동 스테이지들 각각은 상기 클럭 신호 및 상기 캐리 신호에 응답해서 제1 스캔 신호 및 제2 스캔 신호를 출력할 수 있다.
일 실시예에 있어서, 상기 제1 더미 구동 스테이지들 중 j(j는 자연수)번째 제1 더미 구동 스테이지로부터 출력되는 상기 제2 더미 스캔 신호는 j+1번째 제1 더미 구동 스테이지의 캐리 신호로 제공되고, 상기 제1 구동 스테이지들 중 j번째 구동 스테이지로부터 출력되는 상기 제2 스캔 신호는 j+1번째 구동 스테이지의 캐리 신호로 제공될 수 있다.
일 실시예에 있어서, 상기 제1 더미 구동 스테이지들 중 1번째 제1 더미 구동 스테이지는 상기 제1 시작 신호를 캐리 신호로서 수신하고, 상기 제1 구동 스테이지들 중 1번째 제1 구동 스테이지는 상기 제1 더미 구동 스테이지들 중 마지막 번째 제1 더미 구동 스테이지로부터의 상기 제2 더미 스캔 신호를 상기 캐리 신호로서 수신할 수 있다.
일 실시예에 있어서, 상기 제2 더미 구동 스테이지들 각각은 상기 n번째 제1 스캔 라인부터 n-w-1번째 제1 스캔 라인까지 순차적으로 구동하며, 상기 제2 구동 스테이지들 각각은 n-w번째 제1 스캔 라인부터 k+1번째 제1 스캔 라인까지 순차적으로 구동하고, n번째 제2 스캔 라인부터 k+1번째 제2 스캔 라인까지 순차적으로 구동할 수 있다.
일 실시예에 있어서, 상기 제2 더미 구동 스테이지들 각각은 상기 구동 컨트롤러로부터의 클럭 신호 및 캐리 신호에 응답해서 제1 스캔 신호 및 제2 더미 스캔 신호를 출력하고, 상기 제2 구동 스테이지들 각각은 상기 클럭 신호 및 상기 캐리 신호에 응답해서 제1 스캔 신호 및 제2 스캔 신호를 출력할 수 있다.
일 실시예에 있어서, 상기 제2 더미 구동 스테이지들 중 j(j는 자연수)번째 제2 더미 구동 스테이지로부터 출력되는 상기 제2 더미 스캔 신호는 j+1번째 제1 더미 구동 스테이지의 캐리 신호로 제공되고, 상기 제1 구동 스테이지들 중 j번째 구동 스테이지로부터 출력되는 상기 제2 스캔 신호는 j-1번째 구동 스테이지의 캐리 신호로 제공될 수 있다.
일 실시예에 있어서, 상기 제2 더미 구동 스테이지들 중 1번째 제1 더미 구동 스테이지는 상기 제2 시작 신호를 캐리 신호로서 수신하고, 상기 제2 구동 스테이지들 중 n번째 제2 구동 스테이지는 상기 제2 더미 구동 스테이지들 중 마지막 번째 제2 더미 구동 스테이지로부터의 상기 제2 더미 스캔 신호를 상기 캐리 신호로서 수신할 수 있다.
일 실시예에 있어서, 상기 구동 컨트롤러는 상기 동작 모드가 노말 주파수 모드 동안 매 프레임마다 상기 제1 표시 영역 및 상기 제2 표시 영역에 대응하는 영상 데이터 신호를 상기 데이터 구동 회로로 제공하고, 상기 구동 컨트롤러는 상기 동작 모드가 멀티 주파수 모드 동안 제1 프레임에서 상기 제1 표시 영역 및 상기 제2 표시 영역에 대응하는 영상 데이터 신호를 상기 데이터 구동 회로로 제공하고, 제2 프레임에서 상기 제1 표시 영역에 대응하는 영상 데이터 신호를 상기 데이터 구동 회로로 제공할 수 있다.
일 실시예에 있어서, 상기 구동 컨트롤러는 상기 동작 모드가 노말 주파수 모드 동안 상기 1번째 스캔 라인에 대응하는 데이터 신호부터 상기 k번째 스캔 라인에 대응하는 데이터 신호까지 순차적으로 상기 영상 데이터 신호로서 상기 데이터 구동 회로로 제공하고, 상기 n번째 스캔 라인에 대응하는 데이터 신호부터 상기 k+1번째 스캔 라인에 대응하는 데이터 신호까지 순차적으로 상기 영상 데이터 신호로서 상기 데이터 구동 회로로 제공할 수 있다.
일 실시예에 있어서, 상기 동작 모드가 노말 주파수 모드인 동안 상기 제1 시작 신호 및 상기 제2 시작 신호 각각의 주파수는 제1 구동 주파수이고, 상기 동작 모드가 멀티 주파수 모드동안 상기 제1 시작 신호의 주파수는 상기 제1 구동 주파수이고, 상기 제2 시작 신호의 주파수는 상기 제1 구동 주파수보다 낮은 제2 구동 주파수일 수 있다.
본 발명의 일 특징에 따른 표시 장치는 평면 상에서 제1 비폴딩 영역, 폴딩 영역 및 제2 비폴딩 영역이 정의되고, 복수 개의 데이터 라인들과 복수 개의 스캔 라인들에 각각 연결된 복수 개의 화소들을 포함하는 표시 패널, 상기 복수 개의 데이터 라인들을 구동하는 데이터 구동 회로, 상기 복수 개의 스캔 라인들을 구동하는 스캔 구동 회로 및 영상 신호 및 제어 신호를 수신하고, 동작 모드에 따라 상기 데이터 구동 회로 및 상기 스캔 구동 회로를 제어하는 구동 컨트롤러를 포함한다. 상기 구동 컨트롤러는 상기 동작 모드에 대응하는 제1 시작 신호 및 제2 시작 신호를 상기 스캔 구동 회로로 제공한다. 상기 스캔 구동 회로는 상기 제1 시작 신호에 동기해서 상기 복수 개의 스캔 라인들 중 제1 표시 영역에 대응하는 스캔 라인들을 순차적으로 구동하기 위한 제1 더미 구동 스테이지들 및 제1 구동 스테이지들을 포함하는 제1 스캔 구동 회로 및 상기 제2 시작 신호에 동기해서 상기 복수 개의 스캔 라인들 중 제2 표시 영역에 대응하는 스캔 라인들을 순차적으로 구동하기 위한 제2 더미 구동 스테이지들 및 제2 구동 스테이지들을 포함하는 제2 스캔 구동 회로를 포함하며, 상기 제1 더미 구동 스테이지들은 상기 표시 패널의 제1 측면에 배치되고, 상기 제2 더미 구동 스테이지들은 상기 표시 패널의 제2 측면에 배치될 수 있다.
일 실시예에 있어서, 상기 제1 비폴딩 영역은 상기 제1 표시 영역에 대응하고, 상기 제2 비폴딩 영역은 상기 제2 표시 영역에 대응하고, 그리고 상기 폴딩 영역의 제1 부분은 상기 제1 표시 영역에 대응하고, 제2 부분은 상기 제2 표시 영역에 대응할 수 있다.
일 실시예에 있어서, 상기 제1 표시 영역은 상기 복수 개의 스캔 라인들 중 1번째 스캔 라인부터 k번째 스캔 라인에 대응하고, 상기 제2 표시 영역은 상기 복수 개의 스캔 라인들 중 k+1번째 스캔 라인부터 n번째 스캔 라인에 대응할 수 있다.
일 실시예에 있어서, 상기 제1 스캔 구동 회로는 상기 1번째 스캔 라인부터 상기 k번째 스캔 라인까지 순차적으로 구동하며, 상기 제2 스캔 구동 회로는 상기 n번째 스캔 라인부터 상기 k+1번째 스캔 라인까지 순차적으로 구동할 수 있다.
일 실시예에 있어서, 상기 복수 개의 스캔 라인들은 제1 스캔 라인들 및 제2 스캔 라인들을 포함하고, 상기 제1 더미 구동 스테이지들 각각은 상기 1번째 제1 스캔 라인부터 w(w는 자연수)번째 제1 스캔 라인까지 순차적으로 구동하며, 상기 제1 구동 스테이지들 각각은 w+1번째 제1 스캔 라인부터 k번째 제1 스캔 라인까지 순차적으로 구동하고, 1번째 제2 스캔 라인부터 k번째 제2 스캔 라인까지 순차적으로 구동할 수 있다.
일 실시예에 있어서, 상기 제2 더미 구동 스테이지들 각각은 상기 n번째 제1 스캔 라인부터 n-w-1번째 제1 스캔 라인까지 순차적으로 구동하며, 상기 제2 구동 스테이지들 각각은 n-w번째 제1 스캔 라인부터 k+1번째 제1 스캔 라인까지 순차적으로 구동하고, n번째 제2 스캔 라인부터 k+1번째 제2 스캔 라인까지 순차적으로 구동할 수 있다.
이와 같은 구성을 갖는 표시 장치는 제1 표시 영역에 동영상이 표시되고, 제2 표시 영역에 정지 영상이 표시될 때, 제2 표시 영역의 구동 주파수를 제1 표시 영역보다 낮추어서 전력 소비를 감소시킬 수 있다. 특히, 제1 표시 영역을 구동하는 제1 스캔 구동 회로 및 제2 표시 영역을 구동하는 제2 스캔 구동 회로를 독립적으로 구비하여 제1 스캔 구동 회로 및 제2 스캔 구동 회로 중 어느 하나의 동작을 중지시킬 수 있다.
도 1a는 본 발명의 일 실시예에 따른 표시 장치의 사시도이다.
도 1b는 본 발명의 일 실시예에 따른 표시 장치의 사시도이다.
도 2는 노말 주파수 모드에서 표시 장치의 동작을 설명하기 위한 도면이다.
도 3a 및 도 3b는 멀티 주파수 모드에서 표시 장치의 동작을 설명하기 위한 도면들이다.
도 4는 본 발명의 일 실시예에 따른 표시 장치의 블럭도이다.
도 5는 본 발명의 일 실시예에 따른 화소의 등가 회로도이다.
도 6은 도 3의 표시 장치의 화소의 동작을 설명하기 위한 타이밍도이다.
도 7은 본 발명의 일 실시예에 따른 제1 스캔 구동 회로의 블럭도이다.
도 8은 본 발명의 일 실시예에 따른 제2 스캔 구동 회로의 블럭도이다.
도 9는 노말 주파수 모드에서 도 7에 도시된 제1 스캔 구동 회로 및 도 8에 도시된 제2 스캔 구동 회로로부터 출력되는 제1 스캔 신호들 및 제2 스캔 신호들을 예시적으로 보여주는 도면이다.
도 10은 멀티 주파수 모드에서 도 7에 도시된 제1 스캔 구동 회로 및 도 8에 도시된 제2 스캔 구동 회로로부터 출력되는 제1 스캔 신호들 및 제2 스캔 신호들을 예시적으로 보여주는 도면이다.
도 11은 멀티 주파수 모드에서 제2 스캔 신호들을 예시적으로 보여준다.
도 12는 노말 주파수 모드에서 구동 컨트롤러로부터 출력되는 영상 데이터 신호를 예시적으로 보여준다.
도 13은 멀티 주파수 모드에서 구동 컨트롤러로부터 출력되는 영상 데이터 신호를 예시적으로 보여준다.
도 14a는 노말 주파수 주파수 모드에서 제1 시작 신호 및 제2 시작 신호를 예시적으로 보여주는 도면이다.
도 14b 내지 도 14d는 멀티 주파수 모드에서 제1 시작 신호 및 제2 시작 신호를 예시적으로 보여주는 도면들이다.
본 명세서에서, 어떤 구성요소(또는 영역, 층, 부분 등)가 다른 구성요소 "상에 있다", "연결된다", 또는 "결합된다"고 언급되는 경우에 그것은 다른 구성요소 상에 직접 배치/연결/결합될 수 있거나 또는 그들 사이에 제3의 구성요소가 배치될 수도 있다는 것을 의미한다.
동일한 도면부호는 동일한 구성요소를 지칭한다. 또한, 도면들에 있어서, 구성요소들의 두께, 비율, 및 치수는 기술적 내용의 효과적인 설명을 위해 과장된 것이다. "및/또는"은 연관된 구성들이 정의할 수 있는 하나 이상의 조합을 모두 포함한다.
제1, 제2 등의 용어는 다양한 구성요소들을 설명하는데 사용될 수 있지만, 상기 구성요소들은 상기 용어들에 의해 한정되어서는 안 된다. 상기 용어들은 하나의 구성요소를 다른 구성요소로부터 구별하는 목적으로만 사용된다. 예를 들어, 본 발명의 권리 범위를 벗어나지 않으면서 제1 구성요소는 제2 구성요소로 명명될 수 있고, 유사하게 제2 구성요소도 제1 구성요소로 명명될 수 있다. 단수의 표현은 문맥상 명백하게 다르게 뜻하지 않는 한, 복수의 표현을 포함한다.
또한, "아래에", "하측에", "위에", "상측에" 등의 용어는 도면에 도시된 구성들의 연관관계를 설명하기 위해 사용된다. 상기 용어들은 상대적인 개념으로, 도면에 표시된 방향을 기준으로 설명된다.
"포함하다" 또는 "가지다" 등의 용어는 명세서 상에 기재된 특징, 숫자, 단계, 동작, 구성요소, 부품 또는 이들을 조합한 것이 존재함을 지정하려는 것이지, 하나 또는 그 이상의 다른 특징들이나 숫자, 단계, 동작, 구성요소, 부분품 또는 이들을 조합한 것들의 존재 또는 부가 가능성을 미리 배제하지 않는 것으로 이해되어야 한다.
다르게 정의되지 않는 한, 본 명세서에서 사용된 모든 용어(기술 용어 및 과학 용어 포함)는 본 발명이 속하는 기술 분야의 당업자에 의해 일반적으로 이해되는 것과 동일한 의미를 갖는다. 또한, 일반적으로 사용되는 사전에서 정의된 용어와 같은 용어는 관련 기술의 맥락에서 의미와 일치하는 의미를 갖는 것으로 해석되어야 하고, 이상적인 또는 지나치게 형식적인 의미로 해석되지 않는 한, 명시적으로 여기에서 정의된다.
이하, 도면을 참조하여 본 발명의 실시예들을 설명한다.
도 1a는 본 발명의 일 실시예에 따른 표시 장치의 사시도이다. 도 1b는 본 발명의 일 실시예에 따른 표시 장치의 사시도이다. 도 1a는 표시 장치(DD)가 언폴딩 상태를 도시한 것이고, 도 1b는 표시 장치(DD)가 폴딩된 상태를 도시한 것이다.
도 1a 및 도 1b에는 표시 장치(DD)가 휴대폰인 것을 예시적으로 도시하였다. 그러나, 본 발명은 이에 한정되는 것은 아니다. 표시 장치(DD)는 태블릿 PC, 스마트폰, PDA(Personal Digital Assistant), PMP(Portable Multimedia Player), 게임기, 손목 시계형 전자 기기 등을 포함할 수 있다. 본 발명은 텔레비전 또는 외부 광고판과 같은 대형 전자 장비를 비롯하여, 퍼스널 컴퓨터, 노트북 컴퓨터, 키오스크, 자동차 내비게이션 유닛, 카메라와 같은 중소형 전자 장비 등에 사용될 수 있다. 이것들은 단지 실시예로 제시된 것들이며, 본 발명의 개념에서 벗어나지 않은 이상 다른 전자 기기에도 채용될 수 있음은 물론이다.
표시 장치(DD)는 표시 영역(DA) 및 비표시 영역(NDA)을 포함한다. 표시 장치(DD)는 표시 영역(DA)을 통해 영상을 표시할 수 있다. 표시 장치(DD)가 언폴딩된 상태에서, 표시 영역(DA)은 제1 방향(DR1) 및 제2 방향(DR2)에 의해 정의된 평면을 포함할 수 있다. 표시 장치(DD)의 두께 방향은 제1 방향(DR1) 및 제2 방향(DR2)과 교차하는 제3 방향(DR3)과 나란할 수 있다. 따라서, 표시 장치(DD)를 구성하는 부재들의 전면(또는 상면)과 배면(또는 하면)은 제3 방향(DR3)을 기준으로 정의될 수 있다. 비표시 영역(NDA)은 베젤 영역으로 불리울 수 있다. 일 예로, 표시 영역(DA)은 사각 형상일 수 있다. 비표시 영역(NDA)은 표시 영역(DA)을 둘러싼다.
표시 영역(DA)는 제1 비폴딩 영역(NFA1), 폴딩 영역(FA), 및 제2 비폴딩 영역(NFA2)을 포함할 수 있다. 폴딩 영역(FA)은 제1 방향(DR1)을 따라 연장하는 폴딩축(FX)을 기준으로 휘어질 수 있다.
표시 장치(DD)가 폴딩되면, 제1 비폴딩 영역(NFA1)과 제2 비폴딩 영역(NFA2)은 서로 마주할 수 있다. 따라서, 완전히 폴딩된 상태에서, 표시 영역(DA)은 외부로 노출되지 않을 수 있으며, 이는 인-폴딩(in-folding)으로 지칭될 수 있다. 다만, 이는 예시적인 것으로 표시 장치(DD)의 동작이 이에 제한되는 것은 아니다.
예를 들어, 본 발명의 일 실시예에서, 표시 장치(DD)가 폴딩되면, 제1 비폴딩 영역(NFA1)과 제2 비폴딩 영역(NFA2)은 서로 대향(opposing)할 수 있다. 따라서, 폴딩된 상태에서, 제1 비폴딩 영역(NFA1)은 외부로 노출될 수 있으며, 이는 아웃-폴딩(out-folding)으로 지칭될 수 있다.
표시 장치(DD)는 인-폴딩 또는 아웃-폴딩 중 어느 하나의 동작만 가능할 수 있다. 또는 표시 장치(DD)는 인-폴딩 동작 및 아웃-폴딩 동작이 모두 가능할 수 있다. 이 경우, 표시 장치(DD)의 동일한 영역, 예를 들어, 폴딩 영역(FA)이 인-폴딩 및 아웃 폴딩될 수 있다. 또는, 표시 장치(DD)의 일부 영역은 인-폴딩되고, 다른 일부 영역은 아웃-폴딩될 수도 있다.
도 1a 및 도 1b에서는 하나의 폴딩 영역과 두 개의 비폴딩 영역이 예를 들어 도시되었으나, 폴딩 영역과 비폴딩 영역의 개수가 이에 제한되는 것은 아니다. 예를 들어, 표시 장치(DD)는 2개보다 많은 복수 개의 비폴딩 영역들 및 서로 인접한 비폴딩 영역들 사이에 배치된 복수의 폴딩 영역들을 포함할 수 있다.
도 1a 및 도 1b에서는 폴딩축(FX)이 표시 장치(DD)의 단축과 나란한 것을 예시적으로 도시하였으나, 본 발명이 이에 제한되는 것은 아니다. 예를 들어, 폴딩축(FX)은 표시 장치(DD)의 장축, 예를 들어, 제2 방향(DR2)과 나란한 방향을 따라 연장할 수도 있다. 이 경우, 제1 비폴딩 영역(NFA1), 폴딩 영역(FA), 및 제2 비폴딩 영역(NFA2)은 제1 방향(DR1)을 따라 순차적으로 배열될 수 있다.
표시 장치(DD)의 표시 영역(DA)에는 복수의 표시 영역들(DA1, DA2)이 정의될 수 있다. 도 1a에서는 2 개의 표시 영역들(DA1, DA2)이 예시적으로 도시되었으나, 복수의 표시 영역들(DA1, DA2)의 개수가 이에 제한되는 것은 아니다.
복수의 표시 영역들(DA1, DA2)은 제1 표시 영역(DA1) 및 제2 표시 영역(DA2)을 포함할 수 있다. 예를 들어, 제1 표시 영역(DA1)은 제1 영상(IM1)이 표시되는 영역이고, 제2 표시 영역(DA2)은 제2 영상(IM2)이 표시되는 영역일 수 있으나, 이에 제한되는 것은 아니다. 예를 들어, 제1 영상(IM1)은 동영상이고, 제2 영상(IM2)은 정지 영상 또는 변화 주기가 긴 영상(텍스트 정보 등)일 수 있다.
일 실시예에 따른 표시 장치(DD)는 동작 모드에 따라 다르게 동작할 수 있다. 동작 모드는 노말 주파수 모드 및 멀티 주파수 모드를 포함할 수 있다. 표시 장치(DD)는 노말 주파수 모드동안 제1 표시 영역(DA1) 및 제2 표시 영역(DA2)을 모두 노말 주파수로 구동할 수 있다. 일 실시예에 따른 표시 장치(DD)는 멀티 주파수 모드동안 제2 제1 영상(IM1)이 표시되는 제1 표시 영역(DA1)은 제1 구동 주파수로 구동하고, 제2 영상(IM2)이 표시되는 제2 표시 영역(DA2)은 노말 주파수보다 낮은 제2 구동 주파수로 구동할 수 있다. 일 실시예에서, 제1 구동 주파수는 노말 주파수와 같을 수 있다.
제1 표시 영역(DA1) 및 제2 표시 영역(DA2) 각각의 크기는 미리 설정된 크기일 수 있고, 어플리케이션 프로그램에 의해 변경될 수 있다. 일 실시예에서, 제1 표시 영역(DA1)은 제1 비폴딩 영역(NFA1)에 대응하고, 제2 표시 영역(DA2)은 제2 비폴딩 영역(NFA2)에 대응할 수 있다. 또한 폴딩 영역(FA)의 제1 부분은 제1 표시 영역(DA1)에 대응하고, 폴딩 영역(DA)의 제2 부분은 제2 표시 영역(DA2)에 대응할 수 있다.
일 실시예에서, 폴딩 영역(FA)의 전부는 제1 표시 영역(DA1) 및 제2 표시 영역(DA2) 중 어느 하나에만 대응할 수 있다.
일 실시예에서, 제1 표시 영역(DA1)은 제1 비폴딩 영역(NFA1)의 제1 부분에 대응하고, 제2 표시 영역(DA2)은 제1 비폴딩 영역(NFA1)의 제2 부분, 폴딩 영역(FA) 및 제2 비폴딩 영역(NFA2)에 대응할 수 있다. 즉, 제1 표시 영역(DA1)의 면적이 제2 표시 영역(DA2)의 면적보다 클 수 있다.
일 실시예에서, 제1 표시 영역(DA1)은 제1 비폴딩 영역(NFA1), 폴딩 영역(FA) 및 제2 비폴딩 영역(NFA2)의 제1 부분에 대응하고, 제2 표시 영역(DA2)은 제2 비폴딩 영역(NFA2)의 제2 부분에 대응할 수 있다. 즉, 제2 표시 영역(DA2)의 면적이 제1 표시 영역(DA1)의 면적보다 클 수 있다.
도 1b에 도시된 것과 같이, 폴딩 영역(FA)이 폴딩된 상태에서 제1 표시 영역(DA1)은 제1 비폴딩 영역(NFA1)에 대응하고, 제2 표시 영역(DA2)은 폴딩 영역(FA) 및 제2 비폴딩 영역(NFA2)에 대응할 수 있다.
도 1a 및 도 1b는 표시 장치의 일 예로 폴딩 가능한 표시 장치(DD)가 도시되었으나, 본 발명은 이에 한정되지 않는다. 예를 들어, 본 발명은 폴딩되지 않는 표시 장치 또는 폴딩 영역이 2 개 이상인 표시 장치, 롤러블 표시 장치 또는 슬라이더블 표시 장치 등에도 적용될 수 있다.
도 2는 노말 주파수 모드에서 표시 장치의 동작을 설명하기 위한 도면이다.
먼저 도 2를 참조하면, 제1 표시 영역(DA1)에 표시되는 제1 영상(IM1)은 동영상이고, 제2 표시 영역(DA2)에 표시되는 제2 영상(IM2)은 정지 영상 또는 변화 주기가 긴 영상(예를 들면, 게임 조작용 키패드)일 수 있다. 도 2에 도시된 제1 표시 영역(DA1)에 표시되는 제1 영상(IM1) 및 제2 표시 영역(DA2)에 표시되는 제2 영상(IM2)은 일 예일 뿐이며 다양한 영상들이 표시 장치(DD)에 표시될 수 있다.
노말 주파수 모드(NFM)에서 표시 장치(DD)의 제1 표시 영역(DA1) 및 제2 표시 영역(DA2)의 구동 주파수는 노말 주파수이다. 예를 들어, 노말 주파수는 60Hz일 수 있다. 노말 주파수 모드(NFM)에서 표시 장치(DD)의 제1 표시 영역(DA1) 및 제2 표시 영역(DA2)에는 1초동안 제1 프레임(F1) 내지 제60 프레임(F60)의 영상들이 표시될 수 있다.
도 3a 및 도 3b는 멀티 주파수 모드에서 표시 장치의 동작을 설명하기 위한 도면들이다.
도 3a를 참조하면, 멀티 주파수 모드(MFM)에서 표시 장치(DD)는 제1 영상(IM1) 즉, 동영상이 표시되는 제1 표시 영역(DA1)의 구동 주파수를 제1 구동 주파수로 설정하고, 제2 영상(IM2) 즉, 정지 영상이 표시되는 제2 표시 영역(DA2)의 구동 주파수를 제1 구동 주파수보다 낮은 제2 구동 주파수로 설정할 수 있다. 노말 주파수가 60Hz인 경우, 제1 구동 주파수는 60Hz이고, 제2 구동 주파수는 30Hz일 수 있다.
예를 들어, 도 3a에 도시된 바와 같이, 멀티 주파수 모드(MFM)에서 제1 구동 주파수가 60Hz이고, 제2 구동 주파수가 30Hz인 경우, 1초 동안 표시 장치(DD)의 제1 표시 영역(DA1)에는 제1 프레임(F1) 내지 제60 프레임(F60) 각각에서 제1 영상(IM1)이 표시되고, 제2 표시 영역(DA2)에는 홀수 번째 프레임들(F1, F3, F5, ??, F59)에서만 제2 영상(IM2)이 표시될 수 있다. 즉, 멀티 주파수 모드(MFM)에서 1초 동안 제1 표시 영역(DA1)에는 60 프레임들에 대응하는 제1 영상(IM1)이 표시되고, 제2 표시 영역(DA2)에는 30 프레임들에 대응하는 제2 영상(IM2)이 표시된다. 멀티 주파수 모드(MFM)의 짝수 번째 프레임들(F2, F4, F6, ??, F60)에서 제2 표시 영역(DA2)에 영상을 표시하지 않으므로 전력 소비는 감소될 수 있다.
도 3b를 참조하면, 멀티 주파수 모드(MFM)에서 표시 장치(DD)는 제2 영상(IM2) 즉, 정지 영상이 표시되는 제1 표시 영역(DA1)의 구동 주파수를 노말 주파수보다 낮은 제2 구동 주파수로 설정하고, 제1 영상(IM1) 즉, 동영상이 표시되는 제2 표시 영역(DA2)의 구동 주파수를 제2 구동 주파수보다 높은 제1 구동 주파수로 설정할 수 있다.
도 4는 본 발명의 일 실시예에 따른 표시 장치의 블럭도이다.
도 4를 참조하면, 표시 장치(DD)는 표시 패널(DP), 구동 컨트롤러(100), 데이터 구동 회로(200) 및 전압 발생기(300)를 포함한다.
구동 컨트롤러(100)는 영상 신호(RGB) 및 제어 신호(CTRL)를 수신한다. 구동 컨트롤러(100)는 데이터 구동 회로(200)와의 인터페이스 사양에 맞도록 영상 신호(RGB)의 데이터 포맷을 변환한 영상 데이터 신호(DATA)를 생성한다. 구동 컨트롤러(100)는 제1 스캔 제어 신호(SCS1), 제2 스캔 제어 신호(SCS2), 데이터 제어 신호(DCS) 및 발광 제어 신호(ECS)를 출력한다.
데이터 구동 회로(200)는 구동 컨트롤러(100)로부터 데이터 제어 신호(DCS) 및 영상 데이터 신호(DATA)를 수신한다. 데이터 구동 회로(200)는 영상 데이터 신호(DATA)를 데이터 신호들로 변환하고, 데이터 신호들을 후술하는 복수 개의 데이터 라인들(DL1-DLm)에 출력한다. 데이터 신호들은 영상 데이터 신호(DATA)의 계조 값에 대응하는 아날로그 전압들이다.
전압 발생기(300)는 표시 패널(DP)의 동작에 필요한 전압들을 발생한다. 이 실시예에서, 전압 발생기(300)는 제1 구동 전압(ELVDD), 제2 구동 전압(ELVSS), 제1 초기화 전압(VINT1) 및 제2 초기화 전압(VINT2)을 발생한다.
표시 패널(DP)은 제1 스캔 라인들(GIL1-GILn), 제2 스캔 라인들(GCL1-GCLn), 제3 스캔 라인들(GWL1-GWLn+1), 발광 제어 라인들(EML1-EMLn), 데이터 라인들(DL1-DLm) 및 화소들(PX)을 포함한다(n은 자연수). 표시 패널(DP)은 스캔 구동 회로 및 발광 구동 회로(EDC)를 더 포함할 수 있다. 일 실시예에서, 스캔 구동 회로는 제1 스캔 구동 회로(SD1), 제2 스캔 구동 회로(SD2) 및 제3 스캔 구동 회로(SD3)를 포함할 수 있다. 일 실시예에서, 제1 스캔 구동 회로(SD1) 제2 스캔 구동 회로(SD2) 및 제3 스캔 구동 회로(SD3)는 표시 패널(DP)의 제3 측면에 배열되고, 발광 구동 회로(EDC)는 표시 패널(DP)의 제4 측면에 배열된다. 다시 말하면, 제1 스캔 구동 회로(SD1), 제2 스캔 구동 회로(SD2) 및 제3 스캔 구동 회로(SD3)는 제1 방향(DR1)에서 화소들(PX)을 사이에 두고 발광 구동 회로(EDC)와 마주보고 배열될 수 있다.
제1 스캔 라인들(GIL1-GILk) 및 제2 스캔 라인들(GCL1-GCLk)은 제1 스캔 구동 회로(SD1)로부터 제1 방향(DR1)으로 연장된다. 제1 스캔 라인들(GILk+1-GILn), 제2 스캔 라인들(GCLk+1-GCLn)은 제2 스캔 구동 회로(SD2)로부터 제1 방향(DR1)으로 연장된다. 제3 스캔 라인들(GWL1-GWLn+1)은 제3 스캔 구동 회로(SD3)로부터 제1 방향(DR1)으로 연장된다. 발광 제어 라인들(EML1-EMLn)은 발광 구동 회로(EDC)로부터 제1 방향(DR1)의 반대 방향으로 연장된다.
제1 스캔 라인들(GIL1-GILn), 제2 스캔 라인들(GCL1-GCLn), 제3 스캔 라인들(GWL1-GWLn+1) 및 발광 제어 라인들(EML1-EMLn)은 제2 방향(DR2)으로 서로 이격되어 배열된다. 데이터 라인들(DL1-DLm)은 데이터 구동 회로(200)로부터 제2 방향(DR2)의 반대 방향으로 연장되며, 제1 방향(DR1)으로 서로 이격되어 배열된다.
제1 스캔 구동 회로(SD1)는 제1 표시 영역(DA1)에 대응하고, 제2 스캔 구동 회로(SD2)는 제2 표시 영역(DA2)에 대응할 수 있다. 예를 들어, 제1 표시 영역(DA1) 내 화소들(PX)은 제1 스캔 라인들(GIL1-GILk), 제2 스캔 라인들(GCL1-GCLk), 제3 스캔 라인들(GWL1-GWLk+1) 및 발광 제어 라인들(EML1-EMLk)에 연결된다. 제2 표시 영역(DA2) 내 화소들(PX)은 제1 스캔 라인들(GILk+1-GILn), 제2 스캔 라인들(GCLk+1-GCLn), 제3 스캔 라인들(GWLk+1-GWLn+1) 및 발광 제어 라인들(EMLk+1-EMLn)에 연결된다.
복수의 화소들(PX) 각각은 제1 스캔 라인들(GIL1-GILn) 중 대응하는 하나, 제2 스캔 라인들(GCL1-GCLn) 중 대응하는 하나, 제3 스캔 라인들(GWL1-GWLn+1) 중 대응하는 2개, 발광 제어 라인들(EML1-EMLn) 중 대응하는 하나, 그리고 데이터 라인들(DL1-DLm) 중 대응하는 하나에 각각 전기적으로 연결된다. 복수의 화소들(PX) 각각은 4개의 스캔 라인들에 전기적으로 연결될 수 있다.
예를 들어, 제1 표시 영역(DA1) 내 1번째 행의 화소들은 스캔 라인들(GIL1, GCL1, GWL1, GWL2)에 연결될 수 있다. 2번째 행의 화소들은 스캔 라인들(GIL2, GCL2, GWL2, GWL3)에 연결될 수 있다. k(k는 자연수)번째 행의 화소들은 스캔 라인들(GILk, GCLk, GWLk, GWLk+1)에 연결될 수 있다.
예를 들어, 제2 표시 영역(DA2) 내 k+1번째 행의 화소들은 스캔 라인들(GILk+1, GCLk+1, GWLk+1, GWLk+2)에 연결될 수 있다. n번째 행의 화소들은 스캔 라인들(GILn, GCLn, GWLn, GWLn+1)에 연결될 수 있다.
복수의 화소들(PX) 각각은 유기발광 다이오드(ED, 도 5 참조) 및 발광 다이오드의 발광을 제어하는 화소 회로부(PXC, 도 5 참조)를 포함한다. 화소 회로부(PXC)는 복수의 트랜지스터들 및 커패시터를 포함할 수 있다. 제1 스캔 구동 회로(SD1), 제2 스캔 구동 회로(SD2), 제3 스캔 구동 회로(SD3) 및 발광 구동 회로(EDC) 중 적어도 어느 하나는 화소 회로부와 동일한 공정을 통해 형성된 트랜지스터들을 포함할 수 있다.
복수의 화소들(PX) 각각은 제1 구동 전압(ELVDD), 제2 구동 전압(ELVSS), 제1 초기화 전압(VINT1) 및 제2 초기화 전압(VINT2)을 수신한다.
제1 스캔 구동 회로(SD1)는 구동 컨트롤러(100)로부터 제1 스캔 제어 신호(SCS1)를 수신한다. 제1 스캔 구동 회로(SD1)는 제1 스캔 제어 신호(SCS1)에 응답해서 제1 스캔 라인들(GIL1-GILk)로 제1 스캔 신호들을 출력하고, 제2 스캔 라인들(GCL1-GCLk)로 제2 스캔 신호들을 출력할 수 있다.
제2 스캔 구동 회로(SD2)는 구동 컨트롤러(100)로부터 제2 스캔 제어 신호(SCS2)를 수신한다. 제2 스캔 구동 회로(SD2)는 제2 스캔 제어 신호(SCS2)에 응답해서 제1 스캔 라인들(GILk+1-GILn)로 제1 스캔 신호들을 출력하고, 제2 스캔 라인들(GCLk+1-GCLn)로 제2 스캔 신호들을 출력할 수 있다
제3 스캔 구동 회로(SD3)는 구동 컨트롤러(100)로부터 제3 스캔 제어 신호(SCS3)를 수신한다. 제3 스캔 구동 회로(SD3)는 제3 스캔 제어 신호(SCS3)에 응답해서 제3 스캔 라인들(GWL1-GWLn+1)로 제3 스캔 신호들을 출력할 수 있다.
제1 스캔 구동 회로(SD1) 및 제2 스캔 구동 회로(SD2)의 회로 구성 및 동작은 추후 상세히 설명된다.
발광 구동 회로(EDC)는 구동 컨트롤러(100)로부터 발광 제어 신호(ECS)를 수신한다. 발광 구동 회로(EDC)는 발광 제어 신호(ECS)에 응답해서 발광 제어 라인들(EML1-EMLn)로 발광 제어 신호들을 출력할 수 있다.
도 4에는 제1 스캔 구동 회로(SD1), 제2 스캔 구동 회로(SD2) 및 제3 스캔 구동 회로(SD3)가 표시 패널(DP)의 제1 측에만 배열되는 것으로 도시하였지만, 본 발명은 이에 한정되지 않는다.
일 실시예에 따른 제1 스캔 구동 회로(SD1)는 제1 스캔 제어 신호(SCS1)에 응답해서 제1 스캔 라인들(GIL1-GILk) 및 제2 스캔 라인들(GCL1-GCLk)들을 노말 주파수, 제1 구동 주파수 및 제2 구동 주파수 중 어느 하나로 구동할 수 있다.
일 실시예에 따른 제2 스캔 구동 회로(SD2)는 제2 스캔 제어 신호(SCS2)에 응답해서 제1 스캔 라인들(GIL1-GILk) 및 제2 스캔 라인들(GCL1-GCLk)들을 노말 주파수, 제1 구동 주파수 및 제2 구동 주파수 중 어느 하나로 구동할 수 있다.
일 실시예에 따른 제3 스캔 구동 회로(SD3)는 제3 스캔 제어 신호(SCS3)에 응답해서 제3 스캔 라인들(GWL1-GWLn+1)을 순차적으로 구동할 수 있다. 도 4에는 하나의 제3 스캔 구동 회로(SD3)가 도시되었으나, 제1 스캔 구동 회로(SD1) 및 제2 스캔 구동 회로(SD2)와 같이, 제1 표시 영역(DA1)에 대응하는 제3 스캔 구동 회로 및 제2 표시 영역에 대응하는 제3 스캔 구동 회로가 각각 독립적으로 구성될 수 있다.
도 5는 본 발명의 일 실시예에 따른 화소의 등가 회로도이다.
도 5에는 도 1에 도시된 데이터 라인들(DL1-DLm) 중 i번째 데이터 라인(DLi), 제1 스캔 라인들(GIL1-GILn) 중 j번째 제1 스캔 라인(GILj), 제2 스캔 라인들(GCL1-GCLn) 중 j번째 제2 스캔 라인(GCLj), 제3 스캔 라인들(GWL1-GWLn+1) 중 j번째 제3 스캔 라인(GWLj) 및 j+1번째 제3 스캔 라인(GWLj+1), 발광 제어 라인들(EML1-EMLn) 중 j번째 발광 제어 라인(EMLj)에 접속된 화소(PXij)의 등가 회로도를 예시적으로 도시하였다.
도 5에 도시된 복수의 화소들(PX) 각각은 도 4에 도시된 화소(PXij)의 등가 회로도와 동일한 회로 구성을 가질 수 있다. 이 실시예에서 화소(PXij)의 화소 회로부(PXC)는 제1 내지 제7 트랜지스터들(T1-T7) 및 하나의 커패시터(Cst)를 포함한다. 또한, 제1, 제2, 제5, 제6, 제7 트랜지스터들(T1, T2, T5, T6, T7) 각각은 LTPS(low-temperature polycrystalline silicon) 반도체층을 갖는 P-타입 트랜지스터이고, 제3 및 제4 트랜지스터들(T3, T4) 각각은 산화물 반도체를 반도체층으로 하는 N-타입 트랜지스터이다. 그러나, 이에 한정되는 것은 아니고, 제1 내지 제7 트랜지스터들(T1-T7) 중 적어도 하나가 N-타입 트랜지스터이고, 나머지는 P-타입 트랜지스터일 수 있다. 또한 본 발명에 따른 화소의 회로 구성은 도 5에 제한되지 않는다. 도 5에 도시된 화소 회로부(PXC)는 하나의 예시에 불과하고 화소 회로부(PXC)의 구성은 변형되어 실시될 수 있다.
도 5를 참조하면, 일 실시예에 따른 표시 장치의 화소(PXij)는 제1 내지 제7 트랜지스터들(T1, T2, T3, T4, T5, T6, T7), 커패시터(Cst), 그리고 적어도 하나의 발광 다이오드(light emitting diode)(ED)를 포함한다. 이 실시예에서는 하나의 화소(PXij)가 하나의 발광 다이오드(ED)를 포함하는 예를 설명한다.
설명의 편의를 위하여 j번째 제1 스캔 라인(GILj), j번째 제2 스캔 라인(GCLj), j번째 제3 스캔 라인(GWLj), j+1번째 제3 스캔 라인(GWLj+1) 및 j번째 발광 제어 라인(EMLj)은 제1 스캔 라인(GILj), 제2 스캔 라인(GCLj), 제3 스캔 라인(GWLj), 제4 스캔 라인(GWLj+1) 및 발광 제어 라인(EMLj)으로 칭한다.
제1 내지 제4 스캔 라인들(GILj, GCLj, GWLj, GWLj+1)은 각각 제1 내지 제4 스캔 신호들(GIj, GCj, GWj, GWj+1)을 전달할 수 있다. 제1 스캔 신호(GIj)는 N-타입 트랜지스터인 제4 트랜지스터(T4)를 턴 온/턴 오프 할 수 있다. 제2 스캔 신호(GCj)는 N-타입 트랜지스터인 제3 트랜지스터(T3)를 턴 온/턴 오프 할 수 있다. 제3 스캔 신호(GWj)는 P-타입 트랜지스터인 제2 트랜지스터(T7)를 턴 온/턴 오프 할 수 있다. 제4 스캔 신호(GWj+1)는 P-타입 트랜지스터인 제7 트랜지스터(T7)를 턴 온/턴 오프 할 수 있다.
발광 제어 라인(EMLj)은 화소(PXij)가 포함하는 발광 다이오드(ED)의 발광을 제어할 수 있는 발광 제어 신호(EMj)를 전달할 수 있다. 발광 제어 라인(EMLj)이 전달하는 발광 제어 신호(EMj)는 제1 내지 제4 스캔 라인들(GILj, GCLj, GWLj, GWLj+1)이 전달하는 스캔 신호들(GIj, GCj, GWj, GWj+1)과 다른 파형을 가질 수 있다. 데이터 라인(DLi)은 데이터 신호(Di)를 전달한다. 데이터 신호(Di)는 구동 컨트롤러(100, 도 4 참조)에 입력되는 영상 신호(RGB)에 대응하는 전압 레벨을 가질 수 있다. 제1 내지 제4 구동 전압 라인들(VL1, VL2, VL3, VL4)은 제1 구동 전압(ELVDD), 제2 구동 전압(ELVSS), 제1 초기화 전압(VINT1) 및 제2 초기화 전압(VINT2)을 전달할 수 있다. 제1 초기화 전압(VINT1) 및 제2 초기화 전압(VINT2)은 서로 다른 전압 레벨을 가질 수 있다. 일 실시예에서, 제1 초기화 전압(VINT1) 및 제2 초기화 전압(VINT2)은 동일한 전압 레벨을 가질 수 있다.
제1 트랜지스터(T1)는 제5 트랜지스터(T5)를 경유하여 제1 구동 전압 라인(VL1)과 연결된 제1 전극, 제6 트랜지스터(T6)를 경유하여 발광 다이오드(ED)의 애노드(anode)와 전기적으로 연결된 제2 전극, 커패시터(Cst)의 일단과 연결된 게이트 전극을 포함한다. 제1 트랜지스터(T1)는 제2 트랜지스터(T2)의 스위칭 동작에 따라 데이터 라인(DLi)이 전달하는 데이터 신호(Di)를 전달받아 발광 다이오드(ED)에 구동 전류(Id)를 공급할 수 있다.
제2 트랜지스터(T2)는 데이터 라인(DLi)과 연결된 제1 전극, 제1 트랜지스터(T1)의 제1 전극과 연결된 제2 전극 및 제4 스캔 라인(GWLj+1)과 연결된 게이트 전극을 포함한다. 제2 트랜지스터(T2)는 제3 스캔 라인(GWLj)을 통해 전달받은 제3 스캔 신호(GWj)에 따라 턴 온되어 데이터 라인(DLi)으로부터 전달된 데이터 신호(Di)를 제1 트랜지스터(T1)의 제1 전극으로 전달할 수 있다.
제3 트랜지스터(T3)는 제1 트랜지스터(T1)의 게이트 전극과 연결된 제1 전극, 제1 트랜지스터(T1)의 제2 전극과 연결된 제2 전극, 제2 스캔 라인(GCLj)과 연결된 게이트 전극을 포함한다. 제3 트랜지스터(T3)는 제2 스캔 라인(GCLj)을 통해 전달받은 제2 스캔 신호(GCj)에 따라 턴 온되어 제1 트랜지스터(T1)의 게이트 전극과 제2 전극을 서로 연결하여 제1 트랜지스터(T1)를 다이오드 연결시킬 수 있다.
제4 트랜지스터(T4)는 제1 트랜지스터(T1)의 게이트 전극과 연결된 제1 전극, 제1 초기화 전압(VINT1)이 전달되는 제3 구동 전압 라인(VL3)과 연결된 제2 전극 및 제1 스캔 라인(GILj)과 연결된 게이트 전극을 포함한다. 제4 트랜지스터(T4)는 제1 스캔 라인(GILj)을 통해 전달받은 제1 스캔 신호(GIj)에 따라 턴 온되어 제1 초기화 전압(VINT1)을 제1 트랜지스터(T1)의 게이트 전극에 전달하여 제1 트랜지스터(T1)의 게이트 전극의 전압을 초기화시키는 초기화 동작을 수행할 수 있다.
제5 트랜지스터(T5)는 제1 구동 전압 라인(VL1)과 연결된 제1 전극, 제1 트랜지스터(T1)의 제1 전극과 연결된 제2 전극 및 발광 제어 라인(EMLj)에 연결된 게이트 전극을 포함한다.
제6 트랜지스터(T6)는 제1 트랜지스터(T1)의 제2 전극과 연결된 제1 전극, 발광 다이오드(ED)의 애노드에 연결된 제2 전극 및 발광 제어 라인(EMLj)에 연결된 게이트 전극을 포함한다.
제5 트랜지스터(T5) 및 제6 트랜지스터(T6)는 발광 제어 라인(EMLj)을 통해 전달받은 발광 제어 신호(EMj)에 따라 동시에 턴 온되고 이를 통해 제1 구동 전압(ELVDD)이 다이오드 연결된 제1 트랜지스터(T1)를 통해 보상되어 발광 다이오드(ED)에 전달될 수 있다.
제7 트랜지스터(T7)는 제4 구동 전압 라인(VL4)과 연결된 제1 전극, 제6 트랜지스터(T6)의 제2 전극과 연결된 제2 전극 및 제4 스캔 라인(GWLj+1)과 연결된 게이트 전극을 포함한다. 다른 실시예에서, 제7 트랜지스터(T7)의 제1 전극은 제4 구동 전압 라인(VL4) 대신 제3 구동 전압 라인(VL3)과 연결될 수 있다.
커패시터(Cst)의 일단은 앞에서 설명한 바와 같이 제1 트랜지스터(T1)의 게이트 전극과 연결되어 있고, 타단은 제1 구동 전압 라인(VL1)과 연결되어 있다. 발광 다이오드(ED)의 캐소드(cathode)는 제2 구동 전압(ELVSS)을 전달하는 제2 구동 전압 라인(VL2)과 연결될 수 있다. 일 실시예에 따른 화소(PXij)의 구조는 도 3에 도시한 구조에 한정되는 것은 아니고 한 화소(PXij)가 포함하는 트랜지스터의 수와 커패시터의 수 및 연결 관계는 다양하게 변형 가능하다.
도 6은 도 5의 화소의 동작을 설명하기 위한 타이밍도이다. 도 5 및 도 6을 참조하여 일 실시예에 따른 표시 장치의 동작에 대하여 설명한다.
도 5 및 도 6을를 참조하면, 한 프레임(F) 내 초기화 기간 동안 제1 스캔 라인(GILj)을 통해 하이 레벨의 제1 스캔 신호(GIj)가 공급된다. 하이 레벨의 제1 스캔 신호(GIj)에 응답해서 제4 트랜지스터(T4)가 턴 온되며, 제4 트랜지스터(T4)를 통해 제1 초기화 전압(VINT1)이 제1 트랜지스터(T1)의 게이트 전극에 전달되어서 제1 트랜지스터(T1)가 초기화된다.
다음, 데이터 프로그래밍 및 보상 기간 동안 제2 스캔 라인(GCLj)을 통해 하이 레벨의 제2 스캔 신호(GCj)가 공급되면 제3 트랜지스터(T3)가 턴 온된다. 제1 트랜지스터(T1)는 턴 온된 제3 트랜지스터(T3)에 의해 다이오드 연결되고, 순방향으로 바이어스된다. 제1 스캔 신호(GIj) 및 제2 스캔 신호(GCj) 각각의 펄스 폭은 5 수평 구간(5H)일 수 있다. 수평 구간(H)은 표시 패널(DP, 도 2 참조)의 제1 방향(DR1)의 한 행 내 화소들(PX)이 구동되는 시간이다.
제3 스캔 라인(GWLj)을 통해 로우 레벨의 제3 스캔 신호GWj)가 공급되면 제2 트랜지스터(T2)가 턴 온된다. 그러면, 데이터 라인(DLi)으로부터 공급된 데이터 신호(Di)에서 제1 트랜지스터(T1)의 문턱 전압(Vth)만큼 감소한 보상 전압(Di-Vth)이 제1 트랜지스터(T1)의 게이트 전극에 인가된다. 즉, 제1 트랜지스터(T1)의 게이트 전극에 인가된 게이트 전압은 보상 전압(Di-Vth)이 될 수 있다.
커패시터(Cst)의 양단에는 제1 구동 전압(ELVDD)과 보상 전압(Di-Vth)이 인가되고, 커패시터(Cst)에는 양단 전압 차에 대응하는 전하가 저장될 수 있다.
한편, 제7 트랜지스터(T7)는 제4 스캔 라인(GWLj+1)을 통해 로우 레벨의 제4 스캔 신호(GWj+1)를 공급받아 턴 온된다. 제7 트랜지스터(T7)에 의해 구동 전류(Id)의 일부는 바이패스 전류(Ibp)로서 제7 트랜지스터(T7)를 통해 제4 구동 전압 라인(VL4)으로 빠져나갈 수 있다.
블랙 영상을 표시하는 제1 트랜지스터(T1)의 최소 전류가 구동 전류로 흐를 경우에도 발광 다이오드(ED)가 발광하게 된다면 제대로 블랙 영상이 표시되지 않는다. 따라서, 본 발명의 일 실시예에 따른 화소(PXij) 내 제7 트랜지스터(T7)는 제1 트랜지스터(T1)의 최소 전류의 일부를 바이패스 전류(Ibp)로서 유기 발광 다이오드 쪽의 전류 경로 외의 다른 전류 경로로 분산시킬 수 있다. 여기서 제1 트랜지스터(T1)의 최소 전류란 제1 트랜지스터(T1)의 게이트-소스 전압(Vgs)이 문턱 전압(Vth)보다 작아서 제1 트랜지스터(T1)가 오프되는 조건에서의 전류를 의미한다. 이렇게 제1 트랜지스터(T1)를 오프시키는 조건에서의 최소 구동 전류(예를 들어 10pA 이하의 전류)가 발광 다이오드(ED)에 전달되어 블랙 휘도의 영상으로 표현된다. 블랙 영상을 표시하는 최소 구동 전류가 흐르는 경우 바이패스 전류(Ibp)의 우회 전달의 영향이 큰 반면, 일반 영상 또는 화이트 영상과 같은 영상을 표시하는 큰 구동 전류가 흐를 경우에는 바이패스 전류(Ibp)의 영향이 거의 없다고 할 수 있다. 따라서, 블랙 영상을 표시하는 구동 전류가 흐를 경우에 구동 전류(Id)로부터 제7 트랜지스터(T7)를 통해 빠져나온 바이패스 전류(Ibp)의 전류량만큼 감소된 발광 다이오드(ED)의 발광 전류(Ied)는 블랙 영상을 확실하게 표현할 수 있는 수준으로 최소의 전류량을 가지게 된다. 따라서, 제7 트랜지스터(T7)를 이용하여 정확한 블랙 휘도 영상을 구현하여 콘트라스트비를 향상시킬 수 있다. 이 실시예에서, 바이패스 신호는 레벨의 제4 스캔 신호(GWj+1)이나, 반드시 이에 한정되는 것은 아니다.
다음, 발광 기간 동안 발광 제어 라인(EMLj)으로부터 공급되는 발광 제어 신호(EMj)가 하이 레벨에서 로우 레벨로 변경된다. 발광 기간 동안 로우 레벨의 발광 제어 신호(EMj)에 의해 제5 트랜지스터(T5) 및 제6 트랜지스터(T6)가 턴 온 된다. 그러면, 제1 트랜지스터(T1)의 게이트 전극의 게이트 전압과 제1 구동 전압(ELVDD) 간의 전압 차에 따르는 구동 전류(Id)가 발생하고, 제6 트랜지스터(T6)를 통해 구동 전류(Id)가 발광 다이오드(ED)에 공급되어 발광 다이오드(ED)에 전류(Ied)가 흐른다. 발광 기간 동안 커패시터(Cst)에 의해 제1 트랜지스터(T1)의 게이트-소스 전압(Vgs)은 '(Di-Vth)-ELVDD'으로 유지되고, 제1 트랜지스터(T1)의 전류-전압 관계에 따르면, 구동 전류(Id)는 구동 게이트-소스 전압에서 문턱 전압을 차감한 값의 제곱 '(Di-ELVDD)2'에 비례할 수 있다. 이에 따라, 구동 전류(Id)는 제1 트랜지스터(T1)의 문턱 전압(Vth)에 관계없이 결정될 수 있다.
도 7은 본 발명의 일 실시예에 따른 제1 스캔 구동 회로(SD1)의 블럭도이다.
도 7을 참조하면, 제1 스캔 구동 회로(SD1)는 제1 더미 구동 스테이지들(DST11-DST15) 및 제1 구동 스테이지들(STA1-STAk)을 포함한다.
제1 구동 스테이지들(STA1-STAk) 각각은 도 4에 도시된 구동 컨트롤러(100)로부터 제1 스캔 제어 신호(SCS1)를 수신한다. 제1 스캔 제어 신호(SCS1)는 제1 시작 신호(FLM1), 제1 클럭 신호(CLK1) 및 제2 클럭 신호(CLK2)를 포함한다. 제1 구동 스테이지들(STA1-STAk) 각각은 제1 전압(VGL) 및 제2 전압(VGH)을 수신한다. 제1 전압(VGL) 및 제2 전압(VGH)은 도 4에 도시된 전압 발생기(300)로부터 제공될 수 있다.
일 실시예에서 제1 더미 구동 스테이지들(DST11-DST15)은 제1 스캔 신호들(GI1-GI5) 및 더미 제2 스캔 신호들(DGC11-DGC15)을 출력한다. 제1 구동 스테이지들(STA1-STAk-5)은 제1 스캔 신호들(GI6-GIk) 및 제2 스캔 신호들(GC1-GCk-5)을 출력한다. 제1 구동 스테이지들(STA1k-4-STAk)은 제2 스캔 신호들(GCk-4-GCk)을 출력한다.
제1 스캔 신호들(GI1-GIk)은 도 4에 도시된 제1 스캔 라인들(GIL1-GILk)로 제공되고, 제2 스캔 신호들(GC1-GCk)은 도 4에 도시된 제2 스캔 라인들(GCL1-GCLk)로 제공될 수 있다.
제1 더미 구동 스테이지(DST11)는 제1 시작 신호(FLM1)를 캐리 신호로서 수신할 수 있다. 제1 더미 구동 스테이지들(DST12-DST15)은 이전 더미 구동 스테이지로부터 출력되는 더미 제2 스캔 신호를 캐리 신호로서 수신할 수 있다. 제1 구동 스테이지(STA1)는 제1 더미 구동 스테이지(DST15)로부터 출력되는 더미 제2 스캔 신호(DGC15)를 캐리 신호로서 수신할 수 있다. 제1 구동 스테이지들(STA2-STAk) 각각은 이전 구동 스테이지로부터 출력되는 제2 스캔 신호를 캐리 신호로서 수신할 수 있다.
도 8은 본 발명의 일 실시예에 따른 제2 스캔 구동 회로(SD2)의 블럭도이다.
도 8을 참조하면, 제2 스캔 구동 회로(SD2)는 제2 더미 구동 스테이지들(DST21-DST25) 및 제2 구동 스테이지들(STBk+1-STBn)을 포함한다.
제2 구동 스테이지들(STBk+1-STBn) 각각은 도 4에 도시된 구동 컨트롤러(100)로부터 제2 스캔 제어 신호(SCS2)를 수신한다. 제2 스캔 제어 신호(SCS2)는 제2 시작 신호(FLM2), 제1 클럭 신호(CLK1) 및 제2 클럭 신호(CLK2)를 포함한다. 제2 구동 스테이지들(STBk+1-STBn) 각각은 제1 전압(VGL) 및 제2 전압(VGH)을 수신한다. 제1 전압(VGL) 및 제2 전압(VGH)은 도 4에 도시된 전압 발생기(300)로부터 제공될 수 있다. 일 실시예에서, 도 7에 도시된 제1 더미 구동 스테이지들(DST11-DST15) 및 제1 구동 스테이지들(STA1-STAk)로 제공되는 제1 클럭 신호(CLK1), 제2 클럭 신호(CLK2), 제1 전압(VGL) 및 제2 전압(VGH)은 도 8에 도시된 제2 더미 구동 스테이지들(DST21-DST25) 및 제2 구동 스테이지들(STBk+1-STBn)로 제공되는 제2 더미 구동 스테이지들(DST21-DST25) 및 제2 구동 스테이지들(STBk+1-STBn)와 동일할 수 있다.
일 실시예에서 제2 더미 구동 스테이지들(DST21-DST25)은 제2 스캔 신호들(GIn-Gin-4) 및 더미 제2 스캔 신호들(DGC21-DGC25)을 출력한다. 제2 구동 스테이지들(STBk+6-STBn)은 제1 스캔 신호들(GIk+1-Gin-5) 및 제2 스캔 신호들(GCk+6-GCn)을 출력한다. 제2 구동 스테이지들(STBk+1-STBk+5)은 제2 스캔 신호들(GCk+1-GCk+5)을 출력한다.
제1 스캔 신호들(GIk+1-GIn)은 도 4에 도시된 제1 스캔 라인들(GILk+1-GILn)로 제공되고, 제2 스캔 신호들(GCk+1-GCn)은 도 4에 도시된 제2 스캔 라인들(GCLk+1-GCLn)로 제공될 수 있다.
제2 더미 구동 스테이지(DST21)는 제2 시작 신호(FLM2)를 캐리 신호로서 수신할 수 있다. 제2 더미 구동 스테이지들(DST22-DST25)은 이전 더미 구동 스테이지로부터 출력되는 더미 제2 스캔 신호를 캐리 신호로서 수신할 수 있다. 제2 구동 스테이지(STBn)는 제2 더미 구동 스테이지(DST25)로부터 출력되는 더미 제2 스캔 신호(DGC25)를 캐리 신호로서 수신할 수 있다. 제2 구동 스테이지들(STBn-1-STBk+6) 각각은 이전 구동 스테이지로부터 출력되는 제2 스캔 신호를 캐리 신호로서 수신할 수 있다.
도 9는 노말 주파수 모드에서 도 7에 도시된 제1 스캔 구동 회로(SD1) 및 도 8에 도시된 제2 스캔 구동 회로(SD2)로부터 출력되는 제1 스캔 신호들(GI1-GIn) 및 제2 스캔 신호들(GC1-GCn)을 예시적으로 보여주는 도면이다.
도 7, 도 8 및 도 9를 참조하면, 노말 주파수 모드(NFM)동안 제1 스캔 구동 회로(SD1)는 제1 시작 신호(FLM1), 제1 클럭 신호(CLK1) 및 제2 클럭 신호(CLK2)에 동기해서 제1 스캔 신호들(GI1-GIk)을 순차적으로 하이 레벨로 활성화하고, 제2 스캔 신호들(GC1-GCk)을 순차적으로 하이 레벨로 활성화할 수 있다.
노말 주파수 모드(NFM)동안 제2 스캔 구동 회로(SD2)는 제2 시작 신호(FLM2), 제1 클럭 신호(CLK1) 및 제2 클럭 신호(CLK2)에 동기해서 제1 스캔 신호들(GIn-Gik+1)을 순차적으로 하이 레벨로 활성화하고, 제2 스캔 신호들(GCn-GCk+1)을 순차적으로 하이 레벨로 활성화할 수 있다.
제2 시작 신호(FLM2)는 제1 시작 신호(FLM1)가 하이 레벨로 활성화되고 나서 제1 지연 시간(t1)이 경과한 후 하이 레벨로 활성화될 수 있다. 제1 지연 시간(t1)은 제2 표시 영역(DA2)의 시작 위치 즉, k+1번째 제1 스캔 라인(GILk+1)의 위치에 따라 결정될 수 있다.
노말 주파수 모드(NFM)의 제1 프레임(F1) 및 제2 프레임(F2) 각각에서 제1 스캔 신호들(GI1-GIk, GIn-Gik+1)이 순차적으로 하이 레벨로 활성화되고, 제2 스캔 신호들(GC1-GCk, GCn-GCk+1)이 순차적으로 활성화될 수 있다. 따라서, 도 2에 도시된 바와 같이, 제1 프레임(F1) 및 제2 프레임(F2) 각각에서 제1 표시 영역(DA1)에 제1 영상(IM1)이 표시되고, 제2 표시 영역(DA2)에 제2 영상(IM2)이 표시될 수 있다.
도 10은 멀티 주파수 모드에서 도 7에 도시된 제1 스캔 구동 회로(SD1) 및 도 8에 도시된 제2 스캔 구동 회로(SD2)로부터 출력되는 제1 스캔 신호들(GI1-GIn) 및 제2 스캔 신호들(GC1-GCn)을 예시적으로 보여주는 도면이다.
도 7, 도 8 및 도 10을 참조하면, 멀티 주파수 모드(MFM)동안 제1 스캔 구동 회로(SD1)는 제1 시작 신호(FLM1), 제1 클럭 신호(CLK1) 및 제2 클럭 신호(CLK2)에 동기해서 제1 스캔 신호들(GI1-GIk)을 순차적으로 하이 레벨로 활성화하고, 제2 스캔 신호들(GC1-GCk)을 순차적으로 하이 레벨로 활성화할 수 있다.
멀티 주파수 모드(MFM)동안 제2 스캔 구동 회로(SD2)는 제2 시작 신호(FLM2), 제1 클럭 신호(CLK1) 및 제2 클럭 신호(CLK2)에 동기해서 제1 스캔 신호들(GIn-Gik+1)을 순차적으로 하이 레벨로 활성화하고, 제2 스캔 신호들(GCn-GCk+1)을 순차적으로 하이 레벨로 활성화할 수 있다.
제2 시작 신호(FLM2)는 제1 시작 신호(FLM1)가 하이 레벨로 활성화되고 나서 제1 지연 시간(t1)이 경과한 후 하이 레벨로 활성화될 수 있다. 제1 지연 시간(t1)은 제2 표시 영역(DA2)의 시작 위치 즉, k+1번째 제1 스캔 라인(GILk+1)의 위치에 따라 결정될 수 있다.
멀티 주파수 모드(MFM)의 제1 프레임(F1)에서 제1 스캔 신호들(GI1-GIk, GIn-Gik+1)이 순차적으로 하이 레벨로 활성화되고, 제2 스캔 신호들(GC1-GCk, GCn-GCk+1)이 순차적으로 활성화될 수 있다.
멀티 주파수 모드(MFM)의 제2 프레임(F2)에서 제1 시작 신호(FLM1)는 하이 레벨로 활성화되고, 제2 시작 신호(FLM2)는 하이 레벨로 활성화되지 않을 수 있다. 이 경우, 제2 프레임(F2)에서 제1 스캔 신호들(GI1-GIk) 및 제2 스캔 신호들(GC1-GCk)은 순차적으로 활성화되나, 제1 스캔 신호들(GIn-Gik+1) 및 제2 스캔 신호들(GCn-GCk+1)은 로우 레벨로 유지된다. 제1 스캔 신호들(GIn-Gik+1) 및 제2 스캔 신호들(GCn-GCk+1)이 로우 레벨로 유지됨에 따라 제2 표시 영역(DA2)에 배열된 화소들은 영상을 표시하지 않는다. 제2 프레임(F2)에서 제2 스캔 구동 회로(SD2) 및 제2 표시 영역(DA2) 내 화소들(PX)이 동작하지 않으므로 소비 전력이 감소할 수 있다.
도 9 및 도 10에 도시된 바와 같이, 제1 스캔 신호들(GI1-GIn) 및 제2 스캔 신호들(GC1-GCn) 각각의 펄스 폭은 5 수평 구간(5H)일 수 있다. 예를 들어, 도 6에 도시된 바와 같이, j번째 제1 스캔 신호(GIj)가 하이 레벨로 활성화된 후 5 수평 구간(5H) 후에 j번째 제2 스캔 신호(GCj)가 하이 레벨로 활성화될 수 있다.
j번째 제1 스캔 신호(GIj)와 j번째 제2 스캔 신호(GCj) 사이에 5 수평 구간(5H)의 지연이 필요하므로 도 7 및 도 8에 도시된 바와 같이, 5개의 제1 더미 구동 스테이지들(DST11-DST15) 및 5개의 제2 더미 구동 스테이지들(DST21-DST25)이 필요하다.
제1 더미 구동 스테이지들(DST11-DST15)은 표시 패널(DP, 도 4 참조)의 제1 측면에 배치되고, 제2 더미 구동 스테이지들(DST21-DST25)을 표시 패널(DP)의 제2 측면에 배치될 수 있다. 다시 말하면, 제1 더미 구동 스테이지들(DST11-DST15)은 제2 방향(DR2)에서 제1 구동 스테이지들(STA1-STAk) 및 제2 구동 스테이지들(STBk+1-STBn)을 사이에 두고 제2 더미 구동 스테이지들(DST21-DST25)과 마주보고 배열될 수 있다. 만일 제2 더미 구동 스테이지들(DST21-DST25)을 제1 표시 영역(DA1)과 제2 표시 영역(DA2) 사이에 배치하는 경우, 폴딩 영역(FA)에 데드 스페이스(dead space)가 생길 수 있다.
본 발명의 일 실시예에서, 제2 더미 구동 스테이지들(DST21-DST25)을 제2 표시 영역(DA2, 도 1a 참조)의 일측에 배치함으로써 데드 스페이스를 최소화할 수 있다.
도 6, 도 7, 도 8, 도 9 및 도 10은 제1 스캔 신호들(GI1-GIn) 및 제2 스캔 신호들(GC1-GCn) 각각의 펄스 폭이 5 수평 구간(5H)인 것으로 도시하였으나, 본 발명은 이에 한정되지 않는다. 예를 들어, 제1 스캔 신호들(GI1-GIn) 및 제2 스캔 신호들(GC1-GCn) 각각의 펄스 폭은 w 수평 구간(w-H) 이상일 수 있다(W는 자연수). 또한 1 스캔 신호들(GI1-GIn) 및 제2 스캔 신호들(GC1-GCn) 각각의 펄스 폭에 따라 제1 더미 구동 스테이지들의 개수 및 제2 더미 구동 스테이지들의 개수가 달라질 수 있다.
도 11은 멀티 주파수 모드에서 제2 스캔 신호들을 예시적으로 보여준다.
도 11에는 표시 장치(DD, 도 4 참조)가 3840개의 제2 스캔 라인들(GCL1-GCL3840)을 포함하는 경우의 3840개의 제2 스캔 신호들(GC1-GC3840)을 예시적으로 보여준다.
제1 표시 영역(DA1, 도 4 참조)은 제2 스캔 라인들(GCL1-GCL1920)에 대응하고, 제2 표시 영역(DA2, 도 4 참조)은 제2 스캔 라인들(GCL1921-GCL3840)에 대응할 수 있다.
멀티 주파수 모드(MFM)에서 제1 표시 영역(DA1)에 대응하는 제2 스캔 라인들(GCL1-GCL1920)이 120Hz로 구동되는 경우, 제2 스캔 라인들(GCL1-GCL1920)의 주기는 9.33 밀리초(ms)이다.
멀티 주파수 모드(MFM)에서 제2 표시 영역(DA2)에 대응하는 제2 스캔 라인들(GCL1920-GCL3840)이 1Hz로 구동되는 경우, 제2 스캔 라인들(GCL1921-GCL3840)의 주기는 1초(s)이다.
도 12는 노말 주파수 모드에서 구동 컨트롤러로부터 출력되는 영상 데이터 신호(DATA)를 예시적으로 보여준다.
도 4 및 도 12를 참조하면, 구동 컨트롤러(100)는 데이터 구동 회로(200)로 영상 데이터 신호(DATA)를 제공한다. 노말 주파수 모드(NFM)의 소정 프레임(F)에서 구동 컨트롤러(100)는 데이터 신호들(D1-D1920, D3840-D1921)을 순차적으로 데이터 구동 회로(200)로 제공할 수 있다. 데이터 신호들(D1-D1920, D3840-D1921) 각각은 한 행의 화소들(PX)과 연결된 데이터 라인들로 제공되는 신호이다. 예를 들어, 데이터 신호(D1)는 1번째 행의 화소들(PX)과 연결된 데이터 라인들(DL1-DLm)로 제공되는 신호이다. 데이터 신호(D1921)는 1921번째 행의 화소들(PX)과 연결된 데이터 라인들(DL1-DLm)로 제공되는 신호이다.
도 11에 도시된 것과 같이, 제2 스캔 라인들(GCL1-GCL1920)이 순차적으로 구동된 후 제2 스캔 라인들(GCL1921-GCL3840)이 순차적으로 구동되므로 구동 컨트롤러(100)는 데이터 신호들(D1-D1920)을 데이터 구동 회로(200)로 순차적으로 제공한 후 데이터 신호들(D3840-D1921)을 데이터 구동 회로(200)로 순차적으로 제공할 수 있다.
도 13은 멀티 주파수 모드에서 구동 컨트롤러로부터 출력되는 영상 데이터 신호(DATA)를 예시적으로 보여준다.
도 10 및 도 13을 참조하면, 멀티 주파수 모드(MFM)의 소정 프레임(F)에서 제2 스캔 라인들(GCL1-GCL1920)이 순차적으로 구동되므로 구동 컨트롤러(100)는 데이터 신호들(D1-D1920)을 데이터 구동 회로(200)로 순차적으로 제공할 수 있다. 멀티 주파수 모드(MFM)의 소정 프레임(F)은 도 10에 도시된 제2 프레임(F2)일 수 있다.
멀티 주파수 모드(MFM)의 제2 프레임(F2)에서 제2 스캔 라인들(GCL1921-GCL3840)은 로우 레벨로 유지되므로 구동 컨트롤러(100)는 어떠한 데이터 신호도 데이터 구동 회로(200)로 제공하지 않는다.
도 14a는 노말 주파수 주파수 모드에서 제1 시작 신호 및 제2 시작 신호를 예시적으로 보여주는 도면이다. 도 14b 내지 도 14d는 멀티 주파수 모드에서 제1 시작 신호 및 제2 시작 신호를 예시적으로 보여주는 도면들이다.
먼저 도 4 및 도 14a를 참조하면, 표시 장치(DD)는 노말 주파수 모드(NFM)에서 제1 표시 영역(DA1) 및 제2 표시 영역(DA2)을 제1 구동 주파수로 구동할 수 있다. 제1 구동 주파수는 120Hz일 수 있다.
노말 주파수 모드(NFM)에서 제1 시작 신호(FLM1) 및 제2 시작 신호(FLM2)는 각각 120Hz이고, 1주기는 8.33ms이다. 제2 시작 신호(FLM2)는 제1 시작 신호(FLM1)가 하이 레벨로 활성화된 후 제1 지연 시간(t1)이 경과된 후 하이 레벨로 활성화될 수 있다.
도 4 및 도 14b를 참조하면, 표시 장치(DD)는 멀티 주파수 모드(MFM)에서 제1 표시 영역(DA1)을 제1 구동 주파수로 구동하고, 제2 표시 영역(DA2)을 제2 구동 주파수로 구동할 수 있다. 제1 구동 주파수는 120Hz이고, 제2 구동 주파수는 60Hz일 수 있다.
멀티 주파수 모드(MFM)에서 제1 시작 신호(FLM1)의 제1 구동 주파수는 120Hz이고, 1주기는 8.33ms이다. 멀티 주파수 모드(MFM)에서 제2 시작 신호(FLM2)의 제2 구동 주파수는 60Hz이고, 1주기는 16.66ms이다. 즉, 제1 시작 신호(FLM1)는 매 프레임마다 하이 레벨로 활성화될 수 있다. 제2 시작 신호(FLM2)는 홀수 번째 프레임들(F1, F3, F5, ??, F119)에서 하이 레벨로 활성화되고, 짝수 번째 프레임들(F2, F4, F6, ??, F120)에서 로우 레벨로 유지될 수 있다.
도 4 및 도 14c를 참조하면, 표시 장치(DD)는 멀티 주파수 모드(MFM)에서 제1 표시 영역(DA1)을 제1 구동 주파수로 구동하고, 제2 표시 영역(DA2)을 제2 구동 주파수로 구동할 수 있다. 제1 구동 주파수는 120Hz이고, 제2 구동 주파수는 1Hz일 수 있다.
멀티 주파수 모드(MFM)에서 제1 시작 신호(FLM1)의 제1 구동 주파수는 120Hz이고, 1주기는 8.33ms이다. 멀티 주파수 모드(MFM)에서 제2 시작 신호(FLM2)의 제2 구동 주파수는 1Hz이고, 1주기는 1초(s)이다. 즉, 제1 시작 신호(FLM1)는 매 프레임마다 하이 레벨로 활성화될 수 있다. 제2 시작 신호(FLM2)는 1번째 프레임(F1)에서 하이 레벨로 활성화되고, 나머지 프레임들(F2-F120)에서 로우 레벨로 유지될 수 있다.
멀티 주파수 모드(MFM)에서 제2 표시 영역(DA2)에 대응하는 제2 시작 신호(FLM2)의 제2 구동 주파수가 낮아질수록 표시 장치(DD)의 소비 전력은 더욱 감소할 수 있다.
도 4 및 도 14d를 참조하면, 표시 장치(DD)는 멀티 주파수 모드(MFM)에서 제1 표시 영역(DA1)을 제2 구동 주파수로 구동하고, 제2 표시 영역(DA2)을 제1 구동 주파수로 구동할 수 있다. 제1 구동 주파수는 120Hz이고, 제2 구동 주파수는 1Hz일 수 있다.
멀티 주파수 모드(MFM)에서 제1 시작 신호(FLM1)의 제2 구동 주파수는 1Hz이고, 1주기는 1초(s)이다. 멀티 주파수 모드(MFM)에서 제2 시작 신호(FLM2)의 제1 구동 주파수는 120Hz이고, 1주기는 8.33ms이다. 즉, 제2 시작 신호(FLM2)는 매 프레임마다 하이 레벨로 활성화될 수 있다. 제1 시작 신호(FLM1)는 1번째 프레임(F1)에서 하이 레벨로 활성화되고, 나머지 프레임들(F2-F120)에서 로우 레벨로 유지될 수 있다.
이상 실시예를 참조하여 설명하였지만, 해당 기술 분야의 숙련된 당업자는 하기의 특허 청구의 범위에 기재된 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다. 또한 본 발명에 개시된 실시예는 본 발명의 기술 사상을 한정하기 위한 것이 아니고, 하기의 특허 청구의 범위 및 그와 동등한 범위 내에 있는 모든 기술 사상은 본 발명의 권리범위에 포함되는 것으로 해석되어야 할 것이다.
DD: 표시 장치
DP: 표시 패널
100: 구동 컨트롤러
200: 데이터 구동 회로
300: 전압 발생기

Claims (20)

  1. 제1 표시 영역 및 제2 표시 영역이 정의되고, 복수 개의 데이터 라인들과 복수 개의 스캔 라인들에 각각 연결된 복수 개의 화소들을 포함하는 표시 패널;
    상기 복수 개의 데이터 라인들을 구동하는 데이터 구동 회로;
    상기 복수 개의 스캔 라인들을 구동하는 스캔 구동 회로; 및
    영상 신호 및 제어 신호를 수신하고, 동작 모드에 따라 상기 데이터 구동 회로 및 상기 스캔 구동 회로를 제어하는 구동 컨트롤러를 포함하되;
    상기 구동 컨트롤러는,
    상기 동작 모드에 대응하는 제1 시작 신호 및 제2 시작 신호를 상기 스캔 구동 회로로 제공하고,
    상기 스캔 구동 회로는,
    상기 제1 시작 신호에 동기해서 상기 복수 개의 스캔 라인들 중 상기 제1 표시 영역에 대응하는 스캔 라인들을 순차적으로 구동하기 위한 제1 더미 구동 스테이지들 및 제1 구동 스테이지들을 포함하는 제1 스캔 구동 회로; 및
    상기 제2 시작 신호에 동기해서 상기 복수 개의 스캔 라인들 중 상기 제2 표시 영역에 대응하는 스캔 라인들을 순차적으로 구동하기 위한 제2 더미 구동 스테이지들 및 제2 구동 스테이지들을 포함하는 제2 스캔 구동 회로를 포함하며,
    상기 제1 더미 구동 스테이지들은 상기 표시 패널의 제1 측면에 배치되고, 상기 제2 더미 구동 스테이지들은 상기 표시 패널의 제2 측면에 배치되는 표시 장치.
  2. 제 1 항에 있어서,
    상기 제1 표시 영역은 상기 복수 개의 스캔 라인들 중 1번째 스캔 라인부터 k번째 스캔 라인에 대응하고,
    상기 제2 표시 영역은 상기 복수 개의 스캔 라인들 중 k+1번째 스캔 라인부터 n번째 스캔 라인에 대응하는 표시 장치.
  3. 제 2 항에 있어서,
    상기 제1 스캔 구동 회로는 상기 1번째 스캔 라인부터 상기 k번째 스캔 라인까지 순차적으로 구동하며,
    상기 제2 스캔 구동 회로는 상기 n번째 스캔 라인부터 상기 k+1번째 스캔 라인까지 순차적으로 구동하는 표시 장치.
  4. 제 2 항에 있어서,
    상기 복수 개의 스캔 라인들은 제1 스캔 라인들 및 제2 스캔 라인들을 포함하고,
    상기 제1 더미 구동 스테이지들 각각은 상기 1번째 제1 스캔 라인부터 w(w는 자연수)번째 제1 스캔 라인까지 순차적으로 구동하며,
    상기 제1 구동 스테이지들 각각은 w+1번째 제1 스캔 라인부터 k번째 제1 스캔 라인까지 순차적으로 구동하고, 1번째 제2 스캔 라인부터 k번째 제2 스캔 라인까지 순차적으로 구동하는 표시 장치.
  5. 제 4 항에 있어서,
    상기 제1 더미 구동 스테이지들 각각은 상기 구동 컨트롤러로부터의 클럭 신호 및 캐리 신호에 응답해서 제1 스캔 신호 및 제2 더미 스캔 신호를 출력하고,
    상기 제1 구동 스테이지들 각각은 상기 클럭 신호 및 상기 캐리 신호에 응답해서 제1 스캔 신호 및 제2 스캔 신호를 출력하는 표시 장치.
  6. 제 5 항에 있어서,
    상기 제1 더미 구동 스테이지들 중 j(j는 자연수)번째 제1 더미 구동 스테이지로부터 출력되는 상기 제2 더미 스캔 신호는 j+1번째 제1 더미 구동 스테이지의 캐리 신호로 제공되고,
    상기 제1 구동 스테이지들 중 j번째 구동 스테이지로부터 출력되는 상기 제2 스캔 신호는 j+1번째 구동 스테이지의 캐리 신호로 제공되는 표시 장치.
  7. 제 6 항에 있어서,
    상기 제1 더미 구동 스테이지들 중 1번째 제1 더미 구동 스테이지는 상기 제1 시작 신호를 캐리 신호로서 수신하고,
    상기 제1 구동 스테이지들 중 1번째 제1 구동 스테이지는 상기 제1 더미 구동 스테이지들 중 마지막 번째 제1 더미 구동 스테이지로부터의 상기 제2 더미 스캔 신호를 상기 캐리 신호로서 수신하는 표시 장치.
  8. 제 4 항에 있어서,
    상기 제2 더미 구동 스테이지들 각각은 상기 n번째 제1 스캔 라인부터 n-w-1번째 제1 스캔 라인까지 순차적으로 구동하며,
    상기 제2 구동 스테이지들 각각은 n-w번째 제1 스캔 라인부터 k+1번째 제1 스캔 라인까지 순차적으로 구동하고, n번째 제2 스캔 라인부터 k+1번째 제2 스캔 라인까지 순차적으로 구동하는 표시 장치.
  9. 제 8 항에 있어서,
    상기 제2 더미 구동 스테이지들 각각은 상기 구동 컨트롤러로부터의 클럭 신호 및 캐리 신호에 응답해서 제1 스캔 신호 및 제2 더미 스캔 신호를 출력하고,
    상기 제2 구동 스테이지들 각각은 상기 클럭 신호 및 상기 캐리 신호에 응답해서 제1 스캔 신호 및 제2 스캔 신호를 출력하는 표시 장치.
  10. 제 9 항에 있어서,
    상기 제2 더미 구동 스테이지들 중 j(j는 자연수)번째 제2 더미 구동 스테이지로부터 출력되는 상기 제2 더미 스캔 신호는 j+1번째 제1 더미 구동 스테이지의 캐리 신호로 제공되고,
    상기 제1 구동 스테이지들 중 j번째 구동 스테이지로부터 출력되는 상기 제2 스캔 신호는 j-1번째 구동 스테이지의 캐리 신호로 제공되는 표시 장치.
  11. 제 10 항에 있어서,
    상기 제2 더미 구동 스테이지들 중 1번째 제1 더미 구동 스테이지는 상기 제2 시작 신호를 캐리 신호로서 수신하고,
    상기 제2 구동 스테이지들 중 n번째 제2 구동 스테이지는 상기 제2 더미 구동 스테이지들 중 마지막 번째 제2 더미 구동 스테이지로부터의 상기 제2 더미 스캔 신호를 상기 캐리 신호로서 수신하는 표시 장치.
  12. 제 3 항에 있어서,
    상기 구동 컨트롤러는 상기 동작 모드가 노말 주파수 모드 동안 매 프레임마다 상기 제1 표시 영역 및 상기 제2 표시 영역에 대응하는 영상 데이터 신호를 상기 데이터 구동 회로로 제공하고,
    상기 구동 컨트롤러는 상기 동작 모드가 멀티 주파수 모드 동안 제1 프레임에서 상기 제1 표시 영역 및 상기 제2 표시 영역에 대응하는 영상 데이터 신호를 상기 데이터 구동 회로로 제공하고, 제2 프레임에서 상기 제1 표시 영역에 대응하는 영상 데이터 신호를 상기 데이터 구동 회로로 제공하는 표시 장치.
  13. 제 12 항에 있어서,
    상기 구동 컨트롤러는 상기 동작 모드가 노말 주파수 모드 동안 상기 1번째 스캔 라인에 대응하는 데이터 신호부터 상기 k번째 스캔 라인에 대응하는 데이터 신호까지 순차적으로 상기 영상 데이터 신호로서 상기 데이터 구동 회로로 제공하고, 상기 n번째 스캔 라인에 대응하는 데이터 신호부터 상기 k+1번째 스캔 라인에 대응하는 데이터 신호까지 순차적으로 상기 영상 데이터 신호로서 상기 데이터 구동 회로로 제공하는 표시 장치.
  14. 제 1 항에 있어서,
    상기 동작 모드가 노말 주파수 모드인 동안 상기 제1 시작 신호 및 상기 제2 시작 신호 각각의 주파수는 제1 구동 주파수이고,
    상기 동작 모드가 멀티 주파수 모드동안 상기 제1 시작 신호의 주파수는 상기 제1 구동 주파수이고, 상기 제2 시작 신호의 주파수는 상기 제1 구동 주파수보다 낮은 제2 구동 주파수인 표시 장치.
  15. 평면 상에서 제1 비폴딩 영역, 폴딩 영역 및 제2 비폴딩 영역이 정의되고, 복수 개의 데이터 라인들과 복수 개의 스캔 라인들에 각각 연결된 복수 개의 화소들을 포함하는 표시 패널;
    상기 복수 개의 데이터 라인들을 구동하는 데이터 구동 회로;
    상기 복수 개의 스캔 라인들을 구동하는 스캔 구동 회로; 및
    영상 신호 및 제어 신호를 수신하고, 동작 모드에 따라 상기 데이터 구동 회로 및 상기 스캔 구동 회로를 제어하는 구동 컨트롤러를 포함하되;
    상기 구동 컨트롤러는,
    상기 동작 모드에 대응하는 제1 시작 신호 및 제2 시작 신호를 상기 스캔 구동 회로로 제공하고,
    상기 스캔 구동 회로는,
    상기 제1 시작 신호에 동기해서 상기 복수 개의 스캔 라인들 중 제1 표시 영역에 대응하는 스캔 라인들을 순차적으로 구동하기 위한 제1 더미 구동 스테이지들 및 제1 구동 스테이지들을 포함하는 제1 스캔 구동 회로; 및
    상기 제2 시작 신호에 동기해서 상기 복수 개의 스캔 라인들 중 제2 표시 영역에 대응하는 스캔 라인들을 순차적으로 구동하기 위한 제2 더미 구동 스테이지들 및 제2 구동 스테이지들을 포함하는 제2 스캔 구동 회로를 포함하며,
    상기 제1 더미 구동 스테이지들은 상기 표시 패널의 제1 측면에 배치되고, 상기 제2 더미 구동 스테이지들은 상기 표시 패널의 제2 측면에 배치되는 표시 장치.
  16. 제 15 항에 있어서,
    상기 제1 비폴딩 영역은 상기 제1 표시 영역에 대응하고,
    상기 제2 비폴딩 영역은 상기 제2 표시 영역에 대응하고, 그리고
    상기 폴딩 영역의 제1 부분은 상기 제1 표시 영역에 대응하고, 제2 부분은 상기 제2 표시 영역에 대응하는 표시 장치.
  17. 제 15 항에 있어서,
    상기 제1 표시 영역은 상기 복수 개의 스캔 라인들 중 1번째 스캔 라인부터 k번째 스캔 라인에 대응하고,
    상기 제2 표시 영역은 상기 복수 개의 스캔 라인들 중 k+1번째 스캔 라인부터 n번째 스캔 라인에 대응하는 표시 장치.
  18. 제 17 항에 있어서,
    상기 제1 스캔 구동 회로는 상기 1번째 스캔 라인부터 상기 k번째 스캔 라인까지 순차적으로 구동하며,
    상기 제2 스캔 구동 회로는 상기 n번째 스캔 라인부터 상기 k+1번째 스캔 라인까지 순차적으로 구동하는 표시 장치.
  19. 제 17 항에 있어서,
    상기 복수 개의 스캔 라인들은 제1 스캔 라인들 및 제2 스캔 라인들을 포함하고,
    상기 제1 더미 구동 스테이지들 각각은 상기 1번째 제1 스캔 라인부터 w(w는 자연수)번째 제1 스캔 라인까지 순차적으로 구동하며,
    상기 제1 구동 스테이지들 각각은 w+1번째 제1 스캔 라인부터 k번째 제1 스캔 라인까지 순차적으로 구동하고, 1번째 제2 스캔 라인부터 k번째 제2 스캔 라인까지 순차적으로 구동하는 표시 장치.
  20. 제 19 항에 있어서,
    상기 제2 더미 구동 스테이지들 각각은 상기 n번째 제1 스캔 라인부터 n-w-1번째 제1 스캔 라인까지 순차적으로 구동하며,
    상기 제2 구동 스테이지들 각각은 n-w번째 제1 스캔 라인부터 k+1번째 제1 스캔 라인까지 순차적으로 구동하고, n번째 제2 스캔 라인부터 k+1번째 제2 스캔 라인까지 순차적으로 구동하는 표시 장치.
KR1020200086576A 2020-07-14 2020-07-14 표시 장치 KR20220008950A (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1020200086576A KR20220008950A (ko) 2020-07-14 2020-07-14 표시 장치
US17/231,388 US11315457B2 (en) 2020-07-14 2021-04-15 Display device
CN202110670480.2A CN113936607A (zh) 2020-07-14 2021-06-17 显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020200086576A KR20220008950A (ko) 2020-07-14 2020-07-14 표시 장치

Publications (1)

Publication Number Publication Date
KR20220008950A true KR20220008950A (ko) 2022-01-24

Family

ID=79274282

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020200086576A KR20220008950A (ko) 2020-07-14 2020-07-14 표시 장치

Country Status (3)

Country Link
US (1) US11315457B2 (ko)
KR (1) KR20220008950A (ko)
CN (1) CN113936607A (ko)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20240003374A (ko) * 2022-06-30 2024-01-09 삼성디스플레이 주식회사 표시 장치 및 그것의 구동 방법
CN115311976A (zh) * 2022-08-09 2022-11-08 信利(仁寿)高端显示科技有限公司 一种基于stv控制的分区栅极扫描方法及显示面板

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2015137706A1 (ko) 2014-03-10 2015-09-17 엘지디스플레이 주식회사 표시장치 및 그 구동방법
KR101693088B1 (ko) 2014-12-31 2017-01-04 엘지디스플레이 주식회사 스캔 구동부를 포함하는 표시패널 및 그의 구동방법
KR102675045B1 (ko) * 2016-10-31 2024-06-12 엘지디스플레이 주식회사 벤더블 표시패널 및 이를 이용한 벤더블 표시장치
US10796642B2 (en) * 2017-01-11 2020-10-06 Samsung Display Co., Ltd. Display device
KR102381885B1 (ko) 2017-11-22 2022-03-31 엘지디스플레이 주식회사 디스플레이 장치

Also Published As

Publication number Publication date
US20220020303A1 (en) 2022-01-20
US11315457B2 (en) 2022-04-26
CN113936607A (zh) 2022-01-14

Similar Documents

Publication Publication Date Title
US11410610B2 (en) Scan driving circuit and display device including the same
KR20220001555A (ko) 표시 장치
US20220148503A1 (en) Display device
US11600231B2 (en) Scan driving circuit and display device including the same
KR20220002776A (ko) 표시 장치
EP4075421A1 (en) Electronic device and method of driving the same
US11468837B2 (en) Light emission driving circuit, scan driving circuit and display device including same
KR20230084400A (ko) 표시 장치 및 그것의 구동 방법
KR20220061332A (ko) 표시 장치 및 그것의 구동 방법
KR20220000023A (ko) 스캔 구동 회로 및 그것을 포함하는 표시 장치
KR20220030459A (ko) 표시 장치 및 표시 장치의 구동 방법
US11315457B2 (en) Display device
US11410612B2 (en) Driving circuit and display device having the same
KR20220030513A (ko) 표시 장치 및 그것의 구동 방법
KR20220030514A (ko) 표시 장치 및 그것의 구동 방법
US11715419B2 (en) Display device
KR20230049176A (ko) 표시 장치
KR20220108290A (ko) 표시 장치 및 그것의 구동 방법
KR20210080960A (ko) 게이트 구동 회로 및 이를 포함하는 발광 표시 장치
CN220474323U (zh) 显示装置
KR20160081861A (ko) 게이트 구동회로와 이를 포함하는 표시장치
KR20230016744A (ko) 표시 장치 및 그것의 구동 방법
KR20190031026A (ko) 시프트레지스터 및 이를 포함하는 표시장치

Legal Events

Date Code Title Description
E902 Notification of reason for refusal