KR20210082524A - 다운링크 제어 정보를 전송하기 위한 방법 및 장치 - Google Patents

다운링크 제어 정보를 전송하기 위한 방법 및 장치 Download PDF

Info

Publication number
KR20210082524A
KR20210082524A KR1020217016603A KR20217016603A KR20210082524A KR 20210082524 A KR20210082524 A KR 20210082524A KR 1020217016603 A KR1020217016603 A KR 1020217016603A KR 20217016603 A KR20217016603 A KR 20217016603A KR 20210082524 A KR20210082524 A KR 20210082524A
Authority
KR
South Korea
Prior art keywords
processes
signaling field
bits
tbs
scheduling
Prior art date
Application number
KR1020217016603A
Other languages
English (en)
Inventor
여우준 후
보 다이
후이잉 팡
쿤 리우
웨이웨이 양
Original Assignee
지티이 코포레이션
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 지티이 코포레이션 filed Critical 지티이 코포레이션
Publication of KR20210082524A publication Critical patent/KR20210082524A/ko

Links

Images

Classifications

    • H04W72/1289
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W72/00Local resource management
    • H04W72/12Wireless traffic scheduling
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/003Arrangements for allocating sub-channels of the transmission path
    • H04L5/0053Allocation of signaling, i.e. of overhead other than pilot signals
    • H04L5/0055Physical resource allocation for ACK/NACK
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W72/00Local resource management
    • H04W72/20Control channels or signalling for resource management
    • H04W72/23Control channels or signalling for resource management in the downlink direction of a wireless link, i.e. towards a terminal
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/0001Systems modifying transmission characteristics according to link quality, e.g. power backoff
    • H04L1/0023Systems modifying transmission characteristics according to link quality, e.g. power backoff characterised by the signalling
    • H04L1/0027Scheduling of signalling, e.g. occurrence thereof
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/12Arrangements for detecting or preventing errors in the information received by using return channel
    • H04L1/16Arrangements for detecting or preventing errors in the information received by using return channel in which the return channel carries supervisory signals, e.g. repetition request signals
    • H04L1/18Automatic repetition systems, e.g. Van Duuren systems
    • H04L1/1812Hybrid protocols; Hybrid automatic repeat request [HARQ]
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/12Arrangements for detecting or preventing errors in the information received by using return channel
    • H04L1/16Arrangements for detecting or preventing errors in the information received by using return channel in which the return channel carries supervisory signals, e.g. repetition request signals
    • H04L1/18Automatic repetition systems, e.g. Van Duuren systems
    • H04L1/1812Hybrid protocols; Hybrid automatic repeat request [HARQ]
    • H04L1/1819Hybrid protocols; Hybrid automatic repeat request [HARQ] with retransmission of additional or different redundancy
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/12Arrangements for detecting or preventing errors in the information received by using return channel
    • H04L1/16Arrangements for detecting or preventing errors in the information received by using return channel in which the return channel carries supervisory signals, e.g. repetition request signals
    • H04L1/18Automatic repetition systems, e.g. Van Duuren systems
    • H04L1/1822Automatic repetition systems, e.g. Van Duuren systems involving configuration of automatic repeat request [ARQ] with parallel processes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/12Arrangements for detecting or preventing errors in the information received by using return channel
    • H04L1/16Arrangements for detecting or preventing errors in the information received by using return channel in which the return channel carries supervisory signals, e.g. repetition request signals
    • H04L1/18Automatic repetition systems, e.g. Van Duuren systems
    • H04L1/1829Arrangements specially adapted for the receiver end
    • H04L1/1861Physical mapping arrangements
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/12Arrangements for detecting or preventing errors in the information received by using return channel
    • H04L1/16Arrangements for detecting or preventing errors in the information received by using return channel in which the return channel carries supervisory signals, e.g. repetition request signals
    • H04L1/18Automatic repetition systems, e.g. Van Duuren systems
    • H04L1/1867Arrangements specially adapted for the transmitter end
    • H04L1/1887Scheduling and prioritising arrangements
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/003Arrangements for allocating sub-channels of the transmission path
    • H04L5/0044Arrangements for allocating sub-channels of the transmission path allocation of payload
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/003Arrangements for allocating sub-channels of the transmission path
    • H04L5/0053Allocation of signaling, i.e. of overhead other than pilot signals
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/0091Signaling for the administration of the divided path
    • H04L5/0094Indication of how sub-channels of the path are allocated
    • H04W72/042
    • H04W72/14

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Quality & Reliability (AREA)
  • Mobile Radio Communication Systems (AREA)

Abstract

다운링크 제어 정보를 전송하기 위한 방법 및 장치가 제공된다. 방법은 다운링크 제어 정보(DCI)를 물리적 다운링크 제어 채널(PDCCH)을 통해 전송되는 단계; 및 DCI를 통해 다중 전송 블록(TB)을 스케줄링하는 단계를 포함한다. 스케줄링된 다중 TB들은 DCI 내의 하이브리드 자동 반복 요청(HARQ) 프로세스 정보 및 신규 데이터 표시자(NDI) 정보를 통해 표시된다.

Description

다운링크 제어 정보를 전송하기 위한 방법 및 장치
본 개시는 통신 분야에 관한 것이다.
현재의 Rel-15 협대역 사물 인터넷(narrowband Internet of things; NB-IoT)에 기초하여, 머신 유형 통신(machine-type communication MTC) 및 5G 신규 무선(new radio; NR) 시스템에서는, 다중 프로세스 메커니즘이 데이터 전송 효율성을 효과적으로 향상시킨다. 단일 액세스 사용자의 경우, 시스템 처리량을 향상시키기 위해, 데이터 도메인에서의 VoIP(Voice over Internet Protocol) 트래픽과 같은 주기적 트래픽은 반 정적(semi-static) 스케줄링 모드를 사용하며, 일회성 인증 및 주기적 사용의 특징을 가지므로, 제어 신호 오버헤드를 크게 감소시킨다. 그러나, 이 접근법은 비주기적 트래픽에는 적합하지 않다. 승인된 Rel-16에서는, 하나의 물리적 다운링크 제어 채널(physical downlink control channel ;PDCCH)을 통해 다중 전송 블록(transport block; TB)들이 스케줄링되는 스케줄링 강화 방향이 명시적으로 제안되어 있다.
본 개시의 실시예들의 일 양태에 따르면, 다운링크 제어 정보를 전송하기 위한 방법이 제공된다. 방법은 아래에서 설명되는 단계들, 즉 다운링크 제어 정보(downlink control information; DCI)가 물리적 다운링크 제어 채널(PDCCH)을 통해 전송되는 단계; 및 DCI를 통해 다중 전송 블록(TB)이 스케줄링되는 단계를 포함한다. 스케줄링된 다중 TB는 DCI 내의 하이브리드 자동 반복 요청(hybrid automatic repeat request; HARQ) 프로세스 정보와 신규 데이터 표시자(new data indicator; NDI) 정보에 의해 표시된다.
본 개시의 실시예들의 다른 양태에 따르면, 다운링크 제어 정보를 전송하기 위한 다른 방법이 제공된다. 방법은 아래에서 설명되는 단계들, 즉 하나의 조각의 다운링크 제어 정보(DCI)를 통해 다중 전송 블록(TB)이 스케줄링되는 경우, 스케줄링된 다중 TB의 리던던시 버전(redundancy version; RV)이 DCI 내의 RV 시그널링 필드에 의해 표시되거나, 또는 다중 TB의 RV가 고정된 값들로 설정되는 단계; 및 DCI가 물리적 다운링크 제어 채널(PDCCH)을 통해 전송되는 단계를 포함한다.
본 개시의 실시예들의 다른 양태에 따르면, 다운링크 제어 정보를 전송하기 위한 장치가 제공된다. 장치는 제1 전송 모듈과 스케줄링 모듈을 포함하고, 제1 전송 모듈은 물리적 다운링크 제어 채널(PDCCH)을 통해 다운링크 제어 정보(DCI)를 전송하도록 구성되고; 스케줄링 모듈은 DCI를 통해 다중 전송 블록(TB)을 스케줄링하도록 구성된다. 스케줄링된 다중 TB는 DCI 내의 하이브리드 자동 반복 요청(hybrid automatic repeat request; HARQ) 프로세스 정보와 신규 데이터 표시자(new data indicator; NDI) 정보에 의해 표시된다.
본 개시의 실시예들의 다른 양태에 따르면, 다운링크 제어 정보를 전송하기 위한 다른 장치가 제공된다. 장치는 스케줄링 표시 모듈과 제2 전송 모듈을 포함하고, 스케줄링 표시 모듈은, 하나의 조각의 다운링크 제어 정보(DCI)를 통해 다중 전송 블록(TB)이 스케줄링되는 경우, 스케줄링된 다중 TB의 리던던시 버전(RV)을 DCI 내의 RV 시그널링 필드에 의해 표시하거나, 또는 다중 TB의 RV를 고정된 값들로 설정하도록 구성되며; 제2 전송 모듈은 DCI를 물리적 다운링크 제어 채널(PDCCH)을 통해 전송하도록 구성된다.
본 개시의 실시예들의 다른 양태에 따르면, 저장 매체가 제공된다. 저장 매체는 실행 시, 본 개시의 실시예들의 임의의 상술된 양태에 따라 다운링크 제어 정보를 전송하기 위한 방법이 수행되게 하도록 구성된 컴퓨터 프로그램을 저장한다.
본 개시의 실시예들의 다른 양태에 따르면, 전자 장치가 제공된다. 전자 장치는 메모리와 프로세서를 포함한다. 메모리는 컴퓨터 프로그램을 저장한다. 프로세서는 본 개시의 실시예들의 임의의 선행 양태에 따라 다운링크 제어 정보를 전송하기 위한 방법을 수행하도록 컴퓨터 프로그램을 실행하도록 구성된다.
도 1은 본 개시의 실시예들에 따라 다운링크 제어 정보를 전송하기 위한 방법을 수행하기 위한 이동 단말기의 하드웨어 구조를 나타내는 블록도이다.
도 2는 본 개시의 실시예들에 따라 다운링크 제어 정보를 전송하기 위한 방법의 흐름도이다.
도 3은 본 개시의 실시예들에 따라 다운링크 제어 정보를 전송하기 위한 다른 방법의 흐름도이다.
도 4는 본 개시의 실시예들에 따른 상이한 피드백 시나리오들의 개략도이다.
도 5는 본 개시의 실시예들에 따라 다운링크 제어 정보를 전송하기 위한 장치의 구조를 나타내는 개략도이다.
도 6은 본 개시의 실시예들에 따라 다운링크 제어 정보를 전송하기 위한 다른 장치의 구조를 나타내는 개략도이다.
본 개시는 도면들을 참조하고 실시예들과 결부시켜서 이하에서 상세하게 설명된다. 본 개시에서의 실시예들과 특징들은, 충돌하지 않는 경우, 서로 결합될 수 있음에 유의해야 한다.
본 개시의 상세한 설명, 청구범위, 및 도면에서 "제1", "제2" 등의 용어들이 유사한 객체들을 구별하기 위해 사용되며 특정 순서 또는 시퀀스를 설명하기 위해 반드시 사용되는 것은 아니라는 점에 유의해야 한다.
스케줄링이 단일 TB에 기초하는 경우, 하나의 TB의 스케줄링이 하나의 PDCCH에 의해 표시될 필요가 있다. 하나의 PDCCH를 통해 다중 TB가 스케줄링되는 경우, 각 TB의 구성 정보가 표시될 필요가 있다. 시스템에 의해 지원되는 하이브리드 자동 반복 요청(HARQ) 프로세스들의 수가 많을수록, 시스템의 일 대 다 호출 능력이 커지는데, 즉, 하나의 PDCCH를 통해 호출될 수 있는 TB들의 수가 많아진다. 현재 버전에서, 각 TB는 하나의 PDCCH의 다운링크 제어 정보(DCI)에 의해 표시될 필요가 있다. DCI는 자원 스케줄링, 변조 및 코딩, 프로세스와 같은 상이한 필드들에 관한 정보를 포함한다. 상대적으로 낮은 오버헤드로 하나의 PDCCH를 통해 다중 TB들의 제어 정보를 표시하는 방법은 스케줄링 향상이 직면한 주요 문제이다. 그러나, 하나의 PDCCH를 통해 다중 TB들의 제어 정보를 표시하는 방법의 문제에 대한 솔루션은 종래 기술에서 제안되지 않았다.
본 개시의 실시예들은 다운링크 제어 정보를 전송하기 위한 방법을 제공한다. 방법은 이동 단말기, 컴퓨터 단말기, 또는 유사한 컴퓨팅 장치 상에서 수행될 수 있다. 예시적으로, 방법은 이동 단말기 상에서 수행된다. 도 1은 본 개시의 실시예들에 따라 다운링크 제어 정보를 전송하기 위한 방법을 실행하는 이동 단말기의 하드웨어 블록도이다. 도 1에서 도시된 바와 같이, 이동 단말기는 하나 이상의 (도 1에서는 하나만 도시됨) 프로세서(102)(비제한적인 예시로서, 마이크로제어기 유닛(microcontroller unit; MCU) 또는 필드 프로그래밍가능 게이트 어레이(field-programmable gate array; FPGA)를 포함함)와, 데이터를 저장하기 위한 메모리(104)를 포함할 수 있다. 본 개시의 실시예들에 따르면, 이동 단말기는 통신을 위해 사용되는 전송 디바이스(106)와 입력 및 출력 디바이스(108)를 더 포함할 수 있다. 도 1에서 도시된 구조는 단지 예시일 뿐이며 상기 이동 단말기의 구조를 제한시키지 않는다는 것을 당업자는 이해할 것이다. 예를 들어, 이동 단말기는 또한 도 1에서 도시된 것보다 더 많거나 더 적은 수의 컴포넌트들을 포함하거나 또는 도 1에서 도시된 것과는 상이한 구성을 가질 수 있다.
메모리(104)는 컴퓨터 프로그램, 예를 들어, 본 개시의 실시예들에 따라 다운링크 제어 정보를 전송하기 위한 방법에 대응하는 컴퓨터 프로그램과 같은 애플리케이션 소프트웨어 프로그램 및 모듈을 저장하는데 사용될 수 있다. 프로세서(102)는 메모리(104)에 저장된 컴퓨터 프로그램을 실행하여 다양한 기능 애플리케이션 및 데이터 처리, 즉 상기 방법을 수행한다. 메모리(104)는 고속 랜덤 액세스 메모리를 포함할 수 있고, 또한 하나 이상의 자기 저장 장치, 플래시 메모리, 또는 다른 비휘발성 솔리드 스테이트 메모리와 같은 비휘발성 메모리를 포함할 수 있다. 예시적인 실시예에서, 메모리(104)는 프로세서(102)로부터 원격으로 배치된 메모리들을 더 포함할 수 있다. 이러한 원격 메모리들은 네트워크를 통해 이동 단말기(10)에 연결될 수 있다. 상기 네트워크의 예시들은, 비제한적인 예시로서, 인터넷, 인트라넷, 근거리 통신망, 이동 통신 네트워크, 및 이들의 조합을 포함한다.
전송 디바이스(106)는 네트워크를 통해 데이터를 수신하거나 송신하는데 사용된다. 상기 네트워크의 예시들은 이동 단말기(10)의 통신 사업자가 제공하는 무선 네트워크를 포함할 수 있다. 예시적인 실시예에서, 전송 디바이스(106)는 인터넷과 통신하기 위해 기지국을 통해 다른 네트워크 디바이스들에 연결될 수 있는 네트워크 인터페이스 제어기(network interface controller; NIC)를 포함한다. 예시적인 실시예에서, 전송 디바이스(106)는 인터넷과 무선 통신하기 위해 사용되는 무선 주파수(radio frequency; RF) 모듈일 수 있다.
본 개시의 실시예들은 다운링크 제어 정보를 전송하기 위한 방법을 제공한다. 방법은 기지국에 적용가능하다. 슬롯 집성화(slot aggregation) 이후, 다운링크 제어 정보는 상기 이동 단말기로 보내진다. 도 2는 본 개시의 실시예들에 따라 다운링크 제어 정보를 전송하기 위한 방법의 흐름도이다. 도 2에서 도시된 바와 같이, 다운링크 제어 정보를 전송하기 위한 방법은 단계(S202)와 단계(S204)를 포함할 수 있다.
단계(S202)에서, 다운링크 제어 정보(DCI)는 물리적 다운링크 제어 채널(PDCCH)을 통해 전송된다.
단계(S204)에서, DCI를 통해 다중 전송 블록(TB)이 스케줄링된다. 스케줄링된 다중 TB는 DCI 내의 하이브리드 자동 반복 요청(hybrid automatic repeat request; HARQ) 프로세스 정보와 신규 데이터 표시자(new data indicator; NDI) 정보에 의해 표시된다.
본 개시의 실시예들에 따르면, 하나의 PDCCH를 통해 다중 TB들이 스케줄링된다. 다중 TB들은 한 조각의 DCI 내에서의 NDI 필드와 HARQ 프로세스 필드의 공동 표시를 통해 스케줄링된다. DCI는 PDCCH를 통해 전송된다. 따라서, 종래 기술에서 하나의 PDCCH를 통해 다중 TB들의 제어 정보를 표시하는 방법의 문제가 해결될 수 있으며, 상대적으로 낮은 오버헤드로 한 조각의 DCI를 통해 다중 TB들이 스케줄링될 수 있다.
본 개시의 실시예들에 따르면, 다중 TB들의 최대 개수는 스케줄링을 위한 HARQ 프로세스들의 최대 지원 개수 미만이다.
본 개시의 실시예들에 따르면, 방법은 아래에서 설명되는 단계, 즉 다중 TB들의 최대 개수가 4개이고 스케줄링을 위한 HARQ 프로세스들의 최대 지원 개수가 4개인 경우, NDI 정보는 제1 시그널링 필드를 통해 표시되고, HARQ 프로세스 필드의 프로세스 스케줄링 정보는 제2 시그널링 필드를 통해 표시되는 단계를 더 포함할 수 있다.
본 개시의 실시예들에 따르면, 제1 시그널링 필드는 1 비트를 차지하고, 제2 시그널링 필드는 1 비트를 차지하며; 대안적으로, 제1 시그널링 필드는 1 비트를 차지하고, 제2 시그널링 필드는 2 비트를 차지하며; 대안적으로, 제1 시그널링 필드는 1 비트를 차지하고, 제2 시그널링 필드는 3 비트를 차지하며; 대안적으로 제1 시그널링 필드는 1 비트를 차지하고, 제2 시그널링 필드는 4 비트를 차지한다.
본 개시의 실시예들에 따르면, HARQ 프로세스 필드의 프로세스 상태들은 1개 프로세스의 X개 상태들, 2개 프로세스의 Y개 상태들, 3개 프로세스들의 Z개 상태들, 4개 프로세스들의 M개 상태들을 포함한다. X, Y, Z, 및 M은 자연수이다.
본 개시의 실시예들에 따르면, 제2 시그널링 필드가 1 비트를 차지하는 경우, 스케줄링을 위한 HARQ 프로세스들의 지원 개수는 1개와 4개를 포함하고, X+M=2이거나; 또는 제2 시그널링 필드가 2 비트를 차지하는 경우, X+Y+Z+M≤4이거나; 또는 제2 시그널링 필드가 3 비트를 차지하는 경우, X+Y+Z+M≤8이거나; 또는 제2 시그널링 필드가 4 비트를 차지하는 경우, X+Y+Z+M≤16이다.
본 개시의 실시예들에 따르면, 제2 시그널링 필드가 1 비트를 차지하는 경우, X=1, M=1이거나; 또는 제2 시그널링 필드가 2 비트를 차지하는 경우, X+Y+Z+M≤4, X≥1, M=1이거나; 또는 제2 시그널링 필드가 3 비트를 차지하는 경우, X+Y+Z+M≤8, X≥1, M=1이거나; 또는 제2 시그널링 필드가 4 비트를 차지하는 경우, X+Y+Z+M≤16, X≥1, M=1이다.
본 개시의 실시예들에 따르면, 제2 시그널링 필드가 2 비트를 차지하는 경우, X=1, Y=1, Z=1, M=1이거나; 또는 X=2, Y=1, Z=0, M=1이거나; 또는 X=1, Y=2, Z=0, M=1이다. 또는, 제2 시그널링 필드가 3 비트를 차지하는 경우, X=4, Y=3, Z=0, M=1이거나; 또는 X=4, Y=2, Z=1, M=1이거나; 또는 X=4, Y=1, Z=2, M=1이거나; 또는 X=2, Y=3, Z=2, M=1이다. 대안적으로, 제2 시그널링 필드가 4 비트를 차지하는 경우, X=4, Y=6, Z=4, M=1이다.
본 개시의 실시예들에 따르면, 제2 시그널링 필드가 1 비트를 차지하는 경우, 제2 시그널링 필드에 의해 표시되는 HARQ 프로세스 필드의 프로세스 스케줄링 상태들은 프로세스 0, 1, 2, 3; 또는 프로세스 0 중 적어도 하나를 포함한다.
본 개시의 실시예들에 따르면, 제2 시그널링 필드가 2 비트를 차지하는 경우, 제2 시그널링 필드에 의해 표시되는 HARQ 프로세스 필드의 프로세스 스케줄링 상태들은 프로세스 0, 1, 2, 3; 프로세스 0, 1, 2; 프로세스 0, 1; 또는 프로세스 3 중 적어도 하나를 포함한다. 대안적으로, 제2 시그널링 필드가 2 비트를 차지하는 경우, 제2 시그널링 필드에 의해 표시되는 HARQ 프로세스 필드의 프로세스 스케줄링 상태들은 프로세스 0, 1, 2, 3; 프로세스 0, 1; 프로세스 0; 또는 프로세스 1 중 적어도 하나를 포함한다. 대안적으로, 제2 시그널링 필드가 2 비트를 차지하는 경우, 제2 시그널링 필드에 의해 표시되는 HARQ 프로세스 필드의 프로세스 스케줄링 상태들은 프로세스 0, 1, 2, 3; 프로세스 0, 1; 프로세스 2, 3; 또는 프로세스 0 중 적어도 하나를 포함한다.
본 개시의 실시예들에 따르면, 제2 시그널링 필드가 3 비트를 차지하는 경우, 제2 시그널링 필드에 의해 표시되는 HARQ 프로세스 필드의 프로세스 스케줄링 상태들은 프로세스 0, 1, 2, 3; 프로세스 0, 1, 2; 프로세스 1, 2, 3; 프로세스 0, 1; 프로세스 1, 2; 프로세스 2, 3; 프로세스 0; 또는 프로세스 3 중 적어도 하나를 포함한다.
본 개시의 실시예들에 따르면, 제2 시그널링 필드가 3 비트를 차지하는 경우, 제2 시그널링 필드에 의해 표시되는 HARQ 프로세스 필드의 프로세스 스케줄링 상태들은 프로세스 0, 1, 2, 3; 프로세스 0, 1; 프로세스 2, 3; 프로세스 0; 프로세스 1; 프로세스 2; 프로세스 3; 또는 프로세스 0, 1, 2 중 적어도 하나를 포함한다. 대안적으로, 제2 시그널링 필드가 3 비트를 차지하는 경우, 제2 시그널링 필드에 의해 표시되는 HARQ 프로세스 필드의 프로세스 스케줄링 상태들은 프로세스 0, 1, 2, 3; 프로세스 0, 1; 프로세스 2, 3; 프로세스 1, 2; 프로세스 0; 프로세스 1; 프로세스 2; 또는 프로세스 3 중 적어도 하나를 포함한다. 대안적으로, 제2 시그널링 필드가 3 비트를 차지하는 경우, 제2 시그널링 필드에 의해 표시되는 HARQ 프로세스 필드의 프로세스 스케줄링 상태들은 프로세스 0, 1, 2, 3; 프로세스 0, 1; 프로세스 2, 3; 프로세스 0, 2; 프로세스 0; 프로세스 1; 프로세스 2; 또는 프로세스 3 중 적어도 하나를 포함한다.
본 개시의 실시예들에 따르면, 방법은 아래에서 설명되는 단계, 즉 다중 TB들의 최대 개수가 4개이고 스케줄링을 위한 HARQ 프로세스들의 최대 지원 개수가 4개인 경우, HARQ 프로세스 필드의 프로세스 스케줄링 정보와 NDI 정보는 제3 시그널링 필드를 통해 표시되는 단계를 더 포함할 수 있다.
본 개시의 실시예들에 따르면, 제3 시그널링 필드는 5 비트, 6 비트 또는 7 비트를 차지한다.
본 개시의 실시예들에 따르면, HARQ 프로세스 필드의 프로세스 상태들은 1개 프로세스의 X개 상태들, 2개 프로세스들의 Y개 상태들, 3개 프로세스들의 Z개 상태들, 4개 프로세스들의 M개 상태들을 포함한다.
본 개시의 실시예들에 따르면, 제3 시그널링 필드가 5 비트를 차지하는 경우, X+Y+Z+M≤32이거나; 또는 제3 시그널링 필드가 6 비트를 차지하는 경우, X+Y+Z+M≤64이거나; 또는 제3 시그널링 필드가 7 비트를 차지하는 경우, X+Y+Z+M≤128이다.
본 개시의 실시예들에 따르면, 제3 시그널링 필드가 5 비트를 차지하는 경우, X=8, Y+Z+M≤24이거나; 또는 X=4, Y+Z+M≤28이거나; 또는 X=1, Y+Z+M≤31이다.
본 개시의 실시예들에 따르면, 제3 시그널링 필드가 6 비트를 차지하는 경우, X=8, Y+Z+M≤56이다.
본 개시의 실시예들에 따르면, 제3 시그널링 필드가 7 비트를 차지하는 경우, X+Y+Z+M=80이고, 여기서 X=8이고, Y=24이고, Z=32이며, M=16이다.
본 개시의 실시예들에 따르면, 제3 시그널링 필드가 5 비트를 차지하는 경우, 제3 시그널링 필드에 의해 표시되는 HARQ 프로세스 필드의 프로세스 스케줄링 상태들은, 프로세스 0, 1, 2, 3과 NDI=0 또는 1; 프로세스 0, 1과, NDI=0 또는 1; 프로세스 2, 3과, NDI=0 또는 1; 프로세스 0과, NDI=0 또는 1; 프로세스 1과, NDI=0 또는 1; 프로세스 2와, NDI=0 또는 1; 프로세스 3과, NDI=0 또는 1; 프로세스 0과, NDI=0+프로세스 1과, NDI=1; 프로세스 0과, NDI=0+프로세스 1, 2, 3과, NDI=1; 프로세스 1과, NDI=0+프로세스 0과, NDI=1; 프로세스 1과, NDI=0+프로세스 0, 2, 3과, NDI=1; 프로세스 2와, NDI=0+프로세스 3과, NDI=1; 프로세스 2와, NDI=0+프로세스 0, 1, 3과, NDI=1; 프로세스 3과, NDI=0+프로세스 2와, NDI=1; 프로세스 3과, NDI=0+프로세스 0, 1, 2와, NDI=1; 프로세스 0, 1과, NDI=0+프로세스 2, 3과, NDI=1; 또는 프로세스 2, 3과, NDI=0+프로세스 0, 1과, NDI=1 중 적어도 하나를 포함한다.
본 개시의 실시예들에 따르면, 방법은 아래에서 설명되는 단계, 즉 다중 TB들의 최대 개수가 8개이고 스케줄링을 위한 HARQ 프로세스들의 최대 지원 개수가 8개인 경우, NDI 정보는 제4 시그널링 필드를 통해 표시되고, HARQ 프로세스 필드의 프로세스 스케줄링 정보는 제5 시그널링 필드를 통해 표시되는 단계를 더 포함할 수 있다.
본 개시의 실시예들에 따르면, 스케줄링을 위한 HARQ 프로세스들의 지원 개수는 1개, 2개, 3개, 4개, 6개, 8개; 또는 1개, 2개, 4개, 6개, 8개; 또는 1개, 4개, 8개; 또는 1개, 2개, 3개, 4개, 8개; 또는 1개, 2개, 4개, 8개; 또는 1개, 2개, 4개, 7개, 8개이다.
본 개시의 실시예들에 따르면, 제4 시그널링 필드는 1 비트를 차지하고, 제5 시그널링 필드는 3 비트를 차지하거나; 또는, 제4 시그널링 필드는 1 비트를 차지하고, 제5 시그널링 필드는 4 비트를 차지하거나; 또는, 제4 시그널링 필드는 1 비트를 차지하고, 제5 시그널링 필드는 5 비트를 차지한다.
본 개시의 실시예들에 따르면, HARQ 프로세스 필드의 프로세스 상태들은 1개 프로세스의 X개 상태들, 2개 프로세스들의 Y개 상태들, 3개 프로세스들의 Z개 상태들, 4개 프로세스의 M개 상태들, 5개 프로세스들의 N개 상태들, 6개 프로세스들의 P개 상태들, 7개 프로세스들의 Q개 상태들, 및 8개 프로세스들의 R개 상태들을 포함하며, 여기서 X, Y, Z, M, N, P, Q, R은 자연수이다.
본 개시의 실시예들에 따르면, 제5 시그널링 필드가 3 비트를 차지하는 경우, R=1, X+Y+Z+M+N+P+Q+R≤8이다.
본 개시의 실시예들에 따르면, 제5 시그널링 필드가 4 비트를 차지하는 경우, R=1, X+Y+Z+M+N+P+Q+R≤16이다.
본 개시의 실시예들에 따르면, 제5 시그널링 필드가 5 비트를 차지하는 경우, R=1, X+Y+Z+M+N+P+Q+R≤32이다.
본 개시의 실시예들에 따르면, 제5 시그널링 필드가 3 비트를 차지하는 경우, X=1, Y=1, Z=1, M=1, N=1, P=1, Q=1, R=1이거나; 또는 X=4, Y=2, R=1, 0≤Z+M+N+P+Q≤1이거나; 또는 X=1, Y=2, Z=0, M=2, N=0, P=2, Q=0, R=1이거나; 또는 X=1, Y=2, Z=2, M=2, N=0, P=0, Q=0, R=1이거나; 또는 X=1, Y=2, Z=2, M=2, N=0, P=0, Q=0, R=1이거나; 또는 X=1, Y=0, Z=2, M=2, N=2, P=0, Q=0, R=1이거나; 또는 X=1, Y=2, Z=0, M=2, N=2, P=0, Q=0, R=1이다.
본 개시의 실시예들에 따르면, 제5 시그널링 필드가 4 비트를 차지하는 경우, X=8, R=1, Y+Z+M+P+N+Q≤7이거나; 또는 X=8, Y=4, M=2, R=1, 0≤Z+P+N+Q≤1이거나; 또는 X=4, R=1, Y+Z+M+P+N+Q≤11이거나; 또는 X=4, Y=4, M=2, R=1, 0≤Z+N+P+Q≤5이다.
본 개시의 실시예들에 따르면, 제5 시그널링 필드가 5 비트를 차지하는 경우, X+Y+Z+M+N+P+Q+R≤32이고; X=8, R=1이거나; 또는 X=4, R=1이거나; 또는 X=2, R=1이다.
본 개시의 실시예들에 따르면, 제5 시그널링 필드가 4 비트를 차지하는 경우, Y+Z+M+P+N+Q≤7, R=1, X=8일 때는 Y=4, M=2, Z=1; Y=4, M=2, N=1; Y=4, M=2, P=1; 또는 Y=4, M=2, Q=1 중 적어도 하나를 포함한다. 대안적으로, 제5 시그널링 필드가 4 비트를 차지하는 경우, Y+Z+M+P+N+Q≤11, R=1, X=4일 때는 Y=4, M=2, Z=2, P=1, Q=1, N=1; 또는 Y=3, M=2, Z=3, P=1, Q=1, N=1 중 적어도 하나를 포함한다.
본 개시의 실시예들에 따르면, 제5 시그널링 필드가 5 비트를 차지하는 경우, X=8, R=1, Y+Z+M+N+P+Q≤23일 때는 Q=2, P=3, N=4, M=4, Y=5, Z=5; Q=2, P=3, N=4, M=4, Y=6, Z=4; 또는 Q=2, P=2, N=2, M=4, Y=7, Z=6 중 적어도 하나를 포함한다. 대안적으로, 제5 시그널링 필드가 5 비트를 차지하는 경우, X=4, R=1, Y+Z+M+N+P+Q≤27일 때는 Q=2, P=3, N=4, M=5, Y=7, Z=6이다. 대안적으로, 제5 시그널링 필드가 5 비트를 차지하는 경우, X=2, R=1, Y+Z+M+N+P+Q≤29일 때는 Q=2, P=3, N=4, M=5, Y=9, Z=6; Q=2, P=3, N=4, M=5, Y=8, Z=7; Q=2, P=3, N=4, M=5, Y=7, Z=8; 또는 Q=2, P=3, N=4, M=7, Y=7, Z=6 중 적어도 하나를 포함한다.
본 개시의 실시예들에 따르면, 제5 시그널링 필드가 4 비트를 차지하는 경우, 제5 시그널링 필드에 의해 표시되는 HARQ 프로세스 필드의 프로세스 스케줄링 상태들은 프로세스 0, 1, 2, 3, 4, 5, 6, 7; 프로세스 0, 1, 2, 3, 4, 5; 프로세스 0, 1, 2, 3; 프로세스 4, 5, 6, 7; 프로세스 0, 1; 프로세스 2, 3; 프로세스 4, 5; 프로세스 6, 7; 프로세스 0; 프로세스 1; 프로세스 2; 프로세스 3; 프로세스 4; 프로세스 5; 프로세스 6; 또는 프로세스 7 중 적어도 하나를 포함한다.
본 개시의 실시예들에 따르면, 제5 시그널링 필드가 5 비트를 차지하는 경우, 제5 시그널링 필드에 의해 표시되는 HARQ 프로세스 필드의 프로세스 스케줄링 상태들은 프로세스 0, 1, 2, 3, 4, 5, 6, 7; 프로세스 0, 1, 2, 3, 4; 프로세스 1, 2, 3, 4, 5; 프로세스 2, 3, 4, 5, 6; 프로세스 3, 4, 5, 6, 7; 프로세스 0, 1, 2; 프로세스 1, 2, 3; 프로세스 2, 3, 4; 프로세스 3, 4, 5; 프로세스 4, 5, 6; 프로세스 5, 6, 7; 프로세스 0, 1; 프로세스 1, 2; 프로세스 2, 3; 프로세스 3, 4; 프로세스 4, 5; 프로세스 5, 6; 프로세스 6, 7; 프로세스 0; 프로세스 1; 프로세스 2; 프로세스 3; 프로세스 4; 프로세스 5; 프로세스 6; 또는 프로세스 7 중 적어도 하나를 포함한다.
본 개시의 실시예들에 따르면, 다중 TB들의 최대 개수가 4개이고, 스케줄링을 위한 HARQ 프로세스들의 최대 지원 개수가 4개인 경우, 하이브리드 전송을 지원하는 프로세스들의 개수는 적어도 2개 프로세스들과 4개 프로세스들을 포함하거나; 또는 하이브리드 전송을 지원하는 프로세스들의 개수는 적어도 2개 프로세스들과 3개 프로세스들을 포함하거나; 또는 하이브리드 전송을 지원하는 프로세스들의 개수는 적어도 2개 프로세스들을 포함한다.
본 개시의 실시예들에 따르면, 다중 TB들의 최대 개수가 8개이고, 스케줄링을 위한 HARQ 프로세스들의 최대 지원 개수가 8개인 경우, 하이브리드 전송을 지원하는 프로세스들의 개수는 적어도 2개 프로세스들, 4개 프로세스들, 및 8개 프로세스들을 포함하거나; 또는 하이브리드 전송을 지원하는 프로세스들의 개수는 적어도 2개 프로세스들, 3개 프로세스들, 4개 프로세스들을 포함하거나; 또는 하이브리드 전송을 지원하는 프로세스들의 개수는 적어도 2개 프로세스들과 4개 프로세스들을 포함하거나; 또는 하이브리드 전송을 지원하는 프로세스들의 개수는 적어도 2개 프로세스들과 3개 프로세스들을 포함하거나; 또는 적어도 2개 프로세스들을 포함한다.
본 개시의 실시예들에 따르면, 방법은 아래에서 설명되는 단계, 즉 한 조각의 DCI에 의해 스케줄링되는 TB들의 최대 개수가 8개이고 스케줄링을 위한 HARQ 프로세스들의 최대 지원 개수가 8개인 경우, HARQ 프로세스 필드의 프로세스 스케줄링 정보와 NDI 정보는 제6 시그널링 필드를 통해 표시되는 단계를 더 포함할 수 있다.
본 개시의 실시예들에 따르면, 제6 시그널링 필드는 5 비트, 6 비트 또는 7 비트를 차지한다.
본 개시의 실시예들에 따르면, 방법은 아래에서 설명되는 단계, 즉 다중 TB들의 최대 개수가 스케줄링을 위한 HARQ 프로세스들의 최대 지원 개수 미만인 경우, HARQ 프로세스들의 스케줄링은 구성된 다중 HARQ 프로세스들과 오프셋 표시 필드 정보를 통해 표시되는 단계를 더 포함할 수 있다. 다중 HARQ 프로세스들은 다음의 방식들 중 적어도 하나로 구성된다: 미리정의되는 것, 기지국에 의해 구성되는 프로세스 세트로부터 획득되는 것, 상위 계층 시그널링을 통해 구성되는 것, 또는 DCI 내의 HARQ 프로세스 필드를 통해 구성되는 것; 그리고 오프셋 표시 필드는 구성된 다중 HARQ 프로세스들에 기초하여 오프셋을 표시하도록 구성된다.
본 개시의 실시예들에 따르면, 하나의 TB가 하나의 비트를 통해 피드백되고, 하나의 비트가 하나의 업링크 자원에 대응하는 경우, DCI를 통해 스케줄링된 다중 TB들에 대응하는 확인응답/부정 확인응답(ACK/NACK)을 전송하기 위한 업링크 자원들의 주파수 도메인 위치들은 동일하거나; 또는 다중 TB들이 다중 비트들을 통해 피드백되고, 다중 비트들이 하나의 업링크 자원 상에서 피드백되는 경우, DCI를 통해 스케줄링된 다중 TB들에 대응하는 ACK/NACK를 전송하기 위한 업링크 자원들의 주파수 도메인 위치들은 상위 계층 구성 시그널링 및 오프셋(ARO)에 따라 결정되거나; 또는 하나의 TB가 하나의 비트를 통해 피드백되고, 하프 듀플렉스 단말기가 사용되는 경우, DCI를 통해 스케줄링된 다중 TB들에 대응하는 ACK/NACK를 전송하기 위한 업링크 자원들은 시간 도메인에서 연속적인 유효 업링크 서브프레임들 상에 위치된다.
본 개시의 실시예들에 따르면, 방법은 아래에서 설명되는 단계를 더 포함할 수 있다: DCI가 비주기적 채널 상태 정보(channel state information; CSI) 보고를 트리거하는 경우, 비주기적 CSI 자원들의 위치, 비주기적 CSI 자원들의 크기, 또는 비주기적 CSI 자원들과 함께 전송되는 TB들의 크기는 다음 방식들 중 하나로 결정된다: 비 하이브리드(non-hybrid) 전송의 경우, 비주기적 CSI 자원들은 첫번째 신규 전송 TB 상에서 전송되고; 하이브리드 전송의 경우, 비주기적 CSI 자원들은 첫번째 재전송 TB 상에서 전송되고; 비주기적 CSI 자원들은 개별 자원들 상에서 전송되고; 비주기적 CSI 자원들과 함께 전송되는 TB들의 크기는 비주기적 CSI 자원들과 함께 전송되는 TB들을 제외한 다른 TB들의 크기보다 작고(여기서 다른 TB들은 DCI를 통해 스케줄링된 다중 TB들 중에 있음); 또는 비주기적 CSI 자원들과 함께 전송되는 TB들에 대응하는 자원들은 비주기적 CSI 자원들과 함께 전송되는 TB들을 제외한 다른 TB들에 대응하는 자원들보다 크기가 더 크다(여기서 다른 TB들은 DCI를 통해 스케줄링된 다중 TB들 중에 있음).
본 개시의 실시예들에 따르면, 하나의 PDCCH를 통해 다중 TB들이 스케줄링된다. 다중 TB들은 한 조각의 DCI 내에서의 NDI 필드와 HARQ 프로세스 필드의 공동 표시를 통해 스케줄링된다. DCI는 PDCCH를 통해 전송된다. 따라서, 종래 기술에서 하나의 PDCCH를 통해 다중 TB들의 제어 정보를 표시하는 방법의 문제가 해결될 수 있으며, 상대적으로 낮은 오버헤드로 하나의 조각의 DCI를 통해 다중 TB들이 스케줄링될 수 있다.
본 개시의 실시예들은 다운링크 제어 정보를 전송하기 위한 방법을 더 제공한다. 도 3은 본 개시의 실시예들에 따라 다운링크 제어 정보를 전송하기 위한 다른 방법의 흐름도이다. 도 3에서 도시된 바와 같이, 다운링크 제어 정보를 전송하기 위한 방법은 단계(S302)와 단계(S304)를 포함할 수 있다.
단계(S302)에서, 하나의 조각의 다운링크 제어 정보(DCI)를 통해 다중 전송 블록(TB)이 스케줄링되는 경우, 스케줄링된 다중 TB의 리던던시 버전(RV)이 DCI 내의 RV 시그널링 필드를 통해 표시되거나, 또는 다중 TB의 RV가 고정된 값들로 설정된다.
단계(S304)에서, DCI는 물리적 다운링크 제어 채널(PDCCH)을 통해 전송된다.
본 개시의 실시예들에 따르면, 다중 TB들이 신규 전송 TB와 재전송 TB를 포함하는 경우, 신규 전송 TB의 RV는 고정된 값이고, 재전송 TB의 RV는 DCI 내의 RV 시그널링 필드에 의해 표시되거나; 대안적으로 다중 TB들이 신규 전송 TB만을 포함하는 경우, 다중 TB들의 RV들은 동일하고, RV들은 DCI 내의 RV 시그널링 필드에 의해 표시되거나 또는 RV들은 고정된 값들이거나; 대안적으로 다중 TB들이 재전송 TB만을 포함하는 경우, 다중 TB들의 RV들은 동일하고, RV들은 DCI 내의 RV 시그널링 필드에 의해 표시된다.
본 개시의 실시예들에 따르면, 신규 전송 TB의 RV가 고정된 값인 경우, 신규 전송 TB의 RV는 RV0, RV1, RV2, 또는 RV3이다.
본 개시의 실시예들에 따르면, 하나의 TB가 하나의 비트를 통해 피드백되고, 하나의 비트가 하나의 업링크 자원에 대응하는 경우, DCI를 통해 스케줄링된 다중 TB들에 대응하는 ACK/NACK를 전송하기 위한 업링크 자원들의 주파수 도메인 위치들은 동일하거나; 대안적으로 다중 TB들이 다중 비트들을 통해 피드백되고, 다중 비트들이 하나의 업링크 자원 상에서 피드백되는 경우, DCI를 통해 스케줄링된 다중 TB들에 대응하는 ACK/NACK를 전송하기 위한 업링크 자원들의 주파수 도메인 위치들은 상위 계층 구성 시그널링 및 오프셋(ARO)에 따라 결정되거나; 대안적으로 하나의 TB가 하나의 비트를 통해 피드백되고, 하프 듀플렉스 단말기가 사용되는 경우, DCI를 통해 스케줄링된 다중 TB들에 대응하는 ACK/NACK를 전송하기 위한 업링크 자원들은 시간 도메인에서 연속적인 유효 업링크 서브프레임들 상에 위치된다.
본 개시의 실시예들은 이하에서 예시를 통해 상세하게 설명된다. 이러한 예시들은 하나의 PDCCH를 통해 8개 프로세스들 또는 4개 프로세스들이 스케줄링되는 경우 신규 전송 TB들과 재전송 TB들이 8개 프로세스들 또는 4개 프로세스들에 있는 DCI 표시 방법을 제공한다.
프로세스들의 개수가 4개이고 스케줄링을 위한 TB들의 최대 지원 개수가 4개인 경우, 4TB가 하이브리드 전송 및 비 하이브리드 전송 방식으로 스케줄링될 때 HARQ 프로세스 필드가 표시된다. 프로세스들의 개수가 8개이고 스케줄링을 위한 TB들의 최대 지원 개수가 8개인 경우, 8TB가 하이브리드 전송 및 비 하이브리드 전송 방식으로 스케줄링될 때 HARQ 프로세스 필드가 표시된다.
또한, 다중 TB들이 스케줄링되는 경우, RV 표시 및 ACK/NACK 자원 결정에 대한 솔루션이 또한 제공된다.
하나의 PDCCH를 통해 다중 TB들이 스케줄링되는 경우, 스케줄링된 다중 TB들은 DCI 내의 신규 데이터 표시자(new data indicator; NDI) 정보 및 하이브리드 자동 반복 요청(hybrid automatic repeat request; HARQ) 프로세스 정보에 의해 표시되고; DCI는 PDCCH를 통해 전송된다.
본 개시의 실시예들에 따르면, 스케줄링된 다중 TB들이 DCI 내의 HARQ 프로세스 정보 및 NDI 정보에 의해 표시되는 경우, 스케줄링을 위한 TB들의 최대 지원 개수는 프로세스들의 최대 개수 이하이며; 신규 전송 TB와 재전송 TB는 상이한 PDCCH를 통해 표시되고, 대안적으로, 신규 전송 TB와 재전송 TB는 동일한 PDCCH를 통해 표시된다.
본 개시의 실시예들에 따르면, 스케줄링을 위한 TB들의 최대 지원 개수가 4개이고, 프로세스들의 개수가 4개이고, 신규 전송 TB와 재전송 TB가 하이브리드 방식으로 전송될 수 없는 경우, NDI 정보는 제1 시그널링 필드를 통해 표시되고, HARQ 프로세스 필드의 프로세스 스케줄링 정보는 제2 시그널링 필드를 통해 표시된다.
본 개시의 실시예들에 따르면, 제1 시그널링 필드는 1 비트를 차지하고, 제2 시그널링 필드는 1 비트를 차지하며, 스케줄링을 위한 HARQ 프로세스들의 지원 개수는 1개와 4개를 포함한다. 대안적으로, 제1 시그널링 필드는 1 비트를 차지하고, 제2 시그널링 필드는 2 비트를 차지하며, 스케줄링을 위한 HARQ 프로세스들의 지원 개수는 1개, 2개, 3개, 4개; 또는 1개, 2개, 4개; 또는 1개, 3개, 4개를 포함한다. 대안적으로, 제1 시그널링 필드는 1 비트를 차지하고, 제2 시그널링 필드는 3 비트를 차지하며, 스케줄링을 위한 HARQ 프로세스들의 지원 개수는 1개, 2개, 3개, 4개; 또는 1개, 2개, 4개; 또는 1개, 3개, 4개를 포함한다.
본 개시의 실시예들에 따르면, 스케줄링을 지원하는 프로세스들의 개수는 1개, 2개, 3개, 4개; 또는 1개, 2개, 4개; 또는 1개, 4개를 포함한다.
본 개시의 실시예들에 따르면, 제2 시그널링 필드가 1 비트를 차지하는 경우, 제2 시그널링 필드에 의해 표시되는 HARQ 프로세스 스케줄링 상태들은 프로세스 0, 1, 2, 3; 또는 프로세스 0 중 적어도 하나를 포함한다.
본 개시의 실시예들에 따르면, 제2 시그널링 필드가 2 비트를 차지하는 경우, 제2 시그널링 필드에 의해 표시되는 HARQ 프로세스 상태들은 프로세스 0, 1, 2, 3; 프로세스 0, 1, 2; 프로세스 0, 1; 또는 프로세스 3 중 적어도 하나를 포함한다. 대안적으로, 제2 시그널링 필드가 2 비트를 차지하는 경우, 제2 시그널링 필드에 의해 표시되는 HARQ 프로세스 상태들은 프로세스 0, 1, 2, 3; 프로세스 0, 1; 프로세스 0; 또는 프로세스 1 중 적어도 하나를 포함한다. 대안적으로, 제2 시그널링 필드가 2 비트를 차지하는 경우, 제2 시그널링 필드에 의해 표시되는 HARQ 프로세스 상태들은 프로세스 0, 1, 2, 3; 프로세스 0, 1; 프로세스 2, 3; 또는 프로세스 0 중 적어도 하나를 포함한다.
본 개시의 실시예들에 따르면, 제2 시그널링 필드가 3 비트를 차지하는 경우, 제2 시그널링 필드에 의해 표시되는 HARQ 프로세스 상태들은 프로세스 0, 1, 2, 3; 프로세스 0, 1, 2; 프로세스 1, 2, 3; 프로세스 0, 1; 프로세스 1, 2; 프로세스 2, 3; 프로세스 0; 또는 프로세스 3 중 적어도 하나를 포함한다.
본 개시의 실시예들에 따르면, 제2 시그널링 필드가 3 비트를 차지하는 경우, 제2 시그널링 필드에 의해 표시되는 HARQ 프로세스 상태들은 프로세스 0, 1, 2, 3; 프로세스 0, 1; 프로세스 2, 3; 프로세스 0; 프로세스 1; 프로세스 2; 프로세스 3; 또는 프로세스 0, 1, 2 중 적어도 하나를 포함한다. 대안적으로, 제2 시그널링 필드가 3 비트를 차지하는 경우, 제2 시그널링 필드에 의해 표시되는 HARQ 프로세스 상태들은 프로세스 0, 1, 2, 3; 프로세스 0, 1; 프로세스 2, 3; 프로세스 1, 2; 프로세스 0; 프로세스 1; 프로세스 2; 또는 프로세스 3 중 적어도 하나를 포함한다. 대안적으로, 제2 시그널링 필드가 3 비트를 차지하는 경우, 제2 시그널링 필드에 의해 표시되는 HARQ 프로세스 상태들은 프로세스 0, 1, 2, 3; 프로세스 0, 1; 프로세스 2, 3; 프로세스 0, 2; 프로세스 0; 프로세스 1; 프로세스 2; 또는 프로세스 3 중 적어도 하나를 포함한다.
본 개시의 실시예들에 따르면, 스케줄링을 위한 TB들의 최대 지원 개수가 4개이고, 프로세스들의 개수가 4개이고, 신규 전송 TB와 재전송 TB가 하이브리드 방식으로 전송될 수 있는 경우, HARQ 프로세스 필드의 프로세스 스케줄링 정보와 NDI 정보는 제3 시그널링 필드를 통해 표시된다. 제3 시그널링 필드는 5 비트, 6 비트 또는 7 비트를 차지한다.
본 개시의 실시예들에 따르면, 제3 시그널링 필드가 5 비트를 차지하는 경우, 제3 시그널링 필드에 의해 표시되는 프로세스 상태들은, 프로세스 0, 1, 2, 3(NDI=0 또는 1); 프로세스 0, 1(NDI=0 또는 1); 프로세스 2, 3(NDI=0 또는 1); 프로세스 0(NDI=0 또는 1); 프로세스 1(NDI=0 또는 1); 프로세스 2(NDI=0 또는 1); 프로세스 3(NDI=0 또는 1); 프로세스 0(NDI=0)+프로세스 1(NDI=1); 프로세스 0(NDI=0)+프로세스 1, 2, 3(NDI=1); 프로세스 1(NDI=0)+프로세스 0(NDI=1); 프로세스 1(NDI=0)+프로세스 0, 2, 3(NDI=1); 프로세스 2(NDI=0)+프로세스 3(NDI=1); 프로세스 2(NDI=0)+프로세스 0, 1, 3(NDI=1); 프로세스 3(NDI=0)+프로세스 2(NDI=1); 프로세스 3(NDI=0)+프로세스 0, 1, 2(NDI=1); 프로세스 0, 1(NDI=0)+프로세스 2, 3(NDI=1); 또는 프로세스 2, 3(NDI=0)+프로세스 0, 1(NDI=1) 중 적어도 하나를 포함한다.
본 개시의 실시예들에 따르면, 스케줄링을 위한 TB들의 최대 지원 개수가 8개이고, 프로세스들의 개수가 8개이고, 신규 전송 TB와 재전송 TB가 하이브리드 방식으로 전송될 수 없는 경우, NDI 정보는 제4 시그널링 필드를 통해 표시되고, HARQ 프로세스 필드의 프로세스 스케줄링 정보는 제5 시그널링 필드를 통해 표시된다.
본 개시의 실시예들에 따르면, 스케줄링을 지원하는 프로세스들의 개수는 1개, 2개, 3개, 4개, 6개, 8개; 또는 1개, 2개, 4개, 6개, 8개; 또는 1개, 4개를 포함한다.
본 개시의 실시예들에 따르면, 제4 시그널링 필드는 1 비트를 차지하고, 제5 시그널링 필드는 4 비트를 차지하거나; 대안적으로, 제4 시그널링 필드는 1 비트를 차지하고, 제5 시그널링 필드는 5 비트를 차지한다.
본 개시의 실시예들에 따르면, 제5 시그널링 필드가 4 비트를 차지하는 경우, 제5 시그널링 필드에 의해 표시되는 프로세스 상태들은 프로세스 0, 1, 2, 3, 4, 5, 6, 7; 프로세스 0, 1, 2, 3, 4, 5; 프로세스 0, 1, 2, 3; 프로세스 4, 5, 6, 7; 프로세스 0, 1; 프로세스 2, 3; 프로세스 4, 5; 프로세스 6, 7; 프로세스 0; 프로세스 1; 프로세스 2; 프로세스 3; 프로세스 4; 프로세스 5; 프로세스 6; 또는 프로세스 7 중 적어도 하나를 포함한다.
본 개시의 실시예들에 따르면, 제5 시그널링 필드가 5 비트를 차지하는 경우, 제5 시그널링 필드에 의해 표시되는 프로세스 상태들은 프로세스 0, 1, 2, 3, 4, 5, 6, 7; 프로세스 0, 1, 2, 3, 4; 프로세스 1, 2, 3, 4, 5; 프로세스 2, 3, 4, 5, 6; 프로세스 3, 4, 5, 6, 7; 프로세스 0, 1, 2; 프로세스 1, 2, 3; 프로세스 2, 3, 4; 프로세스 3, 4, 5; 프로세스 4, 5, 6; 프로세스 5, 6, 7; 프로세스 0, 1; 프로세스 1, 2; 프로세스 2, 3; 프로세스 3, 4; 프로세스 4, 5; 프로세스 5, 6; 프로세스 6, 7; 프로세스 0; 프로세스 1; 프로세스 2; 프로세스 3; 프로세스 4; 프로세스 5; 프로세스 6; 또는 프로세스 7 중 적어도 하나를 포함한다.
본 개시의 실시예들에 따르면, 스케줄링을 위한 TB들의 최대 지원 개수가 8개이고, 프로세스들의 개수가 8개이고, 신규 전송 TB와 재전송 TB가 하이브리드 방식으로 전송될 수 있는 경우, HARQ 프로세스 필드의 프로세스 스케줄링 정보와 NDI 정보는 제6 시그널링 필드를 통해 표시된다. 제6 시그널링 필드는 5 비트, 6 비트 또는 7 비트를 차지한다.
하나의 PDCCH를 통해 다중 TB들이 스케줄링되는 경우, 스케줄링된 다중 TB들의 리던던시 버전들이 DCI 내의 RV 표시를 통해 표시되거나, 또는 리던던시 버전들은 DCI에 의한 표시를 요구하지 않는 디폴트 값들이고; DCI는 PDCCH를 통해 전송된다.
본 개시의 실시예들에 따르면, 하이브리드 전송의 경우, 신규 전송 TB의 RV는 고정되고, 재전송 TB의 RV는 DCI 내의 RV 표시 시그널링 필드에 의해 표시된다. 비 하이브리드 전송의 경우, 신규 전송 TB의 RV와 재전송 TB의 RV는 동일하며, 고정되거나 또는 DCI 내의 RV 표시 시그널링 필드에 의해 표시된다.
본 개시의 실시예들에 따르면, 첫번째 전송 TB의 RV가 고정된 경우, 첫번째 전송 TB의 RV는 RV0, RV1, RV2, 또는 RV3이다.
하나의 PDCCH를 통해 다중 TB들이 스케줄링되고 특정 피드백을 위해 하나의 TB가 1 비트를 필요로 하는 경우, DCI를 통해 스케줄링된 다중 TB들에 대응하는 ACK/NACK를 전송하기 위한 업링크 자원들의 주파수 도메인 위치들은 동일하다. 다중 TB들이 다중 멀티플렉싱(multi-multiplexing) 피드백의 방식으로 피드백되는 경우, DCI를 통해 스케줄링된 다중 TB들에 대응하는 ACK/NACK를 전송하기 위한 업링크 자원들의 주파수 도메인 위치들은 상위 계층 구성 시그널링 및 오프셋(ARO)에 따라 결정된다. TB 특유적 피드백 및 하프 듀플렉스 단말기의 경우, DCI를 통해 스케줄링된 다중 TB들에 대응하는 ACK/NACK를 전송하기 위한 업링크 자원들은 시간 도메인 내의 연속적인 유효 업링크 서브프레임들 상에 위치한다.
본 개시의 실시예들은 이하에서 예시를 통해 상세하게 설명된다.
예시 1
이 예시는 다중 TB 스케줄링 강화의 경우의 4TB 스케줄링 시나리오에 적용가능하다. 본 목적은 시그널링 오버헤드를 감소시키고, 다중 TB 스케줄링을 구현하고, 전송 효율성을 향상시키고, 오버헤드를 감소시키는 것이다. 그 특징은, 다중 TB 스케줄링의 경우, 신규 전송 TB와 재전송 TB는 하이브리드 방식으로 전송될 수 없으며, TB들의 최대 개수는 프로세스들의 개수와 동일하다는 점이다. 또한, 피드백은 다중 비트 피드백이며, 즉 4TB 스케줄링의 경우, 4 비트 피드백이 수행된다.
이 특징에 따르면, 4TB 전송의 경우, 4TB의 피드백을 위해 사용되는 업링크 자원들의 수에 관계없이 피드백 정보는 4 비트를 차지한다. 또한, TB는 하이브리드 방식으로 전송될 수 없으며, NDI 필드는 모든 프로세스들의 스케줄링을 균일하게 표시할 수 있다. 프로세스들의 스케줄링은 아래의 상태들 중 하나를 포함한다.
[표 1-1] 4-프로세스 비 하이브리드 전송 상태 스케줄링
Figure pct00001
2TB 및 3TB 스케줄링의 경우, 프로세스들은 서로 랜덤하게 결합될 수 있다.
[표 1-2] 4-프로세스 비 하이브리드 전송 상태 스케줄링
Figure pct00002
[표 1-3] 4-프로세스 비 하이브리드 전송 상태 스케줄링
Figure pct00003
[표 1-4] 4-프로세스 비 하이브리드 전송 상태 스케줄링
Figure pct00004
원칙적으로 말해서, 프로세스 0, 1, 2, 3이 스케줄링되고, 하나의 단일 프로세스를 스케줄링하는 상태가 존재하면, 나머지 단일 프로세스의 3개 상태들, 2개 프로세스의 6개 상태들, 및 3개 프로세스들의 4개 상태들 중에서 임의의 6개 프로세스들이 선택되고; 한 번에 다중 프로세스들이 스케줄링되는 경우, 다중 프로세스들의 일련 번호들은 가능한 한 연속적이며, 매번 스케줄링되는 프로세스들은 서로 중첩되지 않는 것이 보장된다.
이 경우, 3 비트를 사용하는 프로세스 필드는 4개 프로세스들에서 다중 TB들의 스케줄링을 구현할 수 있다. NDI 필드의 1 비트는 모든 프로세스들의 신규 전송 및 재전송을 나타낸다. 프로세스 필드의 3 비트에 의한 표시는 연속적인 개수의 TB들이 스케줄링이 가능하고, 재전송 상태에 관계없이 최대 2개의 PDCCH를 통한 스케줄링이 가능하다. [표 1-1]은 예시로서 사용된다. 본 예시에서, 4개의 신규 전송 TB들 중 3개가 재전송될 필요가 있는 경우, 즉 프로세스 0, 1, 3에 대응하는 TB들이 재전송될 필요가 있다는 것을 다중 비트 피드백 메커니즘이 나타내는 경우, 먼저 프로세스 0, 1에 대응하는 TB들을 스케줄링하고, 그런 후 프로세스 3에 대응하는 TB를 스케줄링하는데, 즉, 스케줄링이 두 번 수행된다.
이 예시에서는, 3 비트를 사용하여 4개 프로세스들이 스케줄링되는 방식으로 하나의 PDCCH를 통해 4TB들이 스케줄링된다.
예시 2
이 예시는 다중 TB 스케줄링 강화의 경우의 4TB 스케줄링 시나리오에 적용가능하다. 본 목적은 시그널링 오버헤드를 감소시키고, 다중 TB 스케줄링을 구현하고, 전송 효율성을 향상시키고, 오버헤드를 감소시키는 것이다. 그 특징은, 다중 TB 스케줄링의 경우, 신규 전송 TB와 재전송 TB는 하이브리드 방식으로 전송될 수 있으며, NDI 필드와 HARQ 프로세스 필드는 4TB 스케줄링을 나타내며, 피드백 모드는 다중 비트 피드백이라는 점이다.
이 특징에 따르면, 4TB 전송의 경우, 피드백 비트들은 모든 프로세스들의 전송에 관한 정보를 피드백할 수 있는 4 비트이다. 또한, 신규 전송 TB와 재전송 TB는 하이브리드 방식으로 전송될 수 있으므로, 각 TB의 신규 전송 또는 재전송 상태를 UE에 표시될 필요가 있다. NDI 필드에 의한 표시와 프로세스 필드에 의한 표시가 별개로 수행되는 경우, 예를 들어, 프로세스 필드는 4개 프로세스들을 스케줄링하거나 또는 스케줄링되는 프로세스들의 개수 또는 스케줄링되는 TB들의 개수 중 하나를 표시하고, NDI 필드는 4개 프로세스들을 표시하고, 프로세스 필드에 대해서 2 비트 내지 4 비트가 필요하고, NDI 필드에 대해서 4 비트가 필요하며, 즉, 총 6 비트 내지 8 비트가 필요하다. 이 경우, DCI 오버헤드는 상대적으로 크며 MTC 시스템과 NB-IoT 시스템 둘 다에 의해 허용가능하지 않다. 따라서, DCI 오버헤드를 감소시키기 위해 프로세스 필드와 NDI 필드에 의한 공동 표시를 수행하는 것이 가능하다.
TB들의 개수는 2 파트 규칙을 충족한다. 이 규칙의 가장 간단한 적용은 [표 2-1]에서 설명되어 있다.
[표 2-1] 2 파트 규칙의 제약 하에서의 4-프로세스 하이브리드 전송 상태 스케줄링
Figure pct00005
스케줄링이 두 번 수행된 후 어떠한 TB와 어떠한 프로세스도 스케줄링될 수 있다. 앞의 표에서는 5 비트만을 사용하여 표시될 수 있는 총 24개의 상태들이 나열되어 있다. 3개 프로세스들의 1회 스케줄링이 지원되지 않음을 표로부터 살펴볼 수 있다.
연속적인 개수의 TB들의 스케줄링이 지원된다. 이러한 스케줄링의 한가지 방법이 [표 2-2]에서 설명되어 있다.
[표 2-2] 연속적인 개수의 TB들의 제약 하에서의 4-프로세스 하이브리드 전송 상태 스케줄링
Figure pct00006
앞의 표에서는 5 비트만을 사용하여 표시될 수 있는 총 31개의 상태들이 나열되어 있다. 더 많은 하이브리드 전송 또는 신규 전송 상태들이 추가되면, 오버헤드가 6 비트를 초과하도록 증가한다. 5 비트를 사용하는 경우, 하나의 하이브리드 전송 상태가 여전히 추가될 수 있다.
하이브리드 전송에서 최대 10개 프로세스들이 지원되고 하나의 PDCCH를 통해 최대 4TB가 스케줄링되는 것이 지원되는 경우, 10개 프로세스들을 세 그룹들, 4+4+2로 분할하는 것이 가능하다. 즉, 첫번째 그룹에는 4개 프로세스들이 포함되고, 두번째 그룹에는 4개 프로세스들이 포함되며, 세번째 그룹에는 나머지 2개 프로세스들이 포함된다. 4개 프로세스들의 하이브리드 전송은 앞의 방식으로 표시된다. 2개 프로세스들의 하이브리드 전송은 2 비트를 사용하여 표시된다. 대안적으로, 4개 프로세스들+오프셋의 형식이 사용되고, 오프셋은 3 비트를 사용하여 표시된다. 오프셋의 상이한 값들에 따라, 스케줄링되는 프로세스들은, 프로세스 0, 1, 2, 3; 프로세스 1, 2, 3, 4; 프로세스 2, 3, 4, 5; 프로세스 3, 4, 5, 6; 프로세스 4, 5, 6, 7; 프로세스 5, 6, 7, 8; 또는 프로세스 6, 7, 8, 9 중 하나를 포함한다. 4개 프로세스들의 하이브리드 전송은 앞의 방식으로 표시될 수 있다. 오프셋은 본질적으로 프로세스 중첩가능한 그룹화를 나타낸다. 오프셋의 표시 필드는 그룹 일련 번호 필드와 동일하다.
최대 16개 프로세스들이 지원되고 하나의 PDCCH를 통해 최대 개수의 4TB들이 스케줄링되는 것이 지원되는 경우, 16개 프로세스들을 두 그룹들, 4+4+4+4로 분할하는 것이 가능하다. 즉, 각 그룹에는 4개 프로세스들이 포함된다. 4TB들의 하이브리드 전송은 앞의 방식으로 표시된다.
예시 3
이 예시는 다중 TB 스케줄링 강화의 경우의 8TB 스케줄링 및 비 하이브리드 전송 시나리오에 적용가능하다. 본 목적은 시그널링 오버헤드를 감소시키고, 다중 TB 스케줄링을 구현하고, 전송 효율성을 향상시키고, 오버헤드를 감소시키는 것이다. 그 특징은, 다중 TB 스케줄링의 경우, 신규 전송 TB와 재전송 TB는 하이브리드 방식으로 전송될 수 없으며, 8TB는 8개 프로세스들에 대응하고, 피드백 모드는 다중 비트 피드백이라는 점이다.
이 특징에 따르면, 다중 비트 피드백은 8개 프로세스들에 대응하는 8TB의 전송에 관한 정보를 나타내는 8 비트 피드백 정보일 수 있다. 신규 전송 정보는 재전송 정보와는 별개이므로, NDI 필드에 의한 표시와 프로세스 필드에 의한 표시는 별개로 수행된다. 예를 들어, 1 비트 또는 다중 비트 NDI는 모든 프로세스들의 전송에 관한 정보를 표시한다.
8-프로세스 8-TB 스케줄링의 전송을 위한 프로세스 스케줄링 방법이 제공된다. 단일 프로세스에 의해 스케줄링되는 단일 TB 외에도, 다른 프로세스들에서 짝수 개수의 TB가 스케줄링된다. 상세한 내용이 아래에 설명되어 있다.
[표 3-1] 특정 개수의 제약 하에서의 8-프로세스 스케줄링
Figure pct00007
즉, TB들의 개수는 {1, 2, 4, 6, 8} 집합의 원소이다. 단일 프로세스의 전송을 위해서는, 1회 스케줄링이 필요하다. 2개 프로세스들의 전송을 위해서는, 최대 2회 스케줄링이 필요하다. 3개 프로세스들의 전송을 위해서는, 최대 3회 스케줄링이 필요하고, 최소 2회 스케줄링이 필요하다. 4개 프로세스들, 5개 프로세스들, 6개 프로세스들, 7개 프로세스들의 전송을 위해서는, 최대 4회 스케줄링이 필요하면서, 최소 1회 스케줄링, 최소 2회 스케줄링, 최소 1회 스케줄링, 및 최소 2회 스케줄링이 각각 필요하다. 앞의 표에는 4 비트 프로세스 필드에 의해 표시될 필요가 있는 총 16개 상태들이 나열되어 있다. 분명히, 어떠한 6개 프로세스들에서도 6TB가 스케줄링될 수 있다. 4TB 또는 2TB는 중첩되지 않는 조합을 가질 수 있다. 예를 들어, 4TB의 프로세스들은 프로세스 0, 1, 3, 4과, 프로세스 2, 5, 6, 7일 수 있다.
본 개시의 실시예들은 다른 제약 방법을 추가로 제공한다. 이 방법에서, 스케줄링되는 TB 개수 시퀀스는 피보나치 시퀀스 변형 규칙을 충족한다. 즉, TB들의 개수는 {1, 2, 3, 5, 8} 집합의 원소이다. 1개 프로세스 상태 할당 체계가 [표 3-2]에서 도시되어 있다.
[표 3-2] 피보나치 시퀀스의 제약 하에서의 8-프로세스 스케줄링
Figure pct00008
앞의 표에서는 5 비트만을 사용하여 표시될 수 있는 총 26개의 상태들이 나열되어 있다. 앞의 체계의 장점은 최소 2회 스케줄링만으로 임의의 개수의 프로세스들이 구현할 수 있다는 것이다. 5 비트를 사용하는 경우, 임의의 6개 상태들이 여전히 추가될 수 있다.
최대 10개 프로세스들이 지원되고 하나의 PDCCH를 통해 최대 8TB들이 스케줄링되는 것이 지원되는 경우, 10개 프로세스들을 두 그룹들, 8+2로 분할하는 것이 가능하다. 즉, 한 그룹에는 8개 프로세스들이 포함되고, 다른 그룹에는 나머지 2개 프로세스들이 포함된다. 대안적으로, 8개 프로세스들+오프셋의 형식이 사용된다. 오프셋은 1 비트 내지 2 비트를 사용하여 표시된다. 오프셋의 상이한 값들에 따라, 스케줄링되는 프로세스들은, 프로세스 0, 1, 2, 3, 4, 5, 6, 7; 프로세스 1, 2, 3, 4, 5, 6, 7, 8; 또는 프로세스 2, 3, 4, 5, 6, 7, 8, 9 중 하나를 포함한다.
최대 16개 프로세스들이 지원되고 하나의 PDCCH를 통해 최대 8TB들이 스케줄링되는 것이 지원되는 경우, 16개 프로세스들을 두 그룹들, 8+8로 분할하는 것이 가능하다. 즉, 각 그룹에는 8개 프로세스들이 포함된다. 대안적으로, 8개 프로세스들+오프셋의 형식이 사용된다. 오프셋은 3 비트 내지 4 비트를 사용하여 표시된다. 오프셋은 본질적으로 프로세스 중첩가능한 그룹화를 나타낸다. 오프셋의 표시 필드는 그룹 일련 번호 필드와 동일하다.
이 예시에서는, 다중 비트 피드백 모드에 기초하여, 4 비트 또는 5 비트를 사용하는 8-프로세스 스케줄링을 위해 비 하이브리드 전송 표시 방법이 제공된다.
예시 4
이 예시는 다중 TB 스케줄링 강화의 경우의 8TB 스케줄링 및 하이브리드 전송 시나리오에 적용가능하다. 본 목적은 시그널링 오버헤드를 감소시키고, 다중 TB 스케줄링을 구현하고, 전송 효율성을 향상시키고, 오버헤드를 감소시키는 것이다. 그 특징은, 다중 TB 스케줄링의 경우, 신규 전송 TB와 재전송 TB는 하이브리드 방식으로 전송될 수 있으며, 다중 TB 스케줄링은 다중 비트 피드백 메커니즘에 기초한다는 점이다.
8 비트 하이브리드 전송 상태들의 개수가 38-1=6560이므로, 오버헤드는 지나치게 크다. 8TB 스케줄링에 기초하는 하이브리드 전송은 비 하이브리드 전송 체계에 기초하여 설계될 수 있다. 즉, 필요한 특정 하이브리드 전송 상태들이 추가된다. 이러한 방식으로, 기본 요구사항이 충족될뿐만 아니라, DCI 오버헤드가 또한 감소된다.
[표 4-1] 8-프로세스 하이브리드 전송 스케줄링
Figure pct00009
Figure pct00010
Figure pct00011
이 경우, 6TB 스케줄링을 제외하고, 앞의 표에서는 6 비트를 사용하여 표시될 필요가 있는 총 30+22=42개 상태들이 나열되어 있다. 분명히, 표시를 위해 6 비트가 사용되는 경우에는, 22개 상태들이 남아있으며, 이는 유연성을 증가시킬 목적으로 추가될 수 있다. 예를 들어, [표 3-1] 내의 상태들을 살펴보면, 6TB 스케줄링이 수행된다. 이 경우, 신규 전송 상태 1개, 재전송 상태 1개, 하이브리드 전송 상태 12개가 추가된다. 따라서, 총 58개 상태들이 있고, 다른 6개 상태들이 사용될 수 있다.
[표 3-2]에 기초하여, [표 4-2]에서 설명된 바와 같이 다른 하이브리드 전송 체계가 제공된다.
[표 4-2] 피보나치 시퀀스의 제약 하에서의 8-프로세스 하이브리드 전송 스케줄링
Figure pct00012
Figure pct00013
[표 4-2]에서는 총 26+52+35+18+4=135개 상태들이 나열되어 있다. 이들 상태들은 8 비트를 사용하여 표시될 필요가 있다. 이들 상태들에서 7개 상태들을 뺀 것은 7 비트만을 사용하여 표시될 필요가 있다.
최대 10개 프로세스들이 지원되고 하나의 PDCCH를 통해 최대 8TB들의 하이브리드 전송이 지원되는 경우, 10개 프로세스들을 두 그룹들, 8+2로 분할하는 것이 가능하다. 즉, 한 그룹에는 8개 프로세스들이 포함되고, 다른 그룹에는 나머지 2개 프로세스들이 포함된다. 8개 프로세스들의 하이브리드 전송은 앞의 방식으로 표시된다. 2개 프로세스들의 하이브리드 전송은 2 비트를 사용하여 표시된다. 대안적으로, 8개 프로세스들+오프셋의 형식이 사용된다. 오프셋은 1 비트 내지 2 비트를 사용하여 표시된다. 오프셋의 상이한 값들에 따라, 스케줄링되는 프로세스들은, 프로세스 0, 1, 2, 3, 4, 5, 6, 7; 프로세스 1, 2, 3, 4, 5, 6, 7, 8; 또는 프로세스 2, 3, 4, 5, 6, 7, 8, 9를 포함한다. 8개 프로세스들의 하이브리드 전송은 앞의 방식으로 표시된다.
최대 16개 프로세스들이 지원되고 하나의 PDCCH를 통해 최대 8TB들이 스케줄링되는 것이 지원되는 경우, 16개 프로세스들을 두 그룹들, 8+8로 분할하는 것이 가능하다. 즉, 각 그룹에는 8개 프로세스들이 포함된다. 대안적으로, 8개 프로세스들+오프셋의 형식이 사용된다. 오프셋은 3 비트 내지 4 비트를 사용하여 표시된다. 8개 프로세스들의 하이브리드 전송은 앞의 방식으로 표시된다. 오프셋은 본질적으로 프로세스 중첩가능한 그룹화를 나타낸다. 오프셋의 표시 필드는 그룹 일련 번호 필드와 동일하다.
예시 5
이 예시는 다중 TB 스케줄링 강화의 경우 하이브리드 전송 및 비 하이브리드 전송 시나리오들에서 DCI 내의 RV 및 송신 전력 제어(transmit power control; TPC) 시그널링의 표시에 적용가능하다.
상기 특징에 따르면, 비 하이브리드 전송의 경우의 RV는 하이브리드 전송의 경우의 RV와 다르다. 비 하이브리드 전송의 경우, 모든 TB들이 동일한 시간에 전송되므로 동일한 RV를 사용할 수 있다. 그러나, 하이브리드 전송의 경우, TB들은 상이한 방식들로 전송되므로 상이한 RV들에 대응한다. 따라서, 비 하이브리드 전송의 경우, 표시된 TB들은 DCI 내의 RV 표시 시그널링에 따라 결정된 동일한 RV를 가지며; 하이브리드 전송의 경우, 첫번째 전송 TB의 RV는 0으로 고정되고, 재전송 TB의 RV는 DCI 내의 RV 표시 시그널링에 따라 결정된다.
NB-IoT의 경우, 업링크 전송을 위한 DCI 포맷 N0은 1 비트 RV 표시 시그널링 필드를 갖다. 비 하이브리드 전송의 경우, TB들은 1 비트 RV 시그널링 필드를 공동으로 사용하여 스케줄링될 수 있다. 하이브리드 전송의 경우, 2개 프로세스들에 대응하는 TB들 중에서, 하나는 신규 전송될 수 있고, 다른 하나는 재전송될 수 있으므로, 신규 전송 TB의 RV는 버전 0, 즉 RV0으로 고정되고, 재전송 TB의 RV는 여전히 시그널링 필드에 의해 표시된다.
MTC 커버리지 강화(coverage enhancement; CE) 모드 B의 경우에는, RV 표시가 없으며, 신규 전송 TB와 재전송 TB 둘 다 동일한 RV를 사용한다. MTC CE 모드 A의 경우, RV 시그널링 필드는 2 비트를 차지하며, 총 4개 RV들, 즉 RV0, RV1, RV2, RV3가 표시될 필요가 있다. 비 하이브리드 전송의 경우, 모든 TB들은 RV 표시를 공동으로 사용하여 표시될 수 있다. 하이브리드 전송의 경우, TB들은 신규 전송 TB들과 재전송 TB들을 포함한다. 신규 전송 TB의 리던던시 버전은 디폴트로 RV0이며, 재전송 TB의 리던던시 버전은 2 비트를 사용하여 표시된다.
TPC 시그널링의 경우, 원래의 표시 방법이 사용될 수 있다. 즉, 누적 값 전력 제어 방법이던 절대 값 전력 제어 방법이던 상관없이, TPC 시그널링은 스케줄링된 모든 TB들에 대해 전력 제어 표시를 수행한다. 원래의 방법은 단일 TB에 대해 전력 제어 표시를 수행하는 것이다.
이 예시에서는, 다중 TB 스케줄링의 경우 비 하이브리드 전송 시나리오와 하이브리드 전송 시나리오 둘 다에 대해 리던던시 버전 표시 방법이 제공된다.
예시 6
이 예시는 다중 TB 스케줄링 강화의 경우 업링크 피드백 자원들의 결정에 적용가능하다.
TB 특유적 피드백의 경우, DCI를 통해 스케줄링된 다중 TB들에 대응하는 ACK/NACK를 전송하기 위한 업링크 자원들의 주파수 도메인 위치들은 동일하다. TB 특유적 피드백은 각 TB가 개별 1 비트 피드백 정보를 갖는다는 것을 의미한다.
TB 특유적 피드백 및 하프 듀플렉스 단말기의 경우, DCI를 통해 스케줄링된 다중 TB들에 대응하는 ACK/NACK를 전송하기 위한 업링크 자원들은 시간 도메인 내의 연속적인 유효 업링크 서브프레임들 상에 위치한다.
도 4는 본 개시의 실시예들에 따른 상이한 피드백 시나리오들의 개략도이다. 도 4에서 도시된 바와 같이, 멀티플렉싱 피드백의 경우, MTC 시나리오에서, DCI를 통해 스케줄링된 다중 TB들에 대응하는 ACK/NACK를 전송하기 위한 업링크 자원들의 주파수 도메인 위치들은 상위 계층 구성 시그널링 및 오프셋(ARO)에 따라 결정된다. 멀티플렉싱 피드백은 각 TB가 1 비트 피드백 정보를 가지고 있고, 다중 TB들의 피드백 정보가 하나의 업링크 물리적 업링크 제어 채널(PUCCH) 자원에서 보내진다는 것을 의미한다. ARO는 HARQ-ACK 자원 오프셋으로부터 획득된다. HARQ-ACK 자원 오프셋은 DCI의 시그널링 필드이다. NB-IoT 시나리오에서, 멀티플렉싱 피드백 자원들의 시간 도메인 위치들은 다중 TB 스케줄링에서의 종료 TB 위치와 DCI 표시에 의해 결정된다.
이 예시는 다중 TB 스케줄링의 경우에서 업링크 자원들의 결정을 설명한다.
예시 7
이 예시는 다중 TB 스케줄링 강화 및 DCI에 의해 트리거되는 비주기적 CSI 보고의 경우에서 비주기적 CSI 보고를 위한 서브프레임 위치들의 결정에 적용가능하다.
비주기적 CSI가 원래의 방식으로 물리적 업링크 공유 채널(physical uplink shared channel; PUSCH)을 통해 보고되면, CSI 자원들은 TB 자원들을 차지한다. 결과적으로, 실제 TB 전송 자원들이 감소된다. 다중 TB 스케줄링의 경우, 비주기적 CSI 자원들의 위치들, 비주기적 CSI 자원들의 크기, 또는 비주기적 CSI 자원들과 함께 전송되는 TB들의 크기는 아래 네가지 방식들 중 하나로 결정된다.
(1) 비주기적 CSI 자원들은 첫번째 신규 전송 또는 재전송 TB 상에서 전송된다. 비 하이브리드 전송의 경우, CSI 자원들은 첫번째 신규 전송 TB 상에서 전송될 수 있다. 대안적으로, 하이브리드 전송의 경우, CSI 자원들은 첫번째 재전송 TB 상에서 전송될 수 있다.
(2) 다중 TB 스케줄링의 경우 비주기적 CSI 자원들과 함께 전송되는 TB들의 크기는 다른 TB들의 크기보다 작다.
DCI는 다른 TB들의 전송 블록 크기(transport block size; TBS)를 표시한다. CSI 자원들을 포함하는 TBS는 DCI에 의해 표시되는 TBS와 오프셋에 따라 결정된다. 오프셋은 미리정의된 값이거나, 시그널링에 의해 표시되거나, 자원 크기에 따라 결정되거나, TB 전송 코드율에 따라 결정되거나, DCI에 의해 표시되는 변조 및 코딩 방식(modulation and coding scheme; MCS)에 따라 결정된다.
(3) CSI 자원들은 개별 자원들 상에서 전송된다.
예를 들어, 다중 TB 스케줄링의 경우, CSI 자원들이 전송될 필요가 있다. 이 경우, 대응 자원들은 CSI에 대해 할당되어 첫번째 전송 자원 위치에 배치된다. DCI는 다중 TB 스케줄링과 관련된 정보를 표시한다. CSI 자원들의 크기와 위치는 디폴트에 의해 또는 DCI에 의해 표시된 자원 위치 및 오프셋에 따라 결정될 수 있다. 오프셋은 미리정의된 값이거나, 시그널링에 의해 표시되거나, 자원 크기에 따라 결정되거나, TB 전송 코드율에 따라 결정되거나, DCI에 의해 표시되는 MCS에 따라 결정된다.
(4) 다중 TB 스케줄링의 경우 비주기적 CSI 자원들과 함께 전송되는 TB들에 대응하는 자원들은 다른 TB들에 대응하는 자원들보다 크기가 크다.
DCI는 다른 TB들의 자원 위치들을 표시한다. CSI 자원들을 포함하는 TBS는 DCI에 의해 표시되는 자원 위치들과 오프셋에 따라 결정된다. 오프셋은 미리정의된 값이거나, 시그널링에 의해 표시되거나, TB 크기에 따라 결정되거나, TB 전송 코드율에 따라 결정되거나, DCI에 의해 표시되는 MCS에 따라 결정된다.
앞의 구현들의 설명으로부터, 앞의 각각의 실시예에 따른 방법은 소프트웨어와 필요한 범용 하드웨어 플랫폼에 의해 구현될 수 있거나, 또는 물론 하드웨어에 의해 구현될 수 있다는 것이 당업자에게 명백할 것이다. 그러나, 많은 경우들에서, 전자가 선호되는 구현이다. 이러한 이해를 바탕으로, 본 개시에서 실질적으로 제공되는 솔루션 또는 기존 기술에 기여하는 부분은 소프트웨어 제품의 형태로 구현될 수 있다. 소프트웨어 제품은 (판독 전용 메모리(ROM)/랜덤 액세스 메모리(RAM), 자기 디스크 또는 광 디스크와 같은) 저장 매체에 저장되며, 단말기(휴대폰, 컴퓨터, 서버 또는 네트워크 디바이스일 수 있음)가 본 개시의 각 실시예에 따른 방법을 수행할 수 있게 하는 여러 명령어들을 포함한다.
본 개시의 실시예들은 다운링크 제어 정보를 전송하기 위한 장치를 더 제공한다. 장치는 본 개시의 앞의 각 실시예에 따른 다운링크 제어 정보를 전송하기 위한 방법을 구현하기 위해 사용된다. 설명된 것은 반복하지 않을 것이다. 이하에서 사용되는 "모듈"이라는 용어는 미리결정된 기능들을 구현할 수 있는 소프트웨어, 하드웨어, 또는 이들의 조합일 수 있다. 이하의 실시예들에서의 장치들은 바람직하게는 소프트웨어에 의해 구현되지만, 하드웨어에 의한 구현 또는 소프트웨어와 하드웨어의 조합에 의한 구현도 가능하고 구상가능하다.
도 5는 본 개시의 실시예들에 따라 다운링크 제어 정보를 전송하기 위한 장치의 구조를 나타내는 개략도이다. 도 5에서 도시된 바와 같이, 장치는 물리적 다운링크 제어 채널(PDCCH)을 통해 다운링크 제어 정보(DCI)를 전송하도록 구성된 제1 전송 모듈(52); 및 DCI를 통해 다중 전송 블록(TB)을 스케줄링하도록 구성된 스케줄링 모듈(54)을 포함한다. 스케줄링된 다중 TB는 DCI 내의 하이브리드 자동 반복 요청(hybrid automatic repeat request; HARQ) 프로세스 정보와 신규 데이터 표시자(new data indicator; NDI) 정보에 의해 표시된다.
본 개시의 실시예들에 따르면, 다중 TB들의 최대 개수는 스케줄링을 위한 HARQ 프로세스들의 최대 지원 개수 미만이다.
본 개시의 실시예들에 따르면, 장치는 다중 TB들의 최대 개수가 4개이고 스케줄링을 위한 HARQ 프로세스들의 최대 지원 개수가 4개인 경우, NDI 정보를 제1 시그널링 필드를 통해 표시하고, HARQ 프로세스 필드의 프로세스 스케줄링 정보를 제2 시그널링 필드를 통해 표시하도록 구성된 제1 표시 모듈을 더 포함할 수 있다.
본 개시의 실시예들에 따르면, 제1 시그널링 필드는 1 비트를 차지하고, 제2 시그널링 필드는 1 비트를 차지하며; 대안적으로, 제1 시그널링 필드는 1 비트를 차지하고, 제2 시그널링 필드는 2 비트를 차지하며; 대안적으로, 제1 시그널링 필드는 1 비트를 차지하고, 제2 시그널링 필드는 3 비트를 차지하며; 대안적으로 제1 시그널링 필드는 1 비트를 차지하고, 제2 시그널링 필드는 4 비트를 차지한다.
본 개시의 실시예들에 따르면, HARQ 프로세스 필드의 프로세스 상태들은 1개 프로세스의 X개 상태들, 2개 프로세스의 Y개 상태들, 3개 프로세스들의 Z개 상태들, 4개 프로세스들의 M개 상태들을 포함한다. X, Y, Z, 및 M은 자연수이다.
본 개시의 실시예들에 따르면, 제2 시그널링 필드가 1 비트를 차지하는 경우, 스케줄링을 위한 HARQ 프로세스들의 지원 개수는 1개와 4개를 포함하고, X+M=2이거나; 또는 제2 시그널링 필드가 2 비트를 차지하는 경우, X+Y+Z+M≤4이거나; 대안적으로, 제2 시그널링 필드가 3 비트를 차지하는 경우, X+Y+Z+M≤8이거나; 대안적으로, 제2 시그널링 필드가 4 비트를 차지하는 경우, X+Y+Z+M≤16이다.
본 개시의 실시예들에 따르면, 제2 시그널링 필드가 1 비트를 차지하는 경우, X=1, M=1이거나; 대안적으로, 제2 시그널링 필드가 2 비트를 차지하는 경우, X+Y+Z+M≤4, X≥1, M=1이거나; 대안적으로, 제2 시그널링 필드가 3 비트를 차지하는 경우, X+Y+Z+M≤8, X≥1, M=1이거나; 대안적으로, 제2 시그널링 필드가 4 비트를 차지하는 경우, X+Y+Z+M≤16, X≥1, M=1이다.
본 개시의 실시예들에 따르면, 제2 시그널링 필드가 2 비트를 차지하는 경우, X=1, Y=1, Z=1, M=1이거나; 또는 X=2, Y=1, Z=0, M=1이거나; 또는 X=1, Y=2, Z=0, M=1이다.
본 개시의 실시예들에 따르면, 제2 시그널링 필드가 3 비트를 차지하는 경우, X=4, Y=3, Z=0, M=1이거나; 또는 X=4, Y=2, Z=1, M=1이거나; 또는 X=4, Y=1, Z=2, M=1이거나; 또는 X=2, Y=3, Z=2, M=1이다.
본 개시의 실시예들에 따르면, 제2 시그널링 필드가 4 비트를 차지하는 경우, X=4, Y=6, Z=4, M=1이다.
본 개시의 실시예들에 따르면, 제2 시그널링 필드가 1 비트를 차지하는 경우, 제2 시그널링 필드에 의해 표시되는 HARQ 프로세스 필드의 프로세스 스케줄링 상태들은 프로세스 0, 1, 2, 3; 또는 프로세스 0 중 적어도 하나를 포함한다.
본 개시의 실시예들에 따르면, 제2 시그널링 필드가 2 비트를 차지하는 경우, 제2 시그널링 필드에 의해 표시되는 HARQ 프로세스 필드의 프로세스 스케줄링 상태들은 프로세스 0, 1, 2, 3; 프로세스 0, 1, 2; 프로세스 0, 1; 또는 프로세스 3 중 적어도 하나를 포함한다. 대안적으로, 제2 시그널링 필드가 2 비트를 차지하는 경우, 제2 시그널링 필드에 의해 표시되는 HARQ 프로세스 필드의 프로세스 스케줄링 상태들은 프로세스 0, 1, 2, 3; 프로세스 0, 1; 프로세스 0; 또는 프로세스 1 중 적어도 하나를 포함한다. 대안적으로, 제2 시그널링 필드가 2 비트를 차지하는 경우, 제2 시그널링 필드에 의해 표시되는 HARQ 프로세스 필드의 프로세스 스케줄링 상태들은 프로세스 0, 1, 2, 3; 프로세스 0, 1; 프로세스 2, 3; 또는 프로세스 0 중 적어도 하나를 포함한다.
본 개시의 실시예들에 따르면, 제2 시그널링 필드가 3 비트를 차지하는 경우, 제2 시그널링 필드에 의해 표시되는 HARQ 프로세스 필드의 프로세스 스케줄링 상태들은 프로세스 0, 1, 2, 3; 프로세스 0, 1, 2; 프로세스 1, 2, 3; 프로세스 0, 1; 프로세스 1, 2; 프로세스 2, 3; 프로세스 0; 또는 프로세스 3 중 적어도 하나를 포함한다.
본 개시의 실시예들에 따르면, 제2 시그널링 필드가 3 비트를 차지하는 경우, 제2 시그널링 필드에 의해 표시되는 HARQ 프로세스 필드의 프로세스 스케줄링 상태들은 프로세스 0, 1, 2, 3; 프로세스 0, 1; 프로세스 2, 3; 프로세스 0; 프로세스 1; 프로세스 2; 프로세스 3; 또는 프로세스 0, 1, 2 중 적어도 하나를 포함한다. 대안적으로, 제2 시그널링 필드가 3 비트를 차지하는 경우, 제2 시그널링 필드에 의해 표시되는 HARQ 프로세스 필드의 프로세스 스케줄링 상태들은 프로세스 0, 1, 2, 3; 프로세스 0, 1; 프로세스 2, 3; 프로세스 1, 2; 프로세스 0; 프로세스 1; 프로세스 2; 또는 프로세스 3 중 적어도 하나를 포함한다. 대안적으로, 제2 시그널링 필드가 3 비트를 차지하는 경우, 제2 시그널링 필드에 의해 표시되는 HARQ 프로세스 필드의 프로세스 스케줄링 상태들은 프로세스 0, 1, 2, 3; 프로세스 0, 1; 프로세스 2, 3; 프로세스 0, 2; 프로세스 0; 프로세스 1; 프로세스 2; 또는 프로세스 3 중 적어도 하나를 포함한다.
본 개시의 실시예들에 따르면, 장치는 다중 TB들의 최대 개수가 4개이고 스케줄링을 위한 HARQ 프로세스들의 최대 지원 개수가 4개인 경우, NDI 정보와 HARQ 프로세스 필드의 프로세스 스케줄링 정보를 제3 시그널링 필드를 통해 표시하도록 구성된 제2 표시 모듈을 더 포함할 수 있다.
본 개시의 실시예들에 따르면, 제3 시그널링 필드는 5 비트, 6 비트 또는 7 비트를 차지한다.
본 개시의 실시예들에 따르면, HARQ 프로세스 필드의 프로세스 상태들은 1개 프로세스의 X개 상태들, 2개 프로세스들의 Y개 상태들, 3개 프로세스들의 Z개 상태들, 4개 프로세스들의 M개 상태들을 포함한다.
본 개시의 실시예들에 따르면, 제3 시그널링 필드가 5 비트를 차지하는 경우, X+Y+Z+M≤32이거나; 또는 제3 시그널링 필드가 6 비트를 차지하는 경우, X+Y+Z+M≤64이거나; 또는 제3 시그널링 필드가 7 비트를 차지하는 경우, X+Y+Z+M≤128이다.
본 개시의 실시예들에 따르면, 제3 시그널링 필드가 5 비트를 차지하는 경우, X=8, Y+Z+M≤24이거나; 또는 X=4, Y+Z+M≤28이거나; 또는 X=1, Y+Z+M≤31이다.
본 개시의 실시예들에 따르면, 제3 시그널링 필드가 6 비트를 차지하는 경우, X=8, Y+Z+M≤56이다.
본 개시의 실시예들에 따르면, 제3 시그널링 필드가 7 비트를 차지하는 경우, X+Y+Z+M=80이고, 여기서 X=8이고, Y=24이고, Z=32이며, M=16이다.
본 개시의 실시예들에 따르면, 제3 시그널링 필드가 5 비트를 차지하는 경우, 제3 시그널링 필드에 의해 표시되는 HARQ 프로세스 필드의 프로세스 스케줄링 상태들은, 프로세스 0, 1, 2, 3과 NDI=0 또는 1; 프로세스 0, 1과, NDI=0 또는 1; 프로세스 2, 3과, NDI=0 또는 1; 프로세스 0과, NDI=0 또는 1; 프로세스 1과, NDI=0 또는 1; 프로세스 2와, NDI=0 또는 1; 프로세스 3과, NDI=0 또는 1; 프로세스 0과, NDI=0+프로세스 1과, NDI=1; 프로세스 0과, NDI=0+프로세스 1, 2, 3과, NDI=1; 프로세스 1과, NDI=0+프로세스 0과, NDI=1; 프로세스 1과, NDI=0+프로세스 0, 2, 3과, NDI=1; 프로세스 2와, NDI=0+프로세스 3과, NDI=1; 프로세스 2와, NDI=0+프로세스 0, 1, 3과, NDI=1; 프로세스 3과, NDI=0+프로세스 2와, NDI=1; 프로세스 3과, NDI=0+프로세스 0, 1, 2와, NDI=1; 프로세스 0, 1과, NDI=0+프로세스 2, 3과, NDI=1; 또는 프로세스 2, 3과, NDI=0+프로세스 0, 1과, NDI=1 중 적어도 하나를 포함한다.
본 개시의 실시예들에 따르면, 장치는 다중 TB들의 최대 개수가 8개이고 스케줄링을 위한 HARQ 프로세스들의 최대 지원 개수가 8개인 경우, NDI 정보를 제4 시그널링 필드를 통해 표시하고, HARQ 프로세스 필드의 프로세스 스케줄링 정보를 제5 시그널링 필드를 통해 표시하도록 구성된 제3 표시 모듈을 더 포함할 수 있다.
본 개시의 실시예들에 따르면, 스케줄링을 위한 HARQ 프로세스들의 지원 개수는 1개, 2개, 3개, 4개, 6개, 8개; 또는 1개, 2개, 4개, 6개, 8개; 또는 1개, 4개, 8개; 또는 1개, 2개, 3개, 4개, 8개; 또는 1개, 2개, 4개, 8개; 또는 1개, 2개, 4개, 7개, 8개이다.
본 개시의 실시예들에 따르면, 제4 시그널링 필드는 1 비트를 차지하고, 제5 시그널링 필드는 3 비트를 차지하거나; 또는, 제4 시그널링 필드는 1 비트를 차지하고, 제5 시그널링 필드는 4 비트를 차지하거나; 또는, 제4 시그널링 필드는 1 비트를 차지하고, 제5 시그널링 필드는 5 비트를 차지한다.
본 개시의 실시예들에 따르면, HARQ 프로세스 필드의 프로세스 상태들은 1개 프로세스의 X개 상태들, 2개 프로세스들의 Y개 상태들, 3개 프로세스들의 Z개 상태들, 4개 프로세스의 M개 상태들, 5개 프로세스들의 N개 상태들, 6개 프로세스들의 P개 상태들, 7개 프로세스들의 Q개 상태들, 및 8개 프로세스들의 R개 상태들을 포함하며, 여기서 X, Y, Z, M, N, P, Q, R은 자연수이다.
본 개시의 실시예들에 따르면, 제5 시그널링 필드가 3 비트를 차지하는 경우, R=1, X+Y+Z+M+N+P+Q+R≤8이거나; 또는 제5 시그널링 필드가 4 비트를 차지하는 경우, X+Y+Z+M+N+P+Q+R≤16이거나; 또는 제5 시그널링 필드가 5 비트를 차지하는 경우, R=1, X+Y+Z+M+N+P+Q+R≤32이다.
본 개시의 실시예들에 따르면, 제5 시그널링 필드가 3 비트를 차지하는 경우, X=1, Y=1, Z=1, M=1, N=1, P=1, Q=1, R=1이거나; 또는 X=4, Y=2, R=1, 0≤Z+M+N+P+Q≤1이거나; 또는 X=1, Y=2, Z=0, M=2, N=0, P=2, Q=0, R=1이거나; 또는 X=1, Y=2, Z=2, M=2, N=0, P=0, Q=0, R=1이거나; 또는 X=1, Y=2, Z=2, M=2, N=0, P=0, Q=0, R=1이거나; 또는 X=1, Y=0, Z=2, M=2, N=2, P=0, Q=0, R=1이거나; 또는 X=1, Y=2, Z=0, M=2, N=2, P=0, Q=0, R=1이다.
본 개시의 실시예들에 따르면, 제5 시그널링 필드가 4 비트를 차지하는 경우, X=8, R=1, Y+Z+M+P+N+Q≤7이거나; 또는 X=8, Y=4, M=2, R=1, 0≤Z+P+N+Q≤1이거나; 또는 X=4, R=1, Y+Z+M+P+N+Q≤11이거나; 또는 X=4, Y=4, M=2, R=1, 0≤Z+N+P+Q≤5이다.
본 개시의 실시예들에 따르면, 제5 시그널링 필드가 5 비트를 차지하는 경우, X+Y+Z+M+N+P+Q+R≤32이고; X=8, R=1이거나; 또는 X=4, R=1이거나; 또는 X=2, R=1이다.
본 개시의 실시예들에 따르면, 제5 시그널링 필드가 4 비트를 차지하는 경우, Y+Z+M+P+N+Q≤7, R=1, X=8일 때는 Y=4, M=2, Z=1; Y=4, M=2, N=1; Y=4, M=2, P=1; 또는 Y=4, M=2, Q=1 중 적어도 하나를 포함한다. 대안적으로, 제5 시그널링 필드가 4 비트를 차지하는 경우, Y+Z+M+P+N+Q≤11, R=1, X=4일 때는 Y=4, M=2, Z=2, P=1, Q=1, N=1; 또는 Y=3, M=2, Z=3, P=1, Q=1, N=1 중 적어도 하나를 포함한다.
본 개시의 실시예들에 따르면, 제5 시그널링 필드가 5 비트를 차지하는 경우, X=8, R=1, Y+Z+M+N+P+Q≤23일 때는 Q=2, P=3, N=4, M=4, Y=5, Z=5; Q=2, P=3, N=4, M=4, Y=6, Z=4; 또는 Q=2, P=2, N=2, M=4, Y=7, Z=6 중 적어도 하나를 포함한다. 대안적으로, 제5 시그널링 필드가 5 비트를 차지하는 경우, X=4, R=1, Y+Z+M+N+P+Q≤27일 때, Q=2, P=3, N=4, M=5, Y=7, Z=6이다. 대안적으로, 제5 시그널링 필드가 5 비트를 차지하는 경우, X=2, R=1, Y+Z+M+N+P+Q≤29일 때는 Q=2, P=3, N=4, M=5, Y=9, Z=6; Q=2, P=3, N=4, M=5, Y=8, Z=7; Q=2, P=3, N=4, M=5, Y=7, Z=8; 또는 Q=2, P=3, N=4, M=7, Y=7, Z=6 중 적어도 하나를 포함한다.
본 개시의 실시예들에 따르면, 제5 시그널링 필드가 4 비트를 차지하는 경우, 제5 시그널링 필드에 의해 표시되는 HARQ 프로세스 필드의 프로세스 스케줄링 상태들은 프로세스 0, 1, 2, 3, 4, 5, 6, 7; 프로세스 0, 1, 2, 3, 4, 5; 프로세스 0, 1, 2, 3; 프로세스 4, 5, 6, 7; 프로세스 0, 1; 프로세스 2, 3; 프로세스 4, 5; 프로세스 6, 7; 프로세스 0; 프로세스 1; 프로세스 2; 프로세스 3; 프로세스 4; 프로세스 5; 프로세스 6; 또는 프로세스 7 중 적어도 하나를 포함한다.
본 개시의 실시예들에 따르면, 제5 시그널링 필드가 5 비트를 차지하는 경우, 제5 시그널링 필드에 의해 표시되는 HARQ 프로세스 필드의 프로세스 스케줄링 상태들은 프로세스 0, 1, 2, 3, 4, 5, 6, 7; 프로세스 0, 1, 2, 3, 4; 프로세스 1, 2, 3, 4, 5; 프로세스 2, 3, 4, 5, 6; 프로세스 3, 4, 5, 6, 7; 프로세스 0, 1, 2; 프로세스 1, 2, 3; 프로세스 2, 3, 4; 프로세스 3, 4, 5; 프로세스 4, 5, 6; 프로세스 5, 6, 7; 프로세스 0, 1; 프로세스 1, 2; 프로세스 2, 3; 프로세스 3, 4; 프로세스 4, 5; 프로세스 5, 6; 프로세스 6, 7; 프로세스 0; 프로세스 1; 프로세스 2; 프로세스 3; 프로세스 4; 프로세스 5; 프로세스 6; 또는 프로세스 7 중 적어도 하나를 포함한다.
본 개시의 실시예들에 따르면, 다중 TB들의 최대 개수가 4개이고, 스케줄링을 위한 HARQ 프로세스들의 최대 지원 개수가 4개인 경우, 하이브리드 전송을 지원하는 프로세스들의 개수는 적어도 2개 프로세스들과 4개 프로세스들을 포함하거나; 또는 적어도 2개 프로세스들과 3개 프로세스들을 포함하거나; 또는 적어도 2개 프로세스들을 포함한다.
본 개시의 실시예들에 따르면, 다중 TB들의 최대 개수가 8개이고, 스케줄링을 위한 HARQ 프로세스들의 최대 지원 개수가 8개인 경우, 하이브리드 전송을 지원하는 프로세스들의 개수는 적어도 2개 프로세스들, 4개 프로세스들, 및 8개 프로세스들을 포함하거나; 또는 하이브리드 전송을 지원하는 프로세스들의 개수는 적어도 2개 프로세스들, 3개 프로세스들, 4개 프로세스들을 포함하거나; 또는 적어도 2개 프로세스들과 4개 프로세스들을 포함하거나; 또는 적어도 2개 프로세스들과 3개 프로세스들을 포함하거나; 또는 적어도 2개 프로세스들을 포함한다.
본 개시의 실시예들에 따르면, 장치는, 한 조각의 DCI에 의해 스케줄링된 TB들의 최대 개수가 8개이고 스케줄링을 위한 HARQ 프로세스들의 최대 지원 개수가 8개인 경우, HARQ 프로세스 필드의 프로세스 스케줄링 정보와 NDI 정보를 제6 시그널링 필드를 통해 표시하도록 구성된 제4 표시 모듈을 더 포함할 수 있다.
본 개시의 실시예들에 따르면, 제6 시그널링 필드는 5 비트, 6 비트 또는 7 비트를 차지한다.
본 개시의 실시예들에 따르면, 장치는, 다중 TB들의 최대 개수가 스케줄링을 위한 HARQ 프로세스들의 최대 지원 개수 미만인 경우, 구성된 다중 HARQ 프로세스들 및 오프셋 표시 필드를 통해, HARQ 프로세스들의 스케줄링을 표시하도록 구성된 제5 표시 모듈을 더 포함할 수 있다. 다중 HARQ 프로세스들은 다음의 방식들 중 적어도 하나로 구성된다: 미리정의되는 것, 기지국에 의해 구성되는 프로세스 세트로부터 획득되는 것, 상위 계층 시그널링을 통해 구성되는 것, 또는 DCI 내의 HARQ 프로세스 필드를 통해 구성되는 것; 그리고 오프셋 표시 필드는 구성된 다중 HARQ 프로세스들에 기초하여 오프셋을 표시하도록 구성된다.
본 개시의 실시예들에 따르면, 하나의 TB가 하나의 비트를 통해 피드백되고, 하나의 비트가 하나의 업링크 자원에 대응하는 경우, DCI를 통해 스케줄링된 다중 TB들에 대응하는 ACK/NACK를 전송하기 위한 업링크 자원들의 주파수 도메인 위치들은 동일하거나; 대안적으로 다중 TB들이 다중 비트들을 통해 피드백되고, 다중 비트들이 하나의 업링크 자원 상에서 피드백되는 경우, DCI를 통해 스케줄링된 다중 TB들에 대응하는 ACK/NACK를 전송하기 위한 업링크 자원들의 주파수 도메인 위치들은 상위 계층 구성 시그널링 및 오프셋(ARO)에 따라 결정되거나; 대안적으로 하나의 TB가 하나의 비트를 통해 피드백되고, 하프 듀플렉스 단말기가 사용되는 경우, DCI를 통해 스케줄링된 다중 TB들에 대응하는 ACK/NACK를 전송하기 위한 업링크 자원들은 시간 도메인에서 연속적인 유효 업링크 서브프레임들 상에 위치된다.
본 개시의 실시예들에 따르면, 장치는, DCI가 비주기적 채널 상태 정보(CSI) 보고를 트리거하는 경우, 비주기적 CSI 자원들의 위치, 비주기적 CSI 자원들의 크기, 또는 비주기적 CSI 자원들과 함께 전송되는 TB들의 크기를, 다음 방식들 중 하나로 결정하도록 구성된 결정 모듈을 더 포함할 수 있다: 비 하이브리드(non-hybrid) 전송의 경우, 비주기적 CSI 자원들은 첫번째 신규 전송 TB 상에서 전송되고; 하이브리드 전송의 경우, 비주기적 CSI 자원들은 첫번째 재전송 TB 상에서 전송되고; 비주기적 CSI 자원들은 개별 자원들 상에서 전송되고; 비주기적 CSI 자원들과 함께 전송된 TB들의 크기는 비주기적 CSI 자원들과 함께 전송된 TB들을 제외한 다른 TB들의 크기보다 작고(여기서 다른 TB들은 DCI를 통해 스케줄링된 다중 TB들 중에 있음); 비주기적 CSI 자원들과 함께 전송된 TB들에 대응하는 자원들은 비주기적 CSI 자원들과 함께 전송된 TB들을 제외한 다른 TB들에 대응하는 자원들보다 크기가 더 크다(여기서 다른 TB들은 DCI를 통해 스케줄링된 다중 TB들 중에 있음).
본 개시의 실시예들은 다운링크 제어 정보를 전송하기 위한 장치를 더 제공한다. 도 6은 본 개시의 실시예들에 따라 다운링크 제어 정보를 전송하기 위한 다른 장치의 구조를 나타내는 개략도이다. 도 6에서 도시된 바와 같이, 장치는, 하나의 조각의 다운링크 제어 정보(DCI)를 통해 다중 전송 블록(TB)이 스케줄링되는 경우, 스케줄링된 다중 TB의 리던던시 버전(RV)을 DCI 내의 RV 시그널링 필드를 통해 표시하거나, 또는 다중 TB의 RV를 고정된 값들로 설정하도록 구성된 스케줄링 표시 모듈(62); 및 DCI를 물리적 다운링크 제어 채널(PDCCH)을 통해 전송하도록 구성된 제2 전송 모듈(64)을 포함할 수 있다.
본 개시의 실시예들에 따르면, 다중 TB들이 신규 전송 TB와 재전송 TB를 포함하는 경우, 신규 전송 TB의 RV는 고정된 값이고, 재전송 TB의 RV는 DCI 내의 RV 시그널링 필드에 의해 표시되거나; 대안적으로 다중 TB들이 신규 전송 TB만을 포함하는 경우, 다중 TB들의 RV들은 동일하고, RV들은 DCI 내의 RV 시그널링 필드를 통해 표시되거나 또는 고정된 값들이거나; 대안적으로 다중 TB들이 재전송 TB만을 포함하는 경우, 다중 TB들의 RV들은 동일하고, RV들은 DCI 내의 RV 시그널링 필드를 통해 표시된다.
본 개시의 실시예들에 따르면, 신규 전송 TB의 RV가 고정된 값인 경우, 신규 전송 TB의 RV는 RV0, RV1, RV2, 또는 RV3이다.
본 개시의 실시예들에 따르면, 하나의 TB가 하나의 비트를 통해 피드백되고, 하나의 비트가 하나의 업링크 자원에 대응하는 경우, DCI를 통해 스케줄링된 다중 TB들에 대응하는 ACK/NACK를 전송하기 위한 업링크 자원들의 주파수 도메인 위치들은 동일하거나; 대안적으로 다중 TB들이 다중 비트들을 통해 피드백되고, 다중 비트들이 하나의 업링크 자원 상에서 피드백되는 경우, DCI를 통해 스케줄링된 다중 TB들에 대응하는 ACK/NACK를 전송하기 위한 업링크 자원들의 주파수 도메인 위치들은 상위 계층 구성 시그널링 및 오프셋(ARO)에 따라 결정되거나; 대안적으로 하나의 TB가 하나의 비트를 통해 피드백되고, 하프 듀플렉스 단말기가 사용되는 경우, DCI를 통해 스케줄링된 다중 TB들에 대응하는 ACK/NACK를 전송하기 위한 업링크 자원들은 시간 도메인에서 연속적인 유효 업링크 서브프레임들 상에 위치된다.
앞의 모듈들은 소프트웨어 또는 하드웨어에 의해 구현될 수 있다는 것에 유의한다. 하드웨어에 의한 구현은, 반드시 그럴필요는 없지만, 아래의 방식으로 수행될 수 있다: 앞의 모듈들은 동일한 프로세서 내에 위치하거나 또는 앞의 모듈들은 각자의 프로세서들 내에서 임의의 조합으로 위치한다.
본 개시의 실시예들은 저장 매체를 더 제공한다. 저장 매체는 실행 시, 임의의 상술된 방법 실시예들의 단계들이 수행되게 하도록 구성된 컴퓨터 프로그램을 저장한다.
본 개시의 실시예들에 따르면, 이 실시예에서, 저장 매체는 단계(S11)와 단계(S12)가 수행되게 하기 위한 컴퓨터 프로그램을 저장하도록 구성될 수 있다. 단계(S11)에서, 다운링크 제어 정보(DCI)는 물리적 다운링크 제어 채널(PDCCH)을 통해 전송된다. 단계(S12)에서, DCI를 통해 다중 전송 블록(TB)이 스케줄링된다. 스케줄링된 다중 TB들은 DCI 내의 하이브리드 자동 반복 요청(HARQ) 프로세스 정보 및 신규 데이터 표시자(NDI) 정보를 통해 표시된다.
본 개시의 실시예들에 따르면, 이 실시예에서, 저장 매체는 또한 단계(S21)와 단계(S22)가 수행되게 하기 위한 컴퓨터 프로그램을 저장하도록 구성될 수 있다. 단계(S21)에서, 하나의 조각의 다운링크 제어 정보(DCI)를 통해 다중 전송 블록(TB)이 스케줄링되는 경우, 스케줄링된 다중 TB의 리던던시 버전(RV)이 DCI 내의 RV 시그널링 필드를 통해 표시되거나, 또는 다중 TB의 RV가 고정된 값들로 설정된다. 단계(S22)에서, DCI는 물리적 다운링크 제어 채널(PDCCH)을 통해 전송된다.
본 개시의 실시예들에 따르면, 이 실시예에서, 저장 매체는 비제한적인 예시로서, U 디스크, ROM(read-only memory), RAM(random-access memory), 이동 하드 디스크, 자기 디스크, 광 디스크, 또는 컴퓨터 프로그램을 저장할 수 있는 다른 매체를 포함할 수 있다.
본 개시의 실시예들은 전자 장치를 더 제공한다. 전자 장치는 메모리와 프로세서를 포함한다. 메모리는 컴퓨터 프로그램을 저장한다. 프로세서는 상술된 임의의 방법 실시예에서의 단계들을 수행하도록 컴퓨터 프로그램을 실행하도록 구성된다.
본 개시의 실시예들에 따르면, 전자 장치는 전송 디바이스와 입력 및 출력 디바이스를 더 포함할 수 있다. 전송 디바이스는 프로세서에 연결된다. 입력 및 출력 디바이스는 프로세서에 연결된다.
본 개시의 실시예들에 따르면, 이 실시예에서, 프로세서는 컴퓨터 프로그램을 통해 단계(S11)와 단계(S12)를 수행하도록 구성될 수 있다. 단계(S11)에서, 다운링크 제어 정보(DCI)는 물리적 다운링크 제어 채널(PDCCH)을 통해 전송된다. 단계(S12)에서, DCI를 통해 다중 전송 블록(TB)이 스케줄링된다. 스케줄링된 다중 TB들은 DCI 내의 하이브리드 자동 반복 요청(HARQ) 프로세스 정보 및 신규 데이터 표시자(NDI) 정보를 통해 표시된다.
본 개시의 실시예들에 따르면, 이 실시예에서, 프로세서는 또한 컴퓨터 프로그램을 통해 단계(S21)와 단계(S22)를 수행하도록 구성될 수 있다. 단계(S21)에서, 하나의 조각의 다운링크 제어 정보(DCI)를 통해 다중 전송 블록(TB)이 스케줄링되는 경우, 스케줄링된 다중 TB의 리던던시 버전(RV)이 DCI 내의 RV 시그널링 필드를 통해 표시되거나, 또는 다중 TB의 RV가 고정된 값들로 설정된다. 단계(S22)에서, DCI는 물리적 다운링크 제어 채널(PDCCH)을 통해 전송된다.
본 개시의 실시예들에 따르면, 예를 들어, 이 실시예에서는, 상술된 실시예들 및 선택적 구현들에서 설명된 예제들을 참조할 수 있으며, 이 예제들은 이 실시예에서 반복하지 않는다.
명백히, 본 개시의 모듈들 또는 단계들은 적어도 하나의 범용 컴퓨팅 장치에 의해 구현될 수 있고 단일 컴퓨팅 장치에 집중될 수 있거나 또는 다중 컴퓨팅 장치에 의해 형성된 네트워크에 분산될 수 있음을 당업자는 이해해야 한다. 본 개시의 실시예들에 따르면, 이러한 모듈들 또는 단계들은 적어도 하나의 컴퓨팅 장치에 의해 실행가능한 프로그램 코드들에 의해 구현될 수 있다. 따라서, 이들 모듈들 또는 단계들은 저장 매체에 저장되고 적어도 하나의 컴퓨팅 장치에 의해 실행될 수 있다. 또한, 일부 경우들에서, 예시되거나 설명된 단계들은 여기에 설명된 시퀀스와는 상이한 시퀀스로 실행될 수 있다. 대안적으로, 이들 모듈들 또는 단계들 각각은 집적 회로 모듈로 제조되어 구현될 수 있거나, 또는 이들 모듈들 또는 단계들 중 여러 개가 단일 집적 회로 모듈로 제조되어 구현될 수 있다. 이러한 방식으로, 본 개시는 하드웨어와 소프트웨어의 임의의 특정 조합으로 제한되지 않는다.
상술내용은 본 개시는 바람직한 실시예들에 불과하며, 본 개시를 한정시키려고 의도된 것은 아니다. 당업자에게 있어서, 본 개시는 다양한 변형과 변경을 가질 수 있다. 본 개시의 원리 내에서의 임의의 수정, 등가 대체, 개선 등은 본 개시의 범위 내에 있다.

Claims (42)

  1. 다운링크 제어 정보를 전송하기 위한 방법에 있어서,
    다운링크 제어 정보(downlink control information; DCI)를 물리적 다운링크 제어 채널(physical downlink control channel; PDCCH)을 통해 전송하는 단계; 및
    상기 DCI를 통해 다중 전송 블록(transport block; TB)들을 스케줄링하는 단계
    를 포함하며, 상기 스케줄링된 다중 TB들은 상기 DCI 내의 하이브리드 자동 반복 요청(hybrid automatic repeat request; HARQ) 프로세스 정보와 신규 데이터 표시자(new data indicator; NDI) 정보에 의해 표시된 것인 다운링크 제어 정보를 전송하기 위한 방법.
  2. 제1항에 있어서,
    상기 다중 TB들의 최대 개수는 스케줄링을 위한 HARQ 프로세스들의 최대 지원 개수 미만인 것인 다운링크 제어 정보를 전송하기 위한 방법.
  3. 제1항에 있어서,
    상기 다중 TB들의 최대 개수가 4개이고 스케줄링을 위한 HARQ 프로세스들의 최대 지원 개수가 4개인 경우, 상기 NDI 정보를 제1 시그널링 필드를 통해 표시하고, HARQ 프로세스 필드의 프로세스 스케줄링 정보를 제2 시그널링 필드를 통해 표시하는 단계
    를 더 포함하는 다운링크 제어 정보를 전송하기 위한 방법.
  4. 제3항에 있어서,
    상기 제1 시그널링 필드는 1 비트를 차지하고, 상기 제2 시그널링 필드는 1 비트를 차지하거나; 또는
    상기 제1 시그널링 필드는 1 비트를 차지하고, 상기 제2 시그널링 필드는 2 비트를 차지하거나; 또는
    상기 제1 시그널링 필드는 1 비트를 차지하고, 상기 제2 시그널링 필드는 3 비트를 차지하거나; 또는
    상기 제1 시그널링 필드는 1 비트를 차지하고, 상기 제2 시그널링 필드는 4 비트를 차지하는 것인 다운링크 제어 정보를 전송하기 위한 방법.
  5. 제4항에 있어서,
    상기 HARQ 프로세스 필드의 프로세스 상태들은 1개 프로세스의 X개 상태들, 2개 프로세스들의 Y개 상태들, 3개 프로세스들의 Z개 상태들, 4개 프로세스들의 M개 상태들을 포함하고, X, Y, Z, M은 자연수이고;
    상기 제2 시그널링 필드가 1 비트를 차지하는 경우, 스케줄링을 위한 상기 HARQ 프로세스들의 지원 개수는 1개와 4개를 포함하고, X+M=2이고;
    상기 제2 시그널링 필드가 2 비트를 차지하는 경우, X+Y+Z+M≤4이고;
    상기 제2 시그널링 필드가 3 비트를 차지하는 경우, X+Y+Z+M≤8이고;
    상기 제2 시그널링 필드가 4 비트를 차지하는 경우, X+Y+Z+M≤16인 것인 다운링크 제어 정보를 전송하기 위한 방법.
  6. 제5항에 있어서,
    상기 제2 시그널링 필드가 1 비트를 차지하는 경우, X=1, M=1이고;
    상기 제2 시그널링 필드가 2 비트를 차지하는 경우, X+Y+Z+M≤4, X≥1, M=1이고;
    상기 제2 시그널링 필드가 3 비트를 차지하는 경우, X+Y+Z+M≤8, X≥1, M=1이고;
    상기 제2 시그널링 필드가 4 비트를 차지하는 경우, X+Y+Z+M≤16, X≥1, M=1인 것인 다운링크 제어 정보를 전송하기 위한 방법.
  7. 제6항에 있어서,
    상기 제2 시그널링 필드가 2 비트를 차지하는 경우, X=1, Y=1, Z=1, M=1이거나; 또는 X=2, Y=1, Z=0, M=1이거나; 또는 X=1, Y=2, Z=0, M=1이고;
    상기 제2 시그널링 필드가 3 비트를 차지하는 경우, X=4, Y=3, Z=0, M=1이거나; 또는 X=4, Y=2, Z=1, M=1이거나; 또는 X=4, Y=1, Z=2, M=1이거나; 또는 X=2, Y=3, Z=2, M=1이고;
    상기 제2 시그널링 필드가 4 비트를 차지하는 경우, X=4, Y=6, Z=4, M=1인 것인 다운링크 제어 정보를 전송하기 위한 방법.
  8. 제5항 내지 제7항 중 어느 한 항에 있어서,
    상기 제2 시그널링 필드가 1 비트를 차지하는 경우, 상기 제2 시그널링 필드에 의해 표시되는 상기 HARQ 프로세스 필드의 프로세스 스케줄링 상태들은 프로세스 0, 1, 2, 3; 또는 프로세스 0 중 적어도 하나를 포함하거나; 또는
    상기 제2 시그널링 필드가 2 비트를 차지하는 경우, 상기 제2 시그널링 필드에 의해 표시되는 상기 HARQ 프로세스 필드의 프로세스 스케줄링 상태들은 프로세스 0, 1, 2, 3; 프로세스 0, 1, 2; 프로세스 0, 1; 또는 프로세스 3 중 적어도 하나를 포함하거나; 또는
    상기 제2 시그널링 필드가 2 비트를 차지하는 경우, 상기 제2 시그널링 필드에 의해 표시되는 상기 HARQ 프로세스 필드의 프로세스 스케줄링 상태들은 프로세스 0, 1, 2, 3; 프로세스 0, 1; 프로세스 0; 또는 프로세스 1 중 적어도 하나를 포함하거나; 또는
    상기 제2 시그널링 필드가 2 비트를 차지하는 경우, 상기 제2 시그널링 필드에 의해 표시되는 상기 HARQ 프로세스 필드의 프로세스 스케줄링 상태들은 프로세스 0, 1, 2, 3; 프로세스 0, 1; 프로세스 2, 3; 또는 프로세스 0 중 적어도 하나를 포함하거나; 또는
    상기 제2 시그널링 필드가 3 비트를 차지하는 경우, 상기 제2 시그널링 필드에 의해 표시되는 상기 HARQ 프로세스 필드의 프로세스 스케줄링 상태들은 프로세스 0, 1, 2, 3; 프로세스 0, 1, 2; 프로세스 1, 2, 3; 프로세스 0, 1; 프로세스 1, 2; 프로세스 2, 3; 프로세스 0; 또는 프로세스 3 중 적어도 하나를 포함하거나; 또는
    상기 제2 시그널링 필드가 3 비트를 차지하는 경우, 상기 제2 시그널링 필드에 의해 표시되는 상기 HARQ 프로세스 필드의 프로세스 스케줄링 상태들은 프로세스 0, 1, 2, 3; 프로세스 0, 1; 프로세스 2, 3; 프로세스 0; 프로세스 1; 프로세스 2; 프로세스 3; 또는 프로세스 0, 1, 2 중 적어도 하나를 포함하거나; 또는
    상기 제2 시그널링 필드가 3 비트를 차지하는 경우, 상기 제2 시그널링 필드에 의해 표시되는 상기 HARQ 프로세스 필드의 프로세스 스케줄링 상태들은 프로세스 0, 1, 2, 3; 프로세스 0, 1; 프로세스 2, 3; 프로세스 1, 2; 프로세스 0; 프로세스 1; 프로세스 2; 또는 프로세스 3 중 적어도 하나를 포함하거나; 또는
    상기 제2 시그널링 필드가 3 비트를 차지하는 경우, 상기 제2 시그널링 필드에 의해 표시되는 상기 HARQ 프로세스 필드의 프로세스 스케줄링 상태들은 프로세스 0, 1, 2, 3; 프로세스 0, 1; 프로세스 2, 3; 프로세스 0, 2; 프로세스 0; 프로세스 1; 프로세스 2; 또는 프로세스 3 중 적어도 하나를 포함한 것인 다운링크 제어 정보를 전송하기 위한 방법.
  9. 제1항에 있어서,
    상기 다중 TB들의 최대 개수가 4개이고 스케줄링을 위한 HARQ 프로세스들의 최대 지원 개수가 4개인 경우, HARQ 프로세스 필드의 프로세스 스케줄링 정보와 상기 NDI 정보를 제3 시그널링 필드를 통해 표시하는 단계
    를 더 포함하는 다운링크 제어 정보를 전송하기 위한 방법.
  10. 제9항에 있어서,
    상기 제3 시그널링 필드는 5 비트, 6 비트 또는 7 비트를 차지하는 것인 다운링크 제어 정보를 전송하기 위한 방법.
  11. 제10항에 있어서,
    상기 HARQ 프로세스 필드의 프로세스 상태들은 1개 프로세스의 X개 상태들, 2개 프로세스들의 Y개 상태들, 3개 프로세스들의 Z개 상태들, 4개 프로세스들의 M개 상태들을 포함하고,
    상기 제3 시그널링 필드가 5 비트를 차지하는 경우, X+Y+Z+M≤32이거나; 또는
    상기 제3 시그널링 필드가 6 비트를 차지하는 경우, X+Y+Z+M≤64이거나; 또는
    상기 제3 시그널링 필드가 7 비트를 차지하는 경우, X+Y+Z+M≤128인 것인 다운링크 제어 정보를 전송하기 위한 방법.
  12. 제11항에 있어서,
    상기 제3 시그널링 필드가 5 비트를 차지하는 경우, X=8, Y+Z+M≤24이거나; 또는 X=4, Y+Z+M≤28이거나; 또는 X=1, Y+Z+M≤31이고;
    상기 제3 시그널링 필드가 6 비트를 차지하는 경우, X=8, Y+Z+M≤56이며;
    상기 제3 시그널링 필드가 7 비트를 차지하는 경우, X+Y+Z+M=80이며, 여기서 X=8, Y=24, Z=32, M=16인 것인 다운링크 제어 정보를 전송하기 위한 방법.
  13. 제12항에 있어서,
    상기 제3 시그널링 필드가 5 비트를 차지하는 경우, 상기 제3 시그널링 필드에 의해 표시되는 상기 HARQ 프로세스 필드의 프로세스 스케줄링 상태들은,
    프로세스 0, 1, 2, 3과, NDI=0 또는 1;
    프로세스 0, 1과, NDI=0 또는 1;
    프로세스 2, 3과, NDI=0 또는 1;
    프로세스 0과, NDI=0 또는 1;
    프로세스 1과, NDI=0 또는 1;
    프로세스 2와, NDI=0 또는 1;
    프로세스 3과, NDI=0 또는 1;
    프로세스 0과, NDI=0; 및 프로세스 1과, NDI=1;
    프로세스 0과, NDI=0; 및 프로세스 1, 2, 3과, NDI=1;
    프로세스 1과, NDI=0; 및 프로세스 0과, NDI=1;
    프로세스 1과, NDI=0; 및 프로세스 0, 2, 3과, NDI=1;
    프로세스 2와, NDI=0; 및 프로세스 3과, NDI=1;
    프로세스 2와, NDI=0; 및 프로세스 0, 1, 3과, NDI=1;
    프로세스 3과, NDI=0; 및 프로세스 2와, NDI=1;
    프로세스 3과, NDI=0; 및 프로세스 0, 1, 2와, NDI=1;
    프로세스 0, 1과, NDI=0; 및 프로세스 2, 3와, NDI=1; 또는
    프로세스 2, 3과, NDI=0; 및 프로세스 0, 1과, NDI=1
    중 적어도 하나를 포함한 것인 다운링크 제어 정보를 전송하기 위한 방법.
  14. 제1항에 있어서,
    상기 다중 TB들의 최대 개수가 8개이고 스케줄링을 위한 HARQ 프로세스들의 최대 지원 개수가 8개인 경우, 상기 NDI 정보를 제4 시그널링 필드를 통해 표시하고, HARQ 프로세스 필드의 프로세스 스케줄링 정보를 제5 시그널링 필드를 통해 표시하는 단계
    를 더 포함하는 다운링크 제어 정보를 전송하기 위한 방법.
  15. 제14항에 있어서,
    스케줄링을 위한 상기 HARQ 프로세스들의 지원 개수는 1개, 2개, 3개, 4개, 6개, 8개; 또는 1개, 2개, 4개, 6개, 8개; 또는 1개, 4개, 8개; 또는 1개, 2개, 3개, 4개, 8개; 또는 1개, 2개, 4개, 8개; 또는 1개, 2개, 4개, 7개, 8개인 것인 다운링크 제어 정보를 전송하기 위한 방법.
  16. 제14항에 있어서,
    상기 제4 시그널링 필드는 1 비트를 차지하고, 상기 제5 시그널링 필드는 3 비트를 차지하거나; 또는
    상기 제4 시그널링 필드는 1 비트를 차지하고, 상기 제5 시그널링 필드는 4 비트를 차지하거나; 또는
    상기 제4 시그널링 필드는 1 비트를 차지하고, 상기 제5 시그널링 필드는 5 비트를 차지하는 것인 다운링크 제어 정보를 전송하기 위한 방법.
  17. 제16항에 있어서,
    상기 HARQ 프로세스 필드의 프로세스 상태들은 1개 프로세스의 X개 상태들, 2개 프로세스들의 Y개 상태, 3개 프로세스들의 Z개 상태, 4개 프로세스들의 M개 상태들, 5개 프로세스들의 N개 상태들, 6개 프로세스들의 P개 상태들, 7개 프로세스들의 Q개 상태들, 및 8개 프로세스들의 R개 상태들을 포함하며, 여기서 X, Y, Z, M, N, P, Q, R은 자연수이고,
    상기 제5 시그널링 필드가 3 비트를 차지하는 경우, R=1, X+Y+Z+M+N+P+Q+R≤8이거나; 또는
    상기 제5 시그널링 필드가 4 비트를 차지하는 경우, R=1, X+Y+Z+M+N+P+Q+R≤16이거나; 또는
    상기 제5 시그널링 필드가 5 비트를 차지하는 경우, R=1, X+Y+Z+M+N+P+Q+R≤32인 것인 다운링크 제어 정보를 전송하기 위한 방법.
  18. 제17항에 있어서,
    상기 제5 시그널링 필드가 3 비트를 차지하는 경우,
    X=1, Y=1, Z=1, M=1, N=1, P=1, Q=1, R=1이거나; 또는
    X=4, Y=2, R=1, 0≤Z+M+N+P+Q≤1이거나; 또는
    X=1, Y=2, Z=0, M=2, N=0, P=2, Q=0, R=1이거나; 또는
    X=1, Y=2, Z=2, M=2, N=0, P=0, Q=0, R=1이거나; 또는
    X=1, Y=2, Z=2, M=2, N=0, P=0, Q=0, R=1이거나; 또는
    X=1, Y=0, Z=2, M=2, N=2, P=0, Q=0, R=1이거나; 또는
    X=1, Y=2, Z=0, M=2, N=2, P=0, Q=0, R=1이며;
    상기 제5 시그널링 필드가 4 비트를 차지하는 경우,
    X=8, R=1, Y+Z+M+P+N+Q≤7이거나; 또는
    X=8, Y=4, M=2, R=1, 0≤Z+P+N+Q≤1이거나; 또는
    X=4, R=1, Y+Z+M+P+N+Q≤11이거나; 또는
    X=4, Y=4, M=2, R=1, 0≤Z+N+P+Q≤5이며;
    상기 제5 시그널링 필드가 5 비트를 차지하는 경우,
    X+Y+Z+M+N+P+Q+R≤32이고;
    X=8, R=1; 또는 X=4, R=1; 또는 X=2, R=1인 것인 다운링크 제어 정보를 전송하기 위한 방법.
  19. 제18항에 있어서,
    상기 제5 시그널링 필드가 4 비트를 차지하는 경우, Y+Z+M+P+N+Q≤7, R=1, X=8일 때는,
    Y=4, M=2, Z=1;
    Y=4, M=2, N=1;
    Y=4, M=2, P=1; 또는
    Y=4, M=2, Q=1
    중 적어도 하나를 포함하거나; 또는
    상기 제5 시그널링 필드가 4 비트를 차지하는 경우, Y+Z+M+P+N+Q≤11, R=1, X=4일 때는,
    Y=4, M=2, Z=2, P=1, Q=1, N=1; 또는
    Y=3, M=2, Z=3, P=1, Q=1, N=1
    중 적어도 하나를 포함하거나; 또는
    상기 제5 시그널링 필드가 5 비트를 차지하는 경우, X=8, R=1, Y+Z+M+N+P+Q≤23일 때는,
    Q=2, P=3, N=4, M=4, Y=5, Z=5;
    Q=2, P=3, N=4, M=4, Y=6, Z=4; 또는
    Q=2, P=2, N=2, M=4, Y=7, Z=6
    중 적어도 하나를 포함하거나; 또는
    상기 제5 시그널링 필드가 5 비트를 차지하는 경우, X=4, R=1, Y+Z+M+N+P+Q≤27일 때, Q=2, P=3, N=4, M=5, Y=7, Z=6이거나; 또는
    상기 제5 시그널링 필드가 5 비트를 차지하는 경우, X=2, R=1, Y+Z+M+N+P+Q≤29일 때는,
    Q=2, P=3, N=4, M=5, Y=9, Z=6;
    Q=2, P=3, N=4, M=5, Y=8, Z=7;
    Q=2, P=3, N=4, M=5, Y=7, Z=8; 또는
    Q=2, P=3, N=4, M=7, Y=7, Z=6
    중 적어도 하나를 포함한 것인 다운링크 제어 정보를 전송하기 위한 방법.
  20. 제19항에 있어서,
    상기 제5 시그널링 필드가 4 비트를 차지하는 경우, 상기 제5 시그널링 필드에 의해 표시되는 상기 HARQ 프로세스 필드의 프로세스 스케줄링 상태들은,
    프로세스 0, 1, 2, 3, 4, 5, 6, 7;
    프로세스 0, 1, 2, 3, 4, 5;
    프로세스 0, 1, 2, 3;
    프로세스 4, 5, 6, 7;
    프로세스 0, 1;
    프로세스 2, 3;
    프로세스 4, 5;
    프로세스 6, 7;
    프로세스 0;
    프로세스 1;
    프로세스 2;
    프로세스 3;
    프로세스 4;
    프로세스 5;
    프로세스 6; 또는
    프로세스 7
    중 적어도 하나를 포함하거나; 또는
    상기 제5 시그널링 필드가 5 비트를 차지하는 경우, 상기 제5 시그널링 필드에 의해 표시되는 상기 HARQ 프로세스 필드의 프로세스 스케줄링 상태들은,
    프로세스 0, 1, 2, 3, 4, 5, 6, 7;
    프로세스 0, 1, 2, 3, 4;
    프로세스 1, 2, 3, 4, 5;
    프로세스 2, 3, 4, 5, 6;
    프로세스 3, 4, 5, 6, 7;
    프로세스 0, 1, 2;
    프로세스 1, 2, 3;
    프로세스 2, 3, 4;
    프로세스 3, 4, 5;
    프로세스 4, 5, 6;
    프로세스 5, 6, 7;
    프로세스 0, 1;
    프로세스 1, 2;
    프로세스 2, 3;
    프로세스 3, 4;
    프로세스 4, 5;
    프로세스 5, 6;
    프로세스 6, 7;
    프로세스 0;
    프로세스 1;
    프로세스 2;
    프로세스 3;
    프로세스 4;
    프로세스 5;
    프로세스 6; 또는
    프로세스 7
    중 적어도 하나를 포함한 것인 다운링크 제어 정보를 전송하기 위한 방법.
  21. 제1항에 있어서,
    상기 다중 TB들의 최대 개수가 4개이고, 스케줄링을 위한 HARQ 프로세스들의 최대 지원 개수가 4개인 경우, 하이브리드 전송을 지원하는 프로세스들의 개수는 적어도 2개 프로세스들과 4개 프로세스들을 포함하거나; 또는 하이브리드 전송을 지원하는 프로세스들의 개수는 적어도 2개 프로세스들과 3개 프로세스들을 포함하거나; 또는 하이브리드 전송을 지원하는 프로세스들의 개수는 적어도 2개 프로세스들을 포함하거나; 또는
    상기 다중 TB들의 최대 개수가 8개이고, 스케줄링을 위한 HARQ 프로세스들의 최대 지원 개수가 8개인 경우, 하이브리드 전송을 지원하는 프로세스들의 개수는 적어도 2개 프로세스들, 4개 프로세스들, 및 8개 프로세스들을 포함하거나; 또는 하이브리드 전송을 지원하는 프로세스들의 개수는 적어도 2개 프로세스들, 3개 프로세스들, 4개 프로세스들을 포함하거나; 또는 하이브리드 전송을 지원하는 프로세스들의 개수는 적어도 2개 프로세스들과 4개 프로세스들을 포함하거나; 또는 하이브리드 전송을 지원하는 프로세스들의 개수는 적어도 2개 프로세스들과 3개 프로세스들을 포함하거나; 또는 하이브리드 전송을 지원하는 프로세스들의 개수는 적어도 2개 프로세스들을 포함한 것인 다운링크 제어 정보를 전송하기 위한 방법.
  22. 제1항에 있어서,
    한 조각의 DCI에 의해 스케줄링된 TB들의 최대 개수가 8개이고 스케줄링을 위한 HARQ 프로세스들의 최대 지원 개수가 8개인 경우, HARQ 프로세스 필드의 프로세스 스케줄링 정보와 상기 NDI 정보를 제6 시그널링 필드를 통해 표시하는 단계
    를 더 포함하는 다운링크 제어 정보를 전송하기 위한 방법.
  23. 제22항에 있어서,
    상기 제6 시그널링 필드는 5 비트, 6 비트 또는 7 비트를 차지하는 것인 다운링크 제어 정보를 전송하기 위한 방법.
  24. 제2항에 있어서,
    상기 다중 TB들의 최대 개수가 스케줄링을 위한 상기 HARQ 프로세스들의 최대 지원 개수 미만인 경우, 구성된 다중 HARQ 프로세스들 및 오프셋 표시 필드를 통해, 상기 HARQ 프로세스들의 스케줄링을 표시하는 단계
    를 더 포함하며;
    상기 다중 HARQ 프로세스들은, 미리정의되는 것, 기지국에 의해 구성되는 프로세스 세트로부터 획득되는 것, 상위 계층 시그널링을 통해 구성되는 것, 또는 상기 DCI 내의 HARQ 프로세스 필드를 통해 구성되는 것 중 적어도 하나의 방식으로 구성되며; 상기 오프셋 표시 필드는 상기 구성된 다중 HARQ 프로세스들에 기초하여 오프셋을 표시하도록 구성된 것인 다운링크 제어 정보를 전송하기 위한 방법.
  25. 제1항 내지 제24항 중 어느 한 항에 있어서,
    하나의 TB가 하나의 비트를 통해 피드백되는 경우, 하나의 비트는 하나의 업링크 자원에 대응하고, 상기 DCI를 통해 스케줄링된 상기 다중 TB들에 대응하는 확인응답/부정 확인응답(ACK/NACK)을 전송하기 위한 업링크 자원들의 주파수 도메인 위치들은 동일하거나; 또는
    상기 다중 TB들이 다중 비트를 통해 피드백되는 경우, 상기 다중 비트는 하나의 업링크 자원을 통해 피드백되고, 상기 DCI를 통해 스케줄링된 상기 다중 TB들에 대응하는 ACK/NACK를 전송하기 위한 업링크 자원들의 주파수 도메인 위치들은 상위 계층 구성 시그널링 및 오프셋(ARO)에 따라 결정되거나; 또는
    하나의 TB가 하나의 비트를 통해 피드백되는 경우, 하프 듀플렉스 단말기가 사용되고, 상기 DCI를 통해 스케줄링된 상기 다중 TB들에 대응하는 ACK/NACK를 전송하기 위한 업링크 자원들은 시간 도메인 내의 연속적인 유효 업링크 서브프레임들 상에 위치한 것인 다운링크 제어 정보를 전송하기 위한 방법.
  26. 제1항 내지 제24항 중 어느 한 항에 있어서,
    상기 DCI가 비주기적 채널 상태 정보(CSI) 보고를 트리거하는 경우, 다음의 방식들, 즉,
    비 하이브리드 전송의 경우, 상기 비주기적 CSI 자원들이 첫번째 신규 전송 TB 상에서 전송됨;
    하이브리드 전송의 경우, 상기 비주기적 CSI 자원들이 첫번째 재전송 TB 상에서 전송됨;
    상기 비주기적 CSI 자원들이 개별 자원들 상에서 전송됨;
    상기 비주기적 CSI 자원들과 함께 전송된 상기 TB들의 크기가 상기 비주기적 CSI 자원들과 함께 전송된 상기 TB들을 제외한 다른 TB들의 크기보다 작음 - 상기 다른 TB들은 상기 DCI를 통해 스케줄링된 상기 다중 TB들 중에 있음 -; 또는
    상기 비주기적 CSI 자원들과 함께 전송된 상기 TB들에 대응하는 자원들이 상기 비주기적 CSI 자원들과 함께 전송된 상기 TB들을 제외한 다른 TB들에 대응하는 자원들보다 크기가 큼 - 상기 다른 TB들은 상기 DCI를 통해 스케줄링된 상기 다중 TB들 중에 있음 -
    중 적어도 하나의 방식으로, 비주기적 CSI 자원들의 위치들, 비주기적 CSI 자원들의 크기, 또는 비주기적 CSI 자원들과 함께 전송된 TB들의 크기를 결정하는 단계
    를 더 포함하는 다운링크 제어 정보를 전송하기 위한 방법.
  27. 다운링크 제어 정보를 전송하기 위한 방법에 있어서,
    하나의 조각의 다운링크 제어 정보(DCI)를 통해 다중 전송 블록(TB)들이 스케줄링되는 경우, 상기 스케줄링된 다중 TB들의 리던던시 버전(RV)을 상기 DCI 내의 RV 시그널링 필드를 통해 표시하거나, 또는 상기 다중 TB들의 RV를 고정된 값들로 설정하는 단계; 및
    상기 DCI를 물리적 다운링크 제어 채널(PDCCH)을 통해 전송하는 단계
    를 포함하는 다운링크 제어 정보를 전송하기 위한 방법.
  28. 제27항에 있어서,
    상기 다중 TB들이 신규 전송 TB와 재전송 TB를 포함하는 경우, 상기 신규 전송 TB의 RV는 고정된 값이고, 상기 재전송 TB의 RV는 상기 DCI 내의 상기 RV 시그널링 필드에 의해 표시되거나; 또는
    상기 다중 TB들이 신규 전송 TB만을 포함하는 경우, 상기 다중 TB들의 RV들은 동일하고, 상기 RV들은 상기 DCI 내의 상기 RV 시그널링 필드에 의해 표시되거나; 또는 상기 RV들은 고정된 값들이거나; 또는
    상기 다중 TB들이 재전송 TB만을 포함하는 경우, 상기 다중 TB들의 RV들은 동일하고, 상기 RV들은 상기 DCI 내의 상기 RV 시그널링 필드에 의해 표시되는 것인 다운링크 제어 정보를 전송하기 위한 방법.
  29. 제28항에 있어서,
    신규 전송 TB의 RV가 고정된 값인 경우, 상기 신규 전송 TB의 RV는 RV0, RV1, RV2, 또는 RV3 중 하나인 것인 다운링크 제어 정보를 전송하기 위한 방법.
  30. 제27항 내지 제29항 중 어느 한 항에 있어서,
    하나의 TB가 하나의 비트를 통해 피드백되는 경우, 하나의 비트는 하나의 업링크 자원에 대응하고, 상기 DCI를 통해 스케줄링된 상기 다중 TB들에 대응하는 확인응답/부정 확인응답(ACK/NACK)을 전송하기 위한 업링크 자원들의 주파수 도메인 위치들은 동일하거나; 또는
    상기 다중 TB들이 다중 비트를 통해 피드백되는 경우, 상기 다중 비트는 하나의 업링크 자원을 통해 피드백되고, 상기 DCI를 통해 스케줄링된 상기 다중 TB들에 대응하는 ACK/NACK를 전송하기 위한 업링크 자원들의 주파수 도메인 위치들은 상위 계층 구성 시그널링 및 오프셋(ARO)에 따라 결정되거나; 또는
    하나의 TB가 하나의 비트를 통해 피드백되는 경우, 하프 듀플렉스 단말기가 사용되고, 상기 DCI를 통해 스케줄링된 상기 다중 TB들에 대응하는 ACK/NACK를 전송하기 위한 업링크 자원들은 시간 도메인 내의 연속적인 유효 업링크 서브프레임들 상에 위치한 것인 다운링크 제어 정보를 전송하기 위한 방법.
  31. 다운링크 제어 정보를 전송하기 위한 장치에 있어서,
    다운링크 제어 정보(DCI)를 물리적 다운링크 제어 채널(PDCCH)을 통해 전송하도록 구성된 제1 전송 모듈; 및
    상기 DCI를 통해 다중 전송 블록(TB)들을 스케줄링하도록 구성된 스케줄링 모듈
    을 포함하며, 상기 스케줄링된 다중 TB들은 상기 DCI 내의 하이브리드 자동 반복 요청(HARQ) 프로세스 정보와 신규 데이터 표시자(NDI) 정보에 의해 표시된 것인 다운링크 제어 정보를 전송하기 위한 장치.
  32. 제31항에 있어서,
    상기 다중 TB들의 최대 개수가 4개이고 스케줄링을 위한 HARQ 프로세스들의 최대 지원 개수가 4개인 경우, 상기 NDI 정보를 제1 시그널링 필드를 통해 표시하고, HARQ 프로세스 필드의 프로세스 스케줄링 정보를 제2 시그널링 필드를 통해 표시하도록 구성된 제1 표시 모듈
    을 더 포함하는 다운링크 제어 정보를 전송하기 위한 장치.
  33. 제31항에 있어서,
    상기 다중 TB들의 최대 개수가 4개이고 스케줄링을 위한 HARQ 프로세스들의 최대 지원 개수가 4개인 경우, HARQ 프로세스 필드의 프로세스 스케줄링 정보 및 상기 NDI 정보를 제3 시그널링 필드를 통해 표시하도록 구성된 제2 표시 모듈
    을 더 포함하는 다운링크 제어 정보를 전송하기 위한 장치.
  34. 제31항에 있어서,
    상기 다중 TB들의 최대 개수가 8개이고 스케줄링을 위한 HARQ 프로세스들의 최대 지원 개수가 8개인 경우, 상기 NDI 정보를 제4 시그널링 필드를 통해 표시하고, HARQ 프로세스 필드의 프로세스 스케줄링 정보를 제5 시그널링 필드를 통해 표시하도록 구성된 제3 표시 모듈
    을 더 포함하는 다운링크 제어 정보를 전송하기 위한 장치.
  35. 제31항에 있어서,
    한 조각의 DCI에 의해 스케줄링된 TB들의 최대 개수가 8개이고 스케줄링을 위한 HARQ 프로세스들의 최대 지원 개수가 8개인 경우, HARQ 프로세스 필드의 프로세스 스케줄링 정보와 상기 NDI 정보를 제6 시그널링 필드를 통해 표시하도록 구성된 제4 표시 모듈
    을 더 포함하는 다운링크 제어 정보를 전송하기 위한 장치.
  36. 제31항에 있어서,
    상기 다중 TB들의 최대 개수가 스케줄링을 위한 HARQ 프로세스들의 최대 지원 개수 미만인 경우, 구성된 다중 HARQ 프로세스들 및 오프셋 표시 필드를 통해, 상기 HARQ 프로세스들의 스케줄링을 표시하도록 구성된 제5 표시 모듈
    을 더 포함하며;
    상기 다중 HARQ 프로세스들은, 미리정의되는 것, 기지국에 의해 구성되는 프로세스 세트로부터 획득되는 것, 상위 계층 시그널링을 통해 구성되는 것, 또는 상기 DCI 내의 HARQ 프로세스 필드를 통해 구성되는 것 중 적어도 하나의 방식으로 구성되며; 상기 오프셋 표시 필드는 상기 구성된 다중 HARQ 프로세스들에 기초하여 오프셋을 표시하도록 구성된 것인 다운링크 제어 정보를 전송하기 위한 장치.
  37. 제31항 내지 제36항 중 어느 한 항에 있어서,
    상기 DCI가 비주기적 채널 상태 정보(CSI) 보고를 트리거하는 경우, 다음의 방식들, 즉
    비 하이브리드 전송의 경우, 상기 비주기적 CSI 자원들이 첫번째 신규 전송 TB 상에서 전송됨;
    하이브리드 전송의 경우, 상기 비주기적 CSI 자원들이 첫번째 재전송 TB 상에서 전송됨;
    상기 비주기적 CSI 자원들이 개별 자원들 상에서 전송됨;
    상기 비주기적 CSI 자원들과 함께 전송된 상기 TB들의 크기가 상기 비주기적 CSI 자원들과 함께 전송된 상기 TB들을 제외한 다른 TB들의 크기보다 작음 - 상기 다른 TB들은 상기 DCI를 통해 스케줄링된 상기 다중 TB들 중에 있음 -; 또는
    상기 비주기적 CSI 자원들과 함께 전송된 상기 TB들에 대응하는 자원들이 상기 비주기적 CSI 자원들과 함께 전송된 상기 TB들을 제외한 다른 TB들에 대응하는 자원들보다 크기가 큼 - 상기 다른 TB들은 상기 DCI를 통해 스케줄링된 상기 다중 TB들 중에 있음 -
    중 적어도 하나의 방식으로, 비주기적 CSI 자원들의 위치들, 비주기적 CSI 자원들의 크기, 또는 비주기적 CSI 자원들과 함께 전송된 TB들의 크기를 결정하도록 구성된 결정 모듈
    을 더 포함하는 다운링크 제어 정보를 전송하기 위한 장치.
  38. 다운링크 제어 정보를 전송하기 위한 장치에 있어서,
    하나의 조각의 다운링크 제어 정보(DCI)를 통해 다중 전송 블록(TB)들이 스케줄링되는 경우, 상기 스케줄링된 다중 TB들의 리던던시 버전(RV)을 상기 DCI 내의 RV 시그널링 필드를 통해 표시하거나, 또는 상기 다중 TB들의 RV를 고정된 값들로 설정하도록 구성된 스케줄링 표시 모듈; 및
    상기 DCI를 물리적 다운링크 제어 채널(PDCCH)을 통해 전송하도록 구성된 제2 전송 모듈
    을 포함하는 다운링크 제어 정보를 전송하기 위한 장치.
  39. 제38항에 있어서,
    상기 다중 TB들이 신규 전송 TB와 재전송 TB를 포함하는 경우, 상기 신규 전송 TB의 RV는 고정된 값이고, 상기 재전송 TB의 RV는 상기 DCI 내의 상기 RV 시그널링 필드에 의해 표시되거나; 또는
    상기 다중 TB들이 신규 전송 TB만을 포함하는 경우, 상기 다중 TB들의 RV들은 동일하고, 상기 RV들은 상기 DCI 내의 상기 RV 시그널링 필드에 의해 표시되거나; 또는 상기 RV들은 고정된 값들이거나; 또는
    상기 다중 TB들이 재전송 TB만을 포함하는 경우, 상기 다중 TB들의 RV들은 동일하고, 상기 RV들은 상기 DCI 내의 상기 RV 시그널링 필드에 의해 표시되는 것인 다운링크 제어 정보를 전송하기 위한 장치.
  40. 제38항 또는 제39항에 있어서,
    하나의 TB가 하나의 비트를 통해 피드백되는 경우, 하나의 비트는 하나의 업링크 자원에 대응하고, 상기 DCI를 통해 스케줄링된 상기 다중 TB들에 대응하는 확인응답/부정 확인응답(ACK/NACK)을 전송하기 위한 업링크 자원들의 주파수 도메인 위치들은 동일하거나; 또는
    상기 다중 TB들이 다중 비트를 통해 피드백되는 경우, 상기 다중 비트는 하나의 업링크 자원을 통해 피드백되고, 상기 DCI를 통해 스케줄링된 상기 다중 TB들에 대응하는 ACK/NACK를 전송하기 위한 업링크 자원들의 주파수 도메인 위치들은 상위 계층 구성 시그널링 및 오프셋(ARO)에 따라 결정되거나; 또는
    하나의 TB가 하나의 비트를 통해 피드백되는 경우, 하프 듀플렉스 단말기가 사용되고, 상기 DCI를 통해 스케줄링된 상기 다중 TB들에 대응하는 ACK/NACK를 전송하기 위한 업링크 자원들은 시간 도메인 내의 연속적인 유효 업링크 서브프레임들 상에 위치한 것인 다운링크 제어 정보를 전송하기 위한 장치.
  41. 실행 시, 제1항 내지 제26항 중 어느 한 항 또는 제27항 내지 제30항 중 어느 한 항의 방법이 수행되게 하도록 구성된 컴퓨터 프로그램을 저장한 저장 매체.
  42. 전자 장치로서, 메모리와 프로세서를 포함하고, 상기 메모리는 컴퓨터 프로그램을 저장하고, 상기 프로세서는 제1항 내지 제26항 중 어느 한 항 또는 제27항 내지 제30항 중 어느 한 항의 방법에서 기재된 방법을 수행하도록 상기 컴퓨터 프로그램을 실행도록 구성된 것인 전자 장치.
KR1020217016603A 2018-11-02 2019-10-30 다운링크 제어 정보를 전송하기 위한 방법 및 장치 KR20210082524A (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
CN201811302529.3 2018-11-02
CN201811302529.3A CN111148265B (zh) 2018-11-02 2018-11-02 下行控制信息传输方法及装置
PCT/CN2019/114249 WO2020088497A1 (zh) 2018-11-02 2019-10-30 下行控制信息传输方法及装置

Publications (1)

Publication Number Publication Date
KR20210082524A true KR20210082524A (ko) 2021-07-05

Family

ID=70464348

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020217016603A KR20210082524A (ko) 2018-11-02 2019-10-30 다운링크 제어 정보를 전송하기 위한 방법 및 장치

Country Status (8)

Country Link
US (1) US20220369296A1 (ko)
EP (1) EP3876649A4 (ko)
JP (1) JP7246474B2 (ko)
KR (1) KR20210082524A (ko)
CN (2) CN111148265B (ko)
BR (1) BR112021008426A2 (ko)
CA (1) CA3118404A1 (ko)
WO (1) WO2020088497A1 (ko)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP3917255A4 (en) * 2019-02-15 2022-03-09 Huawei Technologies Co., Ltd. DATA TRANSFER METHOD AND DATA TRANSFER DEVICE
CN110945885B (zh) * 2019-11-04 2024-05-07 北京小米移动软件有限公司 下行控制信息dci下发方法及装置、通信设备及存储介质
CA3186640A1 (en) * 2020-06-08 2021-12-16 Nec Corporation Methods for communication, terminal device, and computer readable media
US11558142B2 (en) * 2020-11-20 2023-01-17 Qualcomm Incorporated Transport block size (TBS) adjustment indication in sidelink

Family Cites Families (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101841771B (zh) * 2009-03-18 2013-05-22 电信科学技术研究院 实现单小区多媒体广播组播业务传输的方法及装置
KR101641968B1 (ko) * 2009-09-14 2016-07-29 엘지전자 주식회사 다중입출력 무선 통신 시스템에서 하향링크 신호 전송 방법 및 장치
US8724648B2 (en) * 2009-09-30 2014-05-13 Nokia Corporation Enhanced control signaling for backhaul link
KR101769376B1 (ko) * 2010-03-29 2017-08-30 엘지전자 주식회사 상향링크 다중 안테나 전송을 지원하기 위한 효율적인 제어정보 전송 방법 및 장치
WO2012167459A1 (zh) * 2011-06-27 2012-12-13 华为技术有限公司 资源调度方法和数据传输方法及设备和系统
KR102058563B1 (ko) * 2013-08-07 2019-12-24 인터디지탈 패튼 홀딩스, 인크 디바이스 대 디바이스 통신을 위한 분산형 스케줄링
CN104734821B (zh) * 2013-12-19 2019-04-05 电信科学技术研究院 数据传输方法和装置
US9912504B2 (en) * 2014-07-31 2018-03-06 Futurewei Technologies, Inc. System and method for multiple carrier transmission
CN105790897B (zh) * 2014-12-26 2020-10-30 北京三星通信技术研究有限公司 一种混合自动重传请求(harq)的方法和设备
CN107852718A (zh) 2015-07-15 2018-03-27 株式会社Ntt都科摩 用户终端、无线基站以及无线通信方法
US10511413B2 (en) 2016-02-03 2019-12-17 Ofinno, Llc Hybrid automatic repeat requests in a wireless device and wireless network
CN105978671A (zh) * 2016-06-27 2016-09-28 深圳市金立通信设备有限公司 一种harq重传的指示方法及相关设备
JP6898439B2 (ja) 2016-09-28 2021-07-07 アイディーエーシー ホールディングス インコーポレイテッド 柔軟な無線サービスのための5g nrデータ送達
JPWO2018079571A1 (ja) 2016-10-28 2019-09-26 株式会社Nttドコモ ユーザ端末及び無線通信方法
US10673593B2 (en) 2016-11-03 2020-06-02 Huawei Technologies Co., Ltd. HARQ signaling for grant-free uplink transmissions
US10492184B2 (en) 2016-12-09 2019-11-26 Samsung Electronics Co., Ltd. Multiplexing control information in a physical uplink data channel
US10869333B2 (en) * 2016-12-16 2020-12-15 Huawei Technologies Co., Ltd. Systems and methods for mixed grant-free and grant-based uplink transmissions
CN108289011B (zh) 2017-01-07 2023-11-21 华为技术有限公司 一种数据传输的方法和装置
BR112019019219B1 (pt) 2017-03-17 2021-12-14 Lg Electronics Inc Método e dispositivo pelo qual terminal recebe dados no sistema de comunicação sem fio
CN110830184B (zh) * 2018-08-09 2023-04-07 北京三星通信技术研究有限公司 块传输方法、下行传输方法、nrs接收方法、ue、基站和介质
US20210266106A1 (en) * 2018-08-10 2021-08-26 Lenovo (Beijing) Limited Method and apparatus for scheduling transport blocks

Also Published As

Publication number Publication date
CN111148265B (zh) 2023-05-23
WO2020088497A1 (zh) 2020-05-07
CA3118404A1 (en) 2020-05-07
BR112021008426A2 (pt) 2021-09-14
JP7246474B2 (ja) 2023-03-27
CN111148265A (zh) 2020-05-12
JP2022506298A (ja) 2022-01-17
US20220369296A1 (en) 2022-11-17
EP3876649A4 (en) 2022-05-18
EP3876649A1 (en) 2021-09-08
CN116782401A (zh) 2023-09-19

Similar Documents

Publication Publication Date Title
KR102508791B1 (ko) 통신 방법 및 디바이스
CN111034093B (zh) 基于组的混合自动重传请求确认反馈方法及装置
CN110168987B (zh) 可扩展的反馈报告
EP2340630B1 (en) Efficient transmission and reception of feedback data and user data
CN108464049B (zh) 频分双工通信系统和方法
KR20210082524A (ko) 다운링크 제어 정보를 전송하기 위한 방법 및 장치
CN107624227B (zh) 用于在通信中处理束大小的配置的设备和方法
CN104348582B (zh) 用于传输控制信息的方法和设备
CN109756979B (zh) 传输信息的方法和通信设备
CN110313141B (zh) 用于pucch的资源信令的方法及相关设备
EP3876453A1 (en) Information transmission method and apparatus
CN109152071B (zh) 数据传输指示及数据传输方法、基站、终端及存储介质
CN107733578B (zh) 一种对下行数据进行反馈的方法及装置
CN110719150B (zh) 一种信息传输方法、终端及基站
CN109474393B (zh) 数据反馈、发送、接收方法及装置,接收设备,发送设备
CN110073622B (zh) 用于数据块组的反馈信息
CN112821990A (zh) Harq-ack的传输方法及设备
CN109922531B (zh) 一种传输方法、终端及基站
JP2020530952A (ja) フィードバック応答情報の伝送方法、装置及びシステム
CN114175544A (zh) 用于确定反馈码本的系统和方法
JP2020519182A (ja) データ伝送方法、端末及び基地局
CN114726483B (zh) 在上行链路上确认传输的方法、用户设备和基站
CN111757485B (zh) 一种上行控制信息资源分配方法、设备和系统
US20190174521A1 (en) Information processing method and device
WO2021233146A1 (zh) 一种数据调度方法及装置

Legal Events

Date Code Title Description
E902 Notification of reason for refusal