KR20210034991A - Rf 통신에 이용되는 pll 회로를 포함하는 전자 장치 - Google Patents

Rf 통신에 이용되는 pll 회로를 포함하는 전자 장치 Download PDF

Info

Publication number
KR20210034991A
KR20210034991A KR1020190117080A KR20190117080A KR20210034991A KR 20210034991 A KR20210034991 A KR 20210034991A KR 1020190117080 A KR1020190117080 A KR 1020190117080A KR 20190117080 A KR20190117080 A KR 20190117080A KR 20210034991 A KR20210034991 A KR 20210034991A
Authority
KR
South Korea
Prior art keywords
signal
frequency band
circuit
processor
mixer
Prior art date
Application number
KR1020190117080A
Other languages
English (en)
Inventor
이영민
김우진
나효석
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020190117080A priority Critical patent/KR20210034991A/ko
Priority to PCT/KR2020/012718 priority patent/WO2021060787A1/en
Priority to US17/029,450 priority patent/US11271573B2/en
Publication of KR20210034991A publication Critical patent/KR20210034991A/ko

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION, OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/085Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal
    • H03L7/093Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal using special filtering or amplification characteristics in the loop
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/38Transceivers, i.e. devices in which transmitter and receiver form a structural unit and in which at least one part is used for functions of transmitting and receiving
    • H04B1/40Circuits
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/005Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission adapting radio receivers, transmitters andtransceivers for operation on two or more bands, i.e. frequency ranges
    • H04B1/0053Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission adapting radio receivers, transmitters andtransceivers for operation on two or more bands, i.e. frequency ranges with common antenna for more than one band
    • H04B1/0057Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission adapting radio receivers, transmitters andtransceivers for operation on two or more bands, i.e. frequency ranges with common antenna for more than one band using diplexing or multiplexing filters for selecting the desired band
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION, OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/16Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop
    • H03L7/18Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop
    • H03L7/183Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop a time difference being used for locking the loop, the counter counting between fixed numbers or the frequency divider dividing by a fixed number
    • H03L7/185Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop a time difference being used for locking the loop, the counter counting between fixed numbers or the frequency divider dividing by a fixed number using a mixer in the loop
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/38Transceivers, i.e. devices in which transmitter and receiver form a structural unit and in which at least one part is used for functions of transmitting and receiving
    • H04B1/40Circuits
    • H04B1/50Circuits using different frequencies for the two directions of communication
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B17/00Monitoring; Testing
    • H04B17/10Monitoring; Testing of transmitters
    • H04B17/101Monitoring; Testing of transmitters for measurement of specific parameters of the transmitter or components thereof
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B17/00Monitoring; Testing
    • H04B17/30Monitoring; Testing of propagation channels
    • H04B17/309Measuring or estimating channel quality parameters
    • H04B17/318Received signal strength

Abstract

다양한 실시예에서 전자 장치는, 안테나; 상기 안테나를 통해 네트워크로 데이터 전송에 사용되도록 지정된 송신 주파수 대역의 제 1 RF 신호를 출력하는 제 1 BPF(band pass filter)와 상기 안테나를 통해 상기 네트워크로부터 데이터 수신에 사용되도록 지정된 수신 주파수 대역의 제 2 RF 신호를 출력하는 제 2 BPF를 포함하는 듀플렉서; 상기 제 1 RF 신호를 증폭하여 상기 제 1 BPF로 출력하도록 구성된 전력 증폭 회로; 프로세서; 및 상기 프로세서 및 상기 전력 증폭 회로와 연결된 트랜시버를 포함할 수 있다. 상기 트랜시버는, 제 1 기준 주파수 대역의 제 1 기준 신호를 출력하도록 구성된 제 1 PLL(phase locked loop) 회로; 상기 제 1 기준 신호를 이용하여 상기 프로세서로부터 수신된 제 1 기저대역의 신호를 상기 제 1 RF 신호로 변환하도록 구성된 제 1 믹서; 상기 제 1 믹서와 상기 전력 증폭 회로를 연결하는 경로 상에서 상기 제 1 RF 신호를 검출하도록 구성된 검출 회로; 제 2 기준 주파수 대역의 제 2 기준 신호를 출력하도록 구성된 제 2 PLL(phase locked loop) 회로; 상기 제 2 기준 신호를 이용하여, 상기 제 2 BPF로부터 수신된 상기 제 2 RF 신호를 제 2 기저대역의 신호로 변환하고, 상기 검출 회로로부터 수신된 상기 제 1 RF 신호를 제 3 기저대역의 신호로 변환하도록 구성된 제 2 믹서; 상기 제 2 믹서에서 상기 프로세서로 전송될 신호에서 상기 제 2 기저대역 보다 높은 주파수 대역에서의 전력을 감쇠하도록 구성된 제 1 필터; 및 상기 제 2 믹서에서 상기 프로세서로 전송될 신호에서 상기 제 3 기저대역보다 낮은 주파수 대역에서의 전력을 감쇠하거나 상기 제 3 기저대역에서의 전력을 감쇠하도록 구성된 제 2 필터를 포함할 수 있다. 그 외에도, 다양한 실시예들이 가능할 수 있다.

Description

RF 통신에 이용되는 PLL 회로를 포함하는 전자 장치{An electronic device for recognizing an unlocked PLL circuit used for RF communication}
다양한 실시예는 RF 통신에서 위상 고정 루프(PLL; phase locked loop) 회로를 포함하는 전자 장치에 관한 것이다.
전자 장치는 셀룰러 통신(예: 5G, 또는 legacy)에 사용되도록 지정된 주파수 대역의 RF(radio frequency) 신호를 안테나를 통해 전송할 수 있다. PLL 회로는 기저대역의 신호를 RF 신호로 변환될 때 이용되는 기준 신호의 주파수 대역을 지정된 기준 주파수 대역으로 고정(lock)해 주는 역할을 수행할 수 있다.
PLL회로가 비정상으로 동작할 경우, 기준 신호의 주파수 대역이 기준 주파수 대역으로 고정되지 않는(unlock) 현상이 발생될 수 있고 이에 따라 전자 장치의 부품이 파손되거나, 전자 장치와 네트워크 간의 연결이 끊어질 수 있다.
예를 들어, PLL 회로의 비정상 동작으로 인해, 전력 증폭 회로에서 증폭된 RF 신호가 듀플렉서(duplexer)를 통과하지 못하고 전력 증폭 회로 쪽으로 반사됨으로써 전력 증폭 회로가 파손될 수 있다. 또 다른 예로, RF 신호가 안테나를 통해 방사되더라도 그 주파수 대역이 해당 통신에 사용되도록 지정된 주파수 대역과 다를 수 있고, 이에 따라 통신 서비스(예: 통화(call) 서비스)를 위한 연결이 자주 끊어질 수 있다.
전자 장치는, 듀플렉서와 안테나를 연결하는 경로 상에서 RF 신호의 전력을 예컨대 FBRX(feedback receiver)를 이용하여, 획득하고, 획득된 전력을 기준 값과 비교함으로써 PLL 회로의 정상 동작 여부를 판단할 수 있다. 예컨대, 기준 값보다 높으면 정상 동작, 낮으면 비정상 동작으로 간주될 수 있다.
하지만, 이러한 방식은 오동작이 발생될 수 있다. 예를 들어, 듀플렉서의 대역 통과 특성에 오류가 있는 경우, RF 신호의 주파수 대역이 기준 주파수 대역으로 고정되지 않았음에도, FBRX를 통해 획득된 전력이 기준 값보다 높을 수 있고 이에 따라 PLL 회로가 정상 동작하는 것으로 오인될 수 있다.
또 다른 예로, PLL회로가 정상 동작함에도 불구하고 안테나의 임피던스가 틀어지는 현상으로 인해, 획득된 전력이 기준 값보다 낮을 수 있고 이에 따라 PLL 회로가 비정상 동작하는 것으로 오인될 수 있다.
또 다른 예로, FBRX에 의해 획득된 RF 신호는 기저대역의 신호로 변환될 수 있다. 그런데, 이러한 변환 시 정상 동작 여부를 판단하기 위한 대상인 PLL 회로가 이용될 수 있고 이에 따라 정상 동작 여부의 판단에 있어서 오류가 발생될 수 있다.
본 발명의 다양한 실시예는 PLL 회로의 정상 동작 여부를 판단할 수 있도록 구성된 전자 장치를 제공할 수 있다.
다양한 실시예에서 전자 장치는, 안테나; 상기 안테나를 통해 네트워크로 데이터 전송에 사용되도록 지정된 송신 주파수 대역의 제 1 RF 신호를 출력하는 제 1 BPF(band pass filter)와 상기 안테나를 통해 상기 네트워크로부터 데이터 수신에 사용되도록 지정된 수신 주파수 대역의 제 2 RF 신호를 출력하는 제 2 BPF를 포함하는 듀플렉서; 상기 제 1 RF 신호를 증폭하여 상기 제 1 BPF로 출력하도록 구성된 전력 증폭 회로; 프로세서; 및 상기 프로세서 및 상기 전력 증폭 회로와 연결된 트랜시버를 포함할 수 있다. 상기 트랜시버는, 제 1 기준 주파수 대역의 제 1 기준 신호를 출력하도록 구성된 제 1 PLL(phase locked loop) 회로; 상기 제 1 기준 신호를 이용하여 상기 프로세서로부터 수신된 제 1 기저대역의 신호를 상기 제 1 RF 신호로 변환하도록 구성된 제 1 믹서; 상기 제 1 믹서와 상기 전력 증폭 회로를 연결하는 경로 상에서 상기 제 1 RF 신호를 검출하도록 구성된 검출 회로; 제 2 기준 주파수 대역의 제 2 기준 신호를 출력하도록 구성된 제 2 PLL(phase locked loop) 회로; 상기 제 2 기준 신호를 이용하여, 상기 제 2 BPF로부터 수신된 상기 제 2 RF 신호를 제 2 기저대역의 신호로 변환하고, 상기 검출 회로로부터 수신된 상기 제 1 RF 신호를 제 3 기저대역의 신호로 변환하도록 구성된 제 2 믹서; 상기 제 2 믹서에서 상기 프로세서로 전송될 신호에서 상기 제 2 기저대역 보다 높은 주파수 대역에서의 전력을 감쇠하도록 구성된 제 1 필터; 및 상기 제 2 믹서에서 상기 프로세서로 전송될 신호에서 상기 제 3 기저대역보다 낮은 주파수 대역에서의 전력을 감쇠하거나 상기 제 3 기저대역에서의 전력을 감쇠하도록 구성된 제 2 필터를 포함할 수 있다.
다양한 실시예에 따르면, 전자 장치는 PLL 회로의 정상 동작 여부를 정확하게 판단함으로써 부품 파손 및/또는 네트워크와의 연결 끊김을 방지할 수 있다.
도 1은, 다양한 실시예에 따른, 네트워크 환경 내의 전자 장치의 블록도이다.
도 2는, 다양한 실시예에 따른, 전자 장치가 RF 신호의 전송 상태를 전송하는 동작을 수행할 때 위상 고정 루프 회로의 상태를 파악하도록 구성된 전자 장치의 블록도이다.
도 3은, 도 2의 제 2 필터가 HPF로 구현된 것에 따른 프로세서의 동작을 설명하기 위한 도면이다.
도 4는, 도 2의 제 2 필터가 노치필터로 구현된 것에 따른 프로세서의 동작을 설명하기 위한 도면이다.
도 5는, 다양한 실시예에 따른, 전자 장치가 RF 신호의 전송 상태를 전송하는 동작을 수행할 때 위상 고정 루프 회로의 상태를 파악하도록 구성된 전자 장치의 블록도이다.
도 6은 도 5의 제 3 필터에서 출력되는 신호를 이용한 프로세서의 동작을 설명하기 위한 도면이다.
도 7은 다양한 실시예에 따른 프로세서의 동작들을 설명하기 위한 흐름도이다.
도 8은 다양한 실시예에 따른 프로세서의 동작들을 설명하기 위한 흐름도이다.
도 9는 다양한 실시예에 따른 프로세서의 동작들을 설명하기 위한 흐름도이다.
도 1 은, 다양한 실시예들에 따른, 네트워크 환경(100) 내의 전자 장치(101)의 블록도이다. 도 1을 참조하면, 네트워크 환경(100)에서 전자 장치(101)는 제 1 네트워크(198)(예: 근거리 무선 통신 네트워크)를 통하여 전자 장치(102)와 통신하거나, 또는 제 2 네트워크(199)(예: 원거리 무선 통신 네트워크)를 통하여 전자 장치(104) 또는 서버(108)와 통신할 수 있다. 일 실시예에 따르면, 전자 장치(101)는 서버(108)를 통하여 전자 장치(104)와 통신할 수 있다. 일 실시예에 따르면, 전자 장치(101)는 프로세서(120), 메모리(130), 입력 장치(150), 음향 출력 장치(155), 표시 장치(160), 오디오 모듈(170), 센서 모듈(176), 인터페이스(177), 햅틱 모듈(179), 카메라 모듈(180), 전력 관리 모듈(188), 배터리(189), 통신 모듈(190), 가입자 식별 모듈(196), 또는 안테나 모듈(197)을 포함할 수 있다. 어떤 실시예에서는, 전자 장치(101)에는, 이 구성요소들 중 적어도 하나(예: 표시 장치(160) 또는 카메라 모듈(180))가 생략되거나, 하나 이상의 다른 구성 요소가 추가될 수 있다. 어떤 실시예에서는, 이 구성요소들 중 일부들은 하나의 통합된 회로로 구현될 수 있다. 예를 들면, 센서 모듈(176)(예: 지문 센서, 홍채 센서, 또는 조도 센서)은 표시 장치(160)(예: 디스플레이)에 임베디드된 채 구현될 수 있다
프로세서(120)는, 예를 들면, 소프트웨어(예: 프로그램(140))를 실행하여 프로세서(120)에 연결된 전자 장치(101)의 적어도 하나의 다른 구성요소(예: 하드웨어 또는 소프트웨어 구성요소)를 제어할 수 있고, 다양한 데이터 처리 또는 연산을 수행할 수 있다. 일 실시예에 따르면, 데이터 처리 또는 연산의 적어도 일부로서, 프로세서(120)는 다른 구성요소(예: 센서 모듈(176) 또는 통신 모듈(190))로부터 수신된 명령 또는 데이터를 휘발성 메모리(132)에 로드하고, 휘발성 메모리(132)에 저장된 명령 또는 데이터를 처리하고, 결과 데이터를 비휘발성 메모리(134)에 저장할 수 있다. 일 실시예에 따르면, 프로세서(120)는 메인 프로세서(121)(예: 중앙 처리 장치 또는 어플리케이션 프로세서), 및 이와는 독립적으로 또는 함께 운영 가능한 보조 프로세서(123)(예: 그래픽 처리 장치, 이미지 시그널 프로세서, 센서 허브 프로세서, 또는 커뮤니케이션 프로세서)를 포함할 수 있다. 추가적으로 또는 대체적으로, 보조 프로세서(123)는 메인 프로세서(121)보다 저전력을 사용하거나, 또는 지정된 기능에 특화되도록 설정될 수 있다. 보조 프로세서(123)는 메인 프로세서(121)와 별개로, 또는 그 일부로서 구현될 수 있다.
보조 프로세서(123)는, 예를 들면, 메인 프로세서(121)가 인액티브(예: 슬립) 상태에 있는 동안 메인 프로세서(121)를 대신하여, 또는 메인 프로세서(121)가 액티브(예: 어플리케이션 실행) 상태에 있는 동안 메인 프로세서(121)와 함께, 전자 장치(101)의 구성요소들 중 적어도 하나의 구성요소(예: 표시 장치(160), 센서 모듈(176), 또는 통신 모듈(190))와 관련된 기능 또는 상태들의 적어도 일부를 제어할 수 있다. 일 실시예에 따르면, 보조 프로세서(123)(예: 이미지 시그널 프로세서 또는 커뮤니케이션 프로세서)는 기능적으로 관련 있는 다른 구성요소(예: 카메라 모듈(180) 또는 통신 모듈(190))의 일부로서 구현될 수 있다.
메모리(130)는, 전자 장치(101)의 적어도 하나의 구성요소(예: 프로세서(120) 또는 센서모듈(176))에 의해 사용되는 다양한 데이터를 저장할 수 있다. 데이터는, 예를 들어, 소프트웨어(예: 프로그램(140)) 및, 이와 관련된 명령에 대한 입력 데이터 또는 출력 데이터를 포함할 수 있다. 메모리(130)는, 휘발성 메모리(132) 또는 비휘발성 메모리(134)를 포함할 수 있다.
프로그램(140)은 메모리(130)에 소프트웨어로서 저장될 수 있으며, 예를 들면, 운영 체제(142), 미들 웨어(144) 또는 어플리케이션(146)을 포함할 수 있다.
입력 장치(150)는, 전자 장치(101)의 구성요소(예: 프로세서(120))에 사용될 명령 또는 데이터를 전자 장치(101)의 외부(예: 사용자)로부터 수신할 수 있다. 입력 장치(150)는, 예를 들면, 마이크, 마우스, 키보드, 또는 디지털 펜(예: 스타일러스 펜)을 포함할 수 있다.
음향 출력 장치(155)는 음향 신호를 전자 장치(101)의 외부로 출력할 수 있다. 음향 출력 장치(155)는, 예를 들면, 스피커 또는 리시버를 포함할 수 있다. 스피커는 멀티미디어 재생 또는 녹음 재생과 같이 일반적인 용도로 사용될 수 있고, 리시버는 착신 전화를 수신하기 위해 사용될 수 있다. 일 실시예에 따르면, 리시버는 스피커와 별개로, 또는 그 일부로서 구현될 수 있다.
표시 장치(160)는 전자 장치(101)의 외부(예: 사용자)로 정보를 시각적으로 제공할 수 있다. 표시 장치(160)는, 예를 들면, 디스플레이, 홀로그램 장치, 또는 프로젝터 및 해당 장치를 제어하기 위한 제어 회로를 포함할 수 있다. 일 실시예에 따르면, 표시 장치(160)는 터치를 감지하도록 설정된 터치 회로(touch circuitry), 또는 상기 터치에 의해 발생되는 힘의 세기를 측정하도록 설정된 센서 회로(예: 압력 센서)를 포함할 수 있다.
오디오 모듈(170)은 소리를 전기 신호로 변환시키거나, 반대로 전기 신호를 소리로 변환시킬 수 있다. 일 실시예에 따르면, 오디오 모듈(170)은, 입력 장치(150)를 통해 소리를 획득하거나, 음향 출력 장치(155), 또는 전자 장치(101)와 직접 또는 무선으로 연결된 외부 전자 장치(예: 전자 장치(102)) (예: 스피커 또는 헤드폰))를 통해 소리를 출력할 수 있다.
센서 모듈(176)은 전자 장치(101)의 작동 상태(예: 전력 또는 온도), 또는 외부의 환경 상태(예: 사용자 상태)를 감지하고, 감지된 상태에 대응하는 전기 신호 또는 데이터 값을 생성할 수 있다. 일 실시예에 따르면, 센서 모듈(176)은, 예를 들면, 제스처 센서, 자이로 센서, 기압 센서, 마그네틱 센서, 가속도 센서, 그립 센서, 근접 센서, 컬러 센서, IR(infrared) 센서, 생체 센서, 온도 센서, 습도 센서, 또는 조도 센서를 포함할 수 있다.
인터페이스(177)는 전자 장치(101)가 외부 전자 장치(예: 전자 장치(102))와 직접 또는 무선으로 연결되기 위해 사용될 수 있는 하나 이상의 지정된 프로토콜들을 지원할 수 있다. 일 실시예에 따르면, 인터페이스(177)는, 예를 들면, HDMI(high definition multimedia interface), USB(universal serial bus) 인터페이스, SD카드 인터페이스, 또는 오디오 인터페이스를 포함할 수 있다.
연결 단자(178)는, 그를 통해서 전자 장치(101)가 외부 전자 장치(예: 전자 장치(102))와 물리적으로 연결될 수 있는 커넥터를 포함할 수 있다. 일 실시예에 따르면, 연결 단자(178)는, 예를 들면, HDMI 커넥터, USB 커넥터, SD 카드 커넥터, 또는 오디오 커넥터(예: 헤드폰 커넥터)를 포함할 수 있다.
햅틱 모듈(179)은 전기적 신호를 사용자가 촉각 또는 운동 감각을 통해서 인지할 수 있는 기계적인 자극(예: 진동 또는 움직임) 또는 전기적인 자극으로 변환할 수 있다. 일 실시예에 따르면, 햅틱 모듈(179)은, 예를 들면, 모터, 압전 소자, 또는 전기 자극 장치를 포함할 수 있다.
카메라 모듈(180)은 정지 영상 및 동영상을 촬영할 수 있다. 일 실시예에 따르면, 카메라 모듈(180)은 하나 이상의 렌즈들, 이미지 센서들, 이미지 시그널 프로세서들, 또는 플래시들을 포함할 수 있다.
전력 관리 모듈(188)은 전자 장치(101)에 공급되는 전력을 관리할 수 있다. 일 실시예에 따르면, 전력 관리 모듈(188)은, 예를 들면, PMIC(power management integrated circuit)의 적어도 일부로서 구현될 수 있다.
배터리(189)는 전자 장치(101)의 적어도 하나의 구성 요소에 전력을 공급할 수 있다. 일 실시예에 따르면, 배터리(189)는, 예를 들면, 재충전 불가능한 1차 전지, 재충전 가능한 2차 전지 또는 연료 전지를 포함할 수 있다.
통신 모듈(190)은 전자 장치(101)와 외부 전자 장치(예: 전자 장치(102), 전자 장치(104), 또는 서버(108))간의 직접(예: 유선) 통신 채널 또는 무선 통신 채널의 수립, 및 수립된 통신 채널을 통한 통신 수행을 지원할 수 있다. 통신 모듈(190)은 프로세서(120)(예: 어플리케이션 프로세서)와 독립적으로 운영되고, 직접(예: 유선) 통신 또는 무선 통신을 지원하는 하나 이상의 커뮤니케이션 프로세서를 포함할 수 있다. 일 실시예에 따르면, 통신 모듈(190)은 무선 통신 모듈(192)(예: 셀룰러 통신 모듈, 근거리 무선 통신 모듈, 또는 GNSS(global navigation satellite system) 통신 모듈) 또는 유선 통신 모듈(194)(예: LAN(local area network) 통신 모듈, 또는 전력선 통신 모듈)을 포함할 수 있다. 이들 통신 모듈 중 해당하는 통신 모듈은 제 1 네트워크(198)(예: 블루투스, WiFi direct 또는 IrDA(infrared data association) 같은 근거리 통신 네트워크) 또는 제 2 네트워크(199)(예: 셀룰러 네트워크, 인터넷, 또는 컴퓨터 네트워크(예: LAN 또는 WAN)와 같은 원거리 통신 네트워크)를 통하여 외부 전자 장치(104)와 통신할 수 있다. 이런 여러 종류의 통신 모듈들은 하나의 구성요소(예: 단일 칩)로 통합되거나, 또는 서로 별도의 복수의 구성 요소들(예: 복수 칩들)로 구현될 수 있다. 무선 통신 모듈(192)은 가입자 식별 모듈(196)에 저장된 가입자 정보(예: 국제 모바일 가입자 식별자(IMSI))를 이용하여 제 1 네트워크(198) 또는 제 2 네트워크(199)와 같은 통신 네트워크 내에서 전자 장치(101)를 확인 및 인증할 수 있다.
안테나 모듈(197)은 신호 또는 전력을 외부(예: 외부 전자 장치)로 송신하거나 외부로부터 수신할 수 있다. 일 실시예에 따르면, 안테나 모듈(197)은 서브스트레이트(예: PCB) 위에 형성된 도전체 또는 도전성 패턴으로 이루어진 방사체를 포함하는 하나의 안테나를 포함할 수 있다. 일 실시예에 따르면, 안테나 모듈(197)은 복수의 안테나들을 포함할 수 있다. 이런 경우, 제 1 네트워크(198) 또는 제 2 네트워크(199)와 같은 통신 네트워크에서 사용되는 통신 방식에 적합한 적어도 하나의 안테나가, 예를 들면, 통신 모듈(190)에 의하여 상기 복수의 안테나들로부터 선택될 수 있다. 신호 또는 전력은 상기 선택된 적어도 하나의 안테나를 통하여 통신 모듈(190)과 외부 전자 장치 간에 송신되거나 수신될 수 있다. 어떤 실시예에 따르면, 방사체 이외에 다른 부품(예: RFIC)이 추가로 안테나 모듈(197)의 일부로 형성될 수 있다.
상기 구성요소들 중 적어도 일부는 주변 기기들간 통신 방식(예: 버스, GPIO(general purpose input and output), SPI(serial peripheral interface), 또는 MIPI(mobile industry processor interface))을 통해 서로 연결되고 신호(예: 명령 또는 데이터)를 상호간에 교환할 수 있다.
일 실시예에 따르면, 명령 또는 데이터는 제 2 네트워크(199)에 연결된 서버(108)를 통해서 전자 장치(101)와 외부의 전자 장치(104)간에 송신 또는 수신될 수 있다. 외부 전자 장치(102, 104) 각각은 전자 장치(101)와 동일한 또는 다른 종류의 장치일 수 있다. 일 실시예에 따르면, 전자 장치(101)에서 실행되는 동작들의 전부 또는 일부는 외부 전자 장치들(102, 104, 또는 108) 중 하나 이상의 외부 전자 장치들에서 실행될 수 있다. 예를 들면, 전자 장치(101)가 어떤 기능이나 서비스를 자동으로, 또는 사용자 또는 다른 장치로부터의 요청에 기반하여 수행해야 할 경우에, 전자 장치(101)는 기능 또는 서비스를 자체적으로 실행시키는 대신에 또는 추가적으로, 하나 이상의 외부 전자 장치들에게 그 기능 또는 그 서비스의 적어도 일부를 수행하라고 요청할 수 있다. 상기 요청을 수신한 하나 이상의 외부 전자 장치들은 요청된 기능 또는 서비스의 적어도 일부, 또는 상기 요청과 관련된 추가 기능 또는 서비스를 실행하고, 그 실행의 결과를 전자 장치(101)로 전달할 수 있다. 전자 장치(101)는 상기 결과를, 그대로 또는 추가적으로 처리하여, 상기 요청에 대한 응답의 적어도 일부로서 제공할 수 있다. 이를 위하여, 예를 들면, 클라우드 컴퓨팅, 분산 컴퓨팅, 또는 클라이언트-서버 컴퓨팅 기술이 이용될 수 있다.
본 문서에 개시된 다양한 실시예들에 따른 전자 장치는 다양한 형태의 장치가 될 수 있다. 전자 장치는, 예를 들면, 휴대용 통신 장치 (예: 스마트폰), 컴퓨터 장치, 휴대용 멀티미디어 장치, 휴대용 의료 기기, 카메라, 웨어러블 장치, 또는 가전 장치를 포함할 수 있다. 본 문서의 실시예에 따른 전자 장치는 전술한 기기들에 한정되지 않는다.
본 문서의 다양한 실시예들 및 이에 사용된 용어들은 본 문서에 기재된 기술적 특징들을 특정한 실시예들로 한정하려는 것이 아니며, 해당 실시예의 다양한 변경, 균등물, 또는 대체물을 포함하는 것으로 이해되어야 한다. 도면의 설명과 관련하여, 유사한 또는 관련된 구성요소에 대해서는 유사한 참조 부호가 사용될 수 있다. 아이템에 대응하는 명사의 단수 형은 관련된 문맥상 명백하게 다르게 지시하지 않는 한, 상기 아이템 한 개 또는 복수 개를 포함할 수 있다. 본 문서에서, "A 또는 B", "A 및 B 중 적어도 하나",“A 또는 B 중 적어도 하나,”"A, B 또는 C," "A, B 및 C 중 적어도 하나,”및 “A, B, 또는 C 중 적어도 하나"와 같은 문구들 각각은 그 문구들 중 해당하는 문구에 함께 나열된 항목들 중 어느 하나, 또는 그들의 모든 가능한 조합을 포함할 수 있다. "제 1", "제 2", 또는 "첫째" 또는 "둘째"와 같은 용어들은 단순히 해당 구성요소를 다른 해당 구성요소와 구분하기 위해 사용될 수 있으며, 해당 구성요소들을 다른 측면(예: 중요성 또는 순서)에서 한정하지 않는다. 어떤(예: 제 1) 구성요소가 다른(예: 제 2) 구성요소에, “기능적으로” 또는 “통신적으로”라는 용어와 함께 또는 이런 용어 없이, “커플드” 또는 “커넥티드”라고 언급된 경우, 그것은 상기 어떤 구성요소가 상기 다른 구성요소에 직접적으로(예: 유선으로), 무선으로, 또는 제 3 구성요소를 통하여 연결될 수 있다는 것을 의미한다.
본 문서에서 사용된 용어 "모듈"은 하드웨어, 소프트웨어 또는 펌웨어로 구현된 유닛을 포함할 수 있으며, 예를 들면, 로직, 논리 블록, 부품, 또는 회로와 같은 용어와 상호 호환적으로 사용될 수 있다. 모듈은, 일체로 구성된 부품 또는 하나 또는 그 이상의 기능을 수행하는, 상기 부품의 최소 단위 또는 그 일부가 될 수 있다. 예를 들면, 일 실시예에 따르면, 모듈은 ASIC(application-specific integrated circuit)의 형태로 구현될 수 있다.
본 문서의 다양한 실시예들은 기기(machine)(예: 전자 장치(101)) 의해 읽을 수 있는 저장 매체(storage medium)(예: 내장 메모리(136) 또는 외장 메모리(138))에 저장된 하나 이상의 명령어들을 포함하는 소프트웨어(예: 프로그램(140))로서 구현될 수 있다. 예를 들면, 기기(예: 전자 장치(101))의 프로세서(예: 프로세서(120))는, 저장 매체로부터 저장된 하나 이상의 명령어들 중 적어도 하나의 명령을 호출하고, 그것을 실행할 수 있다. 이것은 기기가 상기 호출된 적어도 하나의 명령어에 따라 적어도 하나의 기능을 수행하도록 운영되는 것을 가능하게 한다. 상기 하나 이상의 명령어들은 컴파일러에 의해 생성된 코드 또는 인터프리터에 의해 실행될 수 있는 코드를 포함할 수 있다. 기기로 읽을 수 있는 저장매체 는, 비일시적(non-transitory) 저장매체의 형태로 제공될 수 있다. 여기서, ‘비일시적’은 저장매체가 실재(tangible)하는 장치이고, 신호(signal)(예: 전자기파)를 포함하지 않는다는 것을 의미할 뿐이며, 이 용어는 데이터가 저장매체에 반영구적으로 저장되는 경우와 임시적으로 저장되는 경우를 구분하지 않는다.
일 실시예에 따르면, 본 문서에 개시된 다양한 실시예들에 따른 방법은 컴퓨터 프로그램 제품(computer program product)에 포함되어 제공될 수 있다. 컴퓨터 프로그램 제품은 상품으로서 판매자 및 구매자 간에 거래될 수 있다. 컴퓨터 프로그램 제품은 기기로 읽을 수 있는 저장 매체(예: compact disc read only memory (CD-ROM))의 형태로 배포되거나, 또는 어플리케이션 스토어(예: 플레이 스토어TM)를 통해 또는 두개의 사용자 장치들(예: 스마트폰들) 간에 직접, 온라인으로 배포(예: 다운로드 또는 업로드)될 수 있다. 온라인 배포의 경우에, 컴퓨터 프로그램 제품의 적어도 일부는 제조사의 서버, 어플리케이션 스토어의 서버, 또는 중계 서버의 메모리와 같은 기기로 읽을 수 있는 저장 매체에 적어도 일시 저장되거나, 임시적으로 생성될 수 있다.
다양한 실시예들에 따르면, 상기 기술한 구성요소들의 각각의 구성요소(예: 모듈 또는 프로그램)는 단수 또는 복수의 개체를 포함할 수 있다. 다양한 실시예들에 따르면, 전술한 해당 구성요소들 중 하나 이상의 구성요소들 또는 동작들이 생략되거나, 또는 하나 이상의 다른 구성요소들 또는 동작들이 추가될 수 있다. 대체적으로 또는 추가적으로, 복수의 구성요소들(예: 모듈 또는 프로그램)은 하나의 구성요소로 통합될 수 있다. 이런 경우, 통합된 구성요소는 상기 복수의 구성요소들 각각의 구성요소의 하나 이상의 기능들을 상기 통합 이전에 상기 복수의 구성요소들 중 해당 구성요소에 의해 수행되는 것과 동일 또는 유사하게 수행할 수 있다. 다양한 실시예들에 따르면, 모듈, 프로그램 또는 다른 구성요소에 의해 수행되는 동작들은 순차적으로, 병렬적으로, 반복적으로, 또는 휴리스틱하게 실행되거나, 상기 동작들 중 하나 이상이 다른 순서로 실행되거나, 생략되거나, 또는 하나 이상의 다른 동작들이 추가될 수 있다.
도 2는, 다양한 실시예에 따른, 전자 장치(101)가 RF 신호의 전송 상태를 전송하는 동작을 수행할 때 위상 고정 루프 회로의 상태를 파악하도록 구성된 전자 장치(101)의 블록도(200)이다.
도 2를 참조하면, 전자 장치(101)는 안테나(210), 듀플렉서(duplexer)(220), 전력 증폭 회로(230), 트랜시버(240), 및/또는 프로세서(120)를 포함할 수 있다. 안테나(210)는 안테나 모듈(197)을 구성하는 요소일 수 있다. 트랜시버(240)는 무선 통신 모듈(192)을 구성하는 요소(예: 셀룰러 네트워크와 통신을 지원하는 무선 통신 회로)일 수 있다.
다양한 실시예에서, 듀플렉서(duplexer)(220)는, 네트워크로 데이터 전송에 사용되도록 지정된 주파수 대역(f_tx)의 RF 신호를 출력하는 제 1 대역 통과 필터(BPF; band pass filter)(221), 네트워크로부터 데이터 수신에 사용되도록 지정된 주파수 대역(f_rx)의 RF 신호를 출력하는 제 2 BPF(222), 제 1 BPF(221)와 제 2 BPF(222) 사이에 형성되고 안테나(210)에 연결된 제 1 포트(a), 제 1 BPF(221)에 연결된 제 2 포트(b), 및/또는 제 2 BPF(222)에 연결된 제 3 포트(c)를 포함할 수 있다. 제 1 BPF(221)는 제 2 포트(b)를 통해 수신된 신호에서 송신 주파수 대역(f_tx)을 갖는 RF 신호를 걸러서 제 1 포트(a)로 출력하도록 구성될 수 있다. 제 2 BPF(222)는 제 1 포트(a)를 통해 수신된 신호에서 수신 주파수 대역(f_rx)을 갖는 RF 신호를 걸러서 제 3 포트(c)로 출력하도록 구성될 수 있다.
다양한 실시예에서, 송신 주파수 대역(f_tx)은, 3GPP에서 정의하는 5G 또는 레거시(legacy) 네트워크(예: 도 1의 제 2 네트워크(199))에서 FDD(frequency division duplexing) 통신 방식에 사용되도록 지정된 주파수 대역들 중 하나의 주파수 대역에서 업링크(uplink) 대역을 포함할 수 있다. 수신 주파수 대역(f_rx)은 상기 주파수 대역에서 다운링크(downlink) 대역을 포함할 수 있다. 업링크 대역은 다운링크 대역보다 낮거나 높을 수 있다. 예를 들어, 레거시 네트워크는 2세대(2G), 3G, 4G, 또는 long term evolution(LTE) 네트워크를 포함할 수 있다.
다양한 실시예에서, 제 1 BPF(221)는 송신 주파수 대역(f_tx)의 RF 신호를 출력하도록 구성된 표면 탄성파(SAW; surface acoustic wave) 필터를 포함할 수 있다. 제 2 BPF(222)는 수신 주파수 대역(f_rx)의 RF 신호를 출력하도록 구성된 SAW 필터를 포함할 수 있다.
다양한 실시예에서, 전력 증폭 회로(230)는 제 1BPF(221)와 트랜시버(240)를 연결하는 경로 상에 배치될 수 있고, 입력 포트(d)와 출력 포트(e)를 포함할 수 있다. 입력 포트(d)는 트랜시버(240)에 연결되도록 구성되고 출력 포트(e)는 듀플렉서(220)의 제 2 포트(b) 에 연결되도록 구성될 수 있다. 전력 증폭 회로(230)는 입력 포트(d)를 통해 트랜시버(240)로부터 RF 신호를 수신하고, 수신된 RF 신호를 증폭하고, 증폭된 RF 신호를 출력 포트(e)를 통해 듀플렉서(220)로 출력할 수 있다.
다양한 실시예에서, 트랜시버(240)는 프로세서(120)에 연결된 제 1 입력 포트(f), 듀플렉서(220)의 제 3 포트(c)에 연결된 제 2 입력 포트(g), 전력 증폭 회로(230)의 입력 포트(d)에 연결된 제 1 출력 포트(h), 프로세서(120)에 연결된 제 2 출력 포트(i), 및/또는 프로세서(120)에 연결된 제 3 출력 포트(j)를 포함할 수 있다. 트랜시버(240)는 네트워크로 전송할 데이터를 포함하는 제 1 기저대역(예: 약 0~수십 MHz)의 신호를 제 1 입력 포트(f)를 통해 프로세서(120)로부터 수신할 수 있다. 트랜시버(240)는 제 1 기저대역 신호를 송신 주파수 대역(f_tx)의 RF 신호(이하, 제 1 RF 신호)로 변환하고 제 1 RF 신호를 제 1 출력 포트(h)를 통해 전력 증폭 회로(230)로 출력할 수 있다. 트랜시버(240)는 프로세서(120)로 전송할 데이터를 포함하는 수신 주파수 대역(f_rx)의 RF 신호(이하, 제 2 RF 신호)를 제 2 입력 포트(g)를 통해 듀플렉서(220)의 제 2 BPF(222)로부터 수신할 수 있다. 트랜시버(240)는 제 2 RF 신호를 제 2 기저대역(예: 제 1 기저 대역과 동일)의 신호로 변환하고 제 2 기저대역 신호를 제 2 출력 포트(i)를 통해 프로세서(120)로 출력할 수 있다.
다양한 실시예에서, 트랜시버(240)는 제 1 출력 포트(h)를 통해 전력 증폭 회로(230)로 출력될 제 1 RF 신호를 획득하고, 상기 획득된 제 1 RF 신호를 이용하여, 제 1 기저대역 신호를 제 1 RF 신호로 변환할 때 이용되는 기준 신호의 주파수 대역이 지정된 기준 주파수 대역으로 고정된 것인지 여부를 나타내는 상태 신호를 생성하고, 상태 신호를 제 3 출력 포트(j)를 통해 프로세서(120)로 출력할 수 있다.
다양한 실시예에서, 트랜시버(240)는 제 1 위상 고정 루프(PLL; phase locked loop) 회로(241a), 제 2 PLL 회로(241b), 제 1 믹서(242a), 제 2 믹서(242b), 검출 회로(243), 제 1 필터(244a), 및/또는 제 2 필터(244b)를 포함할 수 있다.
다양한 실시예에서, 제 1 PLL 회로(241a)는 지정된 제 1 기준 주파수 대역(reference frequency band)(f_r1)의 제 1 기준 신호(예: 제 1 LO(local oscillator) 신호)를 제 1 믹서(242a)로 출력할 수 있다. 제 1 믹서(242a)는 제 1 입력 포트(f)로부터 수신된 제 1 기저대역 신호에 제 1 기준 신호를 혼합하여 제 1 기저대역 신호를 제 1 RF 신호로 변환할 수 있다. 예컨대, 제 1 기저대역 신호의 주파수가 0Hz인 경우, 제 1 기준 신호의 제 1 기준 주파수 대역(f_r1)은 송신 주파수 대역(f_tx)일 수 있다. 제 1 믹서(242a)는 제 1 RF 신호를 제 1 출력 포트(h)로 출력할 수 있다.
다양한 실시예에서, 제 2 PLL 회로(241b)는 지정된 제 2 기준 주파수 대역(f_r2)의 제 2 기준 신호(예: 제 2 LO 신호)를 제 2 믹서(242b)로 출력할 수 있다. 제 2 믹서(242b)는 제 2 입력 포트(g)로부터 수신된 제 2 RF 신호에 제 2 기준 신호(예: 수신 주파수 대역(f_rx)의 신호)를 혼합하여 제 2 RF 신호를 제 2 기저대역 신호로 변환할 수 있다. 제 2 믹서(242b)는 검출 회로(243)로부터 수신된 제 1 RF 신호에 제 2 기준 신호를 혼합하여, 송신 주파수 대역(f_tx)과 제 2 기준 주파수 대역(f_r2)(예: f_rx) 간의 차이(gap)에 해당하는 제 3 기저대역(f_gap)의 신호를 생성할 수 있다.
다양한 실시예에서, 검출 회로(243)는 RF 신호 입력 포트(243a) 및 RF 신호 출력 포트(243b)를 포함할 수 있다. RF 신호 입력 포트(243a)는 제 1 출력 포트(h)와 제 1 믹서(242a)를 연결하는 경로 상에 배치될 수 있다. RF 신호 출력 포트(243b)는 제 2 입력 포트(g)와 제 2 믹서(242b)를 연결하는 경로 상에 배치될 수 있다.
다양한 실시예에서, RF 신호 획득 회로 (243a)는 제 1 믹서(242a)에서 제 1 출력 포트(h)로 출력되는 제 1 RF 신호를 획득하도록 구성될 수 있다. 예를 들어, RF 신호 획득 회로(243a)는 제 1 출력 포트(h)와 제 1 믹서(242a)를 연결하는 경로에 커플링되어 제 1 RF 신호의 전력을 획득(예: 제 1 RF 신호의 전력을 샘플링(sampling))하는 커플러(coupler) 또는 분배기(divider)를 포함할 수 있다. 다른 예로, RF 신호 획득 회로(243a)는 제 1 출력 포트(h)에 연결된 제 1 단자와 RF 신호 출력 포트(243b)에 연결된 제 2 단자를 포함하고, 제 1 믹서(242a)를 제 1 단자 또는 제 2 단자에 연결하도록 구성된 제 1 스위치를 포함할 수 있다. 제 1 스위치의 제어는 프로세서(120)에 의해 이루어질 수 있다.
다양한 실시예에서, RF 신호 출력 회로(243b)는 RF 신호 입력 포트(243a)로부터 수신되는 제 1 RF 신호를 제 2 믹서(242b)로 출력하도록 구성될 수 있다. 예를 들어, RF 신호 출력 회로(243b)는 제 2 입력 포트(g)로부터 수신된 제 2 RF 신호에 제 1 RF 신호를 합성하여 제 2 믹서(242b)로 출력하도록 구성된 합성기(combiner)를 포함할 수 있다. 다른 예로, RF 신호 출력 회로(243b)는 RF 신호 입력 포트(243a)에 연결된 제 1 단자와 제 2 입력 포트(g)에 연결된 제 2 단자를 포함하고, 제 2 믹서(242b)를 제 1 단자 또는 제 2 단자에 연결하도록 구성된 제 2 스위치를 포함할 수 있다. 제 2 스위치의 제어는 프로세서(120)에 의해 이루어질 수 있다.
다양한 실시예에서, 검출 회로(243)는 RF 신호 획득 회로(243a)와 RF 신호 출력 회로(243b)를 연결하는 경로 상에 배치되어 제 1 RF 신호의 전력을 지정된 레벨로 수렴되게 조정(예: 감쇠 또는 증폭)하도록 구성된 조정 회로(243c)(예: variable attenuator 또는 variable gain amplifier)를 더 포함할 수 있다.
다양한 실시예에서, 제 1 필터(244a)는 제 2 믹서(242b)와 제 2 출력 포트(i)를 연결하는 경로 상에 배치되고, 제 2 믹서(242b)로부터 수신된 신호에서 지정된 주파수 대역(예: 제 2 기저대역)의 신호를 걸러서 제 2 출력 포트(i)로 출력하도록 구성된 필터를 포함할 수 있다. 예를 들어, 제 1 필터(244a)는 제 2 믹서(242b)로부터 수신된 신호에서 지정된 주파수 대역(예: 제 2 기저대역)보다 높은 주파수 대역에서의 전력을 감쇠하도록 구성된 LPF(low pass filter)(예: BQ(biquad filter))를 포함할 수 있다.
일 실시예에서, 제 2 필터(244b)는 제 2 믹서(242b)와 제 3 출력 포트(j)를 연결하는 경로 상에 배치되고, 제 2 믹서(242b)로부터 수신된 신호에서 지정된 주파수 대역(예: 제 3 기저대역(f_gap)) 보다 낮은 주파수 대역에서의 전력을 감쇠하도록 구성된 HPF(high pass filter)를 포함할 수 있다.
다른 실시예에서, 제 2 필터(244b)는 제 2 믹서(242b)와 제 3 출력 포트(j)를 연결하는 경로 상에 배치되고, 제 2 믹서(242b)로부터 수신된 신호에서 지정된 주파수 대역(예: 제 3 기저대역(f_gap))에서의 전력을 감쇠하도록 구성된 노치 필터(notch filter)를 포함할 수 있다. 감쇠시킬 주파수 대역은 변경될 수 있도록 노치 필터가 구성될 수 있다. 예를 들어, 하나의 예시로서, LTE 통신에 사용되는 주파수 대역이 B(band)28에서 B20으로 변경될 수 있고 이에 따라 업링크 대역과 다운링크 대역 간의 차이 예컨대, 제 3 기저대역(f_gap) 또한 변경될 수 있다. 제 3 기저대역(f_gap)의 변경에 따라, 전력이 감쇠되는 주파수 대역이 조정되도록 노치 필터가 구성될 수 있다.
다양한 실시예에서, 제 2 믹서(242b)가 패시브 믹서(passive mixer)(예: 다이오드)로 구현될 경우 입력 대비 출력되는 전력이 감소될 수 있고 이러한 감소를 보상하기 위한 제 1 증폭 회로(245)가 신호가 제 1 필터(244a)와 제 2 필터(244b)로 분배되는 지점(k)과 제 2 믹서(242b) 사이를 연결하는 경로 상에 배치될 수 있다. 제 1 증폭 회로(245)는 입력된 신호의 전압을 증폭(또는, 입력된 신호의 전류를 전압으로 변환(converting))하는 소자로서 예컨대, TIA(transimpedance amplifier)를 포함할 수 있다.
도 3은, 도 2의 제 2 필터(244b)가 HPF로 구현된 것에 따른 프로세서(120)의 동작을 설명하기 위한 도면(300)이다.
다양한 실시예에서, HPF(310)는 제 1 주파수 대역(f1)(예: 제 2 기저대역으로서 예컨대, 0Hz)과 제 2 주파수 대역(f2)(예: 제 3 기저대역(f_gap))을 포함하는 제 1 신호(321)를 수신할 수 있다. HPF(310)는 제 1 신호(321)에서 제 1 주파수 대역(f1)에서의 전력을 감쇠함으로써 제 1 신호(321)를, 제 1 PLL 회로(241a)에서 출력되는 제 1 기준 신호의 주파수 대역이 제 1 기준 주파수 대역으로 고정된 것인지 여부를 나타내는 제 1 상태 신호(331)로 변환하고, 제 1 상태 신호(331)를 프로세서(120)로 출력할 수 있다. 프로세서(120)는 제 1 상태 신호(331)를 처리하여, 제 2 주파수 대역(f2)에서의 전력이 지정된 레벨 이상인 것으로 인식할 수 있다. 프로세서(120)는 제 2 주파수 대역(f2)이 메모리(예: 도 1의 메모리(130))에 저장된 제 1 기준 값(예: 제 3 기저대역(f_gap)에 해당하는 값)인지 여부를 판단할 수 있다. 프로세서(120)는 제 2 주파수 대역(f2)이 제 1 기준 값과 일치하는 것에 기반하여, 제 1 PLL 회로(241a)에서 출력되는 제 1 기준 신호의 주파수 대역이 제 1 기준 주파수 대역(예: f_tx)에 고정된 것으로 결정할 수 있다.
다양한 실시예에서, HPF(310)는 제 1 주파수 대역(f1)과 제 3 주파수 대역(f3)을 포함하는 제 2 신호(322)를 수신할 수 있다. HPF(310)는 제 2 신호(322)에서 제 1 주파수 대역(f1)에서의 전력을 감쇠함으로써 제 2 신호(322)를 제 2 상태 신호(332)로 변환하고, 제 2 상태 신호(332)를 프로세서(120)로 출력할 수 있다. 프로세서(120)는 제 2 상태 신호(332)를 처리하여, 제 3 주파수 대역(f3)에서의 전력이 지정된 레벨 이상인 것으로 인식할 수 있다. 프로세서(120)는 제 3 주파수 대역(f3)이 제 1 기준 값인지 여부를 판단할 수 있다. 프로세서(120)는 제 3 주파수 대역(f3)이 제 1 기준 값과 불 일치하는 것에 기반하여, 제 1 PLL 회로(241a)에서 출력되는 제 1 기준 신호의 주파수 대역이 제 1 기준 주파수 대역에 고정되어 있지 않은 것으로 결정할 수 있다. 프로세서(120)는 제 1 PLL 회로(241a)가 고정되지 않은 것에 기반하여, 부품 파손(예: 전력 증폭 회로(230)의 소손)이나 통화 끊김의 예방을 위한 지정된 동작(예: RFIC(예: 도 1의 무선 통신 모듈(192))의 비활성화 또는 재설정)을 수행할 수 있다.
도 4는, 도 2의 제 2 필터(244b)가 노치필터로 구현된 것에 따른 프로세서(120)의 동작을 설명하기 위한 도면(400)이다.
다양한 실시예에서, 노치 필터(410)는 제 1 신호(321)에서 제 2 주파수 대역(f2)에서의 전력을 감쇠함으로써 제 3 상태 신호(421)를 생성하고, 제 3 상태 신호(421)를 프로세서(120)로 출력할 수 있다. 프로세서(120)는 제 3 상태 신호(421)의 세기(예: 전력 량)를 산출할 수 있다. 프로세서(120)는 산출된 세기가 메모리(예: 도 1의 메모리(130))에 저장된 제 2 기준 값 이하인지 여부를 판단할 수 있다. 프로세서(120)는 세기가 제 2 기준 값 이하인 것에 기반하여 제 1 PLL 회로(241a)에서 출력되는 제 1 기준 신호의 주파수 대역이 제 1 기준 주파수 대역에 고정된 것으로 결정할 수 있다.
다양한 실시예에서, 노치 필터(410)는 전력의 감쇠 없이 제 2 신호(322)를 제 4 상태 신호(422)로서 프로세서(120)로 출력할 수 있다. 프로세서(120)는 제 4 상태 신호(422)의 세기(예: 전력 량)를 산출할 수 있다. 프로세서(120)는 제 4 상태 신호(422)의 세기가 제 2 기준 값을 초과한 것에 기반하여 제 1 PLL 회로(241a)에서 출력되는 제 1 기준 신호의 주파수 대역이 제 1 기준 주파수 대역에 고정되어 있지 않은 것으로 결정할 수 있다.
도 5는, 다양한 실시예에 따른, 전자 장치(101)가 RF 신호의 전송 상태를 전송하는 동작을 수행할 때 위상 고정 루프 회로의 상태를 파악하도록 구성된 전자 장치(101)의 블록도(500)이다. 설명의 편의 상, 도2와 중복되는 구성 요소는 생략 또는 간략히 기재된다.
도 5를 참조하면, 트랜시버(240)는 제 1 PLL 회로(241a), 제 2 PLL 회로(241b), 제 1 믹서(242a), 제 2 믹서(242b), 검출 회로(243), 제 1 필터(244a), 제 3 PLL 회로(510), 제 3 믹서(520), 및/또는 제 3 필터(530)를 포함할 수 있다.
다양한 실시예에서, 제 3 PLL 회로(510)는 제 1 PLL 회로(241a)에서 출력되는 제 1 기준 신호의 제 1 기준 주파수 대역(f_r1)과 동일한 주파수 대역의 제 3 기준 신호를 제 3 믹서(520)로 출력할 수 있다. 제 3 믹서(520)는 검출 회로(243)로부터 수신된 제 1 RF 신호(f_tx)에 제 3 기준 신호를 혼합하여 송신 주파수 대역(f_tx)과 제 1 기준 주파수 대역(f_r1) 간의 차이에 해당하는 기저대역의 신호(예, 제 1 기저대역 신호)를 출력할 수 있다. 제 3 필터(530)는 제 3 믹서(520)와 제 3 출력 포트(j)를 연결하는 경로 상에 배치되고, 제 3 믹서(520)로부터 수신된 신호에서 지정된 주파수 대역(예: 제 1 기저대역)보다 높은 주파수 대역에서의 전력을 감쇠하도록 구성된 LPF를 포함할 수 있다.
다양한 실시예에서, 검출 회로(243)는 RF 신호 입력 포트(243a)(또는, 조정 회로(243c))와 RF 신호 출력 포트(243b)를 연결하는 경로 상에 배치되는 스위치(540)를 더 포함할 수 있다. 스위치(540)는 제 3 믹서(520)에 연결된 제 1 단자(541)와 RF 신호 출력 포트(243b)에 연결된 제 2 단자(542)를 포함하고, RF 신호 입력 포트(243a)(또는, 조정 회로(243c))를 제 1 단자(541) 또는 제 2 단자(542)에 연결할 수 있다. 스위치(540)의 제어는 프로세서(120)에 의해 이루어질 수 있다.
다양한 실시예에서, 제 3 믹서(520)가 패시브 믹서로 구현될 경우 제 2 증폭 회로(550)(예: 제 1 증폭 회로(245))가 제 3 믹서(520)와 제 3 필터(530)를 연결하는 경로 상에 배치될 수 있다.
도 6은 도 5의 제 3 필터(530)에서 출력되는 신호를 이용한 프로세서(120)의 동작을 설명하기 위한 도면(600)이다.
다양한 실시예에서, 제 3 필터(530)는 제 1 주파수 대역(f1)을 포함하는 제 3 신호(610)(예: 제 1 기저대역 신호)를 수신할 수 있다. 제 3 필터(530)는 전력 감쇠 없이 제 3 신호(610)를 제 5 상태 신호(630)로서 프로세서(120)로 출력할 수 있다. 프로세서(120)는 제 5 상태 신호(630)의 세기(예: 전력 량)를 산출할 수 있다. 프로세서(120)는 산출된 세기가 메모리(예: 도 1의 메모리(130))에 저장된 제 3 기준 값 이상인지 여부를 판단할 수 있다. 프로세서(120)는 세기가 제 3 기준 값 이상인 것에 기반하여 제 1 PLL 회로(241a)에서 출력되는 제 1 기준 신호의 주파수 대역이 제 1 기준 주파수 대역에 고정된 것으로 결정할 수 있다.
다양한 실시예에서, 제 3 필터(530)는 제 4 주파수 대역(f4)을 포함하는 제 4 신호(620)를 수신할 수 있다. 제 3 필터(530)는 제 4 신호(620)의 전력을 감쇠함으로써 제 6 상태 신호(640)를 생성하고, 제 6 상태 신호(640)를 프로세서(120)로 출력할 수 있다. 프로세서(120)는 제 6 상태 신호(640)의 세기가 제 3 기준치보다 작은 것에 기반하여 제 1 PLL 회로(241a)에서 출력되는 제 1 기준 신호의 주파수 대역이 제 1 기준 주파수 대역에 고정되어 있지 않은 것으로 결정할 수 있다.
도 7은 다양한 실시예에 따른 프로세서(120)의 동작들(700)을 설명하기 위한 흐름도이다.
도 7을 참조하면, 동작 710에서, 프로세서(120)는 트랜시버(240)의 제 3 출력 포트(j)를 통해 HPF(예: 도 3의 HPF(310))로부터 수신된 신호(예: 도 3의 제 2 상태 신호(332))에서 지정된 레벨 이상의 전력을 갖는 주파수 대역을 확인할 수 있다.
동작 720에서, 프로세서(120)는 인식된 주파수 대역(예: 도 3의 제 3 주파수 대역(f3))이 제 1 기준 값과 다름을 인식할 수 있다.
동작 730에서, 프로세서(120)는 상기 인식에 따라 트랜시버(240)를 재설정할 수 있다. 예를 들어, 제 1 PLL 회로(241a)에서 출력될 신호의 주파수를 재설정할 수 있다.
도 8은 다양한 실시예에 따른 프로세서(120)의 동작들(800)을 설명하기 위한 흐름도이다.
도 8을 참조하면, 동작 810에서, 프로세서(120)는 트랜시버(240)의 제 3 출력 포트(j)를 통해 노치필터(예: 도 4의 노치필터(410))로부터 수신된 신호(예: 도 4의 제 4 상태 신호(422))의 세기(예: 전력량)을 산출할 수 있다.
동작 820에서, 프로세서(120)는 산출된 세기가 제 2 기준 값을 초과한 것을 인식할 수 있다.
동작 830에서, 프로세서(120)는 상기 인식에 따라 트랜시버(240)를 재설정할 수 있다.
도 9는 다양한 실시예에 따른 프로세서(120)의 동작들(900)을 설명하기 위한 흐름도이다.
도 9를 참조하면, 동작 910에서, 프로세서(120)는 트랜시버(240)의 제 3 출력 포트(j)를 통해 LPF(예: 도 5의 제 3 필터(530))로부터 수신된 신호(예: 도 6의 제 6 상태 신호(640))의 세기(예: 전력량)을 산출할 수 있다.
동작 920에서, 프로세서(120)는 산출된 세기가 제 3 기준 값보다 작음을 인식할 수 있다.
동작 930에서, 프로세서(120)는 상기 인식에 따라 트랜시버(240)를 재설정할 수 있다.
다양한 실시예에서 전자 장치는, 안테나; 상기 안테나를 통해 네트워크로 데이터 전송에 사용되도록 지정된 송신 주파수 대역의 제 1 RF 신호를 출력하는 제 1 BPF(band pass filter)와 상기 안테나를 통해 상기 네트워크로부터 데이터 수신에 사용되도록 지정된 수신 주파수 대역의 제 2 RF 신호를 출력하는 제 2 BPF를 포함하는 듀플렉서; 상기 제 1 RF 신호를 증폭하여 상기 제 1 BPF로 출력하도록 구성된 전력 증폭 회로; 프로세서; 및 상기 프로세서 및 상기 전력 증폭 회로와 연결된 트랜시버를 포함할 수 있다. 상기 트랜시버(예: 도 2의 트랜시버(240))는, 제 1 기준 주파수 대역의 제 1 기준 신호를 출력하도록 구성된 제 1 PLL(phase locked loop) 회로; 상기 제 1 기준 신호를 이용하여 상기 프로세서로부터 수신된 제 1 기저대역의 신호를 상기 제 1 RF 신호로 변환하도록 구성된 제 1 믹서; 상기 제 1 믹서와 상기 전력 증폭 회로를 연결하는 경로 상에서 상기 제 1 RF 신호를 검출하도록 구성된 검출 회로; 제 2 기준 주파수 대역의 제 2 기준 신호를 출력하도록 구성된 제 2 PLL(phase locked loop) 회로; 상기 제 2 기준 신호를 이용하여, 상기 제 2 BPF로부터 수신된 상기 제 2 RF 신호를 제 2 기저대역의 신호로 변환하고, 상기 검출 회로로부터 수신된 상기 제 1 RF 신호를 제 3 기저대역의 신호로 변환하도록 구성된 제 2 믹서; 상기 제 2 믹서에서 상기 프로세서로 전송될 신호에서 상기 제 2 기저대역 보다 높은 주파수 대역에서의 전력을 감쇠하도록 구성된 제 1 필터; 및 상기 제 2 믹서에서 상기 프로세서로 전송될 신호에서 상기 제 3 기저대역보다 낮은 주파수 대역에서의 전력을 감쇠하거나 상기 제 3 기저대역에서의 전력을 감쇠하도록 구성된 제 2 필터를 포함할 수 있다.
상기 제 2 필터가 상기 제 3 기저대역보다 낮은 주파수 대역에서의 전력을 감쇠하도록 구성된 HPF(high pass filter)를 포함하되, 상기 프로세서는, 상기 제 2 필터로부터 수신된 신호(예: 도 3의 제 2 상태 신호(332))의 주파수 대역이 상기 제 3 기준대역에 해당하는 제 1 기준 값과 일치하지 않는 것에 기반하여, 상기 제 1 PLL 회로에서 출력되는 상기 제 1 기준 신호의 주파수 대역이 상기 제 1 기준 주파수 대역에 고정되지 않은 것으로 결정하도록 구성될 수 있다.
상기 제 2 필터가 상기 제 3 기저대역에서의 전력을 감쇠하도록 구성된 노치 필터를 포함하되, 상기 프로세서는, 상기 제 2 필터로부터 수신된 신호(예: 도 4의 제 4 상태 신호(442))의 세기가 제 2 기준 값을 초과한 것에 기반하여, 상기 제 1 PLL 회로에서 출력되는 상기 제 1 기준 신호의 주파수 대역이 상기 제 1 기준 주파수 대역에 고정되지 않은 것으로 결정하도록 구성될 수 있다. 상기 노치 필터는, 상기 송신 주파수 대역과 상기 수신 주파수 대역 간의 차이가 변함에 기반하여, 감쇠시킬 주파수 대역을 변경하도록 구성될 수 있다.
상기 송신 주파수 대역은, FDD(frequency division duplexing) 통신 방식에 사용되도록 지정된 주파수 대역들 중 특정 대역의 업링크 대역을 포함하고, 상기 수신 주파수 대역은 상기 특정 대역의 다운링크 대역을 포함할 수 있다. 상기 제 1 기준 주파수 대역과 상기 제 2 기준 주파수 대역은 각각, 상기 업링크 대역과 상기 다운링크 대역이되, 상기 제 3 기저대역은 상기 업링크 대역과 상기 다운링크 대역 간의 차이에 해당할 수 있다.
상기 검출 회로는, 상기 제 1 믹서와 상기 전력 증폭 회로를 연결하는 경로 상에 배치되어 상기 제 1 RF 신호를 획득하도록 구성된 RF 신호 획득 회로; 및 상기 제 2 BPF와 상기 제 2 믹서를 연결하는 경로 상에 배치되어 상기 획득된 제 1 RF 신호를 상기 제 2 믹서로 출력하도록 구성된 RF 신호 출력 회로를 포함할 수 있다.
상기 RF 신호 획득 회로는 커플러, 분배기(divider), 또는 상기 제 1 믹서를 상기 전력 증폭 회로 또는 상기 RF 신호 출력 회로에 연결하도록 구성된 제 1 스위치를 포함할 수 있다. 상기 RF 신호 출력 회로는 합성기(combiner), 또는 상기 제 2 믹서를 상기 RF 신호 획득 회로 또는 상기 제 2 BPF에 연결하도록 구성된 제 2 스위치를 포함할 수 있다.
상기 검출 회로는, 상기 RF 신호 획득 회로와 상기 RF 신호 출력 회로 사이를 연결하는 경로 상에 배치되어, 상기 RF 신호 획득 회로에서 획득된 제 1 RF 신호의 전력을 지정된 레벨로 수렴되게 조정하도록 구성된 조정 회로를 더 포함할 수 있다.
상기 제 2 믹서가 패시브 믹서(passive mixer)로 구현되되, 상기 전자 장치는 상기 제 2 믹서에서 출력되는 신호의 전압을 증폭하여 상기 제 1 필터 및 상기 제 2 필터로 출력하도록 구성된 증폭 회로를 더 포함할 수 있다.
다양한 실시예에서 전자 장치는, 안테나; 상기 안테나를 통해 네트워크로 데이터 전송에 사용되도록 지정된 송신 주파수 대역의 제 1 RF 신호를 출력하는 제 1 BPF(band pass filter)와 상기 안테나를 통해 상기 네트워크로부터 데이터 수신에 사용되도록 지정된 수신 주파수 대역의 제 2 RF 신호를 출력하는 제 2 BPF를 포함하는 듀플렉서; 상기 제 1 RF 신호를 증폭하여 상기 제 1 BPF로 출력하도록 구성된 전력 증폭 회로; 프로세서; 및 상기 프로세서와 상기 전력 증폭 회로와 연결된 트랜시버를 포함할 수 있다. 상기 트랜시버(예: 도 5의 트랜시버(240))는, 제 1 기준 주파수 대역의 제 1 기준 신호를 출력하도록 구성된 제 1 PLL(phase locked loop) 회로; 상기 제 1 기준 신호를 이용하여 상기 프로세서로부터 수신된 제 1 기저대역의 신호를 상기 제 1 RF 신호로 변환하도록 구성된 제 1 믹서; 상기 제 1 믹서와 상기 전력 증폭 회로를 연결하는 경로 상에서 상기 제 1 RF 신호를 검출하도록 구성된 검출 회로; 제 2 기준 주파수 대역의 제 2 기준 신호를 출력하도록 구성된 제 2 PLL(phase locked loop) 회로; 상기 제 2 기준 신호를 이용하여, 상기 제 2 BPF로부터 수신된 상기 제 2 RF 신호를 제 2 기저대역의 신호로 변환하고, 상기 제 2 기저대역의 신호를 상기 프로세서로 출력하도록 구성된 제 2 믹서; 상기 제 1 기준 주파수 대역과 동일한 주파수 대역의 제 3 기준 신호를 출력하도록 구성된 제 3 PLL 회로; 상기 제 3 기준 신호를 이용하여, 상기 검출 회로로부터 수신된 상기 제 1 RF 신호를 상기 제 1 기저대역의 신호로 변환하도록 구성된 제 3 믹서; 및 상기 제 3 믹서에서 상기 프로세서로 전송될 신호에서 상기 제 1 기저대역보다 높은 주파수 대역에서의 전력을 감쇠하도록 구성된 필터(예: 도 3의 제 3 필터(530))를 포함할 수 있다.
상기 프로세서는, 상기 필터로부터 수신된 신호(예: 도 6의 제 6 상태 신호(640))의 세기가 기준 값(예: 도 6 및 9에서의 제 3 기준 값)보다 작은 것에 기반하여, 상기 제 1 PLL 회로에서 출력되는 상기 제 1 기준 신호의 주파수 대역이 상기 제 1 기준 주파수 대역에 고정되지 않은 것으로 결정하도록 구성될 수 있다.
다양한 실시예에서 전자 장치는, 안테나; 상기 안테나를 통해 네트워크로 데이터 전송에 사용되도록 지정된 송신 주파수 대역의 제 1 RF 신호를 출력하는 제 1 BPF(band pass filter)와 상기 안테나를 통해 상기 네트워크로부터 데이터 수신에 사용되도록 지정된 수신 주파수 대역의 제 2 RF 신호를 출력하는 제 2 BPF를 포함하는 듀플렉서; 상기 제 1 RF 신호를 증폭하여 상기 제 1 BPF로 출력하도록 구성된 전력 증폭 회로; 프로세서; 및 상기 프로세서와 상기 전력 증폭 회로에 연결된 트랜시버를 포함할 수 있다. 상기 트랜시버(예: 도 2 또는 도 5의 트랜시버(240))는, 상기 프로세서로부터 수신된 제 1 기저대역의 신호를 상기 제 1 RF 신호로 변환하여 상기 전력 증폭 회로로 출력하고, 상기 제 2 BPF로부터 수신된 상기 제 2 RF 신호를 제 2 기저대역의 신호로 변환하여 상기 프로세서로 출력하고, 상기 전력 증폭 회로로 출력될 상기 제 1 RF 신호를 획득하고, 상기 획득된 제 1 RF 신호를 이용하여, 상기 제 1 기저대역 신호를 상기 제 1 RF 신호로 변환할 때 이용되는 기준 신호의 주파수 대역이 지정된 기준 주파수 대역으로 고정된 것인지 여부를 나타내는 상태 신호를 생성하고, 상기 상태 신호를 상기 프로세서로 출력하도록 구성될 수 있다.
본 명세서와 도면에 개시된 본 발명의 실시예들은 본 발명의 실시예에 따른 기술 내용을 쉽게 설명하고 본 발명의 실시예의 이해를 돕기 위해 특정 예를 제시한 것일 뿐이며, 본 발명의 실시예의 범위를 한정하고자 하는 것은 아니다. 따라서 본 발명의 다양한 실시예의 범위는 여기에 개시된 실시예들 이외에도 본 발명의 다양한 실시예의 기술적 사상을 바탕으로 도출되는 모든 변경 또는 변형된 형태가 본 발명의 다양한 실시예의 범위에 포함되는 것으로 해석되어야 한다.
101: 전자 장치
120: 프로세서
192: 무선 통신 모듈
197: 안테나 모듈
210: 안테나
220: 듀플렉서
230: 전력 증폭 회로
240: 트랜시버

Claims (20)

  1. 전자 장치에 있어서,
    안테나;
    상기 안테나를 통해 네트워크로 데이터 전송에 사용되도록 지정된 송신 주파수 대역의 제 1 RF 신호를 출력하는 제 1 BPF(band pass filter)와 상기 안테나를 통해 상기 네트워크로부터 데이터 수신에 사용되도록 지정된 수신 주파수 대역의 제 2 RF 신호를 출력하는 제 2 BPF를 포함하는 듀플렉서;
    상기 제 1 RF 신호를 증폭하여 상기 제 1 BPF로 출력하도록 구성된 전력 증폭 회로;
    프로세서; 및
    상기 프로세서 및 상기 전력 증폭 회로와 연결된 트랜시버를 포함하고,
    상기 트랜시버는,
    제 1 기준 주파수 대역의 제 1 기준 신호를 출력하도록 구성된 제 1 PLL(phase locked loop) 회로;
    상기 제 1 기준 신호를 이용하여 상기 프로세서로부터 수신된 제 1 기저대역의 신호를 상기 제 1 RF 신호로 변환하도록 구성된 제 1 믹서;
    상기 제 1 믹서와 상기 전력 증폭 회로를 연결하는 경로 상에서 상기 제 1 RF 신호를 검출하도록 구성된 검출 회로;
    제 2 기준 주파수 대역의 제 2 기준 신호를 출력하도록 구성된 제 2 PLL(phase locked loop) 회로;
    상기 제 2 기준 신호를 이용하여, 상기 제 2 BPF로부터 수신된 상기 제 2 RF 신호를 제 2 기저대역의 신호로 변환하고, 상기 검출 회로로부터 수신된 상기 제 1 RF 신호를 제 3 기저대역의 신호로 변환하도록 구성된 제 2 믹서;
    상기 제 2 믹서에서 상기 프로세서로 전송될 신호에서 상기 제 2 기저대역 보다 높은 주파수 대역에서의 전력을 감쇠하도록 구성된 제 1 필터; 및
    상기 제 2 믹서에서 상기 프로세서로 전송될 신호에서 상기 제 3 기저대역보다 낮은 주파수 대역에서의 전력을 감쇠하거나 상기 제 3 기저대역에서의 전력을 감쇠하도록 구성된 제 2 필터를 포함하는 전자 장치.
  2. 제 1 항에 있어서,
    상기 제 2 필터가 상기 제 3 기저대역보다 낮은 주파수 대역에서의 전력을 감쇠하도록 구성된 HPF(high pass filter)를 포함하되, 상기 프로세서는,
    상기 제 2 필터로부터 수신된 신호 의 주파수 대역이 상기 제 3 기준대역에 해당하는 제 1 기준 값과 일치하지 않는 것에 기반하여, 상기 제 1 PLL 회로에서 출력되는 상기 제 1 기준 신호의 주파수 대역이 상기 제 1 기준 주파수 대역에 고정되지 않은 것으로 결정하도록 구성된 전자 장치.
  3. 제 1 항에 있어서, 상기 제 2 필터가 상기 제 3 기저대역에서의 전력을 감쇠하도록 구성된 노치 필터를 포함하되, 상기 프로세서는,
    상기 제 2 필터로부터 수신된 신호 의 세기가 제 2 기준 값을 초과한 것에 기반하여, 상기 제 1 PLL 회로에서 출력되는 상기 제 1 기준 신호의 주파수 대역이 상기 제 1 기준 주파수 대역에 고정되지 않은 것으로 결정하도록 구성된 전자 장치.
  4. 제 3 항에 있어서,
    상기 노치 필터는, 상기 송신 주파수 대역과 상기 수신 주파수 대역 간의 차이가 변함에 기반하여, 감쇠시킬 주파수 대역을 변경하도록 구성된 전자 장치.
  5. 제 1 항에 있어서,
    상기 송신 주파수 대역은, FDD(frequency division duplexing) 통신 방식에 사용되도록 지정된 주파수 대역들 중 특정 대역의 업링크 대역을 포함하고, 상기 수신 주파수 대역은 상기 특정 대역의 다운링크 대역을 포함하는 전자 장치.
  6. 제 5 항에 있어서,
    상기 제 1 기준 주파수 대역과 상기 제 2 기준 주파수 대역은 각각, 상기 업링크 대역과 상기 다운링크 대역이되,
    상기 제 3 기저대역은 상기 업링크 대역과 상기 다운링크 대역 간의 차이에 해당하는 전자 장치.
  7. 제 1 항에 있어서,
    상기 검출 회로는,
    상기 제 1 믹서와 상기 전력 증폭 회로를 연결하는 경로 상에 배치되어 상기 제 1 RF 신호를 획득하도록 구성된 RF 신호 획득 회로; 및
    상기 제 2 BPF와 상기 제 2 믹서를 연결하는 경로 상에 배치되어 상기 획득된 제 1 RF 신호를 상기 제 2 믹서로 출력하도록 구성된 RF 신호 출력 회로를 포함하는 전자 장치.
  8. 제 7 항에 있어서,
    상기 RF 신호 획득 회로는 커플러, 분배기(divider), 또는 상기 제 1 믹서를 상기 전력 증폭 회로 또는 상기 RF 신호 출력 회로에 연결하도록 구성된 제 1 스위치를 포함하고,
    상기 RF 신호 출력 회로는 합성기(combiner), 또는 상기 제 2 믹서를 상기 RF 신호 획득 회로 또는 상기 제 2 BPF에 연결하도록 구성된 제 2 스위치를 포함하는 전자 장치.
  9. 제 7 항에 있어서,
    상기 검출 회로는,
    상기 RF 신호 획득 회로와 상기 RF 신호 출력 회로 사이를 연결하는 경로 상에 배치되어, 상기 RF 신호 획득 회로에서 획득된 제 1 RF 신호의 전력을 지정된 레벨로 수렴되게 조정하도록 구성된 조정 회로를 더 포함하는 전자 장치.
  10. 제 1 항에 있어서,
    상기 제 2 믹서가 패시브 믹서(passive mixer)로 구현되되,
    상기 제 2 믹서에서 출력되는 신호의 전압을 증폭하여 상기 제 1 필터 및 상기 제 2 필터로 출력하도록 구성된 증폭 회로를 더 포함하는 전자 장치.
  11. 전자 장치에 있어서,
    안테나;
    상기 안테나를 통해 네트워크로 데이터 전송에 사용되도록 지정된 송신 주파수 대역의 제 1 RF 신호를 출력하는 제 1 BPF(band pass filter)와 상기 안테나를 통해 상기 네트워크로부터 데이터 수신에 사용되도록 지정된 수신 주파수 대역의 제 2 RF 신호를 출력하는 제 2 BPF를 포함하는 듀플렉서;
    상기 제 1 RF 신호를 증폭하여 상기 제 1 BPF로 출력하도록 구성된 전력 증폭 회로;
    프로세서; 및
    상기 프로세서와 상기 전력 증폭 회로와 연결된 트랜시버를 포함하고,
    상기 트랜시버는,
    제 1 기준 주파수 대역의 제 1 기준 신호를 출력하도록 구성된 제 1 PLL(phase locked loop) 회로;
    상기 제 1 기준 신호를 이용하여 상기 프로세서로부터 수신된 제 1 기저대역의 신호를 상기 제 1 RF 신호로 변환하도록 구성된 제 1 믹서;
    상기 제 1 믹서와 상기 전력 증폭 회로를 연결하는 경로 상에서 상기 제 1 RF 신호를 검출하도록 구성된 검출 회로;
    제 2 기준 주파수 대역의 제 2 기준 신호를 출력하도록 구성된 제 2 PLL(phase locked loop) 회로;
    상기 제 2 기준 신호를 이용하여, 상기 제 2 BPF로부터 수신된 상기 제 2 RF 신호를 제 2 기저대역의 신호로 변환하고, 상기 제 2 기저대역의 신호를 상기 프로세서로 출력하도록 구성된 제 2 믹서;
    상기 제 1 기준 주파수 대역과 동일한 주파수 대역의 제 3 기준 신호를 출력하도록 구성된 제 3 PLL 회로;
    상기 제 3 기준 신호를 이용하여, 상기 검출 회로로부터 수신된 상기 제 1 RF 신호를 상기 제 1 기저대역의 신호로 변환하도록 구성된 제 3 믹서; 및
    상기 제 3 믹서에서 상기 프로세서로 전송될 신호에서 상기 제 1 기저대역보다 높은 주파수 대역에서의 전력을 감쇠하도록 구성된 필터 를 포함하는 전자 장치.
  12. 제 11 항에 있어서, 상기 프로세서는,
    상기 필터로부터 수신된 신호 의 세기가 기준 값 보다 작은 것에 기반하여, 상기 제 1 PLL 회로에서 출력되는 상기 제 1 기준 신호의 주파수 대역이 상기 제 1 기준 주파수 대역에 고정되지 않은 것으로 결정하도록 구성된 전자 장치.
  13. 제 11 항에 있어서, 상기 송신 주파수 대역은, FDD(frequency division duplexing) 통신 방식에 사용되도록 지정된 주파수 대역들 중 특정 대역의 업링크 대역을 포함하고, 상기 수신 주파수 대역은 상기 특정 대역의 다운링크 대역을 포함하는 전자 장치.
  14. 제 11 항에 있어서, 상기 검출 회로는,
    상기 제 1 믹서와 상기 전력 증폭 회로를 연결하는 경로 상에 배치되어 상기 제 1 RF 신호를 획득하도록 구성된 RF 신호 획득 회로;
    상기 제 2 BPF와 상기 제 2 믹서를 연결하는 경로 상에 배치되어 상기 획득된 제 1 RF 신호를 상기 제 2 믹서로 출력하도록 구성된 RF 신호 출력 회로; 및
    상기 RF 신호 획득 회로를 상기 제 3 믹서 또는 상기 RF 신호 출력 회로에 연결하도록 구성된 스위치를 포함하는 전자 장치.
  15. 제 14 항에 있어서,
    상기 RF 신호 획득 회로는 커플러, 분배기(divider), 또는 상기 제 1 믹서를 상기 전력 증폭 회로 또는 상기 RF 신호 출력 회로에 연결하도록 구성된 제 1 스위치를 포함하고,
    상기 RF 신호 출력 회로는 합성기(combiner), 또는 상기 제 제 2 믹서를 상기 RF 신호 획득 회로 또는 상기 제 2 BPF에 연결하도록 구성된 제 2 스위치를 포함하는 전자 장치.
  16. 제 14 항에 있어서, 상기 검출 회로는,
    상기 RF 신호 획득 회로와 상기 스위치 사이를 연결하는 경로 상에 배치되어, 상기 RF 신호 획득 회로에서 획득된 제 1 RF 신호의 전력을 지정된 레벨로 수렴되게 조정하도록 구성된 조정 회로를 더 포함하는 전자 장치.
  17. 전자 장치에 있어서,
    안테나;
    상기 안테나를 통해 네트워크로 데이터 전송에 사용되도록 지정된 송신 주파수 대역의 제 1 RF 신호를 출력하는 제 1 BPF(band pass filter)와 상기 안테나를 통해 상기 네트워크로부터 데이터 수신에 사용되도록 지정된 수신 주파수 대역의 제 2 RF 신호를 출력하는 제 2 BPF를 포함하는 듀플렉서;
    상기 제 1 RF 신호를 증폭하여 상기 제 1 BPF로 출력하도록 구성된 전력 증폭 회로;
    프로세서; 및
    상기 프로세서와 상기 전력 증폭 회로에 연결된 트랜시버를 포함하고,
    상기 트랜시버는,
    상기 프로세서로부터 수신된 제 1 기저대역의 신호를 상기 제 1 RF 신호로 변환하여 상기 전력 증폭 회로로 출력하고,
    상기 제 2 BPF로부터 수신된 상기 제 2 RF 신호를 제 2 기저대역의 신호로 변환하여 상기 프로세서로 출력하고,
    상기 전력 증폭 회로로 출력될 상기 제 1 RF 신호를 획득하고,
    상기 획득된 제 1 RF 신호를 이용하여, 상기 제 1 기저대역 신호를 상기 제 1 RF 신호로 변환할 때 이용되는 기준 신호의 주파수 대역이 지정된 기준 주파수 대역으로 고정된 것인지 여부를 나타내는 상태 신호를 생성하고,
    상기 상태 신호를 상기 프로세서로 출력하도록 구성된 전자 장치.
  18. 제 17 항에 있어서, 상기 프로세서는,
    상기 송신 주파수 대역과 상기 수신 주파수 대역 간의 차이를 나타내는 제 3 기저대역에 해당하는 제 1 기준 값에 상기 상태 신호 의 주파수 대역이 일치하지 않는 것에 기반하여, 상기 기준 신호의 주파수 대역이 상기 기준 주파수 대역에 고정되지 않은 것으로 결정하도록 구성된 전자 장치.
  19. 제 17 항에 있어서, 상기 프로세서는,
    상기 상태 신호 의 세기가 제 2 기준 값을 초과한 것에 기반하여, 상기 기준 신호의 주파수 대역이 상기 기준 주파수 대역에 고정되지 않은 것으로 결정하도록 구성된 전자 장치.
  20. 제 17 항에 있어서, 상기 프로세서는,
    상기 상태 신호 의 세기가 제 3 기준 값보다 작음에 기반하여, 상기 기준 신호의 주파수 대역이 상기 기준 주파수 대역에 고정되지 않은 것으로 결정하도록 구성된 전자 장치.
KR1020190117080A 2019-09-23 2019-09-23 Rf 통신에 이용되는 pll 회로를 포함하는 전자 장치 KR20210034991A (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1020190117080A KR20210034991A (ko) 2019-09-23 2019-09-23 Rf 통신에 이용되는 pll 회로를 포함하는 전자 장치
PCT/KR2020/012718 WO2021060787A1 (en) 2019-09-23 2020-09-21 Electronic device including phase locked loop circuit used for radio frequency communication
US17/029,450 US11271573B2 (en) 2019-09-23 2020-09-23 Electronic device including phase locked loop circuit used for radio frequency communication

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020190117080A KR20210034991A (ko) 2019-09-23 2019-09-23 Rf 통신에 이용되는 pll 회로를 포함하는 전자 장치

Publications (1)

Publication Number Publication Date
KR20210034991A true KR20210034991A (ko) 2021-03-31

Family

ID=74882345

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020190117080A KR20210034991A (ko) 2019-09-23 2019-09-23 Rf 통신에 이용되는 pll 회로를 포함하는 전자 장치

Country Status (3)

Country Link
US (1) US11271573B2 (ko)
KR (1) KR20210034991A (ko)
WO (1) WO2021060787A1 (ko)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2023287003A1 (ko) * 2021-07-14 2023-01-19 삼성전자주식회사 Gnss 측위를 위한 방법 및 상기 방법을 수행하는 전자 장치
WO2023249341A1 (ko) * 2022-06-20 2023-12-28 삼성전자주식회사 Rf 송신 신호 생성 회로의 활성화를 제어하는 무선 통신 장치 및 방법
WO2024058358A1 (ko) * 2022-09-16 2024-03-21 삼성전자주식회사 무선 랜을 통해 통신하기 위한 프론트엔드 모듈을 포함하는 전자 장치

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2000045515A1 (fr) * 1999-01-29 2000-08-03 Sanyo Electric Co., Ltd. Appareil a boucle a phase asservie (pll) et dispositif de repartition en frequence variable
EP1220453B1 (en) * 2000-12-28 2009-02-11 Renesas Technology Corp. PLL circuit with reduced settling time
JP2004040561A (ja) * 2002-07-04 2004-02-05 Alps Electric Co Ltd 送受信器
KR100785003B1 (ko) 2002-09-06 2007-12-11 삼성전자주식회사 위상동기루프(pll)의 제어전압을 이용한 멀티밴드용송수신장치 및 송수신 방법
US7508898B2 (en) * 2004-02-10 2009-03-24 Bitwave Semiconductor, Inc. Programmable radio transceiver
US7091759B2 (en) * 2004-06-01 2006-08-15 Skyworks Solutions, Inc. Loop filter integration in phase-locked loops
DE102006006291B4 (de) * 2006-02-10 2011-07-14 Infineon Technologies AG, 81669 Tranceiveranordnung und Verfahren zum Verarbeiten eines Signals
KR100918860B1 (ko) 2007-09-12 2009-09-28 엘아이지넥스원 주식회사 루프필터 보상회로를 구비하는 주파수 합성기
US8433026B2 (en) * 2009-06-04 2013-04-30 Qualcomm Incorporated Multi-rate digital phase locked loop
KR102659264B1 (ko) * 2019-09-18 2024-04-22 삼성전자 주식회사 복수의 주파수 대역의 신호를 송수신하는 전자 장치 및 방법

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2023287003A1 (ko) * 2021-07-14 2023-01-19 삼성전자주식회사 Gnss 측위를 위한 방법 및 상기 방법을 수행하는 전자 장치
WO2023249341A1 (ko) * 2022-06-20 2023-12-28 삼성전자주식회사 Rf 송신 신호 생성 회로의 활성화를 제어하는 무선 통신 장치 및 방법
WO2024058358A1 (ko) * 2022-09-16 2024-03-21 삼성전자주식회사 무선 랜을 통해 통신하기 위한 프론트엔드 모듈을 포함하는 전자 장치

Also Published As

Publication number Publication date
US11271573B2 (en) 2022-03-08
WO2021060787A1 (en) 2021-04-01
US20210091773A1 (en) 2021-03-25

Similar Documents

Publication Publication Date Title
US11271573B2 (en) Electronic device including phase locked loop circuit used for radio frequency communication
US11258475B2 (en) Electronic device for attenuating at least part of signal received by antenna and method for controlling communication signal
US11963112B2 (en) Electronic device and method for controlling transmission power on basis of control information
US11171407B2 (en) Electronic device, and method for controlling amplifier on basis of state of electronic device
US10998986B2 (en) Wireless communication circuit for supporting antenna switching and device including same
US11843424B2 (en) Electronic device for performing antenna tuning and method therefor
US11444706B2 (en) Antenna module including communication module capable of determining abnormality of transmission or reception path
KR20200141337A (ko) 안테나와 연결된 주파수 분기 회로 및 그것을 포함하는 전자 장치
KR20200044569A (ko) 통신 열화를 방지하기 위한 전자 장치 및 그 제어 방법
US11159252B2 (en) Electronic device for transmitting or receiving wireless signal and method for controlling electronic device
US11336308B2 (en) Apparatus and method for determining reflection coefficient of antenna
KR20210034990A (ko) 안테나 임피던스를 매칭하기 위한 전자 장치 및 그의 동작 방법
US11309923B2 (en) Method using signal component of multiplied frequency and electronic device therefor
US11456797B2 (en) Electronic device and method for transmitting or receiving signals of plurality of frequency bands
EP3754857B1 (en) Structure of electronic device for optimizing performance of antenna and method thereof
KR102420390B1 (ko) 전자 장치 및 전자 장치의 안테나 제어 방법
US11742882B2 (en) Electronic device for direct or indirect wireless communication between devices
US11316543B2 (en) Portable communication device supporting multiple wireless communication protocols
EP4131781A1 (en) Switch and electronic device including switch
KR20210045787A (ko) 공진 회로를 이용해 무선 통신 모듈을 구현하는 방법 및 그 전자 장치