KR20210013485A - 표시 장치 및 그 구동 방법 - Google Patents

표시 장치 및 그 구동 방법 Download PDF

Info

Publication number
KR20210013485A
KR20210013485A KR1020190090995A KR20190090995A KR20210013485A KR 20210013485 A KR20210013485 A KR 20210013485A KR 1020190090995 A KR1020190090995 A KR 1020190090995A KR 20190090995 A KR20190090995 A KR 20190090995A KR 20210013485 A KR20210013485 A KR 20210013485A
Authority
KR
South Korea
Prior art keywords
image
pixel
area
pixel area
scan
Prior art date
Application number
KR1020190090995A
Other languages
English (en)
Inventor
전병기
이승재
서해관
윤창노
김순동
김지혜
이준규
정준형
유영욱
안국환
임현준
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020190090995A priority Critical patent/KR20210013485A/ko
Priority to US16/918,454 priority patent/US11183107B2/en
Priority to CN202010728272.9A priority patent/CN112309303A/zh
Priority to EP20187992.1A priority patent/EP3770891A1/en
Publication of KR20210013485A publication Critical patent/KR20210013485A/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2092Details of a display terminals using a flat panel, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/03Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes specially adapted for displays having non-planar surfaces, e.g. curved displays
    • G09G3/035Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes specially adapted for displays having non-planar surfaces, e.g. curved displays for flexible display surfaces
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/14Digital output to display device ; Cooperation and interconnection of the display device with other functional units
    • G06F3/1423Digital output to display device ; Cooperation and interconnection of the display device with other functional units controlling a plurality of local displays, e.g. CRT and flat panel display
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09FDISPLAYING; ADVERTISING; SIGNS; LABELS OR NAME-PLATES; SEALS
    • G09F9/00Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements
    • G09F9/30Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements
    • G09F9/301Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements flexible foldable or roll-able electronic displays, e.g. thin LCD, OLED
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3266Details of drivers for scan electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0861Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • G09G2310/0213Addressing of scan or signal lines controlling the sequence of the scanning lines with respect to the patterns to be displayed, e.g. to save power
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • G09G2310/0218Addressing of scan or signal lines with collection of electrodes in groups for n-dimensional addressing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • G09G2310/0221Addressing of scan or signal lines with use of split matrices
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0251Precharge or discharge of pixel before applying new pixel voltage
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0262The addressing of the pixel, in a display other than an active matrix LCD, involving the control of two or more scan electrodes or two or more data electrodes, e.g. pixel voltage dependent on signals of two data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0278Details of driving circuits arranged to drive both scan and data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/043Preventing or counteracting the effects of ageing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/043Preventing or counteracting the effects of ageing
    • G09G2320/046Dealing with screen burn-in prevention or compensation of the effects thereof
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/06Adjustment of display parameters
    • G09G2320/0686Adjustment of display parameters with two or more screen areas displaying information with different brightness or colours
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/10Special adaptations of display systems for operation with variable images
    • G09G2320/103Detection of image changes, e.g. determination of an index representative of the image change
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/04Changes in size, position or resolution of an image
    • G09G2340/0407Resolution change, inclusive of the use of different resolutions for different screen areas
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/04Changes in size, position or resolution of an image
    • G09G2340/0407Resolution change, inclusive of the use of different resolutions for different screen areas
    • G09G2340/0435Change or adaptation of the frame rate of the video stream
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/04Changes in size, position or resolution of an image
    • G09G2340/0464Positioning
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2360/00Aspects of the architecture of display systems
    • G09G2360/16Calculation or use of calculated indices related to luminance levels in display data
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element

Abstract

본 발명의 표시 장치는, 데이터 라인 및 제1 주사 라인들에 연결된 제1 화소들을 포함하는 제1 화소 영역; 상기 제1 화소 영역과 제1 경계에서 접하며, 상기 데이터 라인 및 제2 주사 라인들에 연결된 제2 화소들을 포함하는 제2 화소 영역; 및 상기 제2 화소 영역과 제2 경계에서 접하며, 상기 데이터 라인 및 제3 주사 라인들에 연결된 제3 화소들을 포함하는 제3 화소 영역을 포함하고, 상기 제2 화소 영역이 폴딩 상태를 유지하는 동안, 상기 제2 화소 영역에 표시되는 이미지는 1회 이상 스케일링된다.

Description

표시 장치 및 그 구동 방법{DISPLAY DEVICE AND DRIVING METHOD THEREOF}
본 발명은 표시 장치 및 그 구동 방법에 관한 것이다.
정보화 기술이 발달함에 따라 사용자와 정보간의 연결매체인 표시 장치의 중요성이 부각되고 있다. 이에 부응하여 액정 표시 장치(Liquid Crystal Display Device), 유기 발광 표시 장치(Organic Light Emitting Display Device), 플라즈마 표시 장치(Plasma Display Device) 등과 같은 표시 장치의 사용이 증가하고 있다.
최근 표시 패널이 플렉서블한(flexible) 기판을 채용함으로써, 폴더블 표시 장치(foldable display device), 롤러블 표시 장치(rollable display device), 스트레쳐블 표시 장치(stretchable display device) 등 다양한 제품이 개발 및 출시되고 있다.
예를 들어, 폴더블 표시 장치는, 언폴딩 상태(unfolding state)에서 화소부 전체에 영상(image)을 표시하고, 폴딩 상태(folding state)에서 화소부 일부에만 영상을 표시하도록 구성될 수 있다.
이때, 폴딩 상태 및 언폴딩 상태 모두에서 영상이 표시되는 화소부의 영역과, 언폴딩 상태에서만 영상이 표시되는 화소부의 영역 간의 화소들의 열화 정도가 차이날 수 있다. 즉, 특정 경계에서 화소들의 열화 정도가 급격히 달라지게 되어, 사용자가 특정 경계를 시인할 수 있는 문제가 있다.
또한, 폴딩 상태에서, 영상이 표시되지 않거나 블랙 이미지가 표시되는 영역에 대한 소비 전력 저감이 필요하다.
해결하고자 하는 기술적 과제는, 특정 경계에서 화소들의 열화 정도가 급격히 달라지는 것을 방지하고, 폴딩 상태에서 소비 전력을 저감할 수 있는 표시 장치 및 그 구동 방법을 제공하는 데 있다.
본 발명의 한 실시예에 따른 표시 장치는, 데이터 라인 및 제1 주사 라인들에 연결된 제1 화소들을 포함하는 제1 화소 영역; 상기 제1 화소 영역과 제1 경계에서 접하며, 상기 데이터 라인 및 제2 주사 라인들에 연결된 제2 화소들을 포함하는 제2 화소 영역; 및 상기 제2 화소 영역과 제2 경계에서 접하며, 상기 데이터 라인 및 제3 주사 라인들에 연결된 제3 화소들을 포함하는 제3 화소 영역을 포함하고, 상기 제2 화소 영역이 폴딩 상태를 유지하는 동안, 상기 제2 화소 영역에 표시되는 이미지는 1회 이상 스케일링된다.
상기 제2 화소 영역이 폴딩 상태를 유지하는 동안, 상기 제1 화소 영역은 스케일링되지 않은 이미지를 표시할 수 있다.
상기 제2 화소 영역이 폴딩 상태를 유지하는 동안, 상기 제1 화소 영역에 표시된 이미지 및 상기 제2 화소 영역에 표시된 이미지는 상기 제1 경계에서 심리스(seamless)할 수 있다.
상기 제2 화소 영역이 폴딩 상태를 유지하는 동안, 상기 제3 화소 영역은 이미지를 표시하지 않거나 블랙 이미지를 표시하고, 상기 제2 화소 영역 중 상기 제2 경계에 접하는 제2 화소들은 이미지를 표시하지 않거나 블랙 이미지를 표시할 수 있다.
상기 제2 화소 영역의 이미지 중 상기 제1 경계에 접하는 제1 이미지 영역은 업-스케일링(up-scaling)되고, 상기 제2 화소 영역의 이미지 중 상기 제2 경계에 접하는 제2 이미지 영역은 다운-스케일링(down-scaling)될 수 있다.
상기 제1 이미지 영역 및 상기 제2 이미지 영역이 증가할수록, 상기 제2 화소 영역의 표시 영역은 증가하고 비표시 영역은 감소할 수 있다.
상기 제2 화소 영역의 이미지 중 상기 제1 경계에 접하는 제1 이미지 영역은 다운-스케일링되고, 상기 제2 화소 영역의 이미지 중 상기 제2 경계에 접하는 제2 이미지 영역은 업-스케일링될 수 있다.
상기 제1 이미지 영역 및 상기 제2 이미지 영역이 증가할수록, 상기 제2 화소 영역의 표시 영역은 감소하고 비표시 영역은 증가할 수 있다.
상기 제2 화소 영역이 폴딩 상태를 유지하는 동안, 상기 제1 화소들 및 상기 제1 경계에 접하는 제2 화소들은 제1 주기로 이미지를 갱신하고, 상기 제3 화소들 및 상기 제2 경계에 접하는 제2 화소들은 제2 주기로 이미지를 갱신하고, 상기 제1 주기는 상기 제2 주기보다 짧을 수 있다.
상기 제2 화소 영역이 폴딩 상태를 유지하는 동안, 상기 제2 주사 라인들 중 일부인 주사 오프 라인들에 턴-온 레벨의 주사 신호들의 공급이 1 프레임 기간 이상 중단되고, 상기 주사 오프 라인들의 개수는 1회 이상 변경될 수 있다.
상기 주사 오프 라인들의 개수가 변경되는 횟수는 상기 제2 화소 영역에 표시되는 이미지가 스케일링되는 횟수 이하일 수 있다.
본 발명의 한 실시예에 따른 표시 장치는, 데이터 라인 및 제1 주사 라인들에 연결된 제1 화소들을 포함하는 제1 화소 영역; 상기 제1 화소 영역과 제1 경계에서 접하며, 상기 데이터 라인 및 제2 주사 라인들에 연결된 제2 화소들을 포함하는 제2 화소 영역; 및 상기 제2 화소 영역과 제2 경계에서 접하며, 상기 데이터 라인 및 제3 주사 라인들에 연결된 제3 화소들을 포함하는 제3 화소 영역을 포함하고, 상기 제2 화소 영역이 폴딩 상태를 유지하는 동안, 상기 제2 주사 라인들 중 일부인 주사 오프 라인들에 턴-온 레벨의 주사 신호들의 공급이 1 프레임 기간 이상 중단되고, 상기 주사 오프 라인들의 개수는 1회 이상 변경된다.
상기 제2 화소 영역이 폴딩 상태를 유지하는 동안, 상기 제2 화소 영역에 표시되는 이미지는 1회 이상 스케일링될 수 있다.
상기 주사 오프 라인들의 개수가 변경되는 횟수는 상기 제2 화소 영역에 표시되는 이미지가 스케일링되는 횟수 이하일 수 있다.
본 발명의 한 실시예에 따른 표시 장치의 구동 방법은, 표시 장치의 구동 방법으로서, 상기 표시 장치는: 데이터 라인 및 제1 주사 라인들에 연결된 제1 화소들을 포함하는 제1 화소 영역; 상기 제1 화소 영역과 제1 경계에서 접하며, 상기 데이터 라인 및 제2 주사 라인들에 연결된 제2 화소들을 포함하는 제2 화소 영역; 및 상기 제2 화소 영역과 제2 경계에서 접하며, 상기 데이터 라인 및 제3 주사 라인들에 연결된 제3 화소들을 포함하는 제3 화소 영역을 포함하고, 상기 구동 방법은: 상기 제2 화소 영역이 언-폴딩 상태일 때, 상기 제1 화소 영역, 상기 제2 화소 영역, 및 상기 제3 화소 영역이 이미지를 표시하는 단계; 상기 제2 화소 영역이 폴딩 상태임을 감지하는 단계; 및 상기 제2 화소 영역이 폴딩 상태를 유지하는 동안, 상기 제2 화소 영역에 표시되는 이미지를 1회 이상 스케일링하는 단계를 포함한다.
상기 제2 화소 영역이 폴딩 상태를 유지하는 동안, 상기 제1 화소 영역은 스케일링되지 않은 이미지를 표시하고, 상기 제1 화소 영역에 표시된 이미지 및 상기 제2 화소 영역에 표시된 이미지는 상기 제1 경계에서 심리스할 수 있다.
상기 제2 화소 영역이 폴딩 상태를 유지하는 동안, 상기 제3 화소 영역은 이미지를 표시하지 않거나 블랙 이미지를 표시하고, 상기 제2 화소 영역 중 상기 제2 경계에 접하는 제2 화소들은 이미지를 표시하지 않거나 블랙 이미지를 표시할 수 있다.
상기 스케일링하는 단계에서, 상기 제2 화소 영역의 이미지 중 상기 제1 경계에 접하는 제1 이미지 영역이 업-스케일링되는 경우, 상기 제2 화소 영역의 이미지 중 상기 제2 경계에 접하는 제2 이미지 영역은 다운-스케일링되고, 상기 제1 이미지 영역이 다운-스케일링되는 경우, 상기 제2 이미지 영역은 업-스케일링될 수 있다.
상기 구동 방법은, 상기 제2 화소 영역이 폴딩 상태를 유지하는 동안, 상기 제2 주사 라인들 중 일부인 주사 오프 라인들에 턴-온 레벨의 주사 신호들의 공급이 1 프레임 기간 이상 중단되고, 상기 주사 오프 라인들의 개수는 1회 이상 변경되는 단계를 더 포함할 수 있다.
상기 주사 오프 라인들의 개수가 변경되는 횟수는 상기 제2 화소 영역에 표시되는 이미지가 스케일링되는 횟수 이하일 수 있다.
본 발명에 따른 표시 장치 및 그 구동 방법은 특정 경계에서 화소들의 열화 정도가 급격히 달라지는 것을 방지하고, 폴딩 상태에서 소비 전력을 저감할 수 있다.
도 1은 본 발명의 한 실시예에 따른 표시 장치를 설명하기 위한 도면이다.
도 2는 본 발명의 한 실시예에 따른 화소를 설명하기 위한 도면이다.
도 3은 도 2의 화소의 예시적인 구동 방법을 설명하기 위한 도면이다.
도 4는 제2 화소 영역이 언폴딩 상태인 경우를 설명하기 위한 도면이다.
도 5는 제2 화소 영역이 폴딩 상태인 경우를 설명하기 위한 도면이다.
도 6은 본 발명의 한 실시예에 따른 이미지 스케일링부를 설명하기 위한 도면이다.
도 7 내지 도 10은, 제2 화소 영역의 이미지를 제1 방향으로 쉬프트시키기 위한, 본 발명의 한 실시예에 따른 스케일링 방법을 설명하기 위한 도면이다.
도 11 및 도 12는, 제2 화소 영역의 이미지를 제1 방향의 반대 방향으로 쉬프트시키기 위한, 본 발명의 한 실시예에 따른 스케일링 방법을 설명하기 위한 도면이다.
도 13은 본 발명의 한 실시예에 따른 주사 오프부를 설명하기 위한 도면이다.
도 14 내지 도 18은 주사 오프부의 예시적인 동작을 설명하기 위한 도면이다.
도 19는 본 발명의 다른 실시예에 따른 이미지 스케일링부를 설명하기 위한 도면이다.
도 20 및 도 21은 도 19의 이미지 스케일링부의 예시적인 동작을 설명하기 위한 도면이다.
이하, 첨부한 도면을 참고로 하여 본 발명의 여러 실시예들에 대하여 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자가 용이하게 실시할 수 있도록 상세히 설명한다. 본 발명은 여러 가지 상이한 형태로 구현될 수 있으며 여기에서 설명하는 실시예들에 한정되지 않는다. 본 발명의 실시예들은 서로 조합되어 사용될 수도 있고, 서로 독립적으로 사용될 수도 있다.
본 발명을 명확하게 설명하기 위해서 설명과 관계없는 부분은 생략하였으며, 명세서 전체를 통하여 동일 또는 유사한 구성요소에 대해서는 동일한 참조 부호를 붙이도록 한다. 따라서 앞서 설명한 참조 부호는 다른 도면에서도 사용할 수 있다.
또한, 도면에서 나타난 각 구성의 크기 및 두께는 설명의 편의를 위해 임의로 나타내었으므로, 본 발명이 반드시 도시된 바에 한정되지 않는다. 도면에서 여러 층 및 영역을 명확하게 표현하기 위하여 두께를 과장되게 나타낼 수 있다.
도 1은 본 발명의 한 실시예에 따른 표시 장치를 설명하기 위한 도면이다.
도 1을 참조하면, 본 발명의 한 실시예에 따른 표시 장치(10)는 타이밍 제어부(11), 데이터 구동부(12), 주사 구동부(13), 발광 구동부(14), 화소부(15), 이미지 스케일링부(16), 및 주사 오프부(17)를 선택적으로 포함할 수 있다.
타이밍 제어부(11)는 외부 프로세서로부터 각각의 영상 프레임에 대한 계조 값들 및 제어 신호들을 수신할 수 있다. 타이밍 제어부(11)는 영상 프레임에 대응하는 이미지의 표시를 위하여 데이터 구동부(12), 주사 구동부(13), 발광 구동부(14) 등에 각각의 사양(specification)에 적합한 제어 신호들을 제공할 수 있다.
타이밍 제어부(11)는 화소부(15)의 사양에 대응하도록 계조 값들을 렌더링(rendering)할 수 있다. 예를 들어, 외부 프로세서는 각각의 단위 도트(unit dot)에 대해서 적색 계조 값, 녹색 계조 값, 청색 계조 값을 제공할 수 있다. 하지만, 예를 들어, 화소부(15)가 펜타일(pentile) 구조인 경우, 인접한 단위 도트끼리 화소를 공유하므로, 각각의 계조 값에 화소가 1대 1 대응하지 않을 수 있다. 이러한 경우, 계조 값들의 렌더링이 필요하다. 각각의 계조 값에 화소가 1대 1 대응하는 경우, 계조 값들의 렌더링이 불필요할 수도 있다.
렌더링되거나 렌더링되지 않은 계조 값들은 데이터 구동부(12) 또는 이미지 스케일링부(16)로 제공될 수 있다. 예를 들어, 제2 화소 영역(AR2)이 언폴딩 상태일 때, 계조 값들은 데이터 구동부(12)로 직접 제공될 수 있다. 예를 들어, 제2 화소 영역(AR2)이 폴딩 상태일 때, 계조 값들 중 적어도 일부는 이미지 스케일링부(16)를 통해서 변환된 이후에 데이터 구동부(12)로 제공될 수 있다.
이미지 스케일링부(16)는 제2 화소 영역(AR2)이 폴딩 상태를 유지하는 동안, 제2 화소 영역(AR2)에 표시되는 이미지가 1회 이상 스케일링되도록 계조 값들을 변환할 수 있다. 이미지 스케일링부(16)는 변환된 계조 값들에 기초하여 주사 오프 라인 정보(scan off line information)를 주사 오프부(17)에 제공할 수 있다.
데이터 구동부(12)는 계조 값들 및 제어 신호들을 이용하여 데이터 라인들(DL1, DL2, DL3, DLj, DLn)로 제공할 데이터 전압들을 생성할 수 있다. 예를 들어, 데이터 구동부(12)는 클록 신호를 이용하여 계조 값들을 샘플링하고, 계조 값들에 대응하는 데이터 전압들을 화소 행(예를 들어, 동일한 주사 라인에 연결된 화소들) 단위로 데이터 라인들(DL1~DLn)에 인가할 수 있다. j 및 n은 0보다 큰 정수일 수 있다.
주사 구동부(13)는 타이밍 제어부(11)로부터 클록 신호, 주사 시작 신호 등을 수신하여 주사 라인들(SL1, SL2, SL3, SL(i-1), SLi, SL(k-1), SLk, SL(p-1), SLp, SLm)에 제공할 주사 신호들을 생성할 수 있다. i, k, p, m은 0보다 큰 정수일 수 있다. k는 i보다 큰 정수일 수 있다. p는 k보다 큰 정수일 수 있다. m은 p보다 큰 정수일 수 있다.
주사 구동부(13)는 주사 라인들(SL1~SLm)에 턴-온 레벨의 펄스를 갖는 주사 신호들을 순차적으로 공급할 수 있다. 주사 구동부(13)는 쉬프트 레지스터들(shift registers) 형태로 구성된 주사 스테이지들을 포함할 수 있다. 주사 구동부(13)는 클록 신호의 제어에 따라 턴-온 레벨의 펄스 형태인 주사 시작 신호(scan start signal)를 다음 주사 스테이지로 순차적으로 전달하는 방식으로 주사 신호들을 생성할 수 있다.
제1 주사 라인들(SL1~SLi)은 제1 화소 영역(AR1)의 제1 화소들(PX1)에 연결될 수 있다. 제2 주사 라인들(SL(k-1), SLk)은 제2 화소 영역(AR2)의 제2 화소들(PX2)에 연결될 수 있다. 제3 주사 라인들(SL(p-1), SLp, SLm)은 제3 화소 영역(AR3)의 제3 화소들(PX3)에 연결될 수 있다.
주사 오프부(17)는 주사 오프 라인 정보에 기초하여, 제2 주사 라인들(SL(k-1), SLk) 중 일부인 주사 오프 라인들에 턴-온 레벨의 주사 신호들의 공급을 1 프레임 기간 이상 중단시킬 수 있다. 주사 오프 라인들에 턴-온 레벨의 주사 신호들의 공급이 중단되는 기간 동안, 제3 주사 라인들(SL(p-1), SLp, SLm) 전체에 턴-온 레벨의 주사 신호들의 공급이 중단될 수 있다.
발광 구동부(emission driver, 14)는 타이밍 제어부(11)로부터 클록 신호, 발광 중지 신호(emission stop signal) 등을 수신하여 발광 라인들(emission lines, EL1, EL2, EL3, ELi, ELk, ELp, ELo)에 제공할 발광 신호들(emission signals)을 생성할 수 있다. o는 0보다 큰 정수일 수 있다. o는 p보다 큰 정수일 수 있다. 예를 들어, 발광 구동부(14)는 발광 라인들(EL1~ELo)에 순차적으로 턴-오프 레벨의 펄스를 갖는 발광 신호들을 제공할 수 있다. 예를 들어, 발광 구동부(14)의 각 발광 스테이지(emission stage)는 쉬프트 레지스터 형태로 구성될 수 있고, 클록 신호의 제어에 따라 턴-오프 레벨의 펄스 형태인 발광 중지 신호를 다음 발광 스테이지로 순차적으로 전달하는 방식으로 발광 신호들을 생성할 수 있다. 다른 실시예에서, 화소들(PX1, PX2, PX3)의 회로 구성에 따라, 발광 구동부(14)는 생략될 수도 있다.
화소부(15)는 제1 화소 영역(AR1), 제2 화소 영역(AR2), 및 제3 화소 영역(AR3)을 포함할 수 있다. 제1 화소 영역(AR1)은 데이터 라인(DLj) 및 제1 주사 라인들(SL1~SLi)에 연결된 제1 화소들(PX1)을 포함할 수 있다. 제2 화소 영역(AR2)은 제1 화소 영역(AR1)과 제1 경계(EDG1)에서 접하며, 데이터 라인(Dj) 및 제2 주사 라인들(SL(k-1), SLk)에 연결된 제2 화소들(PX2)을 포함할 수 있다. 제3 화소 영역(AR3)은 제2 화소 영역(AR2)과 제2 경계(EDG2)에서 접하며, 데이터 라인(DLj) 및 제3 주사 라인들에 연결된 제3 화소들(PX3)을 포함할 수 있다.
각각의 화소들(PX1, PX2, PX3)은 대응하는 데이터 라인, 주사 라인, 및 발광 라인에 연결될 수 있다. 다른 실시예에서, 발광 구동부(14)가 생략된 경우, 화소들(PX1, PX2, PX3)은 발광 라인들(EL1~ELo)과 연결되지 않을 수 있다. 제1 화소(PX1)는 주사 입력 단자가 i 번째 주사 라인(SLi)에 연결되고, 데이터 입력 단자가 j 번째 데이터 라인(DLj)에 연결될 수 있다. 제2 화소(PX2)는 주사 입력 단자가 k 번째 주사 라인(SLk)에 연결되고, 데이터 입력 단자가 j 번째 데이터 라인(DLj)에 연결될 수 있다. 제3 화소(PX3)는 주사 입력 단자가 p 번째 주사 라인(SLp)에 연결되고, 데이터 입력 단자가 j 번째 데이터 라인(DLj)에 연결될 수 있다.
폴딩 축(FAX)은 제1 경계(EDG1) 및 제2 경계(EDG2)의 사이에 위치할 수 있다. 폴딩 축(FAX)은 제2 화소 영역(AR2)과 중첩될 수 있다. 즉, 표시 장치(10)가 폴딩되는 경우, 제2 화소 영역(AR2)이 폴딩될 수 있다. 이때, 제1 화소 영역(AR1) 및 제3 화소 영역(AR3)은 편평한 상태를 유지할 수 있다. 제2 화소 영역(AR2)은 폴딩 영역으로 명명될 수도 있다.
실시예에 따라, 폴딩 축(FAX)은 물리적으로 정의될 수도 있다. 예를 들어, 표시 장치(10)는 힌지(hinge) 등의 기계적인 구성을 더 포함하여, 표시 장치(10)가 폴딩 축(FAX)을 기준으로만 폴딩 또는 언폴딩되도록 구성될 수도 있다. 이러한 구성에서 폴딩 축(FAX)은 고정(fixed)될 수 있다. 이때, 화소 영역들(AR1, AR2, AR3)은 고정된 영역일 수 있다. 다른 실시예에서, 표시 장치(10)는 표시 패널을 커버하는 마운트(mount) 또한 플렉서블할 수도 있다. 이러한 경우, 폴딩 축(FAX)은 가변할 수 있다. 이때, 화소 영역들(AR1, AR2, AR3)은 가변 영역일 수 있다. 이러한 경우, 표시 장치(10)는 폴딩 축(FAX)을 검출하기 위하여 압력 센서, 휨 센서, 저항 센서 등을 더 포함할 수도 있다.
도 1에서, 위치 비교를 위해서, 제1 화소(PX1), 제2 화소(PX2), 및 제3 화소(PX3)는 동일한 데이터 라인(DLj)에 연결된 것으로 도시되었다. 하지만, 제1 화소(PX1), 제2 화소(PX2), 및 제3 화소(PX3)는 서로 다른 데이터 라인들에 연결될 수도 있다.
도 2는 본 발명의 한 실시예에 따른 화소를 설명하기 위한 도면이다.
도 2를 참조하면, 제1 화소(PX1)는 트랜지스터들(T1, T2, T3, T4, T5, T6, T7), 스토리지 커패시터(Cst), 및 발광 다이오드(LD)를 포함한다. 제2 화소(PX2)는 연결된 주사 라인들(SL(k-1), SLk) 및 발광 라인(ELk)을 제외하고 제1 화소(PX1)와 구성이 동일할 수 있으므로, 제2 화소(PX2)에 대한 설명은 생략한다. 제3 화소(PX3) 또한 주사 라인들(SL(p-1), SLp) 및 발광 라인(ELp)을 제외하고 제1 화소(PX1)와 구성이 동일할 수 있으므로, 제3 화소(PX3)에 대한 설명은 생략한다. 실시예에 따라, 제1 화소(PX1), 제2 화소(PX2), 및 제3 화소(PX3)의 회로 구성이 서로 다를 수도 있다.
이하에서는 P형 트랜지스터로 구성된 회로를 예로 들어 설명한다. 하지만 당업자라면 게이트 단자에 인가되는 전압의 극성을 달리하여, N형 트랜지스터로 구성된 회로를 설계할 수 있을 것이다. 유사하게, 당업자라면 P형 트랜지스터 및 N형 트랜지스터의 조합으로 구성된 회로를 설계할 수 있을 것이다. P형 트랜지스터란 게이트 전극과 소스 전극 간의 전압 차가 음의 방향으로 증가할 때 도통되는 전류량이 증가하는 트랜지스터를 통칭한다. N형 트랜지스터란 게이트 전극과 소스 전극 간의 전압 차가 양의 방향으로 증가할 때 도통되는 전류량이 증가하는 트랜지스터를 통칭한다. 트랜지스터는 TFT(thin film transistor), FET(field effect transistor), BJT(bipolar junction transistor) 등 다양한 형태로 구성될 수 있다.
제1 트랜지스터(T1)는 게이트 전극이 제1 노드(NP1)에 연결되고, 제1 전극이 제2 노드(NP2)에 연결되고, 제2 전극이 제3 노드(NP3)에 연결될 수 있다. 제1 트랜지스터(T1)를 구동 트랜지스터로 명명할 수 있다.
제2 트랜지스터(T2)는 게이트 전극이 i 번째 주사 라인(SLi)에 연결되고, 제1 전극이 데이터 라인(DLj)에 연결되고, 제2 전극이 제2 노드(NP2)에 연결될 수 있다. 제2 트랜지스터(T2)를 스캔 트랜지스터로 명명할 수 있다. 제2 트랜지스터(T2)의 제1 전극이 제1 화소(PX1)의 데이터 입력 단자(DIT)일 수 있다. 또한, 제2 트랜지스터(T2)의 게이트 전극이 제1 화소(PX1)의 주사 입력 단자(SIT)일 수 있다.
제3 트랜지스터(T3)는 게이트 전극이 i 번째 주사 라인(SLi)에 연결되고, 제1 전극이 제1 노드(NP1)에 연결되고, 제2 전극이 제3 노드(NP3)에 연결될 수 있다. 제3 트랜지스터(T3)를 다이오드 연결 트랜지스터로 명명할 수 있다.
제4 트랜지스터(T4)는 게이트 전극이 i-1 번째 주사 라인(SL(i-1))에 연결되고, 제1 전극이 제1 노드(NP1)에 연결되고, 제2 전극이 초기화 라인(INTL)에 연결될 수 있다. 다른 실시예에서, 제4 트랜지스터(T4)의 게이트 전극은 다른 주사 라인에 연결될 수도 있다. 제4 트랜지스터(T4)는 게이트 초기화 트랜지스터로 명명될 수 있다.
제5 트랜지스터(T5)는 게이트 전극이 i 번째 발광 라인(ELi)에 연결되고, 제1 전극이 제1 전원 라인(ELVDDL)에 연결되고, 제2 전극이 제2 노드(NP2)에 연결될 수 있다. 제5 트랜지스터(T5)는 발광 트랜지스터로 명명될 수 있다. 다른 실시예에서, 제5 트랜지스터(T5)의 게이트 전극은 다른 발광 라인에 연결될 수도 있다.
제6 트랜지스터(T6)는 게이트 전극이 i 번째 발광 라인(ELi)에 연결되고, 제1 전극이 제3 노드(NP3)에 연결되고, 제2 전극이 발광 다이오드(LD)의 애노드에 연결될 수 있다. 제6 트랜지스터(T6)는 발광 트랜지스터로 명명될 수 있다. 다른 실시예에서, 제6 트랜지스터(T6)의 게이트 전극은 다른 발광 라인에 연결될 수도 있다.
제7 트랜지스터(T7)는 게이트 전극이 i 번째 주사 라인(SLi)에 연결되고, 제1 전극이 초기화 라인(INTL)에 연결되고, 제2 전극이 발광 다이오드(LD)의 애노드에 연결될 수 있다. 제7 트랜지스터(T7)는 발광 다이오드 초기화 트랜지스터로 명명될 수 있다. 다른 실시예에서, 제7 트랜지스터(T7)의 게이트 전극은 다른 주사 라인에 연결될 수도 있다. 예를 들어, 제7 트랜지스터(T7)의 게이트 전극은 i+1 번째 주사 라인에 연결될 수도 있다.
스토리지 커패시터(Cst)의 제1 전극은 제1 전원 라인(ELVDDL)에 연결되고, 제2 전극은 제1 노드(NP1)에 연결될 수 있다.
발광 다이오드(LD)는 애노드가 제6 트랜지스터(T6)의 제2 전극에 연결되고, 캐소드가 제2 전원 라인(ELVSSL)에 연결될 수 있다. 발광 다이오드(LD)는 유기 발광 다이오드(organic light emitting diode), 무기 발광 다이오드(inorganic light emitting diode), 퀀텀 닷 발광 다이오드(quantum dot light emitting diode) 등으로 구성될 수 있다. 제1 화소(PX1)의 열화는 발광 다이오드(LD)의 열화를 의미할 수 있다.
제1 전원 라인(ELVDDL)에는 제1 전원 전압이 인가되고, 제2 전원 라인(ELVSSL)에는 제2 전원 전압이 인가되고, 초기화 라인(INTL)에는 초기화 전압이 인가될 수 있다. 예를 들어, 제1 전원 전압은 제2 전원 전압보다 클 수 있다. 예를 들어, 초기화 전압은 제2 전원 전압과 동일하거나 더 클 수 있다. 예를 들어, 초기화 전압은 제공 가능한 데이터 전압들 중 가장 작은 크기의 데이터 전압과 대응할 수 있다. 예를 들어, 초기화 전압의 크기는 제공 가능한 데이터 전압들의 크기들보다 작을 수 있다.
도 3은 도 2의 화소의 예시적인 구동 방법을 설명하기 위한 도면이다.
먼저, 데이터 라인(DLj)에는 i-1 번째 화소에 대한 데이터 전압(DATA(i-1)j)이 인가되고, i-1 번째 주사 라인(SL(i-1))에는 턴-온 레벨(로직 로우 레벨, logic low level)의 주사 신호가 인가된다.
이때, i 번째 주사 라인(SLi)에는 턴-오프 레벨(로직 하이 레벨, logic high level)의 주사 신호가 인가되므로, 제2 트랜지스터(T2)는 턴-오프 상태이고, i-1 번째 화소에 대한 데이터 전압(DATA(i-1)j)이 제1 화소(PX1)로 인입되는 것이 방지된다.
이때, 제4 트랜지스터(T4)는 턴-온 상태가 되므로, 제1 노드(NP1)가 초기화 라인(INTL)과 연결되어, 제1 노드(NP1)의 전압이 초기화된다. 발광 라인(ELi)에는 턴-오프 레벨의 발광 신호가 인가되므로, 트랜지스터들(T5, T6)은 턴-오프 상태이고, 초기화 전압 인가 과정에 따른 불필요한 발광 다이오드(LD)의 발광이 방지된다.
다음으로, 데이터 라인(DLj)에는 i 번째 제1 화소(PX1)에 대한 데이터 전압(DATAij)이 인가되고, i 번째 주사 라인(SLi)에는 턴-온 레벨의 주사 신호가 인가된다. 이에 따라 트랜지스터들(T2, T1, T3)이 도통 상태가 되며, 데이터 라인(DLj)과 제1 노드(NP1)가 전기적으로 연결된다. 따라서, 데이터 전압(DATAij)에서 제1 트랜지스터(T1)의 문턱 전압을 감한 보상 전압이 스토리지 커패시터(Cst)의 제2 전극(즉, 제1 노드(NP1))에 인가되고, 스토리지 커패시터(Cst)는 제1 전원 전압과 보상 전압의 차이에 해당하는 전압을 유지한다. 이러한 기간을 문턱 전압 보상 기간이라고 명명할 수 있다.
이때, 제7 트랜지스터(T7)는 턴-온 상태이므로, 발광 다이오드(LD)의 애노드와 초기화 라인(INTL)이 연결되고, 발광 다이오드(LD)는 초기화 전압과 제2 전원 전압의 전압 차이에 해당하는 전하량으로 초기화된다.
이후, 발광 라인(ELi)에 턴-온 레벨의 발광 신호가 인가됨에 따라, 트랜지스터들(T5, T6)이 도통될 수 있다. 따라서, 제1 전원 라인(ELVDDL), 제5 트랜지스터(T5), 제1 트랜지스터(T1), 제6 트랜지스터(T6), 발광 다이오드(LD), 및 제2 전원 라인(ELVSSL)의 경로로 구동 전류 경로가 형성된다.
스토리지 커패시터(Cst)에 유지된 전압에 따라 제1 트랜지스터(T1)의 제1 전극과 제2 전극에 흐르는 구동 전류량이 조절된다. 발광 다이오드(LD)로 구동 전류량에 대응하는 휘도로 발광한다. 발광 다이오드(LD)는 발광 라인(ELi)에 턴-오프 레벨의 발광 신호가 인가되기 전까지 발광한다.
도 4는 제2 화소 영역이 언폴딩 상태인 경우를 설명하기 위한 도면이고, 도 5는 제2 화소 영역이 폴딩 상태인 경우를 설명하기 위한 도면이다.
전술한 바와 같이, 제1 화소 영역(AR1) 및 제2 화소 영역(AR2)은 제1 경계(EDG1)에서 접하고, 제2 화소 영역(AR2) 및 제3 화소 영역(AR3)은 제2 경계(EDG2)에서 접할 수 있다.
도 4를 참조하여, 표시 장치(10)의 언폴딩 상태를 기준으로, 화소 영역들(AR1, AR2, AR3)의 상대적인 위치 관계를 정의할 수 있다. 제2 화소 영역(AR2)은 제1 화소 영역(AR1)으로부터 제1 방향(DR1)에 위치할 수 있다. 제3 화소 영역(AR3)은 제2 화소 영역(AR2)으로부터 제1 방향(DR1)에 위치할 수 있다. 제1 화소 영역(AR1), 제2 화소 영역(AR2), 및 제3 화소 영역(AR3)은 제1 방향(DR1) 및 제2 방향(DR2)을 기준으로 정의되는 평면 형상일 수 있다. 이때, 제3 방향(DR3)은 제1 화소 영역(AR1), 제2 화소 영역(AR2), 및 제3 화소 영역(AR3)의 이미지 표시 방향일 수 있다. 제1 방향(DR1), 제2 방향(DR2), 및 제3 방향(DR3)은 서로 직교할 수 있다. 제1 경계(EDG1), 제2 경계(EDG2), 및 폴딩 축(FAX)은 제2 방향(DR2)으로 연장될 수 있다.
상술한 표시 장치(10)의 구성은 실시예에 따라 달라질 수 있다. 예를 들어, 원형 디스플레이의 경우, 도 4와 달리 각각의 화소 영역들(AR1, AR2, AR3)은, 언폴딩 상태에서, 곡면을 포함할 수도 있다.
표시 장치(10)의 언폴딩 상태에서는 모든 화소 영역들(AR1, AR2, AR3)은 이미지를 표시할 수 있다. 이때, 제1 화소 영역(AR1)에 표시된 이미지 및 제2 화소 영역(AR2)에 표시된 이미지는 제1 경계(EDG1)에서 심리스(seamless)할 수 있다. 또한, 제2 화소 영역(AR2)에 표시된 이미지 및 제3 화소 영역(AR3)에 표시된 이미지는 제2 경계(EDG2)에서 심리스할 수 있다. 이미지가 각 경계들(EDG1, EDG2)에서 심리스하다는 것은, 각 경계들(EDG1, EDG2)에 걸쳐서 연속된 문자, 도형, 그림, 사진, 동영상, 숫자, 색조, 색상, 패턴 등이 표현될 수 있다는 것을 의미한다. 따라서, 사용자에게 각 경계들(EDG1, EDG2)이 시인되는 것을 방지할 수 있다.
표시 장치(10)의 언폴딩 상태에서, 모든 화소 영역들(AR1, AR2, AR3)은 동일한 주기로 이미지를 갱신할 수 있다. 즉, 모든 화소 영역들(AR1, AR2, AR3)의 구동 주파수가 동일할 수 있다.
도 5를 참조하면, 제2 화소 영역(AR2)이 폴딩된 경우가 도시된다. 사용자에게 노출되는 제1 화소 영역(AR1)은 이미지를 표시하고, 사용자에게 노출되지 않는 제3 화소 영역(AR3)은 이미지를 표시하지 않거나, 블랙 이미지(black image)를 표시할 수 있다.
제2 화소 영역(AR2) 중 제1 경계(EDG1)에 접하는 제2 화소들(PX2)은 이미지를 표시할 수 있다. 이때, 제1 경계(EDG1)에 접하는 제2 화소들(PX2)은, 제1 경계(EDG1)를 직접 구성하는 제2 화소들(PX2) 뿐만 아니라, 제1 경계(EDG1)로부터 일정 범위 내에 위치한 제1 그룹의 제2 화소들(PX2)을 의미할 수 있다. 예를 들어, 후술하는 주사 오프 라인들을 제외한 제2 주사 라인들에 연결된 제2 화소들(PX2)이 제1 그룹에 속할 수 있다.
제2 화소 영역(AR2) 중 제2 경계(EDG2)에 접하는 제2 화소들(PX2)은 이미지를 표시하지 않거나, 블랙 이미지를 표시할 수 있다. 이때, 제2 경계(EDG2)에 접하는 제2 화소들(PX2)은, 제2 경계(EDG2)를 직접 구성하는 제2 화소들(PX2) 뿐만 아니라, 제2 경계(EDG2)로부터 일정 범위 내에 위치한 제2 그룹의 제2 화소들(PX2)을 의미할 수 있다. 예를 들어, 후술하는 주사 오프 라인들에 연결된 제2 화소들(PX2)이 제2 그룹에 속할 수 있다.
상술한 제1 그룹의 제2 화소들(PX2) 및 제2 그룹의 제2 화소들(PX2)은 서로 중복되지 않는다. 다만, 후술하는 바와 같이 제2 주사 라인들 중 주사 오프 라인들의 개수는 변경될 수 있고, 이때 제1 그룹의 제2 화소들(PX2)의 개수 및 제2 그룹의 제2 화소들(PX2)의 개수 또한 변경될 수 있다.
본 실시예에 따르면, 제2 화소 영역(AR2)이 폴딩 상태를 유지하는 동안, 제2 화소 영역(AR2)에 표시되는 이미지는 1회 이상 스케일링될 수 있다. 이때, 제1 화소 영역(AR1)은 스케일링되지 않은 이미지를 표시할 수 있다. 이때, 제1 화소 영역(AR1)에 표시된 이미지 및 제2 화소 영역(AR2)에 표시된 이미지는 제1 경계(EDG1)에서 심리스할 수 있다.
제2 화소 영역(AR2)에 표시되는 이미지가 스케일링되는 경우, 제2 화소 영역(AR2)에서 제1 그룹의 제2 화소들(PX2) 및 제2 그룹의 제2 화소들(PX2) 사이의 경계가 이동(shift)될 수 있다. 즉, 제2 화소 영역(AR2)에서 이미지 표시 영역과 이미지 비표시 영역(또는 블랙 표시 영역)의 경계가 주기적인(periodically) 또는 임의적인(randomly) 시간 간격으로 이동될 수 있다. 따라서, 제2 화소 영역(AR2)에서 화소들의 열화 정도가 분산될 수 있고, 사용자가 이미지 표시 영역과 이미지 비표시 영역 간의 경계를 시인하는 것을 방지할 수 있다.
제2 화소 영역(AR2)이 폴딩 상태를 유지하는 동안, 제1 화소들(PX1) 및 제1 경계(EDG1)에 접하는 제2 화소들(PX2)은 제1 주기로 이미지를 갱신할 수 있다. 이때, 제3 화소들(PX3) 및 제2 경계(EDG2)에 접하는 제2 화소들(PX2)은 제2 주기로 이미지를 갱신할 수 있다. 이때, 제1 주기는 제2 주기보다 짧을 수 있다. 즉, 제3 화소들(PX3) 및 제2 그룹의 제2 화소들(PX2)은 제1 화소들(PX1) 및 제1 그룹의 제2 화소들(PX2) 보다 더 낮은 구동 주파수로 구동될 수 있다. 제3 화소들(PX3) 및 제2 그룹의 제2 화소들(PX2)은 블랙 이미지(또는 다른 정적인 이미지(still image))를 표시하거나 이미지를 표시하지 않으므로, 구동 주파수가 낮아지더라도 사용자에게 결함으로 시인되지는 않는다. 따라서, 표시 장치(10)의 소비 전력이 저감될 수 있다.
도 6은 본 발명의 한 실시예에 따른 이미지 스케일링부를 설명하기 위한 도면이다. 도 7 내지 도 10은, 제2 화소 영역의 이미지를 제1 방향으로 쉬프트시키기 위한, 본 발명의 한 실시예에 따른 스케일링 방법을 설명하기 위한 도면이다. 도 11 및 도 12는, 제2 화소 영역의 이미지를 제1 방향의 반대 방향으로 쉬프트시키기 위한, 본 발명의 한 실시예에 따른 스케일링 방법을 설명하기 위한 도면이다.
도 6을 참조하면, 본 발명의 한 실시예에 따른 이미지 스케일링부(16)는 프레임 카운터(161), 이동 방향 결정부(162), 제1 윈도우 정의부(163), 제1 데이터 구성부(164), 및 제1 데이터 연산부(165)를 포함할 수 있다.
프레임 카운터(161)는 제2 화소 영역(AR2)의 표시 대상인 제1 이미지(IMG1)가 몇 번째 프레임에 대응하는지를 확인할 수 있다. 예를 들어, 프레임 카운터(161)는 수직 동기 신호(Vsync)를 기초로 대상 프레임의 프레임 번호(FRn)를 출력할 수 있다. 수직 동기 신호(Vsync)는 이전 프레임에 대한 데이터 공급이 종료되고 및 현재 프레임에 대한 데이터 공급이 시작됨을 알리는 제어 신호일 수 있다. 예를 들어, 수직 동기 신호(Vsync)는 펄스 형태일 수 있고, 수직 동기 신호(Vsync)의 펄스들의 발생 주기는 프레임들의 주기와 동일할 수 있다. 따라서, 프레임 카운터(161)는 수직 동기 신호(Vsync)의 펄스들을 카운팅함으로써, 제1 이미지(IMG1)가 몇 번째 프레임에 대응하는지를 확인할 수 있다.
도 7을 참조하면, 폴딩 상태에서, 제1 이미지(IMG1)를 표시하는 표시 장치(10)가 예시적으로 도시된다. 비교 설명의 편의를 위해서, 도 7에서 표시 장치(10)는 이전 프레임에 대한 이미지를 표시하는 것으로 가정할 수 있다. 예를 들어, 외부 프로세서는 제1 이미지(IMG1)에 대응하는 계조 값들을 이전 프레임 기간에 제공할 수 있다. 또한, 외부 프로세서는 제1 이미지(IMG1)에 대응하는 계조 값들을 현재 프레임 기간에 다시 한번 제공할 수 있다.
제1 경계(EDG1)에 접하는 제2 화소들(PX21, PX22)은 제1 화소 영역(AR1)에 표시된 이미지와 심리스한 이미지를 표시할 수 있다. 제2 경계에 접하는 제2 화소들(PX23, PX24, PX25)은 블랙 이미지를 표시하거나, 이미지를 표시하지 않을 수 있다. 제3 화소 영역(AR3)은 블랙 이미지를 표시하거나, 이미지를 표시하지 않을 수 있다.
이하에서, 각 화소의 면적, 폭, 길이 등은 화소의 발광 영역에 대한 것이며, 화소 회로에 대한 것을 의미하는 것이 아니다. 화소들의 발광 영역의 면적, 폭, 길이 등은 화소들의 색상에 따라 달라질 수도 있다. 다만, 설명의 편의를 위해, 제2 화소들(PX21, PX22, PX23, PX24, PX25)의 폭들(W1)은 모두 동일한 것으로 가정한다. 폭 방향은 제1 방향(DR1)을 의미하고, 길이 방향은 제2 방향(DR2)을 의미하는 것으로 가정한다.
이동 방향 결정부(162)는 제1 이미지(IMG1)의 이동 방향 및 이동 량을 결정하여, 제1 이동 정보(SHF1)를 출력할 수 있다. 프레임 번호(FRn)에 대응하는 제1 이동 정보(SHF1)는 별도의 LUT(look-up-table) 등에 저장될 수 있다.
이동 방향은 제1 방향(DR1) 또는 제1 방향(DR1)의 반대 방향일 수 있다. 이동 량은 1 개의 화소의 폭(W1)보다 더 작을 수 있다. 예를 들어, 이동 량은 화소 폭(W1)의 대략 1/32에 해당할 수도 있다. 다만, 설명의 편의를 위해서, 도 7 내지 도 12에서 이동 량을 다소 과장하여 표현할 수 있다.
예를 들어, 도 8 및 도 9의 실시예에서, 제1 이동 정보(SHF11)의 이동 방향은 제1 방향(DR1)이고, 이동 량은 화소 폭(W1)의 대략 1/4일 수 있다. 예를 들어, 도 10의 실시예에서, 제1 이동 정보(SHF12)의 이동 방향은 제1 방향(DR1)이고 이동 량은 화소 폭(W1)의 대략 2/4일 수 있다. 예를 들어, 도 11 및 도 12의 실시예에서, 제1 이동 정보(SHF13)의 이동 방향은 제1 방향(DR1)의 반대 방향이고, 이동 량은 화소 폭(W1)의 대략 1/4일 수 있다.
제1 윈도우 정의부(163)는 제1 이동 정보(SHF1)에 기초하여, 제1 이미지(IMG1)를 제1 이미지 영역(IMA1), 제2 이미지 영역(IMA2), 제3 이미지 영역(IMA3)으로 구획할 수 있다. 제1 이미지 영역(IMA1)은 제1 이미지(IMG1) 중 제1 경계(EDG1)에 접하여 표시되는 영역일 수 있다. 제2 이미지 영역(IMA2)은 제1 이미지(IMG1) 중 제2 경계(EDG2)에 접하여 표시되는 영역일 수 있다. 제3 이미지 영역(IMA3)은 제1 이미지 영역(IMA1) 및 제2 이미지 영역(IMA2)의 사이 영역일 수 있다.
제1 윈도우 정의부(163)는 제1 이동 정보(SHF1)의 이동 방향에 따라, 제1 이미지 영역을 업-스케일링 영역(up-scaling area)으로 지정할 것인지 다운-스케일 영역(down-scaling area)으로 지정할 것인지를 결정할 수 있다.
예를 들어, 도 8 및 도 9의 실시예와 같이 제1 이동 방향(SHF11)이 제1 방향(DR1)인 경우, 제1 이미지 영역(IMA1)은 업-스케일링 영역으로 지정될 수 있다. 이러한 경우, 제2 이미지 영역(IMA2)은 다운-스케일링 영역으로 지정될 수 있다. 제3 이미지 영역(IMA3)은, 제1 이동 방향(SHF1)과 무관하게, 논-스케일링 영역(non-scaling area)일 수 있다.
또한, 도 10의 실시예에서 제1 이동 정보(SHF12)의 이동 방향은 제1 방향(DR1)이므로, 제1 이미지 영역(IMA1)은 업-스케일링 영역으로 지정되고, 제2 이미지 영역(IMA2)은 다운-스케일링 영역으로 지정되고, 제3 이미지 영역(IMA3)은 논-스케일링 영역일 수 있다.
한편, 도 11 및 도 12의 실시예와 같이 제1 이동 정보(SHF13)의 이동 방향이 제1 방향(DR1)의 반대 방향인 경우, 제1 이미지 영역(IMA1)은 다운-스케일링 영역으로 지정되고, 제2 이미지 영역(IMA2)은 업-스케일링 영역으로 지정되고, 제3 이미지 영역(IMA3)은 논-스케일링 영역일 수 있다.
도 8 및 도 9의 실시예를 기준으로, 화소 윈도우들(PW1~PW5)을 설명한다. 논-스케일링 영역(제3 이미지 영역(IMA3))은 제2 화소들(PX21~PX25)의 폭들(W1)과 동일한 폭들(W1)을 갖는 화소 윈도우들(PW2, PW3, PW4)을 포함할 수 있다. 업-스케일링 영역(제1 이미지 영역(IMA1))은 제2 화소들(PX21~PX25)의 폭들(W1) 보다 작은 폭들(W2)을 갖는 화소 윈도우들(PW1)을 포함할 수 있다. 다운-스케일링 영역(제2 이미지 영역(IMA2))은 제2 화소들(PX21~PX25)의 폭들(W1) 보다 큰 폭들(W3)을 갖는 화소 윈도우들(PW5)을 포함할 수 있다.
화소 윈도우들(PW1~PW5)의 개수와 제2 화소들(PX21~PX25)의 개수는 서로 동일할 수 있다. 화소 윈도우들(PW1~PW5)의 폭들의 총합과 제2 화소들(PX21~PX25)의 폭들의 총합은 서로 동일할 수 있다. 화소 윈도우들(PW1~PW5)의 총 면적은 제2 화소들(PX21~PX25)의 총 면적과 동일할 수 있다. 예를 들어, 화소 윈도우들(PW1~PW5)은 제2 화소들(PX21~PX25)과 완전히 중첩될 수 있다.
제1 윈도우 정의부(163)는 제1 이동 정보(SHF1)의 이동 량에 따라, 제1 이미지 영역(IMAG1)의 크기 및 제2 이미지 영역(IMA2)의 크기를 결정할 수 있다. 예를 들어, 이동 량이 클수록, 제1 이미지 영역(IMA1) 및 제2 이미지 영역(IMA2)이 클 수 있다. 따라서, 이동 량이 클수록, 제3 이미지 영역(IMA3)이 작을 수 있다.
제1 이미지 영역(IMA1)이 비교적 크다는 것은 제1 이미지 영역(IMA1)이 포함하는 화소 윈도우들의 개수가 비교적 많다는 것을 의미한다. 예를 들어, 이동 량이 비교적 작은 도 8 및 도 9의 실시예에서, 제1 이미지 영역(IMA1)은 5 개의 화소 윈도우들(PW1)을 포함할 수 있다. 예를 들어, 이동 량이 비교적 큰 도 10의 실시예에서, 제1 이미지 영역(IMA1)은 10 개의 화소 윈도우들(PW1, PW2)을 포함할 수 있다.
제2 이미지 영역(IMA2)이 비교적 크다는 것은 제2 이미지 영역(IMA2)이 포함하는 화소 윈도우들의 개수가 비교적 많다는 것을 의미한다. 예를 들어, 이동 량이 비교적 작은 도 8 및 도 9의 실시예에서, 제2 이미지 영역(IMA2)은 5 개의 화소 윈도우들(PW5)을 포함할 수 있다. 예를 들어, 이동 량이 비교적 큰 도 10의 실시예에서, 제2 이미지 영역(IMA2)은 10 개의 화소 윈도우들(PW4, PW5)을 포함할 수 있다.
제3 이미지 영역(IMA3)이 비교적 작다는 것은 제3 이미지 영역(IMA3)이 포함하는 화소 윈도우들의 개수가 비교적 적다는 것을 의미한다. 예를 들어, 이동 량이 비교적 작은 도 8 및 도 9의 실시예에서, 제3 이미지 영역(IMA3)은 15 개의 화소 윈도우들(PW2, PW2, PW4)을 포함할 수 있다. 예를 들어, 이동 량이 비교적 큰 도 10의 실시예에서, 제3 이미지 영역(IMA3)은 5 개의 화소 윈도우들(PW3)을 포함할 수 있다.
이와 같이, 제1 윈도우 정의부(163)는 제1 이동 정보(SHF1)에 기초하여 화소 윈도우들(PW1~PW5)에 대한 제1 윈도우 정의 정보(DW1)를 제공할 수 있다. 예를 들어, 도 8의 제1 윈도우 정의 정보(DW11)는, 제1 방향(DR1)을 기준으로, 각각의 윈도우 행이 폭(W2)을 갖는 1 개의 화소 윈도우(PW1), 폭들(W1)을 갖는 3 개의 화소 윈도우들(PW2, PW3, PW4), 및 폭(W3)을 갖는 1 개의 화소 윈도우(PW5)를 순차적으로 포함함을 가리킬 수 있다. 예를 들어, 도 10의 제1 윈도우 정의 정보(DW12)는, 제1 방향(DR1)을 기준으로, 각각의 윈도우 행이 폭들(W2)을 갖는 2 개의 화소 윈도우들(PW1, PW2), 폭(W1)을 갖는 1 개의 화소 윈도우(PW3), 및 폭들(W3)을 갖는 2 개의 화소 윈도우들(PW4, PW5)을 순차적으로 포함함을 가리킬 수 있다. 예를 들어, 도 11의 제1 윈도우 정의 정보(DW13)는, 제1 방향(DR1)을 기준으로, 각각의 윈도우 행이 폭(W3)을 갖는 1 개의 화소 윈도우(PW1), 폭들(W1)을 갖는 3 개의 화소 윈도우들(PW2, PW3, PW4), 및 폭(W2)을 갖는 1 개의 화소 윈도우(PW5)를 순차적으로 포함함을 가리킬 수 있다.
제1 데이터 구성부(164)는 제1 윈도우 정의 정보(DW1)에 기초하여, 각각의 화소 윈도우들(PW1~PW5)에 대응하는 소스 이미지의 영역을 결정함으로써 제1 데이터 구성 정보(DC1)를 제공할 수 있다. 이때, 제1 데이터 구성부(164)는 소스 이미지의 각 영역에 대한 구체적인 계조 값들은 제공받지 않은 상태일 수 있다.
이하에서 도 8의 실시예를 기준으로, 제1 데이터 구성부(164)의 동작을 설명한다. 폭(W2)은 폭(W1)의 3/4으로 가정하고, 폭(W3)은 폭(W1)의 5/4로 가정한다. 화소 윈도우(PW1)에 대한 제1 데이터 구성 정보(DC1)는 다음 수학식 1과 같이 제공될 수 있다.
[수학식 1]
DC1[PW1] = (GD[PX21]*W2)/W2 = GD[PX21]
여기서 DC1[PW1]은 화소 윈도우(PW1)에 대한 제1 데이터 구성 정보(DC1)이고, GD[PX21]은 제2 화소(PX21)의 계조 값일 수 있다.
유사하게, 화소 윈도우(PW2)에 대한 제1 데이터 구성 정보(DC1)는 다음 수학식 2와 같이 제공될 수 있다.
[수학식 2]
DC1[PW2] = (GD[PX21]*W1*1/4+GD[PX22]*W1*3/4)/W1 = GD[PX21]*1/4 + GD[PX22]*3/4
여기서 DC1[PW2]은 화소 윈도우(PW2)에 대한 제1 데이터 구성 정보(DC1)이고, GD[PX21]은 제2 화소(PX21)의 계조 값이고, GD[PX22]은 제2 화소(PX22)의 계조 값일 수 있다.
유사하게, 화소 윈도우(PW3)에 대한 제1 데이터 구성 정보(DC1)는 다음 수학식 3과 같이 제공될 수 있다.
[수학식 3]
DC1[PW3] = (GD[PX22]*W1*1/4+GD[PX23]*W1*3/4)/W1 = GD[PX22]*1/4 + GD[PX23]*3/4
여기서 DC1[PW3]은 화소 윈도우(PW3)에 대한 제1 데이터 구성 정보(DC1)이고, GD[PX22]은 제2 화소(PX22)의 계조 값이고, GD[PX23]은 제2 화소(PX23)의 계조 값일 수 있다.
유사하게, 화소 윈도우(PW4)에 대한 제1 데이터 구성 정보(DC1)는 다음 수학식 4와 같이 제공될 수 있다.
[수학식 4]
DC1[PW4] = (GD[PX23]*W1*1/4+GD[PX24]*W1*3/4)/W1 = GD[PX23]*1/4 + GD[PX24]*3/4
여기서 DC1[PW4]은 화소 윈도우(PW4)에 대한 제1 데이터 구성 정보(DC1)이고, GD[PX23]은 제2 화소(PX23)의 계조 값이고, GD[PX24]은 제2 화소(PX24)의 계조 값일 수 있다.
유사하게, 화소 윈도우(PW5)에 대한 제1 데이터 구성 정보(DC1)는 다음 수학식 5와 같이 제공될 수 있다.
[수학식 5]
DC1[PW5] = (GD[PX24]*W1*1/4+GD[PX25]*W1)/W3 = GD[PX24]*1/5 + GD[PX25]*4/5
여기서 DC1[PW5]은 화소 윈도우(PW5)에 대한 제1 데이터 구성 정보(DC1)이고, GD[PX24]은 제2 화소(PX24)의 계조 값이고, GD[PX25]은 제2 화소(PX25)의 계조 값일 수 있다.
이와 같이, 각각의 화소 윈도우들(PW1~PW5)과 중첩되는 제2 화소들(PX21~PX25)의 정보 및 그 중첩 비율에 대응하는 가중치의 정보가 제1 데이터 구성 정보(DC1)로써 제공될 수 있다.
제1 데이터 연산부(165)는 제1 데이터 구성 정보(DC1)에 제1 이미지(IMG1)의 계조 값들을 대입하여 제2 이미지(IMG2)의 계조 값들을 생성할 수 있다. 도 9를 참조하면, 표시 장치(10)가 변환된 제2 이미지(IMG2)를 표시하는 경우가 예시적으로 도시된다. 수학식 1의 DC1[PW1]이 제2 화소(PX21)의 변환된 계조 값이 될 수 있다. 유사하게, 수학식 2의 DC1[PW2]이 제2 화소(PX22)의 변환된 계조 값이 될 수 있다. 유사하게, 수학식들 3, 4, 및 5의 DC1[PW3], DC1[PW4], 및 DC1[PW5]가 각각 제2 화소(PX23), 제2 화소(PX24), 및 제2 화소(PX25)의 변환된 계조 값들이 될 수 있다.
제1 이미지(IMG1)에서 제2 화소들(PX23, PX24, PX25)이 블랙 계조를 표시하고, 제2 화소들(PX21, PX22)이 화이트 계조를 표시하는 경우를 가정할 수 있다.
본 실시예에 따른 이미지 스케일링부(16)가 변환한 제2 이미지(IMG2)를 참조하면, 제2 화소(PX23)가 블랙 계조보다 밝고 화이트 계조보다는 어두운 계조를 가지게 됨으로써, 제2 화소 영역(AR2)에서 표시되는 이미지가 제1 방향(DR1)으로 이동한 효과를 가지게 된다. 예를 들어, 제1 이미지 영역(IMA1) 및 제2 이미지 영역(IMA2)이 증가할수록, 제2 화소 영역(AR2)의 표시 영역은 증가하고 비표시 영역(또는 블랙 표시 영역)은 감소하게 된다. 이동 량이 충분히 크다면 제2 화소(PX23)는 화이트 계조를 표시할 수도 있다.
도 11 및 도 12의 실시예를 참조하면, 제2 화소 영역(AR2)에서 표시되는 이미지가 제1 방향(DR1)의 반대 방향으로 이동한 효과를 가지게 된다. 예를 들어, 제1 이미지 영역(IMA1) 및 제2 이미지 영역(IMA2)이 증가할수록, 제2 화소 영역(AR2)의 표시 영역은 감소하고 비표시 영역(또는 블랙 표시 영역)은 증가하게 된다. 이동 량이 충분히 크다면 제2 화소(PX22)는 블랙 계조를 표시할 수도 있다.
이에 따라, 외부 프로세서가 연속된 프레임들에서 동일한 제1 이미지(IMG1)를 제공하더라도, 제2 화소 영역(AR2)에서 제2 화소들(PX2)의 열화 정도가 분산될 수 있고, 사용자가 이미지 표시 영역과 이미지 비표시 영역 간의 경계를 시인하는 것을 방지할 수 있다.
추가적으로, 제1 데이터 연산부(165)는 제2 이미지(IMG2)의 계조 값들에 기초하여 주사 오프 라인 번호(OFFn)를 제공할 수 있다. 예를 들어, 주사 오프 라인 번호(OFFn)는 연속된 주사 라인들에 연결된 제2 화소들(PX2)의 계조 값들이 모두 블랙 계조 값들일 때, 연속된 주사 라인들의 번호들 중 가장 작은 번호일 수 있다. 예를 들어, 도 7 및 도 12의 경우, 제2 화소(PX23)에 연결된 주사 라인의 번호(OFF1)가 주사 오프 라인 번호(OFFn)일 수 있다. 예를 들어, 도 9의 경우, 제2 화소(PX24)에 연결된 주사 라인의 번호(OFF2)가 주사 오프 라인 번호(OFFn)일 수 있다.
실시예에 따라, 주사 오프 라인 번호(OFFn)에 마진 값(margin value)이 더해질 수도 있다. 예를 들어, 마진 값이 1일 때, 도 7 및 도 12의 경우, 제2 화소(PX24)에 연결된 주사 라인의 번호가 주사 오프 라인 번호(OFFn)일 수 있다. 예를 들어, 도 9의 경우, 제2 화소(PX25)에 연결된 주사 라인의 번호가 주사 오프 라인 번호(OFFn)일 수 있다. 마진 값은 표시 장치(10)의 사양에 따라 표시 불량이 나타나지 않는 범위 내에서 적절히 선택될 수 있다.
도 13은 본 발명의 한 실시예에 따른 주사 오프부를 설명하기 위한 도면이다.
도 13을 참조하면, 본 발명의 한 실시예에 따른 주사 오프부(17)는 클록 카운터(171) 및 멀티플렉서(172)를 포함할 수 있다.
클록 카운터(171)는 클록 신호(CLK2)의 펄스들을 카운팅하여 카운트 값을 증가시키고, 카운트 값이 주사 오프 라인 번호(OFFn)에 대응하는 시점에서 제어 신호(SWC)를 통해 제1 스위치(SW1)를 턴-오프시키고, 제2 스위치(SW2)를 턴-온시킬 수 있다.
멀티플렉서(172)는 제1 스위치(SW1) 및 제2 스위치(SW2)를 포함할 수 있다. 멀티플렉서(172)는 제1 스위치(SW1)가 턴-온 상태일 때 클록 신호(CLK2)를 제2 클록 신호(CLK2')로 출력할 수 있다. 멀티플렉서(172)는 제2 스위치(SW2)가 턴-온 상태일 때 제2 고전압(VDD2)을 제2 클록 신호(CLK2')로 출력할 수 있다.
도 13의 실시예 및 이하 실시예들에서는 주사 오프부(17)가 제2 클록 신호(CLK2')를 조절하는 것으로 설명하지만, 다른 실시예에서 주사 오프부(17)는 제1 클록 신호를 조절하도록 구성될 수 있다. 또 다른 실시예에서 주사 오프부(17)는 제1 클록 신호 및 제2 클록 신호(CLK2')를 모두 조절하도록 구성될 수도 있다.
도 14 내지 도 18은 주사 오프부의 예시적인 동작을 설명하기 위한 도면이다.
도 14를 참조하면, 본 발명의 한 실시예에 따른 주사 구동부(13)는 복수의 주사 스테이지들(SST1~SST4)을 포함할 수 있다. 주사 스테이지들(SST1~SST4) 각각은 주사 라인들(SL1~SL4) 중 어느 하나와 접속되며 클록 신호들(CLK1, CLK2')에 대응하여 구동된다. 주사 스테이지들(SST1~SST4)은 서로 동일한 회로로 구현될 수 있다.
주사 스테이지들(SST1~SST4) 각각은 제1 입력 단자(1001), 제2 입력 단자(1002), 제3 입력 단자(1003), 출력 단자(1004)를 구비한다.
주사 스테이지(SST1~SST4) 각각의 제1 입력 단자(1001)는 이전단 주사 스테이지의 출력신호(즉, 주사신호) 또는 주사 시작 신호(SSP)를 공급받는다. 일례로, 첫 번째 주사 스테이지(SST1)의 제1 입력 단자(1001)는 주사 시작 신호(SSP)를 공급받고, 나머지 주사 스테이지들(SST2~SST4)의 제1 입력 단자(1001)는 이전단 스테이지의 출력신호를 공급받는다.
j(j는 홀수 또는 짝수) 번째 주사 스테이지(SSTj)의 제2 입력 단자(1002)는 제1 클록 신호(CLK1), 제3 입력 단자(1003)는 제2 클록 신호(CLK2')를 공급받는다. j+1 번째 주사 스테이지(SSTj+1)의 제2 입력 단자(1002)는 제2 클록 신호(CLK2'), 제3 입력 단자(1003)는 제1 클록 신호(CLK1)를 공급받는다.
제1 클록 신호(CLK1) 및 제2 클록 신호(CLK2')는 동일한 주기를 가지며 위상이 서로 중첩되지 않는다. 일례로, 하나의 주사 라인으로 주사신호가 공급되는 기간을 1 수평기간(1H) 이라고 할 때, 클록 신호들(CLK1, CLK2) 각각은 2H의 주기를 가지며 서로 다른 수평기간에 공급된다.
또한, 주사 스테이지들(SST1~SST4) 각각은 제1 고전압(VDD1) 및 저전압(VSS)을 공급받는다. 여기서, 제1 고전압(VDD1)은 게이트 오프 전압, 예를 들면 로직 하이 전압으로 설정될 수 있다. 그리고, 저전압(VSS)은 게이트 온 전압, 예를 들면 로직 로우 전압으로 설정될 수 있다.
도 15는 도 14에 도시된 주사 스테이지의 실시예를 나타내는 회로도이다. 도 15에서는 설명의 편의를 위하여 제1 주사 스테이지(SST1) 및 제2 주사 스테이지(SST2)를 도시하기로 한다.
도 15를 참조하면, 본 발명의 실시예에 의한 제1 주사 스테이지(SST1)는 제1 구동부(1210), 제2 구동부(1220), 출력부(1230)(또는 버퍼), 및 제1 트랜지스터(M1)를 구비한다.
출력부(1230)는 제1 노드(N1) 및 제2 노드(N2) 전압에 대응하여 출력 단자(1004)로 공급되는 전압을 제어한다. 이를 위하여, 출력부(1230)는 제5 트랜지스터(M5) 및 제6 트랜지스터(M6)를 구비한다.
제5 트랜지스터(M5)는 제1 고전압(VDD1)과 출력 단자(1004) 사이에 위치되며, 게이트 전극이 제1 노드(N1)에 접속된다. 이와 같은 제5 트랜지스터(M5)는 제1 노드(N1)에 인가되는 전압에 대응하여 제1 고전압(VDD1)과 출력 단자(1004)의 접속을 제어한다.
제6 트랜지스터(M6)는 출력 단자(1004)와 제3 입력 단자(1003) 사이에 위치되며, 게이트 전극이 제2 노드(N2)에 접속된다. 이와 같은 제6 트랜지스터(M6)는 제2 노드(N2)에 인가되는 전압에 대응하여 출력 단자(1004)와 제3 입력 단자(1003)의 접속을 제어한다. 이와 같은 출력부(1230)는 버퍼로 구동된다. 추가적으로, 제5 트랜지스터(M5) 및/또는 제6 트랜지스터(M6)는 복수의 트랜지스터들이 병렬로 접속되어 구성될 수 있다.
제1 구동부(1210)는 제1 입력 단자(1001) 내지 제3 입력 단자(1003)로 공급되는 신호들에 대응하여 제3 노드(N3)의 전압을 제어한다. 이를 위하여, 제1 구동부(1210)는 제2 트랜지스터(M2) 내지 제4 트랜지스터(M4)를 구비한다.
제2 트랜지스터(M2)는 제1 입력 단자(1001)와 제3 노드(N3) 사이에 위치되며, 게이트 전극이 제2 입력 단자(1002)에 접속된다. 이와 같은 제2 트랜지스터(M2)는 제2 입력 단자(1002)로 공급되는 신호에 대응하여 제1 입력 단자(1001)와 제3 노드(N3)의 접속을 제어한다.
제3 트랜지스터(M3) 및 제4 트랜지스터(M4)는 제3 노드(N3)와 제1 고전압(VDD1) 사이에 직렬로 접속된다. 실제로, 제3 트랜지스터(M3)는 제4 트랜지스터(M4)와 제3 노드(N3) 사이에 위치되며, 게이트 전극이 제3 입력 단자(1003)에 접속된다. 이와 같은 제3 트랜지스터(M3)는 제3 입력 단자(1003)로 공급되는 신호에 대응하여 제4 트랜지스터(M4)와 제3 노드(N3)의 접속을 제어한다.
제4 트랜지스터(M4)는 제3 트랜지스터(M3)와 제1 고전압(VDD1) 사이에 위치되며, 게이트 전극이 제1 노드(N1)에 접속된다. 이와 같은 제4 트랜지스터(M4)는 제1 노드(N1)의 전압에 대응하여 제3 트랜지스터(M3)와 제1 고전압(VDD1)의 접속을 제어한다.
제2 구동부(1220)는 제2 입력 단자(1002) 및 제3 노드(N3)의 전압에 대응하여 제1 노드(N1)의 전압을 제어한다. 이를 위하여, 제2 구동부(1220)는 제7 트랜지스터(M7), 제8 트랜지스터(M8), 제1 커패시터(C1) 및 제2 커패시터(C2)를 구비한다.
제1 커패시터(C1)는 제2 노드(N2)와 출력 단자(1004) 사이에 접속된다. 이와 같은 제1 커패시터(C1)는 제6 트랜지스터(M6)의 턴-온 및 턴-오프에 대응하는 전압을 충전한다.
제2 커패시터(C2)는 제1 노드(N1)와 제1 고전압(VDD1) 사이에 접속된다. 이와 같은 제2 커패시터(C2)는 제1 노드(N1)에 인가되는 전압을 충전한다.
제7 트랜지스터(M7)는 제1 노드(N1)와 제2 입력 단자(1002) 사이에 위치되며, 게이트 전극이 제3 노드(N3)에 접속된다. 이와 같은 제7 트랜지스터(M7)는 제3 노드(N3)의 전압에 대응하여 제1 노드(N1)와 제2 입력 단자(1002)의 접속을 제어한다.
제8 트랜지스터(M8)는 제1 노드(N1)와 저전압(VSS) 사이에 위치되며, 게이트 전극이 제2 입력 단자(1002)에 접속된다. 이와 같은 제8 트랜지스터(M8)는 제2 입력 단자(1002)의 신호에 대응하여 제1 노드(N1)와 저전압(VSS)의 접속을 제어한다.
제1 트랜지스터(M1)는 제3 노드(N3)와 제2 노드(N2) 사이에 위치되며, 게이트 전극이 저전압(VSS)에 접속된다. 이와 같은 제1 트랜지스터(M1)는 턴-온 상태를 유지하면서 제3 노드(N3) 및 제2 노드(N2)의 전기적 접속을 유지한다. 추가적으로 제1 트랜지스터(M1)는 제2 노드(N2)의 전압에 대응하여 제3 노드(N3)의 전압 하강폭을 제한한다. 다시 말하여, 제2 노드(N2)의 전압이 저전압(VSS)보다 낮은 전압으로 하강하더라도 제3 노드(N3)의 전압은 저전압(VSS)에서 제1 트랜지스터(M1)의 문턱 전압을 감한 전압보다 낮아지지 않는다. 이와 관련하여 상세한 설명은 후술하기로 한다.
도 16은 도 15에 도시된 주사 스테이지의 구동방법의 실시예를 나타내는 파형도이다. 도 16에서는 설명의 편의성을 위하여 제1 주사 스테이지(SST1)를 이용하여 동작과정을 설명하기로 한다.
도 16을 참조하면, 제1 클록 신호(CLK1) 및 제2 클록 신호(CLK2')는 2 수평 기간(2H)의 주기를 가지며, 서로 다른 수평 기간에 공급된다. 다시 말하여, 제2 클록 신호(CLK2')는 제1 클록 신호(CLK1)에서 반주기(즉, 1 수평 기간)만큼 쉬프트된 신호로 설정된다. 그리고, 제1 입력 단자(1001)로 공급되는 주사 시작 신호(SSP)는 제2 입력 단자(1002)로 공급되는 클록 신호, 즉 제1 클록 신호(CLK1)와 동기되도록 공급된다.
추가적으로, 주사 시작 신호(SSP)가 공급될 때 제1 입력 단자(1001)는 저전압(VSS)의 전압으로 설정되고, 주사 시작 신호(SSP)가 공급되지 않을 때 제1 입력 단자(1001)는 제1 고전압(VDD1)의 전압으로 설정될 수 있다. 그리고, 제2 입력 단자(1002) 및 제3 입력 단자(1003)로 클록 신호(CLK)가 공급될 때 제2 입력 단자(1002) 및 제3입력 단자(1003)는 저전압(VSS)의 전압으로 설정되고, 클록 신호(CLK)가 공급되지 않을 때 제2 입력 단자(1002) 및 제3 입력 단자(1003)는 제1 고전압(VDD1)의 전압으로 설정될 수 있다.
동작 과정을 상세히 설명하면, 먼저 제1 클록 신호(CLK1)와 동기되도록 주사 시작 신호(SSP)가 공급된다.
제1 클록 신호(CLK1)가 공급되면 제2 트랜지스터(M2) 및 제8 트랜지스터(M8)가 턴-온된다. 제2 트랜지스터(M2)가 턴-온되면 제1 입력 단자(1001)와 제3 노드(N3)가 전기적으로 접속된다. 여기서, 제1 트랜지스터(M1)는 항상 턴-온 상태로 설정되기 때문에 제2 노드(N2)는 제3 노드(N3)와 전기적 접속을 유지한다.
제1 입력 단자(1001)와 제3 노드(N3)가 전기적으로 접속되면 제1 입력 단자(1001)로 공급되는 주사 시작 신호(SSP)에 의하여 제3 노드(N3) 및 제2 노드(N2)가 로우 전압으로 설정된다. 제3 노드(N3) 및 제2 노드(N2)가 로우 전압으로 설정되면 제6 트랜지스터(M6) 및 제7 트랜지스터(M7)가 턴-온된다.
제6 트랜지스터(M6)가 턴-온되면 제3 입력 단자(1003)와 출력 단자(1004)가 전기적으로 접속된다. 여기서, 제3 입력 단자(1003)는 하이 전압으로 설정(즉, 제2 클록 신호(CLK2')가 공급되지 않음)되고, 이에 따라 출력 단자(1004)로도 하이 전압이 출력된다. 제7 트랜지스터(M7)가 턴-온되면 제2 입력 단자(1002)와 제1 노드(N1)가 전기적으로 접속된다. 그러면, 제2 입력 단자(1002)로 공급되는 제1 클록 신호(CLK1)의 전압, 즉 로우 전압이 제1 노드(N1)로 공급된다.
추가적으로, 제1 클록 신호(CLK1)가 공급되면 제8 트랜지스터(M8)가 턴-온된다. 제8 트랜지스터(M8)가 턴-온되면 제1 노드(N1)로 저전압(VSS)의 전압이 공급된다. 여기서, 저전압(VSS)의 전압은 제1 클록 신호(CLK1)와 동일(또는 유사)한 전압으로 설정되고, 이에 따라 제1 노드(N1)는 안정적으로 로우 전압을 유지한다.
제1 노드(N1)가 로우 전압으로 설정되면 제4 트랜지스터(M4) 및 제5 트랜지스터(M5)가 턴-온된다. 제4 트랜지스터(M4)가 턴-온되면 제1 고전압(VDD1)과 제3 트랜지스터(M3)가 전기적으로 접속된다. 여기서, 제3 트랜지스터(M3)가 턴-오프 상태로 설정되기 때문에 제4 트랜지스터(M4)가 턴-온되더라도 제3 노드(N3)는 안정적으로 로우 전압을 유지한다. 제5 트랜지스터(M5)가 턴-온되면 출력 단자(1004)로 제1 고전압(VDD1)의 전압이 공급된다. 여기서, 제1 고전압(VDD1)의 전압은 제3 입력 단자(1003)로 공급되는 하이 전압과 동일한 전압으로 설정되고, 이에 따라 출력 단자(1004)는 안정적으로 하이 전압을 유지한다.
이후, 주사 시작 신호(SSP) 및 제1 클록 신호(CLK1)의 공급이 중단된다. 제1 클록 신호(CLK1)의 공급이 중단되면 제2 트랜지스터(M2) 및 제8 트랜지스터(M8)가 턴-오프된다. 이때, 제1 커패시터(C1)에 저장된 전압에 대응하여 제6 트랜지스터(M6) 및 제7 트랜지스터(M7)는 턴-온 상태를 유지한다. 즉, 제1 커패시터(C1)에 저장된 전압에 의하여 제2 노드(N2) 및 제3 노드(N3)는 로우 전압을 유지한다.
제6 트랜지스터(M6)가 턴-온 상태를 유지하는 경우 출력 단자(1004)와 제3 입력 단자(1003)는 전기적 접속을 유지한다. 제7 트랜지스터(M7)가 턴-온 상태를 유지하는 경우 제1 노드(N1)는 제2 입력 단자(1002)와 전기적 접속을 유지한다. 여기서, 제2 입력 단자(1002)의 전압은 제1 클록 신호(CLK1)의 공급중단에 대응하여 하이 전압으로 설정되고, 이에 따라 제1 노드(N1)도 하이 전압으로 설정된다. 제1 노드(N1)로 하이 전압이 공급되면 제4 트랜지스터(M4) 및 제5 트랜지스터(M5)가 턴-오프된다.
이후, 제3 입력 단자(1003)로 제2 클록 신호(CLK2')가 공급된다. 이때, 제6 트랜지스터(M6)가 턴-온 상태로 설정되기 때문에 제3 입력 단자(1003)로 공급된 제2 클록 신호(CLK2')는 출력 단자(1004)로 공급된다. 이 경우, 출력 단자(1004)는 제2 클록 신호(CLK2')를 주사 신호로서 첫 번째 주사 라인(SL1)으로 출력한다.
한편, 제2 클록 신호(CLK2')가 출력 단자(1004)로 공급되는 경우 제1 커패시터(C1)의 커플링에 의하여 제2 노드(N2)의 전압이 저전압(VSS)보다 낮은 전압으로 하강되고, 이에 따라 제6 트랜지스터(M6)는 안정적으로 턴-온 상태를 유지한다.
한편, 제2 노드(N2)의 전압이 하강되더라도 제1 트랜지스터(M1)에 의하여 제3 노드(N3)는 대략 저전압(VSS)(예를 들어, 저전압(VSS)에서 제1 트랜지스터(M1)의 문턱전압을 감한 전압)의 전압을 유지한다.
첫 번째 주사 라인(SL1)으로 주사신호가 출력된 후 제2 클록 신호(CLK2')의 공급이 중단된다. 제2 클록 신호(CLK2')의 공급이 중단되면 출력 단자(1004)는 하이 전압을 출력한다. 그리고, 제2 노드(N2)의 전압은 출력 단자(1004)의 하이 전압에 대응하여 대략 저전압(VSS)의 전압으로 상승한다.
이후, 제1 클록 신호(CLK1)가 공급된다. 제1 클록 신호(CLK1)가 공급되면 제2 트랜지스터(M2) 및 제8 트랜지스터(M8)가 턴-온된다. 제2 트랜지스터(M2)가 턴-온되면 제1 입력 단자(1001)와 제3 노드(N3)가 전기적으로 접속된다. 이때, 제1 입력 단자(1001)로는 주사 시작 신호(SSP)가 공급되지 않고, 이에 따라 하이 전압으로 설정된다. 따라서, 제1 트랜지스터(M1)가 턴-온되면 제3 노드(N3) 및 제2 노드(N2)로 하이 전압이 공급되고, 이에 따라 제6 트랜지스터(M6) 및 제7 트랜지스터(M7)가 턴-오프된다.
제8 트랜지스터(M8)가 턴-온되면 저전압(VSS)이 제1 노드(N1)로 공급되고, 이에 따라 제4 트랜지스터(M4) 및 제5 트랜지스터(M5)가 턴-온된다. 제5 트랜지스터(M5)가 턴-온되면 출력 단자(1004)로 제1 고전압(VDD1)의 전압이 공급된다. 이후, 제4 트랜지스터(M4) 및 제5 트랜지스터(M5)는 제2 커패시터(C2)에 충전된 전압에 대응하여 턴-온 상태를 유지하고, 이에 따라 출력 단자(1004)는 제1 고전압(VDD1)의 전압을 안정적으로 공급받는다.
추가적으로 제2 클록 신호(CLK2')가 공급될 때 제3 트랜지스터(M3)가 턴-온된다. 이때, 제4 트랜지스터(M4)가 턴-온 상태로 설정되기 때문에 제3 노드(N3) 및 제2 노드(N2)로 제1 고전압(VDD1)의 전압이 공급된다. 이 경우, 제6 트랜지스터(M6) 및 제7 트랜지스터(M7)는 안정적으로 턴-오프 상태를 유지한다.
제2 주사 스테이지(SST2)는 제2 클록 신호(CLK2')와 동기되도록 제1주사 스테이지(SST1)의 출력신호(즉, 주사 신호)를 공급받는다. 이 경우, 제2 주사 스테이지(SST2)는 제1 클록 신호(CLK1)와 동기되도록 두 번째 주사 라인(SL2)으로 주사신호를 출력한다. 주사 스테이지들(SST1~SST4)은 상술한 과정을 반복하면서 주사 라인들로 주사신호를 순차적으로 출력한다.
도 17을 참조하면, 주사 오프 라인 번호(OFFn)에 대응하는 주사 라인이 q 번째 주사 라인(SLq)인 경우를 가정한다. 클록 카운터(171)는 수평 기간(HP(q-2))에서 카운트 값이 주사 오프 라인 번호(OFFn)와 대응됨을 감지할 수 있다. 따라서, 클록 카운터(171)는 제어 신호(SWC)를 통해서 제1 스위치(SW1)를 턴-오프시키고, 제2 스위치(SW2)를 턴-온시킬 수 있다. 이에 따라, 수평 기간(HP(q-1))부터는 제2 고전압(VDD2)이 제2 클록 신호(CLK')로써 출력될 수 있다. 예를 들어, 제1 고전압(VDD1)과 제2 고전압(VDD2)은 서로 동일한 전압 레벨을 가질 수 있다. 이에 따라, 수평 기간(HPq)에서, q 번째 주사 스테이지는 q 번째 주사 라인(SLq)으로 턴-온 레벨의 주사 신호를 출력하지 않을 수 있다. 또한, 해당 프레임 기간에서 q 보다 큰 번호를 갖는 주사 스테이지들은 주사 라인들로 턴-온 레벨의 주사 신호를 출력하지 않을 수 있다. 본 실시예에서는 제2 주사 라인들 중 q 번째 주사 라인(SLq)부터 마지막 주사 라인까지를 주사 오프 라인들(scan off lines)로 정의할 수 있다. 즉, 제2 화소 영역(AR2)이 폴딩 상태를 유지하는 동안, 제2 주사 라인들 중 일부인 주사 오프 라인들에 턴-온 레벨의 주사 신호들의 공급이 1 프레임 기간 이상 중단될 수 있다.
다만, 제2 화소 영역(AR2)이 폴딩 상태를 유지하는 동안, 주사 오프 라인들의 개수는 1 회 이상 변경될 수 있다. 이는 이미지 스케일링부(16)의 동작에 따라, 제2 화소 영역(AR2)이 폴딩 상태를 유지하는 동안, 주사 오프 라인 번호(OFFn)가 1 회 이상 변경될 수 있기 때문이다. 다만, 주사 오프 라인 번호(OFFn)가 변경되기 위해서는 제2 화소 영역(AR2)에서의 이미지 이동 량이 충분히 클 것이 요구된다. 따라서, 주사 오프 라인들의 개수가 변경되는 횟수는 제2 화소 영역(AR2)에 표시되는 이미지가 스케일링되는 횟수 이하일 수 있다.
도 18을 참조하면, 예시적인 4 개의 연속된 프레임 기간들(FPN, FP(N+1), FP(N+2), FP(N+3))이 도시된다.
주사 라인들(SL1~SL(q-1))은 4 개의 연속된 프레임 기간들(FPN, FP(N+1), FP(N+2), FP(N+3)) 동안 턴-온 레벨의 주사 신호를 공급할 수 있다. 반면에, 주사 오프부(17)의 동작에 의해서, 주사 라인들(SLq~SLm)은 4 개의 연속된 프레임 기간들(FPN, FP(N+1), FP(N+2), FP(N+3)) 중 2 개의 프레임 기간들(FP(N+1), FP(N+3))에만 턴-온 레벨의 주사 신호를 공급할 수 있다.
이러한 경우, 주사 라인들(SL1~SL(q-1))에 연결된 화소들의 이미지 갱신 주기인 제1 주기는, 주사 라인들(SLq~SLm)에 연결된 화소들의 이미지 갱신 주기인 제2 주기보다 짧을 수 있다. 즉, 주사 라인들(SL1~SL(q-1))에 연결된 화소들의 제1 구동 주파수는, 주사 라인들(SLq~SLm)에 연결된 화소들의 제2 구동 주파수보다 클 수 있다.
주사 라인들(SLq~SLm)에 연결된 화소들은 블랙 이미지(또는 다른 정적인 이미지)를 표시하거나 이미지를 표시하지 않으므로, 구동 주파수가 상대적으로 낮더라도 사용자에게 결함으로 시인되지는 않는다. 따라서, 표시 장치(10)의 소비 전력이 저감될 수 있다.
또한 전술한 바와 같이, 제2 화소 영역(AR2)이 폴딩 상태를 유지하는 동안, 이미지 스케일링부(16)에 의해 최적의 주사 오프 라인 번호(OFFn)가 갱신될 수 있으며, 표시 장치(10)의 소비 전력이 더욱 효과적으로 저감될 수 있다. 예를 들어, 도 18의 실시예에서는 주사 오프 라인 번호(OFFn)가 q 번째 주사 라인(SLq)와 대응하는 것으로 가정하였으나, 소정의 시간 경과 후 이미지 스케일링에 따라 주사 오프 라인 번호(OFFn)는 q-1 번째 주사 라인(SL(q-1)) 또는 q+1 번째 주사 라인(SL(q+1))에 대응되도록 갱신될 수 있다.
도 19는 본 발명의 다른 실시예에 따른 이미지 스케일링부를 설명하기 위한 도면이다. 도 20 및 도 21은 도 19의 이미지 스케일링부의 예시적인 동작을 설명하기 위한 도면이다.
도 19의 이미지 스케일링부(16')는 도 6의 이미지 스케일링부(16)에 비해, 제2 윈도우 정의부(163'), 제2 데이터 구성부(164'), 및 제2 데이터 연산부(165')를 더 포함할 수 있다.
이동 방향 결정부(162)는 제1 이미지(IMG1')의 제1 이동 정보(SHF1)뿐만 아니라 제2 이동 정보(SHF2)를 출력할 수 있는 점에서, 도 6의 실시예와 차이가 있다. 제2 이동 정보(SHF2)의 이동 방향은 제2 방향(DR2) 또는 제2 방향(DR2)의 반대 방향일 수 있다.
제2 윈도우 정의부(163'), 제2 데이터 구성부(164'), 및 제2 데이터 연산부(165')는 연산 방향이 제2 방향(DR2)란 점을 제외하고, 제1 윈도우 정의부(163), 제1 데이터 구성부(164), 및 제1 데이터 연산부(165)와 실질적으로 동일한 기능을 수행하므로 중복된 설명은 생략하고, 차이점 위주로 설명한다.
도 6을 참조하여 전술한 바와 같이, 제1 데이터 연산부(165)는 제1 이미지(IMG1')를 제2 이미지(IMG2')로 변환할 수 있다. 제2 데이터 연산부(165')는, 제2 데이터 구성 정보(DC2)에 기초하여, 제2 이미지(IMG2')를 제2 방향(DR2)에 대해 다시 변환함으로써 제3 이미지(IMG3)를 생성할 수 있다.
본 실시예에서 주사 오프 라인 번호(OFFn)는 제1 데이터 연산부(165)가 아닌 제2 데이터 연산부(165')에서 출력할 수 있다.
본 실시예에서 제1 이미지(IMG1')는, 도 7의 제1 이미지(IMG1)에 비해, 더미 화소들(DPX1, DPX2)에 대한 더미 계조 값들을 더 포함할 수 있다. 더미 화소들(DPX1, DPX2)은 실존하지 않는 가상의 화소들일 수 있다. 예를 들어, 제1 더미 화소들(DPX1)에 대한 더미 계조 값들은 제1 화소 영역(AR1)의 이미지와 심리스한 계조 값들일 수 있다. 제2 더미 화소들(DPX2)에 대한 더미 계조 값들은 블랙 계조 값들일 수 있다.
따라서, 제2 이동 정보(SHF21)에 따른 제3 이미지(IMG3)의 제2 방향(DR2)의 이동이 유의미할 수 있다. 또한, 제2 데이터 연산부(165')가 갱신된 주사 오프 라인 번호(OFF3)를 출력할 수 있다(도 21 참조).
지금까지 참조한 도면과 기재된 발명의 상세한 설명은 단지 본 발명의 예시적인 것으로서, 이는 단지 본 발명을 설명하기 위한 목적에서 사용된 것이지 의미 한정이나 특허청구범위에 기재된 본 발명의 범위를 제한하기 위하여 사용된 것은 아니다. 그러므로 본 기술 분야의 통상의 지식을 가진 자라면 이로부터 다양한 변형 및 균등한 타 실시예가 가능하다는 점을 이해할 것이다. 따라서, 본 발명의 진정한 기술적 보호 범위는 첨부된 특허청구범위의 기술적 사상에 의해 정해져야 할 것이다.
10: 표시 장치
11: 타이밍 제어부
12: 데이터 구동부
13: 주사 구동부
14: 발광 구동부
15: 화소부
16: 이미지 스케일링부
17: 주사 오프부

Claims (20)

  1. 데이터 라인 및 제1 주사 라인들에 연결된 제1 화소들을 포함하는 제1 화소 영역;
    상기 제1 화소 영역과 제1 경계에서 접하며, 상기 데이터 라인 및 제2 주사 라인들에 연결된 제2 화소들을 포함하는 제2 화소 영역; 및
    상기 제2 화소 영역과 제2 경계에서 접하며, 상기 데이터 라인 및 제3 주사 라인들에 연결된 제3 화소들을 포함하는 제3 화소 영역을 포함하고,
    상기 제2 화소 영역이 폴딩 상태를 유지하는 동안, 상기 제2 화소 영역에 표시되는 이미지는 1회 이상 스케일링되는,
    표시 장치.
  2. 제1 항에 있어서,
    상기 제2 화소 영역이 폴딩 상태를 유지하는 동안, 상기 제1 화소 영역은 스케일링되지 않은 이미지를 표시하는,
    표시 장치.
  3. 제2 항에 있어서,
    상기 제2 화소 영역이 폴딩 상태를 유지하는 동안, 상기 제1 화소 영역에 표시된 이미지 및 상기 제2 화소 영역에 표시된 이미지는 상기 제1 경계에서 심리스한(seamless),
    표시 장치.
  4. 제3 항에 있어서,
    상기 제2 화소 영역이 폴딩 상태를 유지하는 동안, 상기 제3 화소 영역은 이미지를 표시하지 않거나 블랙 이미지를 표시하고, 상기 제2 화소 영역 중 상기 제2 경계에 접하는 제2 화소들은 이미지를 표시하지 않거나 블랙 이미지를 표시하는,
    표시 장치.
  5. 제1 항에 있어서,
    상기 제2 화소 영역의 이미지 중 상기 제1 경계에 접하는 제1 이미지 영역은 업-스케일링(up-scaling)되고,
    상기 제2 화소 영역의 이미지 중 상기 제2 경계에 접하는 제2 이미지 영역은 다운-스케일링(down-scaling)되는,
    표시 장치.
  6. 제5 항에 있어서,
    상기 제1 이미지 영역 및 상기 제2 이미지 영역이 증가할수록, 상기 제2 화소 영역의 표시 영역은 증가하고 비표시 영역은 감소하는,
    표시 장치.
  7. 제1 항에 있어서,
    상기 제2 화소 영역의 이미지 중 상기 제1 경계에 접하는 제1 이미지 영역은 다운-스케일링되고,
    상기 제2 화소 영역의 이미지 중 상기 제2 경계에 접하는 제2 이미지 영역은 업-스케일링되는,
    표시 장치.
  8. 제7 항에 있어서,
    상기 제1 이미지 영역 및 상기 제2 이미지 영역이 증가할수록, 상기 제2 화소 영역의 표시 영역은 감소하고 비표시 영역은 증가하는,
    표시 장치.
  9. 제1 항에 있어서,
    상기 제2 화소 영역이 폴딩 상태를 유지하는 동안, 상기 제1 화소들 및 상기 제1 경계에 접하는 제2 화소들은 제1 주기로 이미지를 갱신하고, 상기 제3 화소들 및 상기 제2 경계에 접하는 제2 화소들은 제2 주기로 이미지를 갱신하고,
    상기 제1 주기는 상기 제2 주기보다 짧은,
    표시 장치.
  10. 제1 항에 있어서,
    상기 제2 화소 영역이 폴딩 상태를 유지하는 동안, 상기 제2 주사 라인들 중 일부인 주사 오프 라인들에 턴-온 레벨의 주사 신호들의 공급이 1 프레임 기간 이상 중단되고, 상기 주사 오프 라인들의 개수는 1회 이상 변경되는,
    표시 장치.
  11. 제10 항에 있어서,
    상기 주사 오프 라인들의 개수가 변경되는 횟수는 상기 제2 화소 영역에 표시되는 이미지가 스케일링되는 횟수 이하인,
    표시 장치.
  12. 데이터 라인 및 제1 주사 라인들에 연결된 제1 화소들을 포함하는 제1 화소 영역;
    상기 제1 화소 영역과 제1 경계에서 접하며, 상기 데이터 라인 및 제2 주사 라인들에 연결된 제2 화소들을 포함하는 제2 화소 영역; 및
    상기 제2 화소 영역과 제2 경계에서 접하며, 상기 데이터 라인 및 제3 주사 라인들에 연결된 제3 화소들을 포함하는 제3 화소 영역을 포함하고,
    상기 제2 화소 영역이 폴딩 상태를 유지하는 동안, 상기 제2 주사 라인들 중 일부인 주사 오프 라인들에 턴-온 레벨의 주사 신호들의 공급이 1 프레임 기간 이상 중단되고, 상기 주사 오프 라인들의 개수는 1회 이상 변경되는,
    표시 장치.
  13. 제12 항에 있어서,
    상기 제2 화소 영역이 폴딩 상태를 유지하는 동안, 상기 제2 화소 영역에 표시되는 이미지는 1회 이상 스케일링되는,
    표시 장치.
  14. 제13 항에 있어서,
    상기 주사 오프 라인들의 개수가 변경되는 횟수는 상기 제2 화소 영역에 표시되는 이미지가 스케일링되는 횟수 이하인,
    표시 장치.
  15. 표시 장치의 구동 방법으로서,
    상기 표시 장치는:
    데이터 라인 및 제1 주사 라인들에 연결된 제1 화소들을 포함하는 제1 화소 영역;
    상기 제1 화소 영역과 제1 경계에서 접하며, 상기 데이터 라인 및 제2 주사 라인들에 연결된 제2 화소들을 포함하는 제2 화소 영역; 및
    상기 제2 화소 영역과 제2 경계에서 접하며, 상기 데이터 라인 및 제3 주사 라인들에 연결된 제3 화소들을 포함하는 제3 화소 영역을 포함하고,
    상기 구동 방법은:
    상기 제2 화소 영역이 언-폴딩 상태일 때, 상기 제1 화소 영역, 상기 제2 화소 영역, 및 상기 제3 화소 영역이 이미지를 표시하는 단계;
    상기 제2 화소 영역이 폴딩 상태임을 감지하는 단계; 및
    상기 제2 화소 영역이 폴딩 상태를 유지하는 동안, 상기 제2 화소 영역에 표시되는 이미지를 1회 이상 스케일링하는 단계를 포함하는,
    표시 장치의 구동 방법.
  16. 제15 항에 있어서,
    상기 제2 화소 영역이 폴딩 상태를 유지하는 동안, 상기 제1 화소 영역은 스케일링되지 않은 이미지를 표시하고, 상기 제1 화소 영역에 표시된 이미지 및 상기 제2 화소 영역에 표시된 이미지는 상기 제1 경계에서 심리스한,
    표시 장치의 구동 방법.
  17. 제15 항에 있어서,
    상기 제2 화소 영역이 폴딩 상태를 유지하는 동안, 상기 제3 화소 영역은 이미지를 표시하지 않거나 블랙 이미지를 표시하고, 상기 제2 화소 영역 중 상기 제2 경계에 접하는 제2 화소들은 이미지를 표시하지 않거나 블랙 이미지를 표시하는,
    표시 장치의 구동 방법.
  18. 제15 항에 있어서,
    상기 스케일링하는 단계에서,
    상기 제2 화소 영역의 이미지 중 상기 제1 경계에 접하는 제1 이미지 영역이 업-스케일링되는 경우, 상기 제2 화소 영역의 이미지 중 상기 제2 경계에 접하는 제2 이미지 영역은 다운-스케일링되고,
    상기 제1 이미지 영역이 다운-스케일링되는 경우, 상기 제2 이미지 영역은 업-스케일링되는,
    표시 장치의 구동 방법.
  19. 제15 항에 있어서,
    상기 제2 화소 영역이 폴딩 상태를 유지하는 동안, 상기 제2 주사 라인들 중 일부인 주사 오프 라인들에 턴-온 레벨의 주사 신호들의 공급이 1 프레임 기간 이상 중단되고, 상기 주사 오프 라인들의 개수는 1회 이상 변경되는 단계를 더 포함하는,
    표시 장치의 구동 방법.
  20. 제19 항에 있어서,
    상기 주사 오프 라인들의 개수가 변경되는 횟수는 상기 제2 화소 영역에 표시되는 이미지가 스케일링되는 횟수 이하인,
    표시 장치의 구동 방법.
KR1020190090995A 2019-07-26 2019-07-26 표시 장치 및 그 구동 방법 KR20210013485A (ko)

Priority Applications (4)

Application Number Priority Date Filing Date Title
KR1020190090995A KR20210013485A (ko) 2019-07-26 2019-07-26 표시 장치 및 그 구동 방법
US16/918,454 US11183107B2 (en) 2019-07-26 2020-07-01 Display device and method of driving the same
CN202010728272.9A CN112309303A (zh) 2019-07-26 2020-07-24 显示装置
EP20187992.1A EP3770891A1 (en) 2019-07-26 2020-07-27 Display device and method of driving the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020190090995A KR20210013485A (ko) 2019-07-26 2019-07-26 표시 장치 및 그 구동 방법

Publications (1)

Publication Number Publication Date
KR20210013485A true KR20210013485A (ko) 2021-02-04

Family

ID=71833276

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020190090995A KR20210013485A (ko) 2019-07-26 2019-07-26 표시 장치 및 그 구동 방법

Country Status (4)

Country Link
US (1) US11183107B2 (ko)
EP (1) EP3770891A1 (ko)
KR (1) KR20210013485A (ko)
CN (1) CN112309303A (ko)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11289047B2 (en) 2019-07-29 2022-03-29 Samsung Display Co., Ltd. Display device including image corrector
US11508313B2 (en) 2020-09-08 2022-11-22 Samsung Display Co., Ltd. Display device having a plurality of display regions with different driving frequencies and driving method thereof
US11545060B2 (en) 2020-04-08 2023-01-03 Samsung Display Co., Ltd. Display device

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106097964B (zh) * 2016-08-22 2018-09-18 京东方科技集团股份有限公司 像素电路、显示面板、显示设备及驱动方法
KR20220141366A (ko) 2021-04-12 2022-10-20 삼성디스플레이 주식회사 전자 장치 및 이의 구동 방법
CN114495798B (zh) * 2022-02-28 2024-03-22 北京京东方显示技术有限公司 控制装置及控制方法、显示设备、存储介质
KR20240003374A (ko) * 2022-06-30 2024-01-09 삼성디스플레이 주식회사 표시 장치 및 그것의 구동 방법

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101916416B1 (ko) * 2012-07-30 2018-11-08 삼성전자주식회사 플렉서블 디스플레이 장치 및 그 디스플레이 방법
KR102268517B1 (ko) 2014-10-13 2021-06-25 엘지디스플레이 주식회사 유기발광 표시장치의 잔상 저감장치와 저감방법
KR102358110B1 (ko) 2015-03-05 2022-02-07 삼성디스플레이 주식회사 표시 장치
KR102320207B1 (ko) 2015-05-06 2021-11-03 삼성디스플레이 주식회사 영상 보정부, 이를 포함하는 표시 장치, 및 표시 장치의 영상 표시 방법
KR102387390B1 (ko) 2015-05-22 2022-04-19 삼성디스플레이 주식회사 표시 장치 및 이의 영상 표시 방법
KR102471672B1 (ko) * 2015-11-13 2022-11-29 삼성전자주식회사 표시 제어 방법, 이를 구현한 디스플레이 패널, 디스플레이 장치 및 전자 장치
KR20180066338A (ko) * 2016-12-07 2018-06-19 삼성디스플레이 주식회사 표시 장치
KR102339821B1 (ko) * 2017-03-13 2021-12-16 삼성디스플레이 주식회사 유기전계발광 표시장치 및 그의 구동방법
KR102367485B1 (ko) 2017-04-28 2022-02-28 엘지디스플레이 주식회사 폴더블 표시장치와 그의 편차 보정방법
KR102328639B1 (ko) 2017-05-02 2021-11-22 삼성디스플레이 주식회사 표시 장치 및 그의 구동 방법
KR102421673B1 (ko) 2017-05-26 2022-07-19 삼성디스플레이 주식회사 디스플레이 장치 및 그의 구동 방법
KR102629873B1 (ko) 2019-07-26 2024-01-30 삼성디스플레이 주식회사 표시 장치

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11289047B2 (en) 2019-07-29 2022-03-29 Samsung Display Co., Ltd. Display device including image corrector
US11545060B2 (en) 2020-04-08 2023-01-03 Samsung Display Co., Ltd. Display device
US11508313B2 (en) 2020-09-08 2022-11-22 Samsung Display Co., Ltd. Display device having a plurality of display regions with different driving frequencies and driving method thereof
US11942043B2 (en) 2020-09-08 2024-03-26 Samsung Display Co., Ltd. Display device having varied driving frequency in the boundary region and driving method thereof

Also Published As

Publication number Publication date
US20210027700A1 (en) 2021-01-28
CN112309303A (zh) 2021-02-02
US11183107B2 (en) 2021-11-23
EP3770891A1 (en) 2021-01-27

Similar Documents

Publication Publication Date Title
KR20210013485A (ko) 표시 장치 및 그 구동 방법
US11056049B2 (en) Display device
KR102482335B1 (ko) 표시 장치 및 이를 이용한 표시 패널의 구동 방법
US9728138B2 (en) Organic light emitting display device and method of driving the same
US10909924B2 (en) Pixel circuit and driving method thereof, and display panel
KR20200081616A (ko) 구동 컨트롤러, 그것을 포함하는 표시 장치 및 표시 장치의 구동 방법
KR102527847B1 (ko) 표시 장치
JP5734951B2 (ja) 表示装置およびその駆動方法、ならびに液晶表示装置
US11170704B2 (en) Display device and an inspection method thereof
US11763725B2 (en) Display device including first stages connected to first scan lines and second stages connected to second scan lines
US20220375400A1 (en) Display device
US10854123B2 (en) Organic light emitting diode display device
KR20150035073A (ko) 유기발광소자표시장치 및 그 구동방법
KR20210080789A (ko) 표시장치 및 그의 구동방법
CN111883035A (zh) 显示设备及其驱动方法
US11462172B2 (en) Display device and driving method thereof
KR20210129310A (ko) 표시 장치 및 그 구동 방법
KR20210054093A (ko) 표시 장치 및 그 구동 방법
US11482157B2 (en) Display device and driving method thereof
US11610537B2 (en) Display device
US11587514B2 (en) Display device and driving method thereof
US11862073B2 (en) Display device and driving method thereof
US11935504B2 (en) Display device and driving method thereof
US20210256892A1 (en) Display device
US20240096265A1 (en) Pixel, display device, and driving method of the display device

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal