KR20200070654A - 데이터 구동부 및 이를 포함하는 표시장치 - Google Patents

데이터 구동부 및 이를 포함하는 표시장치 Download PDF

Info

Publication number
KR20200070654A
KR20200070654A KR1020180158024A KR20180158024A KR20200070654A KR 20200070654 A KR20200070654 A KR 20200070654A KR 1020180158024 A KR1020180158024 A KR 1020180158024A KR 20180158024 A KR20180158024 A KR 20180158024A KR 20200070654 A KR20200070654 A KR 20200070654A
Authority
KR
South Korea
Prior art keywords
output
data
unit
voltage
data voltage
Prior art date
Application number
KR1020180158024A
Other languages
English (en)
Inventor
오재혁
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020180158024A priority Critical patent/KR20200070654A/ko
Publication of KR20200070654A publication Critical patent/KR20200070654A/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3275Details of drivers for data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0248Precharge or discharge of column electrodes before or after applying exact column voltages
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/027Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0291Details of output amplifiers or buffers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/028Generation of voltages supplied to electrode drivers in a matrix display other than LCD

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명의 실시예에 따른 표시장치는 영상을 표시하는 표시패널, 및 표시패널에 연결된 데이터라인을 통해 데이터전압을 공급하는 데이터 구동부를 포함하고, 데이터 구동부는 데이터전압을 기반으로 내부 노드를 프리차징한 후 표시패널에 연결된 데이터라인을 통해 데이터전압을 출력한다.

Description

데이터 구동부 및 이를 포함하는 표시장치{Data Driver and Display Apparatus including the Data Driver}
본 발명은 데이터 구동부 및 이를 포함하는 표시장치에 관한 것이다.
정보화 기술이 발달함에 따라 사용자와 정보간의 연결 매체인 표시장치의 시장이 커지고 있다. 이에 따라, 유기발광 표시장치(Organic Light Emitting Display Apparatus: OLED), 양자점표시장치(Quantum Dot Display Apparatus; QDD), 액정표시장치(Liquid Crystal Display Apparatus: LCD) 등과 같은 표시장치의 사용이 증가하고 있다.
상기 표시장치들은 서브 픽셀들을 포함하는 표시패널, 표시패널을 구동하는 구동 신호를 출력하는 구동부 및 표시패널 또는 구동부에 공급할 전원을 생성하는 전원 공급부 등이 포함될 수 있다.
위와 같은 표시장치들은 표시패널에 형성된 서브 픽셀들에 구동 신호, 예를 들면, 스캔신호 및 데이터신호 등이 공급되면, 선택된 서브 픽셀이 빛을 투과시키거나 빛을 직접 발광을 하게 됨으로써 영상을 표시할 수 있게 된다.
상기 표시장치들 중 일부는 빠른 응답속도, 고휘도 및 시야각이 넓은 전기적 및 광학적 특성과 더불어 유연한 형태로 구현할 수 있는 기구적 특성 등과 같은 많은 장점이 있다. 그러나 고해상도의 표시장치 구현 시 데이터전압을 원활히 인가하기 위한 개선이 필요하다.
본 발명은 데이터전압 출력 시 슬루율(Slew-rate) 특성을 향상시켜 고해상도에 적합한 데이터 구동부 및 이를 포함하는 표시장치를 제공하는 것이다.
본 발명의 실시예에 따른 표시장치는 영상을 표시하는 표시패널, 및 표시패널에 연결된 데이터라인을 통해 데이터전압을 공급하는 데이터 구동부를 포함하고, 데이터 구동부는 데이터전압을 기반으로 내부 노드(Node)를 프리차징(Free-charging)한 후 표시패널에 연결된 데이터라인을 통해 데이터전압을 출력한다.
또한, 본 발명의 실시예에 따른 표시장치는 영상을 표시하는 표시패널, 및 표시패널에 공급할 데이터전압을 버퍼링(buffering)하는 출력 버퍼부와 출력 버퍼부로부터 전달된 데이터전압의 출력을 제어하는 출력 스위치부를 갖는 데이터 구동부를 포함하고, 데이터전압은 출력 버퍼부에 의해 내부 노드에서 프리차징된 후 턴온(turn-on)된 출력 스위치부를 통해 출력된다.
또한, 본 발명의 실시예에 따른 데이터 구동부는 데이터신호를 래치(latch)하는 데이터 래치부, 데이터 래치부로부터 출력된 데이터신호를 데이터전압으로 변환하여 출력하는 디코더(Decoder)부, 디코더부로부터 출력된 데이터전압을 기반으로 내부 노드를 프리차징하고 버퍼링하는 출력 버퍼부, 및 출력 버퍼부로부터 출력된 데이터전압의 출력을 제어하는 출력 스위치부를 포함한다.
본 발명은 데이터전압 출력 시 슬루율 특성을 향상시켜 고해상도에 적합한 표시장치를 제공할 수 있는 효과가 있다. 또한, 본 발명은 슬루율 특성 향상으로 표시품질을 개선할 수 있는 효과가 있다. 또한, 본 발명은 출력 채널 간의 슬루율 편차 발생 가능성을 낮출 수 있는 효과가 있다.
본 명세서의 효과는 이상에서 언급한 효과에 제한되지 않으며, 언급되지 않은 또 다른 효과는 아래의 기재로부터 당업자에게 명확하게 이해될 수 있을 것이다.
이상에서 해결하고자 하는 과제, 과제 해결 수단, 효과에 기재한 발명의 내용이 청구항의 필수적인 특징을 특정하는 것은 아니므로, 청구항의 권리 범위는 발명의 내용에 기재된 사항에 의하여 제한되지 않는다.
도 1은 본 발명의 실시예에 따른 액정표시장치를 개략적으로 나타낸 블록도이다.
도 2는 도 1에 도시된 서브 픽셀을 개략적으로 나타낸 회로도이다.
도 3은 본 발명의 실시예에 따른 유기전계발광표시장치를 개략적으로 나타낸 블록도이다.
도 4는 도 3에 도시된 서브 픽셀의 구성을 개략적으로 나타내는 도면이다.
도 5는 본 발명의 실시예에 따른 게이트인패널 방식 스캔 구동부의 배치를 나타내는 도면이다.
도 6은 게이트인패널 방식 스캔 구동부와 관련된 장치의 제1 구성을 나타내는 도면이다.
도 7은 게이트인패널 방식 스캔 구동부와 관련된 장치의 제2 구성을 나타내는 도면이다.
도 8은 본 발명의 제1 실시예에 따른 데이터 구동부와 관련된 장치의 제1 구성을 나타내는 도면이다.
도 9는 본 명세서의 제1 실시예에 따른 데이터 구동부와 관련된 장치의 제2 구성을 나타낸 도면이다.
도 10 및 도 11은 본 명세서의 제1 실시예에 따른 데이터 구동부 내의 장치 구성과 동작을 설명하기 위한 도면들이다.
도 12는 제1 실시예에 따른 데이터전압 출력 시 슬루율 파형특성을 나타내는 도면이다.
도 13은 실험예와 제1 실시예의 데이터전압 출력 시 슬루율 파형특성을 비교 설명하기 위한 도면이다.
도 14는 본 발명의 제2 실시예에 따른 데이터 구동부의 장치 구성을 나타내는 도면이다.
도 15는 본 발명의 제3 실시예에 따른 데이터 구동부의 장치 구성을 나타내는 도면이다.
이하, 본 발명의 실시를 위한 구체적인 내용을 첨부된 도면을 참조하여 설명한다.
본 발명의 이점 및 특징, 그리고 그것들을 달성하는 방법은 첨부되는 도면과 함께 상세하게 후술되어 있는 실시예들을 참조하면 명확해질 것이다. 그러나, 본 발명은 이하에서 개시되는 실시예들에 제한되는 것이 아니라 서로 다른 다양한 형상으로 구현될 것이며, 단지 본 실시예들은 본 발명의 개시가 완전하도록 하며, 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자에게 발명의 범주를 완전하게 알려주기 위해 제공되는 것이며, 본 발명은 청구항의 범주에 의해 정의될 뿐이다.
본 발명의 실시예를 설명하기 위한 도면에 개시된 형상, 면적, 비율, 각도, 개수 등은 예시적인 것이므로 본 발명이 도시된 사항에 제한되는 것은 아니다. 명세서 전체에 걸쳐 동일 참조 부호는 동일 구성 요소를 지칭한다. 또한, 본 발명을 설명함에 있어서, 관련된 공지 기술에 대한 구체적인 설명이 본 발명의 요지를 불필요하게 흐릴 수 있다고 판단되는 경우 그 상세한 설명은 생략한다. 본 발명 상에서 언급된 '포함한다', '갖는다', '이루어진다' 등이 사용되는 경우 '~만'이 사용되지 않는 이상 다른 부분이 추가될 수 있다. 구성 요소를 단수로 표현한 경우에 특별히 명시적인 기재 사항이 없는 한 복수를 포함하는 경우를 포함한다.
구성 요소를 해석함에 있어서, 별도의 명시적 기재가 없더라도 오차 범위를 포함하는 것으로 해석한다.
위치 관계에 대한 설명일 경우, 예를 들어, '~상에', '~상부에', '~하부에', '~옆에' 등으로 두 부분의 위치 관계가 설명되는 경우, '바로' 또는 ‘직접’이 사용되지 않는 이상 두 부분 사이에 하나 이상의 다른 부분이 위치할 수도 있다.
시간 관계에 대한 설명일 경우, 예를 들어, '~후에', '~에 이어서', '~다음에', '~전에' 등으로 시간적 선후 관계가 설명되는 경우, '바로' 또는 '직접'이 사용되지 않는 이상 연속적이지 않은 경우도 포함할 수 있다.
소자 또는 층이 다른 소자 또는 층 "위 (on)"로 지칭되는 것은 다른 소자 바로 위에 또는 중간에 다른 층 또는 다른 소자를 개재한 경우를 모두 포함한다.
또한 제 1, 제 2 등이 다양한 구성 요소들을 서술하기 위해서 사용되나, 이들 구성 요소들은 이들 용어에 의해 제한되지 않는다. 이들 용어들은 단지 하나의 구성 요소를 다른 구성 요소와 구별하기 위하여 사용하는 것이다. 따라서, 이하에서 언급되는 제 1 구성 요소는 본 발명의 기술적 사상 내에서 제 2 구성 요소일 수도 있다.
본 명세서의 구성 요소를 설명하는 데 있어서, 제 1, 제 2, A, B, (a), (b) 등의 용어를 사용할 수 있다. 이러한 용어는 그 구성 요소를 다른 구성 요소와 구별하기 위한 것일 뿐, 그 용어에 의해 해당 구성 요소의 본질, 차례, 순서 또는 개수 등이 한정되지 않는다. 어떤 구성 요소가 다른 구성요소에 "연결", "결합" 또는 "접속"된다고 기재된 경우, 그 구성 요소는 그 다른 구성요소에 직접적으로 연결되거나 또는 접속될 수 있지만, 각 구성 요소 사이에 다른 구성 요소가 "개재"되거나, 각 구성 요소가 다른 구성 요소를 통해 "연결", "결합" 또는 "접속"될 수도 있다고 이해되어야 할 것이다.
명세서 전체에 걸쳐 동일 참조 부호는 동일 구성 요소를 지칭한다.
도면에서 나타난 각 구성의 면적 및 두께는 설명의 편의를 위해 도시된 것이며, 본 발명이 도시된 구성의 면적 및 두께에 반드시 한정되는 것은 아니다.
본 발명의 여러 실시예들의 각각 특징들이 부분적으로 또는 전체적으로 서로 결합 또는 조합 가능하고, 기술적으로 다양한 연동 및 구동이 가능하며, 각 실시예들이 서로에 대하여 독립적으로 실시 가능할 수도 있고 연관 관계로 함께 실시할 수도 있다.
본 명세서에서 “표시장치”는 표시패널과 표시패널을 구동하기 위한 구동부를 포함하는 액정 모듈(Liquid Crystal Module; LCM), 유기발광 모듈(OLED Module), 양자점 모듈(Quantum Dot Module)과 같은 협의의 표시장치를 포함할 수 있다. 그리고, LCM, OLED, QD 모듈 등을 포함하는 완제품(complete product 또는 final product)인 노트북 컴퓨터, 텔레비전, 컴퓨터 모니터, 자동차용 장치(automotive display) 또는 차량(vehicle)의 다른 형태 등을 포함하는 전장장치(equipment display), 스마트폰 또는 전자패드 등의 모바일 전자장치(mobile electronic device) 등과 같은 세트 전자 장치(set electronic device) 또는 세트 장치(set device 또는 set apparatus)도 포함할 수 있다.
따라서, 본 명세서에서의 표시장치는 LCM, OLED, QD 모듈 등과 같은 협의의 디스플레이 장치 자체, 및 LCM, OLED, QD 모듈 등을 포함하는 응용제품 또는 최종소비자 장치인 세트 장치까지 포함할 수 있다.
그리고, 경우에 따라서는, 표시패널과 구동부 등으로 구성되는 LCM, OLED, QD 모듈을 협의의 “표시장치”로 표현하고, LCM, OLED, QD 모듈을 포함하는 완제품으로서의 전자장치를 “세트장치”로 구별하여 표현할 수도 있다. 예를 들면, 협의의 표시장치는 액정(LCD), 유기발광(OLED) 또는 양자점(Quantum Dot)의 표시패널과, 표시패널을 구동하기 위한 제어부인 소스 PCB를 포함하며, 세트장치는 소스 PCB에 전기적으로 연결되어 세트장치 전체를 제어하는 세트 제어부인 세트 PCB를 더 포함하는 개념일 수 있다.
본 실시예에 사용되는 표시패널은 액정표시패널, 유기전계발광(OLED: Organic Light Emitting Diode) 표시패널, 양자점표시패널(QD: Quantum Dot) 및 전계발광 표시패널(electroluminescent display panel) 등의 모든 형태의 표시패널이 사용될 수 있다. 그리고, 본 명세서의 실시예에 따른 표시장치에 사용되는 표시패널은 표시패널의 형태나 크기에 한정되지 않는다.
도 1은 본 발명의 실시예에 따른 액정표시장치를 개략적으로 나타낸 블록도이고, 도 2는 도 1에 도시된 서브 픽셀을 개략적으로 나타낸 회로도이다.
도 1 및 도 2에 도시된 바와 같이, 액정표시장치에는 영상 공급부(110), 타이밍 제어부(120), 스캔 구동부(130), 데이터 구동부(140), 표시패널(150), 백라이트 유닛(170) 및 전원 공급부(180) 등이 포함된다.
영상 공급부(110)(또는 호스트시스템)는 외부로부터 공급된 영상 데이터신호 또는 내부 메모리에 저장된 영상 데이터신호와 더불어 각종 구동신호를 출력한다. 영상 공급부(110)는 데이터신호와 각종 구동신호를 타이밍 제어부(120)에 공급한다.
타이밍 제어부(120)는 스캔 구동부(130)의 동작 타이밍을 제어하기 위한 게이트 타이밍 제어신호(GDC), 데이터 구동부(140)의 동작 타이밍을 제어하기 위한 데이터 타이밍 제어신호(DDC) 및 각종 동기신호(수직 동기신호인 Vsync, 수평 동기신호인 Hsync) 등을 출력한다. 타이밍 제어부(120)는 데이터 타이밍 제어신호(DDC)와 함께 영상 공급부(110)로부터 공급된 데이터신호(DATA)를 데이터 구동부(140)에 공급한다. 타이밍 제어부(120)는 IC(Integrated Circuit) 형태로 형성되어 인쇄회로기판 상에 실장될 수 있으나 이에 한정되지 않는다.
스캔 구동부(130)는 타이밍 제어부(120)로부터 공급된 게이트 타이밍 제어신호(GDC) 등에 응답하여 스캔신호(또는 스캔전압)를 출력한다. 스캔 구동부(130)는 스캔라인들(GL1~GLm)을 통해 표시패널(150)에 포함된 서브 픽셀들에 스캔신호를 공급한다. 스캔 구동부(130)는 IC 형태로 형성되거나 게이트인패널(Gate In Panel; GIP) 방식으로 표시패널(150) 상에 직접 형성될 수 있으나 이에 한정되지 않는다.
데이터 구동부(140)는 타이밍 제어부(120)로부터 공급된 데이터 타이밍 제어신호(DDC) 등에 응답하여 데이터신호(DATA)를 샘플링 및 래치하고 감마 기준전압을 기반으로 디지털 형태의 데이터신호를 아날로그 형태의 데이터전압으로 변환하여 출력한다. 데이터 구동부(140)는 데이터라인들(DL1~DLn)을 통해 표시패널(150)에 포함된 서브 픽셀들에 데이터전압을 공급한다. 데이터 구동부(140)는 IC 형태로 형성되어 표시패널(150) 상에 실장되거나 인쇄회로기판 상에 실장될 수 있으나 이에 한정되지 않는다.
전원 공급부(180)는 외부로부터 공급되는 외부 입력전압을 기반으로 공통전압(VCOM)을 생성 및 출력한다. 전원 공급부(180)는 공통전압(VCOM)뿐만아니라 스캔 구동부(130)의 구동에 필요한 전압(예: 스캔하이전압, 스캔로우전압)이나 데이터 구동부(140)의 구동에 필요한 전압(드레인전압, 하프드레인전압) 등을 생성 및 출력할 수 있다.
표시패널(150)은 스캔 구동부(130)로부터 공급된 스캔신호, 데이터 구동부(140)로부터 공급된 데이터전압 및 전원 공급부(180)로부터 공급된 공통전압(VCOM)에 대응하여 영상을 표시한다. 표시패널(150)의 서브 픽셀들은 백라이트 유닛(170)을 통해 제공된 빛을 제어한다.
예컨대, 하나의 서브 픽셀(SP)에는 스위칭 트랜지스터(SW), 스토리지 커패시터(Cst) 및 액정층(Clc)이 포함된다. 스위칭 트랜지스터(SW)의 게이트전극은 스캔라인(GL1)에 연결되고 소스전극은 데이터라인(DL1)에 연결된다. 스토리지 커패시터(Cst)는 스위칭 트랜지스터(SW)의 드레인전극에 일단이 연결되고 공통전압라인(Vcom)에 타단이 연결된다. 액정층(Clc)은 스위칭 트랜지스터(SW)의 드레인전극에 연결된 화소전극(1)과 공통전압라인(Vcom)에 연결된 공통전극(2) 사이에 형성된다.
표시패널(150)은 화소전극(1) 및 공통전극(2)의 구조에 따라 TN(Twisted Nematic) 모드, VA(Vertical Alignment) 모드, IPS(In Plane Switching) 모드, FFS(Fringe Field Switching) 모드 또는 ECB(Electrically Controlled Birefringence) 모드 등으로 구현된다.
백라이트 유닛(170)은 빛을 출사하는 광원 등을 이용하여 표시패널(150)에 빛을 제공한다. 백라이트 유닛(170)은 발광다이오드(이하 LED), LED를 구동하는 LED구동부, LED가 실장된 LED기판, LED로부터 출사된 광을 면광원으로 변환시키는 도광판, 도광판의 하부에서 광을 반사시키는 반사판, 도광판으로부터 출사된 광을 집광 및 확산하는 광학시트류 등을 포함할 수 있으나 이에 한정되지 않는다.
도 3은 본 발명의 실시예에 따른 유기전계발광표시장치를 개략적으로 나타낸 블록도이고, 도 4는 도 3에 도시된 서브 픽셀을 개략적으로 나타낸 구성도이다.
도 3 및 도 4에 도시된 바와 같이, 유기전계발광표시장치에는 영상 공급부(110), 타이밍 제어부(120), 스캔 구동부(130), 데이터 구동부(140), 표시패널(150) 및 전원 공급부(170) 등이 포함된다.
유기전계발광표시장치에서 포함된 영상 공급부(110), 타이밍 제어부(120), 스캔 구동부(130), 데이터 구동부(140) 등은 액정표시장치와 기본 구성 및 동작이 유사하므로, 상세한 설명은 생략하겠다.
전원 공급부(180)는 외부로부터 공급되는 외부 입력전압을 기반으로 고전위의 제1전원(EVDD)와 저전위의 제2전원(EVSS)을 생성 및 출력한다. 전원 공급부(180)는 제1 및 제2전원(EVDD, EVSS)뿐만아니라 스캔 구동부(130)의 구동에 필요한 전압(예: 스캔하이전압, 스캔로우전압)이나 데이터 구동부(140)의 구동에 필요한 전압(드레인전압, 하프드레인전압) 등을 생성 및 출력할 수 있다.
표시패널(150)은 스캔 구동부(130)와 데이터 구동부(140)를 포함하는 구동부로부터 출력된 스캔신호와 데이터전압을 포함하는 구동신호 그리고 전원 공급부(170)로부터 출력된 제1 및 제2전원(EVDD, EVSS)에 대응하여 영상을 표시한다. 표시패널(150)의 서브 픽셀들은 직접 빛을 발광한다. 표시패널(150)은 유리, 실리콘, 폴리이미드 등 강성 또는 연성을 갖는 기판을 기반으로 제작될 수 있다. 그리고 빛을 발광하는 서브 픽셀들은 적색, 녹색 및 청색을 포함하는 픽셀 또는 적색, 녹색, 청색 및 백색을 포함하는 픽셀로 이루어질 수 있다.
예컨대, 하나의 서브 픽셀(SP)에는 스위칭 트랜지스터(SW)와 구동 트랜지스터, 스토리지 커패시터, 유기 발광다이오드 등을 포함하는 픽셀회로(PC)가 포함된다. 유기전계발광표시장치에서 사용되는 서브 픽셀(SP)은 빛을 직접 발광하는바 액정표시장치 대비 회로의 구성이 복잡하다. 또한, 빛을 발광하는 유기 발광다이오드는 물론이고 유기 발광다이오드에 구동전류를 공급하는 구동 트랜지스터 등의 열화를 보상하는 보상회로 등이 복잡하고 다양하다. 따라서, 서브 픽셀(SP)에 포함된 픽셀회로(PC)를 블록형태로 도시하였음을 참조한다.
한편, 도 1 및 도 3에서 설명한 타이밍 제어부(120), 스캔 구동부(130) 및 데이터 구동부(140)는 표시패널(150)을 구동하기 위한 패널 구동부로 정의될 수 있다. 패널 구동부는 타이밍 제어부(120), 스캔 구동부(130) 및 데이터 구동부(140) 등을 모두 포함하는 IC 형태로 구현될 수 있다. 그러나 이는 표시장치가 소형이나 중형으로 구현될 경우에 해당한다. 이와 달리, 표시장치가 대형으로 구현될 경우, 타이밍 제어부(120), 스캔 구동부(130) 및 데이터 구동부(140) 등은 각각 IC 형태로 구현된다.
도 5는 본 발명의 실시예에 따른 게이트인패널 방식 스캔 구동부의 배치를 나타낸 도면이고, 도 6은 게이트인패널 방식 스캔 구동부와 관련된 장치의 제1 구성을 나타내는 도면이고, 도 7은 게이트인패널 방식 스캔 구동부와 관련된 장치의 제2 구성을 나타내는 도면이다.
도 5에 도시된 바와 같이, 게이트인패널 방식 스캔 구동부(130a, 130b)는 표시패널(150)의 비표시영역(NA)에 배치된다. 스캔 구동부(130a, 130b)는 도 5(a)와 같이 표시패널(150)의 좌우측 비표시영역(NA)에 배치될 수 있다. 또한, 스캔 구동부(130a, 130b)는 도 5(b)와 같이, 표시패널(150)의 상하측 비표시영역(NA)에 배치될 수도 있다.
스캔 구동부(130a, 130b)는 표시영역(AA)의 좌우측 또는 상하측에 위치하는 비표시영역(NA)에 쌍을 이루며 배치된 것을 일례로 도시 및 설명하였으나 좌측, 우측, 상측 또는 하측에 하나만 배치될 수 도 있으며, 이에 한정되지 않는다.
도 6에 도시된 바와 같이, 게이트인패널 방식 스캔 구동부(130)는 시프트 레지스터(131)와 레벨 시프터부(135)를 포함할 수 있다. 레벨 시프터부(135)는 타이밍 제어부(120)로부터 출력된 신호를 기반으로 다수의 클록신호(CLK)와 스타트신호(VST) 등을 생성 및 출력한다. 클록신호(CLK)는 2상, 4상, 8상 등 위상이 다른 K(K는 2 이상 정수)상의 형태로 생성 및 출력될 수 있다.
시프트 레지스터(131)는 레벨 시프터부(135)로부터 출력된 신호들(CLK, VST) 등을 기반으로 동작하며 표시패널에 형성된 트랜지스터를 턴온 또는 턴오프(turn-off)할 수 있는 스캔신호들(Scan [1] ~ Scan [m])을 출력한다. 시프트 레지스터(131)는 게이트인패널 방식에 의해 표시패널 상에 박막 형태로 형성된다. 따라서, 스캔 구동부(130)에서 표시패널 상에 형성되는 부분은 시프트 레지스터(131)(도 5에서 130a와 130b가 되는 부분은 131에 해당함)에 해당한다.
시프트 레지스터(131)와 달리 레벨 시프터부(135)는 IC 형태로 형성된다. 따라서, 레벨 시프터부(135)는 도 6과 같이 별도의 IC 형태로 구성될 수 있으며, 도 7과 같이 전원 공급부(180)의 내부나 다른 장치의 내부에 포함될 수도 있다.
도 8은 본 발명의 제1 실시예에 따른 데이터 구동부와 관련된 장치의 제1 구성을 나타내는 도면이고, 도 9는 본 발명의 제1 실시예에 따른 데이터 구동부와 관련된 장치의 제2 구성을 나타내는 도면이다.
도 8에 도시된 바와 같이, 데이터 구동부(140)는 구동 제어부(141), 쉬프트 레지스터부(142), 제1 데이터 래치부(143), 제2 데이터 래치부(145), 디코더부(147), 출력 버퍼부(148) 및 출력 스위치부(149)를 포함한다.
구동 제어부(141)는 쉬프트 레지스터부(142), 제1 데이터 래치부(143), 제2 데이터 래치부(145), 디코더부(147), 출력 버퍼부(148) 및 출력 스위치부(149) 중 적어도 하나를 제어한다. 구동 제어부(141)는 데이터 구동부(140)의 내부에 포함된 장치를 제어하기 위한 신호를 생성 및 출력한다.
쉬프트 레지스터부(142)는 타이밍 제어부로부터 공급된 데이터 타이밍 제어신호 등에 응답하여 동작을 개시하며 수평클록신호 등을 제1 데이터 래치부(143) 및 제2 데이터 래치부(145) 중 적어도 하나에 인가한다.
제1 데이터 래치부(143)는 타이밍 제어부로부터 공급된 데이터신호를 입력받고 입력된 데이터신호를 순차적으로 저장한다. 제1 데이터 래치부(143)는 한 라인 분량의 데이터신호를 저장할 수 있다. 제2 데이터 래치부(145)는 제1 데이터 래치부(143)로부터 전달된 한 라인 분량의 데이터신호를 일시 저장한 후 동시에 출력한다.
디코더부(147)는 제2 데이터 래치부(145)로부터 한 라인 분량의 데이터신호를 전달받고 외부로부터 인가된 감마 기준전압을 기반으로 디지털 형태의 데이터신호를 아날로그 형태의 데이터전압으로 변환한다. 디코더부(147)는 디지털신호를 아날로그신호로 변환할 수 있는 아날로그 디지털 변환부 등을 포함한다.
출력 버퍼부(148)는 디코더부(147)로부터 전달된 데이터전압을 버퍼링한다. 출력 버퍼부(148)는 오피 앰프(operational amplifier)로 이루어질 수 있고 바이어스 전압을 기반으로 데이터전압을 버퍼링할 수 있다.
출력 스위치부(149)는 출력 버퍼부(148)에 존재하는 데이터전압을 표시패널(150)에 출력한다. 출력 스위치부(149)는 표시패널(150)의 데이터라인을 통해 데이터전압을 출력한다. 출력 스위치부(149)는 출력 버퍼부(148)와 표시패널(150)의 데이터라인 사이에 위치한다. 출력 스위치부(149)는 구동 제어부(141)로부터 출력된 출력 활성화신호의 로직상태에 대응하여 턴온 또는 턴오프된다.
도 9에 도시된 바와 같이, 데이터 구동부(140)는 구동 제어부(141), 쉬프트 레지스터부(142), 제1 데이터 래치부(143), 제2 데이터 래치부(145), 레벨 시프터부(146), 디코더부(147), 출력 버퍼부(148) 및 출력 스위치부(149)를 포함한다.
구동 제어부(141)는 쉬프트 레지스터부(142), 제1 데이터 래치부(143), 제2 데이터 래치부(145), 디코더부(147), 출력 버퍼부(148) 및 출력 스위치부(149) 중 적어도 하나를 제어한다. 구동 제어부(141)는 데이터 구동부(140)의 내부에 포함된 장치를 제어하기 위한 신호를 생성 및 출력한다.
쉬프트 레지스터부(142)는 타이밍 제어부로부터 공급된 데이터 타이밍 제어신호 등에 응답하여 동작을 개시하며 수평클록신호 등을 제1 데이터 래치부(143) 및 제2 데이터 래치부(145) 중 적어도 하나에 인가한다.
제1 데이터 래치부(143)는 타이밍 제어부로부터 공급된 데이터신호를 입력받고 입력된 데이터신호를 순차적으로 저장한다. 제1 데이터 래치부(143)는 한 라인 분량의 데이터신호를 저장할 수 있다. 제2 데이터 래치부(145)는 제1 데이터 래치부(143)로부터 전달된 한 라인 분량의 데이터신호를 일시 저장한 후 동시에 출력한다.
레벨 시프터부(146)는 제2 데이터 래치부(145)로부터 한 라인 분량의 데이터신호를 전달받고 디코더부(147)가 인식할 수 있는 신호의 형태로 레벨을 조절한다. 레벨 시프터부(146)는 타이밍 제어부로부터 출력된 데이터신호가 미약하게 전송될 경우에만 구비될 수 있다.
디코더부(147)는 레벨 시프터부(146)로부터 한 라인 분량의 데이터신호를 전달받고 외부로부터 인가된 감마 기준전압을 기반으로 디지털 형태의 데이터신호를 아날로그 형태의 데이터전압으로 변환한다. 디코더부(147)는 디지털신호를 아날로그신호로 변환할 수 있는 아날로그 디지털 변환부 등을 포함한다.
출력 버퍼부(148)는 디코더부(147)로부터 전달된 데이터전압을 버퍼링한다. 출력 버퍼부(148)는 오피 앰프(operational amplifier)로 이루어질 수 있고 바이어스 전압을 기반으로 데이터전압을 버퍼링할 수 있다.
출력 스위치부(149)는 출력 버퍼부(148)에 존재하는 데이터전압을 표시패널(150)에 출력한다. 출력 스위치부(149)는 표시패널(150)의 데이터라인을 통해 데이터전압을 출력한다. 출력 스위치부(149)는 구동 제어부(141)로부터 출력된 출력 활성화신호의 로직상태에 대응하여 턴온 또는 턴오프된다.
표시장치에서 표시패널(150)에 데이터전압을 공급하는 데이터 구동부(140)는 도 8 또는 도 9와 같이 구성될 수 있으나 본 발명은 이에 한정되지 않는다.
한편, 표시장치의 발전에 따라, 고해상도가 요구되고 있다. 고해상도 표시장치 구현에 있어 가장 큰 이슈는 해상도 증가로 인한 데이터전압의 기입 시간 감소이다. 데이터전압의 기입 시간은 표시하고자 하는 데이터전압의 양에 반비례하므로 고해상도로 갈수록 감소하게 된다. 이를 극복하기 위해서는 데이터 구동부의 데이터전압 출력과 관계하는 슬루율(Slew-rate) 특성을 향상할 필요가 있다.
슬루율 특성은 데이터 구동부의 출력이 이전 값에서 현재 값으로 변할 때까지의 시간으로 표현되며, 데이터 구동부에서 공급하는 전류와 출력 로드(load) 값에 의해 결정될 수 있다.
이에 따라, 본 발명은 슬루율 특성을 개선하기 위해, 데이터 구동부와 출력 로드 사이에 해당하는 출력 버퍼부(148)의 후단에 출력 스위치부(149)를 배치한다. 그리고 출력 버퍼부(148)의 활성화시간(구동시간)과 출력 스위치부(149)의 활성화시간(구동시간)을 제어하여 슬루율 특성을 개선한다.
도 10 및 도 11은 본 발명의 제1 실시예에 따른 데이터 구동부 내의 장치 구성과 동작을 설명하기 위한 도면들이고, 도 12는 제1 실시예에 따라 데이터전압 출력 시 슬루율 특성을 보여주기 위한 파형도이며, 도 13은 실험예와 제1 실시예의 데이터전압 출력시 슬루율 특성을 비교 설명하기 위한 파형도이다.
도 10 내지 도 12에 도시된 바와 같이, 본 발명의 제1 실시예에 따른 데이터 구동부(140)는 구동 제어부(141), 제1 데이터 래치부(143), 제2 데이터 래치부(145), 레벨 시프터부(146), 디코더부(147), 출력 버퍼부(148) 및 출력 스위치부(149)를 포함한다.
타이밍 제어부로부터 입력된 데이터신호(DATA)는 구동 제어부(141)로부터 출력된 제1 활성화신호(EN1)와 제2 활성화신호(EN2)에 대응하여 제1 데이터 래치부(143)에 저장되었다가 제2 데이터 래치부(145)에 저장된다. DATA_1은 제1 데이터 래치부(143)로부터 출력된 제1데이터신호를 의미하고, DATA_2는 제2 데이터 래치부(145)로부터 출력된 제2데이터신호를 의미한다. 제2데이터신호는 제1데이터신호보다 앞서 인가된 데이터신호에 해당한다.
제2 데이터 래치부(145)로부터 출력된 데이터신호는 레벨 시프터부(146)와 디코더부(147)를 거친 후 데이터전압으로 변환된다. SD_IN은 출력 버퍼부(148)의 입력단에 디코더부(147)로부터 출력된 데이터전압이 인가되는 형태를 보여준다.
출력 버퍼부(148)는 출력 스위치부(149)를 제어하는 출력 활성화신호(SD_OUT_EN)가 로직로우를 유지하는 시점 또는 출력 스위치부(149)가 턴오프 상태인 시점부터 내부 노드를 프리차징(pre-charging) 한다. 출력 활성화신호(SD_OUT_EN)는 구동 제어부(141)로부터 출력된다.
출력 스위치부(149)가 턴오프 상태일 때, 출력 버퍼부(148)는 다음 데이터전압이 들어오기 전까지 이전 데이터전압값을 갖게 된다. 출력 스위치부(149)는 현재 데이터전압을 출력하면 턴오프 상태가 된다. 따라서, 출력 활성화신호(SD_OUT_EN)가 로직로우를 유지하는 시점 또는 출력 스위치부(149)가 턴오프 상태인 시점은 이전 데이터전압을 출력하고 난 후로 정의될 수 있다.
프리차징(pre-charging)에 필요한 전압은 디코더부(147)로부터 출력된 데이터전압을 기반으로 한다. 즉, 출력 버퍼부(148)는 현재 공급할 데이터전압으로 내부 노드를 프리차징(pre-charging) 한다. 이후, 출력 활성화신호(SD_OUT_EN)가 로직하이로 변경되면, 출력 스위치부(149)는 출력 스위치부(149)의 출력단(S_OUT)을 통해 데이터전압을 출력한다. 출력 스위치부(149)의 출력단(S_OUT)은 데이터 구동부의 출력 채널에 해당한다.
출력 스위치부(149)의 턴오프(OFF) 상태는 도 10을 참조하고, 출력 스위치부(149)의 턴온(ON) 상태는 도 11을 참조한다. 그리고 1 수평 시간(1 Hsync Time) 내에서, 출력 버퍼부(148)의 프리차징(pre-charging)을 위한 출력 활성화신호(SD_OUT_EN)의 상태, 출력 버퍼부(148)의 입력단(SD_IN)의 변화, 출력 버퍼부(148)의 출력단(A Node)의 변화 및 출력 스위치부(149)의 출력단(S_OUT)을 통해 출력되는 데이터전압과 슬루율(Slew-rate)의 변화는 도 12의 파형을 참조한다.
도 13의 출력 버퍼부(148)의 입력단(SD_IN), 출력 버퍼부(148)의 출력단(A Node) 및 출력 스위치부(149)의 출력단(S_OUT)에 걸린 데이터전압의 변화를 통해 알 수 있듯이, 본 발명의 제1 실시예는 실험예와 비교하여 슬루율(Slew-rate) 특성을 향상시킬 수 있다.
본 발명의 제1 실시예는 출력 스위치부(149)를 추가하고, 출력 활성화신호(SD_OUT_EN)가 인가되지 않는 시점(또는 출력 스위치부가 턴오프된 시점)부터 현재의 데이터전압으로 출력 버퍼부(148)의 노드를 프리차징(pre-charging)한 후 출력한다. 즉, 제1 실시예는 출력 스위치부(149)가 턴오프된 상태로 되어 있어 출력 버퍼부(148)의 출력단(A Node)에 적은 로드가 걸려 있기 때문에 빠른 슬루율 특성을 가지고 데이터전압의 출력을 준비할 수 있다. 제1 실시예는 출력 버퍼부(148)의 노드를 프리차징(pre-charging)한 후 출력 스위치부(149)를 턴온하여 데이터전압을 출력하는 방식으로 소스 지연 시간(source delay time; SDT)을 제어할 수 있다.
반면, 실험예는 출력 스위치부가 존재하지 않기 때문에 출력 버퍼부(148)를 프리차징(pre-charging)할 수 없다. 그리고 출력 스위치부(149)가 구비되지 않은 실험예로 출력 버퍼부(148)의 노드를 프리차징(pre-charging)할 경우, 표시패널의 데이터라인을 통해 데이터전압이 누설되거나 현재의 데이터전압이 이전에 기입된 데이터전압에 바람직하지 않은 영향을 줄 수 있다.
도 14는 본 발명의 제2 실시예에 따른 데이터 구동부의 장치 구성도이고, 도 15는 본 발명의 제3 실시예에 따른 데이터 구동부의 장치 구성도이다.
도 14에 도시된 바와 같이, 본 발명의 제2 실시예에 따른 데이터 구동부(140)는 구동 제어부(141), 제1 데이터 래치부(143), 제2 데이터 래치부(145), 레벨 시프터부(146), 디코더부(147), 출력 버퍼부(148) 및 출력 스위치부(149)를 포함한다.
제2 실시예에 따른 데이터 구동부(140)는 제1 실시예와 유사하지만, 출력 버퍼부(148)의 출력단(A Node)과 출력 스위치부(149)의 입력단 사이에 별도의 프리차징 전압(Vpre)을 인가하는 점이 다르다. 프리차징 전압(Vpre)은 데이터 구동부(140)의 모든 출력 채널을 통해 출력할 데이터전압의 공통전압값(또는 중간 계조값)으로 설정될 수 있다.
프리차징 전압(Vpre)은 모든 출력 채널을 통해 출력할 데이터전압의 공통전압값(또는 중간 계조값)으로 설정되므로 이는 구동 제어부(141)의 제어하에 디코더부(147)로부터 출력되도록 구현될 수 있으나 이에 한정되지 않는다.
이처럼, 데이터전압의 출력이 이루어지지 않는 출력 스위치부(149)의 턴온 구간에 별도의 프리차징 전압(Vpre)을 출력 버퍼부(148)의 출력단(A Node)과 출력 스위치부(149)의 입력단 사이에 인가할 경우, 더욱 빠른 충전이 이루어진다. 그러므로 제2 실시예는 제1 실시예와 비교하여 빠른 충전이 가능하므로 슬루율 특성을 더 향상시킬 수 있다. 또한, 데이터 구동부(140)의 모든 출력 채널의 슬루율 특성을 평균화할 수 있어 출력 채널 간의 슬루율 편차 발생 가능성을 낮출 수 있다.
도 15에 도시된 바와 같이, 본 발명의 제3 실시예에 따른 데이터 구동부(140)는 구동 제어부(141), 제1 데이터 래치부(143), 제2 데이터 래치부(145), 레벨 시프터부(146), 디코더부(147), 출력 버퍼부(148), 프리차지용 스위치(144) 및 출력 스위치부(149)를 포함한다.
제3 실시예에 따른 데이터 구동부(140)는 제1 실시예와 유사하지만, 출력 버퍼부(148)의 출력단(A Node)과 출력 스위치부(149)의 입력단 사이에 별도의 프리차징 전압(Vpre)을 인가하는 점이 다르다. 그리고 별도의 프리차징 전압(Vpre)을 인가하기 위해 프리차지용 스위치(144)가 더 추가되는 점이 다르다. 프리차지용 스위치(144)는 프리차징 전압(Vpre)을 갖는 프리차징 전압원과 출력 버퍼부(148)의 출력단(A Node) 사이에 위치한다.
프리차징 전압(Vpre)은 데이터 구동부(140)의 모든 출력 채널을 통해 출력할 데이터전압의 공통전압값(또는 중간 계조값)으로 설정될 수 있다. 프리차징 전압(Vpre)은 모든 출력 채널을 통해 출력할 데이터전압의 공통전압값(또는 중간 계조값)으로 설정되므로 이는 구동 제어부(141)의 제어하에 디코더부(147)로부터 출력되도록 구현될 수 있으나 이에 한정되지 않는다.
프리차징 전압(Vpre)은 프리차지용 스위치(144)가 활성화(턴온)될 때에만 출력 버퍼부(148)의 출력단(A Node)과 출력 스위치부(149)의 입력단 사이에 인가된다. 제1예로, 표시패널이 고해상도가 아닌 경우 슬루율 특성을 향상하기 위해 출력 버퍼부(148)를 프리차징할 이유가 없다. 따라서, 표시패널이 고해상도가 아닌 경우, 구동 제어부(141)는 프리차지용 스위치(144)를 턴오프하기 위해 로직로우의 프리차지 활성화신호(VPRE_EN)를 출력할 수 있다. 제2예로, 표시패널이 고해상도인 경우 슬루율 특성을 향상하기 위해 출력 버퍼부(148)를 프리차징할 필요가 있다. 따라서, 표시패널이 고해상도인 경우, 구동 제어부(141)는 프리차지용 스위치(144)를 턴온하기 위해 로직하이의 프리차지 활성화신호(VPRE_EN)를 출력할 수 있다.
이처럼, 데이터전압의 출력이 이루어지지 않는 출력 스위치부(149)의 턴온 구간에 별도의 프리차징 전압(Vpre)을 출력 버퍼부(148)의 출력단(A Node)과 출력 스위치부(149)의 입력단 사이에 인가할 경우, 더욱 빠른 충전이 이루어진다. 그러므로 제3 실시예는 제1 실시예와 비교하여 빠른 충전이 가능하므로 슬루율(Slew-rate) 특성을 더 향상시킬 수 있다. 또한, 데이터 구동부(140)의 모든 출력 채널의 슬루율 특성을 평균화할 수 있어 출력 채널 간의 슬루율 편차 발생 가능성을 낮출 수 있다.
본 발명의 실시예에 따른 표시장치는 영상을 표시하는 표시패널, 및 표시패널에 연결된 데이터라인을 통해 데이터전압을 공급하는 데이터 구동부를 포함하고, 데이터 구동부는 데이터전압을 기반으로 내부 노드를 프리차징한 후 표시패널에 연결된 데이터라인을 통해 데이터전압을 출력한다.
본 발명의 몇몇 실시예에 따르면, 데이터 구동부는 현재 데이터전압을 기반으로 내부 노드를 프리차징하는 출력 버퍼부와, 출력 버퍼부와 데이터라인 사이에 위치하는 출력 스위치부를 포함할 수 있다.
본 발명의 몇몇 실시예에 따르면, 출력 스위치부는 출력 버퍼부의 노드가 프리차징되고 데이터전압으로 버퍼링된 이후 턴온될 수 있다.
본 발명의 몇몇 실시예에 따르면, 출력 버퍼부는 이전 데이터전압이 출력되고 출력 스위치부가 턴오프된 시점부터 현재 데이터전압을 기반으로 프리차징될 수 있다.
본 발명의 몇몇 실시예에 따르면, 출력 스위치부는 데이터 구동부의 내부에 포함된 구동 제어부로부터 출력된 출력 활성화신호의 로직상태에 대응하여 턴온 또는 턴오프될 수 있다.
본 발명의 몇몇 실시예에 따르면, 데이터 구동부는 출력 버퍼부와 출력 스위치부 사이의 노드에 프리차징 전압을 인가할 수 있다.
본 발명의 몇몇 실시예에 따르면, 프리차징 전압은 데이터 구동부의 모든 출력 채널을 통해 출력할 데이터전압의 공통전압값 또는 중간 계조값으로 설정될 수 있다.
본 발명의 몇몇 실시예에 따르면, 데이터 구동부는 출력 버퍼부와 출력 스위치부 사이의 노드에 프리차징 전압을 인가하는 프리차징 전압원과, 프리차징 전압원과 출력 버퍼부의 출력단 사이에 위치하는 프리차지용 스위치를 더 포함할 수 있다.
또한, 본 발명의 실시예에 따른 표시장치는 영상을 표시하는 표시패널, 및 표시패널에 공급할 데이터전압을 버퍼링하는 출력 버퍼부와 출력 버퍼부로부터 전달된 데이터전압의 출력을 제어하는 출력 스위치부를 갖는 데이터 구동부를 포함하고, 데이터전압은 출력 버퍼부에 의해 내부 노드에서 프리차징된 후 턴온된 출력 스위치부를 통해 출력된다.
본 발명의 몇몇 실시예에 따르면, 출력 버퍼부는 이전 데이터전압이 출력되고 출력 스위치부가 턴오프된 시점부터 현재 데이터전압을 기반으로 프리차징될 수 있다.
또한, 본 발명의 실시예에 따른 데이터 구동부는 데이터신호를 래치하는 데이터 래치부, 데이터 래치부로부터 출력된 데이터신호를 데이터전압으로 변환하여 출력하는 디코더부, 디코더부로부터 출력된 데이터전압을 기반으로 내부 노드를 프리차징하고 버퍼링하는 출력 버퍼부, 및 출력 버퍼부로부터 출력된 데이터전압의 출력을 제어하는 출력 스위치부를 포함한다.
본 발명의 몇몇 실시예에 따르면, 출력 스위치부는 출력 버퍼부의 노드가 프리차징되고 데이터전압으로 버퍼링된 이후 턴온될 수 있다.
본 발명의 몇몇 실시예에 따르면, 출력 버퍼부는 이전 데이터전압이 출력되고 출력 스위치부가 턴오프된 시점부터 현재 데이터전압을 기반으로 프리차징될 수 있다.
본 발명의 몇몇 실시예에 따르면, 데이터전압은 출력 버퍼부에 의해 내부 노드에서 프리차징된 후 턴온된 출력 스위치부를 통해 출력될 수 있다.
본 발명의 몇몇 실시예에 따르면, 출력 스위치부의 턴온 또는 턴오프를 제어하기 위한 출력 활성화신호를 출력하는 구동 제어부를 더 포함할 수 있다.
이상 본 발명은 데이터전압 출력 시 슬루율 특성을 향상시켜 고해상도에 적합한 표시장치를 제공할 수 있는 효과가 있다. 또한, 본 발명은 슬루율 특성 향상으로 표시품질을 개선할 수 있는 효과가 있다. 또한, 본 발명은 출력 채널 간의 슬루율 편차 발생 가능성을 낮출 수 있는 효과가 있다.
이상 첨부된 도면을 참조하여 본 발명의 실시예를 설명하였지만, 상술한 본 발명의 기술적 구성은 본 발명이 속하는 기술 분야의 당업자가 본 발명의 그 기술적 사상이나 필수적 특징을 변경하지 않고서 다른 구체적인 형태로 실시될 수 있다는 것을 이해할 수 있을 것이다. 그러므로 이상에서 기술한 실시 예들은 모든 면에서 예시적인 것이며 한정적인 것이 아닌 것으로서 이해되어야 한다. 아울러, 본 발명의 범위는 상기 상세한 설명보다는 후술하는 특허청구범위에 의하여 나타내어진다. 또한, 특허청구범위의 의미 및 범위 그리고 그 등가 개념으로부터 도출되는 모든 변경 또는 변형된 형태가 본 발명의 범위에 포함되는 것으로 해석되어야 한다.
110: 영상 공급부 120: 타이밍 제어부
130: 스캔 구동부 131: 시프트 레지스터
135: 레벨 시프터부
140: 데이터 구동부 150: 표시패널
141: 구동 제어부 142: 쉬프트 레지스터부
143: 제1 데이터 래치부 145: 제2 데이터 래치부
147: 디코더부 148: 출력 버퍼부
149: 출력 스위치부
170: 백라이트 유닛 180: 전원 공급부

Claims (15)

  1. 영상을 표시하는 표시패널; 및
    상기 표시패널에 연결된 데이터라인을 통해 데이터전압을 공급하는 데이터 구동부를 포함하고,
    상기 데이터 구동부는 상기 데이터전압을 기반으로 내부 노드를 프리차징한 후 상기 표시패널에 연결된 상기 데이터라인을 통해 상기 데이터전압을 출력하는 표시장치.
  2. 제1항에 있어서,
    상기 데이터 구동부는
    현재 데이터전압을 기반으로 내부 노드를 프리차징하는 출력 버퍼부와,
    상기 출력 버퍼부와 상기 데이터라인 사이에 위치하는 출력 스위치부를 포함하는 표시장치.
  3. 제2항에 있어서,
    상기 출력 스위치부는
    상기 출력 버퍼부의 노드가 프리차징되고 상기 데이터전압으로 버퍼링된 이후 턴온되는 표시장치.
  4. 제2항에 있어서,
    상기 출력 버퍼부는
    이전 데이터전압이 출력되고 상기 출력 스위치부가 턴오프된 시점부터 상기 현재 데이터전압을 기반으로 프리차징되는 표시장치.
  5. 제2항에 있어서,
    상기 출력 스위치부는
    상기 데이터 구동부의 내부에 포함된 구동 제어부로부터 출력된 출력 활성화신호의 로직상태에 대응하여 턴온 또는 턴오프되는 표시장치.
  6. 제2항에 있어서,
    상기 데이터 구동부는
    상기 출력 버퍼부와 상기 출력 스위치부 사이의 노드에 프리차징 전압을 인가하는 표시장치.
  7. 제6항에 있어서,
    상기 프리차징 전압은
    상기 데이터 구동부의 모든 출력 채널을 통해 출력할 데이터전압의 공통전압값 또는 중간 계조값으로 설정되는 표시장치.
  8. 제6항에 있어서,
    상기 데이터 구동부는
    상기 출력 버퍼부와 상기 출력 스위치부 사이의 노드에 프리차징 전압을 인가하는 프리차징 전압원과,
    상기 프리차징 전압원과 상기 출력 버퍼부의 출력단 사이에 위치하는 프리차지용 스위치를 더 포함하는 표시장치.
  9. 영상을 표시하는 표시패널; 및
    상기 표시패널에 공급할 데이터전압을 버퍼링하는 출력 버퍼부와, 상기 출력 버퍼부로부터 전달된 상기 데이터전압의 출력을 제어하는 출력 스위치부를 갖는 데이터 구동부를 포함하고,
    상기 데이터전압은 상기 출력 버퍼부에 의해 내부 노드에서 프리차징된 후 턴온된 상기 출력 스위치부를 통해 출력되는 표시장치.
  10. 제9항에 있어서,
    상기 출력 버퍼부는
    이전 데이터전압이 출력되고 상기 출력 스위치부가 턴오프된 시점부터 현재 데이터전압을 기반으로 프리차징되는 표시장치.
  11. 데이터신호를 래치하는 데이터 래치부;
    상기 데이터 래치부로부터 출력된 데이터신호를 데이터전압으로 변환하여 출력하는 디코더부;
    상기 디코더부로부터 출력된 상기 데이터전압을 기반으로 내부 노드를 프리차징하고 버퍼링하는 출력 버퍼부; 및
    상기 출력 버퍼부로부터 출력된 상기 데이터전압의 출력을 제어하는 출력 스위치부를 포함하는 데이터 구동부.
  12. 제11항에 있어서,
    상기 출력 스위치부는
    상기 출력 버퍼부의 노드가 프리차징되고 상기 데이터전압으로 버퍼링된 이후 턴온되는 데이터 구동부.
  13. 제11항에 있어서,
    상기 출력 버퍼부는
    이전 데이터전압이 출력되고 상기 출력 스위치부가 턴오프된 시점부터 현재 데이터전압을 기반으로 프리차징되는 데이터 구동부.
  14. 제11항에 있어서,
    상기 데이터전압은
    상기 출력 버퍼부에 의해 내부 노드에서 프리차징된 후 턴온된 상기 출력 스위치부를 통해 출력되는 데이터 구동부.
  15. 제11항에 있어서,
    상기 출력 스위치부의 턴온 또는 턴오프를 제어하기 위한 출력 활성화신호를 출력하는 구동 제어부를 더 포함하는 데이터 구동부.
KR1020180158024A 2018-12-10 2018-12-10 데이터 구동부 및 이를 포함하는 표시장치 KR20200070654A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020180158024A KR20200070654A (ko) 2018-12-10 2018-12-10 데이터 구동부 및 이를 포함하는 표시장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020180158024A KR20200070654A (ko) 2018-12-10 2018-12-10 데이터 구동부 및 이를 포함하는 표시장치

Publications (1)

Publication Number Publication Date
KR20200070654A true KR20200070654A (ko) 2020-06-18

Family

ID=71143172

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020180158024A KR20200070654A (ko) 2018-12-10 2018-12-10 데이터 구동부 및 이를 포함하는 표시장치

Country Status (1)

Country Link
KR (1) KR20200070654A (ko)

Similar Documents

Publication Publication Date Title
US10529298B1 (en) Electro-optical device and electronic device
KR102538875B1 (ko) 표시 장치
US11244644B2 (en) Shift register and display device using the same
US10147374B2 (en) Liquid crystal display device with a standby mode controller for storing a standby screen image
KR102526949B1 (ko) 폴더블 표시장치 및 이의 구동방법
KR102325816B1 (ko) 저속 구동이 가능한 표시장치와 그 구동방법
KR101661026B1 (ko) 표시장치
KR20200059700A (ko) 표시장치 및 이의 구동방법
KR101696474B1 (ko) 액정표시장치
KR102379188B1 (ko) 표시장치 및 이의 구동방법
KR101917168B1 (ko) 표시장치와 그 구동방법
US11501717B2 (en) Gate driver that outputs gate voltage based on different signals and display device including the same
US10008157B2 (en) Display device having power supply with varying output voltage and driving method thereof
KR101560394B1 (ko) 액정표시장치 및 그 구동 방법
KR20080002564A (ko) 액정표시장치의 화소전압 왜곡 방지회로
KR101662839B1 (ko) 액정표시장치
US11468858B2 (en) Multi-display panel display device and multi-directional driving method of the same
KR20200070654A (ko) 데이터 구동부 및 이를 포함하는 표시장치
KR20190029053A (ko) 표시장치 및 그 구동방법
KR20180014337A (ko) 액정표시장치
US10152941B2 (en) Display apparatus and method employing pre-charging based on image data comparison
US11862059B2 (en) Display device and operating method thereof
KR101885930B1 (ko) 액정표시장치 및 이의 구동방법
KR101074400B1 (ko) 액정표시장치 및 그 구동방법
KR20240003327A (ko) 디스플레이 구동 장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E902 Notification of reason for refusal
E90F Notification of reason for final refusal