KR20190033224A - 백라이트 유닛 및 그 구동방법 - Google Patents

백라이트 유닛 및 그 구동방법 Download PDF

Info

Publication number
KR20190033224A
KR20190033224A KR1020170121722A KR20170121722A KR20190033224A KR 20190033224 A KR20190033224 A KR 20190033224A KR 1020170121722 A KR1020170121722 A KR 1020170121722A KR 20170121722 A KR20170121722 A KR 20170121722A KR 20190033224 A KR20190033224 A KR 20190033224A
Authority
KR
South Korea
Prior art keywords
input
pulse width
width modulation
modulation signal
emitting diode
Prior art date
Application number
KR1020170121722A
Other languages
English (en)
Other versions
KR102450190B1 (ko
Inventor
이임근
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020170121722A priority Critical patent/KR102450190B1/ko
Publication of KR20190033224A publication Critical patent/KR20190033224A/ko
Application granted granted Critical
Publication of KR102450190B1 publication Critical patent/KR102450190B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/3406Control of illumination source
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2230/00Details of flat display driving waveforms
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0247Flicker reduction other than flicker reduction circuits used for single beam cathode-ray tubes
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02BCLIMATE CHANGE MITIGATION TECHNOLOGIES RELATED TO BUILDINGS, e.g. HOUSING, HOUSE APPLIANCES OR RELATED END-USER APPLICATIONS
    • Y02B20/00Energy efficient lighting technologies, e.g. halogen lamps or gas discharge lamps
    • Y02B20/30Semiconductor lamps, e.g. solid state lamps [SSL] light emitting diodes [LED] or organic LED [OLED]

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Liquid Crystal (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명은, 다수의 발광다이오드 어레이를 포함하는 발광다이오드 어셈블리와, 외부시스템으로부터 전달되는 입력 펄스폭변조신호의 연속되는 다수의 입력펄스를 이용하여 유효 펄스폭변조신호를 생성하고, 상기 유효 펄스폭변조신호에 대응되는 발광다이오드 피드백신호를 생성하고, 상기 발광다이오드 피드백신호에 따라 상기 발광다이오드 어셈블리의 발광을 스위칭 하는 어셈블리 구동부를 포함하는 백라이트 유닛을 제공한다.

Description

백라이트 유닛 및 그 구동방법 {Backlight Unit And Method Of Driving The Same}
본 발명은 백라이트 유닛에 관한 것으로, 특히 노이즈 성분을 갖는 입력 펄스폭변조신호를 복구하여 생성된 유효 펄스폭변조신호로 구동되어 플리커와 같은 불량이 방지되는 백라이트 유닛 및 그 구동방법에 관한 것이다.
액정표시장치(Liquid Crystal Device)는 전극간에 발생하는 전기장을 이용하여 액정을 배열시키는 장치로서, 스스로 빛을 내어 화면을 표시하지 못하기 때문에 일반적으로 배면에 백라이트 유닛(backlight unit)을 구비한다.
백라이트 유닛은 일정 범위의 면에서 균일한 광을 발산하는 장치로, 종래에는 주로 냉음극관(Cold Cathode Fluorescent Lamp)을 광원으로 사용하였으나, 근래에 들어 소비 전력이 낮고 수명이 길며, 균일한 광을 공급할 수 있는 발광다이오드(light emitting diode: LED)를 광원으로 사용하는 추세이다.
이러한 발광다이오드를 포함하는 백라이트 유닛은 외부시스템으로부터 전달받은 펄스폭변조(pulse width modulation: PWM)신호에 따라 발광구간의 폭 및 발광량을 조절하는데, 이를 도면을 참조하여 설명한다.
도 1 및 도 2는 각각 종래의 발광다이오드를 포함하는 백라이트 유닛의 정상구동 및 비정상구동에 사용되는 다수의 신호의 파형을 도시한 도면으로, 도 1은 외부시스템의 입력신호에 노이즈 성분이 유입되지 않은 경우에 대응되고, 도 2는 외부시스템의 입력신호에 노이즈 성분이 유입된 경우에 대응된다.
도 1 및 도 2에 도시한 바와 같이, 종래의 백라이트 유닛은 외부시스템으로부터 전달받은 입력 펄스폭변조신호(PIN)의 듀티(duty)를 카운트하여 카운트신호(DC)를 생성하고, 생성된 카운터신호(DC)에 따라 발광다이오드 피드백신호(LFB)를 생성하고, 생성된 발광다이오드 피드백신호(LFB)에 따라 발광다이오드를 스위칭 한다.
구체적으로, 도 1에 도시한 바와 같이, 백라이트 유닛이 외부의 시스템으로부터 노이즈 성분을 포함하지 않는 입력 펄스폭변조신호(PIN)를 전달받은 정상동작의 경우, 입력 펄스폭변조신호(PIN)은 하이레벨(HL)의 제1하이구간(wh1) 및 로우레벨(LL)의 제1로우구간(wl1)이 일정한 구형파(rectangular wave) 형태를 갖는다.
이에 따라, 카운트신호(DC)는 입력 펄스폭변조신호(PIN)의 제1하이구간(wh1)에 대응되어 일정한 카운트수(예를 들어, 3)를 갖고 입력 펄스폭변조신호(PIN)의 제1로우구간(wl1)에 대응되어 0의 카운트수(X)를 갖도록 생성된다.
그리고, 발광다이오드 피드백신호(LFB)는 하이레벨(HL)의 제2하이구간(wh2) 및 로우레벨(LL)의 제2로우구간(wl2)이 일정한 구형파 형태를 갖도록 생성된다.
백라이트 유닛의 발광다이오드는, 발광다이오드 피드백신호(LFB)에 따라 스위칭 되는데, 제2하이구간(wh2) 동안 발광하고 제2로우구간(wl2) 동안 비발광하며, 그 결과 단위시간 당 일정한 발광량의 빛을 방출할 수 있다.
한편, 도 2에 도시한 바와 같이, 백라이트 유닛이 외부의 시스템으로부터 노이즈 성분을 포함하는 입력 펄스폭변조신호(PIN)를 전달받은 비정상동작의 경우, 입력 펄스폭변조신호(PIN)은 하이레벨(HL)의 제1하이구간(wh1) 및 로우레벨(LL)의 제1로우구간(wl1)이 일정한 구형파 형태에, 노이즈 성분에 의한 제1로우구간(wl1) 중간에 하이구간이 포함되어 제3로우구간(wh3), 제3하이구간(wh3), 제3로우구간(wh3)이 합성된 구형파와, 노이즈 성분에 의한 제1로우구간(wl1)의 일부가 하이구간으로 제1하이구간(wh1)에 추가되어 제1하이구간(wh1)보다 긴 제5하이구간(wh5)과 제1로우구간(wl1)보다 짧은 제5로우구간(wl5)의 구형파가 산재한 형태를 갖는다.
이에 따라, 카운트신호(DC)는, 입력 펄스폭변조신호(PIN)의 제1하이구간(wh1)에 대응되어 일정한 카운트수(예를 들어, 3)를 갖고 입력 펄스폭변조신호(PIN)의 제1로우구간(wl1)에 대응되어 0의 카운트수(X)를 갖고, 입력 펄스폭변조신호(PIN)의 제3로우구간(wh3), 제3하이구간(wh3), 제3로우구간(wh3)에 대응되어 각각 0의 카운트수(X), 상대적으로 작은 카운트수(예를 들어, 1), 0의 카운트수(X)를 갖고, 입력 펄스폭변조신호(PIN)의 제5하이구간(wh5)에 대응되어 상대적으로 큰 카운트수(예를 들어, 4)를 갖고 입력 펄스폭변조신호(PIN)의 제5로우구간(wl5)에 대응되어 0의 카운트수(X)를 갖도록 생성된다.
그리고, 발광다이오드 피드백신호(LFB)는, 하이레벨(HL)의 제2하이구간(wh2) 및 로우레벨(LL)의 제2로우구간(wl2)이 일정한 구형파 형태에, 제4하이구간(wh4)과 제2로우구간(wl2)보다 긴 제4로우구간(wl4)의 구형파와, 제2하이구간(wl2)보다 긴 제6하이구간(wh6)과 제6로우구간(wl6)의 구형파가 산재한 형태를 갖도록 생성된다.
백라이트 유닛의 발광다이오드는, 발광다이오드 피드백신호(LFB)에 따라 스위칭 되는데, 제2하이구간(wh2), 제4하이구간(wh4), 제6하이구간(wh6) 동안 발광하고 제2로우구간(wl2), 제4로우구간(wl4), 제6로우구간(wl6) 동안 비발광한다.
따라서, 노이즈 성분이 유입된 입력 펄스폭변조신호(PIN)를 이용하는 비정상구동 시, 백라이트 유닛의 단위시간 당 발광량이 변동하며, 이에 따라 액정표시장치가 표시하는 영상이 깜빡이는 플리커와 같은 불량이 발생하고, 영상의 표시품질이 저하되는 문제가 있다.
본 발명은, 이러한 문제점을 해결하기 위하여 제시된 것으로, 노이즈 성분을 포함하는 입력 펄스폭변조신호를 복구하여 유효 펄스폭변조신호가 생성되고, 유효 펄스폭변조신호를 이용하여 노이즈 성분이 보상된 발광량의 빛이 방출되고 영상의 표시품질이 개선되는 백라이트 유닛 및 그 구동방법을 제공하는 것을 목적으로 한다.
그리고, 본 발명은, 입력 펄스폭변조신호의 적어도 4개의 펄스를 이용하여 유효 펄스폭변조신호를 생성함으로써, 노이즈 성분이 보상되고 입력 펄스폭변조신호의 듀티비 변경 시에도 정상적으로 구동되는 백라이트 유닛 및 그 구동방법을 제공하는 것을 다른 목적으로 한다.
위와 같은 과제의 해결을 위해, 본 발명은, 다수의 발광다이오드 어레이를 포함하는 발광다이오드 어셈블리와, 외부시스템으로부터 전달되는 입력 펄스폭변조신호의 연속되는 다수의 입력펄스를 이용하여 유효 펄스폭변조신호를 생성하고, 상기 유효 펄스폭변조신호에 대응되는 발광다이오드 피드백신호를 생성하고, 상기 발광다이오드 피드백신호에 따라 상기 발광다이오드 어셈블리의 발광을 스위칭 하는 어셈블리 구동부를 포함하는 백라이트 유닛을 제공한다.
그리고, 상기 어셈블리 구동부는, 상기 다수의 입력펄스를 저장하는 버퍼부와, 상기 다수의 입력펄스를 이용하여 유효펄스를 생성하는 복구부와, 상기 유효펄스를 수집 합성하여 상기 유효 펄스폭변조신호를 생성하는 생성부와, 상기 유효 펄스폭변조신호의 듀티를 카운트하여 카운트신호를 생성하는 카운터부와, 상기 카운트신호에 따라 상기 발광다이오드 피드백신호를 생성하는 스위칭부를 포함할 수 있다.
또한, 상기 다수의 입력펄스는 연속되는 제N 내지 제(N+3)입력펄스를 포함하고, 상기 복구부는, 상기 제N 및 제(N+1)입력펄스가 입력되는 제1앤드게이트와, 상기 제(N+2) 및 제(N+3)입력펄스가 입력되는 제2앤드게이트와, 상기 제1 및 제2앤드게이트의 출력이 입력되고, 상기 유효펄스를 출력하는 오어게이트를 포함할 수 있다.
그리고, 상기 입력 펄스폭변조신호는, 정상상태의 제1하이구간과, 상기 제1하이구간보다 짧은 비정상상태의 제3하이구간과, 상기 제1하이구간보다 긴 비정상상태의 제5하이구간을 포함하고, 상기 복구부는, 상기 제3 및 제5하이구간을 복구하여 상기 유효펄스를 생성하고, 상기 유효 펄스폭변조신호는, 상기 제1하이구간을 포함할 수 있다.
또한, 상기 입력 펄스폭변조신호는, 연속되는 다수의 제1하이구간과, 각각이 상기 다수의 제1하이구간 각각보다 짧고 연속되는 다수의 제3하이구간을 포함하고, 상기 복구부는, 상기 다수의 제1하이구간과 상기 다수의 제3하이구간을 이용하여 상기 유효펄스를 생성하고, 상기 유효 펄스폭변조신호는, 연속되는 상기 다수의 제1하이구간과 연속되는 상기 다수의 제3하이구간을 포함할 수 있다.
그리고, 상기 입력 펄스폭변조신호는, 연속되는 다수의 제1하이구간과, 각각이 상기 다수의 제1하이구간 각각보다 길고 연속되는 다수의 제5하이구간을 포함하고, 상기 복구부는, 상기 다수의 제1하이구간과 상기 다수의 제5하이구간을 이용하여 상기 유효펄스를 생성하고, 상기 유효 펄스폭변조신호는, 연속되는 상기 다수의 제1하이구간과 연속되는 상기 다수의 제5하이구간을 포함할 수 있다.
한편, 본 발명은, 어셈블리 구동부가, 외부시스템으로부터 전달되는 입력 펄스폭변조신호의 연속되는 다수의 입력펄스를 이용하여 유효 펄스폭변조신호를 생성하는 단계와, 상기 어셈블리 구동부가, 상기 유효 펄스폭변조신호에 대응되는 발광다이오드 피드백신호를 생성하는 단계와, 상기 어셈블리 구동부가, 상기 발광다이오드 피드백신호신호에 따라 발광다이오드 어셈블리의 발광을 스위칭 하는 단계를 포함하는 백라이트 유닛의 구동방법을 제공한다.
그리고, 상기 어셈블리 구동부가 상기 유효 펄스폭변조신호를 생성하는 단계는, 상기 어셈블리 구동부의 버퍼부가 상기 다수의 입력펄스를 저장하는 단계와, 상기 어셈블리 구동부의 복구부가 상기 다수의 입력펄스를 이용하여 유효펄스를 생성하는 단계와, 상기 어셈블리 구동부의 생성부가 상기 유효펄스를 수집 합성하여 상기 유효 펄스폭변조신호를 생성하는 단계를 포함할 수 있다.
또한, 상기 다수의 입력펄스는 연속되는 제N 내지 제(N+3)입력펄스를 포함하고, 상기 복구부는, 상기 제N 및 제(N+1)입력펄스가 입력되는 제1앤드게이트와, 상기 제(N+2) 및 제(N+3)입력펄스가 입력되는 제2앤드게이트와, 상기 제1 및 제2앤드게이트의 출력이 입력되고, 상기 유효펄스를 출력하는 오어게이트를 포함할 수 있다.
그리고, 상기 어셈블리 구동부가 상기 발광다이오드 피드백신호를 생성하는 단계는, 상기 어셈블리 구동부의 카운터부가 상기 유효 펄스폭변조신호의 듀티를 카운트하여 카운트신호를 생성하는 단계와, 상기 어셈블리 구동부의 스위칭부가 상기 카운트신호에 따라 상기 발광다이오드 피드백신호를 생성하는 단계를 포함할 수 있다.
본 발명은, 노이즈 성분을 포함하는 입력 펄스폭변조신호를 복구하여 유효 펄스폭변조신호가 생성되고, 유효 펄스폭변조신호를 이용하여 노이즈 성분이 보상된 발광량의 빛이 방출되고 영상의 표시품질이 개선되는 효과를 갖는다.
그리고, 본 발명은, 입력 펄스폭변조신호의 적어도 4개의 펄스를 이용하여 유효 펄스폭변조신호를 생성함으로써, 노이즈 성분이 보상되고 입력 펄스폭변조신호의 듀티비 변경 시에도 정상적으로 구동되는 효과를 갖는다.
도 1은 종래의 발광다이오드를 포함하는 백라이트 유닛의 정상구동에 사용되는 다수의 신호의 파형을 도시한 도면.
도 2는 종래의 발광다이오드를 포함하는 백라이트 유닛의 비정상구동에 사용되는 다수의 신호의 파형을 도시한 도면.
도 3은 본 발명의 실시예에 따른 백라이트 유닛을 도시한 도면.
도 4는 본 발명의 실시예에 따른 백라이트 유닛의 복구부를 도시한 도면.
도 5는 본 발명의 실시예에 따른 백라이트 유닛의 다수의 신호의 파형을 도시한 도면.
도 6a 내지 도 6d는 각각 본 발명의 실시예에 따른 백라이트 유닛의 복구부의 동작을 도시한 도면.
도 7은 본 발명의 실시예에 따른 백라이트 유닛의 듀티비 감소의 경우의 다수의 신호의 파형을 도시한 도면.
도 8a 내지 도 8d는 각각 본 발명의 실시예에 따른 백라이트 유닛의 듀티비 감소의 경우의 복구부의 동작을 도시한 도면.
도 9는 본 발명의 실시예에 따른 백라이트 유닛의 듀티비 증가의 경우의 다수의 신호의 파형을 도시한 도면.
도 10a 내지 도 10d는 각각 본 발명의 실시예에 따른 백라이트 유닛의 듀티비 증가의 경우의 복구부의 동작을 도시한 도면
이하, 첨부한 도면을 참조하여 본 발명에 따른 백라이트 유닛 및 그 구동방법을 설명한다.
도 3은 본 발명의 실시예에 따른 백라이트 유닛을 도시한 도면이다.
도 3에 도시한 바와 같이, 본 발명의 실시예에 따른 백라이트 유닛(110)은, 인덕터(L), 다이오드(D), 어셈블리 구동부(120), 발광다이오드 어셈블리(140)를 포함한다.
백라이트 유닛(110)은, 그래픽처리장치(graphic processing unit: GPU)와 같은 외부시스템(150)으로부터 연결케이블(152)를 통하여 입력전압(VIN), 발광다이오드 인에이블신호(LEN), 입력 펄스폭변조신호(PIN)를 공급받아 발광다이오드 어셈블리(140)를 구동한다.
구체적으로, 외부시스템(150)의 입력전압(VIN)은, 인덕터(L)를 통하여 어셈블리 구동부(120)에 입력되고, 인덕터(L), 다이오드(D)를 통하여 출력전압(VOUT)으로 발광다이오드 어셈블리(140)에 입력된다.
외부시스템(150)의 발광다이오드 인에이블신호(LEN), 입력 펄스폭변조신호(PIN)는 어셈블리 구동부(120)에 전달된다.
입력전압(VIN)을 전원전압으로 이용하는 어셈블리 구동부(120)는, 발광다이오드 인에이블신호(LEN)에 따라 활성화 되어 입력 펄스폭변조신호(PIN)를 복구하고, 노이즈 성분의 영향이 없는 발광다이오드 피드백신호(LFB)를 이용하여 발광다이오드 어셈블리(140)를 구동한다.
이를 위하여 어셈블리 구동부(120)는, 버퍼부(122), 복구부(124), 생성부(126), 카운터부(128), 스위칭부(130)를 포함하는데, 집적회로(integrated circuit: IC)의 형태로 구성될 수 있다.
버퍼부(122)는, 입력 펄스폭변조신호(PIN)의 연속된 다수의 입력펄스를 저장하는데, 예를 들어 제N 내지 제(N+3)입력펄스(PIN(N) 내지 PIN(N+3))를 저장할 수 있다.
복구부(124)는, 버퍼부(122)의 입력 펄스폭변조신호(PIN)의 연속된 다수의 입력펄스를 이용하여 유효 펄스폭변조신호(PV)의 하나의 유효펄스를 생성하는데, 예를 들어 제N 내지 제(N+3)입력펄스(PIN(N) 내지 PIN(N+3))를 이용하여 제M유효펄스(PV(M))를 생성할 수 있다.
이때, 입력 펄스폭변조신호(PIN)에 노이즈 성분이 유입된 경우에도, 입력 펄스폭변조신호(PIN)의 연속된 다수의 입력펄스의 비정상 성분이 복구되어 유효펄스는 정상형태를 갖는다.
이러한 복구부(124)의 구성 및 동작은 뒤에서 상세히 설명한다.
생성부(126)는, 복구부(124)의 각 유효펄스를 수집 합성하여 유효 펄스폭변조신호(PV)를 생성하는데, 각 유효펄스가 정상형태를 가지므로, 유효 펄스폭변조신호(PV)는 노이즈 성분의 유입과 무관하게 정상형태를 갖게 된다.
카운터부(128), 유효 펄스폭변조신호(PV)의 듀티(duty)를 카운트하여 카운트신호(DC)를 생성하는데, 유효 펄스폭변조신호(PV)가 노이즈 성분의 유입과 무관하게 정상형태를 가지므로, 카운트신호(DC)는 듀티 변동 이외의 경우에는 균일한 카운트수를 가질 수 있다.
스위칭부(130)는, 카운트신호(DC)에 따라 발광다이오드 피드백신호(LFB)를 생성하는데, 카운트신호(DC)가 듀티 변동 이외의 경우에는 균일한 카운트수를 가지므로, 발광다이오드 피드백신호(LFB)는 균일한 하이구간을 가질 수 있다.
그리고, 어셈블리 구동부(120)는 발광다이오드 피드백신호(LFB)에 따라 발광다이오드 어셈블리(140)를 스위칭 하는데, 발광다이오드 피드백신호(LFB)가 균일한 하이구간을 가지므로, 발광다이오드 어셈블리(140)는 균일한 단위시간 당 발광량의 빛을 방출할 수 있다.
발광다이오드 어셈블리(140)는, 각각이 직렬연결된 다수의 발광다이오드를 포함하는 다수의 발광다이오드 어레이(LA)를 포함하는데, 다수의 발광다이오드 어레이(LA)에는 입력전압(VOUT)이 입력되고, 다수의 발광다이오드 어레이(LA)는 각각 발광다이오드 피드백신호(LFB)의 하이구간 동안 발광하고 발광다이오드 피드백신호(LFB)의 로우구간 동안 비발광 할 수 있다.
이러한 어셈블리 구동부(120)의 복구부(124)의 구성 및 동작을 도면을 참조하여 설명한다.
도 4는 본 발명의 실시예에 따른 백라이트 유닛의 복구부를 도시한 도면이고, 도 5는 본 발명의 실시예에 따른 백라이트 유닛의 다수의 신호의 파형을 도시한 도면이고, 도 6a 내지 도 6d는 각각 본 발명의 실시예에 따른 백라이트 유닛의 복구부의 동작을 도시한 도면으로, 노이즈 성분에 의한 비정상상태의 펄스를 포함하는 입력 펄스폭변조신호가 입력된 경우에 대한 것이며, 도 3을 함께 참조하여 설명한다.
도 4에 도시한 바와 같이, 본 발명의 실시예에 따른 백라이트 유닛(110)의 어셈블리 구동부(120)의 복구부(124)는, 제1 및 제2앤드게이트(AND1, AND2)와 오어게이트(OR)를 포함한다.
제1앤드게이트(AND1)에는 입력 펄스폭변조신호(PIN)의 제N 및 제(N+1)입력펄스(P(N), P(N+1))가 입력되고, 제2앤드게이트(AND2)에는 입력 펄스폭변조신호(PIN)의 제(N+2) 및 제(N+3)입력펄스(P(N+2), P(N+3))가 입력된다.
오어게이트(OR)에는 제1 및 제2앤드게이트(AND1, AND2)의 출력이 입력되고, 오어게이트(OR)로부터는 제M유효펄스(PV(M))가 출력된다.
도 5에 도시한 바와 같이, 입력 펄스폭변조신호(PIN)는 제N 내지 제(N+8)입력펄스(PIN(N) 내지 PIN(N+8))를 포함하는데, 제N, 제(N+1), 제(N+3), 제(N+4), 제(N+6), 제(N+7), 제(N+8)입력펄스(PIN(N), PIN(N+1), PIN(N+3), PIN(N+4), PIN(N+6), PIN(N+7), PIN(N+8))는 정상형태의 하이레벨(HL)의 제1하이구간(wh1)을 갖고, 제N, 제(N+3), 제(N+4), 제(N+6), 제(N+7), 제(N+8)입력펄스(PIN(N), PIN(N+3), PIN(N+4), PIN(N+6), PIN(N+7), PIN(N+8)) 이후에는 정상형태의 로우레벨(LL)의 제1로우구간(wl1)을 갖는다.
반면에, 노이즈 성분에 의하여, 제(N+2)입력펄스(PIN(N+2))는 제1하이구간(wh1)보다 짧은 제3하이구간(wh3)을 갖고, 제(N+2)입력펄스(PIN(N+2))의 전후에는 제1로우구간(wl1)보다 짧은 제3로우구간(wl3)을 갖는다.
그리고, 노이즈 성분에 의하여, 제(N+5)입력펄스(PIN(N+5))는 제1하이구간(wh1)보다 긴 제5하이구간(wh5)을 갖고, 제(N+5)입력펄스(PIN(N+5)) 이후에는 제1로우구간(wl1)보다 짧은 제5로우구간(wl5)을 갖는다.
이러한 형태의 입력 펄스폭변조신호(PIN)의 연속되는 4개의 펄스가 어셈블리 구동부(120)의 복구부(124)에 입력될 경우, 도 6a에 도시한 바와 같이, 제1하이구간(wh1)을 갖는 제N입력펄스(PIN(N))와 제1하이구간(wh1)을 갖는 제(N+1)입력펄스(PIN(N+1))가 제1앤드게이트(AND1)에 입력되어 제1앤드게이트(AND1)로부터 제1하이구간(wh1)을 갖는 펄스가 출력되고, 제3하이구간(wh3)을 갖는 제(N+2)입력펄스(PIN(N+2))와 제1하이구간(wh1)을 갖는 제(N+3)입력펄스(PIN(N+3))가 제2앤드게이트(AND2)에 입력되어 제2앤드게이트(AND2)로부터 제3하이구간(wh3)을 갖는 펄스가 출력된다.
이에 따라, 제1하이구간(wh1)을 갖는 펄스와 제3하이구간(wh3)을 갖는 펄스가 오어게이트(OR)에 입력되어 오어게이트(OR)로부터 제1하이구간(wh1)을 갖는 제M유효펄스(PV(M))가 출력된다.
도 6b에 도시한 바와 같이, 제1하이구간(wh1)을 갖는 제(N+1)입력펄스(PIN(N+1))와 제3하이구간(wh3)을 갖는 제(N+2)입력펄스(PIN(N+2))가 제1앤드게이트(AND1)에 입력되어 제1앤드게이트(AND1)로부터 제3하이구간(wh3)을 갖는 펄스가 출력되고, 제1하이구간(wh1)을 갖는 제(N+3)입력펄스(PIN(N+3))와 제1하이구간(wh1)을 갖는 제(N+4)입력펄스(PIN(N+4))가 제2앤드게이트(AND2)에 입력되어 제2앤드게이트(AND2)로부터 제1하이구간(wh1)을 갖는 펄스가 출력된다.
이에 따라, 제3하이구간(wh3)을 갖는 펄스와 제1하이구간(wh1)을 갖는 펄스가 오어게이트(OR)에 입력되어 오어게이트(OR)로부터 제1하이구간(wh1)을 갖는 제(M+1)유효펄스(PV(M+1))가 출력된다.
도 6c에 도시한 바와 같이, 제3하이구간(wh3)을 갖는 제(N+2)입력펄스(PIN(N+2))와 제1하이구간(wh1)을 갖는 제(N+3)입력펄스(PIN(N+3))가 제1앤드게이트(AND1)에 입력되어 제1앤드게이트(AND1)로부터 제3하이구간(wh3)을 갖는 펄스가 출력되고, 제1하이구간(wh1)을 갖는 제(N+4)입력펄스(PIN(N+4))와 제5하이구간(wh5)을 갖는 제(N+5)입력펄스(PIN(N+5))가 제2앤드게이트(AND2)에 입력되어 제2앤드게이트(AND2)로부터 제1하이구간(wh1)을 갖는 펄스가 출력된다.
이에 따라, 제3하이구간(wh3)을 갖는 펄스와 제1하이구간(wh1)을 갖는 펄스가 오어게이트(OR)에 입력되어 오어게이트(OR)로부터 제1하이구간(wh1)을 갖는 제(M+2)유효펄스(PV(M+2))가 출력된다.
도 6d에 도시한 바와 같이, 제1하이구간(wh1)을 갖는 제(N+3)입력펄스(PIN(N+3))와 제1하이구간(wh1)을 갖는 제(N+4)입력펄스(PIN(N+4))가 제1앤드게이트(AND1)에 입력되어 제1앤드게이트(AND1)로부터 제1하이구간(wh1)을 갖는 펄스가 출력되고, 제5하이구간(wh5)을 갖는 제(N+5)입력펄스(PIN(N+5))와 제1하이구간(wh1)을 갖는 제(N+6)입력펄스(PIN(N+6))가 제2앤드게이트(AND2)에 입력되어 제2앤드게이트(AND2)로부터 제1하이구간(wh1)을 갖는 펄스가 출력된다.
이에 따라, 제1하이구간(wh1)을 갖는 펄스와 제1하이구간(wh1)을 갖는 펄스가 오어게이트(OR)에 입력되어 오어게이트(OR)로부터 제1하이구간(wh1)을 갖는 제(M+3)유효펄스(PV(M+3))가 출력된다.
이와 같이, 복구부(124)는, 노이즈 성분에 의한 비정상상태의 제3하이구간(wh3) 또는 제5하이구간(wh5)을 포함하는 제N 내지 제(N+6)입력펄스(PIN(N) 내지 PIN(N+6))을 복구하여 정상상태의 제1하이구간(wh1)을 포함하는 제M 내지 제(M+3)유효펄스(PV(M) 내지 PV(M+3))를 생성할 수 있다.
즉, 도 5에 도시한 바와 같이, 생성부(126)가 다수의 유효펄스를 수집 합성하여 생성하는 유효 펄스폭변조신호(PV)는, 하이레벨(HL)의 제1하이구간(wh1) 및 로우레벨(LL)의 제1로우구간(wl1)이 일정한 구형파(rectangular wave) 형태를 갖는다.
카운터부(128)가 유효 펄스폭변조신호(PV)의 듀티를 카운트하여 생성하는 카운트신호(DC)는, 유효 펄스폭변조신호(PV)의 제1하이구간(wh1)에 대응되어 일정한 카운트수(예를 들어, 3)를 갖고 유효 펄스폭변조신호(PV)의 제1로우구간(wl1)에 대응되어 0의 카운트수(X)를 갖는다.
스위칭부(130)가 카운트신호(DC)에 따라 생성하는 피드백신호(LFB)는, 하이레벨(HL)의 제2하이구간(wh2) 및 로우레벨(LL)의 제2로우구간(wl2)이 일정한 구형파 형태를 갖는다.
이상과 같이, 본 발명의 실시예에 따른 백라이트 유닛(110)에서는, 외부시스템(150)으로부터 전달되는 입력 펄스폭변조신호(PIN)에 노이즈 성분이 유입된 경우에도, 발광다이오드 구동부(120)가 입력 펄스폭변조신호(PIN)의 연속된 다수의 펄스를 이용하여 노이즈 성분에 의한 비정상상태가 복구된 유효 펄스폭변조신호(PV)를 생성하고, 정상상태의 유효 펄스폭변조신호(PV)로부터 생성된 균일한 하이구간 및 로우구간을 갖는 피드백신호(LFB)에 따라 발광다이오드 어셈블리(140)를 스위칭 하므로, 발광다이오드 어셈블리(140)는 균일한 단위시간 당 발광량의 빛을 방출할 수 있으며, 그 결과 백라이트 유닛(110)을 포함하는 액정표시장치는 표시품질이 개선된 영상을 표시할 수 있다.
한편, 액정표시장치의 구동 중에 필요에 따라 듀티비를 변경하여 백라이트 유닛의 단위시간 당 발광량을 변경할 수도 있는데, 이를 도면을 참조하여 설명한다.
도 7은 본 발명의 실시예에 따른 백라이트 유닛의 다수의 신호의 파형을 도시한 도면이고, 도 8a 내지 도 8d는 각각 본 발명의 실시예에 따른 백라이트 유닛의 복구부의 동작을 도시한 도면으로, 발광량 감소를 위한 듀티비 감소의 경우에 대한 것이며, 도 3을 함께 참조하여 설명한다.
도 7에 도시한 바와 같이, 입력 펄스폭변조신호(PIN)는 제N 내지 제(N+7)입력펄스(PIN(N) 내지 PIN(N+7))를 포함하는데, 제(N+2) 및 제(N+3)입력펄스(PIN(N+2), PIN(N+3) 사이에서 듀티비가 감소되도록 하이구간의 폭이 변경된다.
즉, 제N 내지 제(N+2)입력펄스(PIN(N) 내지 PIN(N+2))는 하이레벨(HL)의 제1하이구간(wh1)과 로우레벨(LL)의 제1로우구간(wl1)을 갖고, 제(N+3) 내지 제(N+7)입력펄스(PIN(N+3) 내지 PIN(N+7))는 제1하이구간(wh1)보다 짧은 제3하이구간(wh3)과 제1로우구간(wl1)보다 긴 제3로우구간(wl3)을 갖는다.
이러한 형태의 입력 펄스폭변조신호(PIN)의 연속되는 4개의 펄스가 어셈블리 구동부(120)의 복구부(124)에 입력될 경우, 도 8a에 도시한 바와 같이, 제1하이구간(wh1)을 갖는 제N입력펄스(PIN(N))와 제1하이구간(wh1)을 갖는 제(N+1)입력펄스(PIN(N+1))가 제1앤드게이트(AND1)에 입력되어 제1앤드게이트(AND1)로부터 제1하이구간(wh1)을 갖는 펄스가 출력되고, 제1하이구간(wh1)을 갖는 제(N+2)입력펄스(PIN(N+2))와 제3하이구간(wh3)을 갖는 제(N+3)입력펄스(PIN(N+3))가 제2앤드게이트(AND2)에 입력되어 제2앤드게이트(AND2)로부터 제3하이구간(wh3)을 갖는 펄스가 출력된다.
이에 따라, 제1하이구간(wh1)을 갖는 펄스와 제3하이구간(wh3)을 갖는 펄스가 오어게이트(OR)에 입력되어 오어게이트(OR)로부터 제1하이구간(wh1)을 갖는 제M유효펄스(PV(M))가 출력된다.
도 8b에 도시한 바와 같이, 제1하이구간(wh1)을 갖는 제(N+1)입력펄스(PIN(N+1))와 제1하이구간(wh1)을 갖는 제(N+2)입력펄스(PIN(N+2))가 제1앤드게이트(AND1)에 입력되어 제1앤드게이트(AND1)로부터 제1하이구간(wh1)을 갖는 펄스가 출력되고, 제3하이구간(wh3)을 갖는 제(N+3)입력펄스(PIN(N+3))와 제3하이구간(wh3)을 갖는 제(N+4)입력펄스(PIN(N+4))가 제2앤드게이트(AND2)에 입력되어 제2앤드게이트(AND2)로부터 제3하이구간(wh3)을 갖는 펄스가 출력된다.
이에 따라, 제1하이구간(wh1)을 갖는 펄스와 제3하이구간(wh3)을 갖는 펄스가 오어게이트(OR)에 입력되어 오어게이트(OR)로부터 제1하이구간(wh1)을 갖는 제(M+1)유효펄스(PV(M+1))가 출력된다.
도 8c에 도시한 바와 같이, 제1하이구간(wh1)을 갖는 제(N+2)입력펄스(PIN(N+2))와 제3하이구간(wh3)을 갖는 제(N+3)입력펄스(PIN(N+3))가 제1앤드게이트(AND1)에 입력되어 제1앤드게이트(AND1)로부터 제3하이구간(wh3)을 갖는 펄스가 출력되고, 제3하이구간(wh3)을 갖는 제(N+4)입력펄스(PIN(N+4))와 제3하이구간(wh3)을 갖는 제(N+5)입력펄스(PIN(N+5))가 제2앤드게이트(AND2)에 입력되어 제2앤드게이트(AND2)로부터 제3하이구간(wh3)을 갖는 펄스가 출력된다.
이에 따라, 제3하이구간(wh3)을 갖는 펄스와 제3하이구간(wh3)을 갖는 펄스가 오어게이트(OR)에 입력되어 오어게이트(OR)로부터 제3하이구간(wh3)을 갖는 제(M+2)유효펄스(PV(M+2))가 출력된다.
도 8d에 도시한 바와 같이, 제3하이구간(wh3)을 갖는 제(N+3)입력펄스(PIN(N+3))와 제3하이구간(wh3)을 갖는 제(N+4)입력펄스(PIN(N+4))가 제1앤드게이트(AND1)에 입력되어 제1앤드게이트(AND1)로부터 제3하이구간(wh3)을 갖는 펄스가 출력되고, 제3하이구간(wh3)을 갖는 제(N+5)입력펄스(PIN(N+5))와 제3하이구간(wh3)을 갖는 제(N+6)입력펄스(PIN(N+6))가 제2앤드게이트(AND2)에 입력되어 제2앤드게이트(AND2)로부터 제3하이구간(wh3)을 갖는 펄스가 출력된다.
이에 따라, 제3하이구간(wh3)을 갖는 펄스와 제3하이구간(wh3)을 갖는 펄스가 오어게이트(OR)에 입력되어 오어게이트(OR)로부터 제3하이구간(wh3)을 갖는 제(M+3)유효펄스(PV(M+3))가 출력된다.
이와 같이, 복구부(124)는, 제(N+2) 및 제(N+3)입력펄스(PIN(N+2), PIN(N+3)) 사이에서 듀티비가 감소되는 제N 내지 제(N+6)입력펄스(PIN(N) 내지 PIN(N+6))를 복구하여 제(M+1) 및 제(M+2)유효펄스(PV(M+1), PV(M+2)) 사이에서 듀티비가 감소되는 제M 내지 제(M+3)유효펄스(PV(M) 내지 PV(M+3))를 생성할 수 있다.
즉, 도 7에 도시한 바와 같이, 생성부(126)가 다수의 유효펄스를 수집 합성하여 생성하는 유효 펄스폭변조신호(PV)는, 하이레벨(HL)의 제1하이구간(wh1)이 제3하이구간(wh3)으로 감소하고 로우레벨(LL)의 제1로우구간(wl1)이 제3로우구간(wl3)으로 증가하는 구형파(rectangular wave) 형태를 갖는다.
카운터부(128)가 유효 펄스폭변조신호(PV)의 듀티를 카운트하여 생성하는 카운트신호(DC)는, 유효 펄스폭변조신호(PV)의 제1 및 제3하이구간(wh1, wh3)에 대응되어 각각 일정한 카운트수(예를 들어, 각각 3 및 2)를 갖고 유효 펄스폭변조신호(PV)의 제1 및 제3로우구간(wl1, wl3)에 대응되어 0의 카운트수(X)를 갖는다.
스위칭부(130)가 카운트신호(DC)에 따라 생성하는 피드백신호(LFB)는, 하이레벨(HL)의 제2하이구간(wh2)이 제4하이구간(wh4)으로 감소하고 로우레벨(LL)의 제2로우구간(wl2)이 제4로우구간(wl4)으로 증가하는 구형파 형태를 갖는다.
이상과 같이, 본 발명의 실시예에 따른 백라이트 유닛(110)에서는, 외부시스템(150)으로부터 전달되는 입력 펄스폭변조신호(PIN)의 듀티비가 감소되는 경우에도, 발광다이오드 구동부(120)가 입력 펄스폭변조신호(PIN)의 연속된 다수의 펄스를 이용하여 듀티비가 감소되는 유효 펄스폭변조신호(PV)를 생성하고, 듀티비가 감소되는 유효 펄스폭변조신호(PV)로부터 생성된 하이구간이 감소되고 로우구간이 증가되는 피드백신호(LFB)에 따라 발광다이오드 어셈블리(140)를 스위칭 하므로, 발광다이오드 어셈블리(140)는 입력 펄스폭변조신호의 듀티비 감소에 대응되어 단위시간 당 발광량이 감소되는 빛을 방출하여 정상적으로 구동될 수 있다.
도 9는 본 발명의 실시예에 따른 백라이트 유닛의 다수의 신호의 파형을 도시한 도면이고, 도 10a 내지 도 10d는 각각 본 발명의 실시예에 따른 백라이트 유닛의 복구부의 동작을 도시한 도면으로, 발광량 증가를 위한 듀티비 증가의 경우에 대한 것이며, 도 3을 함께 참조하여 설명한다.
도 9에 도시한 바와 같이, 입력 펄스폭변조신호(PIN)는 제N 내지 제(N+7)입력펄스(PIN(N) 내지 PIN(N+7))를 포함하는데, 제(N+2) 및 제(N+3)입력펄스(PIN(N+2), PIN(N+3) 사이에서 듀티비가 증가되도록 하이구간의 폭이 변경된다.
즉, 제N 내지 제(N+2)입력펄스(PIN(N) 내지 PIN(N+2))는 하이레벨(HL)의 제1하이구간(wh1)과 로우레벨(LL)의 제1로우구간(wl1)을 갖고, 제(N+3) 내지 제(N+7)입력펄스(PIN(N+3) 내지 PIN(N+7))는 제1하이구간(wh1)보다 긴 제5하이구간(wh5)과 제1로우구간(wl1)보다 짧은 제5로우구간(wl5)을 갖는다.
이러한 형태의 입력 펄스폭변조신호(PIN)의 연속되는 4개의 펄스가 어셈블리 구동부(120)의 복구부(124)에 입력될 경우, 도 10a에 도시한 바와 같이, 제1하이구간(wh1)을 갖는 제N입력펄스(PIN(N))와 제1하이구간(wh1)을 갖는 제(N+1)입력펄스(PIN(N+1))가 제1앤드게이트(AND1)에 입력되어 제1앤드게이트(AND1)로부터 제1하이구간(wh1)을 갖는 펄스가 출력되고, 제1하이구간(wh1)을 갖는 제(N+2)입력펄스(PIN(N+2))와 제5하이구간(wh5)을 갖는 제(N+3)입력펄스(PIN(N+3))가 제2앤드게이트(AND2)에 입력되어 제2앤드게이트(AND2)로부터 제1하이구간(wh1)을 갖는 펄스가 출력된다.
이에 따라, 제1하이구간(wh1)을 갖는 펄스와 제1하이구간(wh1)을 갖는 펄스가 오어게이트(OR)에 입력되어 오어게이트(OR)로부터 제1하이구간(wh1)을 갖는 제M유효펄스(PV(M))가 출력된다.
도 10b에 도시한 바와 같이, 제1하이구간(wh1)을 갖는 제(N+1)입력펄스(PIN(N+1))와 제1하이구간(wh1)을 갖는 제(N+2)입력펄스(PIN(N+2))가 제1앤드게이트(AND1)에 입력되어 제1앤드게이트(AND1)로부터 제1하이구간(wh1)을 갖는 펄스가 출력되고, 제5하이구간(wh5)을 갖는 제(N+3)입력펄스(PIN(N+3))와 제5하이구간(wh5)을 갖는 제(N+4)입력펄스(PIN(N+4))가 제2앤드게이트(AND2)에 입력되어 제2앤드게이트(AND2)로부터 제5하이구간(wh5)을 갖는 펄스가 출력된다.
이에 따라, 제1하이구간(wh1)을 갖는 펄스와 제5하이구간(wh5)을 갖는 펄스가 오어게이트(OR)에 입력되어 오어게이트(OR)로부터 제5하이구간(wh5)을 갖는 제(M+1)유효펄스(PV(M+1))가 출력된다.
도 10c에 도시한 바와 같이, 제1하이구간(wh1)을 갖는 제(N+2)입력펄스(PIN(N+2))와 제5하이구간(wh5)을 갖는 제(N+3)입력펄스(PIN(N+3))가 제1앤드게이트(AND1)에 입력되어 제1앤드게이트(AND1)로부터 제1하이구간(wh1)을 갖는 펄스가 출력되고, 제5하이구간(wh5)을 갖는 제(N+4)입력펄스(PIN(N+4))와 제5하이구간(wh5)을 갖는 제(N+5)입력펄스(PIN(N+5))가 제2앤드게이트(AND2)에 입력되어 제2앤드게이트(AND2)로부터 제5하이구간(wh5)을 갖는 펄스가 출력된다.
이에 따라, 제1하이구간(wh1)을 갖는 펄스와 제5하이구간(wh5)을 갖는 펄스가 오어게이트(OR)에 입력되어 오어게이트(OR)로부터 제5하이구간(wh5)을 갖는 제(M+2)유효펄스(PV(M+2))가 출력된다.
도 10d에 도시한 바와 같이, 제5하이구간(wh5)을 갖는 제(N+3)입력펄스(PIN(N+3))와 제5하이구간(wh3)을 갖는 제(N+4)입력펄스(PIN(N+4))가 제1앤드게이트(AND1)에 입력되어 제1앤드게이트(AND1)로부터 제5하이구간(wh5)을 갖는 펄스가 출력되고, 제5하이구간(wh5)을 갖는 제(N+5)입력펄스(PIN(N+5))와 제5하이구간(wh5)을 갖는 제(N+6)입력펄스(PIN(N+6))가 제2앤드게이트(AND2)에 입력되어 제2앤드게이트(AND2)로부터 제5하이구간(wh5)을 갖는 펄스가 출력된다.
이에 따라, 제5하이구간(wh5)을 갖는 펄스와 제5하이구간(wh5)을 갖는 펄스가 오어게이트(OR)에 입력되어 오어게이트(OR)로부터 제5하이구간(wh5)을 갖는 제(M+3)유효펄스(PV(M+3))가 출력된다.
이와 같이, 복구부(124)는, 제(N+2) 및 제(N+3)입력펄스(PIN(N+2), PIN(N+3)) 사이에서 듀티비가 증가되는 제N 내지 제(N+6)입력펄스(PIN(N) 내지 PIN(N+6))를 복구하여 제M 및 제(M+1)유효펄스(PV(M), PV(M+1)) 사이에서 듀티비가 증가되는 제M 내지 제(M+3)유효펄스(PV(M) 내지 PV(M+3))를 생성할 수 있다.
즉, 도 9에 도시한 바와 같이, 생성부(126)가 다수의 유효펄스를 수집 합성하여 생성하는 유효 펄스폭변조신호(PV)는, 하이레벨(HL)의 제1하이구간(wh1)이 제5하이구간(wh5)으로 증가하고 로우레벨(LL)의 제1로우구간(wl1)이 제5로우구간(wl5)으로 감소하는 구형파(rectangular wave) 형태를 갖는다.
카운터부(128)가 유효 펄스폭변조신호(PV)의 듀티를 카운트하여 생성하는 카운트신호(DC)는, 유효 펄스폭변조신호(PV)의 제1 및 제5하이구간(wh1, wh5)에 대응되어 각각 일정한 카운트수(예를 들어, 각각 3 및 4)를 갖고 유효 펄스폭변조신호(PV)의 제1 및 제5로우구간(wl1, wl5)에 대응되어 0의 카운트수(X)를 갖는다.
스위칭부(130)가 카운트신호(DC)에 따라 생성하는 피드백신호(LFB)는, 하이레벨(HL)의 제2하이구간(wh2)이 제6하이구간(wh6)으로 증가하고 로우레벨(LL)의 제2로우구간(wl2)이 제6로우구간(wl6)으로 감소하는 구형파 형태를 갖는다.
이상과 같이, 본 발명의 실시예에 따른 백라이트 유닛(110)에서는, 외부시스템(150)으로부터 전달되는 입력 펄스폭변조신호(PIN)의 듀티비가 증가되는 경우에도, 발광다이오드 구동부(120)가 입력 펄스폭변조신호(PIN)의 연속된 다수의 펄스를 이용하여 듀티비가 증가되는 유효 펄스폭변조신호(PV)를 생성하고, 듀티비가 증가되는 유효 펄스폭변조신호(PV)로부터 생성된 하이구간이 증가되고 로우구간이 감소되는 피드백신호(LFB)에 따라 발광다이오드 어셈블리(140)를 스위칭 하므로, 발광다이오드 어셈블리(140)는 입력 펄스폭변조신호의 듀티비 증가에 대응되어 증가되는 단위시간 당 발광량의 빛을 방출하여 정상적으로 구동될 수 있다.
상기에서는 본 발명의 바람직한 실시예를 참조하여 설명하였지만, 해당 기술분야의 숙련된 당업자는 하기의 특허청구범위에 기재된 본 발명의 기술적 사상 및 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다.
110: 백라이트 유닛 120: 어셈블리 구동부
122: 버퍼부 124: 복구부
126: 생성부 128: 카운터부
130: 스위칭부 140: 발광다이오드 어셈블리

Claims (10)

  1. 다수의 발광다이오드 어레이를 포함하는 발광다이오드 어셈블리와;
    외부시스템으로부터 전달되는 입력 펄스폭변조신호의 연속되는 다수의 입력펄스를 이용하여 유효 펄스폭변조신호를 생성하고, 상기 유효 펄스폭변조신호에 대응되는 발광다이오드 피드백신호를 생성하고, 상기 발광다이오드 피드백신호에 따라 상기 발광다이오드 어셈블리의 발광을 스위칭 하는 어셈블리 구동부
    를 포함하는 백라이트 유닛.
  2. 제 1 항에 있어서,
    상기 어셈블리 구동부는,
    상기 다수의 입력펄스를 저장하는 버퍼부와;
    상기 다수의 입력펄스를 이용하여 유효펄스를 생성하는 복구부와;
    상기 유효펄스를 수집 합성하여 상기 유효 펄스폭변조신호를 생성하는 생성부와;
    상기 유효 펄스폭변조신호의 듀티를 카운트하여 카운트신호를 생성하는 카운터부와;
    상기 카운트신호에 따라 상기 발광다이오드 피드백신호를 생성하는 스위칭부
    를 포함하는 백라이트 유닛.
  3. 제 2 항에 있어서,
    상기 다수의 입력펄스는 연속되는 제N 내지 제(N+3)입력펄스를 포함하고,
    상기 복구부는,
    상기 제N 및 제(N+1)입력펄스가 입력되는 제1앤드게이트와;
    상기 제(N+2) 및 제(N+3)입력펄스가 입력되는 제2앤드게이트와;
    상기 제1 및 제2앤드게이트의 출력이 입력되고, 상기 유효펄스를 출력하는 오어게이트
    를 포함하는 백라이트 유닛.
  4. 제 2 항에 있어서,
    상기 입력 펄스폭변조신호는, 정상상태의 제1하이구간과, 상기 제1하이구간보다 짧은 비정상상태의 제3하이구간과, 상기 제1하이구간보다 긴 비정상상태의 제5하이구간을 포함하고,
    상기 복구부는, 상기 제3 및 제5하이구간을 복구하여 상기 유효펄스를 생성하고,
    상기 유효 펄스폭변조신호는, 상기 제1하이구간을 포함하는 백라이트 유닛.
  5. 제 2 항에 있어서,
    상기 입력 펄스폭변조신호는, 연속되는 다수의 제1하이구간과, 각각이 상기 다수의 제1하이구간 각각보다 짧고 연속되는 다수의 제3하이구간을 포함하고,
    상기 복구부는, 상기 다수의 제1하이구간과 상기 다수의 제3하이구간을 이용하여 상기 유효펄스를 생성하고,
    상기 유효 펄스폭변조신호는, 연속되는 상기 다수의 제1하이구간과 연속되는 상기 다수의 제3하이구간을 포함하는 백라이트 유닛.
  6. 제 2 항에 있어서,
    상기 입력 펄스폭변조신호는, 연속되는 다수의 제1하이구간과, 각각이 상기 다수의 제1하이구간 각각보다 길고 연속되는 다수의 제5하이구간을 포함하고,
    상기 복구부는, 상기 다수의 제1하이구간과 상기 다수의 제5하이구간을 이용하여 상기 유효펄스를 생성하고,
    상기 유효 펄스폭변조신호는, 연속되는 상기 다수의 제1하이구간과 연속되는 상기 다수의 제5하이구간을 포함하는 백라이트 유닛.
  7. 어셈블리 구동부가, 외부시스템으로부터 전달되는 입력 펄스폭변조신호의 연속되는 다수의 입력펄스를 이용하여 유효 펄스폭변조신호를 생성하는 단계와;
    상기 어셈블리 구동부가, 상기 유효 펄스폭변조신호에 대응되는 발광다이오드 피드백신호를 생성하는 단계와;
    상기 어셈블리 구동부가, 상기 발광다이오드 피드백신호신호에 따라 발광다이오드 어셈블리의 발광을 스위칭 하는 단계
    를 포함하는 백라이트 유닛의 구동방법.
  8. 제 7 항에 있어서,
    상기 어셈블리 구동부가 상기 유효 펄스폭변조신호를 생성하는 단계는,
    상기 어셈블리 구동부의 버퍼부가 상기 다수의 입력펄스를 저장하는 단계와;
    상기 어셈블리 구동부의 복구부가 상기 다수의 입력펄스를 이용하여 유효펄스를 생성하는 단계와;
    상기 어셈블리 구동부의 생성부가 상기 유효펄스를 수집 합성하여 상기 유효 펄스폭변조신호를 생성하는 단계
    를 포함하는 백라이트 유닛의 구동방법.
  9. 제 8 항에 있어서,
    상기 다수의 입력펄스는 연속되는 제N 내지 제(N+3)입력펄스를 포함하고,
    상기 복구부는,
    상기 제N 및 제(N+1)입력펄스가 입력되는 제1앤드게이트와;
    상기 제(N+2) 및 제(N+3)입력펄스가 입력되는 제2앤드게이트와;
    상기 제1 및 제2앤드게이트의 출력이 입력되고, 상기 유효펄스를 출력하는 오어게이트
    를 포함하는 백라이트 유닛의 구동방법.
  10. 제 7 항에 있어서,
    상기 어셈블리 구동부가 상기 발광다이오드 피드백신호를 생성하는 단계는,
    상기 어셈블리 구동부의 카운터부가 상기 유효 펄스폭변조신호의 듀티를 카운트하여 카운트신호를 생성하는 단계와;
    상기 어셈블리 구동부의 스위칭부가 상기 카운트신호에 따라 상기 발광다이오드 피드백신호를 생성하는 단계
    를 포함하는 백라이트 유닛의 구동방법.
KR1020170121722A 2017-09-21 2017-09-21 백라이트 유닛 및 그 구동방법 KR102450190B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020170121722A KR102450190B1 (ko) 2017-09-21 2017-09-21 백라이트 유닛 및 그 구동방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020170121722A KR102450190B1 (ko) 2017-09-21 2017-09-21 백라이트 유닛 및 그 구동방법

Publications (2)

Publication Number Publication Date
KR20190033224A true KR20190033224A (ko) 2019-03-29
KR102450190B1 KR102450190B1 (ko) 2022-09-30

Family

ID=65899150

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020170121722A KR102450190B1 (ko) 2017-09-21 2017-09-21 백라이트 유닛 및 그 구동방법

Country Status (1)

Country Link
KR (1) KR102450190B1 (ko)

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20000032319A (ko) * 1998-11-13 2000-06-15 윤종용 액정모니터 인터페이스 장치 및 그의 전원 제어 방법
KR200304020Y1 (ko) * 2002-12-09 2003-02-14 비욘드 이노베이션 테크놀로지 컴퍼니 리미티드 다중-램프 액정표시장치용 백라이트 제어회로
KR20080058054A (ko) * 2006-12-21 2008-06-25 엘지디스플레이 주식회사 액정표시장치의 백라이트 제어장치
KR20110031749A (ko) * 2009-09-21 2011-03-29 삼성전자주식회사 표시장치 및 이의 구동방법
KR20130017538A (ko) * 2011-08-11 2013-02-20 엘지디스플레이 주식회사 액정표시장치와 이의 구동방법
KR20150054455A (ko) * 2013-11-12 2015-05-20 삼성디스플레이 주식회사 백라이트 유닛 및 이를 포함하는 표시장치

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20000032319A (ko) * 1998-11-13 2000-06-15 윤종용 액정모니터 인터페이스 장치 및 그의 전원 제어 방법
KR200304020Y1 (ko) * 2002-12-09 2003-02-14 비욘드 이노베이션 테크놀로지 컴퍼니 리미티드 다중-램프 액정표시장치용 백라이트 제어회로
KR20080058054A (ko) * 2006-12-21 2008-06-25 엘지디스플레이 주식회사 액정표시장치의 백라이트 제어장치
KR20110031749A (ko) * 2009-09-21 2011-03-29 삼성전자주식회사 표시장치 및 이의 구동방법
KR20130017538A (ko) * 2011-08-11 2013-02-20 엘지디스플레이 주식회사 액정표시장치와 이의 구동방법
KR20150054455A (ko) * 2013-11-12 2015-05-20 삼성디스플레이 주식회사 백라이트 유닛 및 이를 포함하는 표시장치

Also Published As

Publication number Publication date
KR102450190B1 (ko) 2022-09-30

Similar Documents

Publication Publication Date Title
JP5284348B2 (ja) Ledバックライト駆動装置
EP3128511A1 (en) Display panel and pixel circuit
KR101836536B1 (ko) 표시 장치 및 표시 장치의 구동 방법
US20210375219A1 (en) Driving method for display device and display device
US6771235B2 (en) Apparatus and method for driving display panel
US7800578B2 (en) Method for driving a light source and a backing light source
US20090021508A1 (en) Light source module for display device and display device having the same
US11244617B1 (en) Display device and driving method of the same
US10043437B2 (en) Display device and method for driving backlight thereof
US20210358419A1 (en) Display driving method, display driving device and display module
GB2336459A (en) Displaying images with gradations on a matrix-type display device
JP5643268B2 (ja) 発光ダイオード駆動回路、発光ダイオード駆動装置および駆動方法
JP2012113900A (ja) 液晶表示装置及びそれに用いられるバックライト装置、及びバックライトの光強度制御方法
KR102199942B1 (ko) 휘도 선형성을 유지하면서 플리커 현상을 저감시키는 pmoled 디스플레이 장치 및 pmoled 디스플레이 방법
WO2023126027A2 (zh) 显示面板的驱动电路
KR102450190B1 (ko) 백라이트 유닛 및 그 구동방법
US7317444B2 (en) Method and circuit for improving a quality of display on an LCD screen
US9549439B2 (en) Display apparatus and method of driving backlight thereof
KR20090041494A (ko) 서브 스캔 선택부를 채용한 pwm 방식의 led 구동장치 및 방법
JP2005208259A (ja) 有機elディスプレイ装置の駆動装置および駆動方法
US20240194113A1 (en) Pixel unit, display substrate and driving method thereof, and display apparatus
KR20000074625A (ko) 플라즈마 디스플레이 장치의 구동회로
TWI842320B (zh) 顯示面板之驅動器
KR102670282B1 (ko) 표시 장치
JP2008026678A (ja) パッシブマトリクス型表示装置

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant