KR20180081728A - 공유된 통신 매체 상의 액세스 포인트의 서브프레임 타이밍의 통신 - Google Patents

공유된 통신 매체 상의 액세스 포인트의 서브프레임 타이밍의 통신 Download PDF

Info

Publication number
KR20180081728A
KR20180081728A KR1020187012866A KR20187012866A KR20180081728A KR 20180081728 A KR20180081728 A KR 20180081728A KR 1020187012866 A KR1020187012866 A KR 1020187012866A KR 20187012866 A KR20187012866 A KR 20187012866A KR 20180081728 A KR20180081728 A KR 20180081728A
Authority
KR
South Korea
Prior art keywords
drs
transmission window
access point
frame
value
Prior art date
Application number
KR1020187012866A
Other languages
English (en)
Inventor
칸난 아루무감 첸다마라이
타오 루오
치라그 수레쉬바이 파텔
타메르 아델 카도우스
Original Assignee
퀄컴 인코포레이티드
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 퀄컴 인코포레이티드 filed Critical 퀄컴 인코포레이티드
Publication of KR20180081728A publication Critical patent/KR20180081728A/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W72/00Local resource management
    • H04W72/04Wireless resource allocation
    • H04W72/044Wireless resource allocation based on the type of the allocated resource
    • H04W72/0446Resources in time domain, e.g. slots or frames
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/0001Arrangements for dividing the transmission path
    • H04L5/0003Two-dimensional division
    • H04L5/0005Time-frequency
    • H04L5/0007Time-frequency the frequencies being orthogonal, e.g. OFDM(A), DMT
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/003Arrangements for allocating sub-channels of the transmission path
    • H04L5/0048Allocation of pilot signals, i.e. of signals known to the receiver
    • H04L5/005Allocation of pilot signals, i.e. of signals known to the receiver of common pilots, i.e. pilots destined for multiple users or terminals
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/003Arrangements for allocating sub-channels of the transmission path
    • H04L5/0058Allocation criteria
    • H04L5/0073Allocation arrangements that take into account other cell interferences
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W48/00Access restriction; Network selection; Access point selection
    • H04W48/16Discovering, processing access restriction or access information
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W72/00Local resource management
    • H04W72/04Wireless resource allocation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W72/00Local resource management
    • H04W72/04Wireless resource allocation
    • H04W72/044Wireless resource allocation based on the type of the allocated resource
    • H04W72/0466Wireless resource allocation based on the type of the allocated resource the resource being a scrambling code
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W74/00Wireless channel access
    • H04W74/08Non-scheduled access, e.g. ALOHA
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W8/00Network data management
    • H04W8/005Discovery of network devices, e.g. terminals
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W88/00Devices specially adapted for wireless communication networks, e.g. terminals, base stations or access point devices
    • H04W88/02Terminal devices
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W88/00Devices specially adapted for wireless communication networks, e.g. terminals, base stations or access point devices
    • H04W88/08Access point devices

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Computer Security & Cryptography (AREA)
  • Databases & Information Systems (AREA)
  • Mobile Radio Communication Systems (AREA)

Abstract

공유된 통신 매체 상의 액세스 포인트의 서브프레임 타이밍을 나타내고 결정하기 위한 기법들이 개시된다. 디스커버리 레퍼런스 신호 (DRS) 를 송신하는 방법은 액세스 포인트의 시스템 타이밍에 관련하여 DRS 의 송신을 위한 송신 타이밍을 확립하는 단계, 선택된 DRS 송신 윈도우에 기초하여 특정 SF 동안 DRS 를 송신할지 여부를 결정하는 단계, 및 DRS 를 송신하라는 결정에 응답하여 특정 SF 동안 DRS 를 적어도 하나의 액세스 단말기에 송신하는 단계를 포함할 수도 있다.

Description

공유된 통신 매체 상의 액세스 포인트의 서브프레임 타이밍의 통신
관련 출원들에 대한 상호 참조
본 특허 출원은, 발명의 명칭이 "COMMUNICATING SUBFRAME TIMING OF AN ACCESS POINT ON A SHARED COMMUNICATION MEDIUM" 이고 2015년 11월 10일자로 출원되고 본 양수인에게 양도되며 본 명세서에 그 전체가 참조로 명확히 포함되는 미국 가출원 제62/253,647호, 및 발명의 명칭이 "COMMUNICATING SUBFRAME TIMING OF AN ACCESS POINT ON A SHARED COMMUNICATION MEDIUM" 이고 2016년 1월 19일자로 출원되고 본 양수인에게 양도되며 본 명세서에 그 전체가 참조로 명확히 포함되는 미국 가출원 제62/280,195호의 이익을 주장한다.
도입부
본 개시물의 양태들은 일반적으로 전기통신들에 관한 것으로, 더 구체적으로는 공유된 통신 매체 상의 동작들 등에 관한 것이다.
무선 통신 시스템들은 음성, 데이터, 멀티미디어 등과 같은 다양한 타입들의 통신 콘텐츠를 제공하기 위해 폭넓게 배치된다. 통상적인 무선 통신 시스템들은 가용 시스템 리소스들 (예를 들어, 대역폭, 송신 전력 등) 을 공유함으로써 다수의 사용자들과의 통신을 지원하는 것이 가능한 다중 액세스 시스템들이다. 그러한 다중 액세스 시스템들의 예들로는 코드 분할 다중 액세스 (CDMA) 시스템들, 시분할 다중 액세스 (TDMA) 시스템들, 주파수 분할 다중 액세스 (FDMA) 시스템들, 직교 주파수 분할 다중 액세스 (OFDMA) 시스템들 등을 포함한다. 이들 시스템들은 제 3 세대 파트너십 프로젝트 (3GPP) 에 의해 제공된 롱 텀 에볼루션 (LTE), 제 3 세대 파트너십 프로젝트 2 (3GPP2) 에 의해 제공된 울트라 모바일 브로드밴드 (Ultra Mobile Broadband; UMB) 및 에볼루션 데이터 최적화 (Evolution Data Optimized; EV-DO), 전기 전자 기술자 협회 (Institute of Electrical and Electronics Engineers; IEEE) 에 의해 제공된 802.11 등과 같은 사양들에 따라 종종 배치된다.
셀룰러 네트워크들에서, "매크로 셀" 액세스 포인트들은 특정 지리적 영역에서 다수의 사용자들에게 연결성 및 커버리지를 제공한다. 매크로 네트워크 배치는 신중하게 계획, 설계, 및 구현되어 지리적 구역에 걸친 양호한 커버리지를 제공한다. 예컨대 주거용 주택들 및 사무실 빌딩들에 대한, 실내 또는 다른 특정 지리적 커버리지를 개선시키기 위해, 추가적인 "소형 셀", 통상적으로는 저전력 액세스 포인트들이 종래의 매크로 네트워크들을 보완하기 위해 최근에 배치되기 시작하였다. 소형 셀 액세스 포인트들은 또한 증분된 용량 성장, 보다 풍부한 사용자 경험 등을 제공할 수도 있다.
예를 들어, 소형 셀 LTE 동작들은 무선 로컬 영역 네트워크 (WLAN) 기술들에서 사용되는 비허가된 국가 정보 인프라스트럭처 (Unlicensed National Information Infrastructure; U-NII) 대역과 같은 비허가된 주파수 스펙트럼으로 확장되었다. 이 소형 셀 LTE 동작의 확장은 스펙트럼 효율 그리고 그에 따라 LTE 시스템의 용량을 증가시키도록 설계된다. 그러나, 그것은 동일한 비허가된 대역들을 통상적으로 활용하는 다른 무선 액세스 기술 (RAT) 들, 이 중 가장 두드러진 것은 "Wi-Fi" 로 일반적으로 지칭되는 IEEE 802.11x WLAN 기술들의 동작들을 또한 침범할 수도 있다.
공유된 통신 매체 상의 액세스 포인트의 서브프레임 타이밍을 나타내고 결정하기 위한 기법들이 개시된다.
본 개시물의 양태에서, 디스커버리 레퍼런스 신호 (discovery reference signal; DRS) 를 송신하는 방법이 개시된다. 이 방법은 액세스 포인트의 시스템 타이밍에 관련하여 DRS 의 송신을 위한 송신 타이밍을 확립하는 단계로서, 여기서 송신 타이밍을 확립하는 단계는, 액세스 포인트의 시스템 타이밍에 의해 정의된 특정 시스템 프레임에 대해, DRS 송신 윈도우를 선택하는 단계로서, 선택된 DRS 송신 윈도우는, DRS 가 선택적으로 송신될 수도 있는 하나 이상의 서브프레임 (subframe; SF) 들을 포함하고, 여기서 선택된 DRS 송신 윈도우는, 2 개 이상의 연속적인 SF들을 포함하는 제 1 송신 윈도우 및 하나의 SF 를 포함하는 제 2 송신 윈도우를 포함하는 그룹으로부터 선택되는, 그 DRS 송신 윈도우를 선택하는 단계를 포함하는, 그 송신 타이밍을 확립하는 단계, 및 선택된 DRS 송신 윈도우에 기초하여 특정 SF 동안 DRS 를 송신할지 여부를 결정하는 단계, 및 DRS 를 송신하라는 결정에 응답하여 특정 SF 동안 DRS 를 적어도 하나의 액세스 단말기에 송신하는 단계를 포함할 수도 있다.
본 개시물의 다른 양태에서, DRS 를 송신하기 위한 장치가 개시된다. 이 장치는 DRS 를 송신하라는 결정에 응답하여 특정 서브프레임 (SF) 동안 DRS 를 적어도 하나의 액세스 단말기에 송신하도록 구성된 트랜시버, 및 메모리 및 그 메모리에 커플링된 적어도 하나의 프로세서를 포함할 수도 있고, 프로세서는 액세스 포인트의 시스템 타이밍에 관련하여 DRS 의 송신을 위한 송신 타이밍을 확립하는 것으로서, 여기서 송신 타이밍을 확립하기 위해, 프로세서는, 액세스 포인트의 시스템 타이밍에 의해 정의된 특정 시스템 프레임에 대해, DRS 송신 윈도우를 선택하는 것으로서, 선택된 DRS 송신 윈도우는, DRS 가 선택적으로 송신될 수도 있는 하나 이상의 SF들을 포함하고, 여기서 선택된 DRS 송신 윈도우는, 2 개 이상의 연속적인 SF들을 포함하는 제 1 송신 윈도우 및 하나의 SF 를 포함하는 제 2 송신 윈도우를 포함하는 그룹으로부터 선택되는, 그 DRS 송신 윈도우를 선택하도록 구성되는, 그 송신 타이밍을 확립하고, 선택된 DRS 송신 윈도우에 기초하여 특정 SF 동안 DRS 를 송신할지 여부를 결정하도록 구성된다.
본 개시물의 또 다른 양태에서, DRS 를 송신하기 위한 다른 장치가 개시된다. 이 장치는 액세스 포인트의 시스템 타이밍에 관련하여 DRS 의 송신을 위한 송신 타이밍을 확립하는 수단으로서, 여기서 송신 타이밍을 확립하는 수단은, 액세스 포인트의 시스템 타이밍에 의해 정의된 특정 시스템 프레임에 대해 DRS 송신 윈도우를 선택하는 수단으로서, 선택된 DRS 송신 윈도우는, DRS 가 선택적으로 송신될 수도 있는 하나 이상의 서브프레임 (SF) 들을 포함하고, 여기서 선택된 DRS 송신 윈도우는, 2 개 이상의 연속적인 SF들을 포함하는 제 1 송신 윈도우 및 하나의 SF 를 포함하는 제 2 송신 윈도우를 포함하는 그룹으로부터 선택되는, 그 DRS 송신 윈도우를 선택하는 수단을 포함하는, 그 송신 타이밍을 확립하는 수단, 및 선택된 DRS 송신 윈도우에 기초하여 특정 SF 동안 DRS 를 송신할지 여부를 결정하는 수단, 및 DRS 를 송신하라는 결정에 응답하여 특정 SF 동안 DRS 를 적어도 하나의 액세스 단말기에 송신하는 수단을 포함할 수도 있다.
본 개시물의 또 다른 양태에서, 코드를 포함하는 비일시적 컴퓨터 판독가능 매체가 개시된다. 이 코드는, 프로세서에 의해 실행될 때, 프로세서로 하여금 동작들을 수행하게 하고, 비일시적 컴퓨터 판독가능 매체는 액세스 포인트의 시스템 타이밍에 관련하여 DRS 의 송신을 위한 송신 타이밍을 확립하기 위한 코드로서, 여기서 송신 타이밍을 확립하기 위한 코드는, 액세스 포인트의 시스템 타이밍에 의해 정의된 특정 시스템 프레임에 대해 DRS 송신 윈도우를 선택하기 위한 코드로서, 선택된 DRS 송신 윈도우는, DRS 가 선택적으로 송신될 수도 있는 하나 이상의 서브프레임 (SF) 들을 포함하고, 여기서 선택된 DRS 송신 윈도우는, 2 개 이상의 연속적인 SF들을 포함하는 제 1 송신 윈도우 및 하나의 SF 를 포함하는 제 2 송신 윈도우를 포함하는 그룹으로부터 선택되는, 그 DRS 송신 윈도우를 선택하기 위한 코드를 포함하는, 그 송신 타이밍을 확립하기 위한 코드, 선택된 DRS 송신 윈도우에 기초하여 특정 SF 동안 DRS 를 송신할지 여부를 결정하기 위한 코드, 및 DRS 를 송신하라는 결정에 응답하여 특정 SF 동안 DRS 를 적어도 하나의 액세스 단말기에 송신하기 위한 코드를 포함한다.
본 개시물의 또 다른 양태에서, 액세스 포인트의 시스템 타이밍을 나타내는 방법이 개시된다. 이 방법은 액세스 포인트의 시스템 타이밍에 관련하여 특정 서브프레임 (SF) 의 서브프레임 인덱스 값을 결정하는 단계, 서브프레임 인덱스 값에 기초하여 서브프레임 오프셋 값을 결정하는 단계, DRS 를 사용하여 서브프레임 오프셋 값을 나타내는 단계, 및 특정 SF 동안 DRS 를 적어도 하나의 액세스 단말기에 송신하는 단계를 포함한다.
본 개시물의 또 다른 양태에서, 액세스 포인트의 시스템 타이밍을 나타내기 위한 장치가 개시된다. 이 장치는 특정 서브프레임 (SF) 동안 DRS 를 적어도 하나의 액세스 단말기에 송신하도록 구성된 트랜시버, 메모리 및 그 메모리에 커플링된 적어도 하나의 프로세서를 포함하고, 프로세서는 액세스 포인트의 시스템 타이밍에 관련하여 특정 SF 의 서브프레임 인덱스 값을 결정하고, 서브프레임 인덱스 값에 기초하여 서브프레임 오프셋 값을 결정하며, DRS 를 사용하여 서브프레임 오프셋 값을 나타내도록 구성된다.
본 개시물의 또 다른 양태에서, 액세스 포인트의 시스템 타이밍을 나타내기 위한 다른 장치가 개시된다. 이 장치는 액세스 포인트의 시스템 타이밍에 관련하여 특정 서브프레임 (SF) 의 서브프레임 인덱스 값을 결정하는 수단, 서브프레임 인덱스 값에 기초하여 서브프레임 오프셋 값을 결정하는 수단, DRS 를 사용하여 서브프레임 오프셋 값을 나타내는 수단, 및 특정 SF 동안 DRS 를 적어도 하나의 액세스 단말기에 송신하는 수단을 포함한다.
본 개시물의 또 다른 양태에서, 코드를 포함하는 비일시적 컴퓨터 판독가능 매체가 개시된다. 이 코드는, 프로세서에 의해 실행될 때, 프로세서로 하여금 동작들을 수행하게 하고, 비일시적 컴퓨터 판독가능 매체는 액세스 포인트의 시스템 타이밍에 관련하여 특정 서브프레임 (SF) 의 서브프레임 인덱스 값을 결정하기 위한 코드, 서브프레임 인덱스 값에 기초하여 서브프레임 오프셋 값을 결정하기 위한 코드, DRS 를 사용하여 서브프레임 오프셋 값을 나타내기 위한 코드, 및 특정 SF 동안 DRS 를 적어도 하나의 액세스 단말기에 송신하기 위한 코드를 포함한다.
본 개시물의 또 다른 양태에서, 액세스 포인트의 시스템 타이밍을 결정하는 방법이 개시된다. 이 방법은 특정 서브프레임 (SF) 동안 액세스 포인트로부터 DRS 를 수신하는 단계, DRS 에 기초하여 서브프레임 오프셋 값을 결정하는 단계, 결정된 서브프레임 오프셋 값에 기초하여, 액세스 포인트의 시스템 타이밍에 관련하여 특정 SF 의 서브프레임 인덱스 값을 결정하는 단계, 및 결정된 서브프레임 인덱스 값에 기초하여 액세스 포인트의 시스템 타이밍을 분석하는 단계를 포함한다.
본 개시물의 또 다른 양태에서, 액세스 포인트의 시스템 타이밍을 결정하기 위한 장치가 개시된다. 이 장치는 특정 서브프레임 (SF) 동안 액세스 포인트로부터 DRS 를 수신하도록 구성된 트랜시버, 메모리 및 그 메모리에 커플링된 적어도 하나의 프로세서를 포함하고, 프로세서는 DRS 에 기초하여 서브프레임 오프셋 값을 결정하고, 결정된 서브프레임 오프셋 값에 기초하여, 액세스 포인트의 시스템 타이밍에 관련하여 특정 SF 의 서브프레임 인덱스 값을 결정하며, 결정된 서브프레임 인덱스 값에 기초하여 액세스 포인트의 시스템 타이밍을 분석하도록 구성된다.
본 개시물의 또 다른 양태에서, 액세스 포인트의 시스템 타이밍을 결정하기 위한 다른 장치가 개시된다. 이 장치는 특정 서브프레임 (SF) 동안 액세스 포인트로부터 DRS 를 수신하는 단계, DRS 에 기초하여 서브프레임 오프셋 값을 결정하는 수단, 결정된 서브프레임 오프셋 값에 기초하여, 액세스 포인트의 시스템 타이밍에 관련하여 특정 SF 의 서브프레임 인덱스 값을 결정하는 수단, 및 결정된 서브프레임 인덱스 값에 기초하여 액세스 포인트의 시스템 타이밍을 분석하는 수단을 포함한다.
본 개시물의 또 다른 양태에서, 코드를 포함하는 비일시적 컴퓨터 판독가능 매체가 개시된다. 이 코드는, 프로세서에 의해 실행될 때, 프로세서로 하여금 동작들을 수행하게 하고, 비일시적 컴퓨터 판독가능 매체는 특정 서브프레임 (SF) 동안 액세스 포인트로부터 DRS 를 수신하기 위한 코드, DRS 에 기초하여 서브프레임 오프셋 값을 결정하기 위한 코드, 결정된 서브프레임 오프셋 값에 기초하여, 액세스 포인트의 시스템 타이밍에 관련하여 특정 SF 의 서브프레임 인덱스 값을 결정하기 위한 코드, 및 결정된 서브프레임 인덱스 값에 기초하여 액세스 포인트의 시스템 타이밍을 분석하기 위한 코드를 포함한다.
첨부 도면들은 본 개시물의 다양한 양태들의 설명을 돕기 위해 제시되고 양태들의 제한이 아니라 그 양태들의 예시를 위해 오직 제공된다.
도 1a 는 예시적인 무선 네트워크 환경을 예시하는 시스템-레벨 다이어그램이다.
도 1b 는 도 1a 의 무선 네트워크의 액세스 포인트 및 액세스 단말기의 예시적인 컴포넌트들을 더 상세히 예시하는 디바이스-레벨 다이어그램이다.
도 2 는 예시적인 시분할 듀플렉싱 (TDD) 프레임 구조체를 예시한다.
도 3 은 리소스 블록 다이어그램의 예를 일반적으로 예시한다.
도 4 는 본 개시물의 양태에 따른, 시스템 정보 (SI) 를 통신하기 위한 신호 플로우 다이어그램을 일반적으로 예시한다.
도 5 는 예시적인 DRS 송신 타이밍의 예를 일반적으로 예시한다.
도 6 은 본 개시물의 양태에 따른, PBCH 페이로드를 사용하여 서브프레임 타이밍을 나타내기 위한 신호 플로우 다이어그램을 일반적으로 예시한다.
도 7 은 본 개시물의 다른 양태에 따른, PBCH 페이로드에 기초하여 서브프레임 타이밍을 결정하기 위한 플로우 다이어그램을 일반적으로 예시한다.
도 8 은 본 개시물의 다른 양태에 따른, CRS 스크램블링 코드와 동시에 PBCH 리던던시 버전 (redundancy version) 을 사용하여 서브프레임 타이밍을 나타내기 위한 플로우 다이어그램을 일반적으로 예시한다.
도 9 는 본 개시물의 다른 양태에 따른, CRS 스크램블링 코드와 동시에 PBCH 리던던시 버전에 기초하여 서브프레임 타이밍을 결정하기 위한 신호 플로우 다이어그램을 일반적으로 예시한다.
도 10 은 다른 예시적인 DRS 송신 타이밍을 일반적으로 예시한다.
도 11 은 본 개시물의 양태에 따른, PBCH 페이로드를 사용하여 서브프레임 타이밍을 나타내기 위한 다른 플로우 다이어그램을 일반적으로 예시한다.
도 12 는 본 개시물의 다른 양태에 따른, PBCH 페이로드에 기초하여 서브프레임 타이밍을 결정하기 위한 플로우 다이어그램을 일반적으로 예시한다.
도 13 은 도 5 및 도 10 의 예시적인 DRS 송신 타이밍의 변형을 일반적으로 예시한다.
본 개시물은 일반적으로 공유된 통신 매체 상의 액세스 포인트의 서브프레임 타이밍을 결정하는 것에 관한 것이다.
본 개시물의 더 구체적인 양태들이 예시 목적들을 위해 제공된 다양한 예들에 관한 다음의 설명 및 관련 도면들에 제공된다. 본 개시물의 범위로부터 벗어남이 없이 대안적인 양태들이 도출될 수도 있다. 추가적으로, 본 개시물의 널리 알려진 양태들은 상세히 설명되지 않을 수도 있거나, 또는 더 관련성있는 세부사항들을 모호하게 하지 않도록 생략될 수도 있다.
당업자들은 후술되는 정보 및 신호들이 다양한 상이한 기술들 및 기법들 중 임의의 것을 사용하여 표현될 수도 있다는 것을 인식할 것이다. 예를 들어, 하기의 설명 전반에 걸쳐 언급될 수도 있는 데이터, 명령들, 커맨드들, 정보, 신호들, 비트들, 심볼들, 및 칩 (chip) 들은, 부분적으로는 특정 애플리케이션에, 부분적으로는 원하는 설계에, 부분적으로는 대응하는 기술에, 등에 따라, 전압들, 전류들, 전자기파들, 자기 장들 또는 입자들, 광학 장들 또는 입자들, 또는 이들의 임의의 조합으로 표현될 수도 있다.
추가로, 많은 양태들은, 예를 들어, 컴퓨팅 디바이스의 엘리먼트들에 의해 수행될 액션들의 시퀀스들의 관점들에서 설명된다. 본 명세서에서 설명되는 다양한 액션들은 특정 회로들 (예를 들어, 주문형 집적 회로 (ASIC) 들) 에 의해, 하나 이상의 프로세서들에 의해 실행되는 프로그램 명령들에 의해, 또는 이들 양쪽 모두의 조합에 의해 수행될 수 있다는 것을 인식할 것이다. 추가적으로, 본 명세서에서 설명되는 양태들 각각에 대해, 임의의 그러한 양태의 대응하는 형태는, 예를 들어, 설명된 액션을 수행 "하도록 구성된 로직" 으로서 구현될 수도 있다.
본 명세서에서 사용되는 전문용어는 단지 특정 실시형태들을 설명할 목적을 위한 것이고 본 명세서에 개시된 임의의 실시형태들을 제한하려는 것이 아니다. 본 명세서에서 사용되는 바와 같이, 문맥상 분명히 달리 나타내지 않는 한, 단수형들 "a", "an" 및 "the" 는 복수형들도 또한 포함하도록 의도된다. 용어들 "포함하다 (comprises)", "포함하는 (comprising)", "포함하다 (includes)", 및/또는 "포함하는 (including)" 은, 본 명세서에서 사용될 때, 기재된 피처들, 정수들, 단계들, 동작들, 엘리먼트들, 및/또는 컴포넌트들의 존재를 특정하지만, 하나 이상의 다른 피처들, 정수들, 단계들, 동작들, 엘리먼트들, 컴포넌트들, 및/또는 그의 그룹들의 존재 또는 추가를 배제하지 않는다는 것을 추가로 이해할 것이다. 유사하게, 본 명세서에서 사용되는 바와 같이 어구 "~ 에 기초하여 (based on)" 는 다른 팩터들의 영향을 반드시 배제하지는 않으며, 예를 들어, "~ 에 오직 기초하여" 또는 "~ 에 단지 기초하여" 보다는 "~ 에 적어도 부분적으로 기초하여" 로서 모든 경우들에서 해석되어야 한다.
도 1a 는 예로서 프라이머리 무선 액세스 기술 (RAT) 시스템 (100) 및 경쟁 RAT 시스템 (190) 을 포함하는 것으로서 도시된 예시적인 무선 네트워크 환경을 예시하는 시스템-레벨 다이어그램이다. 각각의 시스템은, 다양한 타입들의 통신 (예를 들어, 음성, 데이터, 멀티미디어 서비스들, 연관된 제어 시그널링 등) 에 관련된 정보를 포함하여, 무선 링크를 통해 수신 및/또는 송신하는 것이 일반적으로 가능한 상이한 무선 노드들로 구성될 수도 있다. 프라이머리 RAT 시스템 (100) 은 무선 링크 (130) 를 통해 서로 통신하는 액세스 포인트 (110) 및 액세스 단말기 (120) 를 포함하는 것으로서 도시된다. 경쟁 RAT 시스템 (190) 은 별개의 무선 링크 (230) 를 통해 서로 통신하는 2 개의 경쟁 노드들 (192) 을 포함하는 것으로서 도시되어 있고, 하나 이상의 액세스 포인트들, 액세스 단말기들, 또는 다른 타입들의 무선 노드들을 유사하게 포함할 수도 있다. 예로서, 프라이머리 RAT 시스템 (100) 의 액세스 포인트 (110) 및 액세스 단말기 (120) 는 롱 텀 에볼루션 (LTE) 기술에 따라 무선 링크 (130) 를 통해 통신할 수도 있는 한편, 경쟁 RAT 시스템 (190) 의 경쟁 노드들 (192) 은 Wi-Fi 기술에 따라 무선 링크 (230) 를 통해 통신할 수도 있다. 각각의 시스템은 지리적 구역 전반에 걸쳐 분포된 임의의 수의 무선 노드들을 지원할 수도 있는데, 이때 예시된 엔티티들은 단지 예시 목적들을 위해 도시된다는 것을 인식할 것이다.
달리 언급되지 않는 한, 용어들 "액세스 단말기" 및 "액세스 포인트" 는 임의의 특정 RAT 로 특정 또는 제한되는 것으로 의도되지 않는다. 일반적으로, 액세스 단말기들은 사용자가 통신 네트워크 (예를 들어, 모바일 폰, 라우터, 퍼스널 컴퓨터, 서버, 엔터테인먼트 디바이스, 사물 인터넷 (Internet of Things; IOT)/만물 인터넷 (Internet of Everything; IOE) 가능 디바이스, 차량 내 통신 디바이스 등) 를 통해 통신하게 하는 임의의 무선 통신 디바이스일 수도 있고, 상이한 RAT 환경들에서 사용자 디바이스 (UD), 이동국 (MS), 가입자국 (STA), 사용자 장비 (UE) 등으로 대안적으로 지칭될 수도 있다. 유사하게, 액세스 포인트는 그 액세스 포인트가 배치되는 네트워크에 따라 액세스 단말기들과 통신하는 하나의 또는 수 개의 RAT들에 따라 동작할 수도 있고, 기지국 (BS), 네트워크 노드, NodeB, 이볼브드 NodeB (eNB) 등으로 대안적으로 지칭될 수도 있다. 그러한 액세스 포인트는, 예를 들어, 소형 셀 액세스 포인트에 대응할 수도 있다. "소형 셀들" 은 일반적으로, 펨토 셀들, 피코 셀들, 마이크로 셀들, 무선 로컬 영역 네트워크 (WLAN) 액세스 포인트들, 다른 소형 커버리지 영역 액세스 포인트들 등을 포함할 수도 있거나 또는 그렇지 않으면 이들로 지칭될 수도 있는 저전력 액세스 포인트들의 클래스를 지칭한다. 소형 셀들은 매크로 셀 커버리지를 보완하도록 배치될 수도 있는데, 이는 시골 환경에서 이웃 또는 수 제곱 마일들 내에 있는 몇몇 블록들을 커버하여, 그에 의해 개선된 시그널링, 증분된 용량 성장, 보다 풍부한 사용자 경험 등에 이르게 할 수도 있다.
도 1a 로 돌아가면, 프라이머리 RAT 시스템 (100) 에 의해 사용되는 무선 링크 (130) 및 경쟁 RAT 시스템 (190) 에 의해 사용되는 무선 링크 (230) 는 공유된 통신 매체 (132) 를 통해 동작할 수도 있다. 이 타입의 통신 매체는 하나 이상의 주파수, 시간, 및/또는 공간 통신 리소스들 (예를 들어, 하나 이상의 캐리어들에 걸친 하나 이상의 채널들을 포괄함) 로 구성될 수도 있다. 예로서, 통신 매체 (132) 는 비허가된 주파수 대역의 적어도 일부에 대응할 수도 있다. 상이한 허가된 주파수 대역들이 (예를 들어, 미국의 연방 통신 위원회 (Federal Communications Commission; FCC) 와 같은 정부 기관에 의해) 특정 통신들에 대해 예비되었지만, 일부 시스템들, 특히 소형 셀 액세스 포인트들을 채용하는 것들은, Wi-Fi 를 포함하는 WLAN 기술들에 의해 사용되는 비허가된 국가 정보 인프라스트럭처 (U-NII) 대역과 같은 비허가된 주파수 대역들로 동작을 확장시켰다.
통신 매체 (132) 의 공유된 사용으로 인해, 무선 링크 (130) 와 무선 링크 (230) 사이의 교차-링크 간섭에 대한 잠재력이 있다. 추가로, 일부 RAT들 및 일부 관할 구역들은 통신 매체 (132) 로의 액세스를 위해 경쟁 또는 "리슨 비포 토크 (Listen Before Talk; LBT)" 를 요구할 수도 있다. 예로서, Wi-Fi IEEE 802.11 프로토콜 패밀리의 표준들은 각각의 Wi-Fi 디바이스가 공유된 통신 매체 상에서 그 자체의 송신들을 위해 통신 매체를 점유하기 (그리고 일부 경우들에서는 그 통신 매체를 예비하기) 전에 다른 트래픽의 부존재를 감지하는 매체를 통해 검증하는 캐리어 감지 다중 액세스/충돌 회피 (CSMA/CA) 프로토콜을 제공한다. 다른 예로서, 유럽 전기통신 표준 협회 (ETSI) 는 비허가된 주파수 대역들과 같은 특정 통신 매체들 상의 RAT 와 관계없이 모든 디바이스들에 대한 경쟁을 요구한다.
더 상세히 후술되는 바와 같이, 액세스 포인트 (110) 및/또는 액세스 단말기 (120) 는 상기에 간략하게 논의된 통신 기법들을 제공하거나 또는 그렇지 않으면 지원하기 위해 본 명세서의 교시에 따라 다양하게 구성될 수도 있다. 예를 들어, 액세스 포인트 (110) 는 DRS 송신 관리자 (160) 를 포함할 수도 있는 한편, 액세스 단말기 (120) 는 DRS 수신 관리자 (170) 를 포함할 수도 있다.
도 1b 는 프라이머리 RAT 시스템 (100) 의 액세스 포인트 (110) 및 액세스 단말기 (120) 의 예시적인 컴포넌트들을 더 상세히 예시하는 디바이스-레벨 다이어그램이다. 도시된 바와 같이, 액세스 포인트 (110) 및 액세스 단말기 (120) 는 각각 적어도 하나의 지정된 RAT 를 통해 다른 무선 노드들과 통신하기 위한 무선 통신 디바이스 (통신 디바이스들 (112 및 122) 로 표현됨) 를 일반적으로 포함할 수도 있다. 통신 디바이스들 (112 및 122) 은 지정된 RAT 에 따라 신호들 (예를 들어, 메시지들, 표시들, 정보, 파일럿들 등) 을 송신 및 인코딩하기 위해, 그리고, 반대로, 신호들을 수신 및 디코딩하기 위해 다양하게 구성될 수도 있다.
통신 디바이스들 (112 및 122) 은, 예를 들어, 하나 이상의 트랜시버들, 예컨대 개개의 프라이머리 RAT 트랜시버들 (140 및 150), 그리고, 일부 설계들에서는, (예를 들어, 경쟁 RAT 시스템 (190) 에 의해 채용되는 RAT 에 대응하는) (옵션적인) 함께 위치된 세컨더리 RAT 트랜시버들 (142 및 152) 각각을 포함할 수도 있다. 본 명세서에서 사용되는 바와 같이, "트랜시버" 는 송신기 회로, 수신기 회로, 또는 이들의 조합을 포함할 수도 있지만, 모든 설계들에서 송신 및 수신 기능성들 양쪽 모두를 제공할 필요는 없다. 예를 들어, 완전한 통신을 제공하는 것이 필요하지 않을 때 비용들을 감소시키기 위해 일부 설계들에서는 저 기능성 수신기 회로가 채용될 수도 있다 (예를 들어, 저레벨 스니핑 (low-level sniffing) 만을 제공하는 무선 칩 또는 유사한 회로부). 추가로, 본 명세서에서 사용되는 바와 같이, 용어 "함께 위치된" (예컨대, 라디오들, 액세스 포인트들, 트랜시버들 등) 은 다양한 배열들 중 하나를 지칭할 수도 있다. 예를 들어, 동일한 하우징에 있는 컴포넌트들; 동일한 프로세서에 의해 호스팅되는 컴포넌트들; 서로의 정의된 거리 내에 있는 컴포넌트들; 및/또는 인터페이스 (예를 들어, 이더넷 스위치) 를 통해 연결되는 컴포넌트들, 여기서 인터페이스는 임의의 요구되는 컴포넌트 간 통신 (예를 들어, 메시징) 의 레이턴시 요건들을 충족시킨다.
또한, 액세스 포인트 (110) 및 액세스 단말기 (120) 는 또한 각각이 일반적으로, 개개의 통신 디바이스들 (112 및 122) 의 동작을 제어 (예를 들어, 지시, 수정, 인에이블링, 디스에이블링 등) 하기 위한 통신 제어기 (통신 제어기들 (114 및 124) 로 표현됨) 를 포함할 수도 있다. 통신 제어기들 (114 및 124) 은 하나 이상의 프로세서들 (116 및 126), 및 그 프로세서들 (116 및 126) 각각에 커플링된 하나 이상의 메모리들 (118 및 128) 을 포함할 수도 있다. 메모리들 (118 및 128) 은 온-보드 캐시 메모리로서, 별개의 컴포넌트들로서, 또는 조합으로서 등으로 데이터, 명령들, 또는 이들의 조합을 저장하도록 구성될 수도 있다. 프로세서들 (116 및 126) 및 메모리들 (118 및 128) 은 독립형 통신 컴포넌트들일 수도 있거나 또는 액세스 포인트 (110) 및 액세스 단말기 (120) 의 개개의 호스트 시스템 기능성의 부분일 수도 있다.
예시된 예에서, 액세스 포인트 (110) 의 DRS 송신 관리자 (160) 는 서브프레임 인덱서 (162) 및 DRS 생성기 (164) 를 포함한다. 유사하게, 액세스 단말기 (120) 의 제어 DRS 수신 관리자 (170) 는 DRS 디코더 (172) 및 서브프레임 타이밍 분석기 (174) 를 포함한다. 그러나, DRS 송신 관리자 (160) 및 DRS 수신 관리자 (170) 는 상이한 방법들로 구현될 수도 있고, 그와 연관된 기능성의 일부 또는 전부가 적어도 하나의 프로세서 (예를 들어, 하나 이상의 프로세서들 (116) 및/또는 하나 이상의 프로세서들 (126)) 및 적어도 하나의 메모리 (예를 들어, 하나 이상의 메모리들 (118) 및/또는 하나 이상의 메모리들 (128)) 에 의해 또는 그렇지 않으면 이들의 지시로 구현될 수도 있다는 것을 인식할 것이다.
도 2 는 통신 매체 (132) 로의 경쟁 기반 액세스를 용이하게 하기 위해 프라이머리 RAT 시스템 (100) 에 대해 구현될 수도 있는 예시적인 시분할 듀플렉싱 (TDD) 프레임 구조체를 예시한다.
예시된 프레임 구조체는 시스템 프레임 번호 (System Frame Number; SFN) 수비학 (SFN N, N+1, N+2 등) 에 따라 인덱싱되는 연속적인 무선 프레임 (radio frame; RF) 들의 시퀀스를 포함한다. 액세스 포인트 (110) 와 같은 특정 액세스 포인트는 특정 시스템 타이밍에 따라 동작할 수도 있다. 액세스 포인트 (110) 의 시스템 타이밍은 시스템 프레임들 및 서브프레임들, 슬롯들, 및 심볼 주기들의 계층적 구조체에 의해 정의될 수도 있다. 예로서, LTE 프레임 구조체는 1024 개의 비중첩 무선 프레임들의 반복 시퀀스를 포함한다. 각각의 시스템 프레임은 시스템 프레임 번호 (SFN) 인덱싱 스킴에 따라 인덱싱될 수도 있다. 특히, 제 1 시스템 프레임은 SFN 0 으로서 인덱싱될 수도 있고, 바로 후속하는 서브프레임은 SFN 1 로서 인덱싱될 수도 있으며, 인덱싱은 SFN 0 에서 시작하기 전에 SFN 1023 으로 진행할 수도 있다.
각각의 시스템 프레임 (SFN 0, SFN, 1... SFN 1023 등) 은 10 개의 비중첩 서브프레임들의 반복 시퀀스를 포함할 수도 있다. 각각의 서브프레임 (SF) 은 유사한 인덱싱 스킴에 따라 인덱싱될 수도 있다. 특히, 제 1 서브프레임은 SF0 으로서 인덱싱될 수도 있고, 바로 후속하는 서브프레임은 SF1 로서 인덱싱될 수도 있고, 인덱싱은 SF0 에서 시작하기 전에 SF9 로 진행할 수도 있다. LTE 시스템 타이밍 하에서, 각각의 서브프레임 (SF0, SF1... SF9) 은 1 밀리초의 지속기간을 가질 수도 있고, 각각의 시스템 프레임은 10 밀리초들의 지속기간을 가질 수도 있으며, 완전한 SFN 사이클은 10.24 초들의 지속기간을 가질 수도 있다.
각각의 개개의 서브프레임은 슬롯들 (도 2 에 도시되지 않음) 로 추가로 분할될 수도 있고, 슬롯들은 심볼 주기들로 추가로 분할될 수도 있다. 각각의 서브프레임은 2 개의 슬롯들을 포함할 수도 있고, 각각의 슬롯은 6 개의 심볼 주기들, 7 개의 심볼 주기들, 또는 임의의 다른 적합한 수의 심볼 주기들을 포함할 수도 있다. 시스템 타이밍을 달성하기 위한 프레임 구조체의 사용은 보다 많은 애드 혹 시그널링 기법들보다 디바이스들 중에서의 더 자연스럽고 효율적인 조정을 제공할 수도 있다.
도 2 의 예시적인 프레임 구조체에서, 각각의 서브프레임은 다운링크 (D), 업링크 (U), 또는 특수 (S) 서브프레임으로서 상이한 시간들에서 다양하게 동작될 수도 있다. 일반적으로, 다운링크 서브프레임들은 액세스 포인트 (110) 로부터 액세스 단말기 (120) 로 다운링크 정보를 송신하기 위해 예비되고, 업링크 서브프레임들은 액세스 단말기 (120) 로부터 액세스 포인트 (110) 로 업링크 정보를 송신하기 위해 예비되며, 특수 서브프레임들은 보호 주기에 의해 분리된 다운링크 부분 및 업링크 부분을 포함할 수도 있다. 다운링크, 업링크, 및 특수 서브프레임들의 상이한 배열들은 상이한 TDD 구성들로 지칭될 수도 있다. 상기의 LTE 예로 돌아가면, LTE 프레임 구조체의 TDD 변형은 7 개의 TDD 구성들 (TDD Config 0 내지 TDD Config 6) 을 포함하는데, 이때 각각의 구성은 다운링크, 업링크, 및 특수 서브프레임들의 상이한 배열을 갖는다. 예를 들어, 일부 TDD 구성들은 보다 많은 다운링크 서브프레임들을 가질 수도 있고 일부는 보다 많은 업링크 서브프레임들을 가져서 상이한 트래픽 시나리오들을 수용할 수도 있다.
도 2 의 예시된 예에서, LTE 에서의 TDD Config 3 과 유사한 TDD 구성이 채용된다. 특히, 시스템 타이밍 (200) 은 복수의 순차적인 시스템 프레임들을 포함한다. 복수의 순차적인 시스템 프레임들은 전술한 SFN 수비학 (SFN N, N+1, N+2 등) 에 따라 인덱싱될 수도 있다. 도 2 의 예시적인 예시에서, 시퀀스 내의 하나의 특정 시스템 프레임은 시스템 프레임 (210) 으로서 라벨링된다. 시스템 프레임 (210) 은 10 개의 인덱싱된 서브프레임들 (220 내지 229) 을 포함한다. 도 2 의 예시적인 예시에서, (서브프레임 인덱스 (SF0) 를 갖는) 서브프레임 (220), (서브프레임 인덱스 (SF5) 를 갖는) 서브프레임 (225), (서브프레임 인덱스 (SF6) 를 갖는) 서브프레임 (226), (서브프레임 인덱스 (SF7) 를 갖는) 서브프레임 (227), (서브프레임 인덱스 (SF8) 를 갖는) 서브프레임 (228), 및 (서브프레임 인덱스 (SF9) 를 갖는) 서브프레임 (229) 은 각각 다운링크 서브프레임으로서 동작된다. 대조적으로, (서브프레임 인덱스 (SF2) 를 갖는) 서브프레임 (222), (서브프레임 인덱스 (SF3) 를 갖는) 서브프레임 (223), 및 (서브프레임 인덱스 (SF4) 를 갖는) 서브프레임 (224) 은 각각 업링크 서브프레임들로서 동작되고 (서브프레임 인덱스 (SF1) 를 갖는) 서브프레임 (221) 은 특수 서브프레임으로서 동작된다.
일부 설계들에서, 도 2 의 프레임 구조체는 각각의 프레임/서브프레임의 위치가 절대 시간에 관련하여 미리 결정될 수도 있다는 점에서 "고정" 될 수도 있지만, 통신 매체 (132) 에 액세스하기 위한 경쟁 프로시저로 인해 임의의 주어진 인스턴스에서 프라이머리 RAT 시그널링에 의해 점유될 수도 있거나 또는 점유되지 않을 수도 있다. 예를 들어, 액세스 포인트 (110) 또는 액세스 단말기 (120) 가 주어진 서브프레임에 대한 경쟁에서 승리하지 못할 경우, 그 서브프레임은 침묵할 수도 있다. 그러나, 다른 설계들에서, 도 2 의 프레임 구조체는 각각의 서브프레임의 위치가 통신 매체 (132) 로의 액세스가 보안되는 포인트에 관련하여 동적으로 결정될 수도 있다는 점에서 "플로팅" 될 수도 있다. 예를 들어, 주어진 프레임 (예를 들어, SFN N) 의 시작은 액세스 포인트 (110) 또는 액세스 단말기 (120) 가 경쟁에서 승리할 수 있을 때까지 절대 시간에 관련하여 지연될 수도 있다.
도 3 은 DRS (300) (여기서 DRS 는 디스커버리 레퍼런스 신호를 나타낸다) 의 예를 예시하는 리소스 블록 다이어그램이다. 도 3 에 도시된 바와 같이, DRS (300) 는 주어진 서브프레임의 슬롯들에 걸친 향상된 디스커버리 레퍼런스 시그널링 (eDRS) 으로서 구성될 수도 있다. 도 3 의 리소스 블록 다이어그램은 복수의 리소스 블록들을 포함한다. 각각의 리소스 블록은 복수의 리소스 엘리먼트들을 포함할 수도 있다. 리소스 블록은 시간 도메인 (도 3 의 x-축) 에서의 특정 위치 및 주파수 도메인 (도 3 의 y-축) 에서의 특정 위치와 연관된다. 도 3 에서, 각각의 리소스 블록은 시간 도메인에서의 특정 슬롯 및 주파수 도메인에서의 특정 톤 그룹 (tone group) 과 연관된다. 그러나, 이는 단지 예일 뿐이고 시간 도메인 및 주파수 도메인은 다른 방법들로 분할될 수도 있다는 것을 이해할 것이다. 예를 들어, 시간 도메인은 무선 프레임들, 서브프레임들, 및/또는 심볼들로 분할될 수도 있다.
이 예에서, 리소스 블록 다이어그램은 세컨더리 동기화 신호 (Secondary Synchronization Signal; SSS), 프라이머리 동기화 신호 (Primary Synchronization Signal; PSS), 물리 다운링크 제어 채널 (Physical Downlink Control Channel; PDCCH), 향상된 PSS (enhanced PSS; ePSS), 셀-특정 레퍼런스 신호 (Cell-specific Reference Signal; CRS), 향상된 SIB (enhanced SIB; eSIB) 시그널링, 물리 브로드캐스트 채널 (Physical Broadcast Channel; PBCH), 및 채널 상태 정보 레퍼런스 신호 (Channel State Information Reference Signal; CSI-RS) 와 연관된 리소스 블록들을 갖는 DRS (300) 를 포함한다. PBCH 는, 예를 들어, MIB 를 반송할 수도 있다. 그러나, 이는 단지 예시일 뿐이고 주어진 신호와 연관된 특정 위치 (즉, 리소스 블록) 가 상이할 수도 있다는 것을 이해할 것이다. 추가적으로 또는 대안적으로, 주어진 신호는 완전히 생략될 수도 있고, 다른 신호들이 추가될 수도 있다. 더욱이, 하기에 더 상세히 논의되는 바와 같이, DRS (예를 들어, 도 3 에 도시된 eDRS) 의 타이밍은 사실상 불확실할 수도 있다.
도 4 는 본 개시물의 양태에 따른, 시스템 정보 (SI) 를 통신하기 위한 신호 플로우 다이어그램을 일반적으로 예시한다.
411 에서, 액세스 포인트 (110) 는 PSS 및 SSS 를 송신하고, 412 에서, 액세스 단말기 (120) 는 PSS 및 SSS 를 수신한다. 일부 구현들에서, 액세스 포인트 (110) 는 서브프레임들 0 및 5 (SF0 및 SF5) 에서 PSS 및 SSS 를 송신할 수도 있다. 따라서, PSS 는 5ms 의 주기성으로 송신될 것이고, SSS 는 또한 5ms 의 주기성으로 송신될 것이다. 그러나, PSS 및 SSS 의 상대적 송신 타이밍들은, 예를 들어, 액세스 포인트 (110) 의 듀플렉스 모드를 나타내기 위해 사용될 수도 있다.
414 에서, 액세스 단말기 (120) 는 PSS 및 SSS 가 수신된 상대적 타이밍들을 결정한다. 예를 들어, 액세스 단말기 (120) 는 SSS 및 PSS 가 연속적인 심볼들에서 또는 이격된 심볼들에서 수신되었는지를 결정할 수도 있다. 하기에 더 상세히 기술되는 바와 같이, PSS 및 SSS 가 수신된 상대적 타이밍들은 액세스 포인트 (110) 의 타이밍을 확인하는 데 사용될 수도 있다.
416 에서, 액세스 단말기 (120) 는 SSS 의 시그니처 시퀀스를 결정한다. 예를 들어, 액세스 단말기 (120) 는 SSS 가 제 1 시그니처 시퀀스 (SEQ1) 또는 제 2 시그니처 시퀀스 (SEQ2) 를 사용하는지를 결정할 수도 있다. 하기에 더 상세히 기술되는 바와 같이, SSS 의 시그니처 시퀀스는 액세스 포인트 (110) 의 타이밍을 확인하는 데 사용될 수도 있다.
418 에서, 액세스 단말기 (120) 는 액세스 포인트 (110) 의 서브프레임 및 심볼 타이밍을 확인한다.
일부 구현들에서, 액세스 포인트 (110) 가 시분할 듀플렉싱 (TDD) 을 사용하고 있는 경우, 액세스 포인트 (110) 는 서브프레임들 1 및 6 (SF1 및 SF6) 에서의 제 1 슬롯의 제 3 심볼에서 PSS 를 송신할 것이고 서브프레임들 0 및 5 (SF0 및 SF5) 의 제 1 슬롯의 제 7 심볼에서 SSS 를 송신할 것이다. 액세스 포인트 (110) 가 주파수 분할 듀플렉싱 (FDD) 을 사용하고 있는 경우, 액세스 포인트 (110) 는 SF0 및 SF5 의 제 1 슬롯의 제 7 심볼에서 PSS 를 송신할 것이고, (SF0 및 SF5 의 제 1 슬롯의 제 6 심볼에서) PSS 직전에 SSS 를 송신할 것이다. 따라서, PSS 및 SSS 를 수신한 후에, 액세스 단말기 (120) 는 PSS 및 SSS 의 상대적 타이밍들에 기초하여 시스템의 듀플렉스 모드를 결정할 수도 있다. SSS 및 PSS 가 연속적인 심볼들에서 수신되는 경우, 이는 액세스 포인트 (110) 가 FDD 를 사용하여 동작하고 있음을 나타내고, SSS 및 PSS 가 서로 3 개의 심볼들이 이격되어 수신되는 경우, 그러면 액세스 단말기 (120) 는 액세스 포인트 (110) 가 TDD 를 사용하여 동작하고 있다는 것을 확인할 수 있다.
액세스 단말기 (120) 는 또한 SSS 및 PSS 의 상대적 타이밍들에 기초하여 액세스 포인트 (110) 의 서브프레임 타이밍을 결정할 수도 있다. SSS 및 PSS 가 연속적인 심볼들에서 수신되는 경우, 그러면 액세스 단말기 (120) 는 SSS 가 제 5 심볼에서 수신되었고 PSS 가 제 6 심볼에서 수신되었다는 것을 확인할 수 있고, SSS 및 PSS 가 서로 3 개의 심볼들이 이격되어 수신되는 경우, 그러면 액세스 단말기 (120) 는 SSS 가 제 1 슬롯의 제 7 심볼에서 수신되었고 PSS 가 다음 슬롯의 제 3 심볼에서 수신되었다는 것을 확인할 수 있다.
일부 구현들에서, 액세스 포인트 (110) 는 제 1 SSS 시그니처 시퀀스 (SEQ1) 과 그 SEQ1 과는 상이한 제 2 SSS 시그니처 시퀀스 (SEQ2) 중 하나를 사용하여 SSS 를 송신한다. SF0 에서 송신된 SSS 는 SEQ1 을 사용하여 송신될 수도 있는 반면, SF5 에서 송신된 SSS 는 SEQ2 를 사용하여 송신될 수도 있다. 따라서, SSS 를 수신하고 그의 시그니처 시퀀스를 결정한 후에, 액세스 단말기 (120) 는 SF0 또는 SF5 동안 SSS 가 송신되었는지 여부를 결정할 수도 있다.
421 에서, 액세스 포인트 (110) 는 복수의 레퍼런스 심볼들을 포함하는 미리 결정된 CRS 시퀀스에 따라 CRS 를 송신하고, 422 에서, 액세스 단말기 (120) 는 CRS 를 수신한다. 일부 구현들에서, 미리 결정된 CRS 시퀀스는 액세스 포인트 (110) 와 연관된 셀 식별자에 기초한다. 따라서, 미리 결정된 CRS 시퀀스는 액세스 포인트 (110) 에 고유하거나, 또는 (적어도) 이웃 액세스 포인트들에 의해 브로드캐스팅되는 다른 CRS 시퀀스들과 유사할 가능성이 없다. 미리 결정된 CRS 시퀀스는 복수의 레퍼런스 심볼들 각각에 대한 특정 심볼 값 또는 스크램블링 코드, 시간 또는 주파수 도메인에서의 인접한 레퍼런스 심볼들 사이의 특정 이격, 및/또는 미리 결정된 주파수에 대한 복수의 레퍼런스 심볼들의 주파수 시프트에 의해 특성화될 수도 있다. 일부 구현들에서, 미리 결정된 CRS 시퀀스는 모든 서브프레임의 모든 슬롯에서 반복된다. 액세스 단말기 (120) 는 채널 추정을 위해 (예를 들어, 액세스 포인트 (110) 의 다운링크 전력 레벨을 추정하기 위해) CRS 를 사용할 수도 있다.
431 에서, 액세스 포인트 (110) 는 MIB 를 송신하고, 432 에서, 액세스 단말기 (120) 는 MIB 를 수신한다. 일부 구현들에서, MIB 는, 예를 들어, 물리 브로드캐스트 채널 (PBCH) 의 브로드캐스트 제어 채널 (BCCH) 상에서 송신될 수도 있다. MIB 는 액세스 포인트 (110) 와 연관된 시스템 프레임 번호 (SFN) 를 나타낼 수도 있다. SFN 은, 예를 들어, 10 비트들의 SFN 데이터를 포함할 수도 있다. SFN 데이터 또는 그 일부 (예를 들어, 8 비트들) 가 MIB 에 포함될 수도 있다.
(MIB 의 적어도 일부를 포함하는) PBCH 는 간헐적으로 송신될 수도 있다. 예를 들어, PBCH 는 SF0 에서 제 2 슬롯의 처음 4 개의 심볼들을 사용하여 송신될 수도 있다. 따라서, PBCH 는 매 시스템 프레임마다, 즉, 매 10 밀리초들마다 한 번 송신될 수도 있다.
PBCH 는 매 송신마다 동일한 페이로드를 반송할 수도 있다. 그러나, PBCH 는 4 개의 리던던시 버전들 (RV0, RV1, RV2, 또는 RV3) 중 하나를 사용하여 송신할 수도 있다. 예를 들어, 제 1 리던던시 버전 RV0 은 제 1 시스템 프레임 (예를 들어, SFN = {0, 4, 8, 12 등..}) 에서 사용될 수도 있고, 제 2 리던던시 버전 RV1 은 제 2 시스템 프레임 (예를 들어, SFN = {1, 5, 9, 13 등..}) 에서 사용될 수도 있고, 제 3 리던던시 버전 RV2 는 제 3 시스템 프레임 (예를 들어, SFN = {2, 6, 10, 14 등..}) 에서 사용될 수도 있으며, 제 4 리던던시 버전 RV3 은 제 4 시스템 프레임 (예를 들어, SFN = {3, 7, 11, 15 등..}) 에서 사용될 수도 있다. 액세스 단말기 (120) 는 PBCH 페이로드의 4 개의 RV들을 결합함으로써 결합 이득들을 달성할 수도 있다. 434 에서, 액세스 단말기 (120) 는 MIB 데이터에 기초하여 액세스 포인트 (110) 의 SFN 을 결정할 수도 있다.
도 4 는 특정 시퀀스에서 발생하는 것으로서 송신들 (411, 421 및 431) 을 도시하지만, PSS, SSS, CRS 레퍼런스 심볼들, 및 MIB 는 임의의 시퀀스에서 송신 및 수신 및/또는 프로세싱될 수도 있다는 것을 이해할 것이다.
전술한 것에 의해 인식될 수 있는 바와 같이, SI 를 통신하기 위한 일부 기법들은 고정된 타이밍 메커니즘에 의존한다. 대조적으로, 프라이머리 RAT 시스템 (100) 내의 액세스 포인트 (110) 는 특정 시간들 및/또는 주파수들에서의 송신을 회피함으로써 공존을 개선시키도록 구성될 수도 있다. 따라서, 액세스 포인트 (110) 가 고정된 타이밍 메커니즘에 따라 SI 를 송신하는 것이 불가능할 수도 있다. 그 결과, 액세스 단말기 (120) 는 SI 를 수신하지 못할 수도 있다.
공존을 개선시키기 위해, 본 개시물의 액세스 포인트 (110) 는 불확실한 타이밍, 즉, 도 4 에 도시된 방법을 사용하여 액세스 단말기 (120) 에 의해 확인될 수 없는 타이밍으로 SI 를 송신하도록 구성될 수도 있다. 그 대신에, 디스커버리 레퍼런스 시그널링은 (예를 들어, 도 3 에 도시된 eDRS 시그널링 구성과 같은) 단일 데이터 블록으로 통합될 수도 있다.
상기에 언급된 바와 같이, (도 4 에서 431 에서 송신되고 432 에서 수신되는 MIB 와 같은) 미수정된 MIB 는 SFN 데이터를 포함할 수도 있다. 그러나, MIB 데이터 (또는 그 일부) 는 DRS 의 부분으로서 불확실한 타이밍에서 송신될 수도 있기 때문에, 그러면 액세스 포인트 (110) 는 PBCH 페이로드, PBCH RV, SSS 시그니처 시퀀스 및/또는 CRS 스크램블링과 조합하여 미수정된 MIB 에 의존함으로써 SFN 데이터를 액세스 단말기 (120) 에 통신하도록 구성될 수도 있다. 본 개시물의 양태에 따르면, 액세스 포인트 (110) 는, 전체적으로 또는 부분적으로, PBCH 페이로드, PBCH 리던던시 버전, SSS 시그니처 시퀀스들, 및/또는 CRS 스크램블링을 사용하여, SFN 을 액세스 단말기 (120) 에 통신할 수도 있다.
도 5 는 통신 매체 (132) 로의 경쟁 기반 액세스를 용이하게 하기 위해 프라이머리 RAT 시스템 (100) 에 대해 구현될 수도 있는 예시적인 DRS 송신 타이밍을 예시한다. 예시의 목적들을 위해, 도 5 는 SFN들 '0' 내지 '7' 을 갖는 8 개의 시스템 프레임들을 도시한다. 각각의 시스템 프레임은 10 밀리초들의 지속기간을 갖는다.
일부 구현들에서, 도 1a 및 도 1b 에 도시된 액세스 포인트 (110) 는 디스커버리 레퍼런스 시그널링 (DRS) 측정 타이밍 구성 윈도우 (DMTC 윈도우) 내의 DRS 의 윈도잉된 송신을 위해 구성될 수도 있다. DRS 는 도 3 에 도시된 신호들, 예를 들어, SSS, CRS, PBCH, PDCCH, 및 eSIB 중 하나 이상을 포함할 수도 있다. DRS 의 송신이 단지 1 밀리초 (즉, 하나의 서브프레임) 를 요구할 수도 있지만, 다른 타이밍들이 가능하다.
도 5 는 제 1 DMTC 윈도우 (510) 및 제 2 DMTC 윈도우 (520) 를 도시한다. 각각의 DMTC 윈도우는 미리 결정된 지속기간을 가질 수도 있다. 도 5 에 도시된 바와 같이, DMTC 윈도우들 (510 및 520) 각각의 미리 결정된 지속기간은, 예를 들어, 5 밀리초들 (즉, 5 개의 서브프레임들) 일 수도 있다. 미리 결정된 지속기간은 액세스 포인트 (110) 및 액세스 단말기 (120) 양쪽 모두에 의해 미리 알려져 있을 수도 있다. 더욱이, DMTC 윈도우들 (510 및 520) 각각의 미리 결정된 지속기간은 DRS 의 완전한 송신을 수행하기 위해 요구되는 시간의 양보다 더 클 수도 있다.
각각의 DMTC 윈도우는 또한 미리 결정된 주기성을 가질 수도 있다. 도 5 에 도시된 예에서, DMTC 윈도우들 (510 및 520) 의 미리 결정된 주기성은, 예를 들어, 40 밀리초들 (즉, 4 개 무선 프레임마다 하나) 일 수도 있지만, 본 개시물의 다른 곳에서 논의되는 바와 같이, 미리 결정된 주기성은 또한, 예를 들어, 20 밀리초들 (즉, 2 개 무선 프레임마다 하나) 일 수도 있다. 따라서, 제 1 DMTC 윈도우 (510) 는 '0' 의 SFN 을 갖는 시스템 프레임 내에 도시되고, 제 2 DMTC 윈도우 (520) 는 '4' 의 SFN 을 갖는 시스템 프레임 내에 도시된다. 2 개의 DMTC 윈도우들 (510 및 520) 만이 도시되지만, 도 5 에 도시된 패턴은 무한히 반복될 수도 있다는 것을 이해할 것이다.
도 5 는 또한 511, 512, 513, 521, 522, 및 523 에서의 기회적 송신 윈도우들을 도시한다. 기회적 송신 윈도우들 (511, 512, 513, 521, 522, 및 523) 각각은 미리 결정된 지속기간을 가질 수도 있다. 도 5 에 도시된 바와 같이, 기회적 송신 윈도우들 (511, 512, 513, 521, 522, 및 523) 각각의 미리 결정된 지속기간은, 예를 들어, 1 밀리초 (즉, 하나의 서브프레임) 일 수도 있다. 미리 결정된 지속기간은 액세스 포인트 (110) 및 액세스 단말기 (120) 양쪽 모두에 의해 미리 알려져 있을 수도 있다. 더욱이, 기회적 송신 윈도우들 (511, 512, 513, 521, 522, 및 523) 각각의 미리 결정된 지속기간은 DRS 의 완전한 송신을 수행하기 위해 요구되는 시간의 양과 동일할 수도 있다.
일부 구현들에서, 액세스 포인트 (110) 는 프라이머리 RAT 시스템 (100) 과 경쟁 RAT 시스템 (190) 의 공존을 개선시키는 타이밍 및/또는 주파수에서 DRS 를 송신하도록 구성될 수도 있다. 본 개시물의 양태에 따르면, 액세스 포인트 (110) 는 DMTC 윈도우들 (510 및 520) 각각 동안 DRS 를 송신하도록 구성될 수도 있다. 그러나, DRS 는 DMTC 윈도우들 (510 및 520) 동안 임의의 시간에 송신될 수도 있다.
예를 들어, 액세스 포인트 (110) 는 DMTC 윈도우 (510) 의 제 1 서브프레임 동안 DRS 를 송신하기 위한 액세스를 위해 경쟁할 수도 있다. 액세스 포인트 (110) 가 액세스를 위한 경쟁에 성공하는 경우, 그러면 그것은 DMTC 윈도우 (510) 의 제 1 서브프레임 동안 DRS 를 송신할 수도 있다. 그러나, 액세스 포인트 (110) 가 액세스를 위한 경쟁에 성공하지 못한 경우, 그러면 그것은 DMTC 윈도우 (510) 의 제 1 서브프레임 동안 DRS 를 송신하지 못할 수도 있다. 그 대신에, 액세스 포인트 (110) 는 경쟁이 성공적일 때까지 제 2 서브프레임, 제 3 서브프레임 등에서 액세스를 위해 경쟁할 수도 있다. 일부 구현들에서, 액세스 포인트 (110) 는 그것이 액세스를 위해 성공적으로 경쟁하였는지 여부와 관계없이 DMTC 윈도우의 최종 서브프레임에서 DRS 를 송신한다.
본 개시물의 양태에 따르면, 액세스 포인트 (110) 는 기회적 송신 윈도우들 (511, 512, 513, 521, 522, 및 523) 각각 동안 DRS 의 송신을 시도하도록 구성될 수도 있다. 액세스 포인트 (110) 는 그것이 액세스를 위해 성공적으로 경쟁하는 모든 기회적 송신 윈도우 (511, 512, 513, 521, 522, 또는 523) 동안 DRS 를 송신할 것이다. 액세스 포인트 (110) 가 특정 기회적 송신 윈도우 (511, 512, 513, 521, 522, 또는 523) 동안 액세스를 위해 성공적으로 경쟁하지 못하는 경우, 그러면 액세스 포인트 (110) 는 그 특정 기회적 송신 윈도우 (511, 512, 513, 521, 522, 또는 523) 동안 DRS 를 송신하지 못할 것이다.
도 5 에 도시된 예에서, 액세스 포인트 (110) 는 DMTC 윈도우 (510) 의 제 3 서브프레임에서 DRS 송신 (550) 을 수행한다. 예로서, 액세스 포인트 (110) 는 DMTC 윈도우 (510) 의 제 1 서브프레임 및 제 2 서브프레임 동안 액세스를 위해 성공적으로 경쟁하지 못하였을 수도 있지만, 제 3 서브프레임 동안 액세스를 위해 성공적으로 경쟁하였을 수도 있다. 따라서, 액세스 포인트 (110) 는 DMTC 윈도우 (510) 의 제 3 서브프레임 동안 DRS 송신물 (550) 을 송신하였다.
또한, 액세스 포인트 (110) 는 기회적 송신 윈도우 (511) 동안 DRS 송신 (551) 그리고 기회적 송신 윈도우 (513) 동안 DRS 송신 (553) 을 수행한다. 예로서, 액세스 포인트 (110) 는 기회적 송신 윈도우들 (511 및 513) 동안 액세스를 위해 성공적으로 경쟁하였을 수도 있지만, 기회적 송신 윈도우 (512) 동안 액세스를 위해 성공적으로 경쟁하지 못하였을 수도 있다. 따라서, DRS 송신들 (551 및 553) 이 기회적 송신 윈도우들 (511 및 513) 에서 각각 수행되었지만, 기회적 송신 윈도우 (512) 동안에는 어떠한 DRS 송신도 수행되지 않았다.
또한, 액세스 포인트 (110) 는 DMTC 윈도우 (520) 의 제 5 서브프레임에서 DRS 송신 (560) 을 수행한다. 예로서, 액세스 포인트 (110) 는 DMTC 윈도우 (520) 의 제 1 내지 제 4 서브프레들임 동안 액세스를 위해 성공적으로 경쟁하지 못하였을 수도 있다. 그 결과, 액세스 포인트 (110) 는 DMTC 윈도우 (520) 의 최종 서브프레임 동안 DRS 송신물 (560) 을 송신하였다.
또한, 액세스 포인트 (110) 는 기회적 송신 윈도우 (522) 동안 DRS 송신 (562) 그리고 기회적 송신 윈도우 (523) 동안 DRS 송신 (563) 을 수행한다. 예로서, 액세스 포인트 (110) 는 기회적 송신 윈도우 (521) 동안 액세스를 위해 성공적으로 경쟁하지 못하였을 수도 있지만, 기회적 송신 윈도우들 (522 및 523) 동안 성공하였을 수도 있다. 따라서, 기회적 송신 윈도우 (521) 동안 어떠한 DRS 송신도 수행되지 않았지만, DRS 송신들 (562 및 563) 이 기회적 송신 윈도우들 (522 및 523) 에서 각각 수행되었다.
DRS 송신들 (550, 551, 553, 560, 562, 및 563) 은 오직 예시적인 목적들을 위해 도시되고, 임의의 적합한 송신 패턴이 본 개시물의 양태들에 따라 사용될 수도 있다는 것을 이해할 것이다. 상기에 언급된 바와 같이, 일부 구현들에서, 액세스 포인트 (110) 는 도 2 에 도시된 경쟁 RAT 시스템 (190) 과 프라이머리 RAT 시스템 (100) 의 공존을 개선시키는 타이밍 및/또는 주파수에서 DRS 를 송신하도록 구성될 수도 있다.
도 5 에 도시된 타이밍과 유사한 송신 타이밍이 경쟁 RAT 시스템 (190) 과 같은 경쟁 RAT 시스템과의 공존을 개선시킬 수도 있지만, 액세스 단말기 (120) 는 액세스 포인트 (110) 의 서브프레임 타이밍의 명확한 표시를 수신하지 못한다.
이전에 논의된 바와 같이, 일부 기법들은 규칙적인 10 밀리초 간격들에서의 PSS 및 SSS 송신 시퀀스들을 필요로 한다. 액세스 단말기 (120) 는 PSS 및 SSS 의 상대적 타이밍들을 결정함으로써 액세스 포인트 (110) 의 서브프레임 타이밍을 확인할 수 있다. 도 5 의 예시적인 타이밍으로 돌아가면, (PSS 및/또는 SSS 를 포함할 수도 있는) DRS 송신물들 (550, 551, 553, 560, 562, 및 563) 은 불규칙적인 간격들에서 수신된다는 것을 이해할 것이다. 특히, DRS 송신물 (550) 의 시작부와 DRS 송신물 (551) 의 시작부 사이의 간격은 8 밀리초들이고, (DRS 송신물들 (551 및 553) 의 시작부들 사이의) 다음 간격은 20 밀리초들이고, (DRS 송신물들 (553 및 560) 의 시작부들 사이의) 다음 간격은 14 밀리초들이라는 것 등으로 된다. DRS 송신물들 (550, 551, 553, 560, 562, 및 563) 은 불규칙적인 간격들에서 수신되기 때문에, 액세스 포인트 (110) 의 서브프레임 타이밍을 액세스 단말기 (120) 에게 나타내기 위한 새로운 솔루션들이 필요하다.
하기에 더 상세히 설명되는 바와 같이, 액세스 포인트 (110) 는 PBCH 페이로드, PBCH 리던던시 버전, SSS 시그니처 시퀀스, 및/또는 CRS 스크램블링을 사용하여 서브프레임 타이밍을 액세스 단말기 (120) 에 통신할 수도 있다.
도 6 은 본 개시물의 양태에 따른, PBCH 페이로드를 사용하여 서브프레임 타이밍을 나타내기 위한 플로우 다이어그램을 일반적으로 예시한다. 도 6 에 도시된 액트 (act) 들은 액세스 포인트 (예를 들어, 도 1a 및 도 1b 에 도시된 액세스 포인트 (110)) 에 의해 수행될 수도 있고 도 6 은 그것이 액세스 포인트 (110) 에 의해 수행되는 것처럼 설명될 것이다.
610 에서, 액세스 포인트 (110) 는 DMTC 윈도우 내의 DRS 송신물의 서브프레임 인덱스를 결정한다. 이전에 논의된 바와 같이, DRS 송신물은 하나의 서브프레임 (1 밀리초) 내에서 송신될 수도 있지만, DMTC 윈도우는, 예를 들어, 5 개의 서브프레임들 (5 밀리초들) 의 지속기간을 가질 수도 있다. 액세스 포인트 (110) 는 DMTC 윈도우에 포함된 각각의 서브프레임 동안 액세스를 위해 경쟁하고, 경쟁이 성공적인 서브프레임에서 DRS 를 송신한다. 경쟁이 성공적인 서브프레임은 서브프레임 인덱스를 사용하여 식별될 수도 있다. 예를 들어, 제 1 서브프레임 내의 경쟁이 성공적인 경우, 그러면 서브프레임 인덱스는 '0' 일 수도 있고, 제 2 서브프레임 내의 경쟁이 성공적인 경우, 그러면 서브프레임 인덱스는 '1' 일 수도 있고, 제 3 서브프레임 내의 경쟁이 성공적인 경우, 그러면 서브프레임 인덱스는 '2' 일 수도 있다는 것 등으로 된다.
620 에서, 액세스 포인트 (110) 는 610 에서 결정된 DRS 송신물의 서브프레임 인덱스로 PBCH 페이로드의 서브프레임 오프셋 표시자 필드를 채운다. 본 개시물의 양태에 따르면, PBCH 페이로드 내의 서브프레임 오프셋 표시자 필드의 위치는 미리 결정되고, 액세스 단말기 (120) 는 PBCH 페이로드 내의 서브프레임 오프셋 표시자 필드의 존재 및 위치를 인식하도록 구성된다.
이전에 논의된 바와 같이, DMTC 윈도우는, 예를 들어, 5 개의 서브프레임들의 지속기간을 가질 수도 있다. 서브프레임 오프셋 표시자 필드는 DRS 송신물의 서브프레임 인덱스를 정밀하게 식별하기 위해 적어도 3 비트들을 포함해야 한다는 것을 이해할 것이다. DMTC 윈도우가 4 개 이하의 서브프레임들의 지속기간을 갖는 경우, 그러면 서브프레임 오프셋 표시자 필드는 2 이하의 비트들을 포함할 필요가 있고, DMTC 윈도우가 9 개 이상의 서브프레임들의 지속기간을 갖는 경우, 그러면 서브프레임 오프셋 표시자 필드는 4 이상의 비트들을 포함할 필요가 있다는 것을 추가로 이해할 것이다.
630 에서, 액세스 포인트 (110) 는 PBCH 페이로드의 리던던시 버전 RV0 을 생성하고, 640 에서, 액세스 포인트 (110) 는 DMTC 윈도우 동안 PBCH 상에서 PBCH 페이로드를 송신한다. 이전에 논의된 바와 같이, PBCH 페이로드가 송신되는 DMTC 윈도우 내의 서브프레임은 610 에서 결정되었고, 620 에서 서브프레임 오프셋 표시자 필드에 나타내었다. 640 에서 PBCH 페이로드가 송신되는 DMTC 윈도우는 도 5 에 도시된 DMTC 윈도우 (520) 또는 DMTC 윈도우 (510) 와 유사할 수도 있고, PBCH 페이로드는 도 5 에 도시된 DRS 송신물 (560) 또는 DRS 송신물 (550) 과 유사한 DRS 송신물로 송신될 수도 있다.
650 에서, 액세스 포인트 (110) 는 리던던시 버전들 RV1, RV2, 및 RV3 의 생성을 시작한다. 도 6 에서, 리던던시 버전들 RV1, RV2, 및 RV3 의 생성은 650 에서 시작하여 후술되는 바와 같이 루프 백하는 FOR-NEXT 루프로서 도시된다.
660 에서, 액세스 포인트 (110) 는 PBCH 페이로드의 리던던시 버전 RVx 를 생성하고, 여기서 x 는 1, 2, 또는 3 으로 설정되고, 670 에서, 액세스 포인트 (110) 는 기회적 송신 윈도우 동안 PBCH 상에서 PBCH 페이로드를 송신한다. 670 에서 PBCH 페이로드가 송신되는 기회적 송신 윈도우는 도 5 에 도시된 기회적 송신 윈도우들 (511, 512, 513, 521, 522, 또는 523) 과 유사할 수도 있고, PBCH 페이로드는 도 5 에 도시된 DRS 송신물들 (551, 553, 562, 또는 563) 과 유사한 DRS 송신물로 송신될 수도 있다.
680 에서, 액세스 포인트 (110) 는 650 으로 루프 백하여 다음 리던던시 버전을 생성한다. 루프의 제 1 반복 동안 x = 1 이고, 루프의 제 2 반복 동안 x = 2 이고, 루프의 제 3 반복 동안 x = 3 이며, 650 에서 시작하는 FOR-NEXT 루프가 제 3 반복 후에 종료된다는 것을 이해할 것이다.
도 7 은 본 개시물의 다른 양태에 따른, PBCH 페이로드에 기초하여 서브프레임 타이밍을 결정하기 위한 신호 플로우 다이어그램을 일반적으로 예시한다. 도 7 에 도시된 액트들은 액세스 단말기 (예를 들어, 도 1a 및 도 1b 에 도시된 액세스 단말기 (120)) 에 의해 수행될 수도 있고 도 7 은 그것이 액세스 단말기 (120) 에 의해 수행되는 것처럼 설명될 것이다.
710 에서, 액세스 단말기 (120) 는 PBCH 상에서 PBCH 페이로드를 수신한다. PBCH 페이로드는 도 5 에 도시된 DRS 송신물들 (550, 551, 553, 560, 562, 및 563) 과 유사한 DRS 송신물로 수신될 수도 있다. 더욱이, 710 에서 수신된 DRS 는 도 6 에 도시된 바와 같은 640 또는 670 에서 액세스 포인트 (110) 에 의해 송신될 수도 있다.
720 에서, 액세스 단말기 (120) 는 PBCH 페이로드의 리던던시 버전을 결정한다. 730 에서, 액세스 단말기 (120) 는 PBCH 페이로드의 리던던시 버전이 RV0 인지 여부를 결정한다. 도 6 의 설명에서 이전에 논의된 바와 같이, DMTC 윈도우 내에서 발생하는 DRS 송신물은 RV0 의 리던던시 버전을 가질 수도 있는 반면, 기회적 송신 윈도우 내에서 발생하는 DRS 송신물은 RV1, RV2, 또는 RV3 의 리던던시 버전을 가질 수도 있다.
액세스 단말기 (120) 가 PBCH 페이로드의 리던던시 버전이 RV0 이 아니라고 결정하는 경우 (도 7 의 730 에서 '아니오'), 그러면 740 에서, 액세스 단말기 (120) 는 DRS 송신물의 수신 타이밍에 기초하여 액세스 포인트 (110) 의 서브프레임 타이밍을 결정한다.
예를 들어, 도 5 에 도시된 기회적 송신 윈도우들 (511, 512, 513, 521, 522, 및 523) 은 각각 하나의 서브프레임 (1 밀리초) 의 지속기간을 가지며 각각은 시스템 프레임의 제 1 서브프레임 (SF0) 에서 발생한다. 따라서, 액세스 단말기 (120) 가 PBCH 페이로드의 리던던시 버전이 RV0 이 아니라고 결정하는 경우, 그러면 액세스 단말기 (120) 는 (도 5 에 도시된 기회적 송신 윈도우들 (511, 512, 513, 521, 522, 및 523) 중 하나와 유사한) 시스템 프레임의 제 1 서브프레임 (SF0) 에 위치된 기회적 송신 윈도우 동안 DRS 송신물이 수신되었다는 것을 확인할 수 있다. 그 결과, 액세스 단말기 (120) 는 DRS 송신물의 수신 타이밍에 기초하여 액세스 포인트 (110) 의 서브프레임 타이밍을 결정할 수 있다.
액세스 단말기 (120) 가 PBCH 페이로드의 리던던시 버전이 RV0 이라고 결정하는 경우 (도 7 의 730 에서 '예'), 그러면 750 에서, 액세스 단말기 (120) 는 PBCH 페이로드의 서브프레임 오프셋 표시자 필드에 기초하여 서브프레임 인덱스를 결정한다. 이전에 논의된 바와 같이, DMTC 윈도우는 DRS 송신물의 지속기간보다 더 긴 지속기간 (예를 들어, 하나의 서브프레임에 비하면 5 개의 서브프레임들) 을 가질 수도 있다. 그 결과, DMTC 윈도우 동안 발생하는 DRS 송신물은 정밀한 서브프레임 타이밍으로 추적될 수 없다. 액세스 단말기 (120) 가 RV0 의 리던던시 버전을 갖는 DRS 송신물을 수신하는 경우, 그러면 액세스 단말기 (120) 는 액세스 포인트 (110) 의 서브프레임 타이밍을 정밀하게 확인하기 전에 DRS 송신물의 서브프레임 인덱스를 결정해야 한다. 이전에 논의된 바와 같이, DMTC 윈도우가 5 개의 서브프레임들의 지속기간을 갖는 경우, 그러면 서브프레임 인덱스는 '0' 과 '4' (포함) 사이에 있을 수도 있다.
760 에서, 액세스 단말기 (120) 는 710 에서 수신된 DRS 송신물의 수신 타이밍 및 750 에서 결정된 서브프레임 인덱스에 기초하여 액세스 포인트 (110) 의 서브프레임 타이밍을 결정한다. 특히, 액세스 단말기 (120) 는 DRS 송신물이 수신된 DMTC 윈도우의 서브프레임이 750 에서 결정된 서브프레임 인덱스의 값과 동일하다고 결정할 수도 있다. 예를 들어, 서브프레임 인덱스가 '0' 인 경우, 그러면 액세스 단말기 (120) 는 시스템 프레임의 제 1 서브프레임 (SF0) 에서 DRS 송신물이 수신되었다고 결정할 수도 있고, 서브프레임 인덱스가 '1' 인 경우, 그러면 액세스 단말기 (120) 는 시스템 프레임의 제 2 서브프레임 (SF1) 에서 DRS 송신물이 수신되었다고 결정할 수도 있고, 서브프레임 인덱스가 '2' 인 경우, 그러면 액세스 단말기 (120) 는 시스템 프레임의 제 3 서브프레임 (SF2) 에서 DRS 송신물이 수신되었다고 결정할 수도 있다는 것 등으로 된다. 그 결과, 액세스 단말기 (120) 는 750 에서 결정된 서브프레임 인덱스 및 DRS 송신물의 수신 타이밍에 기초하여 액세스 포인트 (110) 의 서브프레임 타이밍을 결정할 수 있다.
결합 이득들이 액세스 단말기 (120) 에서 실현될 수 있도록 PBCH 페이로드가 동일할 수도 있다는 것을 이해할 것이다. 그에 따라, PBCH 페이로드는 그것이 DMTC 윈도우 동안 또는 기회적 송신 윈도우 동안 송신되는지 여부와 관계없이 서브프레임 오프셋 표시자 필드를 포함할 수도 있다. 그러나, 액세스 단말기 (120) 는 그것이 (730 에서와 같이) PBCH 페이로드의 리던던시 버전이 RV0 이라고 결정하지 않는 한, 서브프레임 오프셋 표시자 필드를 무시할 수도 있다.
도 8 은 본 개시물의 다른 양태에 따른, CRS 스크램블링 코드와 동시에 PBCH 리던던시 버전을 사용하여 서브프레임 타이밍을 나타내기 위한 신호 플로우 다이어그램을 일반적으로 예시한다. 도 8 에 도시된 액트들은 액세스 포인트 (예를 들어, 도 1a 및 도 1b 에 도시된 액세스 포인트 (110)) 에 의해 수행될 수도 있고 도 8 은 그것이 액세스 포인트 (110) 에 의해 수행되는 것처럼 설명될 것이다.
810 에서, 액세스 포인트 (110) 는 DMTC 윈도우 내의 DRS 송신물의 서브프레임 인덱스를 결정한다. 810 에서의 결정은, 이전에 논의된 바와 같이, 610 에서의 결정과 유사할 수도 있다.
820 에서, 액세스 포인트 (110) 는 PBCH 페이로드의 리던던시 버전 RVx 를 생성하고, 여기서 x 는 810 에서 결정된 서브프레임 인덱스와 동일하게 설정된다. 예를 들어, 서브프레임 인덱스가 '0' 인 것으로 결정되는 경우, 그러면 액세스 포인트 (110) 는 (820 에서) PBCH 페이로드의 리던던시 버전 RV0 을 생성하고, 서브프레임 인덱스가 '1' 인 것으로 결정되는 경우, 그러면 액세스 포인트 (110) 는 (820 에서) PBCH 페이로드의 리던던시 버전 RV1 을 생성하고, 서브프레임 인덱스가 '2' 인 것으로 결정되는 경우, 그러면 액세스 포인트 (110) 는 (820 에서) PBCH 페이로드의 리던던시 버전 RV2 를 생성한다는 것 등으로 된다. 5 개의 서브프레임들의 지속기간을 갖는 DMTC 윈도우에 대해, 5 개의 리던던시 버전들 RV0, RV1, RV2, RV3, 및 RV4 가 필요할 것이라는 것을 이해할 것이다.
830 에서, 액세스 포인트 (110) 는 CRS 스크램블링을 위한 제 1 CRS 시퀀스를 선택한다. 이전에 논의된 바와 같이, 일부 CRS 시퀀스들은 CRS 를 송신하는 액세스 포인트와 연관된 셀 식별자에 기초한다. 본 개시물의 양태에 따르면, 액세스 포인트 (110) 와 같은 단일 액세스 포인트는 제 1 CRS 시퀀스 또는 제 2 CRS 시퀀스에 따라 CRS 를 송신하도록 구성될 수도 있고, 여기서 제 2 CRS 시퀀스는 복수의 레퍼런스 심볼들 각각에 대한 특정 심볼 값 또는 스크램블링 코드, 시간 또는 주파수 도메인에서의 인접한 레퍼런스 심볼들 사이의 특정 이격, 및/또는 미리 결정된 주파수에 대한 복수의 레퍼런스 심볼들의 주파수 시프트에 관하여 제 1 CRS 시퀀스와는 상이하다는 것을 이해할 것이다.
840 에서, 액세스 포인트 (110) 는 DMTC 윈도우 동안 DRS 를 송신한다. DRS 는 820 에서 생성된 PBCH 페이로드 및 830 에서 선택된 제 1 CRS 시퀀스에 따라 스크램블링되는 CRS 를 포함할 수도 있다.
850 에서, 액세스 포인트 (110) 는 리던던시 버전들 RV1, RV2, 및 RV3 의 생성을 시작한다. 도 8 에서, 리던던시 버전들 RV1, RV2, 및 RV3 의 생성은 850 에서 시작하여 후술되는 바와 같이 루프 백하는 FOR-NEXT 루프로서 도시된다.
860 에서, 액세스 포인트 (110) 는 PBCH 페이로드의 리던던시 버전 RVx 를 생성하고, 여기서 x 는 1, 2, 또는 3 으로 설정되고, 865 에서, 액세스 포인트 (110) 는 CRS 스크램블링을 위한 제 2 CRS 시퀀스를 선택한다. 이전에 논의된 바와 같이, 870 에서 선택된 제 2 CRS 시퀀스는 복수의 레퍼런스 심볼들 각각에 대한 특정 심볼 값 또는 스크램블링 코드, 시간 또는 주파수 도메인에서의 인접한 레퍼런스 심볼들 사이의 특정 이격, 및/또는 미리 결정된 주파수에 대한 복수의 레퍼런스 심볼들의 주파수 시프트에 관하여 830 에서 선택된 제 1 CRS 시퀀스와는 상이하다.
870 에서, 액세스 포인트 (110) 는 기회적 송신 윈도우 동안 DRS 를 송신한다. DRS 는 860 에서 생성된 PBCH 페이로드 및 870 에서 선택된 제 2 CRS 시퀀스에 따라 스크램블링되는 CRS 를 포함할 수도 있다. 870 에서 PBCH 페이로드가 송신되는 기회적 송신 윈도우는 도 5 에 도시된 기회적 송신 윈도우들 (511, 512, 513, 521, 522, 또는 523) 과 유사할 수도 있고, PBCH 페이로드는 도 5 에 도시된 DRS 송신물들 (551, 553, 562, 또는 563) 과 유사한 DRS 송신물로 송신될 수도 있다.
880 에서, 액세스 포인트 (110) 는 850 으로 루프 백하여 다음 리던던시 버전을 생성한다. 루프의 제 1 반복 동안 x = 1 이고, 루프의 제 2 반복 동안 x = 2 이고, 루프의 제 3 반복 동안 x = 3 이며, 650 에서 시작하는 FOR-NEXT 루프가 제 3 반복 후에 종료된다는 것을 이해할 것이다.
도 9 는 본 개시물의 다른 양태에 따른, CRS 스크램블링 코드와 동시에 PBCH 리던던시 버전에 기초하여 서브프레임 타이밍을 결정하기 위한 신호 플로우 다이어그램을 일반적으로 예시한다. 도 9 에 도시된 액트들은 액세스 단말기 (예를 들어, 도 1a 및 도 1b 에 도시된 액세스 단말기 (120)) 에 의해 수행될 수도 있고 도 9 는 그것이 액세스 단말기 (120) 에 의해 수행되는 것처럼 설명될 것이다.
910 에서, 액세스 단말기 (120) 는 DRS 송신물을 수신한다. DRS 송신물은 도 5 에 도시된 DRS 송신물들 (550, 551, 553, 560, 562, 및 563) 과 유사할 수도 있다. 더욱이, 910 에서 수신된 DRS 는 도 8 에 도시된 바와 같은 840 또는 870 에서 액세스 포인트 (110) 에 의해 송신될 수도 있다.
915 에서, 액세스 단말기 (120) 는 CRS, 예를 들어, 910 에서 수신된 DRS 송신물에 포함된 CRS 의 CRS 시퀀스를 결정한다. 상기에 논의된 바와 같이, 910 에서 DRS 송신물이 수신되게 하는 액세스 포인트 (예를 들어, 액세스 포인트 (110)) 는 제 1 CRS 시퀀스 또는 제 2 CRS 시퀀스에 따라 CRS 를 송신하도록 구성될 수도 있고, 여기서 제 2 CRS 시퀀스는 복수의 레퍼런스 심볼들 각각에 대한 특정 심볼 값 또는 스크램블링 코드, 시간 또는 주파수 도메인에서의 인접한 레퍼런스 심볼들 사이의 특정 이격, 및/또는 미리 결정된 주파수에 대한 복수의 레퍼런스 심볼들의 주파수 시프트에 관하여 제 1 CRS 시퀀스와는 상이하다.
920 에서, 액세스 단말기 (120) 는 PBCH 페이로드, 예를 들어, 910 에서 수신된 DRS 송신물에 포함된 PBCH 페이로드의 리던던시 버전을 결정한다.
930 에서, 액세스 단말기 (120) 는 915 에서 결정된 CRS 시퀀스가 제 1 CRS 시퀀스인지 여부를 결정한다. 도 6 의 설명에서 이전에 논의된 바와 같이, DMTC 윈도우 내에서 발생하는 DRS 송신물은 제 1 CRS 시퀀스를 사용할 수도 있는 반면, 기회적 송신 윈도우 내에서 발생하는 DRS 송신물은 제 2 CRS 시퀀스를 사용할 수도 있다.
액세스 단말기 (120) 가 910 에서 수신된 DRS 에서 제 1 CRS 시퀀스가 사용되지 않는다고 결정하는 경우 (도 9 의 930 에서 '아니오'), 그러면 940 에서, 액세스 단말기 (120) 는 DRS 송신물의 수신 타이밍에 기초하여 액세스 포인트 (110) 의 서브프레임 타이밍을 결정한다.
예를 들어, 도 5 에 도시된 기회적 송신 윈도우들 (511, 512, 513, 521, 522, 및 523) 은 각각 하나의 서브프레임 (1 밀리초) 의 지속기간을 가지며 각각은 시스템 프레임의 제 1 서브프레임 (SF0) 에서 발생한다. 따라서, 액세스 단말기 (120) 가 제 1 CRS 시퀀스가 사용되지 않는다고 결정하는 경우, 그러면 액세스 단말기 (120) 는 (도 5 에 도시된 기회적 송신 윈도우들 (511, 512, 513, 521, 522, 및 523) 중 하나와 유사한) 시스템 프레임의 제 1 서브프레임 (SF0) 에 위치된 기회적 송신 윈도우 동안 DRS 송신물이 수신되었다는 것을 확인할 수 있다. 그 결과, 액세스 단말기 (120) 는 DRS 송신물의 수신 타이밍에 기초하여 액세스 포인트 (110) 의 서브프레임 타이밍을 결정할 수 있다.
액세스 단말기 (120) 가 910 에서 수신된 DRS 에서 제 1 CRS 시퀀스가 사용된다고 결정하는 경우 (도 9 의 930 에서 '예'), 그러면 750 에서, 액세스 단말기 (120) 는 PBCH 페이로드의 리던던시 버전에 기초하여 서브프레임 인덱스를 결정한다. 특히, 리던던시 버전 RV0 이 송신되는 경우, 그러면 액세스 단말기 (120) 는 서브프레임 인덱스가 '0' 이라고 결정할 수도 있고, 리던던시 버전 RV1 이 송신되는 경우, 그러면 액세스 단말기 (120) 는 서브프레임 인덱스가 '1' 이라고 결정할 수도 있고, 리던던시 버전 RV2 가 송신되는 경우, 그러면 액세스 단말기 (120) 는 서브프레임 인덱스가 '2' 라고 결정할 수도 있다는 것 등으로 된다. 이전에 논의된 바와 같이, DMTC 윈도우가 5 개의 서브프레임들의 지속기간을 갖는 경우, 그러면 5 개의 리던던시 버전들은 서브프레임 인덱스를 정밀하게 나타낼 필요가 있을 수도 있다. 서브프레임 인덱스는 '0' 과 '4' (포함) 사이에 있을 수도 있다.
960 에서, 액세스 단말기 (120) 는 910 에서 수신된 DRS 송신물의 수신 타이밍 및 950 에서 결정된 서브프레임 인덱스에 기초하여 액세스 포인트 (110) 의 서브프레임 타이밍을 결정한다. 특히, 액세스 단말기 (120) 는 DRS 송신물이 수신된 DMTC 윈도우의 서브프레임이 950 에서 결정된 서브프레임 인덱스의 값과 동일하다고 결정할 수도 있다. 예를 들어, 서브프레임 인덱스가 '0' 인 경우, 그러면 액세스 단말기 (120) 는 시스템 프레임의 제 1 서브프레임 (SF0) 에서 DRS 송신물이 수신되었다고 결정할 수도 있고, 서브프레임 인덱스가 '1' 인 경우, 그러면 액세스 단말기 (120) 는 시스템 프레임의 제 2 서브프레임 (SF1) 에서 DRS 송신물이 수신되었다고 결정할 수도 있고, 서브프레임 인덱스가 '2' 인 경우, 그러면 액세스 단말기 (120) 는 시스템 프레임의 제 3 서브프레임 (SF2) 에서 DRS 송신물이 수신되었다고 결정할 수도 있다는 것 등으로 된다. 그 결과, 액세스 단말기 (120) 는 950 에서 결정된 서브프레임 인덱스 및 DRS 송신물의 수신 타이밍에 기초하여 액세스 포인트 (110) 의 서브프레임 타이밍을 결정할 수 있다.
도 8 및 도 9 에 관하여 이전에 논의된 바와 같이, 액세스 포인트 (110) 는 CRS 스크램블링 코드와 동시에 PBCH 리던던시 버전을 사용하여 서브프레임 타이밍을 나타낼 수도 있고, 액세스 단말기 (120) 는 CRS 스크램블링 코드와 동시에 PBCH 리던던시 버전에 기초하여 서브프레임 타이밍을 결정할 수도 있다.
그러나, 본 개시물의 다른 양태들에 따르면, 액세스 포인트 (110) 는 SSS 시그니처 시퀀스 (SEQ1 또는 SEQ2) 와 동시에 PBCH 리던던시 버전을 사용하여 서브프레임 타이밍을 나타낼 수도 있고, 액세스 단말기 (120) 는 SSS 시그니처 시퀀스 (SEQ1 또는 SEQ2) 와 동시에 PBCH 리던던시 버전에 기초하여 서브프레임 타이밍을 결정할 수도 있다. 따라서, 도 8 에 도시된 액트들의 수정은, 하기에 더 상세히 설명되는 바와 같이, 액세스 포인트 (예를 들어, 도 1a 및 도 1b 에 도시된 액세스 포인트 (110)) 에 의해 수행될 수도 있다. 더욱이, 도 9 에 도시된 액트들의 수정은, 하기에 더 상세히 설명되는 바와 같이, 액세스 단말기 (예를 들어, 도 1a 및 도 1b 에 도시된 액세스 단말기 (120)) 에 의해 수행될 수도 있다.
추가적으로, PBCH 리던던시 버전은 PBCH 송신을 위해 사용될 수도 있는 다수의 OFDM 심볼들을 나타내기 위해 암시적으로 사용될 수도 있다. 예를 들어, 가변적인 수의 PBCH 심볼들이 사용될 수도 있고, 여기서 DMTC 윈도우 내에서 발생하는 PBCH 는 물리 PBCH 채널에 대한 상이한 수의 OFDM 심볼들을 사용할 수도 있는데, 즉, DMTC 윈도우 외측에서 발생하는 PBCH 의 단지 4 개의 심볼들에 비하면, 5 개 또는 6 개의 심볼들을 사용할 수도 있다. 이 관계는 PBCH 리던던시 버전의 함수로서 암시적으로 결정될 수도 있다. 예를 들어, 리던던시 버전 번호 0 은 DMTC 윈도우 내에서 항상 송신될 수도 있고, 그에 따라, 즉, 5 개 또는 6 개의 OFDM 심볼들을 통해 송신될 수도 있는 반면, 다른 리던던시 버전들은 더 적은 OFDM 심볼들을 사용하여 송신될 수도 있다.
예를 들어, 액세스 포인트 (110) 는 DMTC 윈도우 내의 DRS 송신물의 서브프레임 인덱스를 결정하고 PBCH 페이로드의 리던던시 버전 RVx 를 생성할 수도 있고, 여기서 x 는 서브프레임 인덱스와 동일하게 설정된다. 이들 액트들은 (도 8 의 810 및 820 에서의) 상술된 액트들과 동일할 수도 있다. 그러나, (도 8 의 830 및 865 각각에서와 같이) 제 1 CRS 시퀀스와 제 2 CRS 시퀀스 사이에서 선택하기보다는, 액세스 포인트 (110) 는 제 1 SSS 시그니처 시퀀스 (SEQ1) 또는 제 2 SSS 시그니처 (SEQ2) 사이에서 선택할 수도 있다.
상기에 언급된 바와 같이, SSS 시그니처 시퀀스들 (SEQ1 및 SEQ2) 은 특정 SSS 가 SF0 에서 또는 SF5 에서 송신되고 있는지 여부를 나타내는 데 사용될 수도 있다. 본 개시물의 양태에 따르면, SSS 시그니처 시퀀스들 (SEQ1 및 SEQ2) 은 그 대신에 DRS 가 (도 5 에 도시된 DMTC 윈도우들 (510 및 520) 과 유사한) DMTC 윈도우에서 또는 (도 5 에 도시된 기회적 송신 윈도우들 (511, 512, 513, 521, 522, 및 523) 과 유사한) 기회적 송신 윈도우에서 송신되고 있는지 여부를 나타내는 데 사용된다. 예를 들어, DRS 가 DMTC 윈도우에서 송신되고 있는 경우 SEQ1 이 선택될 수도 있고, DRS 가 기회적 송신 윈도우에서 송신되고 있는 경우 SEQ2 가 선택될 수도 있다.
액세스 포인트 (110) 가 (상술된 수정에서와 같이) DRS 송신이 DMTC 윈도우에서 또는 기회적 송신 윈도우에서 수행되는지 여부를 나타내기 위해 제 1 및 제 2 SSS 시그니처 시퀀스들 사이에서 선택하는 경우, 그러면 액세스 단말기 (120) 는 SSS 인 경우 SSS 시그니처 시퀀스에 기초하여 DRTC 송신이 DMTC 윈도우에서 또는 기회적 송신 윈도우에서 수행되는지 여부를 인식하도록 구성될 수도 있다.
예를 들어, 액세스 단말기 (120) 는 DRS 송신물을 수신할 수도 있다. 수신은 (도 9 의 910 에서의) 상술된 액트와 동일할 수도 있다. 그러나, (도 9 의 915 에서와 같이) CRS 의 CRS 시퀀스를 결정하기보다는, 액세스 단말기 (120) 는 SSS 의 SSS 시그니처 시퀀스를 결정할 수도 있다. (도 9 의 920 에서와 같이) PBCH 페이로드의 리던던시 버전을 결정한 후에, 액세스 단말기 (120) 는 SSS 가 제 1 SSS 시그니처 시퀀스 (SEQ1) 또는 제 2 SSS 시그니처 시퀀스 (SEQ2) 를 갖는지 여부를 결정할 수도 있다. SSS 가 제 1 SSS 시그니처 시퀀스 (SEQ1) 를 사용하지 않는 경우, 그러면 액세스 단말기 (120) 는 (도 9 의 940 에서와 같이) DRS 송신물의 수신 타이밍에 기초하여 액세스 포인트 (110) 의 서브프레임 타이밍을 결정한다. SSS 가 제 1 SSS 시그니처 시퀀스 (SEQ1) 를 사용하는 경우, 그러면 액세스 단말기 (120) 는 (도 9 의 950 및 960 에서와 같이) PBCH 페이로드의 리던던시 버전에 기초하여 결정된 서브프레임 인덱스 및 DRS 송신물의 수신 타이밍에 기초하여 액세스 포인트 (110) 의 서브프레임 타이밍을 결정한다.
도 10 은 일련의 상호관련된 기능 모듈들로서 표현된 액세스 포인트 (110) 및/또는 액세스 단말기 (120) 를 구현하기 위한 장치들의 대안적인 예시들을 제공한다.
도 10 은 일련의 상호관련된 기능 모듈들로서 표현된 예시적인 장치 (1000) 를 예시한다. 디스커버리 레퍼런스 시그널링 (DRS) 측정 타이밍 구성 윈도우 (DMTC 윈도우 (1002)) 내에서 송신되는 디스커버리 레퍼런스 신호 (DRS) 의 서브프레임 인덱스를 결정하기 위한 모듈은, 적어도 일부 양태들에서, 예를 들어, 본 명세서에서 논의되는 바와 같은 통신 제어기 또는 그의 컴포넌트 (예를 들어, 통신 제어기 (114) 또는 통신 제어기 (124) 등) 에 대응할 수도 있다. DRS (1004) 에 포함된 물리 브로드캐스트 채널 (PBCH) 페이로드, PBCH 리던던시 버전, 세컨더리 동기화 신호 (SSS) 시그니처 시퀀스, 및/또는 셀-특정 레퍼런스 신호 (CRS) 스크램블링 코드 중 하나 이상을 사용하여 서브프레임 인덱스를 나타내기 위한 모듈은, 적어도 일부 양태들에서, 예를 들어, 본 명세서에서 논의되는 바와 같은 통신 디바이스 또는 그의 컴포넌트 (예를 들어, 통신 디바이스 (112) 또는 통신 디바이스 (122) 등) 에 대응할 수도 있다.
도 10 의 모듈들의 기능성은 본 명세서의 교시와 부합하는 다양한 방식들로 구현될 수도 있다. 일부 설계들에서, 이들 모듈들의 기능성은 하나 이상의 전기 컴포넌트들로서 구현될 수도 있다. 일부 설계들에서, 이들 블록들의 기능성은 하나 이상의 프로세서 컴포넌트들을 포함하는 프로세싱 시스템으로서 구현될 수도 있다. 일부 설계들에서, 이들 모듈들의 기능성은, 예를 들어, 하나 이상의 집적 회로들 (예를 들어, ASIC) 의 적어도 일부를 사용하여 구현될 수도 있다. 본 명세서에서 논의되는 바와 같이, 집적 회로는 프로세서, 소프트웨어, 다른 관련 컴포넌트들, 또는 이들의 일부 조합을 포함할 수도 있다. 따라서, 상이한 모듈들의 기능성은, 예를 들어, 집적 회로의 상이한 서브세트들로서, 소프트웨어 모듈들의 세트의 상이한 서브세트들로서, 또는 이들의 조합으로서 구현될 수도 있다. 또한, (예를 들어, 집적 회로의 및/또는 소프트웨어 모듈들의 세트의) 주어진 서브세트가 하나 초과의 모듈에 대한 기능성의 적어도 일부를 제공할 수도 있다는 것을 인식할 것이다.
추가적으로, 도 10 에 의해 표현된 컴포넌트들 및 기능들뿐만 아니라, 본 명세서에서 설명되는 다른 컴포넌트들 및 기능들은 임의의 적합한 수단을 사용하여 구현될 수도 있다. 그러한 수단은 또한, 적어도 부분적으로, 본 명세서에 교시된 바와 같은 대응하는 구조체를 사용하여 구현될 수도 있다. 예를 들어, 도 10 의 컴포넌트들 "을 위한 모듈" 과 관련하여 상술된 컴포넌트들은 또한 유사하게 지정된 기능성 "을 위한 수단" 에 대응할 수도 있다. 따라서, 일부 양태들에서, 그러한 수단들 중 하나 이상은 프로세서 컴포넌트들, 집적 회로들, 또는 본 명세서에 교시된 바와 같은 다른 적합한 구조체 중 하나 이상을 사용하여 구현될 수도 있다.
도 10 은 통신 매체 (132) 로의 경쟁 기반 액세스를 용이하게 하기 위해 프라이머리 RAT 시스템 (100) 에 대해 구현될 수도 있는 다른 예시적인 DRS 송신 타이밍을 예시한다. 도 10 은 SFN들 '0' 내지 '7' 을 갖는 8 개의 시스템 프레임들을 도시한다. 각각의 시스템 프레임은 10 밀리초들의 지속기간을 갖는다.
상기에 언급된 바와 같이, 도 1a 및 도 1b 에 도시된 액세스 포인트 (110) 는 DMTC 윈도우 내의 DRS 의 윈도잉된 송신을 위해 구성될 수도 있다. DRS 는 도 3 에 도시된 신호들, 예를 들어, SSS, CRS, PBCH, PDCCH, 및 eSIB 중 하나 이상을 포함할 수도 있다. DRS 의 송신이 단지 1 밀리초 (즉, 하나의 서브프레임) 를 요구할 수도 있지만, 다른 타이밍들이 가능하다.
각각의 DMTC 윈도우는 또한 미리 결정된 주기성을 가질 수도 있다. 이전에 도 5 에 도시된 예에서, DMTC 윈도우들 (510 및 520) 의 미리 결정된 주기성은 40 밀리초들 (즉, 4 개 무선 프레임마다 하나) 이었다. 그러나, 도 10 은 미리 결정된 주기성이 20 밀리초들인 DMTC 윈도우들 (1010, 1020, 1030, 및 1040) 을 갖는 다른 예를 도시한다.
따라서, '0' 의 SFN 을 갖는 시스템 프레임 내에 제 1 DMTC 윈도우 (1010) 가 도시되고, '2' 의 SFN 을 갖는 시스템 프레임 내에 제 2 DMTC 윈도우 (1020) 가 도시되고, '4' 의 SFN 을 갖는 시스템 프레임 내에 제 3 DMTC 윈도우 (1030) 가 도시되며, '6' 의 SFN 을 갖는 시스템 프레임 내에 제 4 DMTC 윈도우 (1040) 가 도시된다. 4 개의 DMTC 윈도우들 (1010, 1020, 1030, 및 1040) 만이 도시되지만, 도 5 에 도시된 패턴은 무한히 반복될 수도 있다는 것을 이해할 것이다.
도 10 은 또한 1011, 1021, 1031, 및 1041 에서의 기회적 송신 윈도우들을 도시한다. 기회적 송신 윈도우들 (1011, 1021, 1031, 및 1041) 각각은 미리 결정된 지속기간을 가질 수도 있다. 도 10 에 도시된 바와 같이, 기회적 송신 윈도우들 (1011, 1021, 1031, 및 1041) 각각의 미리 결정된 지속기간은, 예를 들어, 1 밀리초 (즉, 하나의 서브프레임) 일 수도 있다. 미리 결정된 지속기간은 액세스 포인트 (110) 및 액세스 단말기 (120) 양쪽 모두에 의해 미리 알려져 있을 수도 있다. 더욱이, 기회적 송신 윈도우들 (1011, 1021, 1031, 및 1041) 각각의 미리 결정된 지속기간은 DRS 의 완전한 송신을 수행하기 위해 요구되는 시간의 양과 동일할 수도 있다.
일부 구현들에서, 액세스 포인트 (110) 는 프라이머리 RAT 시스템 (100) 과 경쟁 RAT 시스템 (190) 의 공존을 개선시키는 타이밍 및/또는 주파수에서 DRS 를 송신하도록 구성될 수도 있다. 본 개시물의 양태에 따르면, 액세스 포인트 (110) 는 DMTC 윈도우들 (1010, 1020, 1030, 및 1040) 각각 동안 DRS 를 송신하도록 구성될 수도 있다. 그러나, DRS 는 DMTC 윈도우들 (1010, 1020, 1030, 및 1040) 내의 임의의 시간에 (즉, 임의의 서브프레임에서) 송신될 수도 있다.
예를 들어, 액세스 포인트 (110) 는 DMTC 윈도우 (1010) 의 제 1 서브프레임 동안 DRS 를 송신하기 위한 액세스를 위해 경쟁할 수도 있다. 액세스 포인트 (110) 가 액세스를 위한 경쟁에 성공하는 경우, 그러면 그것은 DMTC 윈도우 (1010) 의 제 1 서브프레임 동안 DRS 를 송신할 수도 있다. 그러나, 액세스 포인트 (110) 가 액세스를 위한 경쟁에 성공하지 못한 경우, 그러면 그것은 DMTC 윈도우 (1010) 의 제 1 서브프레임 동안 DRS 를 송신하지 못할 수도 있다. 그 대신에, 액세스 포인트 (110) 는 경쟁이 성공적일 때까지 제 2 서브프레임, 제 3 서브프레임 등에서 액세스를 위해 경쟁할 수도 있다. 일부 구현들에서, 액세스 포인트 (110) 는 그것이 액세스를 위해 성공적으로 경쟁하였는지 여부와 관계없이 DMTC 윈도우의 최종 서브프레임에서 DRS 를 송신한다.
도 5 로부터 이해되는 바와 같이, 액세스 포인트 (110) 는 DMTC 윈도우 (1010) 의 제 3 서브프레임 동안 액세스를 위해 성공적으로 경쟁하고, 그에 따라 DMTC 윈도우 (1010) 의 제 3 서브프레임 동안 DRS 송신물 (1050) 을 송신한다. 액세스 포인트 (110) 는 DMTC 윈도우 (1020) 의 제 1 서브프레임 및 DMTC 윈도우 (1040) 의 제 1 서브프레임 동안 액세스를 위해 성공적으로 경쟁하고, 그에 따라 DMTC 윈도우 (1020) 및 DMTC 윈도우 (1040) 의 개개의 제 1 서브프레임들 동안 DRS 송신물 (1060) 및 DRS 송신물 (1080) 을 송신한다는 것을 추가로 이해할 것이다. 액세스 포인트 (110) 는 DMTC 윈도우 (1030) 의 제 5 서브프레임 동안 액세스를 위해 성공적으로 경쟁하거나, 또는 대안적으로, DMTC 윈도우 (1030) 의 처음 4 개의 서브프레임들 각각에 대해 액세스를 위해 성공적으로 경쟁하지 못한다는 것을 추가로 이해할 것이다. 그 결과, 액세스 포인트 (110) 는 DMTC 윈도우 (1030) 의 제 5 서브프레임 동안 DRS 송신물 (1070) 을 송신한다.
본 개시물의 양태에 따르면, 액세스 포인트 (110) 는 기회적 송신 윈도우들 (1011, 1021, 1031, 및 1041) 각각 동안 DRS 의 송신을 시도하도록 구성될 수도 있다. 액세스 포인트 (110) 는 그것이 액세스를 위해 성공적으로 경쟁하는 모든 기회적 송신 윈도우 (1011, 1021, 1031, 및 1041) 동안 DRS 를 송신할 것이다. 액세스 포인트 (110) 가 특정 기회적 송신 윈도우 (1011, 1021, 1031, 또는 1041) 동안 액세스를 위해 성공적으로 경쟁하지 못하는 경우, 그러면 액세스 포인트 (110) 는 그 특정 기회적 송신 윈도우 (1011, 1021, 1031, 또는 1041) 동안 DRS 를 송신하지 못할 것이다.
도 10 에 도시된 예에서, 액세스 포인트 (10) 는 기회적 송신 윈도우 (1011) 동안 DRS 송신 (1051) 그리고 기회적 송신 윈도우 (1041) 동안 DRS 송신 (1081) 을 수행한다. 예로서, 액세스 포인트 (110) 는 기회적 송신 윈도우들 (1011 및 1041) 동안 액세스를 위해 성공적으로 경쟁하였을 수도 있지만, 기회적 송신 윈도우들 (1021 및 1031) 동안 액세스를 위해 성공적으로 경쟁하지 못하였을 수도 있다. 따라서, DRS 송신물들 (1051 및 1081) 이 기회적 송신 윈도우들 (1011 및 1041) 동안 송신되었지만, 기회적 송신 윈도우들 (1021 및 1031) 동안에는 어떠한 DRS 송신들도 수행되지 않았다.
DRS 송신들 (1050, 1051, 1060, 1070, 1080, 및 1081) 은 오직 예시적인 목적들을 위해 도시되고, 임의의 적합한 송신 패턴이 본 개시물의 양태들에 따라 사용될 수도 있다는 것을 이해할 것이다. 상기에 언급된 바와 같이, 일부 구현들에서, 액세스 포인트 (110) 는 도 2 에 도시된 경쟁 RAT 시스템 (190) 과 프라이머리 RAT 시스템 (100) 의 공존을 개선시키는 타이밍 및/또는 주파수에서 DRS 를 송신하도록 구성될 수도 있다.
일부 구현들에서, 액세스 포인트 (110) 는 도 5 의 타이밍 (DMTC 윈도우들 (510 및 520) 의 주기성은 40 밀리초들이다) 에 대한 대안으로서 도 10 의 타이밍 (DMTC 윈도우들 (1010, 1020, 1030, 및 1040) 의 주기성은 20 밀리초들이다) 을 사용하도록 구성될 수도 있다. 추가적으로 또는 대안적으로, 액세스 포인트 (110) 는 도 5 의 타이밍과 도 10 의 타이밍 사이에서 선택하도록 구성될 수도 있다.
상기에 언급된 바와 같이, 도 5 의 타이밍이 액세스 포인트 (110) 에 의해 사용되고 있을 때, 액세스 포인트 (110) 는 PBCH 페이로드를 사용하여 서브프레임 타이밍을 나타내기 위해 도 6 의 플로우 다이어그램을 따를 수도 있다. 그러나, 도 10 의 타이밍이 액세스 포인트 (110) 에 의해 사용되고 있는 경우, 액세스 포인트 (110) 는 도 11 의 플로우 다이어그램을 따를 수도 있다.
대안적으로, PBCH 의 송신 및/또는 전체 DRS 신호의 송신들은 DMTC 윈도우들 (1010, 1020, 1030, 및 1040) 로만 제한되어, 그에 의해 DRS 주기성을 20 밀리초들로만 제한하고 중간 10 밀리초 기회들에 대한 DRS 의 송신을 전부 제거할 수도 있다. 그러한 시나리오에서, 1010 에서의 송신의 PBCH 리던던시 버전은 RV0 을 채용할 것이고 1020 에서의 PBCH 송신은 RV1 을 채용할 것이다. 추가적으로, 각각의 DRS 기회에 대한 송신의 윈도우들은 상이할 수도 있다. 예를 들어, 1010 에서의 DRS 송신물은 5 밀리초들의 DMTC 윈도우 길이를 가질 수도 있는 한편, 1020 에서의 송신물은 1 밀리초 간격만을 가질 수도 있다.
도 11 은 본 개시물의 양태에 따른, PBCH 페이로드를 사용하여 서브프레임 타이밍을 나타내기 위한 플로우 다이어그램을 일반적으로 예시한다. 도 11 에 도시된 액트들은 액세스 포인트 (예를 들어, 도 1a 및 도 1b 에 도시된 액세스 포인트 (110)) 에 의해 수행될 수도 있고 도 11 은 그것이 액세스 포인트 (110) 에 의해 수행되는 것처럼 설명될 것이다. 일부 구현들에서, 액세스 포인트 (110) 는, 예를 들어, 도 6 의 플로우 다이어그램 및/또는 도 8 의 플로우 다이어그램 중 하나 이상과 동시에 도 11 의 플로우 다이어그램을 수행할 수도 있다.
1122 에서, 액세스 포인트 (110) 는 옵션적으로 DMTC 윈도우 주기성 데이터로 PBCH 페이로드의 DMTC 윈도우 주기성 필드를 채운다. DMTC 윈도우 주기성 데이터는, 예를 들어, 1 비트로 구성될 수도 있다. DMTC 윈도우 주기성 데이터는 DMTC 윈도우의 주기성이 (도 5 의 타이밍에서와 같이) 40 밀리초들인지 또는 (도 10 의 타이밍에서와 같이) 20 밀리초들인지 여부를 나타낼 수도 있다. 예로서, 액세스 포인트 (110) 가 40 밀리초들의 주기성을 갖는 DMTC 윈도우들에 따라 DRS 송신물을 송신하고 있는 경우, 그러면 액세스 포인트 (110) 는 '0' 의 값으로 DMTC 윈도우 주기성 필드를 채울 수도 있고, 액세스 포인트 (110) 가 20 밀리초들의 주기성을 갖는 DMTC 윈도우들에 따라 DRS 송신물을 송신하고 있는 경우, 그러면 액세스 포인트 (110) 는 '1' 의 값으로 DMTC 윈도우 주기성 필드를 채울 수도 있다.
1124 에서, 액세스 포인트 (110) 는 옵션적으로 DMTC 윈도우 경계 데이터로 PBCH 페이로드의 DMTC 윈도우 경계 필드를 채운다. DMTC 윈도우 경계 데이터는, 예를 들어, 1 비트로 구성될 수도 있다. DMTC 윈도우 경계 데이터는 DMTC 윈도우의 경계가 (도 10 의 DMTC 윈도우들 (1010 및 1030) 과 유사한) 0 밀리초들 또는 (도 10 의 DMTC 윈도우들 (1020 및 1040) 과 유사한) 20 밀리초들에 있는지 여부를 나타낼 수도 있다. 예로서, 액세스 포인트 (110) 가 0 밀리초 경계에서의 DMTC 윈도우 내에서 DRS 송신물을 송신하고 있는 경우, 그러면 액세스 포인트 (110) 는 '0' 의 값으로 DMTC 윈도우 경계 필드를 채울 수도 있고, 액세스 포인트 (110) 가 20 밀리초들의 주기성을 갖는 DMTC 윈도우들에 따라 DRS 송신물을 송신하고 있는 경우, 그러면 액세스 포인트 (110) 는 '1' 의 값으로 DMTC 윈도우 경계 필드를 채울 수도 있다.
추가적으로 또는 대안적으로, DMTC 윈도우 경계 데이터는 특정 DMTC 윈도우가 서브프레임들의 제 1 서브세트 (SFN = {0, 4, 8, 12 등} 을 갖는 서브프레임들) 또는 서브프레임들의 제 2 서브세트 (SFN = {2, 6, 10, 14 등} 을 갖는 서브프레임들) 내에 있는지 여부를 나타낼 수도 있다. 예로서, 액세스 포인트 (110) 가 SFN0, SFN4, SFN8, SFN12 등에서의 DMTC 윈도우 내에서 DRS 송신물을 송신하고 있는 경우, 그러면 액세스 포인트 (110) 는 '0' 의 값으로 DMTC 윈도우 경계 필드를 채울 수도 있고, 액세스 포인트 (110) 가 SFN2, SFN6, SFN10, SFN14 등에서의 DMTC 윈도우 내에서 DRS 송신물을 송신하고 있는 경우, 그러면 액세스 포인트 (110) 는 '1' 의 값으로 DMTC 윈도우 경계 필드를 채울 수도 있다.
도 11 로부터 이해되는 바와 같이, 액세스 포인트 (110) 는 1122 에서 채우는 것, 1124 에서 채우는 것, 또는 이들의 임의의 조합을 수행할 수도 있다. 1124 에서 채우는 것이 수행되는 시나리오들에서, PBCH 페이로드의 DMTC 윈도우 경계 필드는 새로운 PBCH 페이로드가 생성될 때마다 다시 채워질 수도 있다는 것을 이해할 것이다.
1130 에서, 액세스 포인트 (110) 는 PBCH 페이로드의 리던던시 버전 RV0 을 생성하고, 1140 에서, 액세스 포인트 (110) 는 DMTC 윈도우 동안 PBCH 상에서 (리던던시 버전 RV0 을 갖는) PBCH 페이로드를 송신한다. 1130 에서 PBCH 페이로드가 송신되는 DMTC 윈도우는 도 10 에 도시된 DMTC 윈도우 (1010, 1020, 1030, 또는 1040) 와 유사할 수도 있고, PBCH 페이로드는 도 10 에 도시된 DRS 송신물들 (1050, 1060, 1070, 및 1080) 과 유사한 DRS 송신물로 송신될 수도 있다. 일부 관점들에서, 1130 에서의 생성 및 1140 에서의 송신은 도 6 에 도시된 630 에서의 생성 및 640 에서의 송신과 유사할 수도 있다. 간결성을 위해, 630 에서의 생성 및 640 에서의 송신의 설명은 여기서 반복되지 않을 것이다.
1160 에서, 액세스 포인트 (110) 는 PBCH 페이로드의 리던던시 버전 RV1 을 생성하고, 1170 에서, 액세스 포인트 (110) 는 기회적 송신 윈도우 동안 PBCH 상에서 (리던던시 버전 RV1 을 갖는) PBCH 페이로드를 송신한다. 1170 에서 PBCH 페이로드가 송신되는 기회적 송신 윈도우는 도 10 에 도시된 기회적 송신 윈도우들 (1011, 1021, 1031, 및 1041) 과 유사할 수도 있고, PBCH 페이로드는 도 10 에 도시된 DRS 송신물들 (1051 또는 1081) 과 유사한 DRS 송신물로 송신될 수도 있다. 일부 관점들에서, 1160 에서의 생성 및 1170 에서의 송신은 도 6 에 도시된 660 에서의 생성 및 670 에서의 송신과 유사할 수도 있다. 간결성을 위해, 630 에서의 생성 및 640 에서의 송신의 설명은 여기서 반복되지 않을 것이다.
상기에 언급된 바와 같이, (액세스 포인트 (110) 가 4 개의 상이한 리던던시 버전들 RV0, RV1, RV2, 및 RV3 을 생성하는 도 6 의 플로우 다이어그램과는 달리) 도 11 의 플로우 다이어그램은 2 개의 상이한 리던던시 버전들 RV0 및 RV1 의 생성만을 도시한다. PBCH 의 리던던시 버전 RV2 및 RV3 이 생성되지 않기 때문에 도 6 에 도시된 FOR-NEXT 루프 (여기서 x = 1 내지 3 이다) 는 그에 따라 도 11 로부터 생략된다는 것을 이해할 것이다.
도 12 는 본 개시물의 다른 양태에 따른, PBCH 페이로드에 기초하여 서브프레임 타이밍을 결정하기 위한 신호 플로우 다이어그램을 일반적으로 예시한다. 도 12 에 도시된 액트들은 액세스 단말기 (예를 들어, 도 1a 및 도 1b 에 도시된 액세스 단말기 (120)) 에 의해 수행될 수도 있고 도 12 는 그것이 액세스 단말기 (120) 에 의해 수행되는 것처럼 설명될 것이다.
1210 에서, 액세스 단말기 (120) 는 PBCH 상에서 PBCH 페이로드를 수신한다. PBCH 페이로드는 도 5 에 도시된 DRS 송신물들 (550, 551, 553, 560, 562, 또는 563) 중 임의의 것 또는 도 10 에 도시된 DRS 송신물들 (1050, 1051, 1060, 1070, 1080, 또는 1081) 중 임의의 것과 유사한 DRS 송신물로 수신될 수도 있다.
1220 에서, 액세스 단말기 (120) 는 1210 에서 수신된 PBCH 페이로드의 리던던시 버전을 결정한다. 1222 에서, 액세스 단말기 (120) 는 1210 에서 수신된 PBCH 페이로드의 DMTC 윈도우 주기성 필드로부터 DMTC 윈도우 주기성 데이터를 옵션적으로 획득한다. 1224 에서, 액세스 단말기 (120) 는 1210 에서 수신된 PBCH 페이로드의 DMTC 윈도우 경계 필드로부터 DMTC 윈도우 경계 데이터를 옵션적으로 획득한다.
1230 에서, 액세스 단말기 (120) 는 1210 에서 수신된 DRS 송신물의 수신 타이밍, 1220 에서 결정된 리던던시 버전, 및 1222 및/또는 1224 에서 획득된 DMTC 윈도우 주기성 데이터 및/또는 DMTC 경계 데이터에 기초하여 액세스 포인트 (110) 의 서브프레임 타이밍을 결정한다.
예로서, 액세스 단말기 (120) 는 PBCH 페이로드의 리던던시 버전이 RV0 이라고 결정할 수도 있고, DMTC 윈도우 동안 DRS 송신물이 수신되었다고 결론지을 수도 있다. 액세스 단말기 (120) 는, 1222 에서 획득된 DMTC 윈도우 주기성 데이터에 기초하여, (도 5 에 도시된 타이밍에서와 같이) DMTC 윈도우의 주기성이 40 밀리초들이라고 추가로 결정할 수도 있다. 그에 따라, 액세스 단말기 (120) 는 (도 7 에 도시된 바와 같이) 서브프레임 인덱스 및 PBCH 페이로드의 수신 타이밍에 기초하여 액세스 포인트 (110) 의 시스템 타이밍을 결정할 수도 있다. 추가적으로 또는 대안적으로, 액세스 단말기 (120) 는 (도 9 에 도시된 바와 같이) CRS 시퀀스 및 PBCH 페이로드의 수신 타이밍에 기초하여 액세스 포인트 (110) 의 시스템 타이밍을 결정할 수도 있다.
다른 예로서, 액세스 단말기 (120) 는 PBCH 페이로드의 리던던시 버전이 RV0 이라고 다시 한 번 결정할 수도 있고, DMTC 윈도우 동안 DRS 송신물이 수신되었다고 결론지을 수도 있다. 액세스 단말기 (120) 는, 1222 에서 획득된 DMTC 윈도우 주기성 데이터에 기초하여, (도 10 에 도시된 타이밍에서와 같이) DMTC 윈도우의 주기성이 20 밀리초들이라고 추가로 결정할 수도 있다. 이 예에서, 액세스 단말기 (120) 는 (도 7 에 도시된 바와 같이) 서브프레임 인덱스 및 PBCH 페이로드의 수신 타이밍에 기초하여, 또는 (도 9 에 도시된 바와 같이) CRS 시퀀스 및 PBCH 페이로드의 수신 타이밍에 기초하여 액세스 포인트 (110) 의 시스템 타이밍을 부분적으로 결정할 수도 있다. 그러나, 이 정보에 단독으로 기초하면, 액세스 단말기 (120) 는 PBCH 페이로드가 (도 10 의 DMTC 윈도우 (1010) 또는 DMTC 윈도우 (1030) 와 유사한) 0 밀리초 경계에서 수신되었는지 또는 (도 10 의 DMTC 윈도우 (1020) 또는 DMTC 윈도우 (1040) 와 유사한) 20 밀리초 경계에서 수신되었는지 여부를 결정하는 것이 가능하지 않을 수도 있다. 따라서, 액세스 단말기 (120) 는, DRS 송신물이 0 밀리초 경계 또는 20 밀리초 경계에서 액세스 포인트 (110) 에 의해 전송되었는지 여부를 나타내는, 1224 에서 획득된 DMTC 윈도우 경계 데이터에 추가로 기초하여 시스템 타이밍을 결정할 수도 있다.
도 13 은 통신 매체 (132) 로의 경쟁 기반 액세스를 용이하게 하기 위해 프라이머리 RAT 시스템 (100) 에 대해 구현될 수도 있는 다른 예시적인 DRS 송신 타이밍을 일반적으로 예시한다. 도 13 은 (좌측 상의) DMTC 윈도우 타이밍의 제 1 변형 및 (우측 상의) DMTC 윈도우 타이밍의 제 2 변형을 도시한다.
제 1 변형에서, DMTC 윈도우 (1310) 및 기회적 송신 윈도우 (1311) 가 도시된다. 또한 DMTC 윈도우 (1310) 동안 송신된 DRS 송신물 (1350) 및 기회적 송신 윈도우 (1311) 동안 송신된 DRS 송신물 (1351) 이 도시된다. 제 1 변형에서, DMTC 윈도우 (1310) 는 단일 서브프레임 (예를 들어, 도 13 에 도시된 바와 같은, SFN0) 내에 위치되고, DMTC 윈도우 (1310) 의 시작부는 시스템 프레임의 시작부와 일치한다. 다시 말해, 특정 시스템 프레임의 서브프레임 0 은 DMTC 윈도우 (1310) 의 제 1 서브프레임이다. 이와 관련하여, 도 13 의 좌측 상에 도시된 제 1 변형은 도 5 및 도 10 에 도시된 DMTC 윈도우 타이밍과 유사하다.
제 2 변형에서, DMTC 윈도우 (1320) 및 기회적 송신 윈도우 (1321) 가 도시된다. 또한 DMTC 윈도우 (1320) 동안 송신된 DRS 송신물 (1360) 및 기회적 송신 윈도우 (1321) 동안 송신된 DRS 송신물 (1361) 이 도시된다. 제 2 변형에서, DMTC 윈도우 (1320) 는 단일 서브프레임 (예를 들어, 도 13 에 도시된 바와 같은, SFN0) 내에 다시 위치된다. 그러나, 제 1 변형과는 달리, DMTC 윈도우 (1320) 의 시작부는 시스템 프레임의 시작부와 일치하지 않는다. 다시 말해, 특정 시스템 프레임의 서브프레임 0 은 DMTC 윈도우 (1320) 의 제 1 서브프레임이 아니다. 그 대신에, 시스템 프레임의 일부 다른 서브프레임이 DMTC 윈도우 (1320) 의 제 1 서브프레임이다.
DMTC 윈도우 타이밍은 DMTC 윈도우 서브프레임 오프셋을 갖는 것으로서 설명될 수도 있다. 예를 들어, 제 1 변형에서, 서브프레임 0 이 DMTC 윈도우 (1310) 의 제 1 서브프레임이기 때문에 DMTC 윈도우 서브프레임 오프셋은 제로의 값을 가질 수도 있다. 그러나, 제 2 변형에서, 서브프레임 0 이외의 서브프레임이 DMTC 윈도우 (1320) 의 제 1 서브프레임이기 때문에 DMTC 윈도우 서브프레임 오프셋은 제로보다 더 큰 값을 가질 수도 있다. (우측 상의) 도 13 에서, DMTC 윈도우 서브프레임 오프셋은 DMTC 윈도우 서브프레임 오프셋 (1330) 으로서 라벨링된다. 예로서, 서브프레임 2 는 DMTC 윈도우 (1320) 의 제 1 서브프레임일 수도 있는데, 이 경우에 DMTC 윈도우 서브프레임 오프셋 (1330) 의 값은 2 일 것이다.
일부 구현들에서, 액세스 포인트 (110) 및 액세스 단말기 (120) 는 DMTC 윈도우 서브프레임 오프셋 (1330) 이 제로와 동일하다고 가정하도록 구성될 수도 있다. 그러나, 다른 구현들에서, DMTC 윈도우 서브프레임 오프셋 (1330) 은 액세스 포인트 (110) 에 의해 선택될 수도 있고 PBCH 페이로드 또는 일부 다른 신호를 사용하여 액세스 단말기 (120) 에 통신될 수도 있다.
도 6 으로 돌아가면, 610 에서, 액세스 포인트 (110) 는 DMTC 윈도우 내의 DRS 송신물의 서브프레임 인덱스를 결정하고, 620 에서, 액세스 포인트 (110) 는 610 에서 결정된 DRS 송신물의 서브프레임 인덱스로 PBCH 페이로드의 서브프레임 오프셋 표시자 필드를 채운다는 것이 상기될 것이다.
더욱이, 도 8 로 돌아가면, 810 에서, 액세스 포인트 (110) 는 DMTC 윈도우 내의 DRS 송신물의 서브프레임 인덱스를 결정하고, 820 에서, 액세스 포인트 (110) 는 PBCH 페이로드의 리던던시 버전 RVx 를 생성하고, 여기서 x 는 810 에서 결정된 서브프레임 인덱스와 동일하게 설정된다는 것이 상기될 것이다.
도 6 및 도 8 양쪽 모두는 시스템 프레임의 시작부와 DMTC 윈도우 (1310) 의 시작부가 일치하는 (도 13 의 좌측 상에 도시된) DMTC 윈도우 타이밍의 제 1 변형을 가정하기 때문에, 610 또는 810 에서 결정된 서브프레임 인덱스는 서브프레임 인덱스가 시스템 프레임의 시작부 또는 DMTC 윈도우의 시작부로부터의 상대적 거리로서 계산되는지 여부와 관계없이 동일한 값을 가질 것이다.
다른 한편으로, (도 13 의 우측 상에 도시된) DMTC 윈도우 서브프레임 오프셋 (1330) 이 제로보다 더 큰 경우, 그러면 시스템 프레임의 시작부와 DMTC 윈도우의 시작부는 일치하지 않으며, 610 또는 810 에서 결정된 서브프레임 인덱스는 서브프레임 인덱스가 시스템 프레임의 시작부로부터의 상대적 거리로서 계산되는지 또는 DMTC 윈도우 (1320) 의 시작부로부터의 상대적 거리로서 계산되는지 여부에 따라 상이한 값을 가질 것이다.
일부 구현들에서, 액세스 포인트 (110) 및 액세스 단말기 (120) 는 DRTC 송신물의 서브프레임 인덱스를 DMTC 윈도우의 시작부로부터의 상대적 거리로서 측정하도록 구성될 수도 있다. 예를 들어, DMTC 윈도우가 서브프레임 1 에서 시작하고 DRS 송신물의 서브프레임 인덱스가 2 인 경우, 그러면 액세스 단말기 (120) 는 DRS 송신물이 서브프레임 3 동안 액세스 포인트 (110) 에 의해 송신되었다고 결정할 수도 있다.
다른 구현들에서, 액세스 포인트 (110) 및 액세스 단말기 (120) 는 DRTC 송신물의 서브프레임 인덱스를 시스템 프레임의 시작부로부터의 상대적 거리로서 측정하도록 구성될 수도 있다. 예를 들어, DMTC 윈도우가 서브프레임 1 에서 시작하고 DRS 송신물의 서브프레임 인덱스가 2 인 경우, 그러면 액세스 단말기 (120) 는 DRS 송신물이 서브프레임 2 동안 액세스 포인트 (110) 에 의해 송신되었다고 결정할 수도 있다.
전술한 것으로부터 이해되는 바와 같이, 액세스 포인트 (110) 와 같은 액세스 포인트는, 액세스 포인트 (110) 의 시스템 타이밍에 관련하여 DRS 의 송신을 위한 송신 타이밍을 확립하는 단계를 포함하는, DRS 를 송신하는 방법을 수행하도록 구성될 수도 있다. 시스템 타이밍은, 도 2 에 도시된 예시적인 시스템 타이밍 (200) 에서와 같이, 시스템 프레임들 및 서브프레임들을 포함할 수도 있다. 액세스 포인트 (110) 의 시스템 타이밍에 의해 정의된 특정 시스템 프레임에 대해, 액세스 포인트 (110) 는 DRS 가 송신될 수도 있는 DRS 송신 윈도우를 선택할 수도 있다.
DRS 송신 윈도우는 DRS 가 선택적으로 송신될 수도 있는 하나 이상의 서브프레임 (SF) 들을 포함할 수도 있다. DRS 송신 윈도우는 (도 5 에 도시된 DMTC 송신 윈도우들 (510, 520), 도 10 에 도시된 DMTC 송신 윈도우들 (1010, 1020, 1030, 1040), 및/또는 도 13 에 도시된 DMTC 송신 윈도우들 (1310, 1320) 과 유사한) 2 개 이상의 연속적인 SF들을 포함하는 제 1 송신 윈도우일 수도 있다. 대안적으로, DRS 송신 윈도우는 (도 5 에 도시된 기회적 송신 윈도우들 (511 내지 513 및 521 내지 523), 도 10 에 도시된 기회적 송신 윈도우들 (1011, 1021, 1031, 1041), 및/또는 도 13 에 도시된 기회적 송신 윈도우들 (1311, 1321) 과 유사한) 하나의 SF 를 포함하는 제 2 송신 윈도우일 수도 있다.
DRS 를 송신하는 방법은 선택된 DRS 송신 윈도우에 기초하여 특정 SF 동안 DRS 를 송신할지 여부를 결정하는 단계, 및 DRS 를 송신하라는 결정에 응답하여 특정 SF 동안 DRS 를 적어도 하나의 액세스 단말기, 예를 들어, 액세스 단말기 (120) 에 송신하는 단계를 더 포함할 수도 있다. 송신된 DRS 는 도 5 에 도시된 DRS 송신물들 (550, 551, 553, 560, 562, 563), 도 10 에 도시된 DRS 송신물들 (1050, 1051, 1060, 1070, 1080, 1081), 및/또는 도 13 에 도시된 DRS 송신물들 (1350, 1351, 1360, 1361) 과 유사할 수도 있다.
송신 타이밍의 확립 및 선택된 DRS 송신 윈도우에 기초하여 특정 SF 동안 DRS 를 송신할지 여부에 관한 결정은, 예를 들어, 액세스 포인트 (110) 의 프로세서 (116) 및/또는 메모리 (118) 에 의해 수행될 수도 있다. 추가적으로 또는 대안적으로, 송신 타이밍의 확립 및 선택된 DRS 송신 윈도우에 기초하여 특정 SF 동안 DRS 를 송신할지 여부에 관한 결정은, 예를 들어, 액세스 포인트 (110) 의 서브프레임 인덱서 (162) 및/또는 DRS 생성기 (164) 와 같은 전용 모듈들에 의해 수행될 수도 있다. 따라서, 이들 컴포넌트들은, 액세스 포인트의 시스템 타이밍에 관련하여 DRS 의 송신을 위한 송신 타이밍을 확립하는 수단, 액세스 포인트의 시스템 타이밍에 의해 정의된 특정 시스템 프레임에 대해 DRS 송신 윈도우를 선택하는 수단으로서, 선택된 DRS 송신 윈도우는 DRS 가 선택적으로 송신될 수도 있는 하나 이상의 서브프레임 (SF) 들을 포함하는, 그 DRS 송신 윈도우를 선택하는 수단, 및/또는 선택된 DRS 송신 윈도우에 기초하여 특정 SF 동안 DRS 를 송신할지 여부를 결정하는 수단을 구성할 수도 있다.
액세스 단말기 (120) 로의 DRS 의 송신은, 예를 들어, 액세스 포인트 (110) 의 통신 디바이스 (112) 또는 그의 컴포넌트에 의해 수행될 수도 있다. 따라서, 액세스 포인트 (110) 의 통신 디바이스 (112) 또는 그의 컴포넌트는 DRS 를 송신하라는 결정에 응답하여 특정 SF 동안 DRS 를 적어도 하나의 액세스 단말기로 송신하는 수단을 구성할 수도 있다.
메모리 (118) 는, 프로세서에 의해 실행될 때, 프로세서로 하여금 동작들을 수행하게 하는 코드를 포함하는 컴퓨터 판독가능 매체를 구성할 수도 있다. 컴퓨터 판독가능 매체는 비일시적일 수도 있다. 컴퓨터 판독가능 매체는 액세스 포인트의 시스템 타이밍에 관련하여 DRS 의 송신을 위한 송신 타이밍을 확립하기 위한 코드로서, 여기서 송신 타이밍을 확립하기 위한 코드는, 액세스 포인트의 시스템 타이밍에 의해 정의된 특정 시스템 프레임에 대해 DRS 송신 윈도우를 선택하기 위한 코드로서, 선택된 DRS 송신 윈도우는, DRS 가 선택적으로 송신될 수도 있는 하나 이상의 서브프레임 (SF) 들을 포함하고, 여기서 선택된 DRS 송신 윈도우는, 2 개 이상의 연속적인 SF들을 포함하는 제 1 송신 윈도우 및 하나의 SF 를 포함하는 제 2 송신 윈도우를 포함하는 그룹으로부터 선택되는, 그 DRS 송신 윈도우를 선택하기 위한 코드를 포함하는, 그 송신 타이밍을 확립하기 위한 코드, 선택된 DRS 송신 윈도우에 기초하여 특정 SF 동안 DRS 를 송신할지 여부를 결정하기 위한 코드, 및 DRS 를 송신하라는 결정에 응답하여 특정 SF 동안 DRS 를 적어도 하나의 액세스 단말기에 송신하기 위한 코드를 포함할 수도 있다.
전술한 것으로부터 추가로 이해되는 바와 같이, 액세스 포인트 (110) 와 같은 액세스 포인트는 액세스 포인트 (110) 의 시스템 타이밍을 나타내는 방법을 수행하도록 구성될 수도 있다. 액세스 포인트 (110) 는 액세스 포인트 (110) 의 시스템 타이밍에 관련하여 특정 SF 의 서브프레임 인덱스 값을 결정하도록 구성될 수도 있다. 시스템 타이밍은, 도 2 에 도시된 예시적인 시스템 타이밍 (200) 에서와 같이, 시스템 프레임들 및 서브프레임들을 포함할 수도 있다. 액세스 포인트 (110) 는 또한, 서브프레임 인덱스 값에 기초하여 서브프레임 오프셋 값을 결정하고, DRS 를 사용하여 서브프레임 오프셋 값을 나타내고, 특정 SF 동안 DRS 를, 예를 들어, 액세스 단말기 (120) 과 같은 적어도 하나의 액세스 단말기에 송신하도록 구성될 수도 있다. 서브프레임 오프셋 값의 표시는 도 6 의 플로우 다이어그램, 도 8 의 플로우 다이어그램, 도 11 의 플로우 다이어그램, 및/또는 본 출원에서 설명되는 임의의 다른 적합한 일련의 액트들과 유사한 방법을 포함할 수도 있다.
특정 SF 의 서브프레임 인덱스 값을 결정하는 것, 서브프레임 인덱스 값에 기초하여 서브프레임 오프셋 값을 결정하는 것 및/또는 DRS 를 사용하여 서브프레임 오프셋 값을 나타내는 것은, 예를 들어, 액세스 포인트 (110) 의 프로세서 (116) 및/또는 메모리 (118) 에 의해 수행될 수도 있다. 추가적으로 또는 대안적으로, 특정 SF 의 서브프레임 인덱스 값을 결정하는 것, 서브프레임 인덱스 값에 기초하여 서브프레임 오프셋 값을 결정하는 것 및/또는 DRS 를 사용하여 서브프레임 오프셋 값을 나타내는 것은, 예를 들어, 액세스 포인트 (110) 의 서브프레임 인덱서 (162) 및/또는 DRS 생성기 (164) 와 같은 전용 모듈들에 의해 수행될 수도 있다. 따라서, 이들 컴포넌트들은 특정 SF 의 서브프레임 인덱스 값을 결정하는 수단, 서브프레임 인덱스 값에 기초하여 서브프레임 오프셋 값을 결정하는 수단 및/또는 DRS 를 사용하여 서브프레임 오프셋 값을 나타내는 수단을 구성할 수도 있다.
액세스 단말기 (120) 로의 DRS 의 송신은, 예를 들어, 액세스 포인트 (110) 의 통신 디바이스 (112) 또는 그의 컴포넌트에 의해 수행될 수도 있다. 따라서, 액세스 포인트 (110) 의 통신 디바이스 (112) 또는 그의 컴포넌트는 DRS 를 송신하라는 결정에 응답하여 특정 SF 동안 DRS 를 적어도 하나의 액세스 단말기로 송신하는 수단을 구성할 수도 있다.
메모리 (118) 는, 프로세서에 의해 실행될 때, 프로세서로 하여금 동작들을 수행하게 하는 코드를 포함하는 컴퓨터 판독가능 매체를 구성할 수도 있다. 컴퓨터 판독가능 매체는 비일시적일 수도 있다. 컴퓨터 판독가능 매체는 액세스 포인트의 시스템 타이밍에 관련하여 특정 SF 의 서브프레임 인덱스 값을 결정하기 위한 코드, 서브프레임 인덱스 값에 기초하여 서브프레임 오프셋 값을 결정하기 위한 코드, DRS 를 사용하여 서브프레임 오프셋 값을 나타내기 위한 코드, 및 특정 SF 동안 DRS 를 적어도 하나의 액세스 단말기에 송신하기 위한 코드를 포함할 수도 있다.
전술한 것으로부터 추가로 이해되는 바와 같이, 액세스 단말기 (120) 와 같은 액세스 단말기는 액세스 포인트 (110) 와 같은 액세스 포인트의 시스템 타이밍을 결정하는 방법을 수행하도록 구성될 수도 있다. 액세스 포인트 (110) 는 특정 SF 동안 액세스 포인트 (110) 로부터 DRS 를 수신하도록 구성될 수도 있다. 수신된 DRS 는 도 5 에 도시된 DRS 송신물들 (550, 551, 553, 560, 562, 563), 도 10 에 도시된 DRS 송신물들 (1050, 1051, 1060, 1070, 1080, 1081), 및/또는 도 13 에 도시된 DRS 송신물들 (1350, 1351, 1360, 1361) 과 유사할 수도 있다. 액세스 단말기 (120) 는 또한, DRS 에 기초하여 서브프레임 오프셋 값을 결정하고, 결정된 서브프레임 오프셋 값에 기초하여 액세스 포인트 (110) 의 시스템 타이밍에 관련하여 특정 SF 의 서브프레임 인덱스 값을 결정하며, 결정된 서브프레임 인덱스 값에 기초하여 액세스 포인트의 타이밍을 분석하도록 구성될 수도 있다. 이는, 예를 들어, 도 7 의 플로우 다이어그램, 도 8 의 플로우 다이어그램, 도 12 의 플로우 다이어그램, 및/또는 본 출원에서 설명되는 임의의 다른 적합한 일련의 액트들에 따라 수행될 수도 있다.
액세스 포인트 (110) 로부터의 DRS 의 수신은, 예를 들어, 액세스 단말기 (120) 의 통신 디바이스 (122) 또는 그의 컴포넌트에 의해 수행될 수도 있다. 따라서, 액세스 단말기 (120) 의 통신 디바이스 (122) 또는 그의 컴포넌트는 특정 SF 동안 액세스 포인트 (110) 로부터 DRS 를 수신하는 수단을 구성할 수도 있다.
DRS 에 기초하여 서브프레임 오프셋 값을 결정하는 것, 결정된 서브프레임 오프셋 값에 기초하여 액세스 포인트 (110) 의 시스템 타이밍에 관련하여 특정 SF 의 서브프레임 인덱스 값을 결정하는 것, 및 결정된 서브프레임 인덱스 값에 기초하여 액세스 포인트 (110) 의 시스템 타이밍을 분석하는 것은, 예를 들어, 액세스 단말기 (120) 의 프로세서 (126) 및/또는 메모리 (128) 에 의해 수행될 수도 있다. 추가적으로 또는 대안적으로, DRS 에 기초하여 서브프레임 오프셋 값을 결정하는 것, 결정된 서브프레임 오프셋 값에 기초하여 액세스 포인트 (110) 의 시스템 타이밍에 관련하여 특정 SF 의 서브프레임 인덱스 값을 결정하는 것, 및 결정된 서브프레임 인덱스 값에 기초하여 액세스 포인트 (110) 의 시스템 타이밍을 분석하는 것은, 예를 들어, DRS 디코더 (172) 및/또는 서브프레임 타이밍 분석기 (174) 와 같은 전용 모듈들에 의해 수행될 수도 있다. 따라서, 이들 컴포넌트들은 DRS 에 기초하여 서브프레임 오프셋 값을 결정하는 수단, 결정된 서브프레임 오프셋 값에 기초하여, 액세스 포인트의 시스템 타이밍에 관련하여 특정 SF 의 서브프레임 인덱스 값을 결정하는 수단, 및 결정된 서브프레임 인덱스 값에 기초하여 액세스 포인트의 시스템 타이밍을 분석하는 수단을 구성할 수도 있다.
메모리 (128) 는, 프로세서에 의해 실행될 때, 프로세서로 하여금 동작들을 수행하게 하는 코드를 포함하는 컴퓨터 판독가능 매체를 구성할 수도 있다. 컴퓨터 판독가능 매체는 비일시적일 수도 있다. 컴퓨터 판독가능 매체는 특정 SF 동안 액세스 포인트로부터 DRS 를 수신하기 위한 코드, DRS 에 기초하여 서브프레임 오프셋 값을 결정하기 위한 코드, 결정된 서브프레임 오프셋 값에 기초하여, 액세스 포인트의 시스템 타이밍에 관련하여 특정 SF 의 서브프레임 인덱스 값을 결정하기 위한 코드, 및 결정된 서브프레임 인덱스 값에 기초하여 액세스 포인트의 시스템 타이밍을 분석하기 위한 코드를 포함할 수도 있다.
시스템 정보 값 태그
시스템 정보를 통신하기 위한 종래의 기법에서, 종래의 액세스 포인트는 종래의 액세스 단말기에 의해 수신되는 마스터 정보 블록 (master information block; MIB) 을 송신할 수도 있다. MIB 는, 예를 들어, 브로드 캐스트 제어 채널 (BCCH) 을 통해 송신될 수도 있고, 간헐적으로, 예를 들어, 매 50 밀리초들마다 송신될 수도 있다. MIB 는 액세스 포인트와 연관된 시스템 프레임 번호 (SFN) 를 나타낼 수도 있다. MIB 는 또한 액세스 단말기가 PDCCH 상의 제어 시그널링을 수신하는 것을 가능하게 하는 PDCCH 구성 정보를 제공할 수도 있다.
액세스 단말기는 MIB 데이터에 기초하여 액세스 포인트의 SFN 을 결정할 수도 있고, 또한 MIB 데이터 내의 PDCCH 구성 정보를 사용하여 PDCCH 상의 데이터를 블라인드 디코딩하기 시작할 수도 있다. 액세스 단말기는 미리 결정된 시스템 정보 무선 네트워크 임시 식별자 (SI-RNTI) 를 사용하여 PDDCH 를 블라인드 디코딩할 수도 있다. SI-RNTI 는 16-비트 값 (예를 들어, 0xFFFF) 일 수도 있다. 액세스 단말기는 성공적인 디코딩이 수행될 때까지 SI-RNTI 를 사용하여 PDCCH 상의 데이터를 블라인드 디코딩할 수도 있다. 예로서, 성공적인 디코딩은 디코딩된 데이터에 대해 순환 리던던시 체크 (CRC) 를 수행함으로써 나타내어질 수도 있다. CRC 가 성공적인 경우, 그러면 성공적인 디코딩이 수행되었다.
액세스 포인트는 미리 결정된 SI-RNTI 를 사용하여 SIB1 위치 데이터를 스크램블링할 수도 있다. SIB1 위치 데이터는, 예를 들어, SFN 0 으로부터 시작하여 8 개 프레임마다 하나 (80 밀리초들마다) 의, 5 개 서브프레임마다 하나, SIB1 이 위치될 수도 있는 주파수-도메인 위치 데이터를 포함할 수도 있다. 상기에 언급된 바와 같이, SI-RNTI 는 액세스 포인트 및 액세스 단말기 양쪽 모두에 의해 미리 알려져 있는 고정된 값 (예를 들어, 0xFFFF) 이다. 고정된 SI-RNTI 값은 SI 를 마킹하기 위해 그리고 SI 의 위치와 관련된 데이터를 마킹하기 위해 액세스 포인트 및 액세스 단말기에 의해 사용된다. 액세스 포인트는 PDCCH 상에서 스크램블링된 SIB1 위치 데이터를 송신할 수도 있다.
액세스 단말기는 액세스 포인트로부터 스크램블링된 송신물을 수신할 수도 있다. 상기에 언급된 바와 같이, 액세스 단말기는 미리 결정된 SI-RNTI 값을 사용하여 PDCCH 를 블라인드 디코딩할 수도 있다.
액세스 단말기는 스크램블링된 송신물을 성공적으로 디코딩할 수도 있다. 액세스 단말기는 성공적인 디코딩을 수행하기 위해 미리 결정된 SI-RNTI 값을 사용하기 때문에, 액세스 단말기는 스크램블링된 데이터가 송신된 SI 의 위치를 포함한다고 결정할 수도 있다.
액세스 단말기는 송신물에 기초하여 SIB1 의 위치를 결정할 수도 있다. 예를 들어, SIB1 의 위치는 특정 리소스 엘리먼트들과 연관될 수도 있다. 결정된 위치에 기초하여, 액세스 단말기는 SIB1 이 수신될 수 있는 특정 리소스 엘리먼트들을 식별할 수도 있다.
액세스 포인트는 이전에 스크램블링 및 송신된 SIB1 위치 데이터에 따라 SIB1 을 송신할 수도 있다. 상기에 언급된 바와 같이, SIB1 의 위치는 특정 리소스 엘리먼트들과 연관될 수도 있다. 따라서, 액세스 포인트는 이들 특정 리소스 엘리먼트들을 사용하여 SIB1 을 송신할 수도 있다. 액세스 단말기는 결정된 위치에서 SIB1 을 수신할 수도 있다.
액세스 단말기는 SIB1 에 포함된 SIBx 위치 정보에 기초하여 나머지 SIB 블록들 (SIBx 로 지칭될 수도 있는 SIB2, SIB3 등) 의 위치를 결정할 수도 있다. 종래의 기법에 따르면, SIB1 은 SI 윈도우 길이 데이터, SI 주기성 데이터, 및 스케줄링 정보 리스트 데이터를 반송할 수도 있다. SI 윈도우 길이 데이터 및 SI 주기성 데이터에 기초하여, 액세스 단말기는 SIBx 송신들을 위해 사용될 무선 프레임들 및 서브프레임들을 식별할 수도 있다. 스케줄링 정보 리스트 데이터는 식별된 무선 프레임들 및 서브프레임들 중에서 특정 SIBx 송신물 (예를 들어, SIB2, SIB3 등) 을 위치결정하기 위한 인덱스로서 사용될 수도 있다.
액세스 포인트는 SI 윈도우 길이 데이터, SI 주기성 데이터, 및 스케줄링 정보 리스트 데이터에 따라 SIBx 를 송신할 수도 있다. 액세스 포인트 (120) 는 결정된 위치에서 SIBx 데이터를 수신할 수도 있다.
전술한 것에 의해 인식될 수 있는 바와 같이, SI 를 통신하기 위한 종래의 기법은 고정된 타이밍 메커니즘에 의존한다. 프라이머리 RAT 시스템 (200) 내의 액세스 포인트가 특정 시간들 및/또는 주파수들에서의 송신을 회피함으로써 공존을 개선시키도록 구성되는 경우, 그러면 액세스 포인트는 고정된 타이밍 메커니즘에 따라 SI 를 송신하는 것이 불가능할 수도 있다. 그 결과, 액세스 단말기는 SI 를 수신하지 못할 수도 있다.
공존을 개선시키기 위해, 본 개시물의 액세스 포인트 (110) 는 그 대신에 불확실한 타이밍, 즉, 액세스 단말기 (120) 에 의해 미리 알려지지 않은 타이밍으로 MIB, SIB1, 및/또는 SIBx 에 포함된 데이터를 송신하도록 구성될 수도 있다. 본 개시물의 양태에 따르면, 액세스 포인트 (110) 는 단일의 향상된 시스템 정보 블록 (eSIB) 내에서 MIB 및 SIB1 을 송신하도록 구성될 수도 있다. 일부 구현들에서, eSIB 는 다른 SIBx 블록들 (예를 들어, SIB2) 로부터의 추가적인 SI 를 더 포함할 수도 있다.
액세스 포인트 (110) 는 임의의 적합한 타이밍, 예를 들어, 본 개시물에 제시된 임의의 타이밍에 따라, DMTC 윈도우 내의 임의의 위치에서 eSIB 를 송신하도록 구성될 수도 있다. 예로서, DMTC 윈도우는 임의의 무선 프레임에 있을 수도 있고, DMTC 윈도우의 지속기간은 무선 프레임의 임의의 5 개의 서브프레임들 (5 밀리초들) 에 걸쳐 연장될 수도 있다. 일부 구현들에서, 액세스 포인트 (110) 는 프라이머리 RAT 시스템 (200) 과 경쟁 RAT 시스템 (202) 의 공존을 개선시키는 타이밍 및/또는 주파수에서 eSIB 를 송신하도록 구성될 수도 있다.
eSIB 는 불확실한 타이밍 (즉, 액세스 단말기 (120) 에 의해 미리 알려지지 않은 타이밍) 으로 송신될 수도 있기 때문에, 액세스 단말기 (120) 는 eSIB 를 위치결정 및 인식하도록 구성되어야 한다.
eSIB 를 위치결정 및/또는 인식하기 위한 일 방법에 따르면, eSIB 는 SFN 을 포함할 수도 있다. PDCCH 는 DMTC 윈도우 내의 eSIB 와 동일한 서브프레임 상에 위치될 수도 있고 그에 따라 SFN 정보가 eSIB 의 성공적인 디코딩으로 획득될 수도 있다. 하기에 추가로 상세히 논의되는 바와 같이, DMTC 윈도우는 DRS 위치에 관련되기 때문에, 액세스 단말기 (120) 는 정확한 서브프레임 번호에 대한 지식 없이도 eSIB 에 대해 DMTC 윈도우를 통해 검색할 수도 있다. 잠재적인 PDCCH 리소스 위치들은 정확한 위치를 분석하기 위한 액세스 단말기 (120) 에 의한 블라인드 디코딩으로 DMTC 윈도우 내에서 미리 결정될 수도 있다.
액세스 단말기 (120) 는 액세스 포인트 (110) 로부터 수신된 PSS, SSS, 또는 CRS 송신물 중 하나 이상의 송신물의 위치에 기초하여 DRS 위치를 결정할 수도 있다. PSS, SSS, 및 CRS 의 DRS 위치들은 액세스 포인트 (110) 에 의해 미리 결정된다. DMTC 윈도우는 DRS 위치들 중 하나 이상의 DRS 위치의 범위 (예를 들어, ± 5 밀리초들) 내에 놓일 수도 있다. 결정된 DRS 위치들에 기초하여, 액세스 단말기 (120) 는 DMTC 윈도우 내의 모든 서브프레임 상에서 PDCCH 에 대해 DMTC 윈도우에서 블라인드 검색하는 것이 가능할 수도 있다. PDCCH 의 CRC 는 액세스 단말기 (120) 가 그것이 eSIB 송신물을 수신하고 있다는 것을 확인하는 것을 가능하게 하는 향상된 시스템 정보 무선 네트워크 임시 식별자 (eSI-RNTI) 를 사용하여 스크램블링될 수도 있다. 상기에 언급된 바와 같이, 액세스 포인트 (110) 는 프라이머리 RAT 시스템 (200) 과 경쟁 RAT 시스템 (202) 의 공존을 개선시키도록 eSIB 의 시간-도메인 위치를 선택하도록 구성될 수도 있다.
액세스 단말기 (120) 는 PDCCH 내의 데이터에 대해 CRC 체크를 수행함으로써 eSIB 에 대해 DMTC 윈도우를 검색할 수도 있다.
액세스 포인트 (110) 는 PDCCH 상에서 eSIB 플래그를 송신할 수도 있다. PDCCH 내에서 표시가 행해지는 경우, 액세스 포인트 (110) 는 그 표시가 eSIB 인지 아닌지의 여부를 나타내기 위한 플래그를 사용할 수도 있다. 액세스 단말기 (120) 는 액세스 포인트 (110) 로부터 수신된 스크램블링된 송신물을 성공적으로 디코딩할 수도 있다. 액세스 단말기 (120) 는 성공적인 디코딩을 수행하기 위해 미리 결정된 SI-RNTI 값을 사용하기 때문에, 액세스 단말기 (120) 는 스크램블링된 데이터가 SI 를 포함한다고 결정할 수도 있다.
액세스 단말기 (120) 는, eSIB 플래그에 기초하여, 수신된 SIB 데이터가 eSIB 데이터라는 것을 결정할 수도 있다. 상기에 언급된 바와 같이, eSIB 플래그 데이터는 특정한 미리 결정된 위치, 예를 들어, 미리 결정된 데이터 필드에 부착될 수도 있다.
액세스 단말기 (120) 는 eSIB 에 포함된 SIBx 위치 정보에 기초하여 SIBx 블록들의 위치를 결정할 수도 있다. SIBx 블록들의 위치는 본 개시물의 다양한 양태들에 따라 결정될 수도 있다.
액세스 포인트 (110) 는 이전에 송신된 eSIB 에 포함된 SIBx 위치 정보에 따라 SIBx 를 송신할 수도 있다. 더욱이, 액세스 단말기 (120) 는 결정된 위치에서 SIBx 데이터를 수신할 수도 있다.
공존을 추가로 개선시키기 위해, 본 개시물의 액세스 포인트 (110) 는 SIBx 데이터가 업데이트되었는지 여부를 통신하도록 구성될 수도 있다. 종래의 액세스 포인트에서, 시스템 정보 값 태그 필드가 SIB1 페이로드에 포함된다. SIBx 데이터가 업데이트될 때마다, 시스템 정보 값 태그 필드는, 예를 들어, 증분할 수도 있다. 종래의 액세스 포인트는 5-비트 시스템 정보 값 태그를 사용할 수도 있어서, 그것은 제로로 '롤링 오버 (rolling over)' 하기 전에 31 로 증분한다. 종래의 액세스 단말기는 시스템 정보 값 태그를 판독할 때, 그것은 SIBx 데이터가 마지막으로 획득된 이후로 시스템 정보 값 태그가 변경되었는지 여부에 기초하여 SIBx 데이터가 업데이트되었는지 여부를 결정할 수도 있다.
그러나, 상기에 언급된 바와 같이, 본 개시물의 액세스 포인트 (110) 는 종래의 SIB1 을 송신하지 않는다. 그 대신에, 액세스 포인트 (110) 는 단일의 향상된 시스템 정보 블록 (eSIB) 내에서 MIB 및 SIB1 을 송신하도록 구성된다.
SIBx 데이터가 업데이트된 경우, 그러면 액세스 포인트 (110) 는 PBCH 페이로드에 시스템 정보 값 태그 필드를 포함시키도록 구성될 수도 있다. PBCH 페이로드는 액세스 포인트 (110) 에 의해 빈번하게 송신되고 액세스 단말기 (120) 에 의해 연속적으로 모니터링될 수도 있기 때문에, 액세스 단말기 (120) 는 SIBx 데이터에 대한 변경들을 신속하게 통지받을 수 있다. 더욱이, PBCH 페이로드가 종래의 접근법의 SIB1 보다 더 신뢰성있게 수신될 수도 있기 때문에, 본 개시물의 시스템 정보 값 태그는 5 비트들보다 더 적을 수도 있다.
추가적으로, 이전 SIBx 송신물들 및 현재 SIBx 송신물들에 대응하는 시스템 정보 값 태그 양쪽 모두가 송신될 수도 있다. 이는 UE 에 의해 보유된 값 태그가 오래된 정보인 경우 모호성의 추가의 해결을 가능하게 한다. 이 맥락에서 현재 값 태그는 다음의 그러한 기회에 발생하도록 스케줄링되는 SIBx 송신물에 대응한다. 양쪽 모두의 값 태그들의 송신은 UE 가 비교를 행하게 하고 현재 SIBx 정보의 유효성을 확인하게 하고 모호성 없이 시스템 정보 변경의 인스턴스들을 결정하게 한다.
"제 1", "제 2" 등과 같은 명칭을 사용하는 본 명세서에서의 엘리먼트에 대한 임의의 언급은 일반적으로 이들 엘리먼트들의 양 또는 순서를 제한하지 않는다는 것을 이해해야 한다. 오히려, 이들 명칭들은 2 개 이상의 엘리먼트들 또는 엘리먼트의 인스턴트들 사이를 구별하는 편리한 방법으로서 본 명세서에서 사용될 수도 있다. 따라서, 제 1 및 제 2 엘리먼트들에 대한 언급은, 2 개의 엘리먼트들만이 거기에서 채용될 수도 있다는 것, 또는 제 1 엘리먼트가 어떤 방식으로든 제 2 엘리먼트를 선행해야 한다는 것을 의미하지 않는다. 또한, 달리 기재되지 않는 한, 엘리먼트들의 세트는 하나 이상의 엘리먼트들을 포함할 수도 있다. 추가적으로, 설명 또는 청구항들에서 사용되는 형태 "A, B, 또는 C 중 적어도 하나" 또는 "A, B, 또는 C 중 하나 이상" 또는 "A, B, 및 C 로 구성되는 그룹 중 적어도 하나" 의 전문용어는 "A 또는 B 또는 C 또는 이들 엘리먼트들의 임의의 조합" 을 의미한다. 예를 들어, 이 전문용어는 A, 또는 B, 또는 C, 또는 A 및 B, 또는 A 및 C, 또는 A 및 B 및 C, 또는 2A, 또는 2B, 또는 2C 등을 포함할 수도 있다.
상기의 설명들 및 기술들의 관점에서, 당업자는 본 명세서에 개시된 양태들과 관련되어 설명된 다양한 예시적인 논리 블록들, 모듈들, 회로들, 및 프로세스 단계들이 전자 하드웨어, 컴퓨터 소프트웨어, 또는 이들 양쪽의 조합들로서 구현될 수도 있다는 것을 인식할 것이다. 하드웨어와 소프트웨어의 이 상호교환가능성을 명확히 예시하기 위해, 다양한 예시적인 컴포넌트들, 블록들, 모듈들, 회로들, 및 단계들이 이들의 기능성의 관점에서 일반적으로 상술되었다. 그러한 기능성이 하드웨어로서 또는 소프트웨어로서 구현되는지 여부는 전체 시스템에 부과되는 설계 제약들 및 특정 애플리케이션에 좌우된다. 당업자들은 각각의 특정 애플리케이션에 대한 다양한 방법들로 설명된 기능성을 구현할 수도 있지만, 그러한 구현 판정들은 본 개시물의 범위로부터의 벗어남을 야기시키는 것으로 해석되어서는 안된다.
따라서, 예를 들어, 장치 또는 장치의 임의의 컴포넌트가 본 명세서에 교시된 바와 같은 기능성을 제공하도록 구성될 (또는 제공하도록 동작가능해지거나 또는 제공하도록 적응될) 수도 있다는 것을 인식할 것이다. 이는, 예를 들어: 장치 또는 컴포넌트가 기능성을 제공하도록 그 장치 또는 컴포넌트를 제조 (예를 들어, 제작) 함으로써; 장치 또는 컴포넌트가 기능성을 제공하도록 그 장치 또는 컴포넌트를 프로그래밍함으로써; 또는 일부 다른 적합한 구현 기법의 사용을 통해 달성될 수도 있다. 일 예로서, 집적 회로는 필수 기능성을 제공하도록 제작될 수도 있다. 다른 예로서, 집적 회로는 필수 기능성을 지원하도록 제작된 후에 필수 기능성을 제공하도록 (예를 들어, 프로그래밍을 통해) 구성될 수도 있다. 또 다른 예로서, 프로세서 회로는 코드를 실행하여 필수 기능성을 제공할 수도 있다.
더욱이, 본 명세서에 개시된 양태들과 관련되어 설명된 방법들, 시퀀스들, 및/또는 알고리즘들은 직접적으로 하드웨어로, 프로세서에 의해 실행되는 소프트웨어 모듈로, 또는 이들 둘의 조합으로 구체화될 수도 있다. 소프트웨어 모듈은 랜덤 액세스 메모리 (RAM), 플래시 메모리, 판독 전용 메모리 (ROM), 소거가능한 프로그래밍가능 판독 전용 메모리 (EPROM), 전기적으로 소거가능한 프로그래밍가능 판독 전용 메모리 (EEPROM), 레지스터들, 하드 디스크, 착탈가능 디스크, CD-ROM, 또는 일시적 또는 비일시적인, 당업계에 알려진 임의의 다른 형태의 저장 매체에 상주할 수도 있다. 예시적인 저장 매체는, 프로세서가 저장 매체로부터 정보를 판독할 수 있고 정보를 저장 매체에 기입할 수 있도록 프로세서에 커플링된다. 대안적으로, 저장 매체는 프로세서 (예를 들어, 캐시 메모리) 와 일체적일 수도 있다.
따라서, 예를 들어, 본 개시물의 특정 양태들은 통신을 위한 방법을 구체화하는 일시적 또는 비일시적 컴퓨터 판독가능 매체를 포함할 수 있다는 것을 또한 인식할 것이다.
전술한 개시물이 다양한 예시적인 양태들을 도시하지만, 첨부된 청구항들에 의해 정의된 범위로부터 벗어남이 없이 다양한 변경들 및 수정들이 예시된 예들에 대해 행해질 수도 있다는 것에 유의해야 한다. 본 개시물은 특정적으로 예시된 예들로 단독으로 제한되는 것으로 의도되지 않는다. 예를 들어, 달리 언급되지 않는 한, 본 명세서에서 설명되는 본 개시물의 양태들에 따른 방법 청구항들의 기능들, 단계들, 및/또는 액션들은 임의의 특정 순서로 수행될 필요가 없다. 게다가, 특정 양태들이 단수로 설명 또는 청구될 수도 있지만, 단수로의 제한이 명시적으로 기재되지 않는 한, 복수가 고려된다.

Claims (90)

  1. 디스커버리 레퍼런스 신호 (discovery reference signal; DRS) 를 송신하는 방법으로서,
    액세스 포인트의 시스템 타이밍에 관련하여 상기 DRS 의 송신을 위한 송신 타이밍을 확립하는 단계로서, 상기 송신 타이밍을 확립하는 단계는,
    상기 액세스 포인트의 상기 시스템 타이밍에 의해 정의된 특정 시스템 프레임에 대해, DRS 송신 윈도우를 선택하는 단계로서, 선택된 상기 DRS 송신 윈도우는, 상기 DRS 가 선택적으로 송신될 수도 있는 하나 이상의 서브프레임 (subframe; SF) 들을 포함하고,
    상기 선택된 DRS 송신 윈도우는, 2 개 이상의 연속적인 SF들을 포함하는 제 1 송신 윈도우 및 하나의 SF 를 포함하는 제 2 송신 윈도우를 포함하는 그룹으로부터 선택되는, 상기 DRS 송신 윈도우를 선택하는 단계
    를 포함하는, 상기 송신 타이밍을 확립하는 단계; 및
    상기 선택된 DRS 송신 윈도우에 기초하여 특정 SF 동안 상기 DRS 를 송신할지 여부를 결정하는 단계; 및
    상기 DRS 를 송신하라는 결정에 응답하여 상기 특정 SF 동안 상기 DRS 를 적어도 하나의 액세스 단말기에 송신하는 단계
    를 포함하는, 디스커버리 레퍼런스 신호 (DRS) 를 송신하는 방법.
  2. 제 1 항에 있어서,
    상기 특정 시스템 프레임은 시스템 프레임들의 시퀀스 중 하나이고, 상기 DRS 송신 윈도우를 선택하는 단계는, 상기 시스템 프레임들의 시퀀스의 각각의 시스템 프레임에 대해 정확히 하나의 DRS 송신 윈도우를 선택하는 단계를 포함하는, 디스커버리 레퍼런스 신호 (DRS) 를 송신하는 방법.
  3. 제 1 항에 있어서,
    상기 제 1 송신 윈도우는, 상기 특정 시스템 프레임의 제 1 SF 로 시작하는 2 개 이상의 연속적인 SF들로 구성되는 지속기간을 갖는, 디스커버리 레퍼런스 신호 (DRS) 를 송신하는 방법.
  4. 제 1 항에 있어서,
    상기 제 1 송신 윈도우는, 상기 특정 SF 의 제 1 SF 로부터 오프셋되는 오프셋 SF 로 시작하는 2 개 이상의 연속적인 SF들로 구성되는 지속기간을 갖는, 디스커버리 레퍼런스 신호 (DRS) 를 송신하는 방법.
  5. 제 1 항에 있어서,
    상기 제 2 송신 윈도우는, 상기 특정 시스템 프레임의 제 1 SF 로 시작하는 하나의 SF 로 구성되는 지속기간을 갖는, 디스커버리 레퍼런스 신호 (DRS) 를 송신하는 방법.
  6. 제 1 항에 있어서,
    상기 DRS 송신 윈도우를 선택하는 단계는,
    상기 특정 시스템 프레임이, (i) 시스템 프레임들의 시퀀스 내의 2 개 시스템 프레임마다 하나 또는 (ii) 상기 시스템 프레임들의 시퀀스 내의 4 개 시스템 프레임마다 하나를 포함하는 시스템 프레임들의 미리 결정된 세트 내에 있는지를 결정하는 단계;
    상기 특정 시스템 프레임이 상기 미리 결정된 세트 내에 있는 경우, 상기 특정 시스템 프레임에 대해 상기 제 1 송신 윈도우를 선택하는 단계; 및
    상기 특정 시스템 프레임이 상기 미리 결정된 세트 내에 있지 않은 경우, 상기 특정 시스템 프레임에 대해 상기 제 2 송신 윈도우를 선택하는 단계
    를 포함하는, 디스커버리 레퍼런스 신호 (DRS) 를 송신하는 방법.
  7. 제 1 항에 있어서,
    상기 특정 SF 동안 상기 DRS 를 송신할지 여부를 결정하는 단계는,
    상기 특정 SF 가 상기 선택된 DRS 송신 윈도우 내에 있는지 여부를 결정하는 단계; 및
    상기 선택된 DRS 송신 윈도우가 상기 제 1 송신 윈도우인지 또는 상기 제 2 송신 윈도우인지 여부를 결정하는 단계
    를 포함하는, 디스커버리 레퍼런스 신호 (DRS) 를 송신하는 방법.
  8. 제 7 항에 있어서,
    상기 특정 SF 동안 상기 DRS 를 송신할지 여부를 결정하는 단계는,
    상기 선택된 DRS 송신 윈도우가 상기 제 1 송신 윈도우이라는 결정에 응답하여, 상기 특정 SF 가 상기 제 1 송신 윈도우 내의 마지막 SF 인지 여부를 결정하는 단계; 및
    상기 특정 SF 가 상기 제 1 송신 윈도우 내의 마지막 SF 라는 결정에 응답하여, 통신 매체로의 액세스를 위해 경쟁하는 일 없이 상기 DRS 를 송신하는 것으로 결정하는 단계
    를 더 포함하는, 디스커버리 레퍼런스 신호 (DRS) 를 송신하는 방법.
  9. 제 7 항에 있어서,
    상기 특정 SF 동안 상기 DRS 를 송신할지 여부를 결정하는 단계는,
    상기 선택된 DRS 송신 윈도우가 상기 제 2 송신 윈도우라는 결정; 또는
    상기 선택된 DRS 송신 윈도우가 상기 제 1 송신 윈도우이고, 상기 특정 SF 가 상기 제 1 송신 윈도우 내의 마지막 SF 가 아니라는 결정
    에 응답하여 통신 매체로의 액세스를 위해 경쟁하는 단계;
    상기 통신 매체로의 액세스가 승인되는 경우, 상기 DRS 를 송신하는 것으로 결정하는 단계; 및
    상기 통신 매체로의 액세스가 승인되지 않은 경우, 상기 DRS 의 송신을 포기하는 것으로 결정하는 단계
    를 더 포함하는, 디스커버리 레퍼런스 신호 (DRS) 를 송신하는 방법.
  10. 제 9 항에 있어서,
    상기 통신 매체로의 액세스를 위해 경쟁하는 단계는,
    상기 통신 매체 상의 시그널링을 리스닝 (listening) 하는 단계;
    상기 통신 매체가 액세스 경쟁 임계치를 초과하는 시그널링의 레벨을 포함하는지를 결정하는 단계;
    상기 시그널링의 레벨이 상기 액세스 경쟁 임계치를 초과하지 않은 경우, 액세스가 승인된다고 결정하는 단계; 및
    상기 시그널링의 레벨이 상기 액세스 경쟁 임계치를 초과하는 경우, 액세스가 승인되지 않는다고 결정하는 단계
    를 포함하는, 디스커버리 레퍼런스 신호 (DRS) 를 송신하는 방법.
  11. 디스커버리 레퍼런스 신호 (DRS) 를 송신하기 위한 장치로서,
    상기 DRS 를 송신하라는 결정에 응답하여 특정 서브프레임 (SF) 동안 상기 DRS 를 적어도 하나의 액세스 단말기에 송신하도록 구성된 트랜시버; 및
    메모리 및 상기 메모리에 커플링된 적어도 하나의 프로세서
    를 포함하고,
    상기 프로세서는:
    액세스 포인트의 시스템 타이밍에 관련하여 상기 DRS 의 송신을 위한 송신 타이밍을 확립하는 것으로서, 상기 송신 타이밍을 확립하기 위해, 상기 프로세서는,
    상기 액세스 포인트의 상기 시스템 타이밍에 의해 정의된 특정 시스템 프레임에 대해, DRS 송신 윈도우를 선택하는 것으로서, 선택된 상기 DRS 송신 윈도우는, 상기 DRS 가 선택적으로 송신될 수도 있는 하나 이상의 SF들을 포함하고,
    상기 선택된 DRS 송신 윈도우는, 2 개 이상의 연속적인 SF들을 포함하는 제 1 송신 윈도우 및 하나의 SF 를 포함하는 제 2 송신 윈도우를 포함하는 그룹으로부터 선택되는, 상기 DRS 송신 윈도우를 선택하도록
    구성되는, 상기 송신 타이밍을 확립하고;
    상기 선택된 DRS 송신 윈도우에 기초하여 상기 특정 SF 동안 상기 DRS 를 송신할지 여부를 결정하도록
    구성되는, 디스커버리 레퍼런스 신호 (DRS) 를 송신하기 위한 장치.
  12. 제 11 항에 있어서,
    상기 특정 시스템 프레임은 시스템 프레임들의 시퀀스 중 하나이고, 상기 DRS 송신 윈도우를 선택하기 위해, 상기 프로세서는 상기 시스템 프레임들의 시퀀스의 각각의 시스템 프레임에 대해 정확히 하나의 DRS 송신 윈도우를 선택하도록 구성되는, 디스커버리 레퍼런스 신호 (DRS) 를 송신하기 위한 장치.
  13. 제 11 항에 있어서,
    상기 제 1 송신 윈도우는, 상기 특정 시스템 프레임의 제 1 SF 로 시작하는 2 개 이상의 연속적인 SF들로 구성되는 지속기간을 갖는, 디스커버리 레퍼런스 신호 (DRS) 를 송신하기 위한 장치.
  14. 제 11 항에 있어서,
    상기 제 1 송신 윈도우는, 상기 특정 SF 의 제 1 SF 로부터 오프셋되는 오프셋 SF 로 시작하는 2 개 이상의 연속적인 SF들로 구성되는 지속기간을 갖는, 디스커버리 레퍼런스 신호 (DRS) 를 송신하기 위한 장치.
  15. 제 11 항에 있어서,
    상기 제 2 송신 윈도우는, 상기 특정 시스템 프레임의 제 1 SF 로 시작하는 하나의 SF 로 구성되는 지속기간을 갖는, 디스커버리 레퍼런스 신호 (DRS) 를 송신하기 위한 장치.
  16. 제 11 항에 있어서,
    상기 DRS 송신 윈도우를 선택하기 위해, 상기 프로세서는,
    상기 특정 시스템 프레임이, (i) 시스템 프레임들의 시퀀스 내의 2 개 시스템 프레임마다 하나 또는 (ii) 상기 시스템 프레임들의 시퀀스 내의 4 개 시스템 프레임마다 하나를 포함하는 시스템 프레임들의 미리 결정된 세트 내에 있는지를 결정하고;
    상기 특정 시스템 프레임이 상기 미리 결정된 세트 내에 있는 경우, 상기 특정 시스템 프레임에 대해 상기 제 1 송신 윈도우를 선택하며;
    상기 특정 시스템 프레임이 상기 미리 결정된 세트 내에 있지 않은 경우, 상기 특정 시스템 프레임에 대해 상기 제 2 송신 윈도우를 선택하도록
    구성되는, 디스커버리 레퍼런스 신호 (DRS) 를 송신하기 위한 장치.
  17. 제 11 항에 있어서,
    상기 특정 SF 동안 상기 DRS 를 송신할지 여부를 결정하기 위해, 상기 프로세서는 또한,
    상기 특정 SF 가 상기 선택된 DRS 송신 윈도우 내에 있는지 여부를 결정하고;
    상기 선택된 DRS 송신 윈도우가 상기 제 1 송신 윈도우인지 또는 상기 제 2 송신 윈도우인지 여부를 결정하도록
    구성되는, 디스커버리 레퍼런스 신호 (DRS) 를 송신하기 위한 장치.
  18. 제 17 항에 있어서,
    상기 특정 SF 동안 상기 DRS 를 송신할지 여부를 결정하기 위해, 상기 프로세서는 또한,
    상기 선택된 DRS 송신 윈도우가 상기 제 1 송신 윈도우이라는 결정에 응답하여, 상기 특정 SF 가 상기 제 1 송신 윈도우 내의 마지막 SF 인지 여부를 결정하고;
    상기 특정 SF 가 상기 제 1 송신 윈도우 내의 마지막 SF 라는 결정에 응답하여, 통신 매체로의 액세스를 위해 경쟁하는 일 없이 상기 DRS 를 송신하는 것으로 결정하도록
    구성되는, 디스커버리 레퍼런스 신호 (DRS) 를 송신하기 위한 장치.
  19. 제 17 항에 있어서,
    상기 특정 SF 동안 상기 DRS 를 송신할지 여부를 결정하기 위해, 상기 프로세서는 또한,
    상기 선택된 DRS 송신 윈도우가 상기 제 2 송신 윈도우라는 결정; 또는
    상기 선택된 DRS 송신 윈도우가 상기 제 1 송신 윈도우이고, 상기 특정 SF 가 상기 제 1 송신 윈도우 내의 마지막 SF 가 아니라는 결정
    에 응답하여 통신 매체로의 액세스를 위해 경쟁하고;
    상기 통신 매체로의 액세스가 승인되는 경우, 상기 DRS 를 송신하는 것으로 결정하며;
    상기 통신 매체로의 액세스가 승인되지 않은 경우, 상기 DRS 의 송신을 포기하는 것으로 결정하도록
    구성되는, 디스커버리 레퍼런스 신호 (DRS) 를 송신하기 위한 장치.
  20. 제 19 항에 있어서,
    상기 통신 매체로의 액세스를 위해 경쟁하기 위해, 상기 프로세서는 또한,
    상기 통신 매체 상의 시그널링을 리스닝하고;
    상기 통신 매체가 액세스 경쟁 임계치를 초과하는 시그널링의 레벨을 포함하는지를 결정하고;
    상기 시그널링의 레벨이 상기 액세스 경쟁 임계치를 초과하지 않은 경우, 액세스가 승인된다고 결정하며;
    상기 시그널링의 레벨이 상기 액세스 경쟁 임계치를 초과하는 경우, 액세스가 승인되지 않는다고 결정하도록
    구성되는, 디스커버리 레퍼런스 신호 (DRS) 를 송신하기 위한 장치.
  21. 디스커버리 레퍼런스 신호 (DRS) 를 송신하기 위한 장치로서,
    액세스 포인트의 시스템 타이밍에 관련하여 상기 DRS 의 송신을 위한 송신 타이밍을 확립하는 수단으로서, 상기 송신 타이밍을 확립하는 수단은,
    상기 액세스 포인트의 상기 시스템 타이밍에 의해 정의된 특정 시스템 프레임에 대해 DRS 송신 윈도우를 선택하는 수단으로서, 선택된 상기 DRS 송신 윈도우는, 상기 DRS 가 선택적으로 송신될 수도 있는 하나 이상의 서브프레임 (SF) 들을 포함하고,
    상기 선택된 DRS 송신 윈도우는, 2 개 이상의 연속적인 SF들을 포함하는 제 1 송신 윈도우 및 하나의 SF 를 포함하는 제 2 송신 윈도우를 포함하는 그룹으로부터 선택되는, 상기 DRS 송신 윈도우를 선택하는 수단
    을 포함하는, 상기 송신 타이밍을 확립하는 수단; 및
    상기 선택된 DRS 송신 윈도우에 기초하여 특정 SF 동안 상기 DRS 를 송신할지 여부를 결정하는 수단; 및
    상기 DRS 를 송신하라는 결정에 응답하여 상기 특정 SF 동안 상기 DRS 를 적어도 하나의 액세스 단말기에 송신하는 수단
    을 포함하는, 디스커버리 레퍼런스 신호 (DRS) 를 송신하기 위한 장치.
  22. 제 21 항에 있어서,
    상기 특정 시스템 프레임은 시스템 프레임들의 시퀀스 중 하나이고, 상기 DRS 송신 윈도우를 선택하는 수단은, 상기 시스템 프레임들의 시퀀스의 각각의 시스템 프레임에 대해 정확히 하나의 DRS 송신 윈도우를 선택하는 수단을 포함하는, 디스커버리 레퍼런스 신호 (DRS) 를 송신하기 위한 장치.
  23. 제 21 항에 있어서,
    상기 제 1 송신 윈도우는,
    상기 특정 시스템 프레임의 제 1 SF 로 시작하는 2 개 이상의 연속적인 SF들; 또는
    상기 특정 SF 의 상기 제 1 SF 로부터 오프셋되는 오프셋 SF 로 시작하는 2 개 이상의 연속적인 SF들
    로 구성되는 지속기간을 갖는, 디스커버리 레퍼런스 신호 (DRS) 를 송신하기 위한 장치.
  24. 제 21 항에 있어서,
    상기 제 2 송신 윈도우는, 상기 특정 시스템 프레임의 제 1 SF 로 시작하는 하나의 SF 로 구성되는 지속기간을 갖는, 디스커버리 레퍼런스 신호 (DRS) 를 송신하기 위한 장치.
  25. 제 21 항에 있어서,
    상기 DRS 송신 윈도우를 선택하는 수단은,
    상기 특정 시스템 프레임이, (i) 시스템 프레임들의 시퀀스 내의 2 개 시스템 프레임마다 하나 또는 (ii) 상기 시스템 프레임들의 시퀀스 내의 4 개 시스템 프레임마다 하나를 포함하는 시스템 프레임들의 미리 결정된 세트 내에 있는지를 결정하는 수단;
    상기 특정 시스템 프레임이 상기 미리 결정된 세트 내에 있는 경우, 상기 특정 시스템 프레임에 대해 상기 제 1 송신 윈도우를 선택하는 수단; 및
    상기 특정 시스템 프레임이 상기 미리 결정된 세트 내에 있지 않은 경우, 상기 특정 시스템 프레임에 대해 상기 제 2 송신 윈도우를 선택하는 수단
    을 포함하는, 디스커버리 레퍼런스 신호 (DRS) 를 송신하기 위한 장치.
  26. 프로세서에 의해 실행될 때, 상기 프로세서로 하여금 동작들을 수행하게 하는 코드를 포함하는 비일시적 컴퓨터 판독가능 저장 매체로서,
    액세스 포인트의 시스템 타이밍에 관련하여 DRS 의 송신을 위한 송신 타이밍을 확립하기 위한 코드로서, 상기 송신 타이밍을 확립하기 위한 코드는,
    상기 액세스 포인트의 상기 시스템 타이밍에 의해 정의된 특정 시스템 프레임에 대해 DRS 송신 윈도우를 선택하기 위한 코드로서, 선택된 상기 DRS 송신 윈도우는, 상기 DRS 가 선택적으로 송신될 수도 있는 하나 이상의 서브프레임 (SF) 들을 포함하고,
    상기 선택된 DRS 송신 윈도우는, 2 개 이상의 연속적인 SF들을 포함하는 제 1 송신 윈도우 및 하나의 SF 를 포함하는 제 2 송신 윈도우를 포함하는 그룹으로부터 선택되는, 상기 DRS 송신 윈도우를 선택하기 위한 코드
    를 포함하는, 상기 송신 타이밍을 확립하기 위한 코드;
    상기 선택된 DRS 송신 윈도우에 기초하여 특정 SF 동안 상기 DRS 를 송신할지 여부를 결정하기 위한 코드; 및
    상기 DRS 를 송신하라는 결정에 응답하여 상기 특정 SF 동안 상기 DRS 를 적어도 하나의 액세스 단말기에 송신하기 위한 코드
    를 포함하는, 비일시적 컴퓨터 판독가능 저장 매체.
  27. 제 26 항에 있어서,
    상기 특정 시스템 프레임은 시스템 프레임들의 시퀀스 중 하나이고, 상기 DRS 송신 윈도우를 선택하기 위한 코드는, 상기 시스템 프레임들의 시퀀스의 각각의 시스템 프레임에 대해 정확히 하나의 DRS 송신 윈도우를 선택하기 위한 코드를 포함하는, 비일시적 컴퓨터 판독가능 저장 매체.
  28. 제 26 항에 있어서,
    상기 제 1 송신 윈도우는,
    상기 특정 시스템 프레임의 제 1 SF 로 시작하는 2 개 이상의 연속적인 SF들; 또는
    상기 특정 SF 의 상기 제 1 SF 로부터 오프셋되는 오프셋 SF 로 시작하는 2 개 이상의 연속적인 SF들
    로 구성되는 지속기간을 갖는, 비일시적 컴퓨터 판독가능 저장 매체.
  29. 제 26 항에 있어서,
    상기 제 2 송신 윈도우는, 상기 특정 시스템 프레임의 제 1 SF 로 시작하는 하나의 SF 로 구성되는 지속기간을 갖는, 비일시적 컴퓨터 판독가능 저장 매체.
  30. 제 26 항에 있어서,
    상기 DRS 송신 윈도우를 선택하기 위한 코드는,
    상기 특정 시스템 프레임이, (i) 시스템 프레임들의 시퀀스 내의 2 개 시스템 프레임마다 하나 또는 (ii) 상기 시스템 프레임들의 시퀀스 내의 4 개 시스템 프레임마다 하나를 포함하는 시스템 프레임들의 미리 결정된 세트 내에 있는지를 결정하기 위한 코드;
    상기 특정 시스템 프레임이 상기 미리 결정된 세트 내에 있는 경우, 상기 특정 시스템 프레임에 대해 상기 제 1 송신 윈도우를 선택하기 위한 코드; 및
    상기 특정 시스템 프레임이 상기 미리 결정된 세트 내에 있지 않은 경우, 상기 특정 시스템 프레임에 대해 상기 제 2 송신 윈도우를 선택하기 위한 코드
    를 포함하는, 비일시적 컴퓨터 판독가능 저장 매체.
  31. 액세스 포인트의 시스템 타이밍을 나타내는 방법으로서,
    상기 액세스 포인트의 상기 시스템 타이밍에 관련하여 특정 서브프레임 (SF) 의 서브프레임 인덱스 값을 결정하는 단계;
    상기 서브프레임 인덱스 값에 기초하여 서브프레임 오프셋 값을 결정하는 단계;
    디스커버리 레퍼런스 신호 (DRS) 를 사용하여 상기 서브프레임 오프셋 값을 나타내는 단계; 및
    상기 특정 SF 동안 상기 DRS 를 적어도 하나의 액세스 단말기에 송신하는 단계
    를 포함하는, 액세스 포인트의 시스템 타이밍을 나타내는 방법.
  32. 제 31 항에 있어서,
    상기 특정 SF 는 상기 액세스 포인트의 상기 시스템 타이밍에 의해 정의된 특정 시스템 프레임 내에 있고;
    상기 서브프레임 인덱스 값은 상기 특정 SF 와 상기 특정 시스템 프레임의 제 1 SF 사이의 SF들의 수와 동일한, 액세스 포인트의 시스템 타이밍을 나타내는 방법.
  33. 제 32 항에 있어서,
    상기 서브프레임 오프셋 값은 상기 특정 시스템 프레임 내의 DRS 송신 윈도우의 제 1 SF 와 상기 특정 SF 사이의 SF들의 수 및/또는 상기 서브프레임 인덱스 값과 동일한, 액세스 포인트의 시스템 타이밍을 나타내는 방법.
  34. 제 33 항에 있어서,
    상기 DRS 송신 윈도우의 상기 제 1 SF 는 하나 이상의 DRS 송신 윈도우 오프셋 SF들만큼 상기 특정 시스템 프레임의 상기 제 1 SF 로부터 오프셋되는, 액세스 포인트의 시스템 타이밍을 나타내는 방법.
  35. 제 31 항에 있어서,
    상기 DRS 는, 서브프레임 오프셋 표시자 필드를 갖는 물리 브로드캐스트 채널 (Physical Broadcast Channel; PBCH) 페이로드를 포함하고,
    상기 DRS 를 사용하여 상기 서브프레임 오프셋 값을 나타내는 단계는,
    상기 서브프레임 오프셋 표시자 필드를 상기 서브프레임 오프셋 값으로 채우는 단계를 포함하는, 액세스 포인트의 시스템 타이밍을 나타내는 방법.
  36. 제 31 항에 있어서,
    상기 DRS 는, 복수의 리던던시 버전 (redundancy version) 들에 따라 생성되도록 구성되는 물리 브로드캐스트 채널 (PBCH) 페이로드를 포함하고, 상기 복수의 리던던시 버전들의 각각의 리던던시 버전은 특정 리던던시 버전 값과 연관되고,
    상기 DRS 를 사용하여 상기 서브프레임 오프셋 값을 나타내는 단계는,
    상기 서브프레임 오프셋 값과 동일한 리던던시 버전 값을 선택하는 단계; 및
    선택된 상기 리던던시 버전 값에 기초하여 상기 PBCH 페이로드의 리던던시 버전을 생성하는 단계
    를 포함하는, 액세스 포인트의 시스템 타이밍을 나타내는 방법.
  37. 제 31 항에 있어서,
    상기 특정 SF 가, 2 개 이상의 연속적인 SF들을 포함하는 제 1 송신 윈도우 또는 하나의 SF 를 포함하는 제 2 송신 윈도우 내에 있는지 여부를 나타냄으로써, DRS 송신 윈도우 타입을 나타내는 단계를 더 포함하는, 액세스 포인트의 시스템 타이밍을 나타내는 방법.
  38. 제 37 항에 있어서,
    상기 DRS 는, 복수의 리던던시 버전들에 따라 생성되도록 구성되는 물리 브로드캐스트 채널 (PBCH) 페이로드를 포함하고, 상기 복수의 리던던시 버전들의 각각의 리던던시 버전은 특정 리던던시 버전 값과 연관되고;
    상기 DRS 송신 윈도우 타입을 나타내는 단계는,
    상기 특정 SF 가 상기 제 1 송신 윈도우 내에 있는 경우에는 제 1 리던던시 버전 값을 선택하고, 상기 특정 SF 가 상기 제 2 송신 윈도우 내에 있는 경우에는 상기 제 1 리던던시 버전 값과는 상이한 제 2 리던던시 버전 값을 선택하는 단계를 포함하고;
    상기 방법은,
    선택된 상기 리던던시 버전 값에 기초하여 상기 PBCH 페이로드의 리던던시 버전을 생성하는 단계를 더 포함하는, 액세스 포인트의 시스템 타이밍을 나타내는 방법.
  39. 제 37 항에 있어서,
    상기 DRS 는, 복수의 시퀀스들에 따라 생성되도록 구성되는 세컨더리 동기화 신호 (Secondary Synchronization Signal; SSS) 및/또는 셀-특정 레퍼런스 신호 (Cell-specific Reference Signal; CRS) 를 포함하고, 상기 복수의 시퀀스들의 각각의 시퀀스는 특정 시퀀스 값과 연관되고;
    상기 DRS 송신 윈도우 타입을 나타내는 단계는,
    상기 특정 SF 가 상기 제 1 송신 윈도우 내에 있는 경우에는 제 1 시퀀스 값을 선택하고, 상기 특정 SF 가 상기 제 2 송신 윈도우 내에 있는 경우에는 상기 제 1 시퀀스 값과는 상이한 제 2 시퀀스 값을 선택하는 단계를 포함하고;
    상기 방법, 프로세서는 또한,
    선택된 상기 시퀀스 값에 기초하여 상기 CRS 및/또는 상기 SSS 를 생성하는 것을 위해 구성되는, 액세스 포인트의 시스템 타이밍을 나타내는 방법.
  40. 제 31 항에 있어서,
    DRS 송신 윈도우를 선택하는 단계로서, 선택된 상기 DRS 송신 윈도우는, 상기 DRS 가 선택적으로 송신될 수도 있는 하나 이상의 서브프레임 (SF) 들을 포함하고, 상기 선택된 DRS 송신 윈도우는, 2 개 이상의 연속적인 SF들을 포함하는 제 1 송신 윈도우 및 하나의 SF 를 포함하는 제 2 송신 윈도우를 포함하는 그룹으로부터 선택되는, 상기 DRS 송신 윈도우를 선택하는 단계;
    물리 브로드캐스트 채널 (PBCH) 페이로드의 제 1 송신 윈도우 주기성 필드를 채움으로써 상기 제 1 송신 윈도우의 주기성을 나타내는 단계; 및
    상기 PBCH 페이로드의 제 1 송신 윈도우 경계 필드를 채움으로써 상기 제 1 송신 윈도우의 경계를 나타내는 단계
    를 더 포함하는, 액세스 포인트의 시스템 타이밍을 나타내는 방법.
  41. 액세스 포인트의 시스템 타이밍을 나타내기 위한 장치로서,
    특정 서브프레임 (SF) 동안 디스커버리 레퍼런스 신호 (DRS) 를 적어도 하나의 액세스 단말기에 송신하도록 구성된 트랜시버;
    메모리 및 상기 메모리에 커플링된 적어도 하나의 프로세서
    를 포함하고,
    상기 프로세서는,
    상기 액세스 포인트의 상기 시스템 타이밍에 관련하여 상기 특정 SF 의 서브프레임 인덱스 값을 결정하고;
    상기 서브프레임 인덱스 값에 기초하여 서브프레임 오프셋 값을 결정하며;
    상기 DRS 를 사용하여 상기 서브프레임 오프셋 값을 나타내도록
    구성되는, 액세스 포인트의 시스템 타이밍을 나타내기 위한 장치.
  42. 제 41 항에 있어서,
    상기 특정 SF 는 상기 액세스 포인트의 상기 시스템 타이밍에 의해 정의된 특정 시스템 프레임 내에 있고;
    상기 서브프레임 인덱스 값은 상기 특정 SF 와 상기 특정 시스템 프레임의 제 1 SF 사이의 SF들의 수와 동일한, 액세스 포인트의 시스템 타이밍을 나타내기 위한 장치.
  43. 제 42 항에 있어서,
    상기 서브프레임 오프셋 값은 상기 특정 시스템 프레임 내의 DRS 송신 윈도우의 제 1 SF 와 상기 특정 SF 사이의 SF들의 수 및/또는 상기 서브프레임 인덱스 값과 동일한, 액세스 포인트의 시스템 타이밍을 나타내기 위한 장치.
  44. 제 43 항에 있어서,
    상기 DRS 송신 윈도우의 상기 제 1 SF 는 하나 이상의 DRS 송신 윈도우 오프셋 SF들만큼 상기 특정 시스템 프레임의 상기 제 1 SF 로부터 오프셋되는, 액세스 포인트의 시스템 타이밍을 나타내기 위한 장치.
  45. 제 41 항에 있어서,
    상기 DRS 는, 서브프레임 오프셋 표시자 필드를 갖는 물리 브로드캐스트 채널 (PBCH) 페이로드를 포함하고,
    상기 DRS 를 사용하여 상기 서브프레임 오프셋 값을 나타내기 위해, 상기 프로세서는,
    상기 서브프레임 오프셋 표시자 필드를 상기 서브프레임 오프셋 값으로 채우도록 구성되는, 액세스 포인트의 시스템 타이밍을 나타내기 위한 장치.
  46. 제 41 항에 있어서,
    상기 DRS 는, 복수의 리던던시 버전들에 따라 생성되도록 구성되는 물리 브로드캐스트 채널 (PBCH) 페이로드를 포함하고, 상기 복수의 리던던시 버전들의 각각의 리던던시 버전은 특정 리던던시 버전 값과 연관되고,
    상기 DRS 를 사용하여 상기 서브프레임 오프셋 값을 나타내기 위해, 상기 프로세서는,
    상기 서브프레임 오프셋 값과 동일한 리던던시 버전 값을 선택하고;
    선택된 상기 리던던시 버전 값에 기초하여 상기 PBCH 페이로드의 리던던시 버전을 생성하도록
    구성되는, 액세스 포인트의 시스템 타이밍을 나타내기 위한 장치.
  47. 제 41 항에 있어서,
    상기 프로세서는 또한,
    상기 특정 SF 가, 2 개 이상의 연속적인 SF들을 포함하는 제 1 송신 윈도우 또는 하나의 SF 를 포함하는 제 2 송신 윈도우 내에 있는지 여부를 나타냄으로써, DRS 송신 윈도우 타입을 나타내도록 구성되는, 액세스 포인트의 시스템 타이밍을 나타내기 위한 장치.
  48. 제 47 항에 있어서,
    상기 DRS 는, 복수의 리던던시 버전들에 따라 생성되도록 구성되는 물리 브로드캐스트 채널 (PBCH) 페이로드를 포함하고, 상기 복수의 리던던시 버전들의 각각의 리던던시 버전은 특정 리던던시 버전 값과 연관되고;
    상기 DRS 송신 윈도우 타입을 나타내기 위해, 상기 프로세서는,
    상기 특정 SF 가 상기 제 1 송신 윈도우 내에 있는 경우에는 제 1 리던던시 버전 값을 선택하고, 상기 특정 SF 가 상기 제 2 송신 윈도우 내에 있는 경우에는 상기 제 1 리던던시 버전 값과는 상이한 제 2 리던던시 버전 값을 선택하도록 구성되고;
    상기 프로세서는 또한,
    선택된 상기 리던던시 버전 값에 기초하여 상기 PBCH 페이로드의 리던던시 버전을 생성하도록 구성되는, 액세스 포인트의 시스템 타이밍을 나타내기 위한 장치.
  49. 제 47 항에 있어서,
    상기 DRS 는, 복수의 시퀀스들에 따라 생성되도록 구성되는 세컨더리 동기화 신호 (SSS) 및/또는 셀-특정 레퍼런스 신호 (CRS) 를 포함하고, 상기 복수의 시퀀스들의 각각의 시퀀스는 특정 시퀀스 값과 연관되고;
    상기 DRS 송신 윈도우 타입을 나타내기 위해, 상기 프로세서는,
    상기 특정 SF 가 상기 제 1 송신 윈도우 내에 있는 경우에는 제 1 시퀀스 값을 선택하고, 상기 특정 SF 가 상기 제 2 송신 윈도우 내에 있는 경우에는 상기 제 1 시퀀스 값과는 상이한 제 2 시퀀스 값을 선택하도록 구성되고;
    상기 프로세서는 또한,
    선택된 상기 시퀀스 값에 기초하여 상기 CRS 및/또는 상기 SSS 를 생성하도록 구성되는, 액세스 포인트의 시스템 타이밍을 나타내기 위한 장치.
  50. 제 41 항에 있어서,
    상기 프로세서는 또한,
    DRS 송신 윈도우를 선택하는 것으로서, 선택된 상기 DRS 송신 윈도우는, 상기 DRS 가 선택적으로 송신될 수도 있는 하나 이상의 서브프레임 (SF) 들을 포함하고, 상기 선택된 DRS 송신 윈도우는, 2 개 이상의 연속적인 SF들을 포함하는 제 1 송신 윈도우 및 하나의 SF 를 포함하는 제 2 송신 윈도우를 포함하는 그룹으로부터 선택되는, 상기 DRS 송신 윈도우를 선택하고;
    물리 브로드캐스트 채널 (PBCH) 페이로드의 제 1 송신 윈도우 주기성 필드를 채움으로써 상기 제 1 송신 윈도우의 주기성을 나타내며;
    상기 PBCH 페이로드의 제 1 송신 윈도우 경계 필드를 채움으로써 상기 제 1 송신 윈도우의 경계를 나타내도록
    구성되는, 액세스 포인트의 시스템 타이밍을 나타내기 위한 장치.
  51. 액세스 포인트의 시스템 타이밍을 나타내기 위한 장치로서,
    상기 액세스 포인트의 상기 시스템 타이밍에 관련하여 특정 서브프레임 (SF) 의 서브프레임 인덱스 값을 결정하는 수단;
    상기 서브프레임 인덱스 값에 기초하여 서브프레임 오프셋 값을 결정하는 수단;
    디스커버리 레퍼런스 신호 (DRS) 를 사용하여 상기 서브프레임 오프셋 값을 나타내는 수단; 및
    상기 특정 SF 동안 상기 DRS 를 적어도 하나의 액세스 단말기에 송신하는 수단
    을 포함하는, 액세스 포인트의 시스템 타이밍을 나타내기 위한 장치.
  52. 제 51 항에 있어서,
    상기 특정 SF 는 상기 액세스 포인트의 상기 시스템 타이밍에 의해 정의된 특정 시스템 프레임 내에 있고;
    상기 서브프레임 인덱스 값은 상기 특정 SF 와 상기 특정 시스템 프레임의 제 1 SF 사이의 SF들의 수와 동일한, 액세스 포인트의 시스템 타이밍을 나타내기 위한 장치.
  53. 제 51 항에 있어서,
    상기 DRS 는, 서브프레임 오프셋 표시자 필드를 갖는 물리 브로드캐스트 채널 (PBCH) 페이로드를 포함하고,
    상기 DRS 를 사용하여 상기 서브프레임 오프셋 값을 나타내는 수단은,
    상기 서브프레임 오프셋 표시자 필드를 상기 서브프레임 오프셋 값으로 채우는 수단을 포함하는, 액세스 포인트의 시스템 타이밍을 나타내기 위한 장치.
  54. 제 51 항에 있어서,
    상기 DRS 는, 복수의 리던던시 버전들에 따라 생성되도록 구성되는 물리 브로드캐스트 채널 (PBCH) 페이로드를 포함하고, 상기 복수의 리던던시 버전들의 각각의 리던던시 버전은 특정 리던던시 버전 값과 연관되고,
    상기 DRS 를 사용하여 상기 서브프레임 오프셋 값을 나타내는 수단은,
    상기 서브프레임 오프셋 값과 동일한 리던던시 버전 값을 선택하는 수단; 및
    선택된 상기 리던던시 버전 값에 기초하여 상기 PBCH 페이로드의 리던던시 버전을 생성하는 수단
    을 포함하는, 액세스 포인트의 시스템 타이밍을 나타내기 위한 장치.
  55. 제 51 항에 있어서,
    상기 특정 SF 가, 2 개 이상의 연속적인 SF들을 포함하는 제 1 송신 윈도우 또는 하나의 SF 를 포함하는 제 2 송신 윈도우 내에 있는지 여부를 나타냄으로써, DRS 송신 윈도우 타입을 나타내는 수단을 더 포함하는, 액세스 포인트의 시스템 타이밍을 나타내기 위한 장치.
  56. 프로세서에 의해 실행될 때, 상기 프로세서로 하여금 동작들을 수행하게 하는 코드를 포함하는 비일시적 컴퓨터 판독가능 저장 매체로서,
    액세스 포인트의 시스템 타이밍에 관련하여 특정 서브프레임 (SF) 의 서브프레임 인덱스 값을 결정하기 위한 코드;
    상기 서브프레임 인덱스 값에 기초하여 서브프레임 오프셋 값을 결정하기 위한 코드;
    디스커버리 레퍼런스 신호 (DRS) 를 사용하여 상기 서브프레임 오프셋 값을 나타내기 위한 코드; 및
    상기 특정 SF 동안 상기 DRS 를 적어도 하나의 액세스 단말기에 송신하기 위한 코드
    를 포함하는, 비일시적 컴퓨터 판독가능 저장 매체.
  57. 제 56 항에 있어서,
    상기 특정 SF 는 상기 액세스 포인트의 상기 시스템 타이밍에 의해 정의된 특정 시스템 프레임 내에 있고;
    상기 서브프레임 인덱스 값은 상기 특정 SF 와 상기 특정 시스템 프레임의 제 1 SF 사이의 SF들의 수와 동일한, 비일시적 컴퓨터 판독가능 저장 매체.
  58. 제 56 항에 있어서,
    상기 DRS 는, 서브프레임 오프셋 표시자 필드를 갖는 물리 브로드캐스트 채널 (PBCH) 페이로드를 포함하고,
    상기 DRS 를 사용하여 상기 서브프레임 오프셋 값을 나타내기 위한 코드는,
    상기 서브프레임 오프셋 표시자 필드를 상기 서브프레임 오프셋 값으로 채우기 위한 코드를 포함하는, 비일시적 컴퓨터 판독가능 저장 매체.
  59. 제 56 항에 있어서,
    상기 DRS 는, 복수의 리던던시 버전들에 따라 생성되도록 구성되는 물리 브로드캐스트 채널 (PBCH) 페이로드를 포함하고, 상기 복수의 리던던시 버전들의 각각의 리던던시 버전은 특정 리던던시 버전 값과 연관되고,
    상기 DRS 를 사용하여 상기 서브프레임 오프셋 값을 나타내기 위한 코드는,
    상기 서브프레임 오프셋 값과 동일한 리던던시 버전 값을 선택하기 위한 코드; 및
    선택된 상기 리던던시 버전 값에 기초하여 상기 PBCH 페이로드의 리던던시 버전을 생성하기 위한 코드
    를 포함하는, 비일시적 컴퓨터 판독가능 저장 매체.
  60. 제 56 항에 있어서,
    상기 특정 SF 가, 2 개 이상의 연속적인 SF들을 포함하는 제 1 송신 윈도우 또는 하나의 SF 를 포함하는 제 2 송신 윈도우 내에 있는지 여부를 나타냄으로써, DRS 송신 윈도우 타입을 나타내기 위한 코드를 더 포함하는, 비일시적 컴퓨터 판독가능 저장 매체.
  61. 액세스 포인트의 시스템 타이밍을 결정하는 방법으로서,
    특정 서브프레임 (SF) 동안 상기 액세스 포인트로부터 디스커버리 레퍼런스 신호 (DRS) 를 수신하는 단계;
    상기 DRS 에 기초하여 서브프레임 오프셋 값을 결정하는 단계;
    결정된 상기 서브프레임 오프셋 값에 기초하여, 상기 액세스 포인트의 상기 시스템 타이밍에 관련하여 상기 특정 SF 의 서브프레임 인덱스 값을 결정하는 단계; 및
    결정된 상기 서브프레임 인덱스 값에 기초하여 상기 액세스 포인트의 상기 시스템 타이밍을 분석하는 단계
    를 포함하는, 액세스 포인트의 시스템 타이밍을 결정하는 방법.
  62. 제 61 항에 있어서,
    상기 특정 SF 는 상기 액세스 포인트의 상기 시스템 타이밍에 의해 정의된 특정 시스템 프레임 내에 있고;
    상기 서브프레임 인덱스 값은 상기 특정 SF 와 상기 특정 시스템 프레임의 제 1 SF 사이의 SF들의 수와 동일한, 액세스 포인트의 시스템 타이밍을 결정하는 방법.
  63. 제 62 항에 있어서,
    상기 서브프레임 오프셋 값은 상기 특정 시스템 프레임 내의 DRS 송신 윈도우의 제 1 SF 와 상기 특정 SF 사이의 SF들의 수 및/또는 상기 서브프레임 인덱스 값과 동일한, 액세스 포인트의 시스템 타이밍을 결정하는 방법.
  64. 제 63 항에 있어서,
    상기 DRS 송신 윈도우의 상기 제 1 SF 는 하나 이상의 DRS 송신 윈도우 오프셋 SF들만큼 상기 특정 시스템 프레임의 상기 제 1 SF 로부터 오프셋되는, 액세스 포인트의 시스템 타이밍을 결정하는 방법.
  65. 제 61 항에 있어서,
    상기 DRS 는, 상기 서브프레임 오프셋 값으로 채워진 서브프레임 오프셋 표시자 필드를 갖는 물리 브로드캐스트 채널 (PBCH) 페이로드를 포함하고,
    상기 DRS 에 기초하여 서브프레임 오프셋 값을 결정하는 단계는,
    상기 서브프레임 오프셋 표시자 필드로부터 상기 서브프레임 오프셋 값을 판독하는 단계를 포함하는, 액세스 포인트의 시스템 타이밍을 결정하는 방법.
  66. 제 61 항에 있어서,
    상기 DRS 는, 복수의 리던던시 버전들에 따라 생성되도록 구성되는 물리 브로드캐스트 채널 (PBCH) 페이로드를 포함하고, 상기 복수의 리던던시 버전들의 각각의 리던던시 버전은 특정 리던던시 버전 값과 연관되고,
    상기 DRS 에 기초하여 서브프레임 오프셋 값을 결정하는 단계는,
    상기 PBCH 페이로드의 리던던시 버전 값을 결정하는 단계; 및
    결정된 상기 리던던시 버전 값에 기초하여 상기 서브프레임 오프셋 값을 결정하는 단계
    를 포함하는, 액세스 포인트의 시스템 타이밍을 결정하는 방법.
  67. 제 61 항에 있어서,
    수신된 상기 DRS 와 연관된 DRS 송신 윈도우 타입을 결정하는 단계를 더 포함하고,
    상기 DRS 송신 윈도우 타입은, 2 개 이상의 연속적인 SF들을 포함하는 제 1 송신 윈도우 또는 하나의 SF 를 포함하는 제 2 송신 윈도우를 포함하는, 액세스 포인트의 시스템 타이밍을 결정하는 방법.
  68. 제 67 항에 있어서,
    수신된 상기 DRS 는, 복수의 리던던시 버전들에 따라 생성되도록 구성되는 물리 브로드캐스트 채널 (PBCH) 페이로드를 포함하고, 상기 복수의 리던던시 버전들의 각각의 리던던시 버전은 특정 리던던시 버전 값과 연관되고;
    상기 DRS 송신 윈도우 타입을 결정하는 단계는,
    수신된 상기 DRS 에 포함된 상기 PBCH 페이로드의 리던던시 버전 값을 결정하는 단계; 및
    상기 리던던시 버전 값이 제 1 리던던시 버전 값인 경우에는 상기 제 1 송신 윈도우 동안 상기 DRS 가 수신되었다고 결정하고, 상기 리던던시 버전 값이 상기 제 1 리던던시 버전 값과는 상이한 제 2 리던던시 버전 값인 경우에는 상기 제 2 송신 윈도우 동안 상기 DRS 가 수신되었다고 결정하는 단계
    를 포함하는, 액세스 포인트의 시스템 타이밍을 결정하는 방법.
  69. 제 67 항에 있어서,
    수신된 상기 DRS 는, 복수의 시퀀스들에 따라 생성되도록 구성되는 세컨더리 동기화 신호 (SSS) 및/또는 셀-특정 레퍼런스 신호 (CRS) 를 포함하고, 상기 복수의 시퀀스들의 각각의 시퀀스는 특정 시퀀스 값과 연관되고;
    상기 DRS 송신 윈도우 타입을 결정하는 단계는,
    수신된 상기 DRS 에 포함된 PBCH 페이로드의 시퀀스 값을 결정하는 단계; 및
    상기 시퀀스 값이 제 1 시퀀스 값인 경우에는 상기 제 1 송신 윈도우 동안 상기 DRS 가 수신되었다고 결정하고, 상기 시퀀스 값이 상기 제 1 시퀀스 값과는 상이한 제 2 시퀀스 값인 경우에는 상기 제 2 송신 윈도우 동안 상기 DRS 가 수신되었다고 결정하는 단계
    를 포함하는, 액세스 포인트의 시스템 타이밍을 결정하는 방법.
  70. 제 67 항에 있어서,
    물리 브로드캐스트 채널 (PBCH) 페이로드의 제 1 송신 윈도우 주기성 필드를 판독함으로써 상기 제 1 송신 윈도우의 주기성을 결정하는 단계; 및
    상기 PBCH 페이로드의 제 1 송신 윈도우 경계 필드를 판독함으로써 상기 제 1 송신 윈도우의 경계를 결정하는 단계
    를 더 포함하는, 액세스 포인트의 시스템 타이밍을 결정하는 방법.
  71. 액세스 포인트의 시스템 타이밍을 결정하기 위한 장치로서,
    특정 서브프레임 (SF) 동안 액세스 포인트로부터 디스커버리 레퍼런스 신호 (DRS) 를 수신하도록 구성된 트랜시버;
    메모리 및 상기 메모리에 커플링된 적어도 하나의 프로세서
    를 포함하고,
    상기 프로세서는,
    상기 DRS 에 기초하여 서브프레임 오프셋 값을 결정하고;
    결정된 상기 서브프레임 오프셋 값에 기초하여, 상기 액세스 포인트의 상기 시스템 타이밍에 관련하여 상기 특정 SF 의 서브프레임 인덱스 값을 결정하며;
    결정된 상기 서브프레임 인덱스 값에 기초하여 상기 액세스 포인트의 상기 시스템 타이밍을 분석하도록
    구성되는, 액세스 포인트의 시스템 타이밍을 결정하기 위한 장치.
  72. 제 71 항에 있어서,
    상기 특정 SF 는 상기 액세스 포인트의 상기 시스템 타이밍에 의해 정의된 특정 시스템 프레임 내에 있고;
    상기 서브프레임 인덱스 값은 상기 특정 SF 와 상기 특정 시스템 프레임의 제 1 SF 사이의 SF들의 수와 동일한, 액세스 포인트의 시스템 타이밍을 결정하기 위한 장치.
  73. 제 72 항에 있어서,
    상기 서브프레임 오프셋 값은 상기 특정 시스템 프레임 내의 DRS 송신 윈도우의 제 1 SF 와 상기 특정 SF 사이의 SF들의 수 및/또는 상기 서브프레임 인덱스 값과 동일한, 액세스 포인트의 시스템 타이밍을 결정하기 위한 장치.
  74. 제 73 항에 있어서,
    상기 DRS 송신 윈도우의 상기 제 1 SF 는 하나 이상의 DRS 송신 윈도우 오프셋 SF들만큼 상기 특정 시스템 프레임의 상기 제 1 SF 로부터 오프셋되는, 액세스 포인트의 시스템 타이밍을 결정하기 위한 장치.
  75. 제 71 항에 있어서,
    상기 DRS 는, 상기 서브프레임 오프셋 값으로 채워진 서브프레임 오프셋 표시자 필드를 갖는 물리 브로드캐스트 채널 (PBCH) 페이로드를 포함하고,
    상기 DRS 에 기초하여 서브프레임 오프셋 값을 결정하기 위해, 상기 프로세서는,
    상기 서브프레임 오프셋 표시자 필드로부터 상기 서브프레임 오프셋 값을 판독하도록 구성되는, 액세스 포인트의 시스템 타이밍을 결정하기 위한 장치.
  76. 제 71 항에 있어서,
    상기 DRS 는, 복수의 리던던시 버전들에 따라 생성되도록 구성되는 물리 브로드캐스트 채널 (PBCH) 페이로드를 포함하고, 상기 복수의 리던던시 버전들의 각각의 리던던시 버전은 특정 리던던시 버전 값과 연관되고,
    상기 DRS 에 기초하여 상기 서브프레임 오프셋 값을 결정하기 위해, 상기 프로세서는,
    상기 PBCH 페이로드의 리던던시 버전 값을 결정하고;
    결정된 상기 리던던시 버전 값에 기초하여 상기 서브프레임 오프셋 값을 결정하도록
    구성되는, 액세스 포인트의 시스템 타이밍을 결정하기 위한 장치.
  77. 제 71 항에 있어서,
    상기 프로세서는 또한,
    수신된 상기 DRS 와 연관된 DRS 송신 윈도우 타입을 결정하도록 구성되고,
    상기 DRS 송신 윈도우 타입은, 2 개 이상의 연속적인 SF들을 포함하는 제 1 송신 윈도우 또는 하나의 SF 를 포함하는 제 2 송신 윈도우를 포함하는, 액세스 포인트의 시스템 타이밍을 결정하기 위한 장치.
  78. 제 77 항에 있어서,
    수신된 상기 DRS 는, 복수의 리던던시 버전들에 따라 생성되도록 구성되는 물리 브로드캐스트 채널 (PBCH) 페이로드를 포함하고, 상기 복수의 리던던시 버전들의 각각의 리던던시 버전은 특정 리던던시 버전 값과 연관되고;
    상기 DRS 송신 윈도우 타입을 결정하기 위해, 상기 프로세서는,
    수신된 상기 DRS 에 포함된 상기 PBCH 페이로드의 리던던시 버전 값을 결정하고;
    상기 리던던시 버전 값이 제 1 리던던시 버전 값인 경우에는 상기 제 1 송신 윈도우 동안 상기 DRS 가 수신되었다고 결정하고, 상기 리던던시 버전 값이 상기 제 1 리던던시 버전 값과는 상이한 제 2 리던던시 버전 값인 경우에는 상기 제 2 송신 윈도우 동안 상기 DRS 가 수신되었다고 결정하도록
    구성되는, 액세스 포인트의 시스템 타이밍을 결정하기 위한 장치.
  79. 제 77 항에 있어서,
    수신된 상기 DRS 는, 복수의 시퀀스들에 따라 생성되도록 구성되는 세컨더리 동기화 신호 (SSS) 및/또는 셀-특정 레퍼런스 신호 (CRS) 를 포함하고, 상기 복수의 시퀀스들의 각각의 시퀀스는 특정 시퀀스 값과 연관되고;
    상기 DRS 송신 윈도우 타입을 결정하기 위해, 상기 프로세서는,
    수신된 상기 DRS 에 포함된 PBCH 페이로드의 시퀀스 값을 결정하고;
    상기 시퀀스 값이 제 1 시퀀스 값인 경우에는 상기 제 1 송신 윈도우 동안 상기 DRS 가 수신되었다고 결정하고, 상기 시퀀스 값이 상기 제 1 시퀀스 값과는 상이한 제 2 시퀀스 값인 경우에는 상기 제 2 송신 윈도우 동안 상기 DRS 가 수신되었다고 결정하도록
    구성되는, 액세스 포인트의 시스템 타이밍을 결정하기 위한 장치.
  80. 제 77 항에 있어서,
    상기 프로세서는 또한,
    물리 브로드캐스트 채널 (PBCH) 페이로드의 제 1 송신 윈도우 주기성 필드를 판독함으로써 상기 제 1 송신 윈도우의 주기성을 결정하고;
    상기 PBCH 페이로드의 제 1 송신 윈도우 경계 필드를 판독함으로써 상기 제 1 송신 윈도우의 경계를 결정하도록
    구성되는, 액세스 포인트의 시스템 타이밍을 결정하기 위한 장치.
  81. 액세스 포인트의 시스템 타이밍을 결정하기 위한 장치로서,
    특정 서브프레임 (SF) 동안 액세스 포인트로부터 디스커버리 레퍼런스 신호 (DRS) 를 수신하는 수단;
    상기 DRS 에 기초하여 서브프레임 오프셋 값을 결정하는 수단;
    결정된 상기 서브프레임 오프셋 값에 기초하여, 상기 액세스 포인트의 상기 시스템 타이밍에 관련하여 상기 특정 SF 의 서브프레임 인덱스 값을 결정하는 수단; 및
    결정된 상기 서브프레임 인덱스 값에 기초하여 상기 액세스 포인트의 상기 시스템 타이밍을 분석하는 수단
    을 포함하는, 액세스 포인트의 시스템 타이밍을 결정하기 위한 장치.
  82. 제 81 항에 있어서,
    상기 특정 SF 는 상기 액세스 포인트의 상기 시스템 타이밍에 의해 정의된 특정 시스템 프레임 내에 있고;
    상기 서브프레임 인덱스 값은 상기 특정 SF 와 상기 특정 시스템 프레임의 제 1 SF 사이의 SF들의 수와 동일한, 액세스 포인트의 시스템 타이밍을 결정하기 위한 장치.
  83. 제 81 항에 있어서,
    상기 DRS 는, 상기 서브프레임 오프셋 값으로 채워진 서브프레임 오프셋 표시자 필드를 갖는 물리 브로드캐스트 채널 (PBCH) 페이로드를 포함하고,
    상기 DRS 에 기초하여 서브프레임 오프셋 값을 결정하는 수단은,
    상기 서브프레임 오프셋 표시자 필드로부터 상기 서브프레임 오프셋 값을 판독하는 수단을 포함하는, 액세스 포인트의 시스템 타이밍을 결정하기 위한 장치.
  84. 제 81 항에 있어서,
    상기 DRS 는, 복수의 리던던시 버전들에 따라 생성되도록 구성되는 물리 브로드캐스트 채널 (PBCH) 페이로드를 포함하고, 상기 복수의 리던던시 버전들의 각각의 리던던시 버전은 특정 리던던시 버전 값과 연관되고,
    상기 DRS 에 기초하여 서브프레임 오프셋 값을 결정하는 수단은,
    상기 PBCH 페이로드의 리던던시 버전 값을 결정하는 수단; 및
    결정된 상기 리던던시 버전 값에 기초하여 상기 서브프레임 오프셋 값을 결정하는 수단
    을 포함하는, 액세스 포인트의 시스템 타이밍을 결정하기 위한 장치.
  85. 제 81 항에 있어서,
    수신된 상기 DRS 와 연관된 DRS 송신 윈도우 타입을 결정하는 수단을 더 포함하고,
    상기 DRS 송신 윈도우 타입은, 2 개 이상의 연속적인 SF들을 포함하는 제 1 송신 윈도우 또는 하나의 SF 를 포함하는 제 2 송신 윈도우를 포함하는, 액세스 포인트의 시스템 타이밍을 결정하기 위한 장치.
  86. 프로세서에 의해 실행될 때, 상기 프로세서로 하여금 동작들을 수행하게 하는 코드를 포함하는 비일시적 컴퓨터 판독가능 저장 매체로서,
    특정 서브프레임 (SF) 동안 액세스 포인트로부터 디스커버리 레퍼런스 신호 (DRS) 를 수신하기 위한 코드;
    상기 DRS 에 기초하여 서브프레임 오프셋 값을 결정하기 위한 코드;
    결정된 상기 서브프레임 오프셋 값에 기초하여, 상기 액세스 포인트의 시스템 타이밍에 관련하여 상기 특정 SF 의 서브프레임 인덱스 값을 결정하기 위한 코드; 및
    결정된 상기 서브프레임 인덱스 값에 기초하여 상기 액세스 포인트의 상기 시스템 타이밍을 분석하기 위한 코드
    를 포함하는, 비일시적 컴퓨터 판독가능 저장 매체.
  87. 제 86 항에 있어서,
    상기 특정 SF 는 상기 액세스 포인트의 상기 시스템 타이밍에 의해 정의된 특정 시스템 프레임 내에 있고;
    상기 서브프레임 인덱스 값은 상기 특정 SF 와 상기 특정 시스템 프레임의 제 1 SF 사이의 SF들의 수와 동일한, 비일시적 컴퓨터 판독가능 저장 매체.
  88. 제 86 항에 있어서,
    상기 DRS 는, 상기 서브프레임 오프셋 값으로 채워진 서브프레임 오프셋 표시자 필드를 갖는 물리 브로드캐스트 채널 (PBCH) 페이로드를 포함하고,
    상기 DRS 에 기초하여 서브프레임 오프셋 값을 결정하기 위한 코드는,
    상기 서브프레임 오프셋 표시자 필드로부터 상기 서브프레임 오프셋 값을 판독하기 위한 코드를 포함하는, 비일시적 컴퓨터 판독가능 저장 매체.
  89. 제 86 항에 있어서,
    상기 DRS 는, 복수의 리던던시 버전들에 따라 생성되도록 구성되는 물리 브로드캐스트 채널 (PBCH) 페이로드를 포함하고, 상기 복수의 리던던시 버전들의 각각의 리던던시 버전은 특정 리던던시 버전 값과 연관되고,
    상기 DRS 에 기초하여 서브프레임 오프셋 값을 결정하기 위한 코드는,
    상기 PBCH 페이로드의 리던던시 버전 값을 결정하기 위한 코드; 및
    결정된 상기 리던던시 버전 값에 기초하여 상기 서브프레임 오프셋 값을 결정하기 위한 코드
    를 포함하는, 비일시적 컴퓨터 판독가능 저장 매체.
  90. 제 86 항에 있어서,
    수신된 상기 DRS 와 연관된 DRS 송신 윈도우 타입을 결정하기 위한 코드를 더 포함하고,
    상기 DRS 송신 윈도우 타입은, 2 개 이상의 연속적인 SF들을 포함하는 제 1 송신 윈도우 또는 하나의 SF 를 포함하는 제 2 송신 윈도우를 포함하는, 비일시적 컴퓨터 판독가능 저장 매체.
KR1020187012866A 2015-11-10 2016-11-10 공유된 통신 매체 상의 액세스 포인트의 서브프레임 타이밍의 통신 KR20180081728A (ko)

Applications Claiming Priority (7)

Application Number Priority Date Filing Date Title
US201562253647P 2015-11-10 2015-11-10
US62/253,647 2015-11-10
US201662280195P 2016-01-19 2016-01-19
US62/280,195 2016-01-19
US15/346,986 US10292093B2 (en) 2015-11-10 2016-11-09 Communicating subframe timing of an access point on a shared communication medium
US15/346,986 2016-11-09
PCT/US2016/061365 WO2017083542A2 (en) 2015-11-10 2016-11-10 Communicating subframe timing of an access point on a shared communication medium

Publications (1)

Publication Number Publication Date
KR20180081728A true KR20180081728A (ko) 2018-07-17

Family

ID=58668040

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020187012866A KR20180081728A (ko) 2015-11-10 2016-11-10 공유된 통신 매체 상의 액세스 포인트의 서브프레임 타이밍의 통신

Country Status (10)

Country Link
US (1) US10292093B2 (ko)
EP (1) EP3375124B1 (ko)
JP (1) JP6859342B2 (ko)
KR (1) KR20180081728A (ko)
CN (1) CN108352968B (ko)
AU (1) AU2016354471B2 (ko)
BR (1) BR112018009458A8 (ko)
ES (1) ES2872554T3 (ko)
TW (1) TWI762456B (ko)
WO (1) WO2017083542A2 (ko)

Families Citing this family (36)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP3314952A1 (en) 2015-06-25 2018-05-02 Interdigital Patent Holdings, Inc. Methods and apparatus for initial cell search and selection using beamforming
US10349404B2 (en) * 2016-04-22 2019-07-09 Qualcomm Incorporated Discovery reference signal transmission and decoding and measurement techniques in a wireless communication system
US11051306B2 (en) * 2016-05-13 2021-06-29 Intel IP Corporation Scrambling for control messages
CN107438265B (zh) * 2016-05-27 2019-12-10 北京佰才邦技术有限公司 一种发送系统信息的方法、装置、基站及终端
CN114726493A (zh) * 2016-07-20 2022-07-08 日本电气株式会社 用于信息传输和信息接收的方法和装置
US10405332B2 (en) 2016-09-06 2019-09-03 Samsung Electronics Co., Ltd. Coexistence of different radio access technologies or services on a same carrier
CN110169127B (zh) * 2016-11-04 2022-01-28 瑞典爱立信有限公司 基于波束的移动性中的传送移动性测量信号的方法和装置
JP6808841B2 (ja) 2017-01-08 2021-01-06 エルジー エレクトロニクス インコーポレイティド クロス−リンク干渉を制御する方法及びそのための装置
US10499255B2 (en) 2017-03-31 2019-12-03 Qualcomm Incorporated Discovery reference signal (DRS) search modes and mode switching techniques
CN108810059B (zh) * 2017-05-05 2024-04-16 华为技术有限公司 广播信号的发送方法、接收方法、网络设备和终端设备
WO2018218539A1 (zh) * 2017-05-31 2018-12-06 华为技术有限公司 一种调度系统信息块的方法及装置
CN110832945B (zh) 2017-07-07 2021-06-29 高通股份有限公司 信道接入和介质预留机制
US11206605B2 (en) 2017-08-25 2021-12-21 Qualcomm Incorporated Discovery procedures for multi-band operation
US10958383B2 (en) * 2017-12-06 2021-03-23 Qualcomm Incorporated Time based redundancy version determination for grant-free signaling
CN112106435A (zh) * 2018-05-10 2020-12-18 康维达无线有限责任公司 Nr-u中的ssb发送机制
CN116506937A (zh) 2018-08-10 2023-07-28 韦勒斯标准与技术协会公司 在无线通信系统中发送和接收信号的装置
US10812216B2 (en) 2018-11-05 2020-10-20 XCOM Labs, Inc. Cooperative multiple-input multiple-output downlink scheduling
US10659112B1 (en) 2018-11-05 2020-05-19 XCOM Labs, Inc. User equipment assisted multiple-input multiple-output downlink configuration
US10756860B2 (en) 2018-11-05 2020-08-25 XCOM Labs, Inc. Distributed multiple-input multiple-output downlink configuration
US10432272B1 (en) 2018-11-05 2019-10-01 XCOM Labs, Inc. Variable multiple-input multiple-output downlink user equipment
KR20210087089A (ko) 2018-11-27 2021-07-09 엑스콤 랩스 인코퍼레이티드 넌-코히어런트 협력 다중 입출력 통신
US10756795B2 (en) 2018-12-18 2020-08-25 XCOM Labs, Inc. User equipment with cellular link and peer-to-peer link
US11063645B2 (en) 2018-12-18 2021-07-13 XCOM Labs, Inc. Methods of wirelessly communicating with a group of devices
CN111417186B (zh) * 2019-01-07 2021-07-16 华为技术有限公司 一种时间同步方法和装置
US11330649B2 (en) 2019-01-25 2022-05-10 XCOM Labs, Inc. Methods and systems of multi-link peer-to-peer communications
US10756767B1 (en) 2019-02-05 2020-08-25 XCOM Labs, Inc. User equipment for wirelessly communicating cellular signal with another user equipment
US11962531B2 (en) * 2019-03-29 2024-04-16 Apple Inc. Channel state information reference signal (CSI-RS) as part of discovery reference signal (DRS) configuration and indication for new radio-unlicensed (NR-U)
US11032841B2 (en) 2019-04-26 2021-06-08 XCOM Labs, Inc. Downlink active set management for multiple-input multiple-output communications
US10756782B1 (en) 2019-04-26 2020-08-25 XCOM Labs, Inc. Uplink active set management for multiple-input multiple-output communications
US10686502B1 (en) 2019-04-29 2020-06-16 XCOM Labs, Inc. Downlink user equipment selection
US10735057B1 (en) 2019-04-29 2020-08-04 XCOM Labs, Inc. Uplink user equipment selection
US11411778B2 (en) 2019-07-12 2022-08-09 XCOM Labs, Inc. Time-division duplex multiple input multiple output calibration
US11411779B2 (en) 2020-03-31 2022-08-09 XCOM Labs, Inc. Reference signal channel estimation
EP4158795A4 (en) 2020-05-26 2024-06-19 Xcom Labs, Inc. BEAMFORMING ACCOUNTING FOR INTERFERENCE
CA3195885A1 (en) 2020-10-19 2022-04-28 XCOM Labs, Inc. Reference signal for wireless communication systems
WO2022093988A1 (en) 2020-10-30 2022-05-05 XCOM Labs, Inc. Clustering and/or rate selection in multiple-input multiple-output communication systems

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8335176B2 (en) * 2008-04-07 2012-12-18 Qualcomm Incorporated Transmission of overhead channels with timing offset and blanking
US9253651B2 (en) * 2009-05-01 2016-02-02 Qualcom Incorporated Transmission and detection of overhead channels and signals in a wireless network
US20110243075A1 (en) * 2009-06-16 2011-10-06 Qualcomm Incorporated Method and apparatus for access procedure in a wireless communication system
KR101253197B1 (ko) * 2010-03-26 2013-04-10 엘지전자 주식회사 참조신호 수신 방법 및 사용자기기, 참조신호 전송 방법 및 기지국
CN103944668B (zh) * 2013-01-18 2019-05-10 北京三星通信技术研究有限公司 一种处理灵活子帧的上下行传输的方法和设备
CN105850192B (zh) * 2013-12-27 2020-01-14 夏普株式会社 终端装置、基站装置以及方法
US11006406B2 (en) * 2014-07-31 2021-05-11 Microsoft Technology Licensing, Llc Discovery reference signal occasion configuration

Also Published As

Publication number Publication date
WO2017083542A2 (en) 2017-05-18
WO2017083542A3 (en) 2017-06-29
ES2872554T3 (es) 2021-11-02
US10292093B2 (en) 2019-05-14
AU2016354471A1 (en) 2018-04-26
AU2016354471B2 (en) 2020-07-02
TWI762456B (zh) 2022-05-01
US20170135029A1 (en) 2017-05-11
CN108352968B (zh) 2021-07-06
BR112018009458A8 (pt) 2019-02-26
TW201722175A (zh) 2017-06-16
EP3375124A2 (en) 2018-09-19
CN108352968A (zh) 2018-07-31
JP6859342B2 (ja) 2021-04-14
BR112018009458A2 (pt) 2018-11-13
JP2018534866A (ja) 2018-11-22
EP3375124B1 (en) 2021-05-12

Similar Documents

Publication Publication Date Title
CN108352968B (zh) 在共享通信介质上传达接入点的子帧定时
CN110249575B (zh) 在共享通信介质上配置多子帧发现参考信令(drs)的方法和装置
TWI741134B (zh) 在共享通訊媒體上傳呼使用者設備
CN108496407B (zh) 在免许可小型小区环境中指示另外的pbch符号
US10334546B2 (en) Synchronization signaling coordination for co-existence on a shared communication medium
US11153892B2 (en) CSI-RS scrambling of subframes in a multi-subframe DRS

Legal Events

Date Code Title Description
E902 Notification of reason for refusal