KR20180052534A - 다채널 통신 방법 및 다채널 통신 장치 - Google Patents

다채널 통신 방법 및 다채널 통신 장치 Download PDF

Info

Publication number
KR20180052534A
KR20180052534A KR1020170146858A KR20170146858A KR20180052534A KR 20180052534 A KR20180052534 A KR 20180052534A KR 1020170146858 A KR1020170146858 A KR 1020170146858A KR 20170146858 A KR20170146858 A KR 20170146858A KR 20180052534 A KR20180052534 A KR 20180052534A
Authority
KR
South Korea
Prior art keywords
data
clock
sampling
channel
signal
Prior art date
Application number
KR1020170146858A
Other languages
English (en)
Other versions
KR102225292B1 (ko
Inventor
박준배
임진업
Original Assignee
주식회사 아나패스
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 주식회사 아나패스 filed Critical 주식회사 아나패스
Publication of KR20180052534A publication Critical patent/KR20180052534A/ko
Application granted granted Critical
Publication of KR102225292B1 publication Critical patent/KR102225292B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/0008Synchronisation information channels, e.g. clock distribution lines
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/0091Transmitter details
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/02Speed or phase control by the received code signals, the signals containing no special synchronisation information
    • H04L7/033Speed or phase control by the received code signals, the signals containing no special synchronisation information using the transitions of the received signal to control the phase of the synchronising-signal-generating means, e.g. using a phase-locked loop

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

본 실시예에 의한 다채널 통신 장치는 복수의 채널을 이용하여 송신측에서 수신측으로 데이터를 전송하는 통신 장치는: 싱크 신호와 데이터 신호를 전송하는 송신측과, 싱크 신호를 전송하는 싱크 채널과 데이터 신호를 전송하는 복수의 데이터 채널들을 포함하는 채널; 및 싱크 신호로부터 클록을 복원하고, 클록의 위상을 조정하여 복수의 채널별 샘플링 클록들을 형성하고, 샘플링 클록들로 데이터 신호를 샘플하는 수신측을 포함한다.

Description

다채널 통신 방법 및 다채널 통신 장치{Multi-Channel Communication Method and Multi-Channel Communication Apparatus using the Same}
본 기술은 다채널 통신 방법 및 다채널 통신 장치에 관한 것이다.
종래의 다채널 통신 방법에 의하면, 수신측에는 채널별로 위상 고정 루프(Phase Locked Loop) 및/또는 클록 데이터 복원부(Clock Data Recovery)가 배치되어 송신측이 제공한 신호로부터 클록과 상기 클록에 동기된 데이터를 형성하였다.
위상 고정 루프 및/또는 클록 데이터 복원부는 전력 소모량이 크고, 이를 형성하기 위하여 큰 면적이 필요하므로 데이터 전송 채널별로 위상 고정 루프 및/또는 클록 데이터 복원부를 형성하는 경우에는 자원의 소모가 크다.
본 실시예는 이를 해결하기 위한 것으로, 다채널 통신 방법 및 이를 이용한 다채널 통신 장치에 있어서, 종래 기술에 비하여 형성하는데 필요한 다이 사이즈(die size)를 감소시킬 수 있고, 낮은 전력으로 구동할 수 있는 다채널 통신 방법 및 이를 이용한 다채널 통신 장치를 제공하기 위한 것이다.
본 실시예에 의한 다채널 통신 장치는 복수의 채널을 이용하여 송신측에서 수신측으로 데이터를 전송하는 통신 장치는: 싱크 신호와 데이터 신호를 전송하는 송신측과, 싱크 신호를 전송하는 싱크 채널과 데이터 신호를 전송하는 복수의 데이터 채널들을 포함하는 채널; 및 싱크 신호로부터 클록을 복원하고, 클록의 위상을 조정하여 복수의 채널별 샘플링 클록들을 형성하고, 샘플링 클록들로 데이터 신호를 샘플하는 수신측을 포함한다.
본 실시예에 의한 다채널 통신 방법은: 송신측이 싱크 신호를 송신하는 단계와, 수신측이 싱크 신호를 수신하여 채널별 수신 샘플링 클록들을 형성하는 단계 및 수신 샘플링 클록으로 송신측이 제공한 데이터를 샘플하여 출력하는 단계를 포함한다.
본 실시예에 의하면 데이터를 전송하는 채널들의 개수보다 적은 개수의 클록 데이터 복원부 또는 위상 고정 루프를 형성하고, 이로부터 나머지 채널들의 수신 샘플링 클록을 형성하므로 면적의 면에서 효과적이며(die size effective)하며, 보다 경제적으로 다채널 통신 장치를 구현할 수 있다는 장점이 제공된다.
도 1은 본 실시예에 의한 다채널 통신 장치의 개요를 나타낸 블록도이다.
도 2는 본 실시예에 의한 다채널 통신 방법의 개요를 나타낸 순서도이다.
도 3은 수신 샘플링 클록을 형성하는 방법을 개요적으로 도시한 도면이다.
도 4는 다른 실시예에 의한 다채널 통신 장치의 개요를 나타낸 블록도이다.
이하에서는 첨부된 도면들을 참조하여 본 실시예에 의한 다채널 통신 방법과 이를 이용한 다채널 통신 장치를 설명한다. 도 1은 본 실시예에 의한 다채널 통신 장치의 개요를 나타낸 블록도(block diagram)이고, 도 2는 본 실시예에 의한 다채널 통신 방법의 개요를 나타낸 순서도(flow chart)이다. 도 1 및 도 2를 참조하면, 본 실시예에 의한 다채널 통신 장치는 싱크 신호(synch signal, sync)와 데이터를 송신하는 송신측(10)과, 싱크 신호(sync)와 데이터를 제공받고, 싱크 신호(sync)로부터 채널별 수신 샘플링 클록을 형성하여 데이터를 샘플하여 출력하는 수신측(20) 및 싱크 신호(sync)와 데이터를 전송하는 복수의 채널들(Ch.s, Ch.a, ..., Ch.n)을 포함한다.
도 1로 예시된 실시예에서, 싱크 신호(sync)는 송신 샘플링 클록(t_clk) 으로 샘플된 데이터 신호일 수 있다. 싱크 신호(sync)는 싱크 채널(Ch.s)을 통하여 수신측(20)에 전송되고, 수신측(20)은 싱크 신호(sync)를 이용하여 클록을 복원할 수 있다. 도시되지 않은 실시예에서, 싱크 신호(sync)는 송신 샘플링 클록(t_clk)일 수 있다. 송신측(10)은 클록 신호를 수신측(20)에 송신하고, 수신측(20)은 위상 고정 루프(Phase Locked Loop, PLL)을 이용하여 클록을 복원할 수 있다.
송신측(10)은 수신측(20)에 싱크 신호를 전송하는 싱크 신호 송신부(110)와, 송신 샘플링 클록을 제공하는 클록 제공부(120) 및 수신측(20)에 데이터를 전송하는 데이터 송신부(130)를 포함한다.
클록 제공부(120)는 송신할 데이터를 샘플하는 송신 샘플링 클록(t_clk)을 형성하여 싱크 신호 송신부(110)와 데이터 송신부(130)에 제공한다. 일 실시예로, 클록 제공부(110)는 위상 고정 루프(phase locked loop)을 포함할 수 있다.
데이터 송신부(130)는 내부 회로(미도시)로부터 전송할 데이터를 제공받고, 이를 송신 샘플링 클록(t_clk)으로 샘플링하는 샘플링부(132)와, 샘플링부(132)가 샘플링한 데이터를 제공받고 이를 데이터 전송 채널에 제공하는 송신 버퍼(TBa,..., TBn)를 포함한다. 일 예로, 송신 버퍼(TBa,..., TBn)는 데이터를 제공받고, 전압 및/또는 전류를 증폭하여 데이터 전송 채널을 통하여 수신측(20)에 제공한다.
샘플링부(132)는 클록 제공부(110)가 제공한 송신 샘플링 클록(t_clk)을 제공받고, 내부 회로에서 제공된 데이터를 송신 샘플링 클록(t_clk)으로 샘플한다. 도시된 실시예에 의하면, 샘플링부(132)는 직렬화부(미도시)를 포함할 수 있다. 직렬화부(미도시)는 내부 회로로부터 병렬 데이터를 제공받고, 이를 직렬화한다. 샘플링부(132)는 직렬화된 데이터를 송신 샘플링 클록(t_clk)로 샘플하여 송신 버퍼 송신 버퍼(TBa, ..., TBn)에 제공한다.
도시되지 않은 다른 실시예에서, 샘플링부(132)는 내부 회로로부터 직렬 데이터를 제공받고, 이를 송신 샘플링 클록(t_clk)로 샘플하여 송신 버퍼(TBa, ..., TBn)에 제공한다. 송신 버퍼(TBa, ..., TBn)는 제공된 데이터를 데이터 채널(Ch.a, ..., Ch.n)을 통하여 수신측(20)에 출력한다.
싱크 신호 송신부(110)는 싱크 채널(Ch.s)을 통하여 싱크 신호(sync)를 수신측(20)에 제공한다. 도시된 실시예에 의하면 싱크 신호 송신부(110)는 데이터를 송신 샘플링 클록(t_clk)으로 샘플링하는 샘플링부(122)와, 샘플링부(122)가 샘플한 데이터를 제공받고 이를 데이터 전송 채널에 제공하는 싱크 송신 버퍼(TBs)를 포함한다.
도시된 실시예에서, 샘플링부(122)는 직렬화부(미도시)를 포함할 수 있다. 직렬화부(미도시)는 내부 회로로부터 병렬 데이터를 제공받고, 이를 직렬화하고, 송신 샘플링 클록(t_clk)로 샘플하여 싱크 신호(sync)를 형성한다. 도시되지 않은 다른 실시예에서, 데이터 샘플링부(122)는 내부 회로로부터 직렬 데이터를 제공받고, 이를 송신 샘플링 클록(t_clk)로 샘플하여 송신 버퍼 송신 버퍼(TBa, ..., TBn)에 제공한다. 또 다른 실시예에 의하면 싱크 신호 송신부(110)은 클록 제공부(120)가 제공한 송신 샘플링 클록(t_clk)를 싱크 신호로 수신측(20)에 출력할 수 있다. 싱크 송신 버퍼(TBs)는 제공된 싱크 신호를 싱크 채널(Ch.s)을 통하여 수신측(20)에 출력한다(S100). 일 예로, 싱크 송신 버퍼(TBs)는 싱크 신호를 제공받고, 전압 및/또는 전류를 증폭하여 싱크 채널(Ch. s)을 통하여 수신측(20)에 제공한다.
일 실시예에서, 송신측(10)과 수신측(20)이 최초로 구동된 경우, 또는 수신측(20)에서 클록 복원이 실패한 경우가 있을 수 있다. 싱크 신호 송신부(110)는 클록 복원부(210)가 클록을 복원할 수 있는 패턴을 싱크 신호(sync)로 전송할 수 있다. 일 예로, 클록을 복원할 수 있는 패턴은 송신측(10)과 수신측(20)에서 상호 미리 정해진 패턴(mutually predetermined)일 수 있으며, 송신 샘플링 클록(t_clk)로 샘플되어 수신측(20)으로 전송될 수 있다. 다른 예로, 클록을 복원할 수 있는 패턴은 송신 샘플링 클록(t_clk)일 수 있다.
다른 실시예에서, 수신측(20)이 클록 복원에 성공한 경우, 싱크 신호 송신부(110)는 내부 회로로부터 제공된 데이터를 송신 샘플링 클록(t_clk)으로 샘플하여 싱크 채널(S)을 통하여 수신측(20)으로 전송할 수 있다.
복수의 채널들(Ch.s, Ch.a,..., Ch.n)은 싱크 버퍼(TBs)가 출력한 싱크 신호를 제공받고 수신측(20)의 싱크 수신 버퍼(RBs)에 제공하는 싱크 채널(Ch.s)과, 송신측(10)의 송신 버퍼(Tba, ..., Tbn)이 출력한 데이터를 제공받고, 수신측(20)의 수신 버퍼(Rba, ..., Rbn)에 제공하는 데이터 채널(Ch.a, ..., Ch.b)들을 포함한다.
수신측(20)은 싱크 채널(Ch.s)로부터 싱크 신호를 제공받아 클록을 복원하는 클록 복원부(210)와, 복원된 클록의 위상을 조절하여 샘플링 클록을 형성하는 샘플링 클록 형성부(220) 및 데이터 채널(Ch.a,..., Ch. n)을 통하여 데이터들을 제공받고 샘플링 클록으로 샘플하여 출력하는 데이터 수신부(230)을 포함한다.
클록 복원부(210)는 싱크 채널(Ch.s)로부터 싱크 신호를 제공받는 싱크 수신 버퍼(RBs)와, 클록(CLK)을 복원하는 클록 복원 회로(212)를 포함한다.
도 1로 예시된 실시예에서, 싱크 수신 버퍼(RBs)는 싱크 신호를 수신하고, 전압 및/또는 전류를 증폭하여 클록 복원 회로(212)에 제공한다. 클록 복원 회로(212)는 클록 데이터 복원 회로(CDR, clock data recovery circuit)를 포함하며, 클록 데이터 복원 회로는 싱크 신호를 이용하여 클록을 복원하고, 싱크 신호에 포함된 데이터를 복원된 클록으로 샘플하여 제공할 수 있다. 도시되지 않은 다른 실시예에서, 클록 복원부(210)는 위상 고정 루프(phase locked lood)를 포함하며, 위상 고정 루프는 싱크 신호를 이용하여 클록을 복원하고, 복원된 클록(CLK)을 제공할 수 있다.
샘플링 클록 형성부(220)는 클록 복원부(210)가 복원한 클록(CLK)으로부터 위상을 조절하여 수신 샘플링 클록(RxCLKa, ..., RxCLKn)을 형성한다.
송신측(10)의 송신 샘플링 클록(t_clk)과, 수신측(20)이 복원한 클록(CLK)은 비록 클록 제공부(120)가 형성한 클록 신호들 또는 그로부터 복원된 클록이나, 송신측(10)과 수신측(20)에 제공되는 전압 차이 등을 포함하는 전기적 환경 차이, 송신측(10)과 수신측(20)을 형성하는 공정상 차이, 온도 차이 및 전송되는 경로 차이에 의하여 위상 스큐(phase skew)가 발생한다. 수신 버퍼(Rba, ..., Rbn)가 출력한 데이터를 복원된 클록(CLK)으로 샘플하는 경우에는 위상 스큐 때문에 송신된 데이터와 샘플된 데이터가 서로 정합(match)되지 않을 수 있다.
샘플링 클록 형성부(220)는 위상 조절을 수행하여 위상 스큐에 의한 영향을 제거할 수 있다. 도 3은 어느 한 데이터 채널에서의 위상 조정과정을 설명하기 위한 예시적 타이밍 도들이다. 도 3을 참조하면, 송신측(10)은 위상 조정이 수행될 데이터 채널을 통하여 수신측(20)으로 훈련 패턴(r_ts)을 송신하고, 싱크 채널을 통하여 싱크 신호를 송신한다. 훈련 패턴(r_ts)은 송신 샘플링 클록(t_clk)으로 샘플되어 전송된 것으로 송신측(10)과 수신측(20) 사이에 상호 미리 정해진(mutually predetermined) 시퀀스를 가진다.
클록 복원부(210)는 싱크 신호로부터 클록(CLK)을 복원하여 샘플링 클록 형성부(220)에 제공한다. 샘플링 클록 형성부(220)는 제공된 클록으로부터 φa 위상을 가지는 예비 클록(pre_clka)을 형성하여 데이터 샘플부(232)에 제공한다. 데이터 샘플부(232)는 제공된 예비 클록(pre_clka)으로 수신한 훈련 패턴(r_ts)을 샘플한다.
도 3에 도시된 바와 같이 데이터 샘플부(232)가 샘플링을 수행하는 예비 클록(pre_clka)의 상승 에지(rising edge)는 패턴(r_ts)의 비트 천이 구간내에 있으므로 패턴(r_ts)을 샘플한 결과가 송신된 훈련 패턴과 일치함을 보장할 수 없다.
샘플링 클록 형성부(220)는 클록(clk)의 위상을 조절하여 φb위상을 가지는 예비 클록(pre_clkb)를 형성하여 데이터 샘플부(232)에 제공한다. 데이터 샘플부(232)가 샘플링을 수행하는 예비 클록(pre_clkb)의 상승 에지는 패턴 패턴(r_ts)의 비트 천이 구간을 벗어나 위치하므로 샘플된 결과와 훈련 패턴(r_ts)이 일치한다.
샘플링 클록 형성부(220)는 클록(clk)의 위상을 순차적으로 변화시키면서 예비 클록들을 형성하고, 형성된 예비 클록을 순차적으로 데이터 샘플부(232)에 제공한다. 데이터 샘플부(232)는 제공받은 예비클록을 이용하여 패턴(r_ts)을 샘플하고, 미리 정해진 훈련 패턴과의 일치 여부를 판단하여 수신 샘플링 클록을 형성한다(S200).
도 3을 참조하면, φk위상을 예비 클록(pre_clkk)은 상승 에지가 패턴(r_ts)의 비트 천이 구간을 벗어나 위치하므로 데이터 샘플부(232)는 유효하게 패턴(r_ts)을 샘플할 수 있다. 그러나, φk + 1위상을 가지는 예비 클록(pre_clkk + 1)은 상승 에지가 패턴(r_ts)의 비트 천이 구간 내에 위치하므로, 유효하게 패턴(r_ts)을 샘플할 수 없다.
일 실시예로, 샘플링 클록 형성부(220)은 유효하게 패턴을 샘플할 수 있는 제b 위상(φb)을 가지는 예비 클록(pre_clkb) 내지 제k 위상(φk)을 가지는 예비 클록(pre_clkk) 중 어느 하나를 수신 샘플링 클록(RxCLK)으로 선택하여 수신측이 제공한 데이터를 샘플한다.
다른 실시예로, 샘플링 클록 형성부(220)는 패턴을 유효하게 샘플할 수 있는 예비 클록의 위상 범위를 파악하고, 위상 범위의 가운데 위상을 가지는 예비 클록을 수신 샘플링 클록(r_clk)으로 선택할 수 있다. 일 예로, 패턴을 유효하게 샘플할 수 있는 예비 클록의 위상이 3개의 연속된 제1 위상(φ1), 제2 위상(φ2) 및 제3 위상(φ3) 이라면 송신측은 가운데 위치하는 제2 위상(φ2)을 가지는 예비 클록을 수신 샘플링 클록으로 선택할 수 있다.
다른 예로, 패턴을 유효하게 샘플할 수 있는 예비 클록의 위상이 4개의 연속된 제1 위상(φ1), 제2 위상(φ2), 제3 위상(φ3) 및 제4 위상(φ4)이라면 송신측은 가운데 위치하는 제2 위상(φ2) 및 제3 위상(φ3) 중 어느 하나를 선택하여 수신 샘플링 클록으로 선택할 수 있다.
일 실시예로, 위상 조정 단계는 각 데이터 채널별로 순차적으로 수행될 수 있다. 일 예로, 샘플링 클록 형성부(220)는 어느 한 채널의 데이터 샘플부와 위상 조정을 수행한 후, 다른 채널의 데이터 샘플부와 위상 조정을 수행할 수 있다.
다른 실시예로, 위상 조정 단계는 복수의 데이터 채널에서 함께 수행될 수 있다. 일 예로, 샘플링 클록 형성부(220)는 복수의 데이터 샘플부들에 동일한 위상을 가지는 예비 클록을 제공한다. 샘플링 클록 형성부(220)는 각 채널별로 샘플된 결과와 훈련 패턴을 비교하여 채널별 샘플링 클록의 위상을 선택할 수 있다.
도 4는 수신측(20)의 다른 실시예를 개요적으로 도시한 블록도이다. 도 4를 참조하면, 클록 데이터 복원 회로(212)는 싱크 신호로부터 서로 다른 위상을 가지는 복수의 클록을 형성할 수 있으며, 이들을 각각의 데이터 샘플부(232a, ..., 232n)에 제공할 수 있다.
데이터 샘플부(232a, ..., 232n)는 제공된 서로 다른 위상을 가지는 클록으로 훈련 패턴을 샘플한다. 데이터 샘플부(232a, ..., 232n) 및 클록 복원부(210)는 위에서 설명된 실시예와 유사하게 유효하게 훈련 패턴을 샘플할 수 있는 위상을 가지는 클록을 수신 샘플링 클록으로 선택하고, 데이터 샘플부(232a, ..., 232n)는 각 채널별로 선택된 수신 샘플링 클록을 제공할 수 있다.
위에서 설명된 과정을 통하여 형성된 샘플링 클록의 위상은 공정, 온도, 전압 등의 조건에 의하여 변화할 수 있으며, 채널별로 동일하거나, 상이할 수 있다. 다만, 주파수는 서로 동일할 수 있다.
송신측(10)이 디스플레이에서의 타이밍 콘트롤러이고, 수신측(20)이 디스플레이 드라이버인 경우에, 수신 샘플링 클록들을 형성하는 단계는 주기적으로 반복되는 블랭크 구간(blank period)에서 수행될 수 있다.
수신 버퍼(Rba, ..., Rbn)는 송신측(10)이 복수의 채널들(Ch.s, Ch.a, ..., Ch.n)로 전송한 신호의 전압 및/또는 전류를 증폭하여 샘플링부(232a, ..., 232n)에 제공한다. 샘플링부(232a, ..., 232n)는 제공된 데이터를 채널별 샘플링 클록으로 샘플하여 데이터를 복원할 수 있다(S300).
종래 기술은 데이터를 전송하는 각 채널별로 송신 샘플링 클록을 형성하기 위한 위상 고정 루프와, 송신된 데이터로부터 클록을 복원하는 클록 데이터 복원 회로를 구비하였다. 따라서 채널 개수가 증가함에 따라 위상 고정 루프 및 클록 데이터 복원 회로를 형성하기 위한 다이 면적이 증가하였다.
그러나, 본 실시예에 의하면 하나의 클록 형성부가 형성하는 송신 샘플링 클록을 복수의 채널별로 공유하며, 하나의 클록 데이터 복원부가 클록을 복원하고, 각 채널별로 수신 샘플링 클록을 형성한다. 따라서, 채널 개수만큼 위상 고정 루프와 클록 데이터 복원 회로를 형성할 필요가 없어 다이 면적을 감소시킬 수 있다는 장점이 제공된다.
본 발명에 대한 이해를 돕기 위하여 도면에 도시된 실시 예를 참고로 설명되었으나, 이는 실시를 위한 실시예로, 예시적인 것에 불과하며, 당해 분야에서 통상적 지식을 가진 자라면 이로부터 다양한 변형 및 균등한 타 실시 예가 가능하다는 점을 이해할 것이다. 따라서, 본 발명의 진정한 기술적 보호범위는 첨부된 특허청구범위에 의해 정해져야 할 것이다.
10: 송신측 20: 수신측
TB1, TB2,TBn: 송신 버퍼 RB1,RB2, RB3: 수신 버퍼
Ch.1, Ch.2, Ch.3: 채널 CDR: 클록 데이터 복원부
PA: 위상 조절기 PCa, PCn: 샘플링부

Claims (19)

  1. 복수의 채널을 이용하여 송신측에서 수신측으로 데이터를 전송하는 통신 장치로, 상기 통신 장치는:
    싱크 신호와 데이터 신호를 전송하는 송신측;
    상기 싱크 신호를 전송하는 싱크 채널과 상기 데이터 신호를 전송하는 복수의 데이터 채널들을 포함하는 채널; 및
    상기 싱크 신호로부터 클록을 복원하고, 상기 클록의 위상을 조정하여 상기 복수의 채널별 샘플링 클록들을 형성하고, 상기 샘플링 클록들로 상기 데이터 신호를 샘플하는 수신측을 포함하는 통신 장치.
  2. 제1항에 있어서,
    상기 데이터 신호는 송신 샘플링 클록으로 샘플되고,
    상기 싱크 신호는 상기 송신 샘플링 클록으로 샘플된 데이터 신호를 포함하는 통신 장치.
  3. 제1항에 있어서,
    상기 데이터 신호는 송신 샘플링 클록으로 샘플되고,
    상기 싱크 신호는 상기 송신 샘플링 클록을 포함하는 통신 장치.
  4. 제1항에 있어서,
    상기 송신측은,
    송신 샘플링 클록을 형성하는 클록 형성부와,
    상기 송신 샘플링 클록으로 샘플된 상기 데이터 신호를 상기 수신측에 제공하는 데이터 송신부를 포함하는 통신 장치.
  5. 제4항에 있어서,
    상기 송신측은,
    상기 송신 샘플링 클록으로 샘플된 데이터인 싱크 신호를 상기 수신측에 제공하는 싱크 신호 송신부를 더 포함하는 통신 장치.
  6. 제4항에 있어서,
    상기 송신측은,
    상기 송신 샘플링 클록인 싱크 신호를 상기 수신측에 제공하는 싱크 신호 송신부를 더 포함하는 통신 장치.
  7. 제5항 및 제6항 중 어느 한 항에 있어서,
    상기 싱크 신호 송신부는 상기 싱크 신호를 증폭하여 상기 싱크 채널에 제공하는 싱크 버퍼를 더 포함하며,
    상기 데이터 송신부는 상기 데이터 신호를 증폭하여 상기 데이터 채널에 제공하는 데이터 송신 버퍼를 더 포함하는 통신 장치.
  8. 제1항에 있어서,
    상기 수신측은
    상기 싱크 신호로부터 클록을 복원하는 클록 복원부와,
    복원된 상기 클록으로부터 복수의 데이터 채널별 수신 샘플링 클록을 형성하는 샘플링 클록 형성부 및
    상기 채널별 수신 샘플링 클록으로하여 수신한 데이터를 샘플하는 데이터 샘플부를 포함하는 통신 장치.
  9. 상기 수신측은
    상기 싱크 신호로부터 복원된 다른 위상을 가지는 복수의 클록들을 제공하는 클록 복원부 및
    상기 상기 복수의 클록들 중 선택된 어느 하나를 수신 샘플링 클록으로하여 수신한 데이터를 샘플하는 데이터 샘플부를 포함하는 통신 장치.
  10. 제1항에 있어서,
    상기 클록 복원부는
    위상 고정 루프(PLL) 및 클록 데이터 복원 회로(CDR circuit) 중 어느 하나를 포함하는 통신 장치.
  11. 제8항에 있어서,
    상기 샘플링 클록 형성부는,
    상기 복원된 클록의 위상을 조정하여 상기 수신 샘플링 클록을 형성하는 통신 장치.
  12. 제9항에 있어서,
    상기 클록 복원부는 상기 복수의 클록들 중 어느 하나를 선택하여 상기 수신 샘플링 클록으로 상기 데이터 샘플부에 제공하는 통신 장치.
  13. 복수의 채널을 이용하여 송신측에서 수신측으로 데이터를 전송하는 통신 방법으로, 상기 통신 방법은:
    송신측이 싱크 신호를 송신하는 단계와,
    수신측이 상기 싱크 신호를 수신하여 채널별 수신 샘플링 클록들을 형성하는 단계 및
    상기 수신 샘플링 클록으로 송신측이 제공한 데이터를 샘플하는 단계를 포함하는 통신 방법.
  14. 제13항에 있어서,
    상기 송신측에서 상기 수신측으로 전송하는 데이터는 상기 송신측이 송신 샘플링 클록으로 샘플된 데이터이며,
    상기 싱크 신호를 송신하는 단계는,
    상기 송신 샘플링 클록을 송신하여 수생되는 통신 방법.
  15. 제13항에 있어서,
    상기 송신측에서 상기 수신측으로 전송하는 데이터는 상기 송신측이 송신 샘플링 클록으로 샘플된 데이터이며,
    상기 싱크 신호를 송신하는 단계는,
    상기 송신 샘플링 클록으로 샘플된 데이터를 송신하여 수생되는 통신 방법.
  16. 제13항에 있어서,
    상기 수신측이 상기 싱크 신호를 수신하여 채널별 수신 샘플링 클록들을 형성하는 단계는:
    수신된 상기 싱크 신호의 위상을 조정하여 상기 채널별 수신 샘플링 클록들을 형성하여 수행되는 통신 방법.
  17. 제13항에 있어서,
    상기 채널별 수신 샘플링 클록들을 형성하는 단계는,
    상기 복수의 채널들 별로 순차적으로 수행하는 통신 방법.
  18. 제13항에 있어서,
    상기 채널별 수신 샘플링 클록들을 형성하는 단계는,
    상기 복수의 채널들에 대하여 함께 수행하는 통신 방법.
  19. 제13항에 있어서,
    상기 수신측이 상기 싱크 신호를 수신하여 채널별 수신 샘플링 클록들을 형성하는 단계는:
    상기 수신측이 수신된 싱크 신호로부터 다른 위상을 가지는 복수의 클록들을 형성하는 단계와,
    상기 다른 위상을 가지는 복수의 클록들 중에서 어느 하나의 위상을 가지는 클록을 선택하는 단계를 포함하는 통신 방법.

KR1020170146858A 2016-11-10 2017-11-06 다채널 통신 방법 및 다채널 통신 장치 KR102225292B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR20160149456 2016-11-10
KR1020160149456 2018-09-20

Related Child Applications (1)

Application Number Title Priority Date Filing Date
KR1020190130898A Division KR20190131459A (ko) 2016-11-10 2019-10-21 다채널 통신 방법 및 다채널 통신 장치

Publications (2)

Publication Number Publication Date
KR20180052534A true KR20180052534A (ko) 2018-05-18
KR102225292B1 KR102225292B1 (ko) 2021-03-09

Family

ID=62453986

Family Applications (2)

Application Number Title Priority Date Filing Date
KR1020170146858A KR102225292B1 (ko) 2016-11-10 2017-11-06 다채널 통신 방법 및 다채널 통신 장치
KR1020190130898A KR20190131459A (ko) 2016-11-10 2019-10-21 다채널 통신 방법 및 다채널 통신 장치

Family Applications After (1)

Application Number Title Priority Date Filing Date
KR1020190130898A KR20190131459A (ko) 2016-11-10 2019-10-21 다채널 통신 방법 및 다채널 통신 장치

Country Status (1)

Country Link
KR (2) KR102225292B1 (ko)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100254067B1 (ko) * 1995-02-06 2000-04-15 피셔 데이비드 에프. 다중 지점 대 지점 통신 시스템
KR101203457B1 (ko) * 2012-04-26 2012-11-21 서울대학교산학협력단 중앙제어장치를 사용한 다중채널수신기
KR101668234B1 (ko) * 2014-07-02 2016-10-21 주식회사 아나패스 양방향 통신 방법 및 이를 이용한 양방향 통신 장치

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100254067B1 (ko) * 1995-02-06 2000-04-15 피셔 데이비드 에프. 다중 지점 대 지점 통신 시스템
KR101203457B1 (ko) * 2012-04-26 2012-11-21 서울대학교산학협력단 중앙제어장치를 사용한 다중채널수신기
KR101668234B1 (ko) * 2014-07-02 2016-10-21 주식회사 아나패스 양방향 통신 방법 및 이를 이용한 양방향 통신 장치

Also Published As

Publication number Publication date
KR102225292B1 (ko) 2021-03-09
KR20190131459A (ko) 2019-11-26

Similar Documents

Publication Publication Date Title
US9800436B2 (en) Receiver and control method for receiver
CN106604383B (zh) 时间同步方法、主时间同步装置及通信系统
US12003275B2 (en) Clock synchronization apparatus, optical transmitter, optical receiver, and clock synchronization method
US11108988B2 (en) Transmitter and transmission method and receiver and reception method
US11388315B2 (en) Apparatus of synchronizing a video synchronizing signal with another signal and method of controlling the apparatus
KR20180052534A (ko) 다채널 통신 방법 및 다채널 통신 장치
EP1526675A2 (en) Data transmission system and data transmission apparatus
EP3845009B1 (en) Code synchronization for analog spread spectrum systems
US9923653B2 (en) Audio system
KR20150057631A (ko) 수신 장치, 이를 포함하는 시스템 및 그 캘리브레이션 방법
JP2014062972A (ja) データ受信回路、データ受信方法及びドライバ回路
JP6363906B2 (ja) 同期信号変換装置
CN109445272B (zh) 时钟信号同步方法、调节信号频率的方法及装置
EP2256969B1 (en) Signal multiplexing method, signal demultiplexing method, digital signal reference frequency correction method, multiplexer, demultiplexer, wireless communication system, and digital signal referency frequency corrector
CN111404658A (zh) 亚稳态校正方法
KR20140090736A (ko) 내부 스큐를 보상하는 반도체 장치 및 그것의 동작 방법
US20150263849A1 (en) Phase adjustment circuit and method, and data transmission apparatus and system
CN112788575B (zh) 多成员蓝牙装置中的主蓝牙电路与副蓝牙电路
US9467278B2 (en) Methods and apparatus for trimming of CDR clock buffer using phase shift of transmit data
KR20150005184A (ko) 송신 장치, 수신 장치 및 이를 포함하는 시스템
US20160337556A1 (en) Signal multiplexing apparatus and transmission apparatus
US20200092078A1 (en) Reception apparatus, communication system, and clock recovery method
EP1381153B1 (en) Multiplexer input circuit with DLL phase detector
CN111865459B (zh) 一种下行保持时间同步装置及方法
CN115328849B (zh) 一种用于数据发送和接收的芯片组合结构

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
AMND Amendment
E601 Decision to refuse application
A107 Divisional application of patent
AMND Amendment
J201 Request for trial against refusal decision
J301 Trial decision

Free format text: TRIAL NUMBER: 2019101003835; TRIAL DECISION FOR APPEAL AGAINST DECISION TO DECLINE REFUSAL REQUESTED 20191121

Effective date: 20210125

GRNO Decision to grant (after opposition)
GRNT Written decision to grant