KR20170125589A - 표시 장치 - Google Patents
표시 장치 Download PDFInfo
- Publication number
- KR20170125589A KR20170125589A KR1020160055571A KR20160055571A KR20170125589A KR 20170125589 A KR20170125589 A KR 20170125589A KR 1020160055571 A KR1020160055571 A KR 1020160055571A KR 20160055571 A KR20160055571 A KR 20160055571A KR 20170125589 A KR20170125589 A KR 20170125589A
- Authority
- KR
- South Korea
- Prior art keywords
- voltage
- low voltage
- low
- protection switch
- unit
- Prior art date
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/02—Details of power systems and of start or stop of display operation
- G09G2330/021—Power management, e.g. power saving
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
본 발명은 표시장치에 관한 것이다. 본 발명은 패널에 전원을 공급하며 저전압록아웃 기능이 있는 전원부에서 외부의 입력전압에 순시전압강하 현상이 발생하여도 저전압보호부에 의하여 표시장치의 비정상적인 종료나 화면의 비정상적인 깜빡임 현상을 방지할 수 있다. 또한, 본 발명은 노트북 등의 전원부내의 표준 규격이 정해진 인쇄회로기판에서 구성이 간단한 저전압보호부로 인하여 크기가 증가하지 않은 표시장치를 제공할 수 있다.
Description
본 발명은 표시장치에 관한 것이다.
최근, 휴대폰(Mobile Phone), 노트북컴퓨터와 같은 각종 휴대기기(Potable device) 및, HDTV 등의 고해상도, 고품질의 영상을 구현하는 정보전자장치가 발전함에 따라, 이에 이용되는 평판표시장치(Flat Panel Display Device)에 대한 수요가 점차 증대되고 있다. 이러한 평판표시장치로는 LCD(Liquid Crystal Display), PDP(Plasma Display Panel), FED(Field Emission Display) 및 OLED(Organic Light Emitting Diodes) 등이 활발히 연구되었지만, 양산화 기술, 구동수단의 용이성, 고화질의 구현, 대면적 화면의 실현이라는 이유로 인해 현재에는 액정표시장치(LCD)가 각광을 받고 있다.
액정표시장치는 다수의 게이트 라인 및 다수의 데이터 라인이 교차하여 배치되는 액정표시패널을 포함한다. 또한, 액정표시장치는 상기 데이터 라인에 데이터를 공급하기 위한 데이터 드라이버, 상기 게이트 라인에 게이트 신호를 공급하기 위한 게이트 드라이버를 포함한다. 또한, 액정표시장치는 상기 게이트 드라이버 및 데이터 드라이버에 구동신호를 공급하기 위한 타이밍 컨트롤러 및 상기 타이밍 컨트롤러, 게이트 드라이버 및 데이터 드라이버에 전압을 공급하는 전원부를 구비한다.
전원부는 외부로부터 입력전압을 공급받아 상기 데이터 드라이버에 구동전압을 공급하고, 상기 게이트 드라이버에 게이트 하이전압을 공급한다.
전원부는 저전압록아웃(Under Voltage Lock Out, UVLO)기능을 포함한다. 저전압록아웃 (UVLO)기능은 시스템 입력전압의 갑작스런 변동에 따른 오작동을 최소화하기 위한 것이다. 상기 전원부로 입력되는 입력전압이 저전압 레벨 이상으로 높아지면, 내부로직을 활성화 시켜 출력을 발생하고, 상기 입력전압이 저전압 레벨 이하로 낮아지면, 상기 전원부는 내부로직을 비활성화 시킨다.
그러나, 시스템 입력전압은 순간적인 전압강하 현상이 발생하여 저전압록아웃 (UVLO)기능의 전압 레벨이하로 낮아질 수 있다. 이 경우, 저전압록아웃 (UVLO)기능을 포함하는 전원부는 내부로직을 비활성화 시키는 동작으로 인지하여 내부로직을 비활성화 시킬 수 있었다. 이에, 표시장치가 비정상적으로 종료되는 등의 문제가 발생하였다.
이를 해결하는 방안으로, 입력전압의 레벨을 높이는 방안이 있으나 입력전압은 정해진 표준전압으로 인하여 변경이 어렵다. 또한, 전원부의 전력관리 회로부 내에 조절 용량(Regulation Capacity)을 높이는 방안이 있으나, 노트북 등의 경우, 전력관리 회로부가 배치되는 인쇄회로기판이 표준 규격으로 정해져 있어 공간확보가 힘든 문제가 있다.
본 발명은 앞에서 설명한 문제점을 해결하기 위한 것으로서, 저전압록아웃 기능이 있는 전원부를 포함하며 입력전압의 순시전압강하 현상이 발생하여도 비이상적인 종료를 방지할 수 있는 표시장치를 제공하는 것을 기술적 과제로 한다.
본 발명은 입력전압의 순시전압강하 현상이 발생하여도 비정상적인 종료를 방지하도록 하는 저전압보호부가 전원부의 전력관리 회로부에서 제한된 공간내에 구비될 수 있는 표시장치를 제공하는 것을 기술적 과제로 한다.
위에서 언급된 본 발명의 기술적 과제 외에도, 본 발명의 다른 특징 및 이점들이 이하에서 기술되거나, 그러한 기술 및 설명으로부터 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에게 명확하게 이해될 수 있을 것이다.
상술한 과제 해결 수단으로서, 복수의 게이트 라인 및 데이터 라인이 교차하여 배치되는 표시패널과, 복수의 게이트 라인과 연결되는 게이트 드라이버와, 복수의 데이터 라인과 연결되는 데이터 드라이버 및 제1 입력전압에 기초하여 게이트 드라이버에 게이트 하이전압을 제공하고 데이터 드라이버에 구동전압을 제공하며, 제1 입력전압이 UVLO전압 레벨 이하이면 게이트 하이전압과 구동전압을 제공하지 않게 하는 저전압록아웃부와, UVLO전압 레벨 이상인 보호기준전압에 기초하여 저전압록아웃부에 저전압보호전압을 제공하는 저전압보호부를 포함하는 제1 전원부를 포함하는 표시장치를 제공할 수 있다. 이에, 본 발명은, 구동되는 동안 순시전압강하(Dip) 전압이 발생하여도 저전압록아웃(UVLO)기능을 작동하지 않도록 하여 화면의 비정상적인 깜빡임 현상 혹은 비정상적인 종료현상을 방지할 수 있다.
또 다른 본 발명의 실시 예에 따른 표시장치에 있어서, 제1 전원부는, 제1 입력전압에 기초하여 게이트 하이전압을 생성하는 제1 전원생성부와, 제1 입력전압에 기초하여 구동전압을 생성하는 제2 전원생성부를 포함할 수 있다.
또 다른 본 발명의 실시 예에 따른 표시장치에 있어서, 저전압록아웃부는 제1 입력전압이 UVLO전압 레벨 이하이면 제1 전원생성부와 제2 전원생성부에 접지전원을 제공할 수 있다.
또 다른 본 발명의 실시 예에 따른 표시장치에 있어서, 저전압보호부는 제1 입력전압의 순시전압강하 전압이 발생하면 보호기준전압을 기초하여 저전압록아웃부에 저전압보호전압을 제공하는 제1 저전압보호 스위치를 포함할 수 있다.
또 다른 본 발명의 실시 예에 따른 표시장치에 있어서, 제1 저전압보호 스위치는 P형 금속 산화막 반도체일 수 있다.
또 다른 본 발명의 실시 예에 따른 표시장치에 있어서, 저전압보호부는 제1 저전압보호 스위치 및 제2 저전압보호 스위치를 포함하고, 제1 저전압보호 스위치는 제1 입력전압의 순시전압강하 전압이 발생하면 보호기준전압을 기초하여 제2 저전압보호 스위치를 온(on) 시키고, 제2 저전압보호 스위치는 온(on) 상태가 되면 저전압록아웃부에 상기 저전압보호전압을 제공할 수 있다.
또 다른 본 발명의 실시 예에 따른 표시장치에 있어서, 제1 저전압보호 스위치는 P형 금속 산화막 반도체이고, 제2 저전압보호 스위치는 N형 금속 산화막 반도체일 수 있다.
상술한 과제의 다른 해결 수단으로서, 복수의 게이트 라인 및 데이터 라인이 교차하여 배치되는 표시패널과, 복수의 게이트 라인과 연결되는 게이트 드라이버와, 복수의 데이터 라인과 연결되는 데이터 드라이버 및 저전압록아웃부와, 저전압보호부를 포함하는 제1 전원부를 포함하고, 저전압록아웃부는, 제1 전원부의 제1 노드에 연결되어 제1 입력전압을 감지하고, 제1 전원부의 제2 노드에 접지전원을 제공하고, 저전압보호부는, 게이트 전극이 제1 전원부의 제3 노드에 연결되고, 소스 전극에 보호기준전압이 제공되고, 드레인 전극이 제1 전원부의 제4 노드에 연결된 제1 저전압보호 스위치를 포함할 수 있다. 이에, 본 발명은 구동되는 동안 순시전압강하(Dip) 전압이 발생하여도 저전압록아웃(UVLO)기능을 작동하지 않도록 하여 화면의 비정상적인 깜빡임 현상 혹은 비정상적인 종료현상을 방지할 수 있다. 또한, 본 발명은 저전압보호부의 구성이 간단하므로 전원부의 전력관리 회로부에서 제한된 공간내에 구비될 수 있어 노트북 등의 표준 규격이 정해진 인쇄회로기판에 장착될 수 있어 크기가 증가하지 않는다.
상술한 과제의 또 다른 해결 수단으로서, 복수의 게이트 라인 및 데이터 라인이 교차하여 배치되는 표시패널과, 복수의 게이트 라인과 연결되는 게이트 드라이버와, 복수의 데이터 라인과 연결되는 데이터 드라이버 및 저전압록아웃부와, 저전압보호부를 포함하는 제1 전원부를 포함하고, 저전압록아웃부는, 제1 전원부의 제1 노드에 연결되어 제1 입력전압을 감지하고, 제1 전원부의 제2 노드에 접지전원을 제공하고, 저전압보호부는, 제1 저전압보호 스위치의 게이트 전극이 제1 전원부의 제3 노드에 연결되고, 제1 저전압보호 스위치의 소스 전극에 보호기준전압이 제공되고, 제1 저전압보호 스위치의 드레인 전극이 제2 저전압보호 스위치의 게이트 전극과 연결되고, 제2 저전압보호 스위치의 드레인 전극에 보호기준전압이 제공되고, 제2 저전압보호 스위치의 소스전극이 제1 전원부의 제4 노드에 연결될 수 있다.
또 다른 본 발명의 실시 예에 따른 표시장치에 있어서, 표시패널에 광을 제공하는 광원 어레이 및 광원 어레이에 광원 구동 전압을 제공하고, 제1 전원부에 보호기준전압을 제공하는 제2 전원부를 더 포함할 수 있다. 이에, 본 발명은, 외부전원에서 입력되는 추가 단자와 배선이 필요 없어 구성 및 공정이 간단해진다.
또 다른 본 발명의 실시 예에 따른 표시장치에 있어서, 저전압록아웃부는 제1 입력전압이 UVLO전압 레벨이하이면 저전압록아웃 신호를 출력하는 저전압록아웃회로부, 저전압록아웃 신호를 승압하는 부스트 콘트롤러, 부스트 콘트롤러의 승압된 저전압록아웃 신호에 의하여 접지전원을 제공하는 록아웃 스위치를 포함할 수 있다.
본 발명의 실시 예에 따른 표시장치는 구동되는 동안 순시전압강하(Dip) 전압이 발생하여도 저전압록아웃(UVLO)기능을 작동하지 않도록 하여 화면의 비정상적인 깜빡임 현상 혹은 비정상적인 종료현상을 방지할 수 있다.
또한, 본 발명의 실시 예에 따른 표시장치는 저전압보호부의 구성이 간단하므로 전원부의 전력관리 회로부에서 제한된 공간내에 구비될 수 있어 노트북 등의 표준 규격이 정해진 인쇄회로기판에 장착될 수 있어 크기가 증가하지 않는다.
이 밖에도, 본 발명의 실시 예들을 통해 본 발명의 또 다른 특징 및 이점들 이 파악될 수도 있을 것이다.
도 1은 본 발명의 실시예에 따른 표시장치의 블록도이다.
도 2는 본 발명의 실시예에 따른 표시장치의 제1 전원부를 설명하는 도면이다.
도 3은 본 발명의 실시예에 따른 표시장치의 전력관리 회로부를 설명하는 도면이다.
도 4는 본 발명의 일 실시예에 따른 표시장치의 저전압보호부를 설명하는 도면이다.
도 5는 본 발명의 일 실시예에 따른 표시장치의 제1 전원부에서 순시전압강하 현상 발생시 저전압보호부의 신호 파형도이다.
도 6은 본 발명의 다른 실시예에 따른 표시장치의 저전압보호부를 설명하는 도면이다.
도 7은 본 발명의 또 다른 실시예에 따른 표시장치의 저전압보호부를 설명하는 도면이다.
도 8은 본 발명의 또 다른 실시예에 따른 표시장치의 제1 전원부에서 순시전압강하 현상 발생시 저전압보호부의 신호 파형도이다.
도 9는 본 발명의 또 다른 실시예에 따른 표시장치의 저전압보호부를 설명하는 도면이다.
도 10은 본 발명의 또 다른 실시예에 따른 표시장치의 저전압보호부를 설명하는 도면이다.
도 2는 본 발명의 실시예에 따른 표시장치의 제1 전원부를 설명하는 도면이다.
도 3은 본 발명의 실시예에 따른 표시장치의 전력관리 회로부를 설명하는 도면이다.
도 4는 본 발명의 일 실시예에 따른 표시장치의 저전압보호부를 설명하는 도면이다.
도 5는 본 발명의 일 실시예에 따른 표시장치의 제1 전원부에서 순시전압강하 현상 발생시 저전압보호부의 신호 파형도이다.
도 6은 본 발명의 다른 실시예에 따른 표시장치의 저전압보호부를 설명하는 도면이다.
도 7은 본 발명의 또 다른 실시예에 따른 표시장치의 저전압보호부를 설명하는 도면이다.
도 8은 본 발명의 또 다른 실시예에 따른 표시장치의 제1 전원부에서 순시전압강하 현상 발생시 저전압보호부의 신호 파형도이다.
도 9는 본 발명의 또 다른 실시예에 따른 표시장치의 저전압보호부를 설명하는 도면이다.
도 10은 본 발명의 또 다른 실시예에 따른 표시장치의 저전압보호부를 설명하는 도면이다.
다음에 소개되는 실시 예들은 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에게 본 발명의 사상이 충분히 전달될 수 있도록 하기 위해 예로서 제공되는 것이다. 따라서, 본 발명은 이하 설명되는 실시 예들에 한정되지 않고 다른 형태로 구체화될 수도 있다. 명세서 전체에 걸쳐서 동일한 참조 번호들은 동일한 구성요소들을 나타낸다.
본 발명의 이점 및 특징, 그리고 그것들을 달성하는 방법은 첨부되는 도면과 함께 상세하게 후술되어 있는 실시 예들을 참조하면 명확해질 것이다. 그러나, 본 발명은 이하에서 개시되는 실시 예들에 한정되는 것이 아니라 서로 다른 다양한 형태로 구현될 것이다. 또한, 단지 본 실시 예들은 본 발명의 개시가 완전하도록 하며, 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에게 발명의 범주를 완전하게 알려주기 위해 제공되는 것이다. 또한, 본 발명은 청구항의 범주에 의해 정의될 뿐이다. 명세서 전체에 걸쳐 동일 참조 부호는 동일 구성요소를 지칭한다.
공간적으로 상대적인 용어인 "아래(under, below, beneath)", "하부 (lower)", "위(on, above)", "상부(upper)" 등은 도면에 도시되어 있는 바와 같이 하나의 소자 또는 구성 요소들과 다른 소자 또는 구성 요소들과의 상관관계를 용이하게 기술하기 위해 사용될 수 있다. 공간적으로 상대적인 용어는 도면에 도시되어 있는 방향에 더하여 사용시 또는 동작 시 소자의 서로 다른 방향을 포함하는 용어로 이해 되어야 한다. 예를 들면, 도면에 도시되어 있는 소자를 뒤집을 경우, 다른 소자의 "아래(below)" 또는 "아래(beneath)"로 기술된 소자는 다른 소자의 "위(above)"에 놓여질 수 있다. 따라서, 예시적인 용어인 "아래"는 아래와 위의 방향을 모두 포함 할 수 있다.
본 명세서에서 사용된 용어는 실시 예들을 설명하기 위한 것이며, 따라서 본 발명을 제한하고자 하는 것은 아니다. 본 명세서에서, 단수형은 문구에서 특별히 언급하지 않는 한 복수형도 포함한다. 명세서에서 사용되는 "포함한다 (comprise)" 및/또는 "포함하는(comprising)"은 언급된 구성요소, 단계, 동작 및/또는 소자는 하나 이상의 다른 구성요소, 단계, 동작 및/또는 소자의 존재 또는 추가를 배제하지 않는다.
도 1은 본 발명의 실시예에 따른 표시장치의 블록도이다. 이하, 도 1을 참조한다.
표시 패널(100)은 복수의 게이트 라인(G1-Gn)과 복수의 데이터 라인(D1-Dm)을 포함할 수 있다. 복수의 게이트 라인(G1-Gn)은 대략 가로 방향으로 연장되어 있으며, 복수의 데이터 라인(D1-Dm)은 복수의 게이트 라인(G1-Gn)과 절연되어 교차하면서 대략 세로 방향으로 연장될 수 있다. 하나의 게이트 라인(G1-Gn) 및 하나의 데이터 라인(D1-Dm)은 하나의 화소(PX)와 연결될 수 있다.
실시예에 따라 표시장치(1)는 액정표시장치일 수 있다. 이 경우, 표시 패널(100)은 어레이 기판(미도시), 상기 어레이 기판(미도시)과 마주하는 대향 기판(미도시), 및 상기 양 기판(미도시) 사이에 형성된 액정층(미도시)을 포함하여 이루어질 수 있다. 상기 대향 기판(미도시) 등의 구성은 당업계에 공지된 다양한 형태로 변경될 수 있다.
실시예에 따라 표시장치(1)는 유기발광표시장치일 수 있다. 이 경우, 표시패널(100)은 어레이 기판(미도시), 상기 어레이 기판(미도시) 상에 형성되어 발광 영역을 정의하는 뱅크층(미도시), 상기 뱅크층(미도시)에 의해 정의된 발광 영역 내에 차례로 형성된 제1 전극(미도시), 유기발광층(미도시), 및 제2 전극(미도시)을 포함하여 이루어진다. 상기 뱅크층(미도시), 제1 전극(미도시), 유기발광층(미도시), 및 제2 전극(미도시) 등의 구성은 당업계에 공지된 다양한 형태로 변경될 수 있다.
이하에서는 실시예에 따른 표시장치가 액정표시장치인 경우를 기준으로 설명하기로 한다.
게이트 드라이버(200)는 표시 패널(100)의 화소(PX)가 배치된 영역을 제외한 비표시영역에 배치된 복수의 박막트랜지스터로 이루어지거나, 또는 별도의 구동IC로 구성된 쉬프트 레지스터이다. 이러한 게이트 드라이버(200)는 복수의 스테이지로 이루어져 있으며, 하나의 게이트 라인은 하나의 스테이지에 할당된다. 또한, 게이트 드라이버(200)는 대면적 및 고해상도 표시장치에서는 표시 패널(100)의 양측으로 복수개가 구비될 수 있다.
특히, 게이트 드라이버(200)는 일반적인 구동시, 타이밍 컨트롤러(400)로부터 입력되는 게이트 제어신호(GCS)에 응답하여 표시 패널(100)에 배치된 복수의 게이트 라인(G1-Gn)을 통해 1 ~ 2 수평기간(1~2H)마다 게이트 하이전압(Vgh)을 순차적으로 출력할 수 있다. 이를 위해, 게이트 드라이버(200)는 제1 전원부(500)로부터 게이트 하이전압(Vgh)을 공급받을 수 있다.
데이터 드라이버(300)는 타이밍 컨트롤러(400)로부터 입력되는 데이터 제어신호(DCS)에 응답하여, 정렬된 디지털형태의 영상신호를 기준전압에 따라 아날로그 형태의 데이터신호로 변환한다. 또한, 데이터 드라이버(300)는 변환된 데이터신호를 하나의 수평선 단위로 래치하여 1 ~ 2 수평기간(1~2H)마다 모든 복수의 데이터 라인(D1-Dm)을 통해 동시에 표시 패널(100)로 출력할 수 있다. 데이터 드라이버(300)는 제1 전원부(500)로부터 공급받은 구동전압(Vdd)을 다수의 감마전압으로 분압하여, 상기 데이터 신호로 변환하는데 이용할 수 있다. 즉, 상기 데이터 드라이버(300)는 구동전압(Vdd)을 최대감마전압으로 이용할 수 있다.
타이밍 컨트롤러(400)는 외부시스템으로부터 타이밍 신호를 입력 받아, 이에 대응하여 게이트 드라이버(200) 및 데이터 드라이버(300)의 제어신호(GCS, DCS)를 생성한다. 또한, 전송되는 디지털 형태의 영상신호를 데이터 드라이버(300)가 처리할 수 있는 형태로 변환하여 데이터 드라이버(300)에 공급한다.
제1 전원부(500)는 외부 전원으로부터 제1 입력전압(Vin1)을 인가 받아, 표시 패널(100), 게이트 및 데이터 드라이버(200, 300)의 구동을 위한 게이트 하이전압(Vgh), 구동전압(Vdd) 등을 생성 및 공급할 수 있다. 또한, 제1 전원부(500)는 제2 전원부(600)부로부터 보호기준전압(Vpr)을 입력 받을 수 있다. 또한, 제1 전원부(500)는 보호기준전압(Vpr)을 외부로부터 입력 받을 수 있다.
제2 전원부(600)는 외부 전원으로부터 제2 입력전압(Vin2)을 인가 받아, 제2 입력전압(Vin2)에 기초하여 광원 어레이(700)로 광원구동전압(VLD)를 출력할 수 있다. 또한, 제2 전원부(600)는 제2 입력전압(Vin2)에 기초하여 제1 전원부(500)로 보호기준전압(Vpr)를 출력할 수 있다.
광원 어레이(700)는 제2 전원부(600)로부터의 광원구동전압(VLD)에 기초하여 표시 패널(100)에 광을 조사할 수 있다.
도 2는 본 발명의 실시예에 따른 표시장치의 제1 전원부를 설명하는 도면이고, 도 3은 본 발명의 실시예에 따른 표시장치의 전력관리 회로부를 설명하는 도면이다.
도 2를 참조하면, 전력관리 회로부(510, Power Management-IC)는 보호기준전압(Vpr)에 기초하여 외부로부터 입력된 제1 입력전압(Vin1)을 안정적으로 관리한다. 이에, 본 발명의 표시장치의 제1 전원부(500)가 게이트 하이전압(Vgh), 구동전압(Vdd) 등을 정상적으로 생성할 수 있도록 한다.
전력관리 회로부(510)의 저전압록아웃(UVLO)단자는 제1 노드(N1)에 연결되고, 제1 출력(OUT1)단자는 제2 노드(N2)에 연결되고, 전압감지(VSENSE)단자는 제3 노드(N3)에 연결되고, 제2 출력(OUT2)단자는 제4 노드(N4)에 연결될 수 있다.
제1 및 제1 전원생성부(520, 530)는 입력되는 제1 입력전압(Vin1)을 승압하는 부스트 콘트롤러(Boost controller, 미도시), 전압을 강압하는 벅 콘트롤러(Buck controller, 미도시) 또는 차지 펌프 회로(Charge pump circuit, 미도시)를 포함할 수 있다. 이에, 제1 전원생성부(520)는 구동전압(Vdd)을 생성할 수 있고, 제1 전원생성부(530)는 게이트 하이전압(Vgh)을 생성할 수 있다.
또한, 제1 및 제1 전원생성부(520, 530) 외에 표시패널에 제공해야 하는 신호가 더 필요할 경우, 제1 전원부(500)는 복수의 전원생성부를 추가적으로 더 포함할 수 있다.
인덕터(L)는 복수의 전원생성부(520, 530)에 안정적인 전류를 공급하기 위해 제1 전원부(500)에 입력된 전류를 충방전할 수 있다.
제1 다이오드(Diode1)는 복수의 전원생성부(520, 530) 등으로부터 발생되는 역전압을 방지하여 전력관리 회로부(510)를 보호할 수 있다. 제1 다이오드(Diode1)는 복수의 전원 생성부(520, 530)의 입력단자와 전력관리 회로부(510)의 제1 출력(OUT1) 단자 사이에 배치될 수 있다.
제2 다이오드(Diode2)는 전력관리 회로부(510)에서 발생되는 역전압을 방지하여 외부전원 장치를 보호할 수 있다. 제2 다이오드(Diode2)는 외부에서 제1 입력전압(Vin1)이 유입되는 경로에서 전력관리 회로부(510)의 제1 출력(OUT1) 단자 또는 제2 출력(OUT2) 단자보다 앞단에 배치될 수 있다.
도 3을 참조하면, 본 발명의 실시예에 따른 표시장치의 전력관리 회로부(510)를 보다 구체적으로 설명한 도면이다.
저전압록아웃부(515)는 제1 입력전압(Vin1)이 UVLO전압(Vuvlo) 레벨 이하로 낮아지면 제1 전원 생성부(520), 제2 전원 생성부(530)를 비활성화 시키며 나아가 제1 전원부(500)를 오프(off)시킬 수 있다. 구체적으로, 저전압록아웃회로부(511; UVLO)는 제1 노드(N1)에서 제1 입력전압(Vin1)을 감지하여 제1 입력전압(Vin1)이 UVLO전압(Vuvlo) 레벨 이하가 되면 부스트 콘트롤러(512)에 저전압록아웃 신호를 제공한다. 부스트 콘트롤러(512)는 저전압록아웃 신호에 기초하여 록아웃 스위치(Qu)의 문턱전압 이상의 전압으로 승압하여 록아웃 스위치(Qu)를 온(on) 시킨다. 온(on) 상태가 된 록아웃 스위치(Qu)는 접지전원(GND)을 제2 노드(N2)에 제공한다.
한편, 외부에서 공급되는 제1 입력전압에 UVLO전압(Vuvlo) 레벨 이하의 순간적인 전압강하 현상인 순시전압강하(Short-Duration Voltage Sag or Dip) 전압이 발생할 수 있다. 이 경우, 순시전압강하(Dip) 전압이 발생하면 제1 입력전압이 UVLO전압(Vuvlo) 레벨 이하로 동작되는 것으로 인지하여 제1 전원부를 비정상적으로 오프(off)될 수 있다. 이와 같이 구동되는 경우, 표시장치의 비정상적인 깜빡임 현상 혹은 비정상적인 종료 현상이 발생될 수 있다.
본 발명의 실시예에 따른 표시장치는 전력관리 회로부(510)에 저전압보호부(800)를 구비하여 상기와 같은 문제점을 해결할 수 있다. 저전압보호부(800)는 제3 노드(N3)의 제1 입력전압(Vin1)을 감지하여 순시전압강하(Dip) 전압이 발생여부를 판단할 수 있다. 저전압보호부(800)는 순시전압강하(Dip) 전압이 발생하면 제4 노드(N4)에 저전압보호전압(Vp)을 제공할 수 있다. 이에, 본 발명에 따른 실시예에 의하면, 순시전압강하(Dip) 전압이 발생하여도 저전압록아웃(UVLO)기능을 작동하지 않도록 하여 표시장치의 비정상적인 깜빡임 현상 혹은 비정상적인 종료현상을 방지할 수 있다.
이하, 저전압보호부(800)의 구체적인 실시예를 살펴본다.
도 4는 본 발명의 일 실시예에 따른 표시장치의 저전압보호부를 설명하는 도면이고, 도 5는 본 발명의 일 실시예에 따른 표시장치의 제1 전원부에서 순시전압강하 현상 발생시 저전압보호부의 신호 파형도이다.
도 4를 참조하면, 도 4의 일 실시예에 따른 표시장치의 저전압보호부(800)는 제1 저전압보호 스위치(Q1)를 포함할 수 있다. 보다 구체적으로, 제1 저전압보호 스위치(Q1)은 P형 금속 산화막 반도체(P-channel Metal Oxide Semiconductor, PMOS)일 수 있다. 제1 저전압보호 스위치(Q1)의 게이트 전극은 제3 노드(N3)에 연결될 수 있다. 제1 저전압보호 스위치(Q1)의 소스 전극은 보호기준전압(Vpr)이 제공될 수 있다. 보호기준전압(Vpr)은 제2 전원부(600)로부터 제공되거나, 외부 전원으로부터 제공될 수 있다. 제2 전원부(600)에서 보호기준전압(Vpr)을 제공할 경우, 외부전원에서 입력되는 추가 단자와 배선이 필요 없어 구성 및 공정이 간단해진다. 제1 저전압보호스위치(Q1)의 드레인 전극은 제4 노드(N4)에 연결될 수 있다.
도 4 및 도 5를 참조하면, 도 5는 제1 입력전압(Vin1)이 제1 전원부(510)에 제공되고 있는 중에 제1 입력전압(Vin1)이 순간적으로 전압이 강하되는 순시전압강하(DIP) 현상이 발생된 모습이다. 이 경우, 도 4의 일 실시예에 따른 저전압보호부(800)에서, 제1 입력전압(Vin1)이 제1 저전압보호스위치(Q1)의 제1 문턱전압(Vth1)에 도달하면 제1 저전압보호스위치(Q1)는 온(on) 상태가 된다. 즉, 제1 입력전압(Vin1)이 표시장치를 구동하는 일정 레벨의 전압에서 제1 문턱전압(Vth1) 레벨로 강하하여 제1 저전압보호스위치(Q1)가 온(on) 상태가 된다. 온(on) 상태가 된 제1 저전압보호스위치(Q1)는 외부전원 또는 제2 전원부(600)로부터의 보호기준전압(Vpr)에 기초하여 저전압보호전압(Vp)을 제4 노드(N4)에 제공할 수 있다. 다시 강하된 제1 입력전압(Vin1)이 제1 저전압보호스위치(Q1)의 제1 문턱전압(Vth1) 이상의 레벨이 되면, 제1 저전압보호스위치(Q1)는 오프(off) 상태가 된다. 예를 들어, 제1 전원부(500)로 입력되는 약 3V 내지 약 3.6V의 제1 입력전압(Vin1)이 UVLO전압(Vuvlo) 레벨인 약 1.8V 이하로 순간적으로 전압강하(DIP) 현상이 발생될 수 있다. 저전압보호부(800)의 제1 저전압보호스위치(Q1)는 제1 입력전압(Vin1)이 제1 저전압보호스위치(Q1)의 제1 문턱전압(Vth1)인 약 2.2V에 도달하면 온(on) 상태가 된다. 실시예에 의하면, 온(on) 상태가 된 제1 저전압보호스위치(Q1)는 보호기준전압(Vpr) 에 기초한 전압이 제4 노드(N4)에 제공될 수 있다. 예를 들어, 온(on) 상태가 된 제1 저전압보호스위치(Q1)는 보호기준전압(Vpr) 에 기초한 약 5V 내지 21V 전압의 저전압보호전압(Vp) 을 제4 노드(N4)에 제공할 수 있다. 다시 제1 입력전압(Vin1)이 제1 저전압보호스위치(Q1)의 제1 문턱전압(Vth1)인 약 2.2V 이상이 되면, 제1 저전압보호스위치(Q1)는 오프(off) 상태가 된다.
따라서, 도 4의 일 실시예에 따른 본 발명은 표시장치가 구동되는 동안 순시전압강하(Dip) 전압이 발생하여도 저전압록아웃(UVLO)기능을 작동하지 않도록 한다. 이에, 도 4의 일 실시예에 따른 본 발명은 표시장치의 비정상적인 깜빡임 현상 혹은 비정상적인 종료현상을 방지할 수 있다. 또한, 도 4의 일 실시예에 따른 본 발명은 저전압보호부의 구성이 간단하므로 전원부의 전력관리 회로부에서 제한된 공간내에 구비될 수 있다. 이에, 도 4의 일 실시예에 따른 본 발명은 노트북 등의 표준 규격이 정해진 인쇄회로기판에 장착될 수 있어 표시장치의 크기가 증가하지 않는다.
도 6은 본 발명의 다른 실시예에 따른 표시장치의 저전압보호부를 설명하는 도면이다.
도 6을 참조하면, 도 6에 따른 본 발명의 다른 실시예는 도 4에 따른 본 발명의 일 실시예에 따른 표시장치의 저전압보호부의 변형예이다. 이하, 도 6을 참조하여 다른 실시예에 따른 표시장치의 저전압보호부를 설명함에 있어, 도 4 및 도 5를 참조하여 설명된 부분과 중복되는 내용에 대해서는 설명이 생략될 수 있다.
도 6의 다른 실시예에 따른 표시장치의 저전압보호부(900)는 제2 저전압보호 스위치(Q2)와 제1 인버터(Inv1)를 포함할 수 있다. 또한, 제2 저전압보호 스위치(Q2)는 N형 금속 산화막 반도체(N-channel Metal Oxide Semiconductor, NMOS)일 수 있다. 제1 인버터(Inv1)는 제3 노드(N3)와 제2 저전압보호 스위치(Q2)의 게이트 전극 사이에 연결될 수 있다. 제1 인버터(Inv1)는 제1 입력전압(Vin1)의 역전압을 제2 저전압보호 스위치(Q2)의 게이트 전극에 제공할 수 있다. 제2 저전압보호 스위치(Q2) 드레인 전극은 보호기준전압(Vpr)이 제공될 수 있다. 제2 저전압보호 스위치(Q2)의 소스 전극은 제4 노드(N4)에 연결될 수 있다.
도 6의 다른 실시예에 따른 저전압보호부(900)에서, 제1 인버터(Inv1)에 의해 제공되는 제1 입력전압(Vin1)의 역전압이 제2 저전압보호스위치(Q2)의 제2 문턱전압(Vth2)에 도달하면 제2 저전압보호스위치(Q2)는 온(on) 상태가 된다. 즉, 제1 입력전압(Vin1)이 표시장치를 구동하는 일정 레벨의 전압에서 강하하면서 제1 인버터(Inv1)가 제공하는 역전압이 제2 문턱전압(Vth2) 레벨로 상승하여 제2 저전압보호스위치(Q2)가 온(on) 상태가 된다. 온(on) 상태가 된 제2 저전압보호스위치(Q2)는 외부전원 또는 제2 전원부(600)로부터의 보호기준전압(Vpr)에 기초하여 저전압보호전압(Vp)을 제4 노드(N4)에 제공할 수 있다. 다시 제1 입력전압(Vin1)이 상승하고 제1 인버터(Inv1)에 의한 역전압이 강하하여 제2 저전압보호스위치(Q2)의 제2 문턱전압(Vth2) 이하의 레벨이 되면, 제2 저전압보호스위치(Q2)는 오프(off) 상태가 된다.
따라서, 본 발명은 순시전압강하(DIP)현상의 전압 특성 혹은 스위치 고유의 특성을 고려하여 도 6의 다른 실시예에 따른 저전압보호부(900)와 도 4의 일 실시예에 따른 저전압보호(800)가 별개로 혹은 함께 구비될 수 있다.
도 7은 본 발명의 또 다른 실시예에 따른 표시장치의 저전압보호부를 설명하는 도면이고, 도 8은 본 발명의 또 다른 실시예에 따른 표시장치의 제1 전원부에서 순시전압강하 현상 발생시 저전압보호부의 신호 파형도이다.
도 7을 참조하면, 또 다른 실시예에 따른 표시장치의 저전압보호부(1000)는 제3 저전압보호 스위치(Q3), 제4 저전압보호 스위치(Q4)를 포함할 수 있다. 보다 구체적으로, 제3 저전압보호 스위치(Q3)은 P형 금속 산화막 반도체(P-channel Metal Oxide Semiconductor, PMOS)일 수 있다. 제4 저전압보호 스위치(Q4)는 N형 금속 산화막 반도체(N-channel Metal Oxide Semiconductor, NMOS)일 수 있다. 제3 저전압보호 스위치(Q3)의 게이트 전극은 제3 노드(N3)에 연결될 수 있다. 제3 저전압보호 스위치(Q3)의 소스 전극은 보호기준전압(Vpr)이 제공될 수 있다. 보호기준전압(Vpr)은 제2 전원부(600)로부터 제공될 수 있고, 외부 전원으로부터 제공될 수 있다. 제2 전원부(600)에서 보호기준압(Vpr)을 제공할 경우, 외부전원에서 입력되는 추가 단자와 배선이 필요 없어 구성 및 공정이 간단해진다. 제3 저전압보호 스위치(Q3)의 드레인 전극은 제4 저전압보호 스위치(Q4)의 게이트 전극과 연결될 수 있다. 제4 저전압보호 스위치(Q4)의 드레인 전극은 제3 저전압보호 스위치(Q3)의 드레인 전극과 연결될 수 있다. 제4 저전압보호 스위치(Q4)의 소스전극은 제4 노드(N4)에 연결될 수 있다.
도 7 및 도 8을 참조하면, 도 8은 제1 입력전압(Vin1)이 제1 전원부(510)에 제공되고 있는 중에 제1 입력전압(Vin1)이 순간적으로 전압이 강하되는 순시전압강하(DIP) 현상이 발생된 모습이다. 이 경우, 도 7의 또 다른 실시예에 따른 저전압보호부(1000)에서, 제1 입력전압(Vin1)이 제3 저전압보호 스위치(Q3)의 제3 문턱전압(Vth3)에 도달하면 제3 저전압보호 스위치(Q3)는 온(on) 상태가 된다. 즉, 제1 입력전압(Vin1)이 표시장치를 구동하는 일정 레벨의 전압에서 제3 문턱전압(Vth3) 레벨로 강하하여 제3 저전압보호스위치(Q3)가 온(on) 상태가 된다. 온(on) 상태가 된 제3 저전압보호 스위치(Q3)는 보호기준전압(Vpr)을 제4 저전압보호 스위치(Q4)의 게이트 전극에 제공할 수 있다. 제4 저전압보호 스위치(Q4)는 제3 저전압보호 스위치(Q3)에서 제공된 전압에 의하여 온(on) 상태가 된다. 온(on) 상태가 된 제4 저전압보호 스위치(Q4)는 저전압보호전압(Vp)을 제4 노드(N4)에 제공할 수 있다. 다시 강하된 제1 입력전압(Vin1)이 제3 저전압보호스위치(Q3)의 제3 문턱전압(Vth3) 이상이 되면, 제3 저전압보호 스위치(Q3)는 오프(off) 상태가 된다. 제3 저전압보호 스위치(Q3)로부터 보호기준전압(Vpr)을 제공받지 못한 제4 저전압보호 스위치(Q4)는 오프(off) 상태가 된다. 예를 들어, 제1 전원부(500)로 입력되는 약 3V 내지 약 3.6V의 제1 입력전압(Vin1)이 UVLO전압(Vuvlo) 레벨인 약 1.8V 이하로 순간적으로 전압강하(DIP) 현상이 발생될 수 있다. 저전압보호부(1100)의 제3 저전압보호스위치(Q3)는 제1 입력전압(Vin1)이 제3 저전압보호스위치(Q3)의 제3 문턱전압(Vth3)인 약 2.2V에 도달하면 온(on) 상태가 된다. 온(on) 상태가 된 제3 저전압보호스위치(Q3)는 보호기준전압(Vpr)에 기초한 약 5V 내지 21V 전압의 저전압보호전압(Vp) 을 제4 저전압보호 스위치(Q4)의 게이트 전극에 제공할 수 있다. 제4 전압보호 스위치(Q4)는 제4 전압보호 스위치의 제4 문턱전압(Vht4) 보다 큰 제3 저전압보호 스위치에서 제공된 보호기준전압(Vpr)에 의해 온(on) 상태가 된다. 제4 전압보호 스위치(Q4)는 외부 전원 또는 제2 전원부(600)에서 제공된 보호기준전압(Vpr)에 기초하여 저전압보호전압(Vp)을 제4 노드(N4)에 제공할 수 있다. 다시 제1 입력전압(Vin1)이 제3 저전압보호스위치(Q3)의 제3 문턱전압(Vth3)인 약 2.2V 이상이 되면, 제3 저전압보호스위치(Q3)는 오프(off) 상태가 된다. 제3 저전압보호 스위치(Q3)로부터 보호기준전압(Vpr)을 제공받지 못한 제4 저전압보호 스위치(Q4)는 오프(off) 상태가 된다.
따라서, 도 7의 또 다른 실시예에 따른 본 발명은 표시장치가 구동되는 동안 순시전압강하(Dip) 전압이 발생하여도 저전압록아웃(UVLO)기능을 작동하지 않도록 한다. 이에, 도 7의 또 다른 실시예에 따른 본 발명은 표시장치의 비정상적인 깜빡임 현상 혹은 비정상적인 종료현상을 방지할 수 있다. 또한, 도 7의 또 다른 실시예 따른 본 발명은 저전압보호부의 구성이 간단하므로 전원부의 전력관리 회로부에서 제한된 공간내에 구비될 수 있다. 이에, 도 7의 또 다른 실시예에 따른 본 발명은 노트북 등의 표준 규격이 정해진 인쇄회로기판에 장착될 수 있어 표시장치의 크기가 증가하지 않는다. 또한, 도 7의 또 다른 실시예에 따른 본 발명은 도 4의 일 실시예에 따른 본 발명과 달리 2개의 저전압보호 스위치를 이용하므로 보다 안정적으로 보강전압을 제공할 수 있다.
도 9는 본 발명의 또 다른 실시예에 따른 표시장치의 저전압보호부를 설명하는 도면이고, 도 10은 본 발명의 또 다른 실시예에 따른 표시장치의 저전압보호부를 설명하는 도면이다.
도 9 및 도 10은 본 발명의 또 다른 실시예에 따른 표시장치의 저전압보호부를 나타내는 도면이다. 도 9 및 도 10에 따른 본 발명의 또 다른 실시예는 도 7에 따른 본 발명의 또 다른 실시예에 따른 표시장치의 저전압보호부의 변형예이다. 이하, 도 9 및 도 10을 참조하여 또 다른 실시예에 따른 표시장치의 저전압보호부를 설명함에 있어, 도 7 및 도 8을 참조하여 설명된 부분과 중복되는 내용에 대해서는 설명이 생략될 수 있다.
도 9를 참조하면, 도 9의 또 다른 실시예에 따른 표시장치의 저전압보호부(1100)는 제5 저전압보호 스위치(Q5), 제6 저전압보호 스위치(Q6) 및 제2 인버터(Inv2)를 포함할 수 있다. 또한, 제5 및 제6 저전압보호 스위치(Q5, Q6)는 N형 금속 산화막 반도체(N-channel Metal Oxide Semiconductor, NMOS)일 수 있다. 제2 인버터(Inv2)는 제3 노드(N3)와 제5 저전압보호 스위치(Q5)의 게이트 전극 사이에 연결될 수 있다. 제2 인버터(Inv2)는 제1 입력전압(Vin1)의 역전압을 제5 저전압보호 스위치(Q5)의 게이트 전극에 제공할 수 있다. 제5 저전압보호 스위치(Q5)의 드레인 전극은 보호기준전압(Vpr)이 제공될 수 있다. 보호기준전압(Vpr)은 제2 전원부(600)로부터 제공될 수 있고, 외부 전원으로부터 제공될 수 있다. 제2 전원부(600)에서 보호기준전압(Vpr)을 제공할 경우, 외부전원에서 입력되는 추가 단자와 배선이 필요 없어 구성 및 공정이 간단해진다. 제5 저전압보호 스위치(Q5)의 드레인 전극은 제6 저전압보호 스위치(Q6)의 게이트 전극과 연결될 수 있다. 제6 저전압보호 스위치(Q6)의 드레인 전극은 제5 저전압보호 스위치(Q5)의 소스 전극과 연결될 수 있다. 제6 저전압보호 스위치(Q6)의 소스전극은 제4 노드(N4)에 연결될 수 있다.
도 9의 또 다른 실시예에 따른 저전압보호부(1100)에서, 제2 인버터(Inv2)에 의해 제공되는 제1 입력전압(Vin1)의 역전압이 제5 저전압보호스위치(Q5)의 제5 문턱전압(Vth5)에 도달하면 제5 저전압보호스위치(Q5)는 온(on) 상태가 된다. 즉, 제1 입력전압(Vin1)이 표시장치를 구동하는 일정 레벨의 전압에서 강하하면서 제2 인버터(Inv2)가 제공하는 역전압이 제5 문턱전압(Vth5) 레벨로 상승하여 제5 저전압보호스위치(Q5)가 온(on) 상태가 된다. 온(on) 상태가 된 제5 저전압보호스위치(Q5)는 외부전원 또는 제2 전원부(600)로부터의 보호기준전압(Vpr)에 기초하여 제6 저전압보호스위치(Q6)를 온(on) 시킬 수 있다. 온(on) 상태가된 제6 저전압보호스위치(Q6)는 보호기준전압(Vpr)에 기초하여 저전압보호전압(Vp)을 제4 노드(N4)에 제공할 수 있다. 다시 제1 입력전압(Vin1)이 상승하고 제2 인버터(Inv2)에 의한 역전압이 강하하여 제 5 저전압보호스위치(Q5)의 제5 문턱전압(Vht5) 이하의 레벨이 되면, 제5 저전압보호스위치(Q5)는 오프(off) 상태가 된다. 제5 저전압보호 스위치(Q5)로부터 보호기준전압(Vpr)을 제공받지 못한 제6 저전압보호 스위치(Q6)는 오프(off) 상태가 된다.
도 10을 참조하면, 도 10의 또 다른 실시예에 따른 표시장치의 저전압보호부(1200)는 제7 저전압보호 스위치(Q7), 제8 저전압보호 스위치(Q8) 및 제3 인버터(Inv3)를 포함할 수 있다. 또한, 제7 및 제8 저전압보호 스위치(Q7, Q8)는 P형 금속 산화막 반도체(P-channel Metal Oxide Semiconductor, PMOS)일 수 있다. 제7 저전압보호 스위치(Q7)의 게이트 전극은 제3 노드(N3)에 연결된다. 제7 저전압보호 스위치(Q7)의 소스 전극은 제2 전원부(600) 또는 외부전원으로부터 보호기준전압(Vpr)이 제공된다. 제3 인버터(Inv3)는 제7 저전압보호 스위치(Q7)의 드레인 전극과 제8 저전압보호 스위치(Q8)의 게이트 전극의 사이에 연결된다. 제3 인버터(Inv3)는 제7 저전압보호 스위치(Q7)로부터 제공된 보호기준전압(Vpr)의 역전압을 제8 저전압보호 스위치(Q8)의 게이트 전극에 제공할 수 있다. 제8 저전압보호 스위치(Q8)의 소스 전극은 제7 저전압보호 스위치(Q7)의 드레인 전극과 연결된다. 제8 저전압보호 스위치(Q8)의 드레인전극은 제4 노드(N4)에 연결된다.
도 10의 또 다른 실시예에 따른 저전압보호부(1200)에서, 제1 입력전압(Vin1)이 제7 저전압보호 스위치(Q7)의 제7 문턱전압(Vth7)에 도달하면 제7 저전압보호 스위치(Q7)는 온(on) 상태가 된다. 즉, 제1 입력전압(Vin1)이 표시장치를 구동하는 일정 레벨의 전압에서 제7 문턱전압(Vth7) 레벨로 강하하여 제7 저전압보호스위치(Q7)가 온(on) 상태가 된다. 온(on) 상태가 된 제7 저전압보호 스위치(Q7)는 보호기준전압(Vpr)을 제3 인버터(Inv3)에 제공할 수 있다. 제3 인버터(Inv3)는 보호기준전압(Vpr)의 역전압을 제8 저전압보호 스위치(Q8)의 게이트 전극에 제공할 수 있다. 제8 저전압보호 스위치(Q8)는 제3 인버터(Inv3)에서 제공된 역전압에 의하여 온(on) 상태가 된다. 온(on) 상태가 된 제8 저전압보호 스위치(Q8)는 저전압보호전압(Vp)을 제4 노드(N4)에 제공할 수 있다. 다시 강하된 제1 입력전압(Vin1)이 제7 저전압보호스위치(Q7)의 제7 문턱전압(Vth7) 이상이 되면, 제7 저전압보호 스위치(Q7)는 오프(off) 상태가 된다. 제7 저전압보호 스위치(Q7) 및 제3 인버터(Inv3)로부터 보호기준전압(Vpr) 및 역전압을 제공받지 못한 제8 저전압보호 스위치(Q8)는 오프(off) 상태가 된다.
따라서, 본 발명은 순시전압강하(DIP)현상의 전압 특성 혹은 스위치 고유의 특성을 고려하여 제9 및 제10의 또 다른 실시예와 같이 저전압보호부를 변형할 수 있다.
따라서, 본 발명은 표시장치가 구동되는 동안 순시전압강하(Dip) 전압이 발생하여도 저전압록아웃(UVLO)기능을 작동하지 않도록 하여 표시장치의 비정상적인 깜빡임 현상 혹은 비정상적인 종료현상을 방지할 수 있다.
또한, 본 발명은 저전압보호부의 구성이 간단하므로 전원부의 전력관리 회로부에서 제한된 공간내에 구비될 수 있이다. 이에, 본 발명은 노트북 등의 표준 규격이 정해진 인쇄회로기판에 장착될 수 있어 표시장치의 크기가 증가하지 않는다.
본 발명이 속하는 기술분야의 당 업자는 상술한 본 발명이 그 기술적 사상이나 필수적 특징을 변경하지 않고서 다른 구체적인 형태로 실시될 수 있다는 것을 이해할 수 있을 것이다. 그러므로, 이상에서 기술한 실시 예들은 모든 면에서 예시 적인 것이며 한정적인 것이 아닌 것으로 이해해야만 한다.
본 발명의 범위는 상기 상세한 설명보다는 후술하는 특허청구범위에 의하여 나타내어지며, 특허청구범위의 의미 및 범위 그리고 그 등가 개념으로부터 도출되는 모든 변경 또는 변형된 형태가 본 발명의 범위에 포함되는 것으로 해석되어야 한다.
1 표시장치
100 표시패널
200 게이트 드라이버
300 데이터 드라이버
400 타이밍 컨트롤러
500 제1 전원부
510 전력관리 회로부
511 저전압록아웃회로부
512 부스트 콘트롤러
515 저전압록아웃부
520 제1-1 전원 생성부
530 제1-2 전원 생성부
600 제2 전원부
700 광원 어레이
800 저전압보호부
100 표시패널
200 게이트 드라이버
300 데이터 드라이버
400 타이밍 컨트롤러
500 제1 전원부
510 전력관리 회로부
511 저전압록아웃회로부
512 부스트 콘트롤러
515 저전압록아웃부
520 제1-1 전원 생성부
530 제1-2 전원 생성부
600 제2 전원부
700 광원 어레이
800 저전압보호부
Claims (11)
- 복수의 게이트 라인 및 데이터 라인이 교차하여 배치되는 표시패널;
상기 복수의 게이트 라인과 연결되는 게이트 드라이버;
상기 복수의 데이터 라인과 연결되는 데이터 드라이버; 및
제1 입력전압에 기초하여 상기 게이트 드라이버에 게이트 하이전압을 제공하고 상기 데이터 드라이버에 구동전압을 제공하며, 상기 제1 입력전압이 UVLO전압 레벨 이하이면 상기 게이트 하이전압과 구동전압을 제공하지 않게 하는 저전압록아웃부와, UVLO전압 레벨 이상인 보호기준전압에 기초하여 상기 저전압록아웃부에 저전압보호전압을 제공하는 저전압보호부를 포함하는 제1 전원부를 포함하는 표시장치. - 제1 항에 있어서,
상기 제1 전원부는,
상기 제1 입력전압에 기초하여 상기 게이트 하이전압을 생성하는 제1 전원생성부와, 상기 제1 입력전압에 기초하여 상기 구동전압을 생성하는 제2 전원생성부를 포함하는 표시장치. - 제2 항에 있어서,
상기 저전압록아웃부는 상기 제1 입력전압이 UVLO전압 레벨 이하이면 상기 제1 전원생성부와 상기 제2 전원생성부에 접지전원을 제공하는 표시장치. - 제1 항에 있어서,
상기 저전압보호부는 상기 제1 입력전압의 순시전압강하 전압이 발생하면 상기 보호기준전압을 기초하여 상기 저전압록아웃부에 상기 저전압보호전압을 제공하는 제1 저전압보호 스위치를 포함하는 표시장치. - 제4 항에 있어서,
상기 제1 저전압보호 스위치는 P형 금속 산화막 반도체인 표시장치. - 제1 항에 있어서,
상기 저전압보호부는 제1 저전압보호 스위치 및 제2 저전압보호 스위치를 포함하고,
상기 제1 저전압보호 스위치는 상기 제1 입력전압의 순시전압강하 전압이 발생하면 상기 보호기준전압을 기초하여 상기 제2 저전압보호 스위치를 온(on) 시키고,
상기 제2 저전압보호 스위치는 온(on) 상태가 되면 상기 저전압록아웃부에 상기 저전압보호전압을 제공하는 표시장치. - 제6 항에 있어서,
상기 제1 저전압보호 스위치는 P형 금속 산화막 반도체이고,
상기 제2 저전압보호 스위치는 N형 금속 산화막 반도체인 표시장치. - 복수의 게이트 라인 및 데이터 라인이 교차하여 배치되는 표시패널;
상기 복수의 게이트 라인과 연결되는 게이트 드라이버;
상기 복수의 데이터 라인과 연결되는 데이터 드라이버; 및
저전압록아웃부와, 저전압보호부를 포함하는 제1 전원부를 포함하고,
상기 저전압록아웃부는, 상기 제1 전원부의 제1 노드에 연결되어 제1 입력전압을 감지하고, 상기 제1 전원부의 제2 노드에 접지전원을 제공하고,
상기 저전압보호부는, 게이트 전극이 상기 제1 전원부의 제3 노드에 연결되고, 소스 전극에 보호기준전압이 제공되고, 드레인 전극이 상기 제1 전원부의 제4 노드에 연결된 제1 저전압보호 스위치를 포함하는 표시장치. - 복수의 게이트 라인 및 데이터 라인이 교차하여 배치되는 표시패널;
상기 복수의 게이트 라인과 연결되는 게이트 드라이버;
상기 복수의 데이터 라인과 연결되는 데이터 드라이버; 및
저전압록아웃부와, 저전압보호부를 포함하는 제1 전원부를 포함하고,
상기 저전압록아웃부는, 상기 제1 전원부의 제1 노드에 연결되어 제1 입력전압을 감지하고, 상기 제1 전원부의 제2 노드에 접지전원을 제공하고,
상기 저전압보호부는, 제1 저전압보호 스위치의 게이트 전극이 상기 제1 전원부의 제3 노드에 연결되고, 상기 제1 저전압보호 스위치의 소스 전극에 보호기준전압이 제공되고, 상기 제1 저전압보호 스위치의 드레인 전극이 제2 저전압보호 스위치의 게이트 전극과 연결되고, 상기 제2 저전압보호 스위치의 드레인 전극에 상기 보호기준전압이 제공되고, 상기 제2 저전압보호 스위치의 소스전극이 제1 전원부의 제4 노드에 연결되는 표시장치. - 제1항, 제8 항 또는 제9 항에 있어서,
상기 표시패널에 광을 제공하는 광원 어레이; 및
상기 광원 어레이에 광원 구동 전압을 제공하고, 상기 제1 전원부에 상기 보호기준전압을 제공하는 제2 전원부를 더 포함하는 표시장치. - 제1항, 제8 항 또는 제9 항에 있어서,
상기 저전압록아웃부는 상기 제1 입력전압이 UVLO전압 레벨이하이면 저전압록아웃 신호를 출력하는 저전압록아웃회로부, 상기 저전압록아웃 신호를 승압하는 부스트 콘트롤러, 상기 부스트 콘트롤러의 승압된 저전압록아웃 신호에 의하여 접지전원을 제공하는 록아웃 스위치를 포함하는 표시장치.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020160055571A KR102509404B1 (ko) | 2016-05-04 | 2016-05-04 | 표시 장치 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020160055571A KR102509404B1 (ko) | 2016-05-04 | 2016-05-04 | 표시 장치 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20170125589A true KR20170125589A (ko) | 2017-11-15 |
KR102509404B1 KR102509404B1 (ko) | 2023-03-10 |
Family
ID=60387360
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020160055571A KR102509404B1 (ko) | 2016-05-04 | 2016-05-04 | 표시 장치 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR102509404B1 (ko) |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2007311971A (ja) * | 2006-05-17 | 2007-11-29 | Matsushita Electric Ind Co Ltd | 半導体集積回路装置 |
KR20140087911A (ko) * | 2012-12-31 | 2014-07-09 | 엘지디스플레이 주식회사 | 전원 공급 장치 및 이를 포함하는 표시 장치 |
KR20150072745A (ko) * | 2013-12-20 | 2015-06-30 | 엘지디스플레이 주식회사 | 액정표시장치 |
KR101957489B1 (ko) * | 2012-03-23 | 2019-06-27 | 엘지디스플레이 주식회사 | 액정표시장치의 전원 공급 장치와 그 방법 |
-
2016
- 2016-05-04 KR KR1020160055571A patent/KR102509404B1/ko active IP Right Grant
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2007311971A (ja) * | 2006-05-17 | 2007-11-29 | Matsushita Electric Ind Co Ltd | 半導体集積回路装置 |
KR101957489B1 (ko) * | 2012-03-23 | 2019-06-27 | 엘지디스플레이 주식회사 | 액정표시장치의 전원 공급 장치와 그 방법 |
KR20140087911A (ko) * | 2012-12-31 | 2014-07-09 | 엘지디스플레이 주식회사 | 전원 공급 장치 및 이를 포함하는 표시 장치 |
KR101610008B1 (ko) * | 2012-12-31 | 2016-04-07 | 엘지디스플레이 주식회사 | 전원 공급 장치 및 이를 포함하는 표시 장치 |
KR20150072745A (ko) * | 2013-12-20 | 2015-06-30 | 엘지디스플레이 주식회사 | 액정표시장치 |
KR102118714B1 (ko) * | 2013-12-20 | 2020-06-03 | 엘지디스플레이 주식회사 | 액정표시장치 |
Also Published As
Publication number | Publication date |
---|---|
KR102509404B1 (ko) | 2023-03-10 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US10523122B2 (en) | Power supply apparatus and display apparatus including the same | |
US20210210003A1 (en) | Display module and driving method thereof | |
US9153192B2 (en) | Display device | |
US9875692B2 (en) | DC-DC converter and organic light emitting display including the same | |
KR101281926B1 (ko) | 액정표시장치 | |
CN100520889C (zh) | 扫描驱动电路以及采用其的有机发光显示器 | |
US9443464B2 (en) | Stage circuit and organic light emitting display device using the same | |
US8665182B2 (en) | Emission control driver and organic light emitting display device using the same | |
US20140111092A1 (en) | Emission control line driver | |
US10134340B2 (en) | Timing controller, display device including the same, and method of driving the same | |
CN103050085B (zh) | 有机发光二极管显示装置 | |
CN111480193B (zh) | 显示装置以及用于驱动其的方法 | |
CN100413193C (zh) | 升压电路、电源电路以及液晶驱动装置 | |
KR102615994B1 (ko) | 구동부 및 이를 포함하는 표시장치 | |
KR20220064463A (ko) | 표시 장치 | |
KR102526353B1 (ko) | 표시장치와 이의 구동방법 | |
US8232985B2 (en) | Display driving circuit including a latch-up prevention unit | |
US20190096311A1 (en) | Shift register and display apparatus including the same | |
US7589718B2 (en) | Electric apparatus having an organic electro-luminescence display | |
KR102509404B1 (ko) | 표시 장치 | |
KR20110032500A (ko) | 유기전계발광소자 및 그 구동방법 | |
KR102190441B1 (ko) | 전원 공급부를 포함하는 액정표시장치 | |
CN115424597B (zh) | 一种显示面板、显示面板的驱动电路及驱动方法 | |
US10903681B2 (en) | Solar display device and power switching method | |
US20240355295A1 (en) | Display panel and electronic apparatus |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant |