KR20170074892A - 낮은 레이턴시 통신을 위한 하이브리드 파일롯 설계 - Google Patents

낮은 레이턴시 통신을 위한 하이브리드 파일롯 설계 Download PDF

Info

Publication number
KR20170074892A
KR20170074892A KR1020177011517A KR20177011517A KR20170074892A KR 20170074892 A KR20170074892 A KR 20170074892A KR 1020177011517 A KR1020177011517 A KR 1020177011517A KR 20177011517 A KR20177011517 A KR 20177011517A KR 20170074892 A KR20170074892 A KR 20170074892A
Authority
KR
South Korea
Prior art keywords
pilot
burst
transmission configuration
low latency
pilot signals
Prior art date
Application number
KR1020177011517A
Other languages
English (en)
Other versions
KR102437994B1 (ko
Inventor
징 장
조셉 비나미라 소리아가
팅팡 지
존 에드워드 스미
피터 갈
크리쉬나 키란 무카빌리
나가 부샨
알렉세이 유리에비치 고로코브
Original Assignee
퀄컴 인코포레이티드
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 퀄컴 인코포레이티드 filed Critical 퀄컴 인코포레이티드
Priority to KR1020227028853A priority Critical patent/KR102618084B1/ko
Publication of KR20170074892A publication Critical patent/KR20170074892A/ko
Application granted granted Critical
Publication of KR102437994B1 publication Critical patent/KR102437994B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/0001Arrangements for dividing the transmission path
    • H04L5/0003Two-dimensional division
    • H04L5/0005Time-frequency
    • H04L5/0007Time-frequency the frequencies being orthogonal, e.g. OFDM(A), DMT
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/003Arrangements for allocating sub-channels of the transmission path
    • H04L5/0048Allocation of pilot signals, i.e. of signals known to the receiver
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/003Arrangements for allocating sub-channels of the transmission path
    • H04L5/0048Allocation of pilot signals, i.e. of signals known to the receiver
    • H04L5/0051Allocation of pilot signals, i.e. of signals known to the receiver of dedicated pilots, i.e. pilots destined for a single user or terminal
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/003Arrangements for allocating sub-channels of the transmission path
    • H04L5/0058Allocation criteria
    • H04L5/0064Rate requirement of the data, e.g. scalable bandwidth, data priority
    • H04W72/06
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W72/00Local resource management
    • H04W72/50Allocation or scheduling criteria for wireless resources
    • H04W72/56Allocation or scheduling criteria for wireless resources based on priority criteria
    • H04W72/563Allocation or scheduling criteria for wireless resources based on priority criteria of the wireless resources

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Mobile Radio Communication Systems (AREA)
  • Quality & Reliability (AREA)
  • Physics & Mathematics (AREA)
  • Electromagnetism (AREA)
  • Power Engineering (AREA)
  • Nitrogen And Oxygen Or Sulfur-Condensed Heterocyclic Ring Systems (AREA)
  • Networks Using Active Elements (AREA)
  • Electronic Switches (AREA)

Abstract

UE 에서의 무선 통신을 위한 방법들, 시스템들 및 디바이스들이 설명된다. 기지국은 낮은 레이턴시 버스트의 하나 이상의 심볼들에 임베딩된 고밀도 파일롯 및 비교적 희박한 주기적 파일롯을 포함한 하이브리드 파일롯 구성을 선택할 수도 있다. 사용자 장비 (UE) 는 주기적 파일롯에 기초하여 장기 통계 평균 채널 추정값을 그리고 낮은 레이턴스 버스트에 임베딩된 고밀도 파일롯에 기초하여 (예를 들어, 복조를 위한) 순시적 채널 추정값을 생성할 수도 있다. UE 는 버스트로 임베딩된 제어 채널을 변환하는 것에 의해 순시적 채널 추정값을 리파이닝할 수도 있다. 일부 사례들에서, 기지국은 버스트의 제 1 심볼에 고밀도 파일롯들을 임베딩하고, 감소된 밀도 파일롯을 갖는 (또는 파일롯 톤들이 없는) 후속하는 낮은 레이턴시 심볼들을 송신할 수도 있다.

Description

낮은 레이턴시 통신을 위한 하이브리드 파일롯 설계{HYBRID PILOT DESIGN FOR LOW LATENCY COMMUNICATION}
상호 참조들
본 특허에 대한 출원은 2015년 5월 7일 출원되고 발명의 명칭이 "Hybrid Pilot Design for Low Latency Communication"인 Jiang 등의 미국 특허 공개 번호 제14/706,193호; 및 2014년 10월 29일 출원되고 발명의 명칭이 "Hybrid Pilot Design for Low Latency Communication"인 Jiang 등의 미국 가특허 출원 번호 제62/072,329호를 우선권으로 주장하며, 이들 각각은 양수인에게 양도되었다.
기술 분야
다음은 일반적으로 무선 통신에 관한 것이고, 보다 구체적으로 낮은 레이턴시 통신을 위한 하이브리드 파일롯 설계에 관한 것이다.
무선 통신 시스템들은 음성, 비디오, 패킷 데이터, 메시징, 브로드캐스트 등과 같은 다양한 유형의 통신 컨텐츠를 제공하기 위해 널리 전개된다. 이들 시스템들은 가용의 시스템 리소스들 (예를 들면, 시간, 주파수 및 전력) 을 공유하는 것에 의해 복수의 사용자들과의 통신을 지원가능한 다중 접속 시스템들 (multiple-access systems) 일 수 있다. 이러한 다중 접속 시스템들의 예들은 코드 분할 다중 접속 (CDMA) 시스템들, 시분할 다중 접속 (TDMA) 시스템들, 주파수 분할 다중 접속 (FDMA) 시스템들, 및 직교 주파수 분할 다중 접속 (OFDMA) 시스템들, 예를 들어, 롱텀 이볼루션 (LTE) 시스템을 포함한다.
예를 들어, 무선 다중-접속 통신 시스템은 다수의 기지국들을 포함할 수도 있으며, 각각은 사용자 장비 (UE) 로서 달리 알려져 있을 수도 있는 다수의 통신 디바이스들에 대한 통신을 동시적으로 지원한다. 기지국은 (예를 들어, 기지국으로부터 UE 로의 송신을 위한) 다운링크 채널들 및 (UE 로부터 기지국으로의 송신들을 위한) 업링크 채널들 상에서 통신 디바이스들과 통신할 수도 있다.
일부 무선 시스템들에서, 트래픽은 (예를 들어, 간섭 또는 잡음으로부터의) 채널 품질에서의 순시적 변동에 민감할 수도 있는 낮은 레이턴시 프레임 구조를 포함할 수도 있다. 이러한 경우들에서, 넓게 이격된 주기적 파일롯들은 채널을 충분하게 특징화하지 못할 수도 있다 (예를 들어, 이들은 복조를 위한 순시적 채널 추정에 적합하지 못할 수도 있다). 그러나, 고밀도로 이격된 주기적 파일롯들은 상당한 오버헤드를 야기할 수도 있다.
본 개시는 일반적으로 무선 통신 시스템들에 관련될 수도 있고, 보다 구체적으로는, 낮은 레이턴시 통신을 위한 하이브리드 파일롯 설계에 대한 개선된 시스템들, 방법들, 또는 장치들에 관련될 수도 있다. 기지국은 낮은 레이턴시 버스트의 하나 이상의 심볼들에 임베딩된 고밀도 파일롯 및 비교적 희박한 주기적 파일롯을 포함한 하이브리드 파일롯 구성을 선택할 수도 있다. 사용자 장비 (UE) 는 주기적 파일롯에 기초한 장기 통계적 평균 채널 추정값 (또는 채널의 장기 통계값, 이를 테면, 채널 전력 지연 프로파일 (power delay profile; PDP), 질량 중심, 간섭 패턴 등), 및 낮은 레이턴시 버스트에 임베딩된 고밀도 파일롯에 기초한 순시적 채널 추정값 (예를 들어, 복조용) 을 생성할 수도 있다. UE 는 버스트로 임베딩된 제어 채널을 변환하는 것에 의해 순시적 채널 추정값을 리파이닝할 수도 있다 (즉, 장기 채널 PDP 에 기초하여 시간 도메인 채널 클린업 또는 윈도잉을 수행한다). 일부 사례들에서, 기지국은 버스트의 제 1 심볼에 고밀도 파일롯들을 임베딩하고, 감소된 밀도 파일롯을 갖는 (또는 파일롯 톤들이 없는) 후속하는 낮은 레이턴시 심볼들을 송신할 수도 있다.
UE 에서의 무선 통신의 방법이 설명된다. 본 방법은 주기적 파일롯 송신 구성에 적어도 부분적으로 기초하여 파일롯 신호들의 제 1 세트를 수신하는 단계, 및 버스트 파일롯 송신 구성에 적어도 부분적으로 기초하여 임베딩된 파일롯 신호들의 제 2 세트를 포함하는 낮은 레이턴시 버스트를 수신하는 단계를 포함할 수도 있고, 여기에서 버스트 파일롯 송신 구성은 주기적 파일롯 송신 구성과는 상이하다.
UE 에서의 무선 통신을 위한 장치가 설명된다. 본 장치는 주기적 파일롯 송신 구성에 적어도 부분적으로 기초하여 파일롯 신호들의 제 1 세트를 수신하기 위한 수단, 및 버스트 파일롯 송신 구성에 적어도 부분적으로 기초하여 임베딩된 파일롯 신호들의 제 2 세트를 포함하는 낮은 레이턴시 버스트를 수신하기 위한 수단을 포함할 수도 있고, 여기에서 버스트 파일롯 송신 구성은 주기적 파일롯 송신 구성과는 상이하다.
UE 에서의 무선 통신을 위한 추가의 장치가 설명된다. 본 장치는 프로세서, 프로세서와 전자 통신하는 메모리, 및 메모리에 저장된 명령들을 포함하고, 명령들은 프로세서에 의해, 주기적 파일롯 송신 구성에 적어도 부분적으로 기초하여 파일롯 신호들의 제 1 세트를 수신하고, 그리고 버스트 파일롯 송신 구성에 적어도 부분적으로 기초하여 임베딩된 파일롯 신호들의 제 2 세트를 포함하는 낮은 레이턴시 버스트를 수신하도록 실행가능하며, 여기에서 버스트 파일롯 송신 구성은 주기적 파일롯 송신 구성과는 상이하다.
UE 에서의 무선 통신을 위한 코드를 저장하는 비일시적 컴퓨터 판독가능 매체가 설명된다. 코드는 주기적 파일롯 송신 구성에 적어도 부분적으로 기초하여 파일롯 신호들의 제 1 세트를 수신하고, 그리고 버스트 파일롯 송신 구성에 적어도 부분적으로 기초하여 임베딩된 파일롯 신호들의 제 2 세트를 포함하는 낮은 레이턴시 버스트를 수신하도록 실행가능한 명령들을 포함할 수도 있고, 여기에서 버스트 파일롯 송신 구성은 주기적 파일롯 송신 구성과는 상이하다.
위에 설명된 방법, 장치들 또는 비일시적 컴퓨터 판독가능 매체의 일부 예들은 파일롯 신호들의 제 1 세트에 적어도 부분적으로 기초하여 장기 채널 추정값을 생성하는 것을 더 포함할 수도 있다. 추가적으로 또는 대안으로서, 일부 예들은 파일롯 신호들의 제 2 세트에 적어도 부분적으로 기초하여 순시적 채널 추정값을 생성하는 것을 포함할 수도 있다.
위에 설명된 방법, 장치, 또는 비일시적 컴퓨터 판독가능 매체의 일부 예들은 장기 채널 추정값 및 순시적 채널 추정값을 이용하여 낮은 레이턴시 버스트를 복조하는 것을 더 포함할 수도 있다. 추가적으로 또는 대안적으로, 일부 예들은 장기 채널 추정값에 기초하여 기지국에 채널 상태 정보 메시지를 송신하는 것을 포함할 수도 있다.
위에 설명된 방법, 장치들, 또는 비일시적 컴퓨터 판독가능 매체의 일부 예들은 장기 채널 추정값에 적어도 부분적으로 기초하여 트랙킹 루프를 업데이트하는 것을 더 포함할 수도 있다. 추가적으로 또는 대안적으로, 일부 예들에서, 낮은 레이턴시 버스트는 하나 이상의 제어 채널 송신들을 포함한다.
위에 설명된 방법, 장치들 또는 비일시적 컴퓨터 판독가능 매체의 일부 예들은 낮은 레이턴시 버스트의 복조를 위하여 하나 이상의 제어 채널 송신들을 파일롯 데이터로 변환하는 것을 더 포함할 수도 있다. 추가적으로 또는 대안으로서, 일부 예들은 변환된 제어 채널에 기초하여 채널 추정값을 리파이닝하는 것을 포함할 수도 있다.
위에 설명된 방법, 장치들, 또는 비일시적 컴퓨터 판독가능 매체의 일부 예들은 후속하는 버스트 송신 구성에 기초하여 파일롯들 없이 후속하는 낮은 레이턴시 버스트를 수신하는 것을 더 포함할 수도 있다. 추가적으로 또는 대안적으로, 일부 예들에서, 버스트 파일롯 송신 구성은 랭크 1 송신에 기초하여 임베딩된 파일롯 신호들의 세트를 포함한다.
위에 설명된 방법, 장치들 또는 비일시적 컴퓨터 판독가능 매체의 일부 예들에서, 버스트 파일롯 송신 구성은 랭크 2 송신에 기초하여 임베딩된 파일롯 신호들의 세트를 포함한다. 추가적으로 또는 대안적으로, 일부 예들에서, 버스트 파일롯 송신 구성은 주기적 파일롯 송신 구성보다 더 높은 파일롯 밀도를 포함한다.
위에 설명된 방법, 장치들 또는 비일시적 컴퓨터 판독가능 매체의 일부 예들에서, 임베딩된 파일롯 신호들의 제 2 세트는 복조 파일롯 신호들이다.
기지국에서의 무선 통신의 방법이 설명된다. 본 방법은 주기적 파일롯 송신 구성에 적어도 부분적으로 기초하여 파일롯 신호들의 제 1 세트를 송신하는 단계, 버스트 파일롯 송신 구성에 적어도 부분적으로 기초하여 낮은 레이턴시 버스트에 파일롯 신호들의 제 2 세트를 임베딩하는 단계로서, 버스트 파일롯 송신 구성은 주기적 파일롯 송신 구성과는 상이한, 파일롯 신호들의 제 2 세트를 임베딩하는 단계, 및 임베딩된 파일롯 신호들의 제 2 세트를 포함하는 낮은 레이턴시 버스트를 송신하는 단계를 포함할 수도 있다.
기지국에서의 무선 통신을 위한 장치가 설명된다. 본 장치는 주기적 파일롯 송신 구성에 적어도 부분적으로 기초하여 파일롯 신호들의 제 1 세트를 송신하기 위한 수단, 버스트 파일롯 송신 구성에 적어도 부분적으로 기초하여 낮은 레이턴시 버스트에 파일롯 신호들의 제 2 세트를 임베딩하기 위한 수단으로서, 버스트 파일롯 송신 구성은 주기적 파일롯 송신 구성과는 상이한, 파일롯 신호들의 제 2 세트를 임베딩하기 위한 수단, 및 임베딩된 파일롯 신호들의 제 2 세트를 포함하는 낮은 레이턴시 버스트를 송신하기 위한 수단을 포함할 수도 있다.
기지국에서의 무선 통신을 위한 추가의 장치가 설명된다. 본 장치는 프로세서, 프로세서와 전자 통신하는 메모리, 및 메모리에 저장된 명령들을 포함할 수도 있고, 명령들은 프로세서에 의해, 주기적 파일롯 송신 구성에 적어도 부분적으로 기초하여 파일롯 신호들의 제 1 세트를 송신하고, 버스트 파일롯 송신 구성에 적어도 부분적으로 기초하여 낮은 레이턴시 버스트에 파일롯 신호들의 제 2 세트를 임베딩하는 것으로서, 버스트 파일롯 송신 구성은 주기적 파일롯 송신 구성과는 상이한, 파일롯 신호들의 제 2 세트를 임베딩하고, 그리고 임베딩된 파일롯 신호들의 제 2 세트를 포함하는 낮은 레이턴시 버스트를 송신하도록 실행가능하다.
기지국에서의 무선 통신을 위한 코드를 저장하는 비일시적 컴퓨터 판독가능 매체가 설명된다. 코드는 주기적 파일롯 송신 구성에 적어도 부분적으로 기초하여 파일롯 신호들의 제 1 세트를 송신하고, 버스트 파일롯 송신 구성에 적어도 부분적으로 기초하여 낮은 레이턴시 버스트에 파일롯 신호들의 제 2 세트를 임베딩하는 것으로서, 버스트 파일롯 송신 구성은 주기적 파일롯 송신 구성과는 상이한, 파일롯 신호들의 제 2 세트를 임베딩하고, 그리고 임베딩된 파일롯 신호들의 제 2 세트를 포함하는 낮은 레이턴시 버스트를 송신하도록 실행가능한 명령들을 포함할 수도 있다.
위에 설명된 방법, 장치들 또는 비일시적 컴퓨터 판독가능 매체의 일부 예들은 주기적 파일롯 송신 구성보다 더 높은 파일롯 밀도를 포함하기 위해 버스트 파일롯 송신 구성을 선택하는 것을 더 포함할 수도 있다. 추가적으로 또는 대안적으로, 일부 예들은 랭크 1 송신 방식에 대한 낮은 레이턴시 버스트의 채널 전력 지연 프로파일 (PDP) 에 대응하는 주파수 도메인에서의 톤 밀도를 갖는 데이터 심볼에 임베딩된 파일롯 신호들의 세트를 포함하기 위해 버스트 파일롯 송신 구성을 선택하는 것을 포함할 수도 있다.
위에 설명된 방법, 장치들 또는 비일시적 컴퓨터 판독가능 매체의 일부 예들은, 랭크 2 송신 방식에 대한 낮은 레이턴시 버스트의 채널 PDP 에 대응하는 주파수 도메인에서의 톤 밀도를 갖는 데이터 심볼에 임베딩된 파일롯 신호들의 세트를 포함하기 위해 버스트 파일롯 송신 구성을 선택하는 것을 더 포함할 수도 있다. 추가적으로 또는 대안적으로, 일부 예들은 후속하는 버스트 파일롯 송신 구성에 기초하여 파일롯 신호들의 세트 없이 후속하는 낮은 레이턴시 버스트를 송신하는 것을 포함할 수도 있다.
위에 설명된 방법, 장치들 또는 비일시적 컴퓨터 판독가능 매체의 일부 예들에서, 낮은 레이턴시 버스트는 하나 이상의 제어 채널 송신들을 포함한다. 추가적으로 또는 대안적으로, 일부 예들에서, 임베딩된 파일롯 신호들의 제 2 세트는 복조 파일롯 신호들이다.
상술한 것은 후속하는 상세한 설명이 보다 잘 이해될 수도 있도록 하기 위해 본 개시에 따라 예들의 특징들 및 기술적 이점들을 보다 넓게 개략설명하였다. 추가적인 특징들 및 이점들이 이하 설명된다. 개시된 개념 및 특정 예들은 본 개시의 동일한 목적들을 수행하는 다른 구조들을 변경 또는 설계하기 위한 기반으로서 쉽게 이용될 수도 있다. 이러한 등가의 구성들은 첨부된 청구항들의 범위로부터 벗어나지 않는다. 본원에 개시된 개념들의 특징들, 이들의 조직 및 동작 방법 양쪽은 연관된 이점들과 함께, 첨부한 도면들과 연계하여 고려될 때 다음 설명으로부터 보다 잘 이해될 것이다. 도면들 각각은 단지 예시 및 설명용으로 제공되며, 청구범위를 제한하기 위한 정의로서 간주되지 않는다.
본 발명의 본질 및 이점들의 추가 이해는 다음의 도면들을 참조하여 실현될 수도 있다. 첨부된 도면들에서, 유사한 컴포넌트들 또는 특징부들은 동일한 참조 라벨을 가질 수도 있다. 또한, 동일한 타입의 다양한 컴포넌트들은 참조 라벨 다음에, 대시 및 유사한 컴포넌트들 간을 구별하는 제 2 라벨이 오게 함으로써 구별될 수도 있다. 단지 제 1 참조 라벨만이 명세서에서 사용되면, 설명은 제 2 참조 라벨과 관계없이 동일한 제 1 참조 라벨을 갖는 유사한 컴포넌트들 중 임의의 하나에 적용가능하다.
도 1 은 본 개시의 여러 양태들에 따라, 낮은 레이턴시 통신을 위한 하이브리드 파일롯 설계를 위한 무선 통신 시스템의 일 예를 예시한다.
도 2 는 본 개시의 여러 양태들에 따라, 낮은 레이턴시 통신을 위한 하이브리드 파일롯 설계를 위한 무선 통신 서브시스템의 일 예를 예시한다.
도 3a 는 본 개시의 여러 양태들에 따라, 낮은 레이턴시 통신을 위한 하이브리드 파일롯 설계를 위한 송신 구조의 일 예를 예시한다.
도 3b 는 본 개시의 여러 양태들에 따라, 낮은 레이턴시 통신을 위한 하이브리드 파일롯 설계를 위한 송신 구조의 일 예를 예시한다.
도 4 는 본 개시의 여러 양태들에 따라, 낮은 레이턴시 통신을 위한 하이브리드 파일롯 설계를 위한 프로세스 플로우의 일 예를 예시한다.
도 5 는 본 개시의 여러 양태들에 따라, 낮은 레이턴시 통신을 위한 하이브리드 파일롯 설계를 위한 낮은 레이턴시 버스트 구조의 일 예를 예시한다.
도 6 은 본 개시의 여러 양태들에 따라, 낮은 레이턴시 통신을 위한 하이브리드 파일롯 설계를 위하여 구성되는 사용자 장비 (UE) 의 블록도를 나타낸다.
도 7 은 본 개시의 여러 양태들에 따라, 낮은 레이턴시 통신을 위한 하이브리드 파일롯 설계를 위하여 구성되는 UE 의 블록도를 나타낸다.
도 8 은 본 개시의 여러 양태들에 따라, 낮은 레이턴시 통신을 위한 하이브리드 파일롯 설계를 위하여 구성되는 하이브리드 파일롯 모듈의 블록도를 나타낸다.
도 9 는 본 개시의 여러 양태들에 따라, 낮은 레이턴시 통신을 위한 하이브리드 파일롯 설계를 위하여 구성되는 UE 를 포함하는 시스템의 블록도를 나타낸다.
도 10 은 본 개시의 여러 양태들에 따라, 낮은 레이턴시 통신을 위한 하이브리드 파일롯 설계를 위하여 구성되는 기지국의 블록도를 나타낸다.
도 11 은 본 개시의 여러 양태들에 따라, 낮은 레이턴시 통신을 위한 하이브리드 파일롯 설계를 위하여 구성되는 기지국 하이브리드 파일롯 모듈의 블록도를 나타낸다.
도 12 는 본 개시의 여러 양태들에 따라, 낮은 레이턴시 통신을 위한 하이브리드 파일롯 설계를 위하여 구성되는 기지국의 블록도를 나타낸다.
도 13 은 본 개시의 여러 양태들에 따라, 낮은 레이턴시 통신을 위한 하이브리드 파일롯 설계를 위하여 구성되는 기지국을 포함하는 시스템의 블록도를 나타낸다.
도 14 는 본 개시의 여러 양태들에 따라, 낮은 레이턴시 통신을 위한 하이브리드 파일롯 설계를 위한 방법을 예시하는 플로우차트를 나타낸다.
도 15 는 본 개시의 여러 양태들에 따라, 낮은 레이턴시 통신을 위한 하이브리드 파일롯 설계를 위한 방법을 예시하는 플로우차트를 나타낸다.
도 16 은 본 개시의 여러 양태들에 따라, 낮은 레이턴시 통신을 위한 하이브리드 파일롯 설계를 위한 방법을 예시하는 플로우차트를 나타낸다.
도 17 은 본 개시의 여러 양태들에 따라, 낮은 레이턴시 통신을 위한 하이브리드 파일롯 설계를 위한 방법을 예시하는 플로우차트를 나타낸다.
도 18 은 본 개시의 여러 양태들에 따라, 낮은 레이턴시 통신을 위한 하이브리드 파일롯 설계를 위한 방법을 예시하는 플로우차트를 나타낸다.
도 19 는 본 개시의 여러 양태들에 따라, 낮은 레이턴시 통신을 위한 하이브리드 파일롯 설계를 위한 방법을 예시하는 플로우차트를 나타낸다.
설명된 특징들은 일반적으로, 낮은 레이턴시 통신을 위한 하이브리드 파일롯 설계를 위한 개선된 시스템들, 방법들 또는 장치들에 관련된다. 일부 무선 통신 시스템들에서, 주기적 파일롯 시스템은 채널 추정값들을 획득하는데 이용될 수도 있다. 그러나, 일부 애플리케이션들 (예를 들어, 예측불가능하거나 또는 낮은 레이턴시 버스트 트래픽) 에 대해, 주기적 송신은 복조를 위한 채널을 충분하게 특징화하지 못할 수도 있다. 따라서, 무선 시스템은 (예를 들어, 주기적 파일롯 및 임베딩된 파일롯들 양쪽을 이용하여) 하이브리드 파일롯 구조를 채용할 수도 있다. 따라서, 장기 채널 통계값은 주기적 파일롯들에 의해 트랙킹될 수도 있고 순시적 채널 추정값들은 임베딩된 파일롯들 (예를 들어, 버스트성 파일롯들) 및 제어 신호들로 이루어질 수도 있다.
버스트성 파일롯 구성은 낮은 레이턴시 데이터에 임베딩된 복조 파일롯들을 이용하여 순시적 채널 추정값을 획득할 수도 있다. 이 설계 방식은 주기적 파일롯 오버헤드를 감소시킬 수도 있고, 임베딩된 파일롯들에 대하여 감소된 주기적 시그널링을 야기할 수도 있다. 순시적 채널 추정값의 품질은 또한, 낮은 레이턴시 데이터와 연관될 수도 있는 임베딩된 제어 신호들을 제어 정보가 프로세싱된 후의 파일롯들로 변환하는 것에 의해 추가로 강화될 수도 있다. 구성은 또한 다수의 송신 안테나들 및 빔포밍을 이용한 통신들을 위해 순시적 채널 추정값들을 획득하기 위해 광대역 복조 기준 신호 (wide-band de-modulation reference signal; WB DMRS) 파일롯들을 이용하도록 구성될 수도 있다. 주기적 파일롯은 장기 파라미터 추정값들 (예를 들어, 전력 지연 프로파일 (PDP), 질량 중심 (center of mass; COM), 간섭 추정값 등) 을 캡처하고 이에 따라 낮은 레이턴시 복조를 위하여 채널 추정값을 강화할 수도 있다. 주기적 파일롯들의 이용은 또한 UE 에 대한 채널 품질, 데이터 레이트 및 랭크를 결정하도록 채널 상태 피드백을 제공할 수도 있다. 일부 예들에서, 주기적 파일롯들은 트랙킹 루프에 이용될 수도 있고, 복조 기준 신호 (demodulation reference signal; DMRS) 파일롯은 임베딩된 파일롯의 채널 추정값을 부트스트랩하기 위해 주기적으로 전송될 수도 있다.
주기적 파일롯들 및 임베딩된 파일롯들 양쪽은 채널 추정값을 제공하도록 공동으로 프로세싱될 수도 있고; 낮은 레이턴시 복조 파일롯들은 순시적 채널 실현을 캡처할 수도 있는 한편, 주기적 파일롯들은 전체적인 채널 추정 품질을 개선하는데 이용되는 장기 통계값을 제공할 수도 있다. 일부 예들에서, 하이브리드 파일롯 구조는 간섭 추정을 전개하는데 이용될 수도 있다. 예를 들어, 낮은 레이턴시 복조/제어 파일롯들은 순시적 간섭 특징들을 캡처할 수도 있는 한편, 주기적 파일롯들은 장기 파일롯 간섭 패턴들을 특징화하는데 이용될 수도 있다. 순시적 간섭 추정값들은 상이한 장기 간섭 그룹들에 따라 분류될 수도 있다.
다음의 설명은 예들을 제공하고, 청구항들에 기재된 범위, 적용가능성, 또는 예들의 제한이 아니다. 본 개시의 범위로부터 벗어남이 없이 논의된 엘리먼트들의 기능 및 배열에서 수정이 이루어질 수도 있다. 다양한 실시예들은 적절할 때 다양한 절차들 또는 컴포넌트들을 생략, 대체, 또는 부가할 수도 있다. 예를 들어, 설명된 방법들은 설명한 것과는 상이한 순서로 수행될 수도 있고, 다양한 단계들이 부가, 생략, 또는 조합될 수도 있다. 또한, 일부 예들에 대하여 설명된 피처들이 다른 예들에 결합될 수도 있다.
도 1 은 본 개시의 여러 양태들에 따른 무선 통신 시스템 (100) 의 일 예를 예시한다. 시스템 (100) 은 기지국들 (105), 적어도 하나의 UE (115) 및 코어 네트워크 (130) 를 포함한다. 코어 네트워크 (130) 는 사용자 인증, 액세스 인가, 트랙킹, 인터넷 프로토콜 (IP) 접속성, 및 다른 액세스, 라우팅 또는 이동성 기능들을 제공할 수도 있다. 기지국들 (105) 은 백홀 링크들 (132)(예를 들어, S1 등) 을 통하여 코어 네트워크 (130) 와 인터페이스한다. 기지국들 (105) 은 UE들 (115) 과의 통신을 위한 라디오 구성 및 스케줄링을 수행할 수도 있거나 또는 기지국 제어기 (도시 생략) 의 제어 하에서 동작할 수도 있다. 여러 예들에서, 기지국들 (105) 은 유선 또는 무선 통신 링크들일 수도 있는 백홀 링크들 (134)(예를 들어, X1 등) 상에서 서로와 직접적으로 또는 간접적으로 (예를 들어, 코어 네트워크 (130) 를 통하여) 통신할 수도 있다.
기지국들 (105) 은 하나 이상의 기지국 안테나들을 통하여 UE들 (115) 과 무선으로 통신할 수도 있다. 기지국들 (105) 각각은 개별적인 지리적 커버리지 영역 (110) 에 대한 통신 커버리지를 제공할 수 있다. 일부 예들에서, 기지국들 (105) 은 기지국 트랜시버, 무선 기지국, 액세스 포인트, 무선 트랜시버, NodeB, eNodeB (eNB), 홈 NodeB, 홈 eNodeB, 또는 일부 다른 적절한 용어로서 지칭될 수도 있다. 기지국 (105) 에 대한 지리적 커버리지 영역 (110) 은 커버리지 영역 (도시 생략) 의 일부만을 구성하는 섹터들로 분할될 수도 있다. 무선 통신 시스템 (100) 은 상이한 유형들의 기지국들 (105)(예를 들어, 매크로, 또는 소형 셀 기지국들) 을 포함할 수도 있다. 상이한 기법들에 대한 중첩된 지리적 커버리지 영역들 (110) 이 존재할 수도 있다.
일부 예들에서, 무선 통신 시스템 (100) 은 롱텀 이볼루션 (Long Term Evolution; LTE)/LTE-어드밴스드 (LTE-Advanced; LTE-A) 네트워크이다. LTE/LTE-A 네트워크들에서, 용어 이볼브드 노드 B (evolved node B; eNB) 는 기지국들 (105) 을 설명하는데 일반적으로 이용될 수도 있는 한편, 용어 UE 는 UE들 (115) 에 일반적으로 이용될 수도 있다. 무선 통신 시스템 (100) 은 상이한 유형들의 e노드B들이 다양한 지리적 구역들에 대한 커버리지를 제공하는 이종 LTE/LTE-A 네트워크일 수도 있다. 예를 들어, 각각의 eNB 또는 기지국 (105) 은 매크로셀, 소형 셀, 또는 다른 유형들의 셀에 대한 통신 커버리지를 제공할 수도 있다. 용어 "셀" 은 문맥에 따라, 기지국, 기지국과 연관된 캐리어 또는 컴포넌트 캐리어, 또는 캐리어 또는 기지국의 커버리지 영역 (예를 들어, 섹터 등) 을 설명하는데 이용될 수 있는 3GPP 용어이다.
매크로 셀은 일반적으로 상대적으로 큰 지리적 영역 (예를 들면, 반경이 수 킬로미터) 을 커버할 수 있고 네트워크 제공자에 서비스 가입한 UE들 (115) 에 의한 제한되지 않은 액세스를 허용할 수도 있다. 소형 셀은 매크로 셀에 비하여, 하위 전력공급되는 기지국들이며, 이 기지국들은 매크로 셀들과 동일 또는 상이한 (예를 들어, 허가된, 비허가된 등) 주파수 대역들에서 동작할 수도 있다. 소형 셀들은 여러 예들에 따라, 피코 셀들, 펨토 셀들, 및 마이크로 셀들을 포함할 수도 있다. 피코 셀은 예를 들어, 작은 지리적 영역을 커버할 수도 있고, 네트워크 제공자에 서비스 가입한 UE들 (115) 에 의한 제한되지 않은 액세스를 허용할 수도 있다. 펨토 셀은 작은 지리적 영역들 (예를 들어, 홈) 을 커버할 수도 있고, 펨토 셀과 연관성을 갖는 UE들 (115)(예를 들어, CSG (closed subscriber group) 에서의 UE들 (115), 홈에서의 사용자들에 대한 UE들 (115) 등) 에 의한 제한된 액세스를 제공할 수도 있다. 매크로셀에 대한 eNB는 매크로 eNB로 지칭될 수도 있다. 소형 셀에 대한 eNB 는 소형 셀 eNB, 피코 eNB, 펨토 eNB, 또는 홈 eNB 로서 지칭될 수도 있다. eNB 는 하나 또는 다수 (예를 들어, 2, 3, 4 등) 의 셀들 (예를 들어, 컴포넌트 캐리어들) 을 지원할 수도 있다.
무선 통신 시스템 (100) 은 동기 또는 비동기 동기 동작을 지원할 수도 있다. 동기 동작에서, 기지국들 (105) 은 유사한 프레임 타이밍을 가질 수도 있고, 상이한 기지국들 (105) 로부터의 송신들은 대략 시간에 있어서 정렬될 수도 있다. 비동기 동작에서, 기지국들 (105) 은 상이한 프레임 타이밍을 가질 수도 있고, 상이한 기지국들 (105) 로부터의 송신들은 시간에 있어서 정렬되지 못할 수도 있다. 본원에서 설명된 기법들은 동기 또는 비동기 동작에 대해 사용될 수도 있다.
여러 개시된 예들의 일부를 수용할 수도 있는 통신 네트워크들은 계층화된 프로토콜 스택에 따라 동작하는 패킷 기반 네트워크들일 수도 있다. 사용자 평면에서, 베어러 또는 패킷 데이터 수렴 프로토콜 (packet data convergence protocol; PDCP) 계층에서의 통신들은 IP-기반일 수도 있다. 무선 링크 제어 (radio link control; RLC) 계층은 논리 채널들 상에서 통신하기 위해 패킷 세그먼테이션 및 리어셈블리를 수행할 수도 있다. 매체 액세스 제어 (medium access control; MAC) 계층은 우선순위 핸들링, 및 논리 채널들의 전송 채널들로의 다중화를 수행할 수도 있다. MAC 계층은 또한, MAC 계층에서 재송신을 제공하여 링크 효율성을 개선하기 위해 하이브리드 자동 반복 요청 (hybrid automatic repeat request; HARQ) 을 이용할 수도 있다. 제어 평면에서, 무선 리소스 제어 (radio resource control; RRC) 프로토콜 계층은 UE (115) 와 기지국 (105) 사이의 RRC 접속의 확립, 구성 및 유지를 제공할 수도 있다. RRC 프로토콜 계층은 사용자 평면 데이터에 대한 무선 베어러들의 코어 네트워크 (130) 지원에 또한 이용될 수도 있다. 물리적 (physical; PHY) 계층에서, 전송 채널들은 물리적 채널들에 맵핑될 수도 있다.
UE들 (115) 은 무선 통신 시스템 (100) 전반에 걸쳐 분산될 수도 있고 각각의 UE (115) 는 정지형 또는 이동형일 수도 있다. UE (115) 는 또한, 당해 기술 분야의 당업자들에 의해, 이동국, 가입자국, 모바일 유닛, 가입자 유닛, 무선 유닛, 원격 유닛, 모바일 디바이스, 무선 디바이스, 무선 통신 디바이스, 원격 디바이스, 모바일 가입자국, 액세스 단말기, 모바일 단말기, 무선 단말기, 원격 단말기, 핸드셋, 사용자 에이전트, 모바일 클라이언트, 클라이언트, 또는 일부 다른 적절한 전문용어로서 지칭될 수도 있다. UE (115) 는 셀룰러폰, 개인 휴대 정보 단말기 (personal digital assistant; PDA), 무선 모뎀, 무선 통신 디바이스, 핸드헬드 디바이스, 태블릿 컴퓨터, 랩탑 컴퓨터, 무선 전화기, 무선 로컬 루프(wireless local loop; WLL) 스테이션 등일 수도 있다. UE 는 매크로 eNB들, 소형 셀 eNB들, 중계기들을 포함하는 네트워크 장비 및 여러 유형들의 기지국들과 통신가능할 수도 있다.
통신 링크들 (125) 은 UE (115) 로부터 기지국 (105) 으로의 업링크 (uplink; UL) 송신들, 또는 기지국 (105) 으로부터 UE (115) 로의 다운링크 (downlink; DL) 송신들을 포함할 수도 있다. 다운링크 송신들은 또한 순방향 링크 송신들로서 지칭될 수도 있는 한편, 업링크 송신들은 역방향 링크 송신들로서 지칭될 수도 있다. 각각의 통신 링크 (125) 는 하나 이상의 캐리어들을 포함할 수도 있고, 여기에서, 각각의 캐리어는 위에 설명된 여러 무선 기법들에 따라 변조되는 다수의 서브 캐리어들 (예를 들어, 상이한 주파수들의 파형 신호들) 로 구성되는 신호일 수도 있다. 각각의 변조된 신호는 상이한 반송파 상에서 전송될 수도 있고 제어 정보 (예를 들어, 기준 신호들, 제어 채널들 등), 오버헤드 정보, 데이터 등을 반송할 수도 있다. 통신 링크들 (125) 은 주파수 분할 듀플렉스 (frequency division duplex; FDD) 동작을 이용하여 (예를 들어, 쌍을 이루는 스펙트럼 리소스들을 이용하여) 그리고 시간 분할 듀플렉스 (time division duplex; TDD) 동작을 이용하여 (예를 들어, 쌍을 이루지 않는 스펙트럼 리소스들을 이용하여) 양방향 통신들을 송신할 수도 있다. 프레임 구조들은 FDD (예를 들어, 프레임 구조 유형 1) 및 TDD (예를 들어, 프레임 구조 유형 2) 에 대해 정의될 수도 있다.
시스템 (100) 의 일부 실시형태들에서, 기지국들 (105) 또는 UE들 (115) 은 기지국들 (105) 과 UE들 (115) 사이의 통신 품질 및 신뢰성을 향상시키기 위해 안테나 다이버시티 방식들을 채용하기 위한 다수의 안테나들을 포함할 수도 있다. 추가적으로 또는 대안적으로, 기지국들 (105) 또는 UE들 (115) 은 동일 또는 상이한 코딩 데이터를 운반하는 다수의 공간 계층들을 송신하기 위해 다중 경로 환경들의 이점들을 취할 수도 있는 다중 입력 다중 출력 (MIMO) 을 채용할 수도 있다.
무선 통신 시스템 (100) 은 피처가 캐리어 애그리게이션 (CA) 또는 다중 캐리어 동작으로서 지칭될 수도 있는 다수의 셀들 또는 캐리어들 상에서의 동작을 지원할 수도 있다. 캐리어는 또한 컴포넌트 캐리어 (CC), 계층, 채널 등으로서 지칭될 수도 있다. 용어 "캐리어", "컴포넌트 캐리어", "셀" 및 "채널" 은 본원에서 상호교환적으로 이용될 수도 있다. UE (115) 는 캐리어 애그리게이션을 위하여 다수의 다운링크 CC들 및 하나 이상의 업링크 CC들로 구성될 수도 있다. 캐리어 애그리게이션은 FDD 및 TDD 컴포넌트 캐리어들 양쪽에 이용될 수도 있다.
LTE 에서의 시간 간격들은 기본 시간 단위의 배수들로서 표현될 수도 있다 (예를 들어, 샘플링 주기 Ts= 1/30,720,000 초). 시간 리소스들은 0 내지 1023 의 범위인 시스템 프레임 넘버 (system frame number; SFN) 에 의해 식별될 수도 있는 10ms (Tf = 307200·Ts) 의 길이의 무선 프레임들에 따라 조직화될 수도 있다. 각각의 프레임은 0 내지 9 로 넘버링되는 10 ms 서브프레임들을 포함할 수도 있다. 서브프레임은 2 개의 0.5ms 슬롯들로 추가로 분할될 수도 있고, 슬롯들 각각은 (각각의 심볼에 대해 앞에 첨부된 주기적 프리픽스의 길이에 의존하여) 6 또는 7 개의 복조 심볼 주기들을 포함한다. 주기적 프리픽스를 배제하면, 각각의 심볼은 2048 개의 샘플 주기들을 포함한다. 일부 경우들에서 서브프레임은 송신 시간 간격 (transmission time interval; TTI) 으로서 또한 알려진 최소 스케줄링 유닛일 수도 있다. 다른 경우들에서, TTI 는 서브프레임보다 더 짧을 수도 있거나 또는 (예를 들어, 짧은 TTI들을 이용한 짧은 TTI 버스트들 또는 선택된 컴포넌트 캐리어들에서) 동적으로 선택될 수도 있다.
일부 무선 시스템들에서, 이를 테면, LTE 시스템에서, 기지국 (105) 은 채널 추정 및 코히어런트 복조에서 UE들 (115) 을 보조하기 위해 CRS 와 같은 주기적 파일롯 심볼들을 삽입할 수도 있다. CRS 는 504 개의 상이한 셀 아이덴티티들 중 하나를 포함할 수도 있다. 이들은 이들이 잡음 및 간섭에 대하여 복원성있도록 하기 위해 부스팅된 (예를 들어, 주변 데이터 엘리먼트들보다 6dB 더 높게 송신된) 전력 및 직교 위상 시프트 키잉 (quadrature phase shift keying; QPSK) 을 이용하여 변조될 수도 있다. CRS 는 수신중인 UE들 (115) 의 계층들 또는 안테나 포트들의 수 (최대 4 개) 에 기초하여 각각의 리소스 블록에서의 4 내지 16 개의 엘리먼트들에 임베딩될 수도 있다. 기지국 (105) 의 커버리지 영역 (110) 에서의 모든 UE들 (115) 에 의해 이용될 수도 있는 CRS 에 더하여, 복조 기준 신호들 (demodulation reference signals; DMRS) 은 특정 UE들 (115) 을 향하여 디렉팅될 수도 있고 이들 UE들 (115) 에 할당된 리소스 블록들 상에서만 송신될 수도 있다. DMRS 는 신호들이 송신되는 각각의 리소스 블록에서의 6 개의 리소스 엘리먼트들 상에서의 신호들을 포함할 수도 있다. 일부 경우들에서, DMRS 의 2 개의 세트들은 리소스 엘리먼트들의 결합시 송신될 수도 있다. 일부 경우들에서, 채널 상태 정보 기준 신호들 (channel state information reference signals; CSI-RS) 로서 알려진 추가적인 기준 신호들은 CSI 를 생성하는 것을 보조하도록 포함될 수도 있다. UL 상에서, UE (115) 는 링크 적응 및 복조를 위하여 각각 주기적 사운딩 기준 신호들 (sounding reference signals; SRS) 과 UL DMRS 의 조합을 송신할 수도 있다.
본 개시에 따르면, 기지국 (105) 은 낮은 레이턴시 버스트의 하나 이상의 심볼들에 임베딩된 고밀도 파일롯 및 비교적 희박한 주기적 파일롯을 포함한 하이브리드 파일롯 구성을 선택할 수도 있다. UE (115) 는 주기적 파일롯에 기초하여 장기 통계 평균 채널 추정값을 그리고 낮은 레이턴스 버스트에 임베딩된 고밀도 파일롯에 기초하여 (예를 들어, 복조를 위한) 순시적 채널 추정값을 생성할 수도 있다. UE (115) 는 버스트로 임베딩된 제어 채널을 변환하는 것에 의해 순시적 채널 추정값을 리파이닝할 수도 있다 (즉, 장기 채널 PDP 에 기초하여 시간 도메인 채널 클린업 또는 윈도잉을 수행한다). 일부 사례들에서, 기지국 (105) 은 버스트의 제 1 심볼에 고밀도 파일롯들을 임베딩하고, 감소된 밀도 파일롯을 갖는 (또는 파일롯 톤들이 없는) 후속하는 낮은 레이턴시 심볼들을 송신할 수도 있다.
도 2 는 본 개시의 여러 양태들에 따라, 낮은 레이턴시 통신을 위한 하이브리드 파일롯 설계를 위한 무선 통신 서브시스템 (200) 의 일 예를 예시한다. 무선 통신 서브시스템 (200) 은 도 1 을 참조하여 위에 설명된 UE (115) 의 일 예일 수도 있는 UE (115-a) 를 포함할 수도 있다. 무선 통신 서브시스템 (200) 은 또한, 도 1 을 참조하여 위에 설명된 기지국 (105) 의 일 예일 수도 있는 기지국 (105-a) 을 포함할 수도 있다. 기지국 (105-a) 은 도 1 을 참조하여 위에 일반적으로 설명된 바와 같은 다운링크 (205) 를 통하여 UE (115-a) 와 통신할 수도 있다. 통신은 데이터, 제어 정보 및 파일롯 신호들 (예를 들어, 복조 파일롯 신호 (demodulation pilots signals; DMRS), 광대역 DMRS (wideband DMRS; WBDMRS), 셀 고유 기준 신호들 (cell specific reference signals; CRS) 등) 을 포함할 수도 있다.
일부 경우들에서, 기지국 (105-a) 은 장기 채널 추정값들을 결정하고 제어 신호들을 신뢰성있게 디코딩하기 위해 UE (115-a) 에 의해 이용될 수도 있는 주기적 파일롯 신호들 (210) 을 송신할 수도 있다. UE (115-a) 는 채널을 특징화하고 통신 품질을 가능성있게 향상시키기 위해 주기적 파일롯들을 이용할 수도 있다. 그러나, (예를 들어, 낮은 레이턴시 데이터를 위한) 일부 경우들에서, 장기 채널 추정값들은 채널을 특징화하기에 충분하지 않을 수도 있다. 예를 들어, 낮은 레이턴시 데이터는 주기적 파일롯들에 의해 적합하게 캡처되지 못할 수도 있는 순시적 채널 변동들 (예를 들어, 간섭) 을 받기 쉬울 수도 있다. 따라서, 무선 서브시스템 (200) 은 순시적 채널 추정들을 위한 버스트 파일롯들 및 개선된 장기 채널 추정들을 위한 주기적 파일롯들을 채용하는 하이브리드 파일롯 구조를 이용할 수도 있다. 일부 경우들에서, 주기적 파일롯은 버스트성 파일롯들과 동일한 방식으로 형성된 빔이 아닐 수도 있다. 예를 들어, 주기적 CSI-RS 파일롯들은 채널 통계 트랙킹 및 CSI 피드백을 위해 이용될 수도 있는 한편, DMRS 는 빔 형성된 버스트들에 이용될 수도 있다.
예를 들어, 다운링크 (205) 는 주기적 파일롯 신호들 (210) 및 버스트 파일롯 신호들 (215) 양쪽을 포함할 수도 있다. 주기적 파일롯 신호들 (210) 은 고정된 간격에서 장기 채널 파라미터 추정값들 (예를 들어, 전력 지연 프로파일 (power delay profile; PDP), 질량 중심 (center of mass; COM), 간섭 등) 을 확립 및 유지하도록 송신될 수도 있다. 일부 경우들에서, 주기적 파일롯 신호들 (210) 은 UE (115-a) 에서 이용될 수도 있는 채널 품질, 데이터 레이트, 및 랭크를 결정하기 위해 채널 상태 피드백을 제공할 수도 있다. 버스트 파일롯 신호들 (215) 은 낮은 레이턴시 데이터에 임베딩될 수도 있고, 단기 채널 변동들을 특징화하기 위해 이용될 수도 있다. 따라서, 낮은 레이턴시 송신들 동안에, UE (115-a) 는 제어 신호들을 디코딩하기 위해 장기 및 단기 채널 추정값들 양쪽을 이용할 수도 있다. 일부 경우들에서, 임베딩된 파일롯 및 제어 신호들은 순시적 간섭 특징들을 캡처하는데 이용될 수도 있고, 주기적 파일롯 신호들은 장기 간섭 패턴들을 특징화하는데 이용될 수도 있다. 다운링크 (205) 를 참조하여 설명되어 있지만, 서브시스템 (200) 은 UE (115-a) 으로부터 기지국 (105-a) 으로의 (예를 들어, 업링크를 통한) 통신들을 위하여 하이브리드 파일롯 구조를 이용할 수도 있다.
따라서, 기지국 (105-a) 은 비교적 희박한 주기적 파일롯 신호들 (210) 및 버스트 파일롯 신호들 (215) 을 포함하는 하이브리드 파일롯 구성을 선택할 수도 있다. UE (115-a) 는 주기적 파일롯 신호들 (210) 에 기초하여 장기 통계 평균 채널 추정값을 그리고 고밀도 버스트 파일롯 신호들 (215) 에 기초하여 (예를 들어, 복조를 위한) 순시적 채널 추정값을 생성할 수도 있다. UE (115) 는 버스트로 임베딩된 제어 채널을 변환하는 것에 의해 순시적 채널 추정값을 리파이닝할 수도 있다 (즉, 장기 채널 PDP 에 기초하여 시간 도메인 채널 클린업 또는 윈도잉을 수행한다). 일부 사례들에서, 기지국 (105-a) 은 버스트의 제 1 심볼에 버스트 파일롯 신호들 (215) 을 임베딩할 수도 있고, 감소된 밀도 파일롯을 갖는 (또는 파일롯 톤들이 없는) 후속하는 낮은 레이턴시 심볼들을 송신할 수도 있다.
도 3a 는 본 개시의 여러 양태들에 따라, 낮은 레이턴시 통신을 위한 하이브리드 파일롯 설계를 위한 버스트 파일롯 송신 구조 (301) 의 일 예를 예시한다. 버스트 파일롯 송신 구조 (301) 는 도 1 및 도 2 를 참조하여 위에 설명된 바와 같이, UE (115) 와 기지국 (105) 사이에서의 송신의 양태들을 예시할 수도 있다. 버스트 파일롯 송신 구조 (301) 는 임베딩된 버스트 파일롯 신호들 (215-a) 을 갖는 제 1 송신 (305-a), 및 임베딩된 파일롯들이 없는 제 2 송신 (310-a) 을 포함할 수도 있다. 송신 (305-a) 및 송신 (305-b) 은 복수의 톤들에 걸쳐 스프레드하는 데이터 리소스 엘리먼트들 (325-a) 및 제어 신호들 (315-a) 을 포함할 수도 있다. UE (115) 는 순시적 채널 추정값을 유도하고 이에 후속하여 제어 신호들 (315-a) 을 디코딩하기 위해 임베딩된 버스트 파일롯 신호들 (215-a) 을 이용할 수도 있다. 또한, UE (115) 는 낮은 레이턴시 버스트 (305-a) 를 복조하는 것 뿐만 아니라 순시적 채널 추정값을 리파이닝하기 위해 디코딩된 제어 신호들 (315-a) 을 파일롯 데이터로 변환할 수도 있다. 예를 들어, UE (115) 는 장기 채널 PDP 에 기초하여 시간 도메인 채널 클린업 또는 윈도잉을 수행할 수도 있다.
예를 들어, 제 1 낮은 레이턴시 송신 (305-a) 은 랭크 1 수신기에서 (예를 들어, UE 에서) 수신될 수도 있다. 버스트 파일롯 송신 구조 (301) 에 따르면, 버스트 파일롯 신호 (215-a) 는 매 4번째 톤마다 임베딩될 수도 있다 (예를 들어, 매 4 개의 톤들 (320) 마다, 2 개의 데이터 리소스 엘리먼트들 (325-a), 하나의 제어 신호 (315-a), 및 하나의 버스트 파일롯 신호 (215-a) 가 존재할 수도 있다). 버스트 파일롯 신호들 (215-a) 은 제어 신호들 (315-a) 이 디코딩될 수도 있도록, 순시적 채널 추정값을 획득하기 위해 UE (115) 에 의해 이용될 수도 있다. 제 2 낮은 레이턴시 송신 (310-a) 은 제 1 낮은 레이턴시 송신 (305-a) 후 즉시 발생할 수도 있다. 제 2 낮은 레이턴시 송신 (310-a) 은 낮은 레이턴시 데이터를 갖는 임베딩된 버스트 파일롯 신호들 (215-a) 을 포함하지 않을 수도 있지만, 그 대신에 버스트 파일롯 신호들 (215-a) 을 데이터 리소스 엘리먼트들 (325-a) 로 대체할 수도 있다. 임베딩된 제어 신호 (315-a) 는 제 1 낮은 레이턴시 송신 (305-a) 으로부터 순시적 채널 추정값을 이용하여 디코딩될 수도 있다. 제어 신호들 (315-a) 이 디코딩되었을 때, 제어 신호들 (315-a) 은 데이터 리소스 엘리먼트들 (325-a) 의 복조를 위하여 채널 추정값을 추가로 리파이닝하는데 이용될 수도 있는 파일롯 데이터로 변환될 수도 있다.
일부 예들에서, 버스트 파일롯 송신 구조 (301) 는 랭크 1 수신기에서 수신된 낮은 레이턴시 버스트 (예를 들어, 제어 및 낮은 레이턴시 데이터를 갖는 하나의 버스트) 와 결합하여 이용될 수도 있다. 이러한 시나리오에서, 버스트 파일롯 신호들 (215-a) 은 낮은 레이턴시 버스트의 매 4번째 톤마다 임베딩될 수도 있다. 버스트 파일롯 신호들 (215-a) 은 제어 심볼들이 디코딩될 수도 있도록 순시적 채널 추정값을 획득하는데 이용될 수도 있다. 제어 심볼이 디코딩되면, 데이터는 후속하여 디코딩될 수도 있다. 제 2 낮은 레이턴스 버스트 (310-a) 는 제 1 낮은 레이턴시 버스트 (305-a) 후에 즉시 발생할 수도 있다. 제 2 낮은 레이턴시 버스트 (310-a) 는 낮은 레이턴시 데이터를 갖는 임베딩된 파일롯들을 포함하지 않을 수도 있고, 제어 심볼은 제 1 낮은 레이턴시 버스트로부터의 채널 추정값을 이용하여 디코딩될 수도 있다. 제어 심볼이 디코딩되었을 때, 그 후, 제어 심볼은 채널 추정값을 추가로 리파이닝할 수도 있는 파일롯 심볼로 변환될 수도 있다.
도 3b 는 본 개시의 여러 양태들에 따라, 낮은 레이턴시 통신을 위한 하이브리드 파일롯 설계를 위한 버스트 파일롯 송신 구조 (302) 의 일 예를 예시한다. 버스트 파일롯 송신 구조 (302) 는 도 1 및 도 2 를 참조하여 위에 설명된 바와 같이, UE (115) 와 기지국 (105) 사이에서의 송신의 양태들일 수도 있다. 버스트 파일롯 송신 구조 (302) 는 임베딩된 버스트 파일롯 신호들 (215-b) 을 갖는 제 1 송신 (305-b), 및 임베딩된 파일롯들이 없는 제 2 송신 (310-b) 을 포함할 수도 있다. UE (115) 는 순시적 채널 추정값을 유도하고 이에 후속하여 제어 신호들 (315-b) 을 디코딩하기 위해 임베딩된 버스트 파일롯 신호들 (215-b) 을 이용할 수도 있다. 또한, UE (115) 는 송신 (310-b) 을 위한 순시적 채널 추정값을 리파이닝하기 위해 디코딩된 제어 신호들 (315-b) 을 파일롯 신호들로 변환할 수도 있다 (즉, 장기 채널 PDP 에 기초하여 시간 도메인 채널 클린 업 또는 윈도잉을 수행한다).
예를 들어, 버스트 파일롯 송신 구조 (302) 는 랭크 2 수신기에서 (예를 들어, UE (115) 에서) 수신될 수도 있는 제 1 낮은 레이턴시 송신 (305-b) 을 포함할 수도 있다. 버스트 파일롯 신호들 (215-b) 의 세트는 연속하는 톤들 상에 임베딩될 수도 있다 (예를 들어, 여기에서 2 개의 송신 포트들이 주파수 분할 멀티플렉싱 또는 코드 분할 멀티플렉싱된다). 예를 들어, 6 개의 톤들의 세트 (330) 는 2 개의 버스트 파일롯 신호들 (215-b), 2 개의 제어 신호들 (315-b) 및 2 개의 데이터 리소스 엘리먼트들 (325-a) 을 포함할 수도 있다. 제 1 송신 (305-b) 에서, UE (115) 는 제어 신호들 (315-b) 을 디코딩하는데 이용될 수도 있는 순시적 채널 추정값을 유도하기 위해 버스트 파일롯 신호들 (215-b) 을 이용할 수도 있다. 제 2 낮은 레이턴시 송신 (310-b) 은 송신 (305-b) 후에 발생할 수도 있고, 채널 추정을 위한 파일롯을 포함하지 않을 수도 있다. 그 대신에, UE (115) 는 제어 신호들 (315-b) 을 디코딩하기 위해 제 1 송신 (305-b) 의 순시적 채널 추정값을 이용할 수도 있다. 제어 신호들 (315-b) 이 디코딩되었다면, UE (115) 는 제어 신호들을 파일롯 신호들로 변환할 수도 있고 따라서, 순시적 채널 추정값을 리파이닝할 수도 있다.
일부 예들에서, 버스트 파일롯 송신 구조 (302) 는 랭크 2 수신기에서 수신된 낮은 레이턴시 버스트 (예를 들어, 데이터 심볼들 및 제어 심볼들의 쌍들을 포함하는 버스트) 와 결합하여 이용될 수도 있다. 이러한 시나리오에서, 2 개의 버스트 파일롯 신호들 (215-b) 은 할당된 리소스들의 시작부에서 연속하는 톤들에 임베딩될 수도 있다. 또 다른 예에서, 버스트 파일롯 신호들 (215-b) 은 낮은 레이턴스 트래픽이 이용중에 있다고 발견될 때 임베딩될 수도 있고, 그렇지 않으면, 파일롯 및 제어 구조는 현재 채널 트래픽을 가장 효율적으로 수용하도록 최적화될 수도 있다.
도 4 는 본 개시의 여러 양태들에 따라, 낮은 레이턴시 통신을 위한 하이브리드 파일롯 설계를 위한 프로세스 플로우 (400) 의 일 예를 예시한다. 프로세스 플로우 (400) 는 도 1 및 도 2 를 참조하여 위에 설명된 UE (115) 의 일 예일 수도 있는 UE (115-b) 를 포함할 수도 있다. 프로세스 플로우 (400) 는 또한, 도 1 및 도 2 를 참조하여 위에 설명된 기지국 (105) 의 일 예일 수도 있는 기지국 (105-b) 을 포함할 수도 있다. 프로세스 플로우는 도 3a 및 도 3b 를 참조하여 위에 설명된 버스트 파일롯 송신 구조의 일 양태일 수도 있다.
단계 405 에서, 파일롯 구성을 선택한 후, 기지국 (105-b) 은 주기적 파일롯 신호들의 제 1 세트를 UE (115-b) 에 송신할 수도 있다. 파일롯 신호들은 주기적 파일롯 송신 구성에 기초할 수도 있다. UE (115-b) 는 단계 405 에서 주기적 파일롯 신호들을 수신할 수도 있고, 단계 410 에서, UE (115-b) 는 파일롯들의 제 1 세트에 적어도 부분적으로 기초하여 장기 채널 추정값을 생성할 수도 있다. 일부 경우들에서, UE (115-b) 는 장기 채널 추정값에 기초하여 기지국에 채널 상태 정보 메시지를 송신할 수도 있다. 이 경우 또는 다른 경우들에서, UE (115-a) 는 장기 채널 추정값에 적어도 부분적으로 기초하여 트랙킹 루프를 업데이트할 수도 있다.
단계 415 에서, 기지국 (105-b) 은 버스트 파일롯 송신 구성에 기초하여 낮은 레이턴시 버스트에 파일롯 신호들의 제 2 세트를 임베딩할 수도 있다. 일부 경우들에, 기지국 (105-b) 은 랭크 1 송신 방식에 대한 낮은 레이턴시 버스트의 채널 전력 지연 프로파일 (PDP) 에 대응하는 주파수 도메인에서의 톤 밀도를 갖는 데이터 심볼에 임베딩된 파일롯 신호들의 세트를 포함하기 위해 버스트 파일롯 송신 구성을 선택할 수도 있다. 다른 사례에서, 기지국 (105-b) 은 랭크 2 송신 방식에 대한 낮은 레이턴시 버스트의 채널 PDP 에 대응하는 주파수 도메인에서의 톤 밀도를 갖는 데이터 심볼에 임베딩된 파일롯 신호들의 세트를 포함하기 위해 버스트 파일롯 송신 구성을 선택할 수도 있다.
단계 420 에서, 기지국 (105-b) 은 임베딩된 파일롯 신호들 (예를 들어, 복조 파일롯 신호들) 의 제 2 세트를 포함하는 낮은 레이턴시 버스트를 송신할 수도 있고, UE (115-b) 는 그 낮은 레이턴시 버스트를 수신할 수도 있다. 일부 예들에서, 낮은 레이턴시 버스트는 하나 이상의 제어 채널 송신들을 포함할 수도 있다. 일부 경우들에서, 임베딩된 파일롯 신호들의 제 2 세트는 주기적 파일롯 송신 구성과는 상이할 수도 있는 버스트 파일롯 송신 구성에 기초할 수도 있다 (예를 들어, 버스트 파일롯 송신 구성은 주기적 파일롯 송신 구성보다 더 높은 파일롯 밀도를 포함한다). 일부 예들에서, 버스트 파일롯 송신 구성은 랭크 1 송신에 기초하여 임베딩된 파일롯 신호들의 세트를 포함할 수도 있다. 다른 예들에서, 버스트 파일롯 송신 구성은 랭크 2 송신에 기초하여 임베딩된 파일롯 신호들의 세트를 포함할 수도 있다. 단계 425 에서, UE (115-b) 는 임베딩된 파일롯들에 적어도 부분적으로 기초하여 순시적 채널 추정값을 결정할 수도 있다. 일부 경우들에서, 기지국 (105-b) 은 후속하는 버스트 파일롯 송신 구성에 기초하여 파일롯 신호들의 세트 없이 후속하는 낮은 레이턴시 버스트를 송신할 수도 있다.
단계 430 에서, UE (115-b) 는 순시적 채널 추정값에 기초하여 제어 채널 신호들을 디코딩할 수도 있다. 일부 경우들에서 UE (115-b) 는 제어 심볼들을 디코딩하기 위해 장기 채널 추정값 (예를 들어, 주기적 파일롯들로부터 유도되는 추정값) 과 결합하여 순시적 채널 추정값 (예를 들어, 임베딩된 파일롯들로부터 유도된 추정값) 을 이용할 수도 있다. 단계 435 에서, UE (115-b) 는 낮은 레이턴시 버스트의 복조를 위하여 하나 이상의 제어 채널 송신들을 파일롯 데이터로 변환할 수도 있다.
단계 440 에서, UE (115-b) 는 변환된 제어 채널에 기초하여 채널 추정값을 리파이닝할 수도 있다. 단계 445 에서, UE (115-b) 는 리파이닝된 채널 추정값을 이용하여 낮은 레이턴시 버스트에 포함된 데이터를 디코딩할 수도 있다. 단계 450 에서, 기지국 (105-b) 은 주기적 파일롯 송신 구성에 따라 주기적 파일롯 신호들을 UE (115-b) 에 송신할 수도 있다.
도 5 는 본 개시의 여러 양태들에 따라, 낮은 레이턴시 통신을 위한 하이브리드 파일롯 설계를 위한 낮은 레이턴시 버스트 구조 (500) 의 일 예를 예시한다. 일부 경우들에서, 무선 통신 시스템 (예를 들어, 도 1 의 무선 통신 시스템 (100)) 은 하나보다 많은 계층적 물리적 계층 구조를 가질 수도 있다예를 들어, 제 2 계층적 계층은 제 1 계층적 계층에 비해 더 낮은 레이턴시를 가질 수도 있다. 무선 프레임 (510) 은 DL 서브프레임들 (525), 특수 서브프레임들 (530) 및 UL 서브프레임들 (535) 을 포함하는 10 개의 1ms 서브프레임들을 포함할 수도 있고, 이들 프레임들 각각은 데이터 심볼들을 송신하는데 이용될 수도 있다. 본 개시에 설명된 파일롯 구성들은 시간 분할 듀플렉싱 (time division duplexing; TDD) 또는 주파수 분할 듀플렉싱 (frequency division duplexing; FDD) 프레임 구조와 결합하여 이용될 수도 있고, 이들 프레임 구조 각각은 낮은 레이턴시 버스트들에 대해 감소된 심볼 지속기간을 포함할 수도 있다. 낮은 레이턴시 버스트 구조 (500) 는 TDD 에 대한 버스트 구조를 예시할 수도 있다. 그러나, FDD 시스템도 또한 낮은 레이턴시 버스트 구조를 포함할 수도 있다. FDD 경우에서, 시스템은 UL 로부터 DL 로 또는 그 반대로 무선을 스위칭하기 위한 특수 서브프레임들 (530) 을 포함하지 않을 수도 있다.
복수의 DL 서브프레임들 (525) 은 (제 2 계층에서) DL 서브프레임들 (525), 특수 서브프레임들 (530) 및 UL 서브프레임들 (535) 과는 상이한 계층적 계층에 따라 송신될 수도 있는 버스트 서브프레임들 (540) 로 대체될 수도 있다. 일부 예들에서, 버스트 서브프레임들 (540) 은 제 1 계층적 계층에서의 서브프레임들보다 더 많은 수의 심볼들을 포함할 수도 있고 (예를 들어, 14 개의 심볼들보다는 88 개 심볼들), DL 심볼들 (545), 특수 심볼들 (550) 및 UL 심볼들 (555) 을 포함할 수도 있다. 일부 경우들에서, 심볼들 (545, 550, 및 555) 은 제 1 계층적 계층에 따라 송신되는 심볼들에 대하여 감소된 심볼 지속기간을 가질 수도 있다. 감소된 심볼 지속기간은 감소된 레이턴시를 갖고 송신들의 확인응답을 가능하게 할 수도 있다.
제 1 계층 TDD 프레임 (510) 에서, UE (115) 는 DL 송신의 수신을 뒤따르는 k + 4 개의 서브프레임들에서 또는 그 후에 ACK들이 제 1 이용가능한 서브프레임에서 송신되는 제 1 계층 HARQ 방식에 따라 DL 서브프레임 (525) 에서 525DL 송신을 수신할 수도 있고 확인응답 (ACK) 을 송신할 수도 있다. 일부 경우들에서, DL 서브프레임 (525) 으로부터 서브프레임 k + 4 는 다른 DL 서브프레임일 수도 있고 ACK/NACK (560) 는 다음의 UL 서브프레임 (565) 에서 송신될 수도 있다. 따라서, 이 예에서, DL 서브프레임 (525) 과, 서브프레임과 연관된 ACK/NACK (560) 사이에는 7ms 지연이 존재한다. 재송신이 적절한 이벤트에서 (예를 들어, 부정응답 (NACK) 을 수신한 후), 후속하는 DL 서브프레임에 대하여 재송신이 스케줄링될 수도 있다. 재송신 타이밍은 비교적 긴 라운드 트립 시간 (round trip time; RTT)(예를 들어, 최소 11ms) 을 가져올 수도 있다. 확인응답이 DL 송신을 뒤따르는 제 4 서브프레임에서 전송되면 (FDD 모드에서, ACK/NACK 가 서브프레임 k + 4 에서 지속적으로 송신될 수도 있음), 최소 RTT 는 8ms 일 수도 있다.
버스트 서브프레임 (540) 내에서, ACK들을 제공하기 위한 레이턴시는 제 1 계층적 계층에서의 송신들에 대한 레이턴시보다 더 작을 수도 있다. 일부 경우들에서, 제 2 계층적 계층을 이용한 송신들은 제 1 계층 송신들을 이용한 것과 유사한 HARQ 기법들을 이용할 수도 있다. 즉, ACK들이 심볼 k + 4 에서 제공될 수도 있거나 (여기에서 k 는 오리지널 심볼 송신을 표현한다) 또는 이후 송신에 대해 제 1 이용가능 심볼에서 제공될 수도 있다. 일부 경우들에서, 4 이외의 오프셋이 제 2 계층적 계층에 대해 이용될 수도 있다. 예를 들어, UE (115) 는 심볼 (545) 에서 DL 송신을 수신할 수도 있고, (송신을 뒤따르는 제 4 심볼이 특수 심볼 (550) 이기 때문에) DL 심볼 (545) 에서의 DL 송신의 송신 후의 5 개의 심볼들인 UL 심볼 (555) 에서 ACK/NACK (570) 를 제공할 수도 있다.
따라서, UE (115) 는 DL 심볼 (545) 에서의 DL 송신의 수신을 뒤따라 1 ms 보다 적은 버스트 서브프레임 (540) 내에서 DL 송신의 ACK/NACK (570) 를 제공할 수도 있다. 일부 예들에서, 도 3a 에 관련하여 위에 설명된 바와 유사하게, 버스트 서브레임 (540) 에서의 심볼들에 대한 심볼 지속기간은 11.36 μs 이며, 이는 이 예에서 확인응답이 DL 심볼 (545) 송신을 뒤따라 56.8 μs 에서 제공되는 것을 가져온다. 그 후, eNB 는 임의의 요구되는 재송신을 스케줄링할 수도 있고, 따라서, 일부 예들에서 대략 100 μs 이하의 결과적인 RTT 를 제공할 수도 있다.
UE (115) 가 DL 심볼 (545) 을 수신하는 것에 대하여 ACK/NACK (570) 가 설명되어 있지만, 유사한 기능들이 UL 송신들에 대하여 수행될 수도 있다. 예를 들어, UE 는 UL 심볼 (580) 을 eNB 에 송신할 수도 있고, 이는 eNB 에 의해, DL 심볼 (585) 에서 제공되는 ACK/NACK (575) 를 통하여 확인응답될 수도 있다. 재송신이 필요한 경우에도, 이러한 재송신은 UE 로부터의 후속하는 UL 심볼에서 제공될 수도 있고, 이에 따라 일부 예들에서, 대략 100 μs 이하의 결과적인 RTT 를 다시 제공할 수도 있다. 따라서, 버스트 서브프레임들 (540) 에서의 송신들과 연관된 레이턴시는 상당히 감소될 수도 있다. 이러한 감소된 레이턴시는 강화된 데이터 레이트들을 가능하게 할 수도 있고 감소된 RTT들을 통하여 전체적인 재송신 레이턴시를 감소시킬 수도 있다.
기지국은 낮은 레이턴시 버스트의 하나 이상의 심볼들에 임베딩된 고밀도 파일롯 및 비교적 희박한 주기적 파일롯을 포함한 하이브리드 파일롯 구성을 선택할 수도 있다. 사용자 장비 (UE) 는 주기적 파일롯에 기초하여 장기 통계 평균 채널 추정값을 그리고 낮은 레이턴스 버스트에 임베딩된 고밀도 파일롯에 기초하여 (예를 들어, 복조를 위한) 순시적 채널 추정값을 생성할 수도 있다. UE 는 버스트로 임베딩된 제어 채널을 변환하는 것에 의해 순시적 채널 추정값을 리파이닝할 수도 있다. 일부 사례들에서, 기지국은 버스트의 제 1 심볼에 고밀도 파일롯들을 임베딩하고, 감소된 밀도 파일롯을 갖는 (또는 파일롯 톤들이 없는) 후속하는 낮은 레이턴시 심볼들을 송신할 수도 있다.
도 6 은 본 개시의 여러 양태들에 따라, 낮은 레이턴시 통신을 위한 하이브리드 파일롯 설계를 위하여 구성되는 UE (115-c) 의 블록도 (600) 를 나타낸다. UE (115-c) 는 도 1 내지 도 5 를 참조하여 설명된 UE (115) 의 양태들의 일 예일 수도 있다. UE (115-c) 는 수신기 (605), 하이브리드 파일롯 모듈 (610), 또는 송신기 (615) 를 포함할 수도 있다. UE (115-c) 는 또한 프로세서를 포함할 수도 있다. 이들 컴포넌트들 각각은 서로 통신중에 있을 수도 있다.
UE (115-c) 의 컴포넌트들은 하드웨어에서 적용가능한 기능들의 일부 또는 전부를 수행하도록 적응된 응용 주문형 집적 회로 (application specific integrated circuit; ASIC) 와 개별적으로 또는 총괄적으로 구현될 수도 있다. 대안으로서, 기능들은 적어도 하나의 IC 상에서 하나 이상의 다른 프로세싱 유닛들 (또는 코어들) 에 의해 수행될 수도 있다. 다른 실시형태들에서, 다른 유형들의 집적 회로들 (예를 들어, 구조화된/플랫폼 ASIC들, 필드 프로그램가능 게이트 어레이 (field programmable gate array; FPGA), 또는 다른 세미-커스텀 IC) 이 사용될 수도 있고, 이는 당업계에 공지된 임의의 방식으로 프로그래밍될 수도 있다. 각각의 유닛의 기능들은 또한 전체적으로 또는 부분적으로 하나 이상의 범용 또는 애플리케이션-특정 프로세서들에 의해 실행되도록 포맷된, 메모리에 수록된 명령들로 구현될 수도 있다.
수신기 (605) 는 정보, 이를 테면, 패킷들, 사용자 데이터, 또는 여러 정보 채널들 (예를 들어, 제어 채널들, 데이터 채널들, 및 낮은 레이턴시 통신을 위한 하이브리드 파일롯 설계에 관련된 정보 등) 과 연관된 제어 정보를 수신할 수도 있다. 정보는 UE (115-c) 의 다른 컴포넌트들에 그리고 하이브리드 파일롯 모듈 (610) 에 패스온될 수도 있다. 일부 예들에서, 수신기 (605) 는 후속하는 버스트 송신 구성에 기초하여 파일롯들 없이 후속하는 낮은 레이턴시 버스트를 수신할 수도 있다.
하이브리드 파일롯 모듈 (610) 은 주기적 파일롯 송신 구성에 적어도 부분적으로 기초하여 파일롯 신호들의 제 1 세트를 수신하고, 그리고 버스트 파일롯 송신 구성에 적어도 부분적으로 기초하여 임베딩된 파일롯 신호들의 제 2 세트를 포함하는 낮은 레이턴시 버스트를 수신할 수도 있고, 여기에서 버스트 파일롯 송신 구성은 주기적 파일롯 송신 구성과는 상이하다.
송신기 (615) 는 UE (115-c) 의 다른 컴퍼넌트들로부터 수신된 신호들을 송신할 수도 있다. 일부 실시형태들에서, 송신기 (615) 는 트랜시버 모듈에서 수신기 (605) 와 공동위치될 수도 있다. 송신기 (615) 는 단일 안테나를 포함할 수도 있거나, 또는 복수의 안테나들을 포함할 수도 있다. 일부 경우들에서, 송신기 (615) 는 장기 채널 추정값에 기초하여 기지국에 채널 상태 정보 메시지를 송신할 수도 있다.
도 7 은 본 개시의 여러 양태들에 따라, 낮은 레이턴시 통신을 위한 하이브리드 파일롯 설계를 위하여 구성되는 UE (115-d) 의 블록도 (700) 를 나타낸다. UE (115-d) 는 도 1 내지 도 6 을 참조하여 설명된 UE (115) 의 양태들의 일 예일 수도 있다. UE (115-d) 는 수신기 (605-a), 하이브리드 파일롯 모듈 (610-a), 또는 송신기 (615-a) 를 포함할 수도 있다. UE (115-d) 는 또한 프로세서를 포함할 수도 있다. 이들 컴포넌트들 각각은 서로 통신중에 있을 수도 있다. 하이브리드 파일롯 모듈 (610-a) 은 또한 주기적 파일롯 모듈 (705) 및 버스트 파일롯 모듈 (710) 을 포함할 수도 있다.
UE (115-d) 의 컴포넌트들은 하드웨어에서 적용가능한 기능들의 일부 또는 전부를 수행하도록 적응된 적어도 하나의 ASIC 과 개별적으로 또는 총괄적으로 구현될 수도 있다. 대안으로서, 기능들은 적어도 하나의 IC 상에서 하나 이상의 다른 프로세싱 유닛들 (또는 코어들) 에 의해 수행될 수도 있다. 다른 실시형태들에서, 다른 유형들의 집적 회로들 (예를 들어, 구조화된/플랫폼 ASIC들, FPGA, 또는 다른 세미-커스텀 IC) 이 사용될 수도 있고, 이는 당업계에 공지된 임의의 방식으로 프로그래밍될 수도 있다. 각각의 유닛의 기능들은 또한 전체적으로 또는 부분적으로 하나 이상의 범용 또는 애플리케이션-특정 프로세서들에 의해 실행되도록 포맷된, 메모리에 수록된 명령들로 구현될 수도 있다.
수신기 (605-a) 는 하이브리드 파일롯 모듈 (610-a) 에 그리고 UE (115-d) 의 다른 컴포넌트들에 패스온될 수도 있는 정보를 수신할 수도 있다. 하이브리드 파일롯 모듈 (610-a) 은 도 6 을 참조하여 위에 설명된 동작들을 수행할 수도 있다. 송신기 (615-a) 는 UE (115-d) 의 다른 컴포넌트들로부터 수신된 신호들을 송신할 수도 있다.
주기적 파일롯 모듈 (705) 은 도 2 내지 도 5 를 참조하여 위에 설명된 바와 같이 주기적 파일롯 송신 구성에 적어도 부분적으로 기초하여 파일롯 신호들의 제 1 세트를 수신할 수도 있다.
버스트 파일롯 모듈 (710) 은 버스트 파일롯 송신 구성에 적어도 부분적으로 기초하여 임베딩된 파일롯 신호들의 제 2 세트를 포함하는 낮은 레이턴시 버스트를 수신할 수도 있고, 여기에서 버스트 파일롯 송신 구성은 도 2 내지 도 5 를 참조하여 위에 설명된 바와 같이, 주기적 파일롯 송신 구성과는 상이하다. 일부 예들에서, 버스트 파일롯 송신 구성은 주기적 파일롯 송신 구성보다 더 높은 파일롯 밀도를 포함한다. 일부 예들에서, 임베딩된 파일롯 신호들의 제 2 세트는 복조 파일롯 신호들이다.
도 8 은 본 개시의 여러 양태들에 따라, 낮은 레이턴시 통신을 위한 하이브리드 파일롯 설계를 위하여 구성되는 하이브리드 파일롯 모듈 (610-b) 의 블록도 (800) 를 나타낸다. 하이브리드 파일롯 모듈 (610-b) 은 도 6 및 도 7 을 참조하여 설명된 하이브리드 파일롯 모듈 (610) 의 양태들의 일 예일 수도 있다. 하이브리드 파일롯 모듈 (610-b) 은 또한 주기적 파일롯 모듈 (705-a) 및 버스트 파일롯 모듈 (710-a) 을 포함할 수도 있다. 이들 모듈 각각은 도 7 을 참조로 위에 설명된 기능들을 수행할 수도 있다. 하이브리드 파일롯 모듈 (610-b) 은 또한 장기 채널 추정 모듈 (805), 순시적 채널 추정 모듈 (810), 복조기 (815), 제어 채널 변환 모듈 (820) 및 송신 랭크 모듈 (825) 을 포함할 수도 있다.
하이브리드 파일롯 모듈 (610-b) 의 컴포넌트들은 하드웨어에서 적용가능한 기능들의 일부 또는 전부를 수행하도록 적응된 하나 이상의 ASIC 과 개별적으로 또는 총괄적으로 구현될 수도 있다. 대안으로서, 기능들은 적어도 하나의 IC 상에서 하나 이상의 다른 프로세싱 유닛들 (또는 코어들) 에 의해 수행될 수도 있다. 다른 실시형태들에서, 다른 유형들의 집적 회로들 (예를 들어, 구조화된/플랫폼 ASIC들, FPGA, 또는 다른 세미-커스텀 IC) 이 사용될 수도 있고, 이는 당업계에 공지된 임의의 방식으로 프로그래밍될 수도 있다. 각각의 유닛의 기능들은 또한 전체적으로 또는 부분적으로 하나 이상의 범용 또는 애플리케이션-특정 프로세서들에 의해 실행되도록 포맷된, 메모리에 수록된 명령들로 구현될 수도 있다.
장기 채널 추정 모듈 (805) 은 도 2 내지 도 5 를 참조하여 위에 설명된 바와 같이, 파일롯 신호들의 제 1 세트에 적어도 부분적으로 기초하여 장기 채널 추정값을 생성할 수도 있다.
순시적 채널 추정 모듈 (810) 은 도 2 내지 도 5 를 참조하여 위에 설명된 바와 같이, 파일롯 신호들의 제 2 세트에 적어도 부분적으로 기초하여 순시적 채널 추정값을 생성할 수도 있다. 순시적 채널 추정 모듈 (810) 은 또한 변환된 제어 채널에 기초하여 채널 추정값을 리파이닝할 수도 있다.
복조기 (815) 는 도 2 내지 도 5 를 참조하여 위에 설명된 바와 같이, 장기 채널 추정값 및 순시적 채널 추정값을 이용하여 낮은 레이턴시 버스트를 복조할 수도 있다.
제어 채널 변환 모듈 (820) 은 도 2 내지 도 5 를 참조하여 위에 설명된 바와 같이, 낮은 레이턴시 버스트가 하나 이상의 제어 채널 송신들을 포함할 수도 있도록 구성될 수도 있다. 제어 채널 변환 모듈 (820) 은 또한 낮은 레이턴시 버스트의 복조를 위하여 하나 이상의 제어 채널 송신들을 파일롯 데이터로 변환할 수도 있다.
송신 랭크 모듈 (825) 은 도 2 내지 도 5 를 참조하여 위에 설명된 바와 같이, 버스트 파일롯 송신 구성이 랭크 1 송신에 기초하여 임베딩된 파일롯 신호들의 세트를 포함할 수도 있도록 구성될 수도 있다. 일부 예들에서, 버스트 파일롯 송신 구성은 랭크 2 송신에 기초하여 임베딩된 파일롯 신호들의 세트를 포함한다.
도 9 는 본 개시의 여러 양태들에 따라, 낮은 레이턴시 통신을 위한 하이브리드 파일롯 설계를 위하여 구성되는 UE (115) 를 포함하는 시스템 (900) 의 블록도를 나타낸다. 시스템 (900) 은 도 1 내지 도 8 을 참조하여 위에 설명된 UE (115) 의 일 예일 수도 있는 UE (115-e) 를 포함할 수도 있다. UE (115-e) 는 도 6 내지 도 8 을 참조하여 설명된 하이브리드 파일롯 모듈 (610) 의 일 예일 수도 있는 하이브리드 파일롯 모듈 (910) 을 포함할 수도 있다. UE (115-e) 은 또한 트랙킹 루프 모듈 (925) 을 포함할 수도 있다. UE (115-e) 는 통신들을 송신하기 위한 컴포넌트들 및 통신들을 수신하기 위한 컴포넌트들을 포함한, 양방향 음성 및 데이터 통신들을 위한 컴포넌트들을 포함할 수도 있다. 예를 들어, UE (115-e) 는 UE (115-f) 또는 기지국 (105-c) 과 양방향으로 통신할 수도 있다.
트랙킹 루프 모듈 (925) 은 도 2 내지 도 5 를 참조하여 위에 설명된 바와 같이 장기 채널 추정값에 적어도 부분적으로 기초하여 트랙킹 루프를 업데이트할 수도 있다. 예를 들어, 트랙킹 루프 모듈 (925) 은 UE (115-e) 가 기저대역 변환으로의 RF 에 대한 정확한 주파수를 이용하는 것을 견고한 주파수 트랙킹이 보장하는데 이용될 수도 있다.
UE (115-e) 는 또한 프로세서 모듈 (905) 과 메모리 (915)(소프트웨어 (SW)(920) 를 포함함), 트랜시버 모듈 (935) 및 각각이 서로 (예를 들어, 버스들 (945) 을 통하여) 직접적으로 또는 간접적으로 통신할 수도 있는 하나 이상의 안테나(들)(940)을 포함할 수도 있다. 트랜시버 모듈 (935) 은 위에 설명된 바와 같이, 안테나(들) (940) 또는 유선 또는 무선 링크들을 통해, 하나 이상의 네트워크들과 양방향으로 통신할 수도 있다. 예를 들어, 트랜시버 모듈 (935) 은 기지국 (105) 또는 다른 UE (115) 와 양방향으로 통신할 수도 있다. 트랜시버 모듈 (935) 은 패킷들을 변조하고 변조된 패킷들을 송신을 위해 안테나(들) (940) 에 제공하고, 그리고 안테나(들)(940) 로부터 수신된 패킷들을 복조하는 모뎀을 포함할 수도 있다. UE (115-e) 가 단일의 안테나 (940) 를 포함할 수도 있지만, UE (115-e) 는 또한 다수의 무선 송신들을 동시에 송신 또는 수신가능한 다수의 안테나들 (940) 을 가질 수도 있다.
메모리 (915) 는 랜덤 액세스 메모리 (random access memory; RAM) 및 판독 전용 메모리 (read only memory; ROM) 를 포함할 수도 있다. 메모리 (915) 는 실행될 때, 프로세서 모듈 (905) 로 하여금, 본원에서 설명된 다양한 기능들 (예를 들어, 낮은 레이턴시 통신을 위한 하이브리드 파일롯 설계 등) 을 수행하게 하는 명령들을 포함하는 컴퓨터 판독가능, 컴퓨터 실행가능 소프트웨어/펌웨어 코드 (920) 를 저장할 수도 있다. 대안적으로, 소프트웨어/펌웨어 코드 (920) 는 프로세서 모듈 (905) 에 의해 직접 실행가능하지 않을 수도 있고 컴퓨터로 하여금 (예를 들어, 컴파일링 및 실행될 때) 본원에 설명된 기능들을 수행하게 하도록 구성될 수도 있다. 프로세서 모듈 (905) 은 지능형 하드웨어 디바이스 (예를 들어, 중앙 처리 유닛 (CPU), 마이크로컨트롤러, ASIC 등) 를 포함할 수도 있다.
도 10 은 본 개시의 여러 양태들에 따라, 낮은 레이턴시 통신을 위한 하이브리드 파일롯 설계를 위하여 구성되는 기지국 (105-d) 의 블록도 (1000) 를 나타낸다. 기지국 (105-b) 은 도 1 내지 도 9 를 참조하여 설명된 기지국 (105) 의 하나 이상의 양태들의 일 예일 수도 있다. 기지국 (105-d) 은 수신기 (1005), 기지국 하이브리드 파일롯 모듈 (1010), 또는 송신기 (1015) 를 포함할 수도 있다. 기지국 (105-b) 은 또한 프로세서를 포함할 수도 있다. 이들 컴포넌트들 각각은 서로 통신중에 있을 수도 있다.
기지국 (105-d) 의 컴포넌트들은 하드웨어에서 적용가능한 기능들의 일부 또는 전부를 수행하도록 적응된 적어도 하나의 ASIC 과 개별적으로 또는 총괄적으로 구현될 수도 있다. 대안으로서, 기능들은 적어도 하나의 IC 상에서 하나 이상의 다른 프로세싱 유닛들 (또는 코어들) 에 의해 수행될 수도 있다. 다른 실시형태들에서, 다른 유형들의 집적 회로들 (예를 들어, 구조화된/플랫폼 ASIC들, FPGA, 또는 다른 세미-커스텀 IC) 이 사용될 수도 있고, 이는 당업계에 공지된 임의의 방식으로 프로그래밍될 수도 있다. 각각의 유닛의 기능들은 또한 전체적으로 또는 부분적으로 하나 이상의 범용 또는 애플리케이션-특정 프로세서들에 의해 실행되도록 포맷된, 메모리에 수록된 명령들로 구현될 수도 있다.
수신기 (1005) 는 정보, 이를 테면, 패킷들, 사용자 데이터, 또는 여러 정보 채널들 (예를 들어, 제어 채널들, 데이터 채널들, 및 낮은 레이턴시 통신을 위한 하이브리드 파일롯 설계에 관련된 정보 등) 과 연관된 제어 정보를 수신할 수도 있다. 정보는 기지국 하이브리드 파일롯 모듈 (1010) 에 그리고 기지국 (105-d) 의 다른 컴포넌트들에 패스온될 수도 있다.
기지국 하이브리드 파일롯 모듈 (1010) 은 주기적 파일롯 송신 구성에 적어도 부분적으로 기초하여 파일롯 신호들의 제 1 세트를 송신하고, 버스트 파일롯 송신 구성에 적어도 부분적으로 기초하여 낮은 레이턴시 버스트에 파일롯 신호들의 제 2 세트를 임베딩하는 것으로서, 버스트 파일롯 송신 구성은 주기적 파일롯 송신 구성과는 상이한, 파일롯 신호들의 제 2 세트를 임베딩하고, 그리고 임베딩된 파일롯 신호들의 제 2 세트를 포함하는 낮은 레이턴시 버스트를 송신할 수도 있다.
송신기 (1015) 는 기지국 (105-d) 의 다른 컴포넌트들로부터 수신된 신호들을 송신할 수도 있다. 일부 실시형태들에서, 송신기 (1015) 는 트랜시버 모듈에서 수신기 (1005) 와 공동위치될 수도 있다. 송신기 (1015) 는 단일 안테나를 포함할 수도 있거나, 또는 복수의 안테나들을 포함할 수도 있다.
도 11 은 본 개시의 여러 양태들에 따라, 낮은 레이턴시 통신을 위한 하이브리드 파일롯 설계를 위한 기지국 (105-e) 의 블록도 (1100) 를 나타낸다. 기지국 (105-e) 은 도 1 내지 도 10 을 참조하여 설명된 기지국 (105) 의 하나 이상의 양태들의 일 예일 수도 있다. 기지국 (105-e) 은 수신기 (1005-a), 기지국 하이브리드 파일롯 모듈 (1010-a) 또는 송신기 (1015-a) 를 포함할 수도 있다. 기지국 (105-e) 은 또한 프로세서를 포함할 수도 있다. 이들 컴포넌트들 각각은 서로 통신중에 있을 수도 있다. 기지국 하이브리드 파일롯 모듈 (1010-a) 은 또한 BS 주기적 파일롯 모듈 (1105), BS 버스트 파일롯 모듈 (1110), 및 버스트 모듈 (1115) 을 포함할 수도 있다.
기지국 (105-e) 의 컴포넌트들은 하드웨어에서 적용가능한 기능들의 일부 또는 전부를 수행하도록 적응된 적어도 하나의 ASIC 과 개별적으로 또는 총괄적으로 구현될 수도 있다. 대안으로서, 기능들은 적어도 하나의 IC 상에서 하나 이상의 다른 프로세싱 유닛들 (또는 코어들) 에 의해 수행될 수도 있다. 다른 실시형태들에서, 다른 유형들의 집적 회로들 (예를 들어, 구조화된/플랫폼 ASIC들, FPGA, 또는 다른 세미-커스텀 IC) 이 사용될 수도 있고, 이는 당업계에 공지된 임의의 방식으로 프로그래밍될 수도 있다. 각각의 유닛의 기능들은 또한 전체적으로 또는 부분적으로 하나 이상의 범용 또는 애플리케이션-특정 프로세서들에 의해 실행되도록 포맷된, 메모리에 수록된 명령들로 구현될 수도 있다.
수신기 (1005-a) 는 기지국 하이브리드 파일롯 모듈 (1010-a) 에 그리고 기지국 (105-e) 의 다른 컴포넌트들에 패스온될 수도 있는 정보를 수신할 수도 있다. 기지국 하이브리드 파일롯 모듈 (1010-a) 은 도 10 을 참조하여 위에 설명된 동작들을 수행할 수도 있다. 송신기 (1015-a) 는 기지국 (105-e) 의 다른 컴포넌트들로부터 수신된 하나 이상의 신호들을 송신할 수도 있다.
BS 주기적 파일롯 모듈 (1105) 은 도 2 내지 도 5 를 참조하여 위에 설명된 바와 같이 주기적 파일롯 송신 구성에 적어도 부분적으로 기초하여 파일롯 신호들의 제 1 세트를 수신할 수도 있다.
BS 버스트 파일롯 모듈 (1110) 은 버스트 파일롯 송신 구성에 적어도 부분적으로 기초하여 낮은 레이턴시 버스트에 파일롯 신호들의 제 2 세트를 임베딩할 수도 있고, 여기에서 버스트 파일롯 송신 구성은 도 2 내지 도 5 를 참조하여 위에 설명된 바와 같이, 주기적 파일롯 송신 구성과는 상이하다. 일부 예들에서, 임베딩된 파일롯 신호들의 제 2 세트는 복조 파일롯 신호들이다.
버스트 모듈 (1115) 은 도 2 내지 도 5 를 참조하여 위에 설명된 바와 같이 임베딩된 파일롯 신호들의 제 2 세트를 포함하는 낮은 레이턴시 버스트를 송신할 수도 있다. 버스트 모듈 (1115) 은 또한, 후속하는 버스트 파일롯 송신 구성에 기초하여 파일롯 신호들의 세트 없이 후속하는 낮은 레이턴시 버스트를 송신할 수도 있다. 일부 예들에서, 낮은 레이턴시 버스트는 하나 이상의 제어 채널 송신들을 포함할 수도 있다.
도 12 는 본 개시의 여러 양태들에 따라, 낮은 레이턴시 통신을 위한 하이브리드 파일롯 설계를 위한 기지국 하이브리드 파일롯 모듈 (1010-b) 의 블록도 (1200) 를 나타낸다. 기지국 하이브리드 파일롯 모듈 (1010-b) 은 도 10 및 도 11 을 참조하여 설명된 기지국 하이브리드 파일롯 모듈 (1010) 의 양태들의 일 예일 수도 있다. 기지국 하이브리드 파일롯 모듈 (1010-a) 은 또한 BS 주기적 파일롯 모듈 (1105-a), BS 버스트 파일롯 모듈 (1110-a), 및 버스트 모듈 (1115-a) 을 포함할 수도 있다. 이들 모듈 각각은 도 11 을 참조로 위에 설명된 기능들을 수행할 수도 있다. 기지국 하이브리드 파일롯 모듈 (1010-b) 은 또한 파일롯 밀도 모듈 (1205), BS 송신 랭크 모듈 (1210) 을 포함할 수도 있다.
기지국 하이브리드 파일롯 모듈 (1010-b) 의 컴포넌트들은 하드웨어에서 적용가능한 기능들의 일부 또는 전부를 수행하도록 적응된 하나 이상의 ASIC 과 개별적으로 또는 총괄적으로 구현될 수도 있다. 대안으로서, 기능들은 적어도 하나의 IC 상에서 하나 이상의 다른 프로세싱 유닛들 (또는 코어들) 에 의해 수행될 수도 있다. 다른 실시형태들에서, 다른 유형들의 집적 회로들 (예를 들어, 구조화된/플랫폼 ASIC들, FPGA, 또는 다른 세미-커스텀 IC) 이 사용될 수도 있고, 이는 당업계에 공지된 임의의 방식으로 프로그래밍될 수도 있다. 각각의 유닛의 기능들은 또한 전체적으로 또는 부분적으로 하나 이상의 범용 또는 애플리케이션-특정 프로세서들에 의해 실행되도록 포맷된, 메모리에 수록된 명령들로 구현될 수도 있다.
파일롯 밀도 모듈 (1205) 은 도 2 내지 도 5 를 참조하여 위에 설명된 바와 같이 주기적 파일롯 송신 구성보다 더 높은 파일롯 밀도를 포함하기 위해 버스트 파일롯 송신 구성을 선택할 수도 있다.
BS 송신 랭크 모듈 (1210) 은 도 2 내지 도 5 를 참조하여 위에 설명된 바와 같이 랭크 1 송신 방식에 대한 낮은 레이턴시 버스트의 채널 PDP 에 대응하는 주파수 도메인에서의 톤 밀도를 갖는 데이터 심볼에 임베딩된 파일롯 신호들의 세트를 포함하기 위해 버스트 파일롯 송신 구성을 선택할 수도 있다. BS 송신 랭크 모듈 (1210) 은 또한 랭크 2 송신 방식에 대한 낮은 레이턴시 버스트의 채널 PDP 에 대응하는 주파수 도메인에서의 톤 밀도를 갖는 데이터 심볼에 임베딩된 파일롯 신호들의 세트를 포함하기 위해 버스트 파일롯 송신 구성을 선택할 수도 있다.
도 13 은 본 개시의 여러 양태들에 따라, 낮은 레이턴시 통신을 위한 하이브리드 파일롯 설계를 위하여 구성되는 기지국 (105-f) 을 포함하는 시스템 (1300) 의 블록도를 나타낸다. 시스템 (1300) 은 도 1 내지 도 12 를 참조하여 위에 설명된 기지국 (105) 의 일 예일 수도 있는 기지국 (105-f) 을 포함할 수도 있다. 기지국 (105-f) 은 도 10 내지 도 12 를 참조하여 설명된 기지국 하이브리드 파일롯 모듈 (1010) 의 일 예일 수도 있는 기지국 하이브리드 파일롯 모듈 (1310) 을 포함할 수도 있다. 기지국 (105-f) 은 또한 통신들을 송신하기 위한 컴포넌트들 및 통신들을 수신하기 위한 컴포넌트들을 포함한, 양방향 음성 및 데이터 통신들을 위한 컴포넌트들을 포함할 수도 있다. 예를 들어, 기지국 (105-f) 은 낮은 레이턴시 송신 구조 및 하이브리드 파일롯 구성을 이용하여 기지국 (105-g) 또는 기지국 (105-h) 과 양방향으로 통신할 수도 있다.
일부 경우들에서, 기지국 (105-f) 은 하나 이상의 유선 백홀 링크들을 가질 수도 있다. 기지국 (105-f) 은 코어 네트워크 (130) 로의 유선 백홀 링크 (예를 들어, S1 인터페이스 등) 를 가질 수도 있다. 기지국 (105-f) 은 또한 기지국간 백홀 링크들 (예를 들어, X2 인터페이스) 을 통하여 다른 기지국들 (105), 이를 테면 기지국 (105-g) 및 기지국 (105-h) 와 통신할 수도 있다. 기지국들 (105) 각각은 동일한 또는 상이한 무선 통신 기법들을 이용하여 UE들 (115) 과 통신할 수도 있다. 일부 경우들에서, 기지국 (105-f) 은 기지국 통신 모듈 (1325) 을 이용하여 다른 기지국들 (105), 이를 테면 기지국 (105-g) 또는 기지국 (105-h) 와 통신할 수도 있다. 일부 실시형태들에서, 기지국 통신 모듈 (1325) 은 기지국들 (105) 중 일부 사이에 통신을 제공하기 위해 LTE/LTE-A 무선 통신 네트워크 기술 내에서 X2 인터페이스를 제공할 수도 있다. 일부 실시형태들에서, 기지국 (105-f) 은 코어 네트워크 (130) 를 통하여 다른 기지국들과 통신할 수도 있다. 일부 경우들에서, 기지국 (105-f) 은 네트워크 통신 모듈 (1330) 을 통하여 코어 네트워크 (130-a) 와 통신할 수도 있다.
기지국 (105-f) 은 프로세서 모듈 (1305), 메모리 (1315)(소프트웨어 (SW)(1320) 를 포함함), 트랜시버 모듈들 (1335) 및 안테나(들)(1340) 을 포함할 수도 있고, 각각은 서로 직접적으로 또는 간접적으로 (예를 들어, 버스 시스템 (1345) 을 통하여) 통신하고 있을 수도 있다. 트랜시버 모듈들 (1335) 은 멀티 모드 디바이스들일 수도 있는 UE들 (115) 과 함께 안테나(들)(1340) 을 통하여 양방향으로 통신하도록 구성될 수도 있다. 트랜시버 모듈 (1335)(또는 기지국 (105-f) 의 다른 컴포넌트들) 은 또한 하나 이상의 다른 기지국들 (도시생략) 과 안테나들 (1340) 을 통하여 양방향으로 통신하도록 구성될 수도 있다. 트랜시버 모듈 (1335) 은 패킷들을 변조하고 변조된 패킷들을 송신을 위해 안테나들 (1340) 에 제공하고, 그리고 안테나들 (1340) 로부터 수신된 패킷들을 복조하도록 구성된 모뎀을 포함할 수도 있다. 기지국 (105-f) 은 다수의 트랜시버 모듈들 (1335) 을 포함할 수도 있고, 모듈들 각각은 하나 이상의 연관된 안테나들 (1340) 을 갖는다. 트랜시버 모듈은 도 10 의 결합된 수신기 (1005) 및 송신기 (1015) 의 일 예일 수도 있다.
메모리 (1315) 는 RAM 및 ROM 을 포함할 수도 있다. 메모리 (1315) 는 또한, 실행될 때, 프로세서 모듈 (1310) 로 하여금, 본원에 설명된 다양한 기능들 (예를 들어, 낮은 레이턴시 통신을 위한 하이브리드 파일롯 설계, 커버리지 강화 기법들을 선택하는 것, 호 프로세싱, 데이터베이스 관리, 메시지 라우팅 등) 을 수행하게 하도록 구성되는 명령들을 포함하는 컴퓨터 판독가능, 컴퓨터 실행가능 소프트웨어 코드 (1320) 를 저장할 수도 있다. 대안적으로, 소프트웨어 (1320) 는 프로세서 모듈 (1305) 에 의해 직접 실행가능하지 않고 컴퓨터로 하여금 (예를 들어, 컴파일링 및 실행될 때) 본원에서 설명된 기능들을 수행하게 하도록 구성될 수도 있다. 프로세서 모듈 (1305) 은 지능형 하드웨어 디바이스 (예를 들어, CPU, 마이크로컨트롤러, ASIC 등) 를 포함할 수도 있다. 프로세서 모듈 (1305) 은 인코더들, 대기열 프로세싱 모듈들, 기저대역 프로세서들, 무선 헤드 제어기들, 디지털 신호 프로세서들 (DSP들) 등과 같은 여러 특수 목적 프로세서들을 포함할 수도 있다.
기지국 통신 모듈 (1325) 은 다른 기지국들 (105) 과의 통신들을 관리할 수도 있다. 통신 관리 모듈은 다른 기지국들 (105) 과 협력하여 UE들 (115) 과의 통신을 제어하는 제어기 또는 스케줄러를 포함할 수도 있다. 예를 들어, 기지국 통신 모듈 (1325) 은 빔포밍 또는 조인트 송신과 같은 여러 간섭 완화 기술들을 위하여 UE들 (115) 로의 송신들을 위한 스케줄링을 코디네이션할 수도 있다.
도 14 는 본 개시의 여러 양태들에 따라, 낮은 레이턴시 통신을 위한 하이브리드 파일롯 설계를 위한 방법 (1400) 을 예시하는 플로우차트를 나타낸다. 방법 (1400) 의 동작들은 도 1 내지 도 13 을 참조하여 설명된 바와 같이 UE (115) 또는 이것의 컴포넌트들에 의해 구현될 수도 있다. 예를 들어, 방법 (1400) 의 동작들은 도 6 내지 도 10 을 참조하여 설명된 바와 같이 하이브리드 파일롯 모듈 (610) 에 의해 수행될 수도 있다. 일부 예들에서, UE (115) 는 위에 설명된 기능들을 수행하기 위해 UE (115) 의 기능적 엘리먼트들을 제어하는 코드들의 세트를 실행할 수도 있다. 추가적으로 또는 대안적으로, UE (115) 는 특수 목적 하드웨어를 이용하여 아래 설명된 기능들의 양태들을 수행할 수도 있다.
블록 1405 에서, UE (115) 는 도 2 내지 도 5 를 참조하여 위에 설명된 바와 같이 주기적 파일롯 송신 구성에 적어도 부분적으로 기초하여 파일롯 신호들의 제 1 세트를 수신할 수도 있다. 특정 예들에서, 블록 1405 의 동작들은 도 7 을 참조하여 위에 설명된 바와 같이 주기적 파일롯 모듈 (705) 에 의해 수행될 수도 있다.
블록 1410 에서, UE (115) 는 버스트 파일롯 송신 구성에 적어도 부분적으로 기초하여 임베딩된 파일롯 신호들의 제 2 세트를 포함하는 낮은 레이턴시 버스트를 수신할 수도 있고, 여기에서 버스트 파일롯 송신 구성은 도 2 내지 도 5 를 참조하여 위에 설명된 바와 같이, 주기적 파일롯 송신 구성과는 상이하다. 특정 예들에서, 블록 1410 의 동작들은 도 7 을 참조하여 위에 설명된 바와 같이 버스트 파일롯 모듈 (710) 에 의해 수행될 수도 있다.
도 15 는 본 개시의 여러 양태들에 따라, 낮은 레이턴시 통신을 위한 하이브리드 파일롯 설계를 위한 방법 (1500) 을 예시하는 플로우차트를 나타낸다. 방법 (1500) 의 동작들은 도 1 내지 도 13 을 참조하여 설명된 바와 같이 UE (115) 또는 이것의 컴포넌트들에 의해 구현될 수도 있다. 예를 들어, 방법 (1500) 의 동작들은 도 6 내지 도 10 을 참조하여 설명된 바와 같이 하이브리드 파일롯 모듈 (610) 에 의해 수행될 수도 있다. 일부 예들에서, UE (115) 는 위에 설명된 기능들을 수행하기 위해 UE (115) 의 기능적 엘리먼트들을 제어하는 코드들의 세트를 실행할 수도 있다. 추가적으로 또는 대안적으로, UE (115) 는 특수 목적 하드웨어를 이용하여 아래 설명된 기능들의 양태들을 수행할 수도 있다. 방법 (1500) 은 또한 도 14 의 방법 (1400) 의 양태들을 통합할 수도 있다.
블록 1505 에서, UE (115) 는 도 2 내지 도 5 를 참조하여 위에 설명된 바와 같이 주기적 파일롯 송신 구성에 적어도 부분적으로 기초하여 파일롯 신호들의 제 1 세트를 수신할 수도 있다. 특정 예들에서, 블록 1505 의 동작들은 도 7 을 참조하여 위에 설명된 바와 같이 주기적 파일롯 모듈 (705) 에 의해 수행될 수도 있다.
블록 1510 에서, UE (115) 는 도 2 내지 도 5 를 참조하여 위에 설명된 바와 같이 파일롯 신호들의 제 1 세트에 적어도 부분적으로 기초하여 장기 채널 추정값을 생성할 수도 있다. 특정 예에서, 블록 1510 의 동작들은 도 8 을 참조하여 위에 설명된 바와 같이 장기 채널 추정 모듈 (805) 에 의해 수행될 수도 있다.
블록 1515 에서, UE (115) 는 버스트 파일롯 송신 구성에 적어도 부분적으로 기초하여 임베딩된 파일롯 신호들의 제 2 세트를 포함하는 낮은 레이턴시 버스트를 수신할 수도 있고, 여기에서 버스트 파일롯 송신 구성은 도 2 내지 도 5 를 참조하여 위에 설명된 바와 같이, 주기적 파일롯 송신 구성과는 상이하다. 특정 예들에서, 블록 1515 의 동작들은 도 7 을 참조하여 위에 설명된 바와 같이 버스트 파일롯 모듈 (710) 에 의해 수행될 수도 있다.
블록 1520 에서, UE (115) 는 도 2 내지 도 5 를 참조하여 위에 설명된 바와 같이 파일롯 신호들의 제 2 세트에 적어도 부분적으로 기초하여 순시적 채널 추정값을 생성할 수도 있다. 특정 예에서, 블록 1520 의 동작들은 도 8 을 참조하여 위에 설명된 바와 같이 순시적 채널 추정 모듈 (810) 에 의해 수행될 수도 있다.
도 16 은 본 개시의 여러 양태들에 따라, 낮은 레이턴시 통신을 위한 하이브리드 파일롯 설계를 위한 방법 (1600) 을 예시하는 플로우차트를 나타낸다. 방법 (1600) 의 동작들은 도 1 내지 도 13 을 참조하여 설명된 바와 같이 UE (115) 또는 이것의 컴포넌트들에 의해 구현될 수도 있다. 예를 들어, 방법 (1600) 의 동작들은 도 6 내지 도 10 을 참조하여 설명된 바와 같이 하이브리드 파일롯 모듈 (610) 에 의해 수행될 수도 있다. 일부 예들에서, UE (115) 는 위에 설명된 기능들을 수행하기 위해 UE (115) 의 기능적 엘리먼트들을 제어하는 코드들의 세트를 실행할 수도 있다. 추가적으로 또는 대안적으로, UE (115) 는 특수 목적 하드웨어를 이용하여 아래 설명된 기능들의 양태들을 수행할 수도 있다. 방법 (1600) 은 또한 도 14 및 도 15 의 방법 (1400 및 1500) 의 양태들을 통합할 수도 있다.
블록 1605 에서, UE (115) 는 도 2 내지 도 5 를 참조하여 위에 설명된 바와 같이 주기적 파일롯 송신 구성에 적어도 부분적으로 기초하여 파일롯 신호들의 제 1 세트를 수신할 수도 있다. 특정 예들에서, 블록 1605 의 동작들은 도 7 을 참조하여 위에 설명된 바와 같이 주기적 파일롯 모듈 (705) 에 의해 수행될 수도 있다.
블록 1610 에서, UE (115) 는 버스트 파일롯 송신 구성에 적어도 부분적으로 기초하여 임베딩된 파일롯 신호들의 제 2 세트를 포함하는 낮은 레이턴시 버스트를 수신할 수도 있고, 여기에서 버스트 파일롯 송신 구성은 도 2 내지 도 5 를 참조하여 위에 설명된 바와 같이, 주기적 파일롯 송신 구성과는 상이하다. 특정 예들에서, 블록 1610 의 동작들은 도 7 을 참조하여 위에 설명된 바와 같이 버스트 파일롯 모듈 (710) 에 의해 수행될 수도 있다.
블록 1615 에서, UE (115) 는 도 2 내지 도 5 를 참조하여 위에 설명된 바와 같이 낮은 레이턴시 버스트의 복조를 위하여 하나 이상의 제어 채널 송신들을 파일롯 데이터로 변환할 수도 있다. 특정 예에서, 블록 1615 의 동작들은 도 8 을 참조하여 위에 설명된 바와 같이 제어 채널 변환 모듈 (820) 에 의해 수행될 수도 있다.
블록 1620 에서, UE (115) 는 도 2 내지 도 5 를 참조하여 위에 설명된 바와 같이 변환된 제어 채널에 기초하여 채널 추정값을 리파이닝할 수도 있다. 특정 예들에서, 블록 1620 의 동작들은 도 8 을 참조하여 위에 설명된 바와 같이 순시적 채널 추정 모듈 (810) 에 의해 수행될 수도 있다.
도 17 은 본 개시의 여러 양태들에 따라, 낮은 레이턴시 통신을 위한 하이브리드 파일롯 설계를 위한 방법 (1700) 을 예시하는 플로우차트를 나타낸다. 플로우차트 (1700) 의 동작들은 도 1 내지 도 13 을 참조로 설명된 바와 같이 기지국 (105) 또는 이들의 컴포넌트들에 의해 구현될 수도 있다. 예를 들어, 방법 (1700) 의 동작들은 도 10 내지 도 13 을 참조하여 설명된 바와 같이 기지국 하이브리드 파일롯 모듈 (1010) 에 의해 수행될 수도 있다. 일부 예들에서, 기지국 (105) 은 아래 설명된 기능들을 수행하기 위해 기지국 (105) 의 기능적 엘리먼트들을 제어하는 코드들의 세트를 실행할 수도 있다. 추가적으로 또는 대안적으로, 기지국 (105) 은 특수 목적 하드웨어를 이용하여 아래 설명된 기능들의 양태들을 수행할 수도 있다. 방법 (1700) 은 또한 도 14 내지 도 16 의 방법 (1400, 1500 및 1600) 의 양태들을 통합할 수도 있다.
블록 1705 에서, 기지국 (105) 은 도 2 내지 도 5 를 참조하여 위에 설명된 바와 같이 주기적 파일롯 송신 구성에 적어도 부분적으로 기초하여 파일롯 신호들의 제 1 세트를 송신할 수도 있다. 특정 예들에서, 블록 1705 의 동작들은 도 1 을 참조하여 위에 설명된 바와 같이 BS 주기적 파일롯 모듈 (1105) 에 의해 수행될 수도 있다.
블록 1710 에서, 기지국 (105) 은 버스트 파일롯 송신 구성에 적어도 부분적으로 기초하여 낮은 레이턴시 버스트에 파일롯 신호들의 제 2 세트를 임베딩할 수도 있고, 여기에서 버스트 파일롯 송신 구성은 도 2 내지 도 5 를 참조하여 위에 설명된 바와 같이, 주기적 파일롯 송신 구성과는 상이하다. 특정 예들에서, 블록 1710 의 동작들은 도 1 을 참조하여 위에 설명된 바와 같이 BS 버스트 파일롯 모듈 (1110) 에 의해 수행될 수도 있다.
블록 1715 에서, 기지국 (105) 은 도 2 내지 도 5 를 참조하여 위에 설명된 바와 같이 임베딩된 파일롯 신호들의 제 2 세트를 포함하는 낮은 레이턴시 버스트를 송신할 수도 있다. 특정 예들에서, 블록 1715 의 동작들은 도 1 을 참조하여 위에 설명된 바와 같이 버스트 모듈 (1115) 에 의해 수행될 수도 있다.
도 18 은 본 개시의 여러 양태들에 따라, 낮은 레이턴시 통신을 위한 하이브리드 파일롯 설계를 위한 방법 (1800) 을 예시하는 플로우차트를 나타낸다. 플로우차트 (1800) 의 동작들은 도 1 내지 도 13 을 참조로 설명된 바와 같이 기지국 (105) 또는 이들의 컴포넌트들에 의해 구현될 수도 있다. 예를 들어, 방법 (1800) 의 동작들은 도 10 내지 도 13 을 참조하여 설명된 바와 같이 기지국 하이브리드 파일롯 모듈 (1010) 에 의해 수행될 수도 있다. 일부 예들에서, 기지국 (105) 은 아래 설명된 기능들을 수행하기 위해 기지국 (105) 의 기능적 엘리먼트들을 제어하는 코드들의 세트를 실행할 수도 있다. 추가적으로 또는 대안적으로, 기지국 (105) 은 특수 목적 하드웨어를 이용하여 아래 설명된 기능들의 양태들을 수행할 수도 있다. 방법 (1800) 은 또한 도 14 내지 도 17 의 방법 (1400, 1500, 1600 및 1700) 의 양태들을 통합할 수도 있다.
블록 1805 에서, 기지국 (105) 은 도 2 내지 도 5 를 참조하여 위에 설명된 바와 같이 주기적 파일롯 송신 구성에 적어도 부분적으로 기초하여 파일롯 신호들의 제 1 세트를 송신할 수도 있다. 특정 예들에서, 블록 1805 의 동작들은 도 1 을 참조하여 위에 설명된 바와 같이 BS 주기적 파일롯 모듈 (1105) 에 의해 수행될 수도 있다.
블록 1810 에서, 기지국 (105) 은 도 2 내지 도 5 를 참조하여 위에 설명된 바와 같이 주기적 파일롯 송신 구성보다 더 높은 파일롯 밀도를 포함하기 위해 버스트 파일롯 송신 구성을 선택할 수도 있다. 특정 예들에서, 블록 1810 의 동작들은 도 1 을 참조하여 위에 설명된 바와 같이 파일롯 밀도 모듈 (1205) 에 의해 수행될 수도 있다.
블록 1815 에서, 기지국 (105) 은 버스트 파일롯 송신 구성에 적어도 부분적으로 기초하여 낮은 레이턴시 버스트에 파일롯 신호들의 제 2 세트를 임베딩할 수도 있고, 여기에서 버스트 파일롯 송신 구성은 도 2 내지 도 5 를 참조하여 위에 설명된 바와 같이, 주기적 파일롯 송신 구성과는 상이하다. 특정 예들에서, 블록 1815 의 동작들은 도 1 을 참조하여 위에 설명된 바와 같이 BS 버스트 파일롯 모듈 (1110) 에 의해 수행될 수도 있다.
블록 1820 에서, 기지국 (105) 은 도 2 내지 도 5 를 참조하여 위에 설명된 바와 같이 임베딩된 파일롯 신호들의 제 2 세트를 포함하는 낮은 레이턴시 버스트를 송신할 수도 있다. 특정 예들에서, 블록 1820 의 동작들은 도 1 을 참조하여 위에 설명된 바와 같이 버스트 모듈 (1115) 에 의해 수행될 수도 있다.
도 19 는 본 개시의 여러 양태들에 따라, 낮은 레이턴시 통신을 위한 하이브리드 파일롯 설계를 위한 방법 (1900) 을 예시하는 플로우차트를 나타낸다. 플로우차트 (1900) 의 동작들은 도 1 내지 도 13 을 참조로 설명된 바와 같이 기지국 (105) 또는 이들의 컴포넌트들에 의해 구현될 수도 있다. 예를 들어, 방법 (1900) 의 동작들은 도 10 내지 도 13 을 참조하여 설명된 바와 같이 기지국 하이브리드 파일롯 모듈 (1010) 에 의해 수행될 수도 있다. 일부 예들에서, 기지국 (105) 은 아래 설명된 기능들을 수행하기 위해 기지국 (105) 의 기능적 엘리먼트들을 제어하는 코드들의 세트를 실행할 수도 있다. 추가적으로 또는 대안적으로, 기지국 (105) 은 특수 목적 하드웨어를 이용하여 아래 설명된 기능들의 양태들을 수행할 수도 있다. 방법 (1900) 은 또한 도 14 내지 도 18 의 방법 (1400, 1500, 1600, 1700 및 1800) 의 양태들을 통합할 수도 있다.
블록 1905 에서, 기지국 (105) 은 도 2 내지 도 5 를 참조하여 위에 설명된 바와 같이 주기적 파일롯 송신 구성에 적어도 부분적으로 기초하여 파일롯 신호들의 제 1 세트를 송신할 수도 있다. 특정 예들에서, 블록 1905 의 동작들은 도 1 을 참조하여 위에 설명된 바와 같이 BS 주기적 파일롯 모듈 (1105) 에 의해 수행될 수도 있다.
블록 1910 에서, 기지국 (105) 은 버스트 파일롯 송신 구성에 적어도 부분적으로 기초하여 낮은 레이턴시 버스트에 파일롯 신호들의 제 2 세트를 임베딩할 수도 있고, 여기에서 버스트 파일롯 송신 구성은 도 2 내지 도 5 를 참조하여 위에 설명된 바와 같이, 주기적 파일롯 송신 구성과는 상이하다. 특정 예들에서, 블록 1910 의 동작들은 도 1 을 참조하여 위에 설명된 바와 같이 BS 버스트 파일롯 모듈 (1110) 에 의해 수행될 수도 있다.
블록 1915 에서, 기지국 (105) 은 도 2 내지 도 5 를 참조하여 위에 설명된 바와 같이 임베딩된 파일롯 신호들의 제 2 세트를 포함하는 낮은 레이턴시 버스트를 송신할 수도 있다. 특정 예들에서, 블록 1915 의 동작들은 도 1 을 참조하여 위에 설명된 바와 같이 버스트 모듈 (1115) 에 의해 수행될 수도 있다.
블록 1920 에서, 기지국 (105) 은 도 2 내지 도 5 를 참조하여 위에 설명된 후속하는 버스트 파일롯 송신 구성에 기초하여 파일롯 신호들의 세트 없이 후속하는 낮은 레이턴시 버스트를 송신할 수도 있다. 특정 예들에서, 블록 1920 의 동작들은 도 1 을 참조하여 위에 설명된 바와 같이 버스트 모듈 (1115) 에 의해 수행될 수도 있다.
따라서, 방법들 (1400, 1500, 1600, 1700, 1800, 및 1900) 은 낮은 레이턴시 통신을 위한 하이브리드 파일롯 설계를 위해 제공할 수도 있다. 방법들 (1400, 1500, 1600, 1700, 1800, 및 1900) 은 가능한 구현들을 설명하고 동작들 및 단계들은 다른 구현들이 가능하게 되도록 재배열 또는 달리 수정될 수도 있음을 주지해야 한다. 일부 예들에서, 방법들 (1400, 1500, 1600, 1700, 1800, 및 1900) 중 둘 이상의 방법으로부터의 양태들이 결합될 수도 있다.
첨부된 도면들과 연계하여 위에 설명된 상세한 설명은 예시적인 실시형태들을 설명하며, 청구항들의 범위들 내에 있거나 또는 구현될 수도 있는 모든 실시형태들을 표현하는 것은 아니다. 본원 설명 전반에 걸쳐 이용되는 용어 "예시적인"은 "예, 사례, 또는 실례로서 기능하는" 을 의미하고, 반드시 다른 예시적인 실시형태들보다 더 선호되거나 유익한 것으로 이해될 필요는 없을 것이다. 상세한 설명은 설명된 기법들의 이해를 제공하는 목적을 위해 특정 상세들을 포함한다. 그러나, 이들 기법들은 이들 특정 상세들 없이 실시될 수도 있다. 일부 사례들에서, 잘 알려진 구조들 및 디바이스들은 설명된 실시형태들의 개념들을 모호하게 하는 것을 회피하기 위하여 블록 다이어그램 형태로 도시된다.
정보 및 신호들은 다양한 상이한 기술들 및 기법들 중 임의의 것을 이용하여 표현될 수도 있다. 예를 들면, 상기 설명을 통해 참조될 수도 있는 데이터, 명령들, 커맨드들, 정보, 신호들, 비트들, 심볼들, 및 칩들은 전압들, 전류들, 전자기파들, 자기장들 또는 자기 입자들, 광학 필드들 또는 입자들, 이들의 임의의 조합에 의해 표현될 수도 있다.
따라서, 본원의 개시물과 연계하여 설명된 다양한 예시적인 블록들 및 모듈들은 범용 프로세서, DSP (digital signal processor), ASIC, FPGA 또는 다른 프로그램 가능 논리 디바이스, 이산 게이트나 트랜지스터 로직, 이산 하드웨어 컴포넌트들, 또는 본원에 설명된 기능들을 수행하도록 설계된 것들의 임의의 조합으로 구현되거나 수행될 수도 있다. 범용 프로세서는 마이크로프로세서일 수도 있지만, 대안에서, 프로세서는 임의의 종래의 프로세서, 제어기, 마이크로제어기, 또는 상태 머신일 수도 있다. 프로세서는 또한 컴퓨팅 디바이스들의 조합, 예를 들어, DSP 와 마이크로프로세서의 조합, 다수의 마이크로프로세서들, DSP 코어와 결합된 하나 이상의 마이크로프로세서들, 또는 임의의 다른 이러한 구성으로서 구현될 수도 있다.
본 명세서에서 설명된 기능들은 하드웨어, 프로세서에 의해 실행된 소프트웨어, 펌웨어, 또는 그 임의의 조합에서 구현될 수도 있다. 프로세서에 의해 실행된 소프트웨어에서 구현되면, 그 기능들은 컴퓨터 판독가능 매체 상에 하나 이상의 명령들 또는 코드로서 저장 또는 송신될 수도 있다. 다른 예들 및 실시형태들이 본 개시의 범위 및 사상 및 첨부된 청구항들 내에 있다. 예를 들어, 소프트웨어의 본질로 인해, 상기 설명된 기능들은 프로세서에 의해 실행된 소프트웨어, 하드웨어, 펌웨어, 하드와이어링, 또는 이들 중 임의의 것의 조합들을 사용하여 구현될 수 있다. 기능들을 구현하는 특징부들은 또한 기능들의 부분들이 상이한 물리적 로케이션들에서 구현되도록 분포되는 것을 포함하여, 다양한 포지션들에 물리적으로 위치할 수도 있다. 또한, 청구항들에 포함하여, 본 명세서에서 사용한 바와 같이, "중 적어도 하나" 가 서문이 되는 아이템들의 리스트에서 사용한 바와 같은 "또는" 은 예를 들어, [A, B, 또는 C 중 적어도 하나] 의 리스트가 A 또는 B 또는 C 또는 AB 또는 AC 또는 BC 또는 ABC (즉, A 및 B 및 C) 를 의미하도록 하는 이접적인 리스트를 나타낸다.
컴퓨터 판독가능 매체들은 한 장소에서 다른 장소로 컴퓨터 프로그램의 전송을 가능하게 하는 임의의 매체를 포함하는 통신 매체 및 컴퓨터 저장 매체 양자를 포함한다. 저장 매체는 범용 또는 특수 목적 컴퓨터에 의해 액세스될 수 있는 임의의 이용가능한 매체일 수도 있다. 제한없는 예로서, 그러한 비일시적 컴퓨터 판독 가능한 매체들은 RAM, ROM, EEPROM (electrically erasable programmable read only memory), CD (compact disk) ROM 이나 다른 광 디스크 저장소, 자기 디스크 저장소나 다른 자기 저장 디바이스들, 또는 명령들이나 데이터 구조들의 형태로 원하는 프로그램 코드 수단을 이송 또는 저장하기 위해 이용될 수 있으며 범용 컴퓨터나 특수 목적용 컴퓨터 또는 범용 프로세서나 특수 목적용 프로세서에 의해 액세스될 수 있는 임의의 다른 비일시적 매체를 포함할 수 있다. 또한, 임의의 접속은 컴퓨터 판독가능한 매체라고 적절히 지칭된다. 예를 들면, 소프트웨어가 동축 케이블, 광섬유 케이블, 연선, 디지털 가입자 회선, 또는 적외선, 무선, 및 마이크로파와 같은 무선 기술들을 사용하여 웹사이트, 서버, 또는 다른 원격 소스로부터 전송되면, 동축 케이블, 광섬유 케이블, 연선, 디지털 가입자 회선, 또는 적외선, 무선, 및 마이크로파와 같은 무선 기술들은 매체의 정의 내에 포함된다. 본원에서 사용된 디스크 (disk) 와 디스크 (disc) 는, CD, 레이저 디스크, 광 디스크, DVD (digital versatile disc), 플로피디스크, 및 블루레이 디스크를 포함하며, 여기서 디스크 (disk) 들은 보통 자기적으로 데이터를 재생하고, 반면 디스크 (disc) 들은 레이저를 이용하여 광학적으로 데이터를 재생한다. 상기의 조합들이 또한 컴퓨터 판독가능 매체들의 범위 내에 포함된다.
앞서의 본 개시의 설명은 당업자들이 개시물을 제조하거나 이용하는 것을 가능하게 하기 위해 제공된다. 본 개시의 여러 수정들이 당업자들에게 쉽게 자명할 것이고, 본원에 정의된 일반적인 원리들은 본 개시물의 사상 또는 범위를 벗어나지 않으면서 다양한 변형들에 적용될 수도 있다. 따라서, 본 개시는 본 명세서에서 설명된 예들 및 설계들에 제한되지 않고 본 명세서에서 개시된 원리들 및 신규한 특징들에 부합하는 최광의 범위를 부여받게 될 것이다.
본원에 설명된 기술들은 여러 무선 통신 시스템들, 이를 테면, 코드 분할 다중 접속 (code division multiple access; CDMA), 시분할 다중 접속 (time division multiple access; TDMA), 주파수 분할 다중 접속 (frequency division multiple access; FDMA), 직교 주파수 분할 다중 접속 (orthogonal frequency division multiple access; OFDMA), 단일 캐리어 주파수 분할 다중 접속 (single carrier frequency division multiple access; SC-FDMA), 및 다른 시스템들에 이용될 수도 있다. 용어들 "시스템" 및 "네트워크" 는 종종 호환가능하게 이용된다. CDMA 시스템은 무선 기술, 이를 테면 CDMA2000, UTRA (Universal Terrestrial Radio Access) 등을 구현할 수도 있다. CDMA2000 은 IS-2000, IS-95, 및 IS-856 표준들을 커버한다. IS-2000 릴리스 0 및 릴리즈 A 는 CDMA2000 1X, 1X 등으로 통칭된다. IS-856 (TIA-856) 은 CDMA2000 1xEV-DO, HRPD (High Rate Packet Data) 등으로 통칭된다. UTRA는 WCDMA(Wideband CDMA) 및 CDMA의 다른 변형들을 포함한다. TDMA 네트워크는 모바일 통신용 글로벌 시스템 (GSM) 과 같은 무선 기술을 구현할 수도 있다. OFDMA 시스템은 UMB (Ultra Mobile Broadband), E-UTRA (Evolved UTRA), IEEE 802.11 (Wi-Fi), IEEE 802.16 (WiMAX), IEEE 802.20, Flash-OFDM 등과 같은 무선 기술을 구현할 수도 있다. UTRA 및 E-UTRA 는 UMTS (Universal Mobile Telecommunication System) 의 일부이다. 3GPP LTE (Long Term Evolution) 와 LTE-A (LTE-Advanced) 는 E-UTRA 를 사용하는 UMTS (Universal Mobile Telecommunications System) 의 새로운 릴리즈 (releases) 이다. UTRA, E-UTRA, UMTS, LTE, LTE-A 및 GSM (Global System for Mobile communications) 은 "3rd Generation Partnership Project (3GPP)"라는 이름의 조직으로부터의 다큐먼트들에서 설명된다. CDMA2000 및 UMB 는 "3rd Generation Partnership Project 2 (3GPP2)"라는 이름의 조직으로부터의 다큐먼트들에서 설명된다. 본원에서 설명된 기법들은 상기 언급된 시스템들 및 무선 기술들 뿐만 아니라 다른 시스템들 및 무선 기술들을 위해 사용될 수도 있다. 그러나, 상기의 설명은 예의 목적들을 위해 LTE 시스템을 설명하고, 상기의 설명 대부분에서 LTE 전문용어가 사용되지만, 그 기법들은 LTE 애플리케이션들을 넘어 적용가능하다.

Claims (30)

  1. 사용자 장비 (user equipment; UE) 에서의 무선 통신의 방법으로서,
    주기적 파일롯 송신 구성 (configuration) 에 적어도 부분적으로 기초하여 파일롯 신호들의 제 1 세트를 수신하는 단계; 및
    버스트 파일롯 송신 구성에 적어도 부분적으로 기초하여 임베딩된 파일롯 신호들의 제 2 세트를 포함하는 낮은 레이턴시 버스트를 수신하는 단계로서, 상기 버스트 파일롯 송신 구성은 상기 주기적 파일롯 송신 구성과는 상이한, 상기 낮은 레이턴시 버스트를 수신하는 단계를 포함하는, 사용자 장비 (UE) 에서의 무선 통신의 방법.
  2. 제 1 항에 있어서,
    상기 파일롯 신호들의 제 1 세트에 적어도 부분적으로 기초하여 장기 채널 추정값을 생성하는 단계를 더 포함하는, 사용자 장비 (UE) 에서의 무선 통신의 방법.
  3. 제 2 항에 있어서,
    상기 파일롯 신호들의 제 2 세트에 적어도 부분적으로 기초하여 순시적 채널 추정값을 생성하는 단계를 더 포함하는, 사용자 장비 (UE) 에서의 무선 통신의 방법.
  4. 제 3 항에 있어서,
    상기 장기 채널 추정값 및 상기 순시적 채널 추정값을 이용하여 상기 낮은 레이턴시 버스트를 복조하는 단계를 더 포함하는, 사용자 장비 (UE) 에서의 무선 통신의 방법.
  5. 제 2 항에 있어서,
    상기 장기 채널 추정값에 기초하여 기지국에 채널 상태 정보 메시지를 송신하는 단계를 더 포함하는, 사용자 장비 (UE) 에서의 무선 통신의 방법.
  6. 제 2 항에 있어서,
    상기 장기 채널 추정값에 적어도 부분적으로 기초하여 트랙킹 루프를 업데이트하는 단계를 더 포함하는, 사용자 장비 (UE) 에서의 무선 통신의 방법.
  7. 제 1 항에 있어서,
    상기 낮은 레이턴시 버스트는 하나 이상의 제어 채널 송신들을 포함하는, 사용자 장비 (UE) 에서의 무선 통신의 방법.
  8. 제 7 항에 있어서,
    상기 낮은 레이턴시 버스트의 복조를 위하여 상기 하나 이상의 제어 채널 송신들을 파일롯 데이터로 변환하는 단계를 더 포함하는, 사용자 장비 (UE) 에서의 무선 통신의 방법.
  9. 제 8 항에 있어서,
    변환된 상기 제어 채널에 기초하여 채널 추정값을 리파이닝하는 단계를 더 포함하는, 사용자 장비 (UE) 에서의 무선 통신의 방법.
  10. 제 1 항에 있어서,
    후속하는 버스트 송신 구성에 기초하여 파일롯들 없이 후속하는 낮은 레이턴스 버스트를 수신하는 단계를 더 포함하는, 사용자 장비 (UE) 에서의 무선 통신의 방법.
  11. 제 1 항에 있어서,
    상기 버스트 파일롯 송신 구성은 랭크 1 송신에 기초하여 임베딩된 파일롯 신호들의 세트를 포함하는, 사용자 장비 (UE) 에서의 무선 통신의 방법.
  12. 제 1 항에 있어서,
    상기 버스트 파일롯 송신 구성은 랭크 2 송신에 기초하여 임베딩된 파일롯 신호들의 세트를 포함하는, 사용자 장비 (UE) 에서의 무선 통신의 방법.
  13. 제 1 항에 있어서,
    상기 버스트 파일롯 송신 구성은 상기 주기적 파일롯 송신 구성보다 더 높은 파일롯 밀도를 포함하는, 사용자 장비 (UE) 에서의 무선 통신의 방법.
  14. 제 1 항에 있어서,
    상기 임베딩된 파일롯 신호들의 제 2 세트는 복조 파일롯 신호들인, 사용자 장비 (UE) 에서의 무선 통신의 방법.
  15. 기지국에서의 무선 통신의 방법으로서,
    주기적 파일롯 송신 구성에 적어도 부분적으로 기초하여 파일롯 신호들의 제 1 세트를 송신하는 단계;
    버스트 파일롯 송신 구성에 적어도 부분적으로 기초하여 낮은 레이턴시 버스트에 파일롯 신호들의 제 2 세트를 임베딩하는 단계로서, 상기 버스트 파일롯 송신 구성은 상기 주기적 파일롯 송신 구성과는 상이한, 상기 파일롯 신호들의 제 2 세트를 임베딩하는 단계; 및
    임베딩된 상기 파일롯 신호들의 제 2 세트를 포함하는 상기 낮은 레이턴시 버스트를 송신하는 단계를 포함하는, 기지국에서의 무선 통신의 방법.
  16. 제 15 항에 있어서,
    상기 주기적 파일롯 송신 구성보다 더 높은 파일롯 밀도를 포함하기 위해 상기 버스트 파일롯 송신 구성을 선택하는 단계를 더 포함하는, 기지국에서의 무선 통신의 방법.
  17. 제 15 항에 있어서,
    랭크 1 송신 방식에 대한 상기 낮은 레이턴시 버스트의 채널 PDP (power delay profile) 에 대응하는 주파수 도메인에서의 톤 밀도를 갖는 데이터 심볼에 임베딩된 파일롯 신호들의 세트를 포함하기 위해 상기 버스트 파일롯 송신 구성을 선택하는 단계를 더 포함하는, 기지국에서의 무선 통신의 방법.
  18. 제 15 항에 있어서,
    랭크 2 송신 방식에 대한 상기 낮은 레이턴시 버스트의 채널 PDP에 대응하는 주파수 도메인에서의 톤 밀도를 갖는 데이터 심볼에 임베딩된 파일롯 신호들의 세트를 포함하기 위해 상기 버스트 파일롯 송신 구성을 선택하는 단계를 더 포함하는, 기지국에서의 무선 통신의 방법.
  19. 제 15 항에 있어서,
    후속하는 버스트 파일롯 송신 구성에 기초하여 파일롯 신호들의 세트 없이 후속하는 낮은 레이턴시 버스트를 송신하는 단계를 더 포함하는, 기지국에서의 무선 통신의 방법.
  20. 제 15 항에 있어서,
    상기 낮은 레이턴시 버스트는 하나 이상의 제어 채널 송신들을 포함하는, 기지국에서의 무선 통신의 방법.
  21. 제 15 항에 있어서,
    상기 임베딩된 파일롯 신호들의 제 2 세트는 복조 파일롯 신호들인, 기지국에서의 무선 통신의 방법.
  22. 사용자 장비 (UE) 에서의 무선 통신을 위한 장치로서,
    프로세서;
    상기 프로세서와 전자적으로 통신하는 메모리; 및
    상기 메모리에 저장된 명령들을 포함하고,
    상기 명령들은 상기 프로세서에 의해:
    주기적 파일롯 송신 구성에 적어도 부분적으로 기초하여 파일롯 신호들의 제 1 세트를 수신하고; 그리고
    버스트 파일롯 송신 구성에 적어도 부분적으로 기초하여 임베딩된 파일롯 신호들의 제 2 세트를 포함하는 낮은 레이턴시 버스트를 수신하는 것으로서, 상기 버스트 파일롯 송신 구성은 상기 주기적 파일롯 송신 구성과는 상이한, 상기 낮은 레이턴시 버스트를 수신하도록 실행가능한, 사용자 장비 (UE) 에서의 무선 통신을 위한 장치.
  23. 제 22 항에 있어서,
    상기 명령들은 상기 프로세서에 의해:
    상기 파일롯 신호들의 제 1 세트에 적어도 부분적으로 기초하여 장기 채널 추정값을 생성하도록 실행가능한, 사용자 장비 (UE) 에서의 무선 통신을 위한 장치.
  24. 제 23 항에 있어서,
    상기 명령들은 상기 프로세서에 의해:
    상기 파일롯 신호들의 제 2 세트에 적어도 부분적으로 기초하여 순시적 채널 추정값을 생성하도록 실행가능한, 사용자 장비 (UE) 에서의 무선 통신을 위한 장치.
  25. 제 23 항에 있어서,
    상기 명령들은 상기 프로세서에 의해:
    상기 장기 채널 추정값에 기초하여 기지국에 채널 상태 정보 메시지를 송신하도록 실행가능한, 사용자 장비 (UE) 에서의 무선 통신을 위한 장치.
  26. 제 22 항에 있어서,
    상기 명령들은 상기 프로세서에 의해:
    후속하는 버스트 송신 구성에 기초하여 파일롯들 없이 후속하는 낮은 레이턴스 버스트를 수신하도록 실행가능한, 사용자 장비 (UE) 에서의 무선 통신을 위한 장치.
  27. 기지국에서의 무선 통신을 위한 장치로서,
    프로세서;
    상기 프로세서와 전자적으로 통신하는 메모리; 및
    상기 메모리에 저장된 명령들을 포함하고,
    상기 명령들은 상기 프로세서에 의해:
    주기적 파일롯 송신 구성에 적어도 부분적으로 기초하여 파일롯 신호들의 제 1 세트를 송신하고;
    버스트 파일롯 송신 구성에 적어도 부분적으로 기초하여 낮은 레이턴시 버스트에 파일롯 신호들의 제 2 세트를 임베딩하는 것으로서, 상기 버스트 파일롯 송신 구성은 상기 주기적 파일롯 송신 구성과는 상이한, 상기 파일롯 신호들의 제 2 세트를 임베딩하고; 그리고
    임베딩된 상기 파일롯 신호들의 제 2 세트를 포함하는 상기 낮은 레이턴시 버스트를 송신하도록 실행가능한, 기지국에서의 무선 통신을 위한 장치.
  28. 제 27 항에 있어서,
    상기 명령들은 상기 프로세서에 의해:
    상기 주기적 파일롯 송신 구성보다 더 높은 파일롯 밀도를 포함하기 위해 상기 버스트 파일롯 송신 구성을 선택하도록 실행가능한, 기지국에서의 무선 통신을 위한 장치.
  29. 제 27 항에 있어서,
    상기 명령들은 상기 프로세서에 의해:
    랭크 1 송신 방식에 대한 상기 낮은 레이턴시 버스트의 채널 PDP 에 대응하는 주파수 도메인에서의 톤 밀도를 갖는 데이터 심볼에 임베딩된 파일롯 신호들의 세트를 포함하기 위해 상기 버스트 파일롯 송신 구성을 선택하도록 실행가능한, 기지국에서의 무선 통신을 위한 장치.
  30. 제 27 항에 있어서,
    상기 명령들은 상기 프로세서에 의해:
    랭크 2 송신 방식에 대한 상기 낮은 레이턴시 버스트의 채널 PDP에 대응하는 주파수 도메인에서의 톤 밀도를 갖는 데이터 심볼에 임베딩된 파일롯 신호들의 세트를 포함하기 위해 상기 버스트 파일롯 송신 구성을 선택하도록 실행가능한, 기지국에서의 무선 통신을 위한 장치.
KR1020177011517A 2014-10-29 2015-10-06 낮은 레이턴시 통신을 위한 하이브리드 파일롯 설계 KR102437994B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020227028853A KR102618084B1 (ko) 2014-10-29 2015-10-06 낮은 레이턴시 통신을 위한 하이브리드 파일롯 설계

Applications Claiming Priority (5)

Application Number Priority Date Filing Date Title
US201462072329P 2014-10-29 2014-10-29
US62/072,329 2014-10-29
US14/706,193 US9673948B2 (en) 2014-10-29 2015-05-07 Hybrid pilot design for low latency communication
US14/706,193 2015-05-07
PCT/US2015/054211 WO2016069219A1 (en) 2014-10-29 2015-10-06 Hybrid pilot design for low latency communication

Related Child Applications (1)

Application Number Title Priority Date Filing Date
KR1020227028853A Division KR102618084B1 (ko) 2014-10-29 2015-10-06 낮은 레이턴시 통신을 위한 하이브리드 파일롯 설계

Publications (2)

Publication Number Publication Date
KR20170074892A true KR20170074892A (ko) 2017-06-30
KR102437994B1 KR102437994B1 (ko) 2022-08-29

Family

ID=55853867

Family Applications (2)

Application Number Title Priority Date Filing Date
KR1020177011517A KR102437994B1 (ko) 2014-10-29 2015-10-06 낮은 레이턴시 통신을 위한 하이브리드 파일롯 설계
KR1020227028853A KR102618084B1 (ko) 2014-10-29 2015-10-06 낮은 레이턴시 통신을 위한 하이브리드 파일롯 설계

Family Applications After (1)

Application Number Title Priority Date Filing Date
KR1020227028853A KR102618084B1 (ko) 2014-10-29 2015-10-06 낮은 레이턴시 통신을 위한 하이브리드 파일롯 설계

Country Status (9)

Country Link
US (1) US9673948B2 (ko)
EP (3) EP3376703A1 (ko)
JP (1) JP6708637B2 (ko)
KR (2) KR102437994B1 (ko)
CN (1) CN107078885B (ko)
BR (1) BR112017008605B1 (ko)
ES (1) ES2729491T3 (ko)
HU (1) HUE043372T2 (ko)
WO (1) WO2016069219A1 (ko)

Families Citing this family (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9621389B2 (en) * 2013-09-30 2017-04-11 Volvo Car Corporation Method to introduce complementing training symbols into a 802.11p OFDM frame in vehicular communications
US9967070B2 (en) * 2014-10-31 2018-05-08 Qualcomm Incorporated Pilot reconfiguration and retransmission in wireless networks
US10333738B2 (en) * 2015-06-04 2019-06-25 Electronics And Telecommunications Research Institute Method and apparatus for receiving data and method for transmitting data in mobile communication system
CN106992837B (zh) * 2016-01-20 2020-06-16 华为技术有限公司 多天线数据传输的方法、网络设备、终端设备及系统
EP3411981B1 (en) * 2016-02-26 2020-04-08 Huawei Technologies Duesseldorf GmbH Transmission and reception devices processing composed pilot signals
US10985948B2 (en) 2016-03-11 2021-04-20 Qualcomm Incorporated Noise and interference estimation in wireless systems using multiple transmission time intervals
US10411782B2 (en) * 2016-03-31 2019-09-10 Qualcomm Incorporated Channel estimation for per-tone continuous precoding in downlink MIMO transmission
CN106059730A (zh) * 2016-05-13 2016-10-26 电子科技大学 一种基于稀疏信道估计的自适应导频结构优化设计方法
CN107743058B (zh) * 2016-08-11 2022-03-01 中兴通讯股份有限公司 导频配置和信息反馈方法、装置及系统
US10205581B2 (en) * 2016-09-22 2019-02-12 Huawei Technologies Co., Ltd. Flexible slot architecture for low latency communication
CN107959558A (zh) * 2016-10-18 2018-04-24 工业和信息化部电信研究院 一种用于短tti的上行导频设计方法和装置
US11412534B2 (en) 2016-11-04 2022-08-09 Qualcomm Incorporated System and method for mapping uplink control information
WO2018199685A1 (ko) * 2017-04-28 2018-11-01 한국전자통신연구원 통신 시스템에서 하향링크 채널 및 참조 신호의 송수신 방법
US11265742B2 (en) 2017-05-17 2022-03-01 Qualcomm Incorporated Radio link monitoring with sub-bands and interference measurements
CN109347770B (zh) * 2018-12-10 2021-06-25 中南大学 一种基于压缩感知理论的信道估计方法及装置
US11411779B2 (en) 2020-03-31 2022-08-09 XCOM Labs, Inc. Reference signal channel estimation
CA3195885A1 (en) 2020-10-19 2022-04-28 XCOM Labs, Inc. Reference signal for wireless communication systems
WO2022093988A1 (en) 2020-10-30 2022-05-05 XCOM Labs, Inc. Clustering and/or rate selection in multiple-input multiple-output communication systems
CN112436929B (zh) * 2020-11-24 2023-09-15 北京中航通用科技有限公司 一种混合双通道热冗余近场通信的方法及装置

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20080036151A (ko) * 2005-08-15 2008-04-24 모토로라 인코포레이티드 파일럿 신호 송신을 위한 방법 및 장치
US20080219361A1 (en) * 2007-03-08 2008-09-11 Jiann-Ching Guey Adaptive Pilot Symbol Allocation Method and Apparatus
US20140153669A1 (en) * 2005-07-29 2014-06-05 Panasonic Corporation Communication apparatus and communication method

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR0142497B1 (ko) 1995-06-23 1998-08-01 양승택 역방향 링크에 버스트 파일럿을 갖는 채널구조
US7289473B1 (en) 1997-11-03 2007-10-30 Qualcomm Incorporated Pilot reference transmission for a wireless communication system
US7177297B2 (en) 2003-05-12 2007-02-13 Qualcomm Incorporated Fast frequency hopping with a code division multiplexed pilot in an OFDMA system
US8165167B2 (en) * 2005-03-10 2012-04-24 Qualcomm Incorporated Time tracking for a communication system
US8098767B2 (en) 2007-12-20 2012-01-17 Qualcomm Incorporated Receiver adjustment between pilot bursts
CN101572682A (zh) * 2008-05-04 2009-11-04 华为技术有限公司 获取信道信息的方法和装置
KR101582685B1 (ko) * 2008-12-03 2016-01-06 엘지전자 주식회사 다중안테나를 이용한 데이터 전송장치 및 방법
US8879532B2 (en) * 2009-03-24 2014-11-04 Samsung Electronics Co., Ltd. Techniques for pilot stream remapping in OFDM wireless communication system
US8238931B1 (en) 2009-12-10 2012-08-07 Sprint Spectrum L.P. Auxiliary pilot triggering based on latency
CN104380615B (zh) * 2012-05-11 2017-09-22 瑞典爱立信有限公司 用于在多天线无线通信系统中传输解调导频的方法和装置

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20140153669A1 (en) * 2005-07-29 2014-06-05 Panasonic Corporation Communication apparatus and communication method
KR20080036151A (ko) * 2005-08-15 2008-04-24 모토로라 인코포레이티드 파일럿 신호 송신을 위한 방법 및 장치
US20080219361A1 (en) * 2007-03-08 2008-09-11 Jiann-Ching Guey Adaptive Pilot Symbol Allocation Method and Apparatus

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
3GPP R1-073047 *

Also Published As

Publication number Publication date
CN107078885A (zh) 2017-08-18
EP3213445B1 (en) 2019-03-06
ES2729491T3 (es) 2019-11-04
JP2017533647A (ja) 2017-11-09
EP3873022A1 (en) 2021-09-01
KR102618084B1 (ko) 2023-12-27
KR20220122779A (ko) 2022-09-02
JP6708637B2 (ja) 2020-06-10
EP3213445A1 (en) 2017-09-06
BR112017008605B1 (pt) 2023-11-07
HUE043372T2 (hu) 2019-08-28
KR102437994B1 (ko) 2022-08-29
US9673948B2 (en) 2017-06-06
CN107078885B (zh) 2020-04-14
US20160127093A1 (en) 2016-05-05
EP3376703A1 (en) 2018-09-19
WO2016069219A1 (en) 2016-05-06
BR112017008605A2 (pt) 2017-12-19

Similar Documents

Publication Publication Date Title
KR102618084B1 (ko) 낮은 레이턴시 통신을 위한 하이브리드 파일롯 설계
EP3769564B1 (en) Quasi co-location assumption during bandwidth part switching
CN109792673B (zh) 使用参考信号来改善在从用户装备(ue)的关于射频频带的关闭历时转换到该ue的关于射频频带的开启历时之前的ue预热
KR101913524B1 (ko) 로우 레이턴시 통신을 위한 ul/dl 파형 및 수비학 설계
KR102115647B1 (ko) 저 레이턴시 무선 통신을 위한 랜덤 액세스
JP2019154046A (ja) 分極を使う適応チャネルコーディング
AU2019284023A1 (en) Time division duplex (tdd) subframe structure supporting single and multiple interlace modes
US20210160868A1 (en) Multiple start symbols for new radio-unlicensed (nr-u) physical uplink shared channel (pusch)
KR20170074888A (ko) 신뢰성있는 저 레이턴시 통신을 위한 파운틴 harq
KR102615359B1 (ko) 저 지연 업링크 확인응답 채널 파형 설계
KR20180081723A (ko) 로우 레이턴시 lte 무선 통신들에서 채널들을 제공하기 위한 기법들
WO2017034737A1 (en) Mitigating constrained backhaul availability between a radio access network (ran) and core network
KR101788435B1 (ko) 안테나 스위치 다이버시티를 위한 동적 트리거 알고리즘
JP2017502577A (ja) 時分割複信(tdd)システムにおけるダウンリンクサブフレーム短縮
KR20170061685A (ko) 공유된 무선 주파수 스펙트럼 대역을 통해 송신된 업링크 컴포넌트 캐리어 상의 전력을 관리하기 위한 기술들
JP2018525875A (ja) ミリ波リンクの制御シンボルにおけるジョイントチャネルおよび位相雑音推定
JP7039456B2 (ja) 狭帯域通信のためのバンドルサイズ決定
CA3059792A1 (en) Transmit power and frequency hopping configurations for control information transmissions
KR20170088853A (ko) 무선 통신 시스템에서 레이턴시를 감소시키기 위한 기술들
JP6563479B2 (ja) ワイヤレス通信において送信電力割振りを最適化するための技法
CN106464471B (zh) 用于促成两个或更多个载波上的上行链路传输的设备和方法
JP6490867B1 (ja) 時分割複信(tdd)システムにおけるダウンリンクサブフレーム短縮

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant