KR20170006351A - 소스 드라이버 집적회로, 컨트롤러 및 표시장치 - Google Patents

소스 드라이버 집적회로, 컨트롤러 및 표시장치 Download PDF

Info

Publication number
KR20170006351A
KR20170006351A KR1020150096839A KR20150096839A KR20170006351A KR 20170006351 A KR20170006351 A KR 20170006351A KR 1020150096839 A KR1020150096839 A KR 1020150096839A KR 20150096839 A KR20150096839 A KR 20150096839A KR 20170006351 A KR20170006351 A KR 20170006351A
Authority
KR
South Korea
Prior art keywords
signal
source driver
video signal
driver integrated
controller
Prior art date
Application number
KR1020150096839A
Other languages
English (en)
Inventor
이중영
이윤규
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020150096839A priority Critical patent/KR20170006351A/ko
Publication of KR20170006351A publication Critical patent/KR20170006351A/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3275Details of drivers for data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 실시예들은, 클럭 정보 및 영상 데이터를 포함하는 영상 신호를 수신하고, 수신된 영상 신호에서 클럭 정보에 해당하는 부분의 신호 상태 정보를 파악하여 전송하는 소스 드라이버 집적회로와, 소스 드라이버 집적회로에서 전송된 신호 상태 정보를 토대로 해당 소스 드라이버 집적회로로 전송할 영상 신호의 특성을 제어하는 컨트롤러를 포함하는 표시장치에 관한 것이다.

Description

소스 드라이버 집적회로, 컨트롤러 및 표시장치{SOURCE DRIVER IC, CONTROLLER, AND DISPLAY DEVICE}
본 실시예들은 소스 드라이버 집적회로, 컨트롤러 및 표시장치에 관한 것이다.
정보화 사회가 발전함에 따라 화상을 표시하기 위한 표시장치에 대한 요구가 다양한 형태로 증가하고 있으며, 근래에는 액정표시장치(LCD: Liquid Crystal Display Device), 플라즈마표시장치(PDP: Plasma Display Panel), 표시장치(OLED: Organic Light Emitting Display Device) 등과 같은 여러 가지 표시장치가 활용되고 있다.
이러한 표시장치는 다수의 데이터 라인과 다수의 게이트 라인이 배치되는 표시패널과, 다수의 데이터 라인으로 데이터 전압을 공급하는 데이터 드라이버와, 다수의 게이트 라인으로 스캔 신호를 공급하는 게이트 드라이버와, 데이터 드라이버 및 게이트 드라이버를 제어하는 컨트롤러 등을 포함한다.
데이터 드라이버는 영상 데이터를 포함하는 영상 신호를 컨트롤러로부터 수신하여 데이터 구동을 수행한다.
데이터 드라이버는 둘 이상의 소스 드라이버 집적회로를 포함할 수 있는데, 이러한 둘 이상의 소스 드라이버 집적회로 각각은 배치 위치에 따라 영상 신호 전달 지연 시간이 서로 다를 수 있고, 이에 따라, 컨트롤러로부터의 영상 신호의 수신 상태도 서로 다를 수 있다.
따라서, 영상 신호 전달 경로의 길이가 길게 배치된 소스 드라이버 집적회로는 영상 신호 전달 경로의 길이가 짧게 배치된 소스 드라이버 집적회로에 비해, 신호 세기가 더 많이 감쇄된 영상 신호를 수신하거나, 라이징 타임과 폴링 타임이 더 길어진 영상 신호를 수신할 수 있다.
이러한 상황에서, 영상 신호 전달 경로의 길이가 상당히 길게 배치된 소스 드라이버 집적회로는, 정상적인 데이터 구동을 하기 어려운 수준으로 신호 세기가 감쇄된 영상 신호를 수신하거나, 정상적인 데이터 구동을 하기 어려운 수준으로 라이징 타임과 폴링 타임이 길어진 영상 신호를 수신할 수도 있다.
이 경우, 해당 소스 드라이버 집적회로가 큰 영상 신호 전달 지연에 의해 영상 신호와 이에 포함된 영상 데이터를 인식하지 못하거나 인식하더라도 오인식하는 문제점이 발생할 수 있다.
이에 따라, 해당 소스 드라이버 집적회로에 의해 데이터 구동이 되는 서브픽셀들이 있는 화면 영역에서는 잘못된 화상이 표시되는 등의 화면 이상 현상이 발생할 수 있다.
본 실시예들의 목적은, 소스 드라이버 집적회로가 큰 영상 신호 전달 지연을 갖도록 배치되더라도 해당 소스 드라이버 집적회로가 정상적인 데이터 구동을 가능하게 하는 소스 드라이버 집적회로, 컨트롤러 및 표시장치를 제공하는 데 있다.
본 실시예들의 다른 목적은, 소스 드라이버 집적회로의 큰 영상 신호 전달 지연에 따른 영상 신호 및 영상 데이터의 오인식 확률을 줄여주고, 영상 신호 및 영상 데이터의 오인식에 의한 화면 이상 현상을 방지해주는 소스 드라이버 집적회로, 컨트롤러 및 표시장치를 제공하는 데 있다.
본 실시예들의 또 다른 목적은, 영상 신호 수신 상태를 컨트롤러에 피드백해주어, 정상적인 데이터 구동을 가능하게 하는 특성을 갖는 영상 신호를 컨트롤러로부터 제공받을 수 있는 소스 드라이버 집적회로를 제공하는 데 있다.
본 실시예들의 또 다른 목적은, 소스 드라이버 집적회로의 영상 신호 수신 상태를 소스 드라이버 집적회로로부터 피드백 받아, 소스 드라이버 집적회로가 정상적인 데이터 구동을 가능하게 하는 특성을 갖는 영상 신호를 소스 드라이버 집적회로로 제공해주는 컨트롤러를 제공하는 데 있다.
일 실시예는, 클럭 정보 및 영상 데이터를 포함하는 영상 신호를 수신하고, 수신된 영상 신호에서 클럭 정보에 해당하는 부분의 신호 상태 정보를 파악하여 전송하는 소스 드라이버 집적회로와, 소스 드라이버 집적회로에서 전송된 신호 상태 정보를 토대로 소스 드라이버 집적회로로 전송할 영상 신호의 특성을 제어하는 컨트롤러를 포함하는 표시장치를 제공할 수 있다.
다른 실시예는, 다수의 데이터 라인과 다수의 게이트 라인이 배치된 표시패널과, 데이터 라인으로 데이터 전압을 출력하는 다수의 소스 드라이버 집적회로와, 다수의 소스 드라이버 집적회로로 영상 신호를 전송하는 컨트롤러를 포함하는 표시장치를 제공할 수 있다.
이러한 표시장치에서, 컨트롤러로부터 다수의 소스 드라이버 집적회로 각각으로의 영상 신호 전송 경로의 길이는 서로 다를 수 있다.
이러한 표시장치에서, 컨트롤러는 클럭 정보 및 영상 데이터를 포함하는 영상 신호를 다수의 소스 드라이버 집적회로 각각으로 전송한다.
이에 따라, 다수의 소스 드라이버 집적회로 중 적어도 하나는 컨트롤러로부터 영상 신호를 수신하여 수신된 영상 신호에서 클럭 정보에 해당하는 신호 부분의 신호 상태 정보를 파악하여 컨트롤러로 전송할 수 있다.
이후, 컨트롤러는 다수의 소스 드라이버 집적회로 중 적어도 하나로부터 수신된 신호 상태 정보를 토대로 해당 소스 드라이버 집적회로로 전송할 영상 신호의 특성을 제어할 수 있다.
또 다른 실시예는, 클럭 정보 및 영상 데이터를 포함하는 영상 신호를 컨트롤러로부터 수신하는 신호 수신부와, 수신된 영상 신호의 신호 상태 정보를 파악하고, 파악된 신호 상태 정보를 컨트롤러로 출력하는 신호 상태 피드백 부와, 영상 신호에 포함된 영상 데이터를 데이터 전압으로 변환하여 데이터 라인으로 출력하는 데이터 구동부를 포함하는 소스 드라이버 집적회로를 제공할 수 있다.
이러한 소스 드라이버 집적회로에서 신호 수신부는, 전송된 신호 상태 정보에 따라 특성이 컨트롤러에 의해 제어된 영상 신호를 컨트롤러로부터 수신할 수 있다.
또 따른 실시예는, 클럭 정보 및 영상 데이터를 포함하는 영상 신호를 전송하는 신호 전송부와, 영상 신호를 수신한 소스 드라이버 집적회로가 영상 신호에 대하여 파악한 신호 상태 정보를 소스 드라이버 집적회로로부터 수신하는 신호 상태 정보 수신부와, 수신된 신호 상태 정보를 토대로 해당 소스 드라이버 집적회로로 전송할 영상 신호의 특성을 제어하는 신호 제어부를 포함하는 컨트롤러를 제공할 수 있다.
이상에서 설명한 바와 같은 본 실시예들에 의하면, 소스 드라이버 집적회로가 큰 영상 신호 전달 지연을 갖도록 배치되더라도 해당 소스 드라이버 집적회로가 정상적인 데이터 구동을 가능하게 하는 소스 드라이버 집적회로, 컨트롤러 및 표시장치를 제공할 수 있다.
본 실시예들에 의하면, 소스 드라이버 집적회로의 큰 영상 신호 전달 지연에 따른 영상 신호 및 영상 데이터의 오인식 확률을 줄여주고, 영상 신호 및 영상 데이터의 오인식에 의한 화면 이상 현상을 방지해주는 소스 드라이버 집적회로, 컨트롤러 및 표시장치를 제공할 수 있다.
본 실시예들에 의하면, 영상 신호 수신 상태를 컨트롤러에 피드백해주어, 정상적인 데이터 구동을 가능하게 하는 특성을 갖는 영상 신호를 컨트롤러로부터 제공받을 수 있는 소스 드라이버 집적회로를 제공할 수 있다.
본 실시예들에 의하면, 소스 드라이버 집적회로의 영상 신호 수신 상태를 소스 드라이버 집적회로로부터 피드백 받아, 소스 드라이버 집적회로가 정상적인 데이터 구동을 가능하게 하는 특성을 갖는 영상 신호를 소스 드라이버 집적회로로 제공해주는 컨트롤러를 제공할 수 있다.
도 1은 본 실시예들에 따른 표시장치의 개략적인 시스템 구성도이다.
도 2는 본 실시예들에 따른 표시장치에서, 영상 신호의 전달 구조도이다.
도 3은 본 실시예들에 따른 표시장치에서, 영상 신호의 다른 전달 구조도이다.
도 4는 본 실시예들에 따른 표시장치에서, 영상 신호의 포맷을 나타낸 도면이다.
도 5는 본 실시예들에 따른 표시장치(100)에서, 영상 신호 전송 거리가 먼 곳에 배치된 소스 드라이버 집적회로(Far SDIC)가 상대적으로 큰 지연에 따라 수신한 영상 신호(VS_FAR)에서 클럭 트래이닝 필드에 해당하는 신호 부분의 파형과, 영상 신호 전송 거리가 가까운 곳에 배치된 소스 드라이버 집적회로(Near SDIC)가 상대적으로 작은 지연에 따라 수신한 영상 신호(VS_NEAR)에서 클럭 트래이닝 필드에 해당하는 신호 부분의 파형이다.
도 6은 본 실시예들에 따른 표시장치에서, 영상 신호 전송 지연에 따른 화상 품질 저하 현상을 나타낸 도면이다.
도 7은 본 실시예들에 따른 영상 신호 전송 지연을 고려한 영상 신호 제어 방법을 나타낸 도면이다.
도 8은 본 실시예들에 따른 신호 세기 값에 근거한 영상 신호 제어 방식을 나타낸 도면이다.
도 9는 본 실시예들에 따른 프리-엠퍼시스 값에 근거한 영상 신호 제어 방식을 나타낸 도면이다.
도 10 및 도 11은 본 실시예들에 따른 영상 신호 전송 지연을 고려한 영상 신호 제어를 위한 각종 배선들을 나타낸 도면이다.
도 12는 본 실시예들에 따른 소스 드라이버 집적회로의 블록도이다.
도 13은 본 실시예들에 따른 컨트롤러의 블록도이다.
이하, 본 발명의 일부 실시예들을 예시적인 도면을 참조하여 상세하게 설명한다. 각 도면의 구성요소들에 참조부호를 부가함에 있어서, 동일한 구성요소들에 대해서는 비록 다른 도면상에 표시되더라도 가능한 한 동일한 부호를 가질 수 있다. 또한, 본 발명을 설명함에 있어, 관련된 공지 구성 또는 기능에 대한 구체적인 설명이 본 발명의 요지를 흐릴 수 있다고 판단되는 경우에는 그 상세한 설명은 생략할 수 있다.
또한, 본 발명의 구성 요소를 설명하는 데 있어서, 제 1, 제 2, A, B, (a), (b) 등의 용어를 사용할 수 있다. 이러한 용어는 그 구성 요소를 다른 구성 요소와 구별하기 위한 것일 뿐, 그 용어에 의해 해당 구성 요소의 본질, 차례, 순서 또는 개수 등이 한정되지 않는다. 어떤 구성 요소가 다른 구성요소에 "연결", "결합" 또는 "접속"된다고 기재된 경우, 그 구성 요소는 그 다른 구성요소에 직접적으로 연결되거나 또는 접속될 수 있지만, 각 구성 요소 사이에 다른 구성 요소가 "개재"되거나, 각 구성 요소가 다른 구성 요소를 통해 "연결", "결합" 또는 "접속"될 수도 있다고 이해되어야 할 것이다.
도 1은 본 실시예들에 따른 표시장치(100)의 개략적인 시스템 구성도이다.
도 1을 참조하면, 본 실시예들에 따른 표시장치(100)는, 다수의 데이터 라인(DL1~DLm) 및 다수의 게이트 라인(GL1~GLn)이 배치되고, 다수의 서브픽셀(SP: Sub Pixel)이 배치된 표시패널(110)과, 다수의 데이터 라인(DL1~DLm)을 구동하는 데이터 드라이버(120)와, 다수의 게이트 라인(GL1~GLn)을 구동하는 게이트 드라이버(130)와, 데이터 드라이버(120) 및 게이트 드라이버(130)를 제어하는 컨트롤러(140) 등을 포함한다.
컨트롤러(140)는, 데이터 드라이버(120) 및 게이트 드라이버(130)로 각종 제어신호(DCS, GCS)를 공급하여, 데이터 드라이버(120) 및 게이트 드라이버(130)를 제어한다.
이러한 컨트롤러(140)는, 각 프레임에서 구현하는 타이밍에 따라 스캔을 시작하고, 외부에서 입력되는 입력 영상 데이터를 데이터 드라이버(120)에서 사용하는 데이터 신호 형식에 맞게 전환하여 전환된 영상 데이터를 출력하고, 스캔에 맞춰 적당한 시간에 데이터 구동을 통제한다.
이러한 컨트롤러(140)는 통상의 디스플레이 기술에서 이용되는 타이밍 컨트롤러(Timing Controller)이거나, 타이밍 컨트롤러(Timing Controller)를 포함하여 다른 제어 기능도 더 수행하는 제어장치일 수 있다.
데이터 드라이버(120)는, 다수의 데이터 라인(DL1~DLm)으로 데이터 전압을 공급함으로써, 다수의 데이터 라인(DL1~DLm)을 구동한다. 여기서, 데이터 드라이버(120)는 '소스 드라이버'라고도 한다.
게이트 드라이버(130)는, 다수의 게이트 라인(GL1~GLn)으로 스캔 신호를 순차적으로 공급함으로써, 다수의 게이트 라인(GL1~GLn)을 순차적으로 구동한다. 여기서, 게이트 드라이버(130)는 '스캔 드라이버'라고도 한다.
게이트 드라이버(130)는, 컨트롤러(140)의 제어에 따라, 온(On) 전압 또는 오프(Off) 전압의 스캔 신호를 다수의 게이트 라인(GL1~GLn)으로 순차적으로 공급한다.
데이터 드라이버(120)는, 게이트 드라이버(130)에 의해 특정 게이트 라인이 열리면, 컨트롤러(140)로부터 수신한 영상 데이터를 아날로그 형태의 데이터 전압으로 변환하여 다수의 데이터 라인(DL1~DLm)으로 공급한다.
데이터 드라이버(120)는, 도 1에서는 표시패널(110)의 일측(예: 상측 또는 하측)에만 위치하고 있으나, 구동 방식, 패널 설계 방식 등에 따라서, 표시패널(110)의 양측(예: 상측과 하측)에 모두 위치할 수도 있다.
게이트 드라이버(130)는, 도 1에서는 표시패널(110)의 일측(예: 좌측 또는 우측)에만 위치하고 있으나, 구동 방식, 패널 설계 방식 등에 따라서, 표시패널(110)의 양측(예: 좌측과 우측)에 모두 위치할 수도 있다.
전술한 컨트롤러(140)는, 입력 영상 데이터와 함께, 수직 동기 신호(Vsync), 수평 동기 신호(Hsync), 입력 데이터 인에이블(DE: Data Enable) 신호, 클럭 신호(CLK) 등을 포함하는 각종 타이밍 신호들을 외부(예: 호스트 시스템)로부터 수신한다.
컨트롤러(140)는, 외부로부터 입력된 입력 영상 데이터를 데이터 드라이버(120)에서 사용하는 데이터 신호 형식에 맞게 전환하여 전환된 영상 데이터(Data)를 출력하는 것 이외에, 데이터 드라이버(120) 및 게이트 드라이버(130)를 제어하기 위하여, 수직 동기 신호(Vsync), 수평 동기 신호(Hsync), 입력 DE 신호, 클럭 신호 등의 타이밍 신호를 입력받아, 각종 제어 신호들을 생성하여 데이터 드라이버(120) 및 게이트 드라이버(130)로 출력한다.
예를 들어, 컨트롤러(140)는, 게이트 드라이버(130)를 제어하기 위하여, 게이트 스타트 펄스(GSP: Gate Start Pulse), 게이트 쉬프트 클럭(GSC: Gate Shift Clock), 게이트 출력 인에이블 신호(GOE: Gate Output Enable) 등을 포함하는 각종 게이트 제어 신호(GCS: Gate Control Signal)를 출력한다.
여기서, 게이트 스타트 펄스(GSP)는 게이트 드라이버(130)를 구성하는 하나 이상의 게이트 드라이버 집적회로의 동작 스타트 타이밍을 제어한다. 게이트 쉬프트 클럭(GSC)은 하나 이상의 게이트 드라이버 집적회로에 공통으로 입력되는 클럭 신호로서, 스캔 신호(게이트 펄스)의 쉬프트 타이밍을 제어한다. 게이트 출력 인에이블 신호(GOE)는 하나 이상의 게이트 드라이버 집적회로의 타이밍 정보를 지정하고 있다.
또한, 컨트롤러(140)는, 데이터 드라이버(120)를 제어하기 위하여, 소스 스타트 펄스(SSP: Source Start Pulse), 소스 샘플링 클럭(SSC: Source Sampling Clock), 소스 출력 인에이블 신호(SOE: Souce Output Enable) 등을 포함하는 각종 데이터 제어 신호(DCS: Data Control Signal)를 출력한다.
여기서, 소스 스타트 펄스(SSP)는 데이터 드라이버(120)의 데이터 샘플링 시작 타이밍을 제어한다. 소스 샘플링 클럭(SSC)은 데이터 드라이버(120)에서 데이터의 샘플링 타이밍을 제어하는 클럭 신호이다. 소스 출력 인에이블 신호(SOE)는 데이터 드라이버(120)의 출력 타이밍을 제어한다.
한편, 데이터 드라이버(120)는, 적어도 하나의 소스 드라이버 집적회로(SDIC: Source Driver Integrated Circuit)를 포함하여 다수의 데이터 라인을 구동할 수 있다.
각 소스 드라이버 집적회로(SDIC)는, 테이프 오토메티드 본딩(TAB: Tape Automated Bonding) 방식 또는 칩 온 글래스(COG) 방식으로 표시패널(110)의 본딩 패드(Bonding Pad)에 연결되거나 표시패널(110)에 직접 배치될 수도 있으며, 경우에 따라서, 표시패널(110)에 집적화되어 배치될 수도 있다.
또한, 각 소스 드라이버 집적회로(SDIC)는, 칩 온 필름(COF: Chip On Film) 방식으로 구현될 수 있다.
이 경우, 각 소스 드라이버 집적회로(SDIC)는, 일 단은 소스 인쇄회로기판(SPCB: Source Printed Circuit Board)에 본딩되고, 타 단은 표시패널(110)에 본딩되는 필름(200) 상에 실장될 수 있다.
각 소스 드라이버 집적회로(SDIC)는, 쉬프트 레지스터, 래치 회로, 디지털 아날로그 컨버터(DAC: Digital Analog Converter), 출력 버퍼 등을 포함할 수 있다.
한편, 게이트 드라이버(130)는, 하나 이상의 게이트 드라이버 집적회로(GDIC: Gate Driver Integrated Circuit)를 포함할 수 있다.
각 게이트 드라이버 집적회로(GDIC)는, 테이프 오토메티드 본딩(TAB: Tape Automated Bonding) 방식 또는 칩 온 글래스(COG) 방식으로 표시패널(110)의 본딩 패드(Bonding Pad)에 연결되거나, GIP(Gate In Panel) 타입으로 구현되어 표시패널(110)에 직접 배치될 수도 있으며, 경우에 따라서, 표시패널(110)에 집적화되어 배치될 수도 있다. 각 게이트 드라이버 집적회로(GDIC)는, 칩 온 필름(COF: Chip On Film) 방식으로 구현될 수 있다.
각 게이트 드라이버 집적회로(GDIC)는 쉬프트 레지스터, 레벨 쉬프터 등을 포함할 수 있다.
컨트롤러(140)는, 일 예로, 칩 온 필름(COF) 타입으로 구현된 각 소스 드라이버 집적회로(SDIC)가 본딩된 소스 인쇄회로기판(SPCB)과 가요성 플랫 케이블(FFC: Flexible Flat Cable) 또는 가요성 인쇄 회로(FPC: Flexible Printed Circuit) 등의 연결 매체(220)를 통해 연결된 컨트롤 인쇄회로기판(Control Printed Circuit Board, CPCB)에 배치될 수 있다.
이러한 컨트롤 인쇄회로기판(CPCB)에는, 표시패널(110), 데이터 드라이버(120) 및 게이트 드라이버(130) 등으로 각종 전압 또는 전류를 공급해주거나 공급할 각종 전압 또는 전류를 제어하는 전원 컨트롤러(미도시)가 더 배치될 수 있다.
소스 인쇄회로기판(SPCB)은, 도 2와 같이 1개일 수도 있고, 도 3과 같이 2개일 수도 있으며, 경우에 따라서는, 3개 이상일 수도 있다.
도 2와 같이, 표시장치(100)에 1개의 소스 인쇄회로기판(SPCB)이 포함된 경우, 모든 소스 드라이버 집적회로(SDIC #1, ... , SDIC #6)는, 1개의 소스 인쇄회로기판(210)을 통해, 컨트롤 인쇄회로기판(CPCB) 및 컨트롤러(140)와 전기적으로 연결될 수 있다.
도 3과 같이, 표시장치(100)에 2개의 소스 인쇄회로기판(SPCB #1, SPCB #2)이 포함된 경우, 모든 소스 드라이버 집적회로(SDIC #1, ... , SDIC #6) 중에서 절반(SDIC #1, SDIC #2, SDIC #3)은, 2개의 소스 인쇄회로기판(SPCB #1, SPCB #2) 중 대응되는 소스 인쇄회로기판(예: SPCB #1)을 통해, 컨트롤 인쇄회로기판(CPCB) 및 컨트롤러(140)와 전기적으로 연결된다. 그리고, 나머지 절반의 소스 드라이버 집적회로(SDIC #4, SDIC #5, SDIC #6)는, 다른 대응되는 소스 인쇄회로기판(예: SPCB #2)을 통해, 컨트롤 인쇄회로기판(CPCB) 및 컨트롤러(140)와 전기적으로 연결될 수 있다.
위에서 언급한 소스 인쇄회로기판(SPCB)과 컨트롤 인쇄회로기판(CPCB)은, 하나의 인쇄회로기판으로 되어 있을 수도 있다.
본 실시예들에 따른 표시장치(100)는 액정표시장치(Liquid Crystal Display Device), 유기발광표시장치(Organic Light Emitting Display Device), 플라즈마표시장치(Plasma Display Device) 등의 다양한 타입의 장치일 수 있다.
따라서, 표시패널(110) 또한, 액정표시패널(Liquid Crystal Display Panel), 유기발광표시패널(Organic Light Emitting Display Panel), 플라즈마표시패널(Plasma Display Panel) 등의 다양한 타입의 패널일 수 있다.
표시패널(110)에 배치되는 각 서브픽셀(SP)은 트랜지스터 등의 회로 소자를 포함하여 구성될 수 있다.
일 예로, 표시패널(110)이 유기발광표시패널인 경우, 각 서브픽셀(SP)은 유기발광다이오드(OLED: Organic Light Emitting Diode)와, 이를 구동하기 위한 트랜지스터(DRT: Driving Transistor) 등의 회로 소자로 구성되어 있다.
각 서브픽셀(SP)을 구성하는 회로 소자의 종류 및 개수는, 제공 기능 및 설계 방식 등에 따라 다양하게 정해질 수 있다.
도 2 및 도 3은 본 실시예들에 따른 표시장치(100)에서, 영상 신호(VS)의 전달 구조도이다.
도 2 및 도 3을 참조하면, 각 소스 드라이버 집적회로(SDIC #i, i=1, ... , 6)는, 일 측이 표시패널(110)과 전기적으로 연결되고 타 측이 소스 인쇄회로기판(SPCB 또는 SPCB #1 또는 SPCB #2)과 전기적으로 연결된다. 컨트롤러(140)는 소스 인쇄회로기판(SPCB 또는 SPCB #1 또는 SPCB #2)과 연결 매체(220)를 통해 연결된 컨트롤 인쇄회로기판(CPCB)상에 실장된다.
도 2 및 도 3을 참조하면, 데이터 구동을 위해, 컨트롤러(140)는, 각 소스 드라이버 집적회로(SDIC #i, i=1, 2, ... , 6)로 영상 데이터를 포함하는 영상 신호(VS #i, i=1, 2, ... , 6)를 전송한다.
각 소스 드라이버 집적회로(SDIC #i)는 컨트롤러(140)로부터 수신한 영상 신호(VS #i)에 포함된 영상 데이터를 이용하여 해당 서브픽셀에 대한 데이터 구동을 한다.
한편, 컨트롤러(140)에서 각 소스 드라이버 집적회로(SDIC #i)로 전송되는 영상 신호(VS #i)는, 도 4와 같이, 클럭 신호가 내장된 타입의 신호일 수 있으며, 일 예로, EPI 신호 포맷일 수 있다.
도 4를 참조하면, 영상 신호(VS #i)는, 클럭 정보가 포함된 클럭 트래이닝 필드(Clock Training Field), 제어 데이터가 포함된 제어 데이터 필드(Control Data Field) 및 영상 데이터가 포함된 영상 데이터 필드(Video Data Field) 등을 포함할 수 있다.
영상 신호(VS #i)에서 3가지 필드(Clock Training Field, Control Data Field, Video Data Field) 각각에 해당하는 신호 부분 은 서로 다른 위상(Phase 1, Phase 2, Phase 3)을 가질 수 있다.
영상 신호(VS #i)에서 제어 데이터 필드는, 제어 데이터 필드가 시작한다는 것을 나타내는 코드(CTR Start), 실제의 제어 데이터(CTR1, CTR2), 제어 데이터 필드가 끝나고 영상 데이터(DATA)가 시작된다는 것을 나타내는 코드(DATA start) 등을 포함할 수 있다.
영상 신호(VS #i)에서 클럭 트래이닝 필드는, 주파수 및 위상 감지 등에 이용되는 클럭 정보를 포함한다.
각 소스 드라이버 집적회로(SDIC #i)는, 영상 신호(VS #i)의 클럭 트레이닝 필드 구간을 토대로 데이터 구동을 정상적으로 수행할 수 있는지를 확인하여, 정상 구동 가능 상태(예: 하이 레벨)를 나타내는 락 신호(Lock Signal) 또는 정상 구동 불가능 상태(예: 로우 레벨)를 나타내는 락 신호(Lock Signal)를 별도의 락 신호 배선을 통해 컨트롤러(140)로 전송할 수 있다.
전술한 바와 같이, 컨트롤러(140)는, 영상 데이터뿐만 아니라 제어 데이터 및 클럭 정보도 함께 포함하는 신호 포맷으로 영상 신호(VS #i)를 제공함으로써, 즉, 컨트롤러(140)는, 각 소스 드라이버 집적회로의 데이터 구동 동작에 필요한 각종 옵션 정보를 나타내는 제어 데이터와, 각 소스 드라이버 집적회로가 영상 신호를 제대로 인식하기 위해 필요한 클럭 동기화, 주파수/위상 감지 등을 위한 클럭 정보를 영상 데이터와 함께 각 소스 드라이버 집적회로로 제공함으로써, 데이터 구동에 필요한 각종 데이터(제어 데이터, 클럭 정보, 영상 데이터)의 효과적인 전송이 가능해질 수 있다.
도 2 및 도 3을 참조하면, 각 소스 드라이버 집적회로(SDIC #i)의 배치에 따라, 영상 신호(VS #i)가 컨트롤러(140)에서 각 소스 드라이버 집적회로(SDIC #i)로 전달되는 전달 경로 길이와 전달 시간이 다르다.
도 2의 예시를 참조하면, 1개의 소스 인쇄회로기판(SPCB)이 있는 구조에서, 1개의 소스 인쇄회로기판(SPCB)에서 일 측의 가장 외곽에 배치된 소스 드라이버 집적회로(예: SDIC #1)로의 영상 신호(VS #1)에 대한 전달 경로 길이 및 전달 시간이 가장 짧다. 그리고, 1개의 소스 인쇄회로기판(SPCB)에서 타 측의 가장 외곽에 배치된 소스 드라이버 집적회로(예: SDIC #6)로의 영상 신호(VS #6)에 대한 전달 경로 길이 및 전달 시간이 가장 짧다.
도 3의 예시를 참조하면, 2개의 소스 인쇄회로기판(SPCB #1, SPCB #2)이 있는 구조에서, 제1 소스 인쇄회로기판(SPCB #1)과 연결된 3개의 소스 드라이버 집적회로(SDCI #1, SDIC #2, SDIC #3) 중에서 제1 소스 인쇄회로기판(SPCB #1)과 제2 소스 인쇄회로기판(SPCB #2)의 접하는 지점과 가장 멀리 배치된 소스 드라이버 집적회로(예: SDIC #1)로의 영상 신호(VS #1)에 대한 전달 경로 길이 및 전달 시간이 가장 짧고, 제1 소스 인쇄회로기판(SPCB #1)과 연결된 3개의 소스 드라이버 집적회로(SDCI #1, SDIC #2, SDIC #3) 중에서 제1 소스 인쇄회로기판(SPCB #1)과 제2 소스 인쇄회로기판(SPCB #2)의 접하는 지점과 가장 가깝게 배치된 소스 드라이버 집적회로(예: SDIC #3)로의 영상 신호(VS #3)에 대한 전달 경로 길이 및 전달 시간이 가장 길다.
도 3의 예시를 참조하면, 제2 소스 인쇄회로기판(SPCB #2)과 연결된 3개의 소스 드라이버 집적회로(SDCI #4, SDIC #5, SDIC #5) 중에서 제1 소스 인쇄회로기판(SPCB #1)과 제2 소스 인쇄회로기판(SPCB #2)의 접하는 지점과 가장 멀리 배치된 소스 드라이버 집적회로(예: SDIC #6)로의 영상 신호(VS #6)에 대한 전달 경로 길이 및 전달 시간이 가장 길고, 제2 소스 인쇄회로기판(SPCB #2)과 연결된 3개의 소스 드라이버 집적회로(SDCI #4, SDIC #5, SDIC #5) 중에서 제1 소스 인쇄회로기판(SPCB #1)과 제2 소스 인쇄회로기판(SPCB #2)의 접하는 지점과 가장 가깝게 배치된 소스 드라이버 집적회로(예: SDIC #4)로의 영상 신호(VS #4)에 대한 전달 경로 길이 및 전달 시간이 가장 짧다.
전술한 바와 같이, 각 소스 드라이버 집적회로(SDIC #i)의 배치에 따라, 영상 신호(VS #i)가 컨트롤러(140)에서 각 소스 드라이버 집적회로(SDIC #i)로 전달되는 전달 경로 길이와 전달 시간이 다르기 때문에, 각 소스 드라이버 집적회로(SDIC #i)에서 수신되는 영상 신호(VS #i)의 상태(예: 신호 세기 값, 라이징 타임, 폴링 타임 등)가 서로 다를 수 있다.
각 소스 드라이버 집적회로(SDIC #i)의 배치에 따라, 각 소스 드라이버 집적회로(SDIC #i)에서 수신되는 영상 신호(VS #i)의 상태가 서로 어떻게 달라지는지, 그리고, 이에 따라 화상 품질 저하 현상이 발생할 수 있다는 것에 대하여, 도 5 및 도 6을 참조하여 설명한다.
도 5는 본 실시예들에 따른 표시장치(100)에서, 영상 신호 전송 거리가 먼 곳에 배치된 소스 드라이버 집적회로(Far SDIC)가 상대적으로 큰 지연에 따라 수신한 영상 신호(VS_FAR)에서 클럭 트래이닝 필드에 해당하는 신호 부분의 파형과, 영상 신호 전송 거리가 가까운 곳에 배치된 소스 드라이버 집적회로(Near SDIC)가 상대적으로 작은 지연에 따라 수신한 영상 신호(VS_NEAR)에서 클럭 트래이닝 필드에 해당하는 신호 부분의 파형이다.
도 5를 참조하면, 영상 신호 전송 경로의 길이가 상대적으로 긴 곳에 배치된 소스 드라이버 집적회로(Far SDIC)는, 상대적으로 많은 감쇄가 된 신호 세기 값(H1)을 갖고 상대적으로 긴 라이징 타임(Tr1)과 폴링 타임(Tf1)을 갖는 영상 신호(VS_FAR)를 수신한다.
도 5를 참조하면, 영상 신호 전송 경로의 길이가 상대적으로 짧은 곳에 배치된 소스 드라이버 집적회로(Near SDIC)는, 상대적으로 작은 감쇄가 된 신호 세기 값(H2)을 갖고 상대적으로 짧은 라이징 타임(Tr2)과 폴링 타임(Tf2)을 갖는 영상 신호(VS_NEAR)를 수신한다.
영상 신호 전송 경로의 길이가 길다(또는 짧다)는 것은, 절대적인 개념이 아니라 상대적인 개념으로서, 영상 신호 전송 거리가 멀다(또는 가깝다)는 것과 동일한 의미일 수 있고, 영상 신호 전송 지연이 크다(또는 작다)는 것과도 동일한 의미일 수 있다.
각 소스 드라이버 집적회로(SDIC #i)의 배치 위치에 따라, 각 소스 드라이버 집적회로(SDIC #i)에서 수신되는 영상 신호(VS #i)의 신호 상태 정보(신호 세기 값, 라이징 타임(Tr), 폴링 타임(Tf))가 달라진다.
도 6은 본 실시예들에 따른 표시장치(100)에서, 영상 신호 전송 지연에 따른 화상 품질 저하 현상을 나타낸 도면이다.
도 6을 참조하면, 큰 영상 신호 전송 지연이 발생할 수 있는 위치에 배치된 소스 드라이버 집적회로(Far SDIC)는 많은 신호 감쇄가 된 신호 세기 값(H1)과, 긴 라이징 타임(Tr) 및 폴링 타임(Tf)을 갖는 영상 신호(VS_FAR)를 수신한다.
큰 영상 신호 전송 지연이 발생할 수 있는 위치에 배치된 소스 드라이버 집적회로(Far SDIC)는 신호 세기 감쇄와 긴 라이징/폴링 타임을 갖는 영상 신호(VS_FAR)에 포함된 영상 데이터를 이용하여 데이터 구동을 하게 되면, 영상 데이터를 인식하지 못하거나 영상 데이터를 잘못 인식할 수 있다.
이러한 경우, 해당 소스 드라이버 집적회로(Far SDIC)에 의해 데이터 구동이 되는 서브픽셀들이 있는 영역(600)에서는 잘못된 화상이 표시되는 화면 이상 현상이 발생할 수 있다.
따라서, 본 실시예들은 영상 신호 전송 지연을 고려한 영상 신호 제어 방법을 제공한다.
아래에서는, 본 실시예들에 따른 영상 신호 전송 지연을 고려한 영상 신호 제어 방법을 도 7 내지 도 13를 참조하여 설명한다.
도 7은 본 실시예들에 따른 영상 신호 전송 지연을 고려한 영상 신호 제어 방법을 나타낸 도면이다.
도 7을 참조하면, 본 실시예들에 따른 영상 신호 전송 지연을 고려한 영상 신호 제어 방법은, 컨트롤러(140)가 클럭 정보가 포함된 클럭 트래이닝 필드(Clock Training Field), 제어 데이터가 포함된 제어 데이터 필드(Control Data Field) 및 영상 데이터가 포함된 영상 데이터 필드(Video Data Field) 등을 포함하는 영상 신호(VS #i)를 전송(S710)하면서 시작된다.
각 소스 드라이버 집적회로(SDIC #i)는 영상 신호(VS #i)를 수신한 이후, 수신된 영상 신호(VS #i)에서 클럭 정보에 해당하는 부분(클럭 트래이닝 필드 구간)의 신호 상태 정보를 파악한다(S720).
여기서, 파악된 신호 상태 정보는, 일 예로, 일 예로, 신호 세기 값, 라이징 타임 및 폴링 타임 등 중 적어도 하나를 포함할 수 있다.
각 소스 드라이버 집적회로(SDIC #i)는 파악된 신호 상태 정보를 컨트롤러(140)로 전송한다(S730).
컨트롤러(140)는 각 소스 드라이버 집적회로(SDIC #i)로부터 수신된 신호 상태 정보를 분석하고(S740), 분석 결과를 토대로 소스 드라이버 집적회로(SDIC #i)로 전송할 영상 신호(VS #i)의 특성을 제어한다(S750).
여기서, 제어되는 영상 신호(VS #i)의 특성은, 일 예로, 제어된 신호 세기 값, 제어된 라이징 타임 및 제어된 폴링 타임 등 중 적어도 하나를 포함할 수 있다.
컨트롤러(140)는 제어된 특성을 갖는 영상 신호(VS #i)를 각 소스 드라이버 집적회로(SDIC #i)로 전송한다(S760).
전술한 영상 신호 제어 방법에 따르면, 각 소스 드라이버 집적회로(SDIC #i)는 자신의 영상 신호 수신 상태를 나타내는 신호 상태 정보를 컨트롤러(140)로 피드백 해줄 수 있고, 컨트롤러(140)는 피드백 받은 신호 상태 정보를 이용하여 각 소스 드라이버 집적회로(SDIC #i)가 정상적인 데이터 구동을 할 수 있는 특성을 갖는 영상 신호(VS #i)를 만들어 제공해줄 수 있다.
이에 따라, 각 소스 드라이버 집적회로(SDIC #i)는 자신의 배치 위치에 따라 어떠한 영상 신호 전송 지연을 갖더라도, 정상적인 데이터 구동을 할 수 있게 되어, 도 6에서와 같은 화면 이상 현상이 발생하는 것을 방지해줄 수 있다.
각 소스 드라이버 집적회로(SDIC #i)가 컨터롤러(140)로 피드백 해주는 신호 상태 정보는, 수신한 영상 신호(VS #i)에서 클럭 정보에 해당하는 신호 부분(클럭 트래이닝 필드 구간)에 대한 신호 상태 정보로서, 각 소스 드라이버 집적회로(SDIC #i)의 영상 신호 수신 상태 정보를 의미할 수 있다.
이러한 신호 상태 정보는, 일 예로, 신호 세기 값(H), 라이징 타임(Tr) 및 폴리 타임(Tf) 등 중 적어도 하나를 포함할 수 있다.
이러한 신호 상태 정보는, 해당 소스 드라이버 집적회로(SDIC #i)의 배치 위치에 따라 다를 수 있다.
예를 들어, 도 2에 도시된 데이터 드라이버(120)의 구조 하에서, 영상 신호 전송 거리가 먼 곳에 배치된 소스 드라이버 집적회로(예: SDIC #6, 이는 배선 구조에 따라 달라질 수 있음)는, 다른 소스 드라이버 집적회로(SDIC #1, SDIC #2, SDIC #3, SDIC #4, SDIC #5)에 비해, 상대적으로 큰 영상 신호 전송 지연을 갖기 때문에, 다른 소스 드라이버 집적회로(SDIC #1, SDIC #2, SDIC #3, SDIC #4, SDIC #5)가 수신하는 영상 신호(VS #1, VS #2, VS #3, VS #4, VS #5)에 비해, 가장 많은 감쇄가 된 신호 세기 값을 갖고 가장 긴 라이징 타임과 폴링 타임을 갖는 영상 신호(VS #6)를 수신한다.
따라서, 도 2에 도시된 데이터 드라이버(120)의 구조 하에서, 영상 신호 전송 거리가 먼 곳에 배치된 소스 드라이버 집적회로(SDIC #6)가 전송하는 신호 상태 정보는, 가장 작은 신호 세기 값, 가장 긴 라이징 타임 및 가장 긴 폴링 타임 중 적어도 하나를 포함할 수 있다.
도 3에 도시된 데이터 드라이버(120)의 구조 하에서, 영상 신호 전송 거리가 먼 곳에 배치된 소스 드라이버 집적회로(예: SDIC #3, SDIC #6, 이는 배선 구조에 따라 달라질 수 있음)는, 다른 소스 드라이버 집적회로(SDIC #1, SDIC #2, SDIC #4, SDIC #5)에 비해, 상대적으로 큰 영상 신호 전송 지연을 갖기 때문에, 다른 소스 드라이버 집적회로(SDIC #1, SDIC #2, SDIC #4, SDIC #5)가 수신하는 영상 신호(VS #1, VS #2, VS #4, VS #5)에 비해, 가장 많은 감쇄가 된 신호 세기 값을 갖고 가장 긴 라이징 타임과 폴링 타임을 갖는 영상 신호(VS #3, VS #6)를 수신한다.
따라서, 도 3에 도시된 데이터 드라이버(120)의 구조 하에서, 영상 신호 전송 거리가 먼 곳에 배치된 소스 드라이버 집적회로(SDIC #3, SDIC #6)가 전송하는 신호 상태 정보는, 가장 작은 신호 세기 값, 가장 긴 라이징 타임 및 가장 긴 폴링 타임 중 적어도 하나를 포함할 수 있다.
전술한 바에 따르면, 컨트롤러(140)는, 각 소스 드라이버 집적회로(SDIC #i)의 영상 신호 수신 상태(신호 세기, 라이징 타임, 폴링 타임 등)를 나타내는 신호 상태 정보를 배치 위치가 다른 각 소스 드라이버 집적회로(SDIC #i)별로 피드백 받기 때문에, 각 소스 드라이버 집적회로(SDIC #i)의 영상 신호 전송 지연의 대소 유무에 관계없이, 각 소스 드라이버 집적회로(SDIC #i)가 정상적인 데이터 구동을 할 수 있는 특성을 갖는 영상 신호(VS #i)를 만들어 제공해줄 수 있다.
전술한 영상 신호 제어 방법을 간략하게 정리해 보면, 표시장치(100)가 다수의 데이터 라인으로 데이터 전압을 출력하는 다수의 소스 드라이버 집적회로(SDIC #i, i=1, ... , 6)와, 다수의 소스 드라이버 집적회로(SDIC #i)로 영상 신호(VS #i, i=1, ... , 6)를 전송하는 컨트롤러(140)를 포함할 때, 컨트롤러(140)에서 다수의 소스 드라이버 집적회로(SDIC #i) 각각으로의 영상 신호 전송 경로의 길이가 서로 다르다.
컨트롤러(140)는 클럭 정보 및 영상 데이터를 포함하는 영상 신호(VS #i)를 다수의 소스 드라이버 집적회로(SDIC #i) 각각으로 전송한다.
다수의 소스 드라이버 집적회로(SDIC #i) 각각은 컨트롤러(140)로부터 영상 신호(VS #i)를 수신하여, 수신된 영상 신호(VS)에서 클럭 정보에 해당하는 신호 부분의 신호 상태 정보를 파악하여 컨트롤러(140)로 전송한다.
컨트롤러(140)는 다수의 소스 드라이버 집적회로(SDIC #i) 각각으로부터 수신된 신호 상태 정보를 토대로 다수의 소스 드라이버 집적회로(SDIC #i) 각각으로 전송할 영상 신호(VS #i)의 특성을 제어한다.
전술한 바에 따르면, 각 소스 드라이버 집적회로(SDIC #i)의 배치 위치에 따라 어떠한 영상 신호 전송 지연을 갖더라도, 정상적인 데이터 구동을 가능하게 하는 영상 신호를 각 소스 드라이버 집적회로(SDIC #i)로 제공해줄 수 있다.
도 8은 본 실시예들에 따른 신호 세기 값(H)에 근거한 영상 신호 제어 방법(제2 영상 신호 제어 방법)을 나타낸 도면이다.
각 소스 드라이버 집적회로(SDIC #i)로부터 컨트롤러(140)로 제공하는 신호 상태 정보에 신호 세기 값(H)이 포함되는 경우, 컨트롤러(140)는 신호 세기 값(H)에 근거한 영상 신호 제어 방법(제1 영상 신호 제어 방법)을 제공할 수 있다.
도 8을 참조하면, 다수의 소스 드라이버 집적회로(SDIC #1, ... , SDIC #6) 중에서 영상 신호 전송 거리가 어느 수준 이상으로 먼 곳에 배치된 소스 드라이버 집적회로(Far SDIC)는, 임계값(H_TH) 미만의 신호 세기 값(H)을 갖는 신호 구간(클럭 트래이닝 필드 구간)을 포함하는 영상 신호(810)를 수신한다.
해당 소스 드라이버 집적회로(Far SDIC)는 임계값(H_TH) 미만의 신호 세기 값(H)을 포함하는 신호 상태 정보를 컨트롤러(140)로 전송한다.
도 8을 참조하면, 컨트롤러(140)는, 소스 드라이버 집적회로(Far SDIC)로부터 수신한 신호 상태 정보에 포함된 신호 세기 값(H)이 임계값(H_TH) 미만인 경우, 해당 소스 드라이버 집적회로(Far SDIC)로 전송할 영상 신호의 특성으로서 신호 세기 값을 증가시켜 전송할 수 있다.
여기서, 신호 세기 값(H)은 전압 값(또는 전류 값)에 해당할 수 있고, 임계값(H_TH)은 정상적인 데이터 구동을 가능하게 하는 최소 신호 세기 값일 수 있다.
전술한 바와 같이, 컨트롤러(140)에 의해 영상 신호 신호 세기의 증가 처리에 따라, 영상 신호 전송 거리가 일정 수준 이상 멀리 배치된 소스 드라이버 집적회로(Far SDIC)이더라도, 해당 소스 드라이버 집적회로(Far SDIC)는, 클럭 정보에 해당하는 신호 부분(클럭 트래이닝 필드 구간)의 신호 세기 값(H)이 임계값(H_TH) 이상이 되는 영상 신호(820)를 컨트롤러(140)로부터 수신할 수 있다.
전술한 제1 영상 신호 제어 방법에 따르면, 영상 신호 전송 거리가 먼 곳에 배치되어 수신되는 영상 신호의 신호 감쇄량이 커질 수밖에 없는 소스 드라이버 집적회로(Far SDIC) 이더라도, 정상적인 데이터 구동을 가능하게 하는 신호 세기 값의 영상 신호를 수신할 수 있다. 따라서, 해당 소스 드라이버 집적회로(Far SDIC)가 영상 신호에 포함된 제어 데이터 및 영상 데이터 등을 오인식할 확률을 줄여줄 수 있다. 이에 따라, 해당 소스 드라이버 집적회로(Far SDIC)는 정상적인 데이터 구동을 수행할 수 있고, 비정상적인 데이터 구동에 의한 화상 품질 저하 현상도 방지해줄 수 있다.
한편, 전술한 제1 영상 신호 제어 방법을 이용하더라도, 긴 라이징 타임 및 폴링 타임에 의해 발생할 수 있는 비정상적인 데이터 구동은 여전히 발생할 가능성이 있다. 이는 도 9를 참조하여 설명할 제2 영상 신호 제어 방법을 이용하여 해결해줄 수 있다.
도 9는 본 실시예들에 따른 프리-엠퍼시스 값(Pre-emphasis value)에 근거한 영상 신호 제어 방법(제2 영상 신호 제어 방법)을 나타낸 도면이다.
각 소스 드라이버 집적회로(SDIC #i)로부터 컨트롤러(140)로 제공하는 신호 상태 정보에 라이징 타임(Tr)이 포함되는 경우, 컨트롤러(140)는 라이징 타임(Tr)에 근거한 영상 신호 제어 방법(제2 영상 신호 제어 방법)을 제공할 수 있다.
도 9를 참조하면, 다수의 소스 드라이버 집적회로(SDIC #1, ... , SDIC #6) 중에서 영상 신호 전송 거리가 어느 수준 이상으로 먼 곳에 배치된 소스 드라이버 집적회로(Far SDIC)는, 임계값(H_TH) 미만의 신호 세기 값(H)을 갖거나 임계 타임(Tr_TH) 이상의 라이징 타임(Tr)을 갖는 신호 구간(클럭 트래이닝 필드 구간)을 포함하는 영상 신호(910)를 수신한다.
해당 소스 드라이버 집적회로(Far SDIC)는 임계 타임(Tr_TH) 이상의 라이징 타임(Tr)을 포함하는 신호 상태 정보를 컨트롤러(140)로 전송한다.
도 9를 참조하면, 컨트롤러(140)는, 소스 드라이버 집적회로(Far SDIC)로부터 수신한 신호 상태 정보에 포함된 신호 세기 값(H)이 임계값(H_TH) 미만이거나 라이징 타임(Tr)이 임계 타임(Tr_TH) 이상인 경우, 해당 소스 드라이버 집적회로(Far SDIC)로 전송할 영상 신호(920)의 특성으로서 프리-엠퍼시스 값(Pre-emphasis Value)을 미리 정해진 프리-엠퍼시스 비율(R)에 따라 설정할 수 있다.
여기서, 프리-엠퍼시스 비율(R)은, 영상 신호에 포함된 클럭 트래이닝 필드 구간의 라이징 구간에서, 프리-엠퍼시스가 되지 않는 신호 세기 값(H)에 비해 프리-엠퍼시스에 의해 신호 세기 값이 얼마나 커지게 되었는지를 나타낸다.
이러한 프리-엠퍼시스 비율(R)은 프리-엠퍼시스에 의한 신호 세기 증가값(Hpre-emp)을 프리-엠퍼시스가 되지 않은 신호 세기 값(H)으로 나눈 값(=Hpre-emp/H)에 해당한다. 이러한 프리-엠퍼시스 비율(R)은 0보다 큰 값을 갖는다.
일 예로, 프리-엠퍼시스 비율(R)이 0.5라는 것은, 프리-엠퍼시스에 의해 증가된 신호 세기 값에 해당하는 프리-엠퍼시스 값(Hpre-emp)이 프리-엠퍼시스가 되지 않은 신호 세기 값(H)의 50%에 해당한다는 것이다.
다른 예로서, 프리-엠퍼시스 비율(R)이 1이라는 것은, 프리-엠퍼시스에 의해 증가된 신호 세기 값에 해당하는 프리-엠퍼시스 값(Hpre-emp)이 프리-엠퍼시스가 되지 않은 신호 세기 값(H)의 100%에 해당한다는 것이다.
그리고, 프리-엠퍼시스 값(Hpre-emp)은 프리-엠퍼시스 비율(R)에 따라 결정된 값으로서, 영상 신호에 포함된 클럭 트래이닝 필드 구간의 라이징 구간에서, 프리-엠퍼시스에 의한 신호 세기 증가값(Hpre-emp)에 해당한다.
이러한 프리-엠퍼시스 값(Hpre-emp)은 미리 정해진 프리-엠퍼시스 비율(R)에 프리-엠퍼시스가 되지 않은 신호 세기 값(H)을 곱하여 산출될 수 있다(Hpre-emp=R*H).
영상 신호에서 프리-엠퍼시스 값(Hpre-emp)의 설정에 따라 만들어진 프리-엠퍼시스 파형 부분은, 다른 신호 부분(프리-엠퍼시스가 되지 않는 신호 부분)의 신호 세기 값(H)에 비해 프리-엠퍼시스 비율(R)만큼 큰 신호 세기 값(H+Hpre-emp=H+R*H)을 갖는다.
일 예로, 프리-엠퍼시스 비율(R)이 0.5일 때, 프리-엠퍼시스에 의한 신호 세기 증가값에 해당하는 프리-엠퍼시스 값(Hpre-emp)은, 프리-엠퍼시스가 되지 않은 신호 세기 값(H)의 50%에 해당한다.
따라서, 프리-엠퍼시스 비율(R)이 0.5인 경우, 프리-엠퍼시스 값(Hpre-emp)이 0.5*H로 설정되어, 영상 신호에 포함된 클럭 트래이닝 필드 구간의 라이징 구간에서, 신호 세기 값이 1.5*H이 된다.
다른 예로서, 프리-엠퍼시스 비율(R)이 1일 때, 프리-엠퍼시스에 의한 신호 세기 증가 값에 해당하는 프리-엠퍼시스 값(Hpre-emp)은, 프리-엠퍼시스가 되지 않은 신호 세기 값(H)의 100%에 해당한다.
따라서, 프리-엠퍼시스 비율(R)이 0.5인 경우, 프리-엠퍼시스 값(Hpre-emp)이 H로 설정되어, 영상 신호에 포함된 클럭 트래이닝 필드 구간의 라이징 구간에서, 신호 세기 값이 2*H이 된다.
전술한 바와 같이, 영상 신호에 포함된 클럭 트래이닝 필드 구간의 라이징 구간에서, 미리 정해진 프리-엠퍼시스 비율(R)에 따라 프리-엠퍼시스 값(Hpre-emp)이 설정되면, 라이징 구간에서 라이징 타임(Tr)이 임계 타임(Tr_TH) 미만으로 짧아질 수 있다.
즉, 컨트롤러(140)에 의해, 영상 신호의 프리-엠퍼시스 값(Hpre-emp)이 설정됨에 따라, 소스 드라이버 집적회로(Far SDIC)에서 수신된 영상 신호에서 클럭 정보에 해당하는 신호 부분(를럭 트래이닝 필드 구간)의 라이징 타임(Tr)이 감소할 수 있다.
전술한 제2 영상 신호 제어 방법에 따르면, 영상 신호에 포함된 클럭 트래이닝 필드 구간의 라이징 구간에서, 라이징 타임(Tr)이 임계 타임(Tr_TH) 미만으로 빨라져서, 해당 소스 드라이버 집적회로(Far SDIC)가 영상 신호에 포함된 제어 데이터 및 영상 데이터 등을 오인식할 확률을 줄여줄 수 있다. 이에 따라, 해당 소스 드라이버 집적회로(Far SDIC)는 정상적인 데이터 구동을 수행할 수 있고, 비정상적인 데이터 구동에 의한 화상 품질 저하 현상도 방지해줄 수 있다.
한편, 영상 신호 전송 거리에 관계 없이 모든 소스 드라이버 집적회로로 전송하는 영상 신호에 대하여, 동일한 프리-엠퍼시스 비율(R)을 미리 정의해둘 수도 있고, 영상 신호 전송 거리가 먼 소스 드라이버 집적회로일수록 프리-엠퍼시스 비율(R)을 큰 값으로 정의될 수도 있다.
한편, 도 9에서는, 라이징 구간에서만 프리-엠퍼시스 값을 설정하였으나, 동일한 방식으로 폴링 구간에서도 프리-엠퍼시스 값을 설정할 수 있다.
한편, 전술한 2가지 영상 신호 제어 방법을 함께 사용할 수도 있다. 즉, 영상 신호의 신호 세기 값을 증가시키고, 동시에, 프리-엠퍼시스 값의 설정을 통해 라이징 타임을 짧게 해줄 수도 있다.
도 10은 본 실시예들에 따른 표시장치(100)가 1개의 소스 인쇄회로기판(SPCB)를 포함하는 경우, 영상 신호 전송 지연을 고려한 영상 신호 제어를 위한 각종 배선들(1010, 1020)을 나타낸 도면이다.
도 10을 참조하면, 본 실시예들에 따른 표시장치(100)가 1개의 소스 인쇄회로기판(SPCB)를 포함하는 경우, 영상 신호 전송 지연을 고려한 영상 신호 제어를 위하여, 컨트롤러(140)에서 6개의 소스 드라이버 집적회로(SDIC #1, ... , SDIC #6)로 영상 신호를 전송하기 위한 영상 신호 라인(1010)이 소스 인쇄회로기판(SPCB), 연결 매체(220) 및 컨트롤 인쇄회로기판(CPCB)에 배치될 수 있다.
도 10에서의 영상 신호 라인(1010)의 구조는 설명의 편의를 위한 예시일 뿐, 영상 신호 라인(1010)은 다양한 구조로 배치될 수 있다.
영상 신호 전송 방식 또한, 피어 투 피어(Peer to Peer) 타입으로 영상 신호가 전송될 수도 있고, 버스(Bus) 타입으로 영상 신호가 전송될 수도 있다.
도 10에서의 영상 신호 라인(1010)의 구조에 따라, 6개의 소스 드라이버 집적회로(SDIC #1, ... , SDIC #6) 각각의 영상 신호 전달 거리(영상 신호 전달 경로의 길이, 영상 신호 전달 지연)가 달라질 수 있다.
도 10을 참조하면, 영상 신호 전송 지연을 고려한 영상 신호 제어를 위하여, 6개의 소스 드라이버 집적회로(SDIC #1, ... , SDIC #6) 각각이 수신한 영상 신호의 클럭 트래이닝 필드 구간에서의 신호 상태 정보를 컨트롤러(140)로 전송하기 위한 피드백 신호 라인(1020)이, 소스 인쇄회로기판(SPCB), 연결 매체(220) 및 컨트롤 인쇄회로기판(CPCB)에 배치될 수 있다.
도 10에서의 피드백 신호 라인(1020)의 구조는 설명의 편의를 위한 예시일 뿐, 피드백 신호 라인(1020)은 다양한 구조로 배치될 수 있다.
신호 상태 정보 전송 방식 또한, 피어 투 피어(Peer to Peer) 타입으로 영상 신호가 전송될 수도 있고, 버스(Bus) 타입으로 영상 신호가 전송될 수도 있다.
한편, 도 10을 참조하면, 6개의 소스 드라이버 집적회로(SDIC #1, ... , SDIC #6) 각각은, 수신한 영상 신호를 토대로 데이터 전압을 정상적으로 출력할 수 있는지를 판단하여, 정상 상태를 나타내는 하이 레벨 전압 또는 비정상 상태를 나타내는 로우 레벨 전압의 락 신호를 출력한다.
만약, 현재 차례의 소스 드라이버 집적회로는, 이전 차례의 소스 드라이버 집적회로에서 출력된 락 신호가 로우 레벨 전압인 경우, 자신의 상태와 무관하게, 로우 레벨 전압의 락 신호를 다음 차례의 소스 드라이버 집적회로로 전달할 수 있다. 따라서, 6개의 소스 드라이버 집적회로(SDIC #1, ... , SDIC #6) 중 어느 하나의 소스 드라이버 집적회로가 정상적으로 데이터 전압을 출력할 수 없는 상태이면, 컨트롤러(140)에 로우 레벨 전압의 락 신호가 최종적으로 전달된다.
이러한 캐스케이드 방식의 락 신호 전달을 위해, 컨트롤러(140)와 첫 번째 소스 드라이버 집적회로(SDIC #1)를 연결해주는 제1배선(1031), 6개의 소스 드라이버 집적회로(SDIC #1, ... , SDIC #6) 간에 연결된 캐스케이드 배선(1032), 마지막 번째 소스 드라이버 집적회로(SDIC #6)와 컨트롤러(140)를 연결해주는 제2배선(1033)를 포함하는 락 신호 배선이 더 배치될 수 있다.
도 11은 본 실시예들에 따른 표시장치(100)가 2개의 소스 인쇄회로기판(SPCB #1, SPCB #2)를 포함하는 경우, 영상 신호 전송 지연을 고려한 영상 신호 제어를 위한 각종 배선들(1010a, 1020a, 1010b, 1020b)을 나타낸 도면이다.
도 11을 참조하면, 본 실시예들에 따른 표시장치(100)가 2개의 소스 인쇄회로기판(SPCB #1, SPCB #2)를 포함하는 경우, 영상 신호 전송 지연을 고려한 영상 신호 제어를 위한 각종 배선들(1010a, 1020a, 1010b, 1020b)이 2개의 소스 인쇄회로기판(SPCB #1, SPCB #2) 별로 구성된다는 점에서만, 도 11과 차이가 있을 뿐 기본적인 배선 배치 구조는 동일하다.
도 11을 참조하면, 영상 신호 전송 지연을 고려한 영상 신호 제어를 위하여, 컨트롤러(140)에서 제1 소스 인쇄회로기판(SPCB #1)과 전기적으로 연결된 3개의 소스 드라이버 집적회로(SDIC #1, SDIC #2, SDIC #3) 각각으로 영상 신호를 전송하기 위한 영상 신호 라인(1010a)이 제1 소스 인쇄회로기판(SPCB #1), 연결 매체(220) 및 컨트롤 인쇄회로기판(CPCB)에 배치될 수 있다.
마찬가지로, 컨트롤러(140)에서 제2 소스 인쇄회로기판(SPCB #2)과 전기적으로 연결된 3개의 소스 드라이버 집적회로(SDIC #4, SDIC #5, SDIC #6) 각각으로 영상 신호를 전송하기 위한 영상 신호 라인(1010b)이 제2 소스 인쇄회로기판(SPCB #2), 연결 매체(220) 및 컨트롤 인쇄회로기판(CPCB)에 배치될 수 있다.
도 11에서의 영상 신호 라인(1010a, 1010b)의 구조는 설명의 편의를 위한 예시일 뿐, 영상 신호 라인(1010a, 1010b)은 다양한 구조로 배치될 수 있다.
영상 신호 전송 방식 또한, 피어 투 피어(Peer to Peer) 타입으로 영상 신호가 전송될 수도 있고, 버스(Bus) 타입으로 영상 신호가 전송될 수도 있다.
도 11에서의 영상 신호 라인(1010a, 1010b)의 구조에 따라, 6개의 소스 드라이버 집적회로(SDIC #1, ... , SDIC #6) 각각의 영상 신호 전달 거리(영상 신호 전달 경로의 길이, 영상 신호 전달 지연)가 달라질 수 있다.
도 11을 참조하면, 영상 신호 전송 지연을 고려한 영상 신호 제어를 위하여, 제1 소스 인쇄회로기판(SPCB #1)에 전기적으로 연결된 3개의 소스 드라이버 집적회로(SDIC #1, SDIC #2, SDIC #3) 각각이 수신한 영상 신호의 클럭 트래이닝 필드 구간에서의 신호 상태 정보를 컨트롤러(140)로 전송하기 위한 피드백 신호 라인(1020a)이, 제1 소스 인쇄회로기판(SPCB #1), 연결 매체(220) 및 컨트롤 인쇄회로기판(CPCB)에 배치될 수 있다.
마찬 가지로, 영상 신호 전송 지연을 고려한 영상 신호 제어를 위하여, 제2 소스 인쇄회로기판(SPCB #2)에 전기적으로 연결된 3개의 소스 드라이버 집적회로(SDIC #4, SDIC #5, SDIC #6) 각각 수신한 영상 신호의 클럭 트래이닝 필드 구간에서의 신호 상태 정보를 컨트롤러(140)로 전송하기 위한 피드백 신호 라인(1020b)이, 제2 소스 인쇄회로기판(SPCB #2), 연결 매체(220) 및 컨트롤 인쇄회로기판(CPCB)에 배치될 수 있다.
도 11에서의 피드백 신호 라인(1020a, 1020b)의 구조는 설명의 편의를 위한 예시일 뿐, 피드백 신호 라인(1020a, 1020b)은 다양한 구조로 배치될 수 있다.
신호 상태 정보 전송 방식 또한, 피어 투 피어(Peer to Peer) 타입으로 영상 신호가 전송될 수도 있고, 버스(Bus) 타입으로 영상 신호가 전송될 수도 있다.
한편, 도 11을 참조하면, 제1 소스 인쇄회로기판(SPBC #1)에 연결된 3개의 소스 드라이버 집적회로(SDIC #1, SDIC #2, SDIC #3) 각각은, 수신한 영상 신호를 토대로 데이터 전압을 정상적으로 출력할 수 있는지를 판단하여, 정상 상태를 나타내는 하이 레벨 전압 또는 비정상 상태를 나타내는 로우 레벨 전압의 락 신호를 출력한다.
만약, 현재 차례의 소스 드라이버 집적회로는, 이전 차례의 소스 드라이버 집적회로에서 출력된 락 신호가 로우 레벨 전압인 경우, 자신의 상태와 무관하게, 로우 레벨 전압의 락 신호를 다음 차례의 소스 드라이버 집적회로로 전달할 수 있다. 따라서, 제1 소스 인쇄회로기판(SPBC #1)에 연결된 3개의 소스 드라이버 집적회로(SDIC #1, SDIC #2, SDIC #3) 중 어느 하나의 소스 드라이버 집적회로가 정상적으로 데이터 전압을 출력할 수 없는 상태이면, 컨트롤러(140)에 로우 레벨 전압의 락 신호가 최종적으로 전달된다.
제1 소스 인쇄회로기판(SPBC #1)에 연결된 3개의 소스 드라이버 집적회로(SDIC #1, SDIC #2, SDIC #3)와 관련한 캐스케이드 방식의 락 신호 전달을 위해, 컨트롤러(140)와 제1 소스 인쇄회로기판(SPBC #1)에 연결된 3개의 소스 드라이버 집적회로(SDIC #1, SDIC #2, SDIC #3) 중에서 첫 번째 소스 드라이버 집적회로(SDIC #1)를 연결해주는 제1배선(1031a), 제1 소스 인쇄회로기판(SPBC #1)에 연결된 3개의 소스 드라이버 집적회로(SDIC #1, SDIC #2, SDIC #3) 간에 연결된 캐스케이드 배선(1032a), 제1 소스 인쇄회로기판(SPBC #1)에 연결된 3개의 소스 드라이버 집적회로(SDIC #1, SDIC #2, SDIC #3) 중에서 마지막 번째 소스 드라이버 집적회로(SDIC #3)와 컨트롤러(140)를 연결해주는 제2배선(1033a)를 포함하는 락 신호 배선이 더 배치될 수 있다.
이와 마찬가지로, 제2 소스 인쇄회로기판(SPBC #2)에 연결된 3개의 소스 드라이버 집적회로(SDIC #4, SDIC #5, SDIC #6)와 관련한 캐스케이드 방식의 락 신호 전달을 위해, 컨트롤러(140)와 제2 소스 인쇄회로기판(SPBC #2)에 연결된 3개의 소스 드라이버 집적회로(SDIC #4, SDIC #5, SDIC #6) 중에서 첫 번째 소스 드라이버 집적회로(SDIC #4)를 연결해주는 제1배선(1031b), 제2 소스 인쇄회로기판(SPBC #2)에 연결된 3개의 소스 드라이버 집적회로(SDIC #4, SDIC #5, SDIC #6) 간에 연결된 캐스케이드 배선(1032b), 제2 소스 인쇄회로기판(SPBC #2)에 연결된 3개의 소스 드라이버 집적회로(SDIC #4, SDIC #5, SDIC #5) 중에서 마지막 번째 소스 드라이버 집적회로(SDIC #6)와 컨트롤러(140)를 연결해주는 제2배선(1033b)를 포함하는 락 신호 배선이 더 배치될 수 있다.
도 12는 본 실시예들에 따른 소스 드라이버 집적회로(SDIC)의 블록도이다.
도 12를 참조하면, 본 실시예들에 따른 소스 드라이버 집적회로(SDIC)는, 클럭 정보 및 영상 데이터를 포함하는 영상 신호를 컨트롤러(140)로부터 수신하는 신호 수신부(1210)와, 수신된 영상 신호에서 클럭 정보에 해당하는 부분(클럭 트래이닝 필드 구간)의 신호 상태 정보(예: 신호 세기 값, 라이징 타임, 폴링 타임 중 적어도 하나 포함)를 파악하고, 파악된 신호 상태 정보를 컨트롤러(140)로 출력하는 신호 상태 피드백 부(1220)와, 신호 수신부(1210)에서 수신된 영상 신호에 포함된 영상 데이터를 데이터 전압으로 변환하여 데이터 라인으로 출력하는 데이터 구동부(1230) 등을 포함할 수 있다.
신호 수신부(1210)는 신호 분석부(1220)에 의해 파악되어 전송된 신호 상태 정보에 따라 컨트롤러(140)에서 특성이 제어된 영상 신호를 컨트롤러(140)로부터 수신할 수 있다.
전술한 소스 드라이버 집적회로(SDIC)를 이용하면, 영상 신호의 수신 상태를 나타내는 신호 상태 정보를 컨트롤러(140)로 피드백해 줄 수 있고, 정상적인 데이터 구동을 할 수 있는 특성을 갖는 영상 신호를 컨트롤러(140)로부터 전송받을 수 있다.
이에 따라, 소스 드라이버 집적회로(SDIC)는 자신의 배치 위치에 따라 어떠한 영상 신호 전송 지연을 갖더라도, 정상적인 데이터 구동을 할 수 있게 되어, 영상 신호 전송 지연에 따른 화면 이상 현상이 발생하는 것을 방지해줄 수 있다.
도 13은 본 실시예들에 따른 컨트롤러(140)의 블록도이다.
도 13을 참조하면, 본 실시예들에 따른 컨트롤러(140)는, 클럭 정보 및 영상 데이터를 포함하는 영상 신호, 즉, 클럭 정보가 포함된 클럭 트래이닝 필드(Clock Training Field), 제어 데이터가 포함된 제어 데이터 필드(Control Data Field) 및 영상 데이터가 포함된 영상 데이터 필드(Video Data Field) 등을 포함하는 영상 신호를 전송하는 신호 전송부(1310)와, 영상 신호를 수신한 해당 소스 드라이버 집적회로(SDIC #i)가 영상 신호에서 클럭 정보에 해당하는 부분(클럭 트래이닝 필드 구간)에 대하여 파악한 신호 상태 정보(예: 신호 세기 값, 라이징 타임, 폴링 타임 등)를 해당 소스 드라이버 집적회로(SDIC #i)로부터 수신하는 신호 상태 정보 수신부(1320)와, 신호 상태 정보를 토대로 해당 소스 드라이버 집적회로(SDIC #i)로 전송할 영상 신호(VS)의 특성(예: 신호 세기 값, 프리-엠퍼시스 값 등)을 제어하는 신호 제어부(1330) 등을 포함할 수 있다.
전술한 컨트롤러(140)를 이용하면, 소스 드라이버 집적회로(SDIC)로부터 영상 신호의 수신 상태를 나타내는 신호 상태 정보를 피드백 받아, 해당 소스 드라이버 집적회로(SDIC)가 정상적인 데이터 구동을 할 수 있는 특성을 갖는 영상 신호를 만들어 해당 소스 드라이버 집적회로(SDIC)로 제공해줄 수 있다.
이에 따라, 소스 드라이버 집적회로(SDIC)는 자신의 배치 위치에 따라 어떠한 영상 신호 전송 지연을 갖더라도, 정상적인 데이터 구동을 할 수 있게 되어, 영상 신호 전송 지연에 따른 화면 이상 현상이 발생하는 것을 방지해줄 수 있다.
전술한 컨트롤러(140)에서, 신호 제어부(1330)는, 다수의 소스 드라이버 집적회로(SDIC #i, i=1, ... , 6) 중 어느 하나의 소스 드라이버 집적회로에 대하여, 신호 상태 정보로서의 신호 세기 값(H)이 임계값(H_TH) 미만인 경우, 해당 소스 드라이버 집적회로로 전송할 영상 신호의 특성으로서 신호 세기 값(H)을 증가시키면서 영상 신호를 만들고, 신호 전송부(1310)는 신호 제어부(1330)에 의해 특성이 제어되어 만들어진 영상 신호를 해당 소스 드라이버 집적회로로 전송할 수 있다.
전술한 컨트롤러(140)의 영상 신호 제어 방법에 따르면, 영상 신호 전송 거리가 먼 곳에 배치되어 수신되는 영상 신호의 신호 감쇄량이 커질 수밖에 없는 소스 드라이버 집적회로이더라도, 정상적인 데이터 구동을 가능하게 하는 신호 세기 값의 영상 신호를 수신할 수 있다. 따라서, 해당 소스 드라이버 집적회로가 영상 신호에 포함된 제어 데이터 및 영상 데이터 등을 오인식할 확률을 줄여줄 수 있다. 이에 따라, 해당 소스 드라이버 집적회로는 정상적인 데이터 구동을 수행할 수 있고, 비정상적인 데이터 구동에 의한 화상 품질 저하 현상도 방지해줄 수 있다.
전술한 컨트롤러(140)에서, 신호 제어부(1330)는, 다수의 소스 드라이버 집적회로(SDIC #i, i=1, ... , 6) 중 어느 하나의 소스 드라이버 집적회로에 대하여,신호 상태 정보로서의 신호 세기 값(H)이 임계값(H_TH) 미만이거나, 신호 상태 정보로서의 라이징 타임(Tr)이 임계 타임(Tr_TH) 이상인 경우, 해당 소스 드라이버 집적회로로 전송할 영상 신호의 특성으로서 프리-엠퍼시스 값(Pre-emphasis Value)을 미리 정해진 프리-엠퍼시스 비율(R)에 따라 설정할 수 있다.
전술한 컨트롤러(140)의 영상 신호 제어 방법에 따르면, 영상 신호에 포함된 클럭 트래이닝 필드 구간의 라이징 구간에서, 라이징 타임(Tr)이 임계 타임(Tr_TH) 미만으로 빨라져서, 해당 소스 드라이버 집적회로가 영상 신호에 포함된 제어 데이터 및 영상 데이터 등을 오인식할 확률을 줄여줄 수 있다. 이에 따라, 해당 소스 드라이버 집적회로는 정상적인 데이터 구동을 수행할 수 있고, 비정상적인 데이터 구동에 의한 화상 품질 저하 현상도 방지해줄 수 있다.
이상에서 설명한 바와 같은 본 실시예들에 의하면, 소스 드라이버 집적회로(SDIC)가 큰 영상 신호 전달 지연을 갖도록 배치되더라도 해당 소스 드라이버 집적회로(SDIC)가 정상적인 데이터 구동을 가능하게 하는 소스 드라이버 집적회로(SDIC), 컨트롤러(140) 및 표시장치(100)를 제공할 수 있다.
본 실시예들에 의하면, 소스 드라이버 집적회로(SDIC)의 큰 영상 신호 전달 지연에 따른 영상 신호 및 영상 데이터의 오인식 확률을 줄여주고, 영상 신호 및 영상 데이터의 오인식에 의한 화면 이상 현상을 방지해주는 소스 드라이버 집적회로(SDIC), 컨트롤러(140) 및 표시장치(100)를 제공할 수 있다.
본 실시예들에 의하면, 영상 신호 수신 상태를 컨트롤러에 피드백해주어, 정상적인 데이터 구동을 가능하게 하는 특성을 갖는 영상 신호를 컨트롤러(140)로부터 제공받을 수 있는 소스 드라이버 집적회로(SDIC)를 제공할 수 있다.
본 실시예들에 의하면, 소스 드라이버 집적회로(SDIC)의 영상 신호 수신 상태를 소스 드라이버 집적회로(SDIC)로부터 피드백 받아, 소스 드라이버 집적회로(SDIC)가 정상적인 데이터 구동을 가능하게 하는 특성을 갖는 영상 신호를 소스 드라이버 집적회로(SDIC)로 제공해주는 컨트롤러(140)를 제공할 수 있다.
이상에서의 설명 및 첨부된 도면은 본 발명의 기술 사상을 예시적으로 나타낸 것에 불과한 것으로서, 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자라면 본 발명의 본질적인 특성에서 벗어나지 않는 범위에서 구성의 결합, 분리, 치환 및 변경 등의 다양한 수정 및 변형이 가능할 것이다. 따라서, 본 발명에 개시된 실시예들은 본 발명의 기술 사상을 한정하기 위한 것이 아니라 설명하기 위한 것이고, 이러한 실시예에 의하여 본 발명의 기술 사상의 범위가 한정되는 것은 아니다. 본 발명의 보호 범위는 아래의 청구범위에 의하여 해석되어야 하며, 그와 동등한 범위 내에 있는 모든 기술 사상은 본 발명의 권리범위에 포함되는 것으로 해석되어야 할 것이다.
100: 표시장치
110: 표시패널
120: 데이터 드라이버
130: 게이트 드라이버
140: 컨트롤러

Claims (14)

  1. 클럭 정보 및 영상 데이터를 포함하는 영상 신호를 수신하고, 상기 수신된 영상 신호에서 상기 클럭 정보에 해당하는 부분의 신호 상태 정보를 파악하여 전송하는 소스 드라이버 집적회로; 및
    상기 신호 상태 정보를 토대로 상기 소스 드라이버 집적회로로 전송할 영상 신호의 특성을 제어하는 컨트롤러를 포함하는 표시장치.
  2. 제1항에 있어서,
    상기 클럭 정보에 해당하는 신호 부분의 신호 상태 정보는,
    상기 소스 드라이버 집적회로의 배치 위치에 따라 다르고, 신호 세기 값, 라이징 타임 및 폴리 타임 중 적어도 하나를 포함하는 표시장치.
  3. 제2항에 있어서,
    상기 컨트롤러는,
    상기 신호 세기 값이 임계값 미만인 경우,
    상기 소스 드라이버 집적회로로 전송할 영상 신호의 특성으로서 신호 세기 값을 증가시켜 전송하는 표시장치.
  4. 제3항에 있어서,
    상기 컨트롤러에 의해 영상 신호의 신호 세기 증가 처리에 따라, 상기 소스 드라이버 집적회로에서 수신된 영상 신호에서 상기 클럭 정보에 해당하는 신호 부분의 신호 세기 값은 상기 임계값 이상이 되는 표시장치.
  5. 제2항에 있어서,
    상기 컨트롤러는,
    상기 신호 세기 값이 임계값 미만이거나, 상기 라이징 타임이 임계 타임 이상인 경우,
    상기 소스 드라이버 집적회로로 전송할 영상 신호의 특성으로서 프리-엠퍼시스 값(Pre-emphasis Value)을 미리 정해진 프리-엠퍼시스 비율에 따라 설정하는 표시장치.
  6. 제5항에 있어서,
    상기 컨트롤러에 의해 영상 신호의 프리-엠퍼시스 값의 설정에 따라, 상기 소스 드라이버 집적회로에서 수신된 영상 신호에서 상기 클럭 정보에 해당하는 신호 부분의 라이징 타임이 감소하는 표시장치.
  7. 제1항에 있어서,
    상기 영상 신호는
    클럭 정보가 포함된 클럭 트래이닝 필드, 제어 데이터가 포함된 제어 데이터 필드 및 영상 데이터가 포함된 영상 데이터 필드를 포함하는 표시장치.
  8. 다수의 데이터 라인과 다수의 게이트 라인이 배치된 표시패널;
    상기 데이터 라인으로 데이터 전압을 출력하는 다수의 소스 드라이버 집적회로; 및
    상기 다수의 소스 드라이버 집적회로로 영상 신호를 전송하는 컨트롤러를 포함하고,
    상기 컨트롤러에서 상기 다수의 소스 드라이버 집적회로 각각으로의 영상 신호 전송 경로의 길이가 서로 다르고,
    상기 컨트롤러는 클럭 정보 및 영상 데이터를 포함하는 상기 영상 신호를 상기 다수의 소스 드라이버 집적회로 각각으로 전송하고,
    상기 다수의 소스 드라이버 집적회로 중 적어도 하나는 상기 컨트롤러로부터 상기 영상 신호를 수신하여 수신된 상기 영상 신호에서 상기 클럭 정보에 해당하는 신호 부분의 신호 상태 정보를 파악하여 상기 컨트롤러로 전송하고,
    상기 컨트롤러는 상기 다수의 소스 드라이버 집적회로 중 적어도 하나로부터 수신된 상기 신호 상태 정보를 토대로 해당 소스 드라이버 집적회로로 전송할 영상 신호의 특성을 제어하는 표시장치.
  9. 제8항에 있어서,
    상기 클럭 정보에 해당하는 신호 부분의 신호 상태 정보는,
    상기 소스 드라이버 집적회로의 배치 위치에 따라 다르고,
    신호 세기 값, 라이징 타임 및 폴리 타임 중 적어도 하나를 포함하는 표시장치.
  10. 제9항에 있어서,
    상기 컨트롤러는,
    상기 다수의 소스 드라이버 집적회로 중 어느 하나의 소스 드라이버 집적회로에 대하여, 상기 신호 상태 정보로서의 상기 신호 세기 값이 임계값 미만인 경우, 해당 소스 드라이버 집적회로로 전송할 영상 신호의 특성으로서 신호 세기 값을 증가시켜 전송하는 표시장치.
  11. 제9항에 있어서,
    상기 컨트롤러는,
    상기 다수의 소스 드라이버 집적회로 중 어느 하나의 소스 드라이버 집적회로에 대하여, 상기 신호 상태 정보로서의 신호 세기 값이 임계값 미만이거나, 상기 신호 상태 정보로서의 라이징 타임이 임계 타임 이상인 경우,
    해당 소스 드라이버 집적회로로 전송할 영상 신호의 특성으로서 프리-엠퍼시스 값(Pre-emphasis Value)을 미리 정해진 프리-엠퍼시스 비율에 따라 설정하는 표시장치.
  12. 제11항에 있어서,
    상기 영상 신호에서 상기 프리-엠퍼시스 값의 설정에 따라 만들어진 프리-엠퍼시스 파형 부분은 다른 신호 부분에 비해 상기 프리-엠퍼시스 비율만큼 큰 신호 세기를 갖는 표시장치.
  13. 클럭 정보 및 영상 데이터를 포함하는 영상 신호를 컨트롤러로부터 수신하는 신호 수신부;
    상기 수신된 영상 신호의 신호 상태 정보를 파악하고, 파악된 신호 상태 정보를 상기 컨트롤러로 출력하는 신호 상태 피드백 부; 및
    상기 영상 데이터를 데이터 전압으로 변환하여 데이터 라인으로 출력하는 데이터 구동부를 포함하고,
    상기 신호 수신부는, 상기 신호 상태 정보에 따라 특성이 제어된 영상 신호를 상기 컨트롤러로부터 수신하는 소스 드라이버 집적회로.
  14. 클럭 정보 및 영상 데이터를 포함하는 영상 신호를 전송하는 신호 전송부;
    상기 영상 신호를 수신한 소스 드라이버 집적회로가 상기 영상 신호에 대하여 파악한 신호 상태 정보를 상기 소스 드라이버 집적회로로부터 수신하는 신호 상태 정보 수신부; 및
    상기 신호 상태 정보를 토대로 상기 소스 드라이버 집적회로로 전송할 영상 신호의 특성을 제어하는 신호 제어부를 포함하는 컨트롤러.
KR1020150096839A 2015-07-07 2015-07-07 소스 드라이버 집적회로, 컨트롤러 및 표시장치 KR20170006351A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020150096839A KR20170006351A (ko) 2015-07-07 2015-07-07 소스 드라이버 집적회로, 컨트롤러 및 표시장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020150096839A KR20170006351A (ko) 2015-07-07 2015-07-07 소스 드라이버 집적회로, 컨트롤러 및 표시장치

Publications (1)

Publication Number Publication Date
KR20170006351A true KR20170006351A (ko) 2017-01-18

Family

ID=57992089

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020150096839A KR20170006351A (ko) 2015-07-07 2015-07-07 소스 드라이버 집적회로, 컨트롤러 및 표시장치

Country Status (1)

Country Link
KR (1) KR20170006351A (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20200074618A (ko) * 2018-12-17 2020-06-25 엘지디스플레이 주식회사 표시장치
CN112530337A (zh) * 2019-09-18 2021-03-19 矽创电子股份有限公司 视讯数据显示装置

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20200074618A (ko) * 2018-12-17 2020-06-25 엘지디스플레이 주식회사 표시장치
CN112530337A (zh) * 2019-09-18 2021-03-19 矽创电子股份有限公司 视讯数据显示装置

Similar Documents

Publication Publication Date Title
KR102176504B1 (ko) 표시장치와 그 구동방법
KR100572218B1 (ko) 평판디스플레이시스템의화상신호인터페이스장치및그방법
JP4821824B2 (ja) 画像表示装置、コネクタ表示方法、伝送路状態検出装置、伝送路状態検出方法および半導体集積回路
US8542183B2 (en) Display device, signal line driver, and data transfer method
CN109859684B (zh) 显示装置及其接口方法
US9466238B2 (en) Display device and driving method thereof
US8525822B2 (en) LCD panel driving circuit having transition slope adjusting means and associated control method
KR101839328B1 (ko) 평판표시장치 및 이의 구동회로
KR100751441B1 (ko) 평판 패널 디스플레이 및 평판 패널 디스플레이의 소스드라이버
US20100289781A1 (en) Display apparatus
US10719155B2 (en) Touch display device, gate driving circuit and method for driving thereof
US11423845B2 (en) Source driver integrated circuit transmitting sensing data based on cascade manner, display device including the same, and method of operating display device
CN103700319A (zh) 一种拼接式显示装置
KR20220064032A (ko) 디스플레이 장치, 구동 회로 및 구동 방법
US20180025696A1 (en) Display device and data driver
KR102293371B1 (ko) 표시장치
KR20170006351A (ko) 소스 드라이버 집적회로, 컨트롤러 및 표시장치
US8253715B2 (en) Source driver and liquid crystal display device having the same
US20100085392A1 (en) Timing control circuit
KR20190064333A (ko) 디스플레이 패널을 구동하기 위한 집적회로
KR20180074896A (ko) 표시장치 및 컨트롤러
KR102568162B1 (ko) 레벨 시프터 인터페이스와 이를 이용한 표시장치
KR20170124913A (ko) 표시장치, 데이터 드라이버, 전원 관리 집적회로 및 전원 관리 집적회로의 구동 방법
CN109783045B (zh) 一种vga信号保护系统
KR102637501B1 (ko) 표시 장치