KR20160119937A - 데이터 처리 시스템 및 그 제어 방법 - Google Patents

데이터 처리 시스템 및 그 제어 방법 Download PDF

Info

Publication number
KR20160119937A
KR20160119937A KR1020150048622A KR20150048622A KR20160119937A KR 20160119937 A KR20160119937 A KR 20160119937A KR 1020150048622 A KR1020150048622 A KR 1020150048622A KR 20150048622 A KR20150048622 A KR 20150048622A KR 20160119937 A KR20160119937 A KR 20160119937A
Authority
KR
South Korea
Prior art keywords
group
specific information
controller
information
peripheral devices
Prior art date
Application number
KR1020150048622A
Other languages
English (en)
Inventor
김용주
조상구
이재선
Original Assignee
에스케이하이닉스 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 에스케이하이닉스 주식회사 filed Critical 에스케이하이닉스 주식회사
Priority to KR1020150048622A priority Critical patent/KR20160119937A/ko
Priority to US14/725,003 priority patent/US20160292090A1/en
Priority to CN201510661955.6A priority patent/CN106054689A/zh
Publication of KR20160119937A publication Critical patent/KR20160119937A/ko

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/10Program control for peripheral devices
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/10Program control for peripheral devices
    • G06F13/102Program control for peripheral devices where the programme performs an interfacing function, e.g. device driver
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/10Program control for peripheral devices
    • G06F13/12Program control for peripheral devices using hardware independent of the central processor, e.g. channel or peripheral processor
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/10Program control for peripheral devices
    • G06F13/12Program control for peripheral devices using hardware independent of the central processor, e.g. channel or peripheral processor
    • G06F13/122Program control for peripheral devices using hardware independent of the central processor, e.g. channel or peripheral processor where hardware performs an I/O function other than control of data transfer
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • G06F13/4204Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus
    • G06F13/4208Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus being a system bus, e.g. VME bus, Futurebus, Multibus

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • Stored Programmes (AREA)
  • Automation & Control Theory (AREA)
  • Small-Scale Networks (AREA)

Abstract

본 기술은 기기 고유 정보 및 그룹 고유 정보가 각각 저장된 복수의 주변기기; 및 제어기를 포함하고, 상기 그룹 고유 정보는 동일 그룹에 속한 주변기기들에 대해서는 동일한 값을 가지고, 서로 다른 그룹에 속한 주변기기들에 대해서는 서로 다른 값을 가지며, 상기 제어기는 상기 그룹 고유 정보를 이용하여 상기 복수의 주변기기 중에서 원하는 그룹이 동일한 명령을 수행하도록 제어할 수 있다.

Description

데이터 처리 시스템 및 그 제어 방법{DATA PROCESSING SYSTEM AND CONTROL METHOD THE SAME}
본 발명은 시스템에 관한 것으로서, 특히 데이터 처리 시스템 및 그 제어 방법에 관한 것이다.
데이터 처리 시스템 예를 들어 컴퓨터 시스템은 CPU와 같은 제어기가 복수의 주변기기를 제어할 수 있다.
제어기가 복수의 주변기기를 얼마나 효율적으로 제어하느냐에 따라 데이터 처리 시스템의 성능을 좌우할 수 있다.
본 발명의 실시예는 복수의 주변기기를 효율적으로 제어할 수 있는 데이터 처리 시스템 및 그 제어 방법을 제공한다.
본 발명의 실시예는 기기 고유 정보 및 그룹 고유 정보가 각각 저장된 복수의 주변기기; 및 제어기를 포함하고, 상기 그룹 고유 정보는 동일 그룹에 속한 주변기기들에 대해서는 동일한 값을 가지고, 서로 다른 그룹에 속한 주변기기들에 대해서는 서로 다른 값을 가지며, 상기 제어기는 상기 그룹 고유 정보를 이용하여 상기 복수의 주변기기 중에서 원하는 그룹이 동일한 명령을 수행하도록 제어할 수 있다.
본 발명의 실시예는 각각 서로 다른 기기 고유 정보가 저장되고, 그룹별로 서로 다른 값을 가지며 동일 그룹에 대해서는 서로 동일한 값을 가지는 그룹 고유 정보가 저장되는 복수의 주변기기; 및 상기 복수의 주변기기와 시스템 관리 버스를 통해 공통 연결되며, 상기 그룹 고유 정보를 이용하여 상기 복수의 주변기기 중에서 원하는 그룹이 동일한 명령을 수행하도록 제어하는 제어기를 포함할 수 있다.
본 발명의 실시예는 제어기가 기기 구분 정보와 명령을 포함하는 데이터 패킷을 복수의 주변기기에 전송하는 단계; 및 상기 복수의 주변기기가 각각 기 저장된 기기 고유 정보 및 그룹 고유 정보를 상기 기기 구분 정보와 비교하여 상기 명령을 수행하는 단계를 포함할 수 있다.
본 발명의 실시예에서 상기 그룹 고유 정보는 상기 복수의 주변기기 중에서 동일 그룹에 속한 주변기기들에 대해서는 동일한 값을 가지고, 서로 다른 그룹에 속한 주변기기들에 대해서는 서로 다른 값을 가질 수 있다.
본 발명의 실시예에서 상기 명령을 수행하는 단계는 상기 복수의 주변 기기 중에서 상기 기기 구분 정보와 동일한 값을 갖는 상기 그룹 고유 정보가 저장된 주변 기기들이 상기 명령을 동시에 수행하는 단계일 수 있다.
본 기술은 주변기기를 효율적으로 제어할 수 있는 데이터 처리 시스템을 제공할 수 있다.
도 1은 본 발명의 실시예에 따른 데이터 처리 시스템(100)의 구성을 나타낸 도면,
도 2는 도 1의 주변기기(300)의 구성을 나타낸 도면이고,
도 3은 본 발명의 실시예에 따른 데이터 처리 시스템(100)의 제어 방법을 나타낸 순서도이다.
이하에서는 첨부된 도면을 참조하여 본 발명의 실시예를 보다 상세히 설명하기로 한다.
도 1에 도시된 바와 같이, 본 발명의 실시예에 따른 데이터 처리 시스템(100)은 제어기(200), 복수의 주변기기(300) 및 신호 라인(400)을 포함할 수 있다.
제어기(200)는 CPU, GPU 등을 포함할 수 있다.
제어기(200)는 메모리 컨트롤러 칩이 될 수 있다.
복수의 주변기기(300)는 각각은 반도체 메모리 칩일 수 있다.
복수의 주변기기(300)는 그룹 단위로 구분될 수 있다.
복수의 주변기기(300)는 동종 기기들(same species devices)을 포함할 수 있으며, 동종 디바이스들을 그룹 단위로 구분하여 동종 기기 그룹이라 칭할 수 있다.
예를 들어, 복수의 주변기기(300)는 Device G0_0 - Device G0_n, …, Device Gn_0 - Device Gn_n과 같이 복수의 동종 기기 그룹으로 구분될 수 있다.
복수의 동종 기기 그룹 Device G0_0 - Device G0_n, …, Device Gn_0 - Device Gn_n 중에서 예를 들어, Device G0_0 - Device G0_n은 DIMM(Dual in-line Memory Module) 과 같이 복수의 반도체 메모리 칩을 포함하는 메모리 모듈이 될 수 있다.
복수의 주변기기(300) 각각에는 기기 고유 정보(ID)와 그룹 고유 정보(UID)가 저장될 수 있다.
기기 고유 정보(ID)는 복수의 주변기기(300) 각각을 구분하기 위한 정보일 수 있다.
그룹 고유 정보(UID)는 복수의 그룹 예를 들어, 복수의 동종 기기 그룹 Device G0_0 - Device G0_n, …, Device Gn_0 - Device Gn_n 각각을 구분하기 위한 정보일 수 있다.
이때 필요에 따라 동종 디바이스들이 아닌 동일한 명령이 동시에 수행되기 원하는 다른 종류의 디바이스들을 동일 그룹으로 묶어 동일한 그룹 고유 정보(UID)를 설정할 수 있다.
제어기(200)는 기기 고유 정보(ID)를 이용하여 복수의 주변기기(300) 각각을 제어할 수 있다.
제어기(200)는 그룹 고유 정보(UID)를 이용하여 복수의 주변기기(300)를 동종 기기 그룹 단위로 동일 명령이 동시에 수행되도록 제어할 수 있다.
제어기(200)는 신호 라인(400)을 통해 복수의 주변기기(300)에 기기 구분 정보와 명령을 포함하는 데이터 패킷(Packet)을 전송할 수 있다.
기기 구분 정보는 기기 고유 정보(ID) 또는/및 그룹 고유 정보(UID)에 대응되는 정보를 포함할 수 있다.
제어기(200)는 복수의 주변기기(300)에 동종 기기 그룹 단위로 동일한 그룹 고유 정보(UID)를 기록할 수 있다.
복수의 주변기기(300)는 신호 라인(400)을 통해 제어기(200)와 공통 연결될 수 있다.
신호 라인(400)은 시스템 관리 버스(SMBUS: System Management BUS)를 포함할 수 있다.
시스템 관리 버스는 메모리 모듈과 제어기 간의 통신 프로토콜에 따른 입/출력 인터페이스일 수 있다.
도 2에 도시된 바와 같이, 주변기기(300)는 인터페이스부(310), 제어 로직(320) 및 저장부(330)를 포함할 수 있다.
주변기기(300)는 기능 회로부(340)를 더 포함할 수 있다.
기능 회로부(340)는 주변기기(300) 본연의 기능을 수행하기 위한 로직 회로들을 포함할 수 있다.
인터페이스부(310)는 신호 라인(400)과 연결되어, 외부 즉, 제어기(200)와 주변기기(300) 내부의 신호 입/출력 인터페이싱 동작을 수행할 수 있다.
저장부(330)는 기기 고유 정보(ID)와 그룹 고유 정보(UID)를 저장할 수 있다.
저장부(330)는 기기 고유 정보(ID)와 그룹 고유 정보(UID)를 저장하기 위한 레지스터를 포함할 수 있다.
저장부(330)는 데이터 또는 펌웨어(Firmware)와 같은 프로그램 저장을 위한 메모리 블록을 더 포함할 수 있다.
제어 로직(320)는 저장부(330)에 저장된 기기 고유 정보(ID) 및 그룹 고유 정보(UID)와 제어기(200)로부터 신호 라인(400) 및 인터페이스부(310)를 경유하여 전송된 데이터 패킷에 포함된 기기 구분 정보를 비교하여 데이터 패킷에 정의된 명령을 수행할 수 있다.
제어 로직(320)는 데이터 패킷에 포함된 기기 구분 정보가 저장부(330)에 저장된 기기 고유 정보(ID)와 그룹 고유 정보(UID) 중에서 어느 하나라도 일치하면, 데이터 패킷에 정의된 명령을 수행할 수 있다.
제어 로직(320)는 제어기(200)의 명령에 따라 그룹 고유 정보(UID)를 저장부(330)에 저장할 수 있다.
이와 같이 구성된 본 발명의 실시예에 따른 데이터 처리 시스템(100)의 제어 방법을 도 1 내지 도 3을 참조하여 설명하면 다음과 같다.
복수의 주변기기(300) 각각에는 서로 다른 값의 기기 고유 정보(ID)가 저장되어 있다.
제어기(200)가 복수의 주변기기(300) 중에서 동종 기기 그룹들 Device G0_0 - Device G0_n, …, Device Gn_0 - Device Gn_n 각각에 동일 그룹 고유 정보(UID)를 할당한다(S11).
예를 들어, 제어기(200)는 동종 기기 그룹 Device G0_0 - Device G0_n에는 'a', Device G1_0 - Device G1_n에는 'b', Device Gn_0 - Device Gn_n에는 'x'와 같은 방식으로 동종 기기 그룹별로 동일한 그룹 고유 정보(UID)를 할당할 수 있다.
상술한 동일 그룹 고유 정보(UID)는 미리 정해져 있을 수 있으며, 이 경우, 상술한 동일 그룹 고유 정보(UID) 할당 단계(S11)는 생략될 수 있다.
제어기(200)는 기기 구분 정보와 명령을 포함하는 데이터 패킷을 신호 라인(400)을 통해 복수의 주변기기(300)에 전송한다(S12).
데이터 패킷에 포함된 기기 구분 정보는 기기 고유 정보(ID)와 그룹 고유 정보(UID) 중에서 하나를 포함할 수 있다.
데이터 패킷에 포함된 명령은 동종 기기 그룹이 공통적으로 수행할 수 있는 명령으로서, 예를 들어, 동종 기기 그룹의 디바이스들의 펌웨어(Firmware)를 업데이트하는 펌웨어 업데이트 명령을 포함할 수 있다.
데이터 패킷에 포함된 명령은 동종 기기 그룹의 특정 영역들을 동시에 활성화시키는 명령도 될 수 있다.
데이터 패킷을 수신한 복수의 주변기기(300) 각각이 기기 고유 정보(ID) 및 그룹 고유 정보(UID)와 제어기(200)가 전송한 기기 구분 정보를 비교한다(S13).
복수의 주변기기(300) 각각은 제어기(200)가 전송한 기기 구분 정보가 그룹 고유 정보(UID)와 일치하는지 판단한다(S14).
상기 판단결과(S14), 복수의 주변기기(300) 각각은 제어기(200)가 전송한 기기 구분 정보가 그룹 고유 정보(UID)와 일치하지 않으면, 제어기(200)가 전송한 기기 구분 정보가 기기 고유 정보(ID)와 일치하는지 판단한다(S15).
상기 판단결과(S15), 제어기(200)가 전송한 기기 구분 정보가 기기 고유 정보(ID)와 일치하면, 해당 주변기기 즉, 복수의 주변기기(300) 중에서 제어기(200)가 전송한 기기 구분 정보와 동일한 값의 기기 고유 정보(ID)를 갖는 주변기기가 데이터 패킷에 포함된 명령을 수행한다(S16).
한편, 상기 판단결과(S15), 제어기(200)가 전송한 기기 구분 정보가 기기 고유 정보(ID)와 일치하지 않으면, 해당 명령을 무시하고 현재의 동작 상태를 유지한다(S17).
한편, 상기 판단결과(S14), 복수의 주변기기(300) 각각은 제어기(200)가 전송한 기기 구분 정보가 그룹 고유 정보(UID)와 일치하면 해당 동종 기기 그룹 즉, 동종 기기 그룹들 Device G0_0 - Device G0_n, …, Device Gn_0 - Device Gn_n 중에서 제어기(200)가 전송한 기기 구분 정보와 동일한 값의 그룹 고유 정보(UID)를 갖는 동종 기기 그룹이 데이터 패킷에 포함된 명령을 동일하게 수행한다(S18).
상술한 바와 같이, 동종 기기 그룹 Device G0_0 - Device G0_n에는 'a', Device G1_0 - Device G1_n에는 'b', Device Gn_0 - Device Gn_n에는 'x'와 같이 그룹 고유 정보(UID)를 할당되어 있는 것으로 가정한다.
제어기(200)가 데이터 패킷에 펌웨어 업데이트 명령과 함께 'x'의 값을 갖는 기기 구분 정보를 포함시켜 전송하면, 동종 기기 그룹들 Device G0_0 - Device G0_n, …, Device Gn_0 - Device Gn_n 중에서 동종 기기 그룹 Device Gn_0 - Device Gn_n이 동시에 펌웨어 업데이트를 수행할 수 있다.
다른 예를 들어, 제어기(200)가 데이터 패킷에 특정 메모리 영역 활성화 명령과 함께 'a'의 값을 갖는 기기 구분 정보를 포함시켜 전송하면, 동종 기기 그룹들 Device G0_0 - Device G0_n, …, Device Gn_0 - Device Gn_n 중에서 동종 기기 그룹 Device G0_0 - Device G0_n이 동시에 해당 메모리 영역을 활성화시킬 수 있다.
상술한 바와 같이, 본 발명의 실시예는 한 번의 명령만으로 복수의 주변기기들이 동일한 명령을 수행하도록 할 수 있다.
또한 상술한 본 발명의 실시예는 동종 디바이스들에 대하여 동일한 그룹 고유 정보(UID)를 설정하는 예를 든 것이나, 필요에 따라 동일한 명령이 수행되기 원하는 다른 종류의 디바이스들을 동일 그룹으로 묶어 동일한 그룹 고유 정보(UID)를 설정함으로써 동일한 명령이 수행되도록 할 수 있다.
이와 같이, 본 발명이 속하는 기술분야의 당업자는 본 발명이 그 기술적 사상이나 필수적 특징을 변경하지 않고서 다른 구체적인 형태로 실시될 수 있다는 것을 이해할 수 있을 것이다. 그러므로 이상에서 기술한 실시예들은 모든 면에서 예시적인 것이며 한정적인 것이 아닌 것으로서 이해해야만 한다. 본 발명의 범위는 상기 상세한 설명보다는 후술하는 특허청구범위에 의하여 나타내어지며, 특허청구범위의 의미 및 범위 그리고 그 등가개념으로부터 도출되는 모든 변경 또는 변형된 형태가 본 발명의 범위에 포함되는 것으로 해석되어야 한다.

Claims (20)

  1. 기기 고유 정보 및 그룹 고유 정보가 각각 저장된 복수의 주변기기; 및
    제어기를 포함하고,
    상기 그룹 고유 정보는 동일 그룹에 속한 주변기기들에 대해서는 동일한 값을 가지고, 서로 다른 그룹에 속한 주변기기들에 대해서는 서로 다른 값을 가지며,
    상기 제어기는 상기 그룹 고유 정보를 이용하여 상기 복수의 주변기기 중에서 원하는 그룹이 동일한 명령을 수행하도록 제어하는 데이터 처리 시스템.
  2. 제 1 항에 있어서,
    상기 신호 라인은
    시스템 관리 버스(SMBUS: System Management BUS)를 포함하는 데이터 처리 시스템.
  3. 제 1 항에 있어서,
    상기 동일 그룹에 속한 주변기기들은 동일한 종류의 기기들로 이루어지는 데이터 처리 시스템.
  4. 제 1 항에 있어서,
    상기 복수의 주변기기 각각은
    상기 기기 고유 정보와 상기 그룹 고유 정보를 저장하도록 구성된 저장부,
    상기 저장부에 저장된 상기 기기 고유 정보 및 상기 그룹 고유 정보와 상기 제어기로부터 전송된 기기 구분 정보를 비교하여 상기 제어기로부터 전송된 명령을 수행하도록 구성된 제어 로직을 포함하는 데이터 처리 시스템.
  5. 제 4 항에 있어서,
    상기 저장부는 상기 기기 고유 정보와 상기 그룹 고유 정보를 저장하기 위한 레지스터, 및
    데이터 또는 프로그램 저장을 위한 메모리 블록을 포함하는 데이터 처리 시스템.
  6. 제 4 항에 있어서,
    상기 제어 로직은
    상기 제어기에서 전송된 데이터 패킷에 포함된 상기 기기 구분 정보가 상기 기기 고유 정보와 상기 그룹 고유 정보 중에서 어느 하나라도 일치하면, 상기 데이터 패킷에 정의된 명령을 수행하도록 구성되는 데이터 처리 시스템.
  7. 제 4 항에 있어서,
    상기 복수의 주변기기 각각은
    주변기기 각각의 본연의 기능을 수행하도록 구성된 로직 회로, 및
    상기 신호 라인과 연결되어, 상기 제어기와 상기 복수의 주변기기 각각의 내부의 신호 입/출력 인터페이싱 동작을 수행하도록 구성된 인터페이스부를 포함하는 데이터 처리 시스템.
  8. 제 1 항에 있어서,
    상기 제어기는
    CPU 또는 GPU를 포함하는 데이터 처리 시스템.
  9. 각각 서로 다른 기기 고유 정보가 저장되고, 그룹별로 서로 다른 값을 가지며 동일 그룹에 대해서는 서로 동일한 값을 가지는 그룹 고유 정보가 저장되는 복수의 주변기기; 및
    상기 복수의 주변기기와 시스템 관리 버스를 통해 공통 연결되며, 상기 그룹 고유 정보를 이용하여 상기 복수의 주변기기 중에서 원하는 그룹이 동일한 명령을 수행하도록 제어하는 제어기를 포함하는 데이터 처리 시스템.
  10. 제 9 항에 있어서,
    상기 복수의 주변기기의 각 그룹에 속한 주변기기들은 동일한 종류의 반도체 메모리 칩으로 구성되는 데이터 처리 시스템.
  11. 제 9 항에 있어서,
    상기 제어기는
    CPU 또는 GPU를 포함하는 데이터 처리 시스템.
  12. 제 9 항에 있어서,
    상기 복수의 주변기기 각각은
    상기 기기 고유 정보와 상기 그룹 고유 정보를 저장하도록 구성된 저장부,
    상기 저장부에 저장된 상기 기기 고유 정보 및 상기 그룹 고유 정보와 상기 제어기로부터 전송된 기기 구분 정보를 비교하여 상기 제어기로부터 전송된 명령을 수행하도록 구성된 제어 로직을 포함하는 데이터 처리 시스템.
  13. 제 12 항에 있어서,
    상기 제어 로직은
    상기 제어기에서 전송된 데이터 패킷에 포함된 상기 기기 구분 정보가 상기 기기 고유 정보와 상기 그룹 고유 정보 중에서 어느 하나라도 일치하면, 상기 데이터 패킷에 정의된 명령을 수행하도록 구성되는 데이터 처리 시스템.
  14. 제 12 항에 있어서,
    상기 복수의 주변기기 각각은
    주변기기 각각의 본연의 기능을 수행하도록 구성된 로직 회로, 및
    상기 시스템 관리 버스와 연결되어, 상기 제어기와 상기 복수의 주변기기 각각의 내부의 신호 입/출력 인터페이싱 동작을 수행하도록 구성된 인터페이스부를 포함하는 데이터 처리 시스템.
  15. 제어기가 기기 구분 정보와 명령을 포함하는 데이터 패킷을 복수의 주변기기에 전송하는 단계; 및
    상기 복수의 주변기기가 각각 기 저장된 기기 고유 정보 및 그룹 고유 정보를 상기 기기 구분 정보와 비교하여 상기 명령을 수행하는 단계를 포함하는 데이터 처리 시스템 제어 방법.
  16. 제 15 항에 있어서,
    상기 제어기가 상기 복수의 주변기기들에 대하여 그룹 단위로 상기 그룹 고유 정보를 할당하는 단계를 더 포함하는 데이터 처리 시스템 제어 방법.
  17. 제 15 항에 있어서,
    상기 그룹 고유 정보는 상기 복수의 주변기기 중에서 동일 그룹에 속한 주변기기들에 대해서는 동일한 값을 가지고, 서로 다른 그룹에 속한 주변기기들에 대해서는 서로 다른 값을 가지는 데이터 처리 시스템 제어 방법.
  18. 제 15 항에 있어서,
    상기 명령을 수행하는 단계는
    상기 복수의 주변 기기 중에서 상기 기기 구분 정보와 동일한 값을 갖는 상기 그룹 고유 정보가 저장된 주변 기기들이 상기 명령을 동시에 수행하는 단계인 데이터 처리 시스템 제어 방법.
  19. 제 15 항에 있어서,
    상기 명령을 수행하는 단계는
    상기 복수의 주변 기기 중에서 상기 기기 구분 정보와 동일한 값을 갖는 상기 기기 고유 정보가 저장된 어느 하나의 주변 기기가 상기 명령을 수행하는 단계인 데이터 처리 시스템 제어 방법.
  20. 제 15 항에 있어서,
    상기 명령은 펌웨어(Firmware) 업데이트 명령을 포함하는 데이터 처리 시스템 제어 방법.
KR1020150048622A 2015-04-06 2015-04-06 데이터 처리 시스템 및 그 제어 방법 KR20160119937A (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1020150048622A KR20160119937A (ko) 2015-04-06 2015-04-06 데이터 처리 시스템 및 그 제어 방법
US14/725,003 US20160292090A1 (en) 2015-04-06 2015-05-29 Data processing system capable of controlling peripheral devices using group identification information and control method thereof
CN201510661955.6A CN106054689A (zh) 2015-04-06 2015-10-14 数据处理系统及其控制方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020150048622A KR20160119937A (ko) 2015-04-06 2015-04-06 데이터 처리 시스템 및 그 제어 방법

Publications (1)

Publication Number Publication Date
KR20160119937A true KR20160119937A (ko) 2016-10-17

Family

ID=57017004

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020150048622A KR20160119937A (ko) 2015-04-06 2015-04-06 데이터 처리 시스템 및 그 제어 방법

Country Status (3)

Country Link
US (1) US20160292090A1 (ko)
KR (1) KR20160119937A (ko)
CN (1) CN106054689A (ko)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20180160463A1 (en) * 2015-05-04 2018-06-07 Nokia Technologies Oy Wireless control of devices
CN109328488B (zh) * 2016-07-04 2021-04-20 株式会社富士 电子元件供给装置
IT202000019933A1 (it) * 2020-08-10 2022-02-10 Bleb Tech Srl Sistema di prototipazione istantanea

Also Published As

Publication number Publication date
US20160292090A1 (en) 2016-10-06
CN106054689A (zh) 2016-10-26

Similar Documents

Publication Publication Date Title
US7603501B2 (en) Communication circuit of serial peripheral interface devices
US9098640B2 (en) Controller, electronic equipment unit, and USB device control method
US9819532B2 (en) Multi-service node management system, device and method
CN104461958A (zh) 支持sr-iov的存储资源访问方法、存储控制器及存储设备
US20120042307A1 (en) System and method for creating memory interface of computing device
EP1701271A1 (en) Electronic apparatus system with master node and slave node
CN101876911B (zh) 基于PCI/PCIe总线多CPU系统启动方法及模块
US8700814B2 (en) Intelligent bus address self-configuration in a multi-module system
CN103279434B (zh) 从设备地址修改方法和装置
US9779047B2 (en) Universal intelligent platform management interface (IPMI) host to baseboard management controller (BMC) communication for non-x86 and legacy free systems
EP2388960A1 (en) Intelligent bus address self-configuration in a multi-module system
US20160239008A1 (en) Motor control program transferring system, host controller, motor control device, and motor control program transferring method
US20180329854A1 (en) Devices, systems, and methods of reducing chip select
KR20160119937A (ko) 데이터 처리 시스템 및 그 제어 방법
CN110704350A (zh) 一种资源管理方法、装置及电子设备和存储介质
US20200218681A1 (en) Method for automatically identifying host operating systems
CN103412838B (zh) 一种扩展系统、通信方法、地址配置方法、设备及装置
EP2419831B1 (en) Processor with assignable general purpose register set
CN104899177A (zh) 一种i2c设备控制方法及系统
CN116032746B (zh) 资源池的信息处理方法及装置、存储介质及电子装置
CN108108314B (zh) 交换器系统
US20170212569A1 (en) Load discovery
US10990544B2 (en) PCIE root complex message interrupt generation method using endpoint
US10503523B2 (en) Technologies to improve system boot performance and reliability
CN105488009A (zh) 一种fru的读取/写入方法及读/写系统