KR20160049166A - 적응적 블랙 클리핑 회로, 이를 포함하는 디스플레이 장치 및 적응적 블랙 클리핑 방법 - Google Patents

적응적 블랙 클리핑 회로, 이를 포함하는 디스플레이 장치 및 적응적 블랙 클리핑 방법 Download PDF

Info

Publication number
KR20160049166A
KR20160049166A KR1020140145408A KR20140145408A KR20160049166A KR 20160049166 A KR20160049166 A KR 20160049166A KR 1020140145408 A KR1020140145408 A KR 1020140145408A KR 20140145408 A KR20140145408 A KR 20140145408A KR 20160049166 A KR20160049166 A KR 20160049166A
Authority
KR
South Korea
Prior art keywords
image data
value
data
input image
clipping
Prior art date
Application number
KR1020140145408A
Other languages
English (en)
Other versions
KR102370280B1 (ko
Inventor
안익현
김윤구
이우주
박봉임
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020140145408A priority Critical patent/KR102370280B1/ko
Priority to US14/825,376 priority patent/US10121425B2/en
Publication of KR20160049166A publication Critical patent/KR20160049166A/ko
Application granted granted Critical
Publication of KR102370280B1 publication Critical patent/KR102370280B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3614Control of polarity reversal in general
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/3406Control of illumination source
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3607Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals for displaying colours or for displaying grey scales with a specific pixel layout, e.g. using sub-pixels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3696Generation of voltages supplied to electrode drivers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0251Precharge or discharge of pixel before applying new pixel voltage
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0209Crosstalk reduction, i.e. to reduce direct or indirect influences of signals directed to a certain pixel of the displayed image on other pixels of said image, inclusive of influences affecting pixels in different frames or fields or sub-images which constitute a same image, e.g. left and right images of a stereoscopic display
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0242Compensation of deficiencies in the appearance of colours
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0271Adjustment of the gradation levels within the range of the gradation scale, e.g. by redistribution or clipping
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/043Preventing or counteracting the effects of ageing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/06Adjustment of display parameters
    • G09G2320/066Adjustment of display parameters for control of contrast

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

적응적 블랙 클리핑 회로는, 데이터 보정부, 레지스터, 패턴 검출부 및 클리핑 선택부를 포함한다. 상기 데이터 보정부는 입력 영상 데이터를 0의 계조 값에 대응하고 0보다 큰 블랙 클리핑 값 이상으로 클리핑되도록 보정하여 보정 영상 데이터를 출력한다. 상기 레지스터는 구성 데이터를 저장하고 출력한다. 상기 패턴 검출부는 복수의 행들에 대한 입력 영상 데이터에 기초하여 패턴 검출 신호를 발생한다. 상기 클리핑 선택부는 상기 패턴 검출 신호에 응답하여 상기 보정 영상 데이터 및 상기 구성 데이터 중에서 하나를 선택하여 출력 영상 데이터를 제공한다. 복수의 행들에 대한 입력 영상 데이터에 기초하여 면적성 블랙 패턴을 검출함으로써, 가로줄 무늬의 디스플레이 불량의 방지 및 블랙 클리핑에 의한 휘도비(contrast ratio)의 감소를 도모할 뿐만 아니라, 전자기 간섭의 감소를 위해 데이터 전압을 순차적으로 인가하는 경우에 발생할 수 있는 세로줄 무늬의 디스플레이 불량을 개선할 수 있다.

Description

적응적 블랙 클리핑 회로, 이를 포함하는 디스플레이 장치 및 적응적 블랙 클리핑 방법{ADAPTIVE BLACK CLIPPING CIRCUIT, DISPLAY DEVICE INCLUDING THE SAME AND ADAPTIVE BLACK CLIPPING METHOD}
본 발명은 디스플레이 장치에 관한 것으로서, 더욱 상세하게는 디스플레이 품질을 향상시키기 위한 적응적 블랙 클리핑 회로, 이를 포함하는 디스플레이 장치 및 적응적 블랙 클리핑 방법에 관한 것이다.
스위칭 소자로서 박막 트랜지스터(TFT, thin film transistor)를 이용하는 액정 디스플레이(LCD, liquid crystal display) 장치가 널리 이용된다. 액정 디스플레이 장치는 화소 전극 및 공통 전극이 구비된 서로 대향하는 2개의 절연성 기판들과 그 사이의 액정층을 포함하는 디스플레이 패널을 구비한다. 액정층에 한 방향의 전계가 오랫동안 인가됨으로써 발생하는 열화 현상을 방지하기 위하여 프레임별로, 행별로, 또는 화소별로 공통 전압에 대한 데이터 전압의 극성(polarity)을 반전시킬 수 있다.
예를 들어, 화소 단위로 데이터 전압의 극성을 반전시키는 도트 반전 방식을 채용하는 경우, 액정의 열화를 방지할 수 있으나 데이터 전압 인가 동작이 복잡해지고 데이터 라인의 신호 지연 문제가 있으며, 전력 소모가 큰 단점이 있다. 이러한 단점을 보완하기 위해 서로 인접한 데이터 라인들에 서로 다른 극성의 데이터 전압을 인가하는 컬럼 반전 방식이 채용될 수 있다. 컬럼 반전 방식을 채용하는 경우, 한 데이터 라인을 통해 흐르는 데이터 전압의 극성은 프레임 별로만 반전되므로 데이터 전압 인가 동작이 간단하고 데이터 라인의 신호 지연 문제가 감소한다.
이러한 컬럼 반전 구동을 통해 도트 반전 구동의 효과를 얻기 위해 수직열의 화소들을 인접한 데이터 라인들에 교대로 연결하는 구조가 채용될 수 있다. 또한 액정 디스플레이 장치의 고해상도에 따라서 짧아진 충전 시간을 보상하기 위하여 프리차지 구동 방법이 사용될 수 있다. 프리차지 구동 방법에서는 프리차지를 위해 사용하는 이전 데이터 전압의 값에 따라 특정 행의 화소는 충분히 프리차지 되는 반면, 다른 행의 화소는 충분히 프리차지 되지 못하여 각 행마다 충전율의 차이가 발생할 수 있다. 이러한 충전율의 차이는 행간의 휘도 편차를 일으키고, 가로줄 얼룩으로 시인되어 디스플레이 품질을 감소시킬 수 있다.
본 발명의 일 목적은 특정 패턴을 검출하여 화소들 사이의 충전율의 차이를 효율적으로 보상할 수 있는 적응적 블랙 클리핑 회로를 제공하는 것이다.
또한 본 발명의 일 목적은, 특정 패턴을 검출하여 화소들 사이의 충전율의 차이를 효율적으로 보상할 수 있는 적응적 블랙 클리핑 회로를 포함하는 디스플레이 장치를 제공하는 것이다.
또한 본 발명의 일 목적은, 특정 패턴을 검출하여 화소들 사이의 충전율의 차이를 효율적으로 보상할 수 있는 적응적 블랙 클리핑 방법을 제공하는 것이다.
본 발명의 일 목적을 달성하기 위하여, 본 발명의 실시예들에 따른 적응적 블랙 클리핑 회로는, 데이터 보정부, 레지스터, 패턴 검출부 및 클리핑 선택부를 포함한다. 상기 데이터 보정부는 입력 영상 데이터를 0의 계조 값에 대응하고 0보다 큰 블랙 클리핑 값 이상으로 클리핑되도록 보정하여 보정 영상 데이터를 출력한다. 상기 레지스터는 구성 데이터를 저장하고 출력한다. 상기 패턴 검출부는 복수의 행들에 대한 입력 영상 데이터에 기초하여 패턴 검출 신호를 발생한다. 상기 클리핑 선택부는 상기 패턴 검출 신호에 응답하여 상기 보정 영상 데이터 및 상기 구성 데이터 중에서 하나를 선택하여 출력 영상 데이터를 제공한다.
실시예들에 따라서, 상기 패턴 검출부는, 현재 행 및 상기 현재 행에 인접한 이전 행에 대한 적색 입력 영상 데이터, 녹색 입력 영상 데이터 및 청색 입력 영상 데이터의 계조 값들이 모두 0일 때 상기 패턴 검출 신호를 활성화할 수 있다.
실시예들에 따라서, 상기 구성 데이터는 상기 블랙 클리핑 값과 0 사이의 값으로 설정될 수 있다.
실시예들에 따라서, 상기 구성 데이터는 0의 값으로 설정될 수 있다.
실시예들에 따라서, 상기 데이터 보정부는, 계조 값들에 각각 대응하는 보정 계조 값들을 저장하는 룩업 테이블 및 상기 룩업 테이블로부터 상기 입력 영상 데이터의 계조 값에 대응하는 보정 계조 값을 추출하여 상기 보정 영상 데이터를 출력하는 추출부를 포함할 수 있다.
실시예들에 따라서, 상기 보정 계조 값들은 상기 디스플레이 장치에 포함된 디스플레이 패널 상의 위치에 관계없이 상기 디스플레이 패널 상의 모든 위치들에 대하여 공통될 수 있다.
실시예들에 따라서, 상기 블랙 클리핑 값은, 적색 입력 영상 데이터의 0의 계조 값에 대응하는 적색 블랙 클리핑 값, 녹색 입력 영상 데이터의 0의 계조 값에 대응하는 녹색 블랙 클리핑 값 및 청색 입력 영상 데이터의 0의 계조 값에 대응하는 청색 블랙 클리핑 값을 포함할 수 있다.
실시예들에 따라서, 상기 데이터 보정부는, 계조 값들에 각각 대응하는 보정 계조 값들을 저장하는 룩업 테이블, 상기 입력 영상 데이터의 상기 디스플레이 패널 상의 위치를 나타내는 위치 정보에 기초하여 상기 룩업 테이블로부터 상기 입력 영상 데이터의 0의 계조 값에 대응하는 제1 추출 값 또는 상기 입력 영상 데이터의 0이외의 계조 값에 대응하는 제2 추출 값을 출력하는 추출부, 상기 제1 추출 값에 기초하여 보간 값을 출력하는 보간부 및 선택 신호에 응답하여 상기 보간 값 및 상기 제2 추출 값 중 하나를 선택하여 상기 보정 영상 데이터를 출력하는 출력 선택부를 포함할 수 있다.
실시예들에 따라서, 상기 보정 계조 값들 중 상기 블랙 클리핑 값은 상기 디스플레이 장치에 포함된 디스플레이 패널 상의 복수의 클리핑 영역들에 각각 상응하는 복수의 영역 블랙 클리핑 값들을 포함할 수 있다.
실시예들에 따라서, 상기 추출부는 상기 입력 영상 데이터의 계조 값이 0인 경우, 상기 위치 정보에 기초하여 상기 영역 블랙 클리핑 값들 중 상기 디스플레이 패널 상의 위치에 상응하는 하나 이상의 영역 블랙 클리핑 값을 상기 제1 추출 값으로서 출력할 수 있다.
실시예들에 따라서, 상기 위치 정보가 나타내는 위치가 상기 클리핑 영역들 중 하나에 속하는 경우, 상기 추출부는 상기 위치가 속하는 클리핑 영역에 상응하는 하나의 영역 블랙 클리핑 값을 상기 제1 추출 값으로서 출력하고, 상기 보간부는 상기 하나의 영역 블랙 클리핑 값을 상기 보간 값으로서 출력할 수 있다.
실시예들에 따라서, 상기 위치 정보가 나타내는 위치가 상기 클리핑 영역들 사이의 중간 영역들 중 하나에 속하는 경우, 상기 추출부는 상기 위치가 속하는 중간 영역에 상응하는 두 개 이상의 영역 블랙 클리핑 값들을 상기 제1 추출 값으로서 출력하고, 상기 보간부는 상기 두 개 이상의 영역 블랙 클리핑 값들을 보간하여 상기 보간 값을 출력할 수 있다.
실시예들에 따라서, 상기 보정 계조 값들 중 상기 블랙 클리핑 값을 제외한 다른 보정 계조 값들은 상기 디스플레이 장치에 포함된 디스플레이 패널 상의 위치에 관계없이 상기 디스플레이 패널 상의 모든 위치들에 대하여 공통될 수 있다.
실시예들에 따라서, 상기 추출부는 상기 입력 영상 데이터의 계조 값이 0이 아닌 경우, 상기 디스플레이 패널 상의 위치에 관계없이 상기 입력 영상 데이터의 계조 값에 대응하는 상기 보정 계조 값을 상기 제2 추출 값으로서 출력할 수 있다.
실시예들에 따라서, 상기 패턴 검출부는, 현재 행에 대한 제1 입력 영상 데이터를 수신하고 상기 제1 입력 영상 데이터가 블랙 데이터일 때 활성화되는 제1 검출 신호를 발생하는 제1 검출부, 상기 제1 입력 영상 데이터를 수신하고 상기 현재 행에 인접한 이전 행에 대한 제2 입력 입력 영상 데이터를 출력하는 버퍼, 상기 제2 입력 영상 데이터를 수신하고 상기 제2 입력 영상 데이터가 블랙 데이터일 때 활성화되는 제2 검출 신호를 발생하는 제2 검출부 및 상기 제1 검출 신호 및 상기 제2 검출 신호를 논리 연산하여 상기 제1 검출 신호 및 상기 제2 검출 신호가 모두 활성화될 때 활성화되는 상기 패턴 검출 신호를 발생하는 논리 게이트를 포함할 수 있다.
실시예들에 따라서, 상기 제1 검출부는, 상기 현재 행에 대한 적색 입력 영상 데이터가 0의 계조 값을 가질 때 논리 하이 레벨로 활성화되는 제1 비교 신호를 발생하는 제1 비교기, 상기 현재 행에 대한 녹색 입력 영상 데이터가 0의 계조 값을 가질 때 논리 하이 레벨로 활성화되는 제2 비교 신호를 발생하는 제2 비교기, 상기 현재 행에 대한 청색 입력 영상 데이터가 0의 계조 값을 가질 때 논리 하이 레벨로 활성화되는 제3 비교 신호를 발생하는 제3 비교기 및 상기 제1 비교 신호, 상기 제2 비교 신호 및 상기 제3 비교 신호를 논리곱 연산하여 상기 제1 검출 신호를 발생하는 제1 논리곱 게이트를 포함할 수 있다.
실시예들에 따라서, 상기 제2 검출부는, 상기 이전 행에 대한 적색 입력 영상 데이터가 0의 계조 값을 가질 때 논리 하이 레벨로 활성화되는 제4 비교 신호를 발생하는 제4 비교기, 상기 이전 행에 대한 녹색 입력 영상 데이터가 0의 계조 값을 가질 때 논리 하이 레벨로 활성화되는 제5 비교 신호를 발생하는 제5 비교기, 상기 이전 행에 대한 청색 입력 영상 데이터가 0의 계조 값을 가질 때 논리 하이 레벨로 활성화되는 제6 비교 신호를 발생하는 제6 비교기 및 상기 제4 비교 신호, 상기 제5 비교 신호 및 상기 제6 비교 신호를 논리곱 연산하여 상기 제2 검출 신호를 발생하는 제2 논리곱 게이트를 포함할 수 있다.
본 발명의 일 목적을 달성하기 위하여, 본 발명의 실시예들에 따른 디스플레이 장치는 복수의 데이터 라인들 및 복수의 게이트 라인들에 연결된 복수의 화소들을 포함하는 디스플레이 패널, 입력 영상 데이터에 기초하여 출력 영상 데이터를 제공하는 적응적 블랙 클리핑 회로, 상기 출력 영상 데이터에 상응하는 데이터 전압들을 상기 데이터 라인들로 출력하는 데이터 구동부 및 게이트 구동 신호들을 상기 게이트 라인들로 출력하는 게이트 구동부를 포함한다. 상기 적응적 블랙 클리핑 회로는, 상기 입력 영상 데이터를 0의 계조 값에 대응하고 0보다 큰 블랙 클리핑 값 이상으로 클리핑되도록 보정하여 보정 영상 데이터를 출력하는 데이터 보정부, 구성 데이터를 저장하고 출력하는 레지스터, 복수의 행들에 대한 입력 영상 데이터에 기초하여 패턴 검출 신호를 발생하는 패턴 검출부 및 상기 패턴 검출 신호에 응답하여 상기 보정 영상 데이터 및 상기 구성 데이터 중에서 하나를 선택하여 상기 출력 영상 데이터를 제공하는 클리핑 선택부를 포함한다.
실시예들에 따라서, 상기 데이터 구동부는 상기 데이터 라인들 사이의 전자기 간섭을 감소하기 위하여 상기 데이터 전압들을 순차적으로 지연시켜 상기 데이터 라인들로 출력할 수 있다.
본 발명의 일 목적을 달성하기 위하여, 본 발명의 실시예들에 따른 디스플레이 장치의 적응적 블랙 클리핑 방법은, 입력 영상 데이터를 0의 계조 값에 대응하고 0보다 큰 블랙 클리핑 값 이상으로 클리핑되도록 보정하여 보정 영상 데이터를 출력하는 단계, 구성 데이터를 저장하고 출력하는 단계, 복수의 행들에 대한 입력 영상 데이터에 기초하여 패턴 검출 신호를 발생하는 단계 및 상기 패턴 검출 신호에 응답하여 상기 보정 영상 데이터 및 상기 구성 데이터 중에서 하나를 선택하여 출력 영상 데이터를 제공하는 단계를 포함한다.
본 발명의 실시예들에 따른 적응적 블랙 클리핑 회로, 이를 포함하는 디스플레이 장치 및 적응적 블랙 클리핑 방법은, 엇갈림 구조의 디스플레이 패널에서 화소열들의 휘도 차이에 따른 충전율의 차이를 블랙 클리핑을 통하여 보상함으로써 가로줄 무늬의 디스플레이 불량을 개선할 수 있다.
또한, 본 발명의 실시예들에 따른 적응적 블랙 클리핑 회로, 이를 포함하는 디스플레이 장치 및 적응적 블랙 클리핑 방법은, 면적성 블랙 패턴을 검출하여 블랙 클리핑을 선택적으로 수행함으로써 블랙 클리핑에 의한 휘도비(contrast ratio)의 감소를 방지할 수 있다.
또한, 본 발명의 실시예들에 따른 적응적 블랙 클리핑 회로, 이를 포함하는 디스플레이 장치 및 적응적 블랙 클리핑 방법은, 복수의 행들에 대한 입력 영상 데이터에 기초하여 면적성 블랙 패턴을 검출함으로써, 전자기 간섭의 감소를 위해 데이터 전압을 순차적으로 인가하는 경우에 발생할 수 있는 세로줄 무늬의 디스플레이 불량을 개선할 수 있다.
도 1은 본 발명의 실시예들에 따른 적응적 블랙 클리핑 방법을 나타내는 순서도이다.
도 2는 본 발명의 실시예들에 따른 디스플레이 장치를 나타내는 블록도이다.
도 3은 본 발명의 실시예들에 따른 적응적 블랙 클리핑 회로를 나타내는 블록도이다.
도 4는 도 3의 적응적 블랙 클리핑 회로에 포함되는 데이터 보정부의 일 예를 나타내는 블록도이다.
도 5는 도 4의 데이터 보정부에 포함되는 룩업 테이블의 일 예를 나타내는 블록도이다.
도 6은 도 4의 데이터 보정부의 블랙 클리핑 및 보정의 일 예를 나타내는 도면이다.
도 7은 도 3의 적응적 블랙 클리핑 회로에 포함되는 패턴 검출부의 일 예를 나타내는 도면이다.
도 8은 도 2의 디스플레이 장치에 포함되는 디스플레이 패널의 화소 배열의 일 예를 나타내는 도면이다.
도 9는 3 라인 프리차지 구동에서 발생할 수 있는 디스플레이 불량을 설명하기 위해 도 2의 디스플레이 장치에 포함되는 디스플레이 패널의 일부를 나타내는 도면이다.
도 10은 3라인 프리차지 구동에서 블랙 클리핑을 통한 충전율 차이의 보상을 설명하기 위한 도면이다.
도 11은 블랙 클리핑의 선택적인 수행에 따라 발생할 수 있는 디스플레이 불량을 설명하기 위해 도 2의 디스플레이 장치에 포함되는 디스플레이 패널의 일부를 나타내는 도면이다.
도 12는 전자기 간섭의 감소를 위해 데이터 전압을 순차적으로 인가하는 경우에 충전율의 차이를 설명하기 위한 도면이다.
도 13은 도 12의 충전율의 차이에 따라 시인되는 세로줄 무늬에 의한 디스플레이 불량을 나타내는 도면이다.
도 14는 본 발명의 적응적 블랙 클리핑에 따른 충전율 차이의 보상을 설명하기 위한 도면이다.
도 15는 도 3의 적응적 블랙 클리핑 회로에 포함되는 데이터 보정부의 일 예를 나타내는 블록도이다.
도 16은 도 15의 데이터 보정부에 포함되는 룩업 테이블의 일 예를 나타내는 블록도이다.
도 17은 복수의 클리핑 영역들의 설정에 따른 보간 방법을 설명하기 위한 도면이다.
도 18은 본 발명의 실시예들에 따른 시스템을 나타내는 블록도이다.
이하, 첨부한 도면들을 참조하여, 본 발명의 바람직한 실시예를 보다 상세하게 설명하고자 한다. 도면상의 동일한 구성요소에 대해서는 동일한 참조부호를 사용하고 동일한 구성요소에 대해서 중복된 설명은 생략한다.
도 1은 본 발명의 실시예들에 따른 적응적 블랙 클리핑 방법을 나타내는 순서도이다.
도 1을 참조하면, 입력 영상 데이터를 블랙 클리핑 값 이상으로 클리핑되도록 보정하여 보정 영상 데이터를 출력한다(S100). 상기 블랙 클리핑 값은 상기 입력 영상 데이터의 0의 계조 값에 대응하고 0보다 큰 값을 갖는다. 블랙 클리핑이라 함은 화소들 사이의 충전율의 차이를 보상하기 위하여 0의 계조 값에 상응하는 데이터 전압을 의도적으로 왜곡시키는 것을 말한다. 이러한 블랙 클리핑은 0보다 큰 블랙 클리핑 값을 설정하고, 입력 영상 데이터의 0의 계조 값, 즉 블랙 데이터를 상기 블랙 클리핑 값으로 보정하는 방식으로 수행될 수 있다.
면적성 블랙 패턴(bulk area black pattern)에 대한 구성 데이터(configuration data)를 저장하고 출력한다(S200). 면적성 블랙 패턴은 블랙 데이터에 해당하는 서로 인접한 화소들이 일정한 크기의 면적을 형성하는 것을 말한다. 예를 들어, 일 실시예에서 2개의 인접한 행들의 화소들이 블랙 데이터에 해당할 때 면적성 블랙 패턴으로 결정될 수 있다. 다른 실시예들에, 면적성 블랙 패턴에 대한 조건을 보다 엄격히 적용하여 3개 이상의 인접한 행들의 화소들이 블랙 데이터에 해당할 때 면적성 블랙 패턴으로 결정될 수도 있다. 상기 구성 데이터는 디스플레이 장치의 구성, 동작 환경 등에 따라서 적절한 값으로 설정될 수 있다. 일 실시예에서, 상기 구성 데이터는 도 6에 도시된 바와 같이 상기 블랙 클리핑 값과 0 사이의 값으로 설정될 수 있다. 다른 실시예에서, 상기 구성 데이터는 0의 값, 즉 블랙 레벨로 설정될 수 있다.
복수의 행들에 대한 입력 영상 데이터에 기초하여 패턴 검출 신호를 발생한다(S300). 상기 패턴 검출 신호는 상기 입력 영상 데이터가 상기 면적성 블랙 패턴에 해당될 때 활성화될 수 있다. 복수의 행들에 대한 입력 영상 데이터에 기초하여 패턴 검출 신호를 발생하는 일 실시예에 대해서 도 7을 참조하여 후술한다.
상기 패턴 검출 신호에 응답하여 상기 보정 영상 데이터 및 상기 구성 데이터 중에서 하나를 선택하여 출력 영상 데이터를 제공한다(S400). 상기 패턴 검출 신호가 활성화된 때에는 블랙 클리핑이 수행되어 블랙 클리핑 값에 상응하는 상기 보정 영상 데이터가 출력 영상 데이터로서 제공될 수 있다. 상기 패턴 검출 신호가 비활성화된 때에는 블랙 클리핑이 수행되지 않고, 보정 영상 데이터 대신에 구성 데이터가 출력 영상 데이터로서 제공될 수 있다.
이와 같이, 본 발명의 실시예들에 따른 적응적 블랙 클리핑 방법은 복수의 행들에 대한 입력 영상 데이터에 기초하여 면적성 블랙 패턴을 검출함으로써, 가로줄 무늬의 디스플레이 불량의 방지 및 블랙 클리핑에 의한 휘도비(contrast ratio)의 감소를 도모할 뿐만 아니라, 전자기 간섭의 감소를 위해 데이터 전압을 순차적으로 인가하는 경우에 발생할 수 있는 세로줄 무늬의 디스플레이 불량을 개선할 수 있다.
도 2는 본 발명의 실시예들에 따른 디스플레이 장치를 나타내는 블록도이다.
도 2를 참조하면, 디스플레이 장치(100)는 디스플레이 패널(110) 및 구동부를 포함한다. 상기 구동부는 타이밍 콘트롤러(TCON, timing controller)(120), 데이터 구동부(DDRV, data driver)(130), 게이트 구동부(GDRV, gate driver)(140), 감마 전압 생성부(VLT, gamma voltage generator)(150) 및 적응적 블랙 클리핑 회로(ABC, adaptive black clipping circuit)(200)를 포함할 수 있다. 한편 도 2에는 도시를 생략하였으나, 디스플레이 장치(100)는 백 라이트 유닛, 디스플레이 데이터를 저장하기 위한 버퍼 등을 더 포함할 수 있다.
디스플레이 패널(110)은 복수의 데이터 라인들(DL1~DLn) 및 복수의 게이트 라인들(GL1~GLm)에 연결된 화소(PX)들을 포함한다. 도 2에 예시한 바와 같이, 각 화소(PX)는 스위칭 소자(Ts), 액정 커패시터(Cl) 및 저장 커패시터(Cs)를 포함할 수 있다. 스위칭 소자(Ts)는 상응하는 게이트 라인(GL)을 통하여 제공되는 게이트 구동 신호에 응답하여 상응하는 데이터 라인(DL)과 커패시터들(Cl, Cs)을 전기적으로 연결한다. 액정 커패시터(Cl)는 스위칭 소자(Ts)와 공통 전압(Vcom) 사이에 결합되고, 저장 커패시터(Cs)는 스위칭 소자(Ts)와 접지 전압(Vgnd) 사이에 결합된다.
예를 들어, 복수의 화소(PX)들은 m 개의 행과 n개의 열들로 이루어진 매트릭스 형태로 배열될 수 있다. 디스플레이 패널(110)의 화소(PX)들은 복수의 데이터 라인들(DL1~DLn)을 통하여 데이터 구동부(130)와 연결되고, 복수의 게이트 라인들(GL1~GLn)을 통하여 게이트 구동부(140)와 연결된다.
데이터 구동부(130)는 데이터 라인들(DL1~DLn)을 통하여 디스플레이 패널(110)에 데이터 신호들, 즉 데이터 전압들을 제공한다. 게이트 구동부(140)는 게이트 라인들(GL1~GLm)을 통하여 행 단위로 화소(PX)들을 제어하기 위한 게이트 구동 신호들을 제공한다. 타이밍 콘트롤러(120)는 디스플레이 장치(100)의 전반적인 동작을 제어한다. 타이밍 콘트롤러(120)는 소정의 타이밍 제어 신호들(CONT1, CONT2)을 데이터 구동부(130), 게이트 구동부(140) 등에 제공함으로써 디스플레이 장치(100)의 동작을 제어할 수 있다. 일 실시예에서, 타이밍 콘트롤러(120), 데이터 구동부(130) 및 게이트 구동부(140)는 하나의 집적 회로(Integrated Circuit; IC)로 구현될 수 있다. 다른 실시예에서, 타이밍 콘트롤러(120), 데이터 구동부(130) 및 게이트 구동부(140)는 2 이상의 IC들로 구현될 수 있다.
상기 감마전압 생성부(150)는 감마 전압(VGREF)을 생성하고, 감마 전압(VGREF)을 데이터 구동부(130)에 제공한다. 감마 전압(VGREF)은 각각의 디스플레이 데이터(DATA)에 대응하는 값을 갖는다. 예를 들어, 감마전압 생성부(150)는 복수의 저항들이 직렬로 연결되어, 전원전압 및 접지전압을 감마 전압들(VGREF)로 전압 분배하여 출력하는 저항 스트링 회로를 포함할 수 있다. 일 실시예에서, 감마전압 생성부(150)는 데이터 구동부(130) 내에 배치될 수 있다.
디스플레이 장치(100)는 본 발명의 실시예들에 따른 적응적 블랙 클리핑 회로(200)를 포함한다. 적응적 블랙 클리핑 회로(200)는 복수의 행들에 대한 입력 영상 데이터에 기초하여 면적성 블랙 패턴을 검출하고, 검출 결과에 따라서 블랙 클리핑을 선택적으로 수행할 수 있다. 따라서, 가로줄 무늬의 디스플레이 불량의 방지 및 블랙 클리핑에 의한 휘도비의 감소를 도모할 뿐만 아니라, 전자기 간섭의 감소를 위해 데이터 전압을 순차적으로 인가하는 경우에 발생할 수 있는 세로줄 무늬의 디스플레이 불량을 개선할 수 있다.
도 3은 본 발명의 실시예들에 따른 적응적 블랙 클리핑 회로를 나타내는 블록도이다.
도 3을 참조하면, 적응적 블랙 클리핑 회로(200)는 데이터 보정부(300), 레지스터(400), 패턴 검출부(500) 및 클리핑 선택부(600)를 포함할 수 있다.
데이터 보정부(300)는 입력 영상 데이터(RGB_IN)를 0의 계조 값에 대응하고 0보다 큰 블랙 클리핑 값(RGB_CL) 이상으로 클리핑되도록 보정하여 보정 영상 데이터(RGB_CR)를 출력한다. 입력 영상 데이터(RGB_IN)는 적색 입력 영상 데이터(R_IN), 녹색 입력 영상 데이터(G_IN) 및 청색 입력 영상 데이터(B_IN)를 포함할 수 있고, 블랙 클리핑 값(RGB_CL)은 적색 블랙 클리핑 값(R_CL), 녹색 블랙 클리핑 값(G_CL) 및 청색 블랙 클리핑 값(B_CL)을 포함할 수 있고, 보정 영상 데이터(RGB_CR)는 적색 보정 영상 데이터(R_CR), 녹색 보정 영상 데이터(G_CR) 및 청색 보정 영상 데이터(B_CR)를 포함할 수 있다.
상기 블랙 클리핑 값(RGB_CL)은 상기 입력 영상 데이터의 0의 계조 값에 대응하고 0보다 큰 값을 갖는다. 블랙 클리핑이라 함은 화소들 사이의 충전율의 차이를 보상하기 위하여 0의 계조 값에 상응하는 데이터 전압을 의도적으로 왜곡시키는 것을 말한다. 데이터 보정부(300)는 0보다 큰 블랙 클리핑 값(RGB_CL)을 설정하고, 입력 영상 데이터의 0의 계조 값, 즉 블랙 데이터를 상기 블랙 클리핑 값으로 보정함으로써 블랙 클리핑을 수행할 수 있다.
레지스터(400)는 면적성 블랙 패턴에 대한 구성 데이터(RGB_CF)를 저장하고 출력한다. 구성 데이터(RGB_CF)는 적색 구성 데이터(R_CF), 녹색 구성 데이터(G_CF) 및 청색 구성 데이터(B_CF)를 포함할 수 있다. 면적성 블랙 패턴은 블랙 데이터에 해당하는 서로 인접한 화소들이 일정한 면적을 형성하는 것을 말한다. 예를 들어, 일 실시예에서 2개의 인접한 행들의 화소들이 블랙 데이터에 해당할 때 면적성 블랙 패턴으로 결정될 수 있다. 다른 실시예들에, 면적성 블랙 패턴에 대한 조건을 보다 엄격히 적용하여 3개 이상의 인접한 행들의 화소들이 블랙 데이터에 해당할 때 면적성 블랙 패턴으로 결정될 수도 있다. 구성 데이터(RGB_CF)는 디스플레이 장치의 구성, 동작 환경 등에 따라서 적절한 값으로 설정될 수 있다. 일 실시예에서, 구성 데이터(RGB_CF)는 도 6에 도시된 바와 같이 블랙 클리핑 값(RGB_CL)과 0 사이의 값으로 설정될 수 있다. 다른 실시예에서, 구성 데이터(RGB_CF)는 0의 값, 즉 블랙 레벨로 설정될 수 있다. 구성 데이터(RGB_CF)가 0의 값으로 설정되는 경우 레지스터(400)는 생략될 수 있고, 이 경우 0의 계조 값을 갖는 입력 영상 데이터(RGB_IN)가 직접 구성 데이터(RGB_CF)로서 클리핑 선택부(600)에 제공될 수 있다.
패턴 검출부(500)는 복수의 행들에 대한 입력 영상 데이터(RGB_IN)에 기초하여 패턴 검출 신호(PTDET)를 발생한다. 패턴 검출 신호(PTDET)는 입력 영상 데이터(RGB_IN)가 상기 면적성 블랙 패턴에 해당될 때 활성화될 수 있다. 일 실시예에서, 도 7을 참조하여 후술하는 바와 같이, 패턴 검출부(500)는, 현재 행(예를 들어, N번째 행) 및 상기 현재 행에 인접한 이전 행(예를 들어, N-1번 째 행)에 대한 적색 입력 영상 데이터(R_IN), 녹색 입력 영상 데이터(G_IN) 및 청색 입력 영상 데이터(B_IN)의 계조 값들이 모두 0일 때 패턴 검출 신호(PTDET)를 활성화할 수 있다.
클리핑 선택부(600)는 패턴 검출 신호(PTDET)에 응답하여 보정 영상 데이터(RGB_CR) 및 구성 데이터(RGB_CF) 중에서 하나를 선택하여 출력 영상 데이터(RGB_OUT)를 제공한다. 패턴 검출 신호(PTDET)가 활성화된 때에는 블랙 클리핑이 수행되어 블랙 클리핑 값(RGB_CL)에 상응하는 보정 영상 데이터(RGB_CR)가 출력 영상 데이터(RGB_OUT)로서 제공될 수 있다. 패턴 검출 신호(PTDET)가 비활성화된 때에는 블랙 클리핑이 수행되지 않고, 보정 영상 데이터(RGB_CR) 대신에 구성 데이터(RGB_CF)가 출력 영상 데이터(RGB_OUT)로서 제공될 수 있다.
도 4는 도 3의 적응적 블랙 클리핑 회로에 포함되는 데이터 보정부의 일 예를 나타내는 블록도이고, 도 5는 도 4의 데이터 보정부에 포함되는 룩업 테이블의 일 예를 나타내는 블록도이다.
도 4를 참조하면, 데이터 보정부(301)는 룩업 테이블(LUT, look-up table)(311) 및 추출부(extractor)(312)를 포함할 수 있다. 룩업 테이블(311)은 계조 값들에 각각 대응하는 보정 계조 값들을 저장한다. 추출부(312)는 룩업 테이블(311)로부터 입력 영상 데이터(RGB_IN)의 계조 값에 대응하는 보정 계조 값을 추출하여 보정 영상 데이터(RGB_CR)를 출력한다.
도 5에는 8비트 데이터의 경우에 해당하는 계조 값들(IN)(0~255)에 각각 대응하는 보정 계조 값들(OUT)이 예시되어 있다. 보정 계조 값들(OUT)은 각 계조(0~255) 마다 그리고 적색(R), 녹색(G) 및 청색(B)마다 하나의 값이 매핑될 수 있다. 즉, 도 16 및 17을 참조하여 후술하는 실시예와 다르게, 보정 계조 값들(OUT)은 디스플레이 장치(100)에 포함된 디스플레이 패널(110) 상의 위치에 관계없이 디스플레이 패널(110) 상의 모든 위치들에 대하여 공통될 수 있다.
도 5에 도시된 바와 같이, 블랙 클리핑 값(RGB_CL)은, 적색 입력 영상 데이터(R_IN)의 0의 계조 값에 대응하는 적색 블랙 클리핑 값(R_CL), 녹색 입력 영상 데이터(G_IN)의 0의 계조 값에 대응하는 녹색 블랙 클리핑 값(G_CL) 및 청색 입력 영상 데이터(B_IN)의 0의 계조 값에 대응하는 청색 블랙 클리핑 값(B_CL)을 포함할 수 있다. 적색 블랙 클리핑 값(R_CL), 녹색 블랙 클리핑 값(G_CL) 및 청색 블랙 클리핑 값(B_CL)은 동일하게 설정될 수도 있고 색상별 화소들의 동작 특성에 따라서 서로 다른 값으로 설정될 수도 있다.
도 6은 도 4의 데이터 보정부의 블랙 클리핑 및 보정의 일 예를 나타내는 도면이다.
도 6에는 적색 입력 영상 데이터(R_IN)와 적색 출력 영상 데이터(R_OUT)의 계조 값의 매핑 관계의 일 예가 도시되어 있다. 녹색 데이터 및 청색 데이터는 동일 또는 유사한 매핑 관계를 가질 수 있으며, 중복되는 설명은 생략한다.
도 6에 예시된 바와 같이, 화소들 사이의 충전율의 차이를 보상하기 위하여 적색 블랙 클리핑 값(R_CL)은 블랙 레벨, 즉 0보다 큰 값으로 설정될 수 있다. 예를 들어, 적색 블랙 클리핑 값(R_CL)은 0.75 와 2 사이의 값으로 설정될 수 있다. 엇갈림 구조의 디스플레이 패널에서 가로줄 무늬의 디스플레이 불량은 프리차지되는 블랙 전압을 공통 전압에 가까운 쪽으로 변경함으로써 개선될 수 있다. 즉 정극성 구동(+)의 경우에는 0으로 설정된 블랙 전압을 증가시키고 부극성 구동(-)의 경우에는 최대 전압으로 설정된 블랙 전압을 감소시킬 수 있다. 블랙 레벨, 즉 0의 계조 값을 포함하는 낮은 계조 값들을 도 6에 도시된 바와 같은 방식으로 보정하더라도 사람이 인식하는 휘도의 변화는 0.0003nit 정도로 미미하지만, 가로줄 무늬의 디스플레이 불량은 현저히 개선될 수 있다.
도 7은 도 3의 적응적 블랙 클리핑 회로에 포함되는 패턴 검출부의 일 예를 나타내는 도면이다.
도 7을 참조하면, 패턴 검출부(500)는 버퍼(BUFF, buffer)(510), 제1 검출부(530), 제2 검출부(550) 및 논리 게이트(570)를 포함할 수 있다.
제1 검출부(530)는 현재 행(예를 들어, N번째 행)에 대한 제1 입력 영상 데이터(RGBc_IN)를 수신하고 제1 입력 영상 데이터(RGBc_IN)가 블랙 데이터일 때 활성화되는 제1 검출 신호(PTDETc)를 발생할 수 있다. 제1 입력 영상 데이터(RGBc_IN)는 제1 적색 입력 영상 데이터(Rc_IN), 제1 녹색 입력 영상 데이터(Gc_IN) 및 제1 청색 입력 영상 데이터(Bc_IN)를 포함할 수 있다.
버퍼(510)는 제1 입력 영상 데이터(RGBc_IN)를 수신하고 현재 행에 인접한 이전 행(예를 들어, N-1번째 행)에 대한 제2 입력 입력 영상 데이터(RGBp_IN)를 출력할 수 있다.
제2 검출부(550)는 제2 입력 영상 데이터(RGBp_IN)를 수신하고 제2 입력 영상 데이터(RGBp_IN)가 블랙 데이터일 때 활성화되는 제2 검출 신호(PTDETp)를 발생할 수 있다. 제2 입력 영상 데이터(RGBp_IN)는 제2 적색 입력 영상 데이터(Rp_IN), 제2 녹색 입력 영상 데이터(Gp_IN) 및 제2 청색 입력 영상 데이터(Bp_IN)를 포함할 수 있다.
논리 게이트(570)는 제1 검출 신호(PTDETc) 및 제2 검출 신호(PTDETp)를 논리 연산하여 제1 검출 신호(PTDETc) 및 제2 검출 신호(PTDETp)가 모두 활성화될 때 활성화되는 패턴 검출 신호(PTDET)를 발생할 수 있다. 제1 검출 신호(PTDETc) 및 제2 검출 신호(PTDETp)의 활성화 레벨이 모두 논리 하이 레벨인 경우 논리 게이트(570)는 논리곱 게이트로 구현될 수 있다.
제1 검출부(530)는 제1 비교기(COM, comparator)(531), 제2 비교기(542), 제4 비교기(533) 및 제1 논리곱 게이트(534)를 포함할 수 있다. 제1 비교기(531)는 상기 현재 행에 대한 적색 입력 영상 데이터, 즉 제1 적색 입력 영상 데이터(Rc_IN)가 0의 계조 값을 가질 때 논리 하이 레벨로 활성화되는 제1 비교 신호를 발생할 수 있다. 제2 비교기(532)는 상기 현재 행에 대한 녹색 입력 영상 데이터, 즉 제1 녹색 입력 영상 데이터(Gc_IN)가 0의 계조 값을 가질 때 논리 하이 레벨로 활성화되는 제2 비교 신호를 발생할 수 있다. 제3 비교기(533)는 상기 현재 행에 대한 청색 입력 영상 데이터, 즉 제1 청색 입력 영상 데이터(Bc_IN)가 0의 계조 값을 가질 때 논리 하이 레벨로 활성화되는 제3 비교 신호를 발생할 수 있다. 제1 논리곱 게이트(534)는 상기 제1 비교 신호, 상기 제2 비교 신호 및 상기 제3 비교 신호를 논리곱 연산하여 제1 검출 신호(PTDETc)를 발생할 수 있다.
제2 검출부(550)는 제4 비교기(551), 제5 비교기(552), 제6 비교기(553) 및 제2 논리곱 게이트(554)를 포함할 수 있다. 제4 비교기(551)는 상기 이전 행에 대한 적색 입력 영상 데이터, 즉 제2 적색 입력 영상 데이터(Rp_IN)가 0의 계조 값을 가질 때 논리 하이 레벨로 활성화되는 제4 비교 신호를 발생할 수 있다. 제5 비교기(552)는 상기 이전 행에 대한 녹색 입력 영상 데이터, 즉 제2 녹색 입력 영상 데이터(Gp_IN)가 0의 계조 값을 가질 때 논리 하이 레벨로 활성화되는 제5 비교 신호를 발생할 수 있다. 제6 비교기(553)는 상기 이전 행에 대한 청색 입력 영상 데이터, 즉 제2 청색 입력 영상 데이터(Bp_IN)가 0의 계조 값을 가질 때 논리 하이 레벨로 활성화되는 제6 비교 신호를 발생할 수 있다. 제2 논리곱 게이트(554)는 상기 제4 비교 신호, 상기 제5 비교 신호 및 상기 제6 비교 신호를 논리곱 연산하여 제2 검출 신호(PTDETp)를 발생할 수 있다.
결과적으로 도 7의 패턴 검출부(500)는 연속한 두 행들에 대한 적색 입력 영상 데이터, 녹색 입력 영상 데이터 및 청색 입력 영상 데이터의 계조 값들이 모두 0일 때 면적성 블랙 패턴으로 판단하여 패턴 검출 신호(PTDET)를 활성화할 수 있다. 도 7에는 연속한 두 행들에 대한 입력 영상 데이터에 기초하여 면적성 블랙 패턴을 결정하는 실시예가 도시되어 있으나, 이를 변형하여 세 개 이상이 행들에 대한 입력 영상 데이터에 기초하여 면적성 블랙 패턴을 결정하는 실시예가 구현될 수도 있다.
도 8은 도 2의 디스플레이 장치에 포함되는 디스플레이 패널의 화소 배열의 일 예를 나타내는 도면이다.
도 2 및 8을 참조하면, 디스플레이 패널(110)은 복수의 게이트 라인들(GL1 내지 GLm) 및 복수의 데이터 라인들(DL1 내지 DLn)에 연결된 복수의 화소(PX)들을 포함한다. 게이트 라인들(GL1 내지 GLm)은 제1 방향(DR1)으로 연장되고, 데이터 라인들(DL1 내지 DLn)은 제1 방향(DR1)과 교차하는 제2 방향(DR2)으로 연장된다. 화소(PX)들은 상기 제2 방향(DR2)으로 배열된 복수의 화소열들을 포함한다. 각 화소열의 화소들은 인접한 두 개의 데이터 라인들에 교대로 연결되는 구조를 갖는다.
예를 들면, 제1 데이터 라인(DL1)과 제2 데이터 라인(DL2) 사이에는 제1 화소열(C1)이 배치된다. 제2 데이터 라인(DL2)과 제3 데이터 라인(DL3) 사이에는 제1 화소열(C1)과 인접한 제2 화소열(C2)이 배치된다. 제1 화소열(C1)의 화소들은 제1 및 제2 데이터 라인들(DL1, DL2)에 교대로 연결되고, 상기 제2 화소열(C2)의 화소들은 상기 제2 및 제3 데이터 라인들(DL2, DL3)에 교대로 연결된다. 이와 같은 화소 배열을 엇갈림 구조라 칭할 수 있다. 상기 인접한 데이터 라인들에는 서로 반대되는 극성의 데이터 전압들이 인가된다. 예를 들면, 제1 데이터 라인(DL1)에 양(+) 극성의 데이터 전압이 인가되는 경우, 제2 데이터 라인(DL2)에는 음(-) 극성의 데이터 전압이 인가된다. 제3 데이터 라인(DL3)에는 다시 양(+) 극성의 데이터 전압이 인가된다. 이에 따라 제1 화소열(C1)의 화소들에는 "+, -, +, -, +"와 같이 반전된 데이터 전압이 인가되고, 제2 화소열(C2)에 포함된 화소들에는 "-, +, -, +, -"와 같이 반전된 데이터 전압이 인가된다. 제1 화소열(C1)은 제1 게이트 라인(GL1) 및 제1 데이터 라인(DL1)에 연결된 제1 화소(P1), 제2 게이트 라인(GL2) 및 제2 데이터 라인(DL2)에 연결된 제2 화소(P2)를 포함한다.
결과적으로, 디스플레이 패널(110)은 컬럼 반전 방식을 통해 제1 방향(DR1) 및 제1 방향(DR1)과 교차하는 제2 방향(DR2)으로 화소의 구동 극성이 반전하는 도트 반전 효과를 얻는다.
또한, 다음 프레임에서는 제1 데이터 라인(DL1)에는 음(-) 극성의 데이터 전압이 인가되고, 제2 데이터 라인(DL2)에는 양(+) 극성의 데이터 전압이 인가되며, 제3 데이터 라인(DL3)에는 음(-) 극성의 데이터 전압이 인가된다. 이에 따라 제1 화소열(C1)의 화소들에는 "-, +, -, +, -"와 같이 반전된 데이터 전압이 인가되고, 제2 화소열(C2)의 화소들에는 "+, -, +, -, +"와 같이 반전된 데이터 전압이 인가된다. 즉, 디스플레이 패널(110)은 각 화소(P)에 프레임 별로 반전된 데이터 전압이 인가된다.
도 9는 3 라인 프리차지 구동에서 발생할 수 있는 디스플레이 불량을 설명하기 위해 도 2의 디스플레이 장치에 포함되는 디스플레이 패널의 일부를 나타내는 도면이고, 도 10은 3라인 프리차지 구동에서 블랙 클리핑을 통한 충전율 차이의 보상을 설명하기 위한 도면이다.
도 9 및 10을 참조하여, 제1 내지 제4 적색 화소들(R1, R2, R3, R4) 및 제1 내지 제4 녹색 화소들(G1, G2, G3, G4)의 데이터 전압은 고계조 전압이고, 제1 내지 제4 청색 화소들(B1, B2, B3, B4)은 저계조 전압인 경우를 설명한다. 제1 내지 제4 적색 화소들(R1, R2, R3, R4) 및 제1 내지 제4 녹색 화소들(G1, G2, G3, G4)은 최고 계조 전압인 화이트 전압에 대응하여 최고 휘도를 표시할 수 있고, 제1 내지 제4 청색 화소들(B1, B2, B3, B4)의 데이터 전압은 계조 전압인 블랙 전압 또는 공통 전압에 대응하여 블랙을 표시할 수 있다.
예를 들어, 제3 녹색 화소(G3)의 경우에는, 도 10에 도시된 바와 같이, 제1 수평 주기(1H) 동안 제1 녹색 화소(G1)의 데이터 전압인 고계조 전압이 프리차지 되고, 제2 수평 주기(2H) 동안 제2 청색 화소(B2)의 데이터 전압인 저계조 전압이 프리차지 되며, 제3 수평 주기(3H) 동안 제3 녹색 화소(G3)의 데이터 전압인 고계조 전압이 출력된다. 이 경우, 상기 제2 수평 주기(2H) 동안 저계조 전압이 프리차지 되므로, 프리차지의 효과가 나타나지 않아, 상기 제3 녹색 화소(G3)는 상대적으로 어두운 녹색을 표시한다.
예를 들어, 제4 녹색 화소(G4)의 경우에는, 도면에 도시하지는 않았으나, 프리차지 구간인 제1 수평 주기 동안 제2 녹색 화소(G2)의 데이터 전압인 고계조 전압이 프리차지 되고, 제2 수평 주기 동안 제3 적색 화소(R3)의 데이터 전압인 고계조 전압이 프리차지 되며, 실제 충전(real charge) 구간인 제3 수평 주기 동안 제4 녹색 화소(G4)의 데이터 전압인 고계조 전압이 출력된다. 이 경우, 상기 제4 녹색 화소(G4)에는 제1 및 제2 수평 주기 동안 고계조 전압이 프리차지 되므로, 3 라인 프리차지의 효과가 최대로 나타나게 되어, 상기 제4 녹색 화소(G4)는 상대적으로 밝은 녹색을 표시한다.
결과적으로, 상기 제3 및 제4 녹색 화소(G3, G4)의 행 간의 충전율의 차이로 인해, 가로줄 무늬 또는 얼룩이 시인되며, 디스플레이 불량을 유발할 수 있다. 이와 같은 충전율의 차이를 보상하기 위하여, 블랙 레벨(Lo)을 도 10에 도시된 바와 같이 블랙 클리핑 레벨(Lc)로 클리핑함으로써 충전율의 차이를 보상하고 가로줄 무늬의 디스플레이 불량을 개선할 수 있다.
도 11은 블랙 클리핑의 선택적인 수행에 따라 발생할 수 있는 디스플레이 불량을 설명하기 위해 도 2의 디스플레이 장치에 포함되는 디스플레이 패널의 일부를 나타내는 도면이다.
도 11에는 홀수 번째 게이트 라인들(GL1, GL3, GL5)에는 블랙 데이터, 즉 0의 계조 값에 상응하는 데이터 전압이 인가되고 짝수 번째 게이트 라인들(GL2, GL4)에는 최대 계조에 상응하는 데이터 전압이 인가되는 테스트 이미지 패턴이 도시되어 있다. 면적성 블랙 패턴의 경우에는 사람이 시인하는 휘도비(contrast ratio)의 감소를 방지하기 위하여 블랙 데이터를 블랙 클리핑 값으로 변경하지 않고 블랙 데이터를 그대로 바이패스하여 0으로 유지하거나 전술한 구성 데이터로 변경할 필요가 있다. 도 11에 도시된 바와 같은 가로줄의 블랙 데이터를 포함하는 데이터 패턴에서는 도 12 및 13을 참조하여 설명하는 것과 같은 세로줄 무늬의 디스플레이 불량이 발생할 수 있다.
도 12는 전자기 간섭의 감소를 위해 데이터 전압을 순차적으로 인가하는 경우에 충전율의 차이를 설명하기 위한 도면이고, 도 13은 도 12의 충전율의 차이에 따라 시인되는 세로줄 무늬에 의한 디스플레이 불량을 나타내는 도면이다.
도 12에는 도 11의 데이터 패턴에 상응하는 데이터 전압들(D1~D6)이 도시되어 있다. 도 2 및 12를 참조하면, 데이터 구동부(130)는 데이터 라인들(DL1~DLn)에 데이터 전압이 동시에 인가되는 경우의 전자기 간섭을 감소하기 위하여 데이터 전압(D1~D6)을 순차적으로 인가할 수 있다. 예를 들어, 도 12에 도시된 바와 같이, 가장 자리의 데이터 라인들에 인가되는 데이터 전압들(D1, D6)은 지연 없이 출력하고 중심으로 갈수록 지연량을 증가시킬 수 있다. 중심부의 데이터 전압들(D3, D4)은 상대적으로 큰 지연량(DEL3, DEL4)을 갖고, 중심부에서 먼 데이터 전압들(D4, D5)은 상대적으로 작은 지연량(DEL2, DEL5)을 가질 수 있다. 도 12에서 T1~T5는 각각의 게이트 라인들에 대하여 픽셀(PX) 내의 스위칭 소자(Ts)가 턴온되는 구간을 나타내며, 따라서 빗금친 부분의 면적이 충전율 또는 충전 시간을 나타낸다. 도 12에 도시된 바와 같이, 게이트 구동부(130)의 중심부에 위치한 데이터 라인들에 인가되는 데이터 전압들(D3, D4)들이 가장 큰 지연량을 갖는 경우, 중심부의 데이터 라인들에서 충전 시간이 가장 부족하여 도 13에 도시된 바와 같은 제2 방향(D2)을 따라 형성되는 세로줄 무늬의 디스플레이 불량이 발생할 수 있다.
도 14는 본 발명의 적응적 블랙 클리핑에 따른 충전율 차이의 보상을 설명하기 위한 도면이다.
전술한 바와 같이, 본 발명의 실시예들에 따른 적응적 블랙 클리핑 회로는 복수의 행들에 대한 입력 영상 데이터 기초하여 면적성 블랙 패턴인지 여부를 결정한다. 따라서, 도 11에 도시된 바와 같이 하나의 행이 고립하여 블랙 데이터를 갖는 경우에는 면적성 블랙 패턴이 아닌 것으로 결정하고 블랙 클리핑을 수행할 수 있다. 즉, 도 11의 데이터 패턴의 경우에는 도 7의 패턴 검출부(500)에서 출력되는 패턴 검출 신호(PTDET)가 비활성화되고, 도 3의 클리핑 선택부(600)는 비활성화된 패턴 검출 신호(PTDET)에 응답하여 블랙 클리핑 값(RGB_CL)에 상응하는 보정 영상 데이터(RGB_CR)을 출력한다. 이 경우 블랙 클리핑이 수행되어 도 14에 도시된 바와 같이, 데이터 전압들(D1~D6)의 블랙 레벨(Lo)이 블랙 클리핑 레벨(Lc)로 증가한다. 결과적으로 지연량이 상대적으로 큰 중심부의 데이터 전압(D3, D4)에 대한 충전 시간(빗금 친 부분의 면적에 해당)이 상대적으로 더 많이 증가하므로 충전율의 차이가 감소한다. 따라서 도 13에 도시된 바와 같은 세로줄 무늬의 디스플레이 불량이 개선될 수 있다.
도 15는 도 3의 적응적 블랙 클리핑 회로에 포함되는 데이터 보정부의 일 예를 나타내는 블록도이고, 도 16은 도 15의 데이터 보정부에 포함되는 룩업 테이블의 일 예를 나타내는 블록도이다.
도 15를 참조하면, 데이터 보정부(302)는 룩업 테이블(LUT, look-up table)(321), 추출부(extractor)(322), 보간부(interpolator) 및 출력 선택부(MUX, selector)(324)를 포함할 수 있다. 룩업 테이블(321)은 계조 값들에 각각 대응하는 보정 계조 값들을 저장한다. 추출부(322)는 입력 영상 데이터(RGB_IN)의 디스플레이 패널(110) 상의 위치를 나타내는 위치 정보(PST)에 기초하여 룩업 테이블(321)로부터 입력 영상 데이터의 0의 계조 값에 대응하는 제1 추출 값(EXT1) 또는 입력 영상 데이터의 0이외의 계조 값에 대응하는 제2 추출 값(EXT2)을 출력한다. 보간부(323)는 제1 추출 값(EXT1)에 기초하여 보간 값(INTP)을 출력한다. 출력 선택부(324)는 선택 신호(SEL)에 응답하여 보간 값(INTP) 및 제2 추출 값(EXP2) 중 하나를 선택하여 보정 영상 데이터(RGB_CR)를 출력한다. 상기 위치 정보(PST)는 현재 수신되고 있는 입력 영상 데이터(RGB_IN)에 상응하는 디스플레이 패널의 화소행(또는, 게이트 라인) 및 화소열(또는, 데이터 라인)을 나타낼 수 있다. 선택 신호(SEL)는 도 7에서 설명한 제1 검출 신호(PTDETc)일 수 있다.
도 16에는 8비트 데이터의 경우에 해당하는 계조 값들(IN)(0~255)에 각각 대응하는 보정 계조 값들(OUT)이 예시되어 있다. 상기 보정 계조 값들(OUT) 중 블랙 클리핑 값(RGB_CL)은 디스플레이 패널(110) 상의 복수의 클리핑 영역들(CREG1~CREGn)에 각각 상응하는 복수의 영역 블랙 클리핑 값들(RGB_CL1~RGB_CLn)을 포함할 수 있다. 보정 계조 값들(OUT) 중 블랙 클리핑 값(RGB_CL)을 제외한 다른 보정 계조 값들(R1~R255, G1~G255, B1~B255)은 디스플레이 패널(110) 상의 위치에 관계없이 디스플레이 패널(110) 상의 모든 위치들에 대하여 공통될 수 있다.
도 16에 도시된 바와 같이, 블랙 클리핑 값(RGB_CL)은, 적색 입력 영상 데이터(R_IN)의 0의 계조 값에 대응하는 적색 영역 블랙 클리핑 값들(R_CL1~R_CLn), 녹색 입력 영상 데이터(G_IN)의 0의 계조 값에 대응하는 녹색 영역 블랙 클리핑 값들(G_CL1~G_CLn) 및 청색 입력 영상 데이터(B_IN)의 0의 계조 값에 대응하는 청색 영역 블랙 클리핑 값들(B_CL1~B_CLn)을 포함할 수 있다. 각각의 클리핑 영역(CREGi)에 대한 적색 블랙 클리핑 값(R_CLi), 녹색 블랙 클리핑 값(G_CLi) 및 청색 블랙 클리핑 값(B_CLi)은 동일하게 설정될 수도 있고 색상별 화소들의 동작 특성에 따라서 서로 다른 값으로 설정될 수도 있다.
도 17은 복수의 클리핑 영역들의 설정에 따른 보간 방법을 설명하기 위한 도면이다.
일 실시예에서, 디스플레이 패널 상의 모든 위치들은 복수의 클리핑 영역들 및 상기 클리핑 영역들 사이의 중간 영역들로 분할될 수 있다. 도 17에는 디스플레이 패널이 제1 내지 제9 클리핑 영역들(CREG1~CREG9) 및 제1 내지 제16 중간 영역들(IREG1~IREG16)으로 분할되는 예가 도시되어 있다.
도 15, 16 및 17을 참조하면, 추출부(322)는 입력 영상 데이터(RGB_IN)의 계조 값이 0인 경우, 위치 정보(PST)에 기초하여 영역 블랙 클리핑 값들(R_CL1~R_CL9, G_CL1~G_CL9, B_CL1~B_CL9) 중 디스플레이 패널 상의 위치에 상응하는 하나 이상의 영역 블랙 클리핑 값을 제1 추출 값(EXT1)으로서 출력할 수 있다.
예를 들어, 위치 정보(PST)가 나타내는 위치가 클리핑 영역들(CREG1~CREG9) 중 하나에 속하는 경우, 추출부(322)는 상기 위치가 속하는 클리핑 영역에 상응하는 하나의 영역 블랙 클리핑 값을 제1 추출 값(EXT1)으로서 출력하고, 보간부(323)는 상기 하나의 영역 블랙 클리핑 값을 보간 값(INTP)으로서 출력할 수 있다.
한편, 위치 정보(PST)가 나타내는 위치가 상기 클리핑 영역들(CREG1~CREG9) 사이의 중간 영역들(IREG1~IREG16) 중 하나에 속하는 경우, 추출부(322)는 상기 위치가 속하는 중간 영역에 상응하는 두 개 이상의 영역 블랙 클리핑 값들을 제1 추출 값(EXT1)으로서 출력하고, 보간부(323)는 상기 두 개 이상의 영역 블랙 클리핑 값들을 보간하여 보간 값(INTP)을 출력할 수 있다.
예를 들어, 위치 정보(PST)가 나타내는 위치가 제5 클리핑 영역(IREG5)에 속하는 경우, 추출부(322)는 제2 영역 블랙 클리핑 값(RGB_CL2) 및 제 5 영역 블랙 클리핑 값(RGB_CL5)을 제1 추출 값(EXT1)으로서 출력하고, 보간부(323)는 두 개의 영역 블랙 클리핑 값들(RGB_CL2, RGB_CL5)을 보간하여 보간 값(INTP)을 출력할 수 있다. 다른 예를 들어, 위치 정보(PST)가 나타내는 위치가 제6 클리핑 영역(IREG6)에 속하는 경우, 추출부(322)는 제2 영역 블랙 클리핑 값(RGB_CL2), 제3 영역 블랙 클리핑 값(RGB_CL3), 제 5 영역 블랙 클리핑 값(RGB_CL5) 및 제6 영역 블랙 클리핑 값(RGB_CL6)을 제1 추출 값(EXT1)으로서 출력하고, 보간부(323)는 네 개의 영역 블랙 클리핑 값들(RGB_CL2, RGB_CL3, RGB_CL5, RGB_CL6)을 보간하여 보간 값(INTP)을 출력할 수 있다.
추출부(322)는 입력 영상 데이터(RGB_IN)의 계조 값이 0이 아닌 경우, 디스플레이 패널(110) 상의 위치에 관계없이, 즉 위치 정보(PST)에 관계없이, 입력 영상 데이터(RGB_IN)의 계조 값에 대응하는 보정 계조 값을 제2 추출 값(EXT2)으로서 출력할 수 있다.
이와 같이, 디스플레이 패널을 복수의 클리핑 영역들로 분할하고 보간을 수행함으로써 룩업 테이블의 용량을 감소하면서도 정밀한 블랙 클리핑을 수행할 수 있다.
도 18은 본 발명의 실시예들에 따른 시스템을 나타내는 블록도이다.
도 18을 참조하면, 시스템(700)은 프로세서(710), 메모리 장치(720), 저장 장치(730), 입출력 장치(740), 파워 서플라이(750) 및 디스플레이 장치(760)를 포함할 수 있다. 시스템(700)은 비디오 카드, 사운드 카드, 메모리 카드, USB 장치 등과 통신하거나, 또는 다른 시스템들과 통신할 수 있는 여러 포트(port)들을 더 포함할 수 있다.
프로세서(710)는 특정 계산들 또는 태스크(task)들을 수행할 수 있다. 실시예에 따라, 프로세서(710)는 마이크로프로세서(microprocessor), 중앙 처리 장치(CPU) 등일 수 있다. 프로세서(710)는 어드레스 버스(address bus), 제어 버스(control bus) 및 데이터 버스(data bus) 등을 통하여 다른 구성 요소들에 연결될 수 있다. 실시예에 따라서, 프로세서(710)는 주변 구성요소 상호연결(Peripheral Component Interconnect; PCI) 버스와 같은 확장 버스에도 연결될 수 있다.
메모리 장치(720)는 시스템(700)의 동작에 필요한 데이터들을 저장할 수 있다. 예를 들어, 메모리 장치(720)는 EPROM(Erasable Programmable Read-Only Memory), EEPROM(Electrically Erasable Programmable Read-Only Memory), 플래시 메모리(Flash Memory), PRAM(Phase Change Random Access Memory), RRAM(Resistance Random Access Memory), NFGM(Nano Floating Gate Memory), PoRAM(Polymer Random Access Memory), MRAM(Magnetic Random Access Memory), FRAM(Ferroelectric Random Access Memory) 등과 같은 비휘발성 메모리 장치 및/또는 DRAM(Dynamic Random Access Memory), SRAM(Static Random Access Memory), 모바일 DRAM 등과 같은 휘발성 메모리 장치를 포함할 수 있다.
저장 장치(730)는 솔리드 스테이트 드라이브(Solid State Drive; SSD), 하드 디스크 드라이브(Hard Disk Drive; HDD), 씨디롬(CD-ROM) 등을 포함할 수 있다. 입출력 장치(740)는 키보드, 키패드, 터치패드, 터치스크린, 마우스 등과 같은 입력 수단, 및 스피커, 프린터 등과 같은 출력 수단을 포함할 수 있다. 파워 서플라이(750)는 시스템(700)의 동작에 필요한 파워를 공급할 수 있다. 디스플레이 장치(760)는 상기 버스들 또는 다른 통신 링크를 통해서 다른 구성 요소들에 연결될 수 있다.
도 1 내지 17을 참조하여 전술한 바와 같이, 본 발명의 실시예들에 따른 디스플레이 장치(760)는 적응적 블랙 클리핑 회로(ABC)(765)를 포함할 수 있다. 적응적 블랙 클리핑 회로(765)는 복수의 행들에 대한 입력 영상 데이터에 기초하여 면적성 블랙 패턴을 검출함으로써, 가로줄 무늬의 디스플레이 불량의 방지 및 블랙 클리핑에 의한 휘도비(contrast ratio)의 감소를 도모할 뿐만 아니라, 전자기 간섭의 감소를 위해 데이터 전압을 순차적으로 인가하는 경우에 발생할 수 있는 세로줄 무늬의 디스플레이 불량을 개선할 수 있다.
실시예에 따라, 시스템(700)은 디지털 TV(Digital Television), 3D TV, 개인용 컴퓨터(Personal Computer; PC), 가정용 전자기기, 노트북 컴퓨터(Laptop Computer), 태블릿 컴퓨터(Table Computer), 휴대폰(Mobile Phone), 스마트 폰(Smart Phone), 개인 정보 단말기(personal digital assistant; PDA), 휴대형 멀티미디어 플레이어(portable multimedia player; PMP), 디지털 카메라(Digital Camera), 음악 재생기(Music Player), 휴대용 게임 콘솔(portable game console), 내비게이션(Navigation) 등과 같은 디스플레이 장치(760)를 포함하는 임의의 전자 기기일 수 있다.
본 발명은 디스플레이 장치를 포함하는 임의의 장치 및 시스템에 적용되어 디스플레이 품질을 향상시킬 수 있다. 특히 본 발명은 반전 구동을 수행하는 액정 디스플레이 장치 및 이를 포함하는 장치 및 시스템에 더욱 유용하게 적용될 수 있다. 예를 들어, 본 발명은 TV, 디지털 TV, 3D TV, PC, 가정용 전자기기, 노트북 컴퓨터, 태블릿 컴퓨터, 휴대폰, 스마트 폰, PDA, PM), 디지털 카메라, 음악 재생기, 휴대용 게임 콘솔, 내비게이션 등에 유용하게 적용될 수 있다.
이상에서는 본 발명의 실시예들을 참조하여 설명하였지만, 해당 기술 분야의 숙련된 당업자는 하기의 특허 청구의 범위에 기재된 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다.
100: 디스플레이 장치
200, ABC: 적응적 블랙 클리핑 회로
300: 데이터 보정부
400: 레지스터
500: 패턴 검출부
600: 클리핑 선택부
PTDET: 패턴 검출 신호

Claims (20)

  1. 입력 영상 데이터를 0의 계조 값에 대응하고 0보다 큰 블랙 클리핑 값 이상으로 클리핑되도록 보정하여 보정 영상 데이터를 출력하는 데이터 보정부;
    구성 데이터를 저장하고 출력하는 레지스터;
    복수의 행들에 대한 입력 영상 데이터에 기초하여 패턴 검출 신호를 발생하는 패턴 검출부; 및
    상기 패턴 검출 신호에 응답하여 상기 보정 영상 데이터 및 상기 구성 데이터 중에서 하나를 선택하여 출력 영상 데이터를 제공하는 클리핑 선택부를 포함하는 디스플레이 장치의 적응적 블랙 클리핑 회로.
  2. 제1 항에 있어서,
    상기 패턴 검출부는, 현재 행 및 상기 현재 행에 인접한 이전 행에 대한 적색 입력 영상 데이터, 녹색 입력 영상 데이터 및 청색 입력 영상 데이터의 계조 값들이 모두 0일 때 상기 패턴 검출 신호를 활성화하는 것을 특징으로 하는 디스플레이 장치의 적응적 블랙 클리핑 회로.
  3. 제1 항에 있어서,
    상기 구성 데이터는 상기 블랙 클리핑 값과 0 사이의 값으로 설정되는 것을 특징으로 하는 디스플레이 장치의 적응적 블랙 클리핑 회로.
  4. 제1 항에 있어서,
    상기 구성 데이터는 0의 값으로 설정되는 것을 특징으로 하는 디스플레이 장치의 적응적 블랙 클리핑 회로.
  5. 제1 항에 있어서, 상기 데이터 보정부는,
    계조 값들에 각각 대응하는 보정 계조 값들을 저장하는 룩업 테이블; 및
    상기 룩업 테이블로부터 상기 입력 영상 데이터의 계조 값에 대응하는 보정 계조 값을 추출하여 상기 보정 영상 데이터를 출력하는 추출부를 포함하는 것을 특징으로 하는 디스플레이 장치의 적응적 블랙 클리핑 회로.
  6. 제5 항에 있어서,
    상기 보정 계조 값들은 상기 디스플레이 장치에 포함된 디스플레이 패널 상의 위치에 관계없이 상기 디스플레이 패널 상의 모든 위치들에 대하여 공통된 것을 특징으로 하는 디스플레이 장치의 적응적 블랙 클리핑 회로.
  7. 제6 항에 있어서,
    상기 블랙 클리핑 값은, 적색 입력 영상 데이터의 0의 계조 값에 대응하는 적색 블랙 클리핑 값, 녹색 입력 영상 데이터의 0의 계조 값에 대응하는 녹색 블랙 클리핑 값 및 청색 입력 영상 데이터의 0의 계조 값에 대응하는 청색 블랙 클리핑 값을 포함하는 것을 특징으로 하는 디스플레이 장치의 적응적 블랙 클리핑 회로.
  8. 제1 항에 있어서, 상기 데이터 보정부는,
    계조 값들에 각각 대응하는 보정 계조 값들을 저장하는 룩업 테이블;
    상기 입력 영상 데이터의 상기 디스플레이 패널 상의 위치를 나타내는 위치 정보에 기초하여 상기 룩업 테이블로부터 상기 입력 영상 데이터의 0의 계조 값에 대응하는 제1 추출 값 또는 상기 입력 영상 데이터의 0이외의 계조 값에 대응하는 제2 추출 값을 출력하는 추출부;
    상기 제1 추출 값에 기초하여 보간 값을 출력하는 보간부; 및
    선택 신호에 응답하여 상기 보간 값 및 상기 제2 추출 값 중 하나를 선택하여 상기 보정 영상 데이터를 출력하는 출력 선택부를 포함하는 것을 특징으로 하는 디스플레이 장치의 적응적 블랙 클리핑 회로.
  9. 제8 항에 있어서,
    상기 보정 계조 값들 중 상기 블랙 클리핑 값은 상기 디스플레이 장치에 포함된 디스플레이 패널 상의 복수의 클리핑 영역들에 각각 상응하는 복수의 영역 블랙 클리핑 값들을 포함하는 것을 특징으로 하는 디스플레이 장치의 적응적 블랙 클리핑 회로.
  10. 제9 항에 있어서,
    상기 추출부는 상기 입력 영상 데이터의 계조 값이 0인 경우, 상기 위치 정보에 기초하여 상기 영역 블랙 클리핑 값들 중 상기 디스플레이 패널 상의 위치에 상응하는 하나 이상의 영역 블랙 클리핑 값을 상기 제1 추출 값으로서 출력하는 것을 특징으로 하는 디스플레이 장치의 적응적 블랙 클리핑 회로.
  11. 제10 항에 있어서,
    상기 위치 정보가 나타내는 위치가 상기 클리핑 영역들 중 하나에 속하는 경우, 상기 추출부는 상기 위치가 속하는 클리핑 영역에 상응하는 하나의 영역 블랙 클리핑 값을 상기 제1 추출 값으로서 출력하고, 상기 보간부는 상기 하나의 영역 블랙 클리핑 값을 상기 보간 값으로서 출력하는 것을 특징으로 하는 디스플레이 장치의 적응적 블랙 클리핑 회로.
  12. 제10 항에 있어서,
    상기 위치 정보가 나타내는 위치가 상기 클리핑 영역들 사이의 중간 영역들 중 하나에 속하는 경우, 상기 추출부는 상기 위치가 속하는 중간 영역에 상응하는 두 개 이상의 영역 블랙 클리핑 값들을 상기 제1 추출 값으로서 출력하고,
    상기 보간부는 상기 두 개 이상의 영역 블랙 클리핑 값들을 보간하여 상기 보간 값을 출력하는 것을 특징으로 하는 디스플레이 장치의 적응적 블랙 클리핑 회로.
  13. 제8 항에 있어서,
    상기 보정 계조 값들 중 상기 블랙 클리핑 값을 제외한 다른 보정 계조 값들은 상기 디스플레이 장치에 포함된 디스플레이 패널 상의 위치에 관계없이 상기 디스플레이 패널 상의 모든 위치들에 대하여 공통된 것을 특징으로 하는 디스플레이 장치의 적응적 블랙 클리핑 회로.
  14. 제13 항에 있어서,
    상기 추출부는 상기 입력 영상 데이터의 계조 값이 0이 아닌 경우, 상기 디스플레이 패널 상의 위치에 관계없이 상기 입력 영상 데이터의 계조 값에 대응하는 상기 보정 계조 값을 상기 제2 추출 값으로서 출력하는 것을 특징으로 하는 디스플레이 장치의 적응적 블랙 클리핑 회로.
  15. 제1 항에 있어서, 상기 패턴 검출부는,
    현재 행에 대한 제1 입력 영상 데이터를 수신하고 상기 제1 입력 영상 데이터가 블랙 데이터일 때 활성화되는 제1 검출 신호를 발생하는 제1 검출부;
    상기 제1 입력 영상 데이터를 수신하고 상기 현재 행에 인접한 이전 행에 대한 제2 입력 입력 영상 데이터를 출력하는 버퍼;
    상기 제2 입력 영상 데이터를 수신하고 상기 제2 입력 영상 데이터가 블랙 데이터일 때 활성화되는 제2 검출 신호를 발생하는 제2 검출부; 및
    상기 제1 검출 신호 및 상기 제2 검출 신호를 논리 연산하여 상기 제1 검출 신호 및 상기 제2 검출 신호가 모두 활성화될 때 활성화되는 상기 패턴 검출 신호를 발생하는 논리 게이트를 포함하는 것을 특징으로 하는 디스플레이 장치의 적응적 블랙 클리핑 회로.
  16. 제15 항에 있어서, 상기 제1 검출부는,
    상기 현재 행에 대한 적색 입력 영상 데이터가 0의 계조 값을 가질 때 논리 하이 레벨로 활성화되는 제1 비교 신호를 발생하는 제1 비교기;
    상기 현재 행에 대한 녹색 입력 영상 데이터가 0의 계조 값을 가질 때 논리 하이 레벨로 활성화되는 제2 비교 신호를 발생하는 제2 비교기;
    상기 현재 행에 대한 청색 입력 영상 데이터가 0의 계조 값을 가질 때 논리 하이 레벨로 활성화되는 제3 비교 신호를 발생하는 제3 비교기; 및
    상기 제1 비교 신호, 상기 제2 비교 신호 및 상기 제3 비교 신호를 논리곱 연산하여 상기 제1 검출 신호를 발생하는 제1 논리곱 게이트를 포함하는 것을 특징으로 하는 디스플레이 장치의 적응적 블랙 클리핑 회로.
  17. 제16 항에 있어서, 상기 제2 검출부는,
    상기 이전 행에 대한 적색 입력 영상 데이터가 0의 계조 값을 가질 때 논리 하이 레벨로 활성화되는 제4 비교 신호를 발생하는 제4 비교기;
    상기 이전 행에 대한 녹색 입력 영상 데이터가 0의 계조 값을 가질 때 논리 하이 레벨로 활성화되는 제5 비교 신호를 발생하는 제5 비교기;
    상기 이전 행에 대한 청색 입력 영상 데이터가 0의 계조 값을 가질 때 논리 하이 레벨로 활성화되는 제6 비교 신호를 발생하는 제6 비교기; 및
    상기 제4 비교 신호, 상기 제5 비교 신호 및 상기 제6 비교 신호를 논리곱 연산하여 상기 제2 검출 신호를 발생하는 제2 논리곱 게이트를 포함하는 것을 특징으로 하는 디스플레이 장치의 적응적 블랙 클리핑 회로.
  18. 복수의 데이터 라인들 및 복수의 게이트 라인들에 연결된 복수의 화소들을 포함하는 디스플레이 패널;
    입력 영상 데이터에 기초하여 출력 영상 데이터를 제공하는 적응적 블랙 클리핑 회로;
    상기 출력 영상 데이터에 상응하는 데이터 전압들을 상기 데이터 라인들로 출력하는 데이터 구동부; 및
    게이트 구동 신호들을 상기 게이트 라인들로 출력하는 게이트 구동부를 포함하고,
    상기 적응적 블랙 클리핑 회로는,
    상기 입력 영상 데이터를 0의 계조 값에 대응하고 0보다 큰 블랙 클리핑 값 이상으로 클리핑되도록 보정하여 보정 영상 데이터를 출력하는 데이터 보정부;
    구성 데이터를 저장하고 출력하는 레지스터;
    복수의 행들에 대한 입력 영상 데이터에 기초하여 패턴 검출 신호를 발생하는 패턴 검출부; 및
    상기 패턴 검출 신호에 응답하여 상기 보정 영상 데이터 및 상기 구성 데이터 중에서 하나를 선택하여 상기 출력 영상 데이터를 제공하는 클리핑 선택부를 포함하는 디스플레이 장치
  19. 제18 항에 있어서,
    상기 데이터 구동부는 상기 데이터 라인들 사이의 전자기 간섭을 감소하기 위하여 상기 데이터 전압들을 순차적으로 지연시켜 상기 데이터 라인들로 출력하는 것을 특징으로 하는 디스플레이 장치.
  20. 입력 영상 데이터를 0의 계조 값에 대응하고 0보다 큰 블랙 클리핑 값 이상으로 클리핑되도록 보정하여 보정 영상 데이터를 출력하는 단계;
    구성 데이터를 저장하고 출력하는 단계;
    복수의 행들에 대한 입력 영상 데이터에 기초하여 패턴 검출 신호를 발생하는 단계; 및
    상기 패턴 검출 신호에 응답하여 상기 보정 영상 데이터 및 상기 구성 데이터 중에서 하나를 선택하여 출력 영상 데이터를 제공하는 단계를 포함하는 디스플레이 장치의 적응적 블랙 클리핑 방법.

KR1020140145408A 2014-10-24 2014-10-24 적응적 블랙 클리핑 회로, 이를 포함하는 디스플레이 장치 및 적응적 블랙 클리핑 방법 KR102370280B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020140145408A KR102370280B1 (ko) 2014-10-24 2014-10-24 적응적 블랙 클리핑 회로, 이를 포함하는 디스플레이 장치 및 적응적 블랙 클리핑 방법
US14/825,376 US10121425B2 (en) 2014-10-24 2015-08-13 Adaptive black clipping circuit, display device including the same and adaptive black clipping method

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020140145408A KR102370280B1 (ko) 2014-10-24 2014-10-24 적응적 블랙 클리핑 회로, 이를 포함하는 디스플레이 장치 및 적응적 블랙 클리핑 방법

Publications (2)

Publication Number Publication Date
KR20160049166A true KR20160049166A (ko) 2016-05-09
KR102370280B1 KR102370280B1 (ko) 2022-03-07

Family

ID=55792451

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020140145408A KR102370280B1 (ko) 2014-10-24 2014-10-24 적응적 블랙 클리핑 회로, 이를 포함하는 디스플레이 장치 및 적응적 블랙 클리핑 방법

Country Status (2)

Country Link
US (1) US10121425B2 (ko)
KR (1) KR102370280B1 (ko)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10825377B2 (en) 2017-01-10 2020-11-03 Samsung Electronics Co., Ltd. Display apparatus, control method and compensation coefficient calculation method thereof
US11151948B2 (en) 2018-06-26 2021-10-19 Samsung Display Co., Ltd. Organic light emitting display device and method for driving the same
US11222604B2 (en) 2019-06-03 2022-01-11 Samsung Display Co., Ltd. Display device
US12073805B2 (en) 2021-11-02 2024-08-27 Tcl China Star Optoelectronics Technology Co., Ltd. Pixel charging method and display panel

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108898997B (zh) * 2018-08-31 2023-11-28 武汉华星光电技术有限公司 一种像素驱动电路、显示面板及显示装置
CN109410857A (zh) * 2018-11-12 2019-03-01 惠科股份有限公司 一种显示面板的跨压补偿方法、显示面板和显示装置
US10777155B1 (en) * 2019-07-16 2020-09-15 Himax Technologies Limited Method for controlling polarity of each subpixels of display panel by using pattern detection manner
CN110728362B (zh) * 2019-12-19 2020-05-22 武汉精立电子技术有限公司 一种基于LSTM神经网络的模组Gamma调节方法
KR20230126295A (ko) * 2022-02-22 2023-08-30 삼성디스플레이 주식회사 표시 장치

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20050001802A1 (en) * 2003-07-04 2005-01-06 Seung-Woo Lee Liquid crystal display apparatus and method for driving the same
KR20070119508A (ko) * 2006-06-15 2007-12-20 닛뽕빅터 가부시키가이샤 영상 표시 장치 및 영상 표시 방법
KR20110111864A (ko) * 2010-04-06 2011-10-12 삼성전자주식회사 표시 패널의 구동 방법 및 이를 수행하기 위한 표시 장치
KR20120025657A (ko) * 2010-09-07 2012-03-16 주식회사 실리콘웍스 전자파간섭의 저감을 위한 액정표시장치의 소스 드라이버
KR20130057704A (ko) * 2011-11-24 2013-06-03 삼성디스플레이 주식회사 표시 장치 및 그 구동 방법

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000148102A (ja) * 1998-11-10 2000-05-26 Nec Shizuoka Ltd 階調表示装置および階調表示方法
KR101329075B1 (ko) * 2007-03-20 2013-11-12 엘지디스플레이 주식회사 액정표시장치 및 그의 구동 방법
KR102015638B1 (ko) 2012-01-03 2019-08-29 삼성디스플레이 주식회사 표시 패널의 구동 방법 및 이를 수행하기 위한 표시 장치
KR102145391B1 (ko) 2013-07-18 2020-08-19 삼성디스플레이 주식회사 표시 장치 및 그 구동 방법
KR102062776B1 (ko) 2013-08-02 2020-01-07 삼성디스플레이 주식회사 표시 장치 및 그 구동 방법

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20050001802A1 (en) * 2003-07-04 2005-01-06 Seung-Woo Lee Liquid crystal display apparatus and method for driving the same
KR20050003919A (ko) * 2003-07-04 2005-01-12 삼성전자주식회사 액정 표시 장치와 이의 구동 방법 및 그 장치
KR20070119508A (ko) * 2006-06-15 2007-12-20 닛뽕빅터 가부시키가이샤 영상 표시 장치 및 영상 표시 방법
KR20110111864A (ko) * 2010-04-06 2011-10-12 삼성전자주식회사 표시 패널의 구동 방법 및 이를 수행하기 위한 표시 장치
KR20120025657A (ko) * 2010-09-07 2012-03-16 주식회사 실리콘웍스 전자파간섭의 저감을 위한 액정표시장치의 소스 드라이버
KR20130057704A (ko) * 2011-11-24 2013-06-03 삼성디스플레이 주식회사 표시 장치 및 그 구동 방법

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10825377B2 (en) 2017-01-10 2020-11-03 Samsung Electronics Co., Ltd. Display apparatus, control method and compensation coefficient calculation method thereof
US11151948B2 (en) 2018-06-26 2021-10-19 Samsung Display Co., Ltd. Organic light emitting display device and method for driving the same
US11222604B2 (en) 2019-06-03 2022-01-11 Samsung Display Co., Ltd. Display device
US11670248B2 (en) 2019-06-03 2023-06-06 Samsung Display Co., Ltd. Display device
US11978407B2 (en) 2019-06-03 2024-05-07 Samsung Display Co., Ltd. Display device
US12073805B2 (en) 2021-11-02 2024-08-27 Tcl China Star Optoelectronics Technology Co., Ltd. Pixel charging method and display panel

Also Published As

Publication number Publication date
US10121425B2 (en) 2018-11-06
KR102370280B1 (ko) 2022-03-07
US20160118001A1 (en) 2016-04-28

Similar Documents

Publication Publication Date Title
KR102370280B1 (ko) 적응적 블랙 클리핑 회로, 이를 포함하는 디스플레이 장치 및 적응적 블랙 클리핑 방법
KR100951902B1 (ko) 액정 표시 장치와 이의 구동 방법 및 그 장치
US8373729B2 (en) Kickback compensation techniques
JP4974878B2 (ja) 液晶表示装置及びその駆動方法
WO2021000632A1 (zh) 液晶显示面板以及改善液晶显示面板动态画面拖尾的方法
US11030967B2 (en) Display device and method of driving the same
US10417980B2 (en) Liquid crystal display device and driving method thereof
US20160049123A1 (en) Method of driving a display panel and display apparatus performing the same
KR101160832B1 (ko) 표시 장치 및 영상 신호 보정 방법
US10068516B2 (en) Display device having temperature compensation and method of driving the same
US20070195040A1 (en) Display device and driving apparatus thereof
CN109817174B (zh) 用于图像校正的设备和方法
KR101874106B1 (ko) 표시 패널의 구동 방법 및 이를 수행하기 위한 표시 장치
KR20080012030A (ko) 표시 장치의 구동 장치 및 그 영상 신호 보정 방법
US20130257897A1 (en) Display apparatus
US20120169676A1 (en) Bistable display and method of driving panel thereof
JP2007156474A (ja) 液晶表示装置及びその画像信号補正方法
KR20070019405A (ko) 액정 표시 장치 및 영상 신호 보정 방법
KR20200037897A (ko) 인접한 화소 열들에 교번하여 연결되는 데이터 라인을 포함하는 표시 장치
US10008144B2 (en) Display apparatus and a method of driving the same
JP2006349873A (ja) 液晶駆動回路および液晶表示装置
KR20060134779A (ko) 액정 표시 장치 및 그의 구동 방법
KR20120089081A (ko) 액정 표시 장치, 영상 신호 보정 장치 및 영상 신호 보정 방법
KR20130018025A (ko) 신호 처리부 및 이를 포함하는 액정표시장치
KR20220045611A (ko) 표시 장치 및 표시 패널의 구동 방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant