KR20160047283A - 멀티 레이트 전송을 위한 블록 애크 기법과 링크 어댑테이션을 지원하는 코디네이터 및 노드의 동작 방법 - Google Patents

멀티 레이트 전송을 위한 블록 애크 기법과 링크 어댑테이션을 지원하는 코디네이터 및 노드의 동작 방법 Download PDF

Info

Publication number
KR20160047283A
KR20160047283A KR1020140143529A KR20140143529A KR20160047283A KR 20160047283 A KR20160047283 A KR 20160047283A KR 1020140143529 A KR1020140143529 A KR 1020140143529A KR 20140143529 A KR20140143529 A KR 20140143529A KR 20160047283 A KR20160047283 A KR 20160047283A
Authority
KR
South Korea
Prior art keywords
gts
node
information
coordinator
rti
Prior art date
Application number
KR1020140143529A
Other languages
English (en)
Other versions
KR102233358B1 (ko
Inventor
김태석
홍영준
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020140143529A priority Critical patent/KR102233358B1/ko
Priority to US14/887,703 priority patent/US9844092B2/en
Publication of KR20160047283A publication Critical patent/KR20160047283A/ko
Application granted granted Critical
Publication of KR102233358B1 publication Critical patent/KR102233358B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W76/00Connection management
    • H04W76/20Manipulation of established connections
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/12Arrangements for detecting or preventing errors in the information received by using return channel
    • H04L1/16Arrangements for detecting or preventing errors in the information received by using return channel in which the return channel carries supervisory signals, e.g. repetition request signals
    • H04L1/1607Details of the supervisory signal
    • H04L1/1614Details of the supervisory signal using bitmaps
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/12Arrangements for detecting or preventing errors in the information received by using return channel
    • H04L1/16Arrangements for detecting or preventing errors in the information received by using return channel in which the return channel carries supervisory signals, e.g. repetition request signals
    • H04L1/1607Details of the supervisory signal
    • H04L1/1621Group acknowledgement, i.e. the acknowledgement message defining a range of identifiers, e.g. of sequence numbers
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/12Arrangements for detecting or preventing errors in the information received by using return channel
    • H04L1/16Arrangements for detecting or preventing errors in the information received by using return channel in which the return channel carries supervisory signals, e.g. repetition request signals
    • H04L1/1607Details of the supervisory signal
    • H04L1/1664Details of the supervisory signal the supervisory signal being transmitted together with payload signals; piggybacking
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/12Arrangements for detecting or preventing errors in the information received by using return channel
    • H04L1/16Arrangements for detecting or preventing errors in the information received by using return channel in which the return channel carries supervisory signals, e.g. repetition request signals
    • H04L1/1607Details of the supervisory signal
    • H04L1/1671Details of the supervisory signal the supervisory signal being transmitted together with control information
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W4/00Services specially adapted for wireless communication networks; Facilities therefor
    • H04W4/80Services using short range communication, e.g. near-field communication [NFC], radio-frequency identification [RFID] or low energy communication
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W48/00Access restriction; Network selection; Access point selection
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W76/00Connection management
    • H04W76/40Connection management for selective distribution or broadcast

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Computer Security & Cryptography (AREA)
  • Mobile Radio Communication Systems (AREA)

Abstract

하나 이상의 노드로부터 수신한 데이터 패킷의 수신 여부를 나타내는 비트맵(bitmap) 정보를 구성하고, 비트맵 정보를 포함하는 비컨 패킷(beacon packet)을 브로드캐스트(broadcast)하는, 코디네이터의 동작 방법을 제공할 수 있다.

Description

멀티 레이트 전송을 위한 블록 애크 기법과 링크 어댑테이션을 지원하는 코디네이터 및 노드의 동작 방법{OPERATION METHOD OF COORDINATOR AND NODE SUPPORTING BLOCK ACK SCHEME AND LINK ADAPTATION FOR MULTI-RATE TRANSMISSION}
아래의 실시예들은 멀티 레이트 전송을 위한 블록 애크 기법과 링크 어댑테이션을 지원하는 코디네이터 및 노드의 동작 방법에 관한 것이다.
다양한 기능을 수행하는 어플리케이션들이 개발됨에 따라 스마트 폰 등과 같은 휴대용 디지털 기기와 센서 기기들 간의 연결이 많아질 것으로 예상된다. 또한, 다양한 센서 기기들의 등장으로 온도(temperature) 센서와 같이 작은 양의 데이터를 전송하는 어플리케이션부터 ECG(Electrocardiogram)나 가속도 센서와 같이 상대적으로 큰 많은 양의 데이터를 전송하는 어플리케이션까지 다양한 데이터 전송에 대한 지원이 필요하다. 여기서, 작은 양의 데이터는 수초 내지 수분의 간헐적인 주기를 갖는 수 바이트(byte)의 데이터이고, 많은 양의 데이터는 수백 ms의 짧은 주기를 갖는 수백 바이트의 데이터일 수 있다.
IEEE 802.15.4 기술은 이러한 센서 노드들의 통신을 지원하기 위한 개발된 무선 기술이지만, 간헐적으로 발생하는 데이터를 수용하는 애플리케이션을 주 타겟으로 개발되었다. 때문에 IEEE 802.15.4 기술은 높은 데이터를 요구로 하는 통신을 지원하는 데에는 최적화되어 있지 않으며, 다양한 레이트(rate)를 지원하는 멀티 레이트 수용(multi-rate capability) 기능 또한 지원할 수 없다.
일 실시예에 따르면, 코디네이터의 동작 방법은, 하나 이상의 노드로부터 데이터 패킷을 수신하는 단계; 상기 데이터 패킷의 수신 여부를 나타내는 비트맵(bitmap) 정보를 구성하는 단계; 및 상기 비트맵 정보를 포함하는 비컨 패킷(beacon packet)을 브로드캐스트(broadcast)하는 단계를 포함한다.
상기 비트맵 정보를 구성하는 단계는, GTS(Guaranteed Time Slots) 구간에서 수신한 상기 데이터 패킷의 수신 여부를 나타내는 상기 비트 맵 정보를 상기 노드 별로 구성하는 단계를 포함할 수 있다.
상기 비컨 패킷을 브로드캐스트하는 단계는, 상기 노드 별로 구성한 비트 맵 정보를 상기 비컨 패킷의 비컨 페이로드(beacon payload)에 포함하여 브로드캐스트하는 단계를 포함할 수 있다.
상기 비컨 패킷의 비컨 페이로드는, 상기 비트맵 정보의 개수, 상기 노드의 어드레스, 상기 노드의 비트맵 및 상기 노드의 TFI(Transmission Format Indication) 중 적어도 하나를 포함할 수 있다.
상기 노드의 TFI(Transmission Format Indication)는, 상기 코디네이터가 링크 어댑테이션(link adaptation)을 제어하는 경우에 사용될 수 있다.
상기 데이터 패킷의 변조 방식 및 변조 속도(modulation rate)를 포함하는 데이터 변조와 관련된 정보를 결정하는 단계; 및 상기 결정된 정보를 상기 노드에게 브로드캐스트하는 단계를 더 포함할 수 있다.
상기 데이터 변조와 관련된 정보를 결정하는 단계는, 상기 데이터 패킷에 대한 채널 상태 정보에 기초하여 상기 데이터 변조와 관련된 정보를 결정하는 단계를 포함할 수 있다.
상기 결정된 정보에 따라 상기 비컨 패킷의 비컨 페이로드에 포함된 노드의 TFI 값을 설정하는 단계를 더 포함할 수 있다.
상기 결정된 정보에 따라 상기 노드에게 할당되는 GTS 슬롯의 개수를 산출하는 단계를 더 포함할 수 있다.
상기 결정된 정보에 따라 GTS의 슬롯 길이를 변경하는 단계를 더 포함할 수 있다.
상기 결정된 정보를 상기 노드에게 브로드캐스트하는 단계는, 상기 변경된 GTS의 슬롯 길이, 및 GTS 슬롯의 시작 시점을 포함하는 GTS 필드를 포함하는 상기 비컨 패킷을 상기 노드에게 브로드캐스트하는 단계를 포함할 수 있다.
상기 노드가 결정한 GTS 변경 여부 및 변경된 GTS의 슬롯 길이를 포함하는 블록 애크 정보 필드를 포함하는 데이터 패킷을 수신하는 단계를 더 포함할 수 있다.
상기 데이터 패킷에 포함된 애크 정보 필드의 정보를 기초로, GTS 필드의 값들을 조절하는 단계; 및 상기 조절된 GTS 필드 값들을 다음(next) 비컨 패킷을 통해 브로드캐스트하는 단계를 더 포함할 수 있다.
일실시예에 따르면, 노드의 동작 방법은, 블록 애크, 및 데이터 변조와 관련된 정보를 포함하는 블록 애크 정보(Block Acknowledgement(ACK) Information) 필드를 포함하는 MAC 페이로드(Media Access Control(MAC) Payload)를 구성하는 단계; 및 상기 MAC 페이로드를 포함하는 데이터 패킷을 코디네이터에게 전송하는 단계를 포함한다.
상기 블록 애크 정보 필드는, 상기 블록 애크를 위한 시퀀스 넘버, 상기 데이터 변조와 관련된 GTS 변경 여부, 및 GTS의 슬롯 길이 중 적어도 하나를 포함할 수 있다.
상기 코디네이터로부터 수신한 비컨 패킷에 대한 채널 상태 정보 또는 상기 비컨 패킷에 포함된 비트맵 정보에 기초하여 상기 데이터 변조와 관련된 정보를 결정하는 단계를 더 포함할 수 있다.
상기 결정된 정보에 기초하여, 상기 데이터 패킷의 블록 애크 정보 필드에 포함된 GTS 변경 여부를 설정하는 단계를 더 포함할 수 있다.
상기 GTS 변경에 따른 GTS의 슬롯 길이를 변경하는 단계를 더 포함할 수 있다.
상기 GTS 변경 여부 및 상기 변경된 GTS의 슬롯 길이를 포함하는 데이터 패킷을 상기 코디네이터에게 전송하는 단계를 더 포함할 수 있다.
도 1은 일실시예에 따른 코디네이터의 동작 방법을 나타낸 플로우차트이다.
도 2는 일실시예에 따른 노드의 동작 방법을 나타낸 플로우차트이다.
도 3은 일실시예에 따른 노드가 전송하는 데이터 패킷의 구조를 나타낸 도면이다.
도 4는 일실시예에 따른 코디네이터가 전송하는 비컨 패킷의 구조를 나타낸 도면이다.
도 5는 일실시예에 따른 코디네이터가 링크 어댑테이션을 제어하는 경우에 코디네이터의 동작 방법을 나타낸 플로우차트이다.
도 6은 일실시예에 따른 노드가 링크 어댑테이션을 제어하는 경우에 노드의 동작 방법을 나타낸 플로우차트이다.
도 7은 일실시예에 따른 코디네이터가 링크 어댑테이션을 제어하는 경우에 코디네이터의 동작 및 비컨 패킷의 구성을 설명하기 위한 도면이다.
도 8은 일실시예에 따른 노드가 링크 어댑테이션을 제어하는 경우에 코디네이터와 노드의 동작 및 비컨 패킷과 데이터 패킷의 구성 변화를 순차적으로 설명하기 위한 도면이다.
도 9는 일실시예에 따른 코디네이터의 블록도이다.
도 10은 일실시예에 따른 노드의 블록도이다.
이하에서, 첨부된 도면을 참조하여 실시예들을 상세하게 설명한다. 각 도면에 제시된 동일한 참조 부호는 동일한 부재를 나타낸다.
아래 설명하는 실시예들에는 다양한 변경이 가해질 수 있다. 아래 설명하는 실시예들은 실시 형태에 대해 한정하려는 것이 아니며, 이들에 대한 모든 변경, 균등물 내지 대체물을 포함하는 것으로 이해되어야 한다.
실시예에서 사용한 용어는 단지 특정한 실시예를 설명하기 위해 사용된 것으로, 실시예를 한정하려는 의도가 아니다. 단수의 표현은 문맥상 명백하게 다르게 뜻하지 않는 한, 복수의 표현을 포함한다. 본 명세서에서, "포함하다" 또는 "가지다" 등의 용어는 명세서 상에 기재된 특징, 숫자, 단계, 동작, 구성 요소, 부품 또는 이들을 조합한 것이 존재함을 지정하려는 것이지, 하나 또는 그 이상의 다른 특징들이나 숫자, 단계, 동작, 구성 요소, 부품 또는 이들을 조합한 것들의 존재 또는 부가 가능성을 미리 배제하지 않는 것으로 이해되어야 한다.
다르게 정의되지 않는 한, 기술적이거나 과학적인 용어를 포함해서 여기서 사용되는 모든 용어들은 실시예가 속하는 기술 분야에서 통상의 지식을 가진 자에 의해 일반적으로 이해되는 것과 동일한 의미를 가지고 있다. 일반적으로 사용되는 사전에 정의되어 있는 것과 같은 용어들은 관련 기술의 문맥 상 가지는 의미와 일치하는 의미를 가지는 것으로 해석되어야 하며, 본 출원에서 명백하게 정의하지 않는 한, 이상적이거나 과도하게 형식적인 의미로 해석되지 않는다.
또한, 첨부 도면을 참조하여 설명함에 있어, 도면 부호에 관계없이 동일한 구성 요소는 동일한 참조 부호를 부여하고 이에 대한 중복되는 설명은 생략하기로 한다. 실시예를 설명함에 있어서 관련된 공지 기술에 대한 구체적인 설명이 실시예의 요지를 불필요하게 흐릴 수 있다고 판단되는 경우 그 상세한 설명을 생략한다.
도 1은 일실시예에 따른 코디네이터의 동작 방법을 나타낸 플로우차트이다.
도 1을 참조하면, 일실시예에 따른 코디네이터(Coordinator)는 할당한 GTS(Guaranteed Time Slots) 구간에서 하나 이상의 노드로부터 데이터 패킷(들)을 수신한다(110). 여기서, 노드는 하나 또는 그 이상의 다양한 센서 노드들일 수 있다. 단계(110)에서 코디네이터가 수신하는 데이터 패킷의 구조는 도 3을 참조하여 설명한다.
코디네이터는 GTS 기능을 지원하며 GTS 슬롯(slot)을 요청하는 노드들에게 GTS 슬롯을 할당할 수 있다.
코디네이터는 단계(110)에서 수신한 데이터 패킷(들)의 수신 여부를 나타내는 비트맵(bitmap) 정보를 구성한다(120). 단계(120)에서 코디네이터는 데이터 패킷이 에러없이 정상적으로 수신되었는지 여부를 나타내는 비트 맵 정보를 노드 별로 구성할 수 있다.
코디네이터는 수신한 데이터 패킷에 대한 수신 여부를 해당 데이터 패킷을 전송한 노드에게 알려 주기 위해 비트맵을 작성할 수 있다. 코디네이터가 비트맵을 작성하는 방식은 노드의 시퀀스 넘버(sequence number) 사용법에 따라 다음과 같이 분류할 수 있다.
데이터 패킷을 수신한 코디네이터는 데이터 패킷의 MAC 페이로드(MAC Payload)(도 3의 도면 번호 310 참조)에서 확인한 블록 애크 시퀀스 넘버(Block ACK Sequence Number) 필드(도 3의 도면 번호 321 참조)의 정보를 이용하여 비트맵을 작성할 수 있다. 코디네이터는 블록 애크 시퀀스 넘버 필드의 정보에 해당하는 비트맵의 비트를 '1'로 설정할 수 있다. 이때, 수신되지 못한 데이터 패킷에 해당하는 비트맵의 비트는 '0'으로 설정될 수 있다.
또한, 데이터 패킷을 수신한 코디네이터는 데이터 패킷의 MAC 헤더(도 3의 도면 번호 330 참조)에 포함된 데이터 시퀀스 넘버(Data sequence number) 필드(도 3의 도면 번호 340 참조)의 정보를 이용하여 비트맵을 작성할 수 있다.
코디네이터는 수신한 데이터 패킷의 데이터 시퀀스 넘버 필드의 정보를 노드별 비트맵 크기로 나누어 나머지에 해당하는 비트맵의 비트를 '1'로 설정할 수 있다. 여기서, 비트맵 크기는 예를 들어, 비트 단위일 수 있다. 이때, 수신되지 못한 데이터 패킷에 해당하는 비트맵의 비트는 '0'으로 할당될 수 있다.
코디네이터는 단계(120)에서 구성한 비트맵 정보를 포함하는 비컨 패킷(beacon packet)을 브로드캐스트(broadcast)한다(130). 단계(130)에서 코디네이터는 노드 별로 구성한 비트 맵 정보를 비컨 패킷의 비컨 페이로드(beacon payload)에 포함하여 브로드캐스트할 수 있다.
코디네이터는 통신을 위해 예를 들어, PAN(Personal Area Network) 내에서 비컨 패킷을 주기적으로 브로드캐스트할 수 있다. 단계(130)에서 코디네이터가 브로드캐스트하는 비컨 패킷의 구조는 도 4를 참조하여 설명한다.
일실시예에서는 전송 패킷 별 애크(ACK)의 송, 수신 과정없이 패킷을 백-투-백(back-to-back)으로 전송하고, 이에 대한 답신(Acknowledgement)을 비컨 패킷의 비컨 페이로드를 이용한 블록 애크(Block ACK)에 의해 전송함으로써 패킷 전송에 따른 오버헤드(overhead)를 제거할 수 있다.
도 2는 일실시예에 따른 노드의 동작 방법을 나타낸 플로우차트이다.
도 2를 참조하면, 일실시예에 따른 노드는 블록 애크 정보(Block Acknowledgement(ACK) Information) 필드를 포함하는 MAC 페이로드(Media Access Control(MAC) Payload)를 구성한다(210). 이때, 블록 애크 정보는 블록 애크, 및 데이터 변조와 관련된 정보를 포함한다. 데이터 변조와 관련된 정보는 예를 들어, 데이터의 변조 방식, 변조 속도, 변경된 변조 방식에 따른 GTS 슬롯의 변경 여부 및 변경된 GTS의 슬롯 길이 등을 포함할 수 있다.
노드는 단계(210)에서 구성한 MAC 페이로드를 포함하는 데이터 패킷을 코디네이터에게 전송한다(220).
노드는 코디네이터에 의해 할당된 GTS 구간에서 ACK 요청없이 데이터 패킷을 전송할 수 있다. 노드는 전송된 데이터 패킷에 대한 코디네이터의 수신 여부 확인을 위해 다음의 방법들을 이용할 수 있다.
노드는 단계(210)에서 데이터 패킷의 MAC 페이로드에 마련된 블록 애크 정보(Block Acknowledgement(ACK) Information) 필드(도 3의 도면 번호 320 참조)에 포함된 블록 애크 시퀀스 넘버 필드(도 3의 도면 번호 321 참조)에 블록 애크를 위한 시퀀스 넘버(sequence number)를 기록할 수 있다. 이때, 노드는 GTS 구간 내에서 전송되는 순서에 따라 0부터 시작하여 블록 애크를 위한 시퀀스 넘버를 할당할 수 있다.
실시예에 따라서, 노드는 단계(210)에서 데이터 패킷의 MAC 헤더에 있는 데이터 시퀀스 넘버(Data sequence number) 필드를 이용하여 블록 애크를 위한 시퀀스 넘버를 기록할 수도 있다.
노드는 예를 들어, 쓰루풋(throughput) 등과 같이 지원하는 애플리케이션의 QoS(Quality of Service)에 따라 적절한 GTS 슬롯의 할당을 코디네이터에게 요구할 수 있다.
도 3은 일실시예에 따른 노드가 전송하는 데이터 패킷의 구조를 나타낸 도면이다.
도 3을 참조하면, 블록 애크(Block Ack)와 링크 어댑테이션(link adaptation)을 지원할 수 있는 데이터 패킷(300)의 구조가 도시된다.
데이터 패킷(300)은 MAC 페이로드(MAC payload)(310), MAC 헤더(MAC header)(330) 및 MAC footer를 포함할 수 있다.
MAC 페이로드(310)는 블록 애크 정보(Block Ack Information) 필드(320) 및 데이터 페이로드(Data payload) 필드를 포함할 수 있다.
블록 애크 정보 필드(320)는 블록 애크를 위한 시퀀스 넘버(Block Ack Sequence Number) 필드(321), GTS 변경 여부(GTS change) 필드(323) 및 GTS의 슬롯 길이(GTS length) 필드(325)를 포함한다.
블록 애크를 위한 시퀀스 넘버(Block Ack Sequence Number) 필드(321)는 블록 애크를 위해 정의된 새로운 시퀀스 넘버를 저장하며, 이때 저장되는 새로운 시퀀스 넘버는 MAC 헤더(330)의 데이터 시퀀스 넘버 필드(340)에 저장된 시퀀스 넘버와는 구별된다.
GTS 변경 여부(GTS change) 필드(323)는 GTS의 슬롯 길이의 변경 여부를 알리는 필드로서, GTS의 슬롯 길이에 변경이 있을 때에는 그 값이 '1'로, 변경이 없을 때에는 그 값이 '0'으로 설정될 수 있다.
GTS의 슬롯 길이(GTS length) 필드(325)는 노드가 요구하는 GTS 슬롯의 길이를 포함할 수 있다.
도 4는 일실시예에 따른 코디네이터가 전송하는 비컨 패킷의 구조를 나타낸 도면이다.
도 4를 참조하면, 블록 애크(Block Ack)와 링크 어댑테이션(link adaptation)을 지원할 수 있는 802.15.4향 비컨 패킷(400)의 구조가 도시된다.
비컨 패킷(400)은 MAC 페이로드(410)에 비컨 페이로드(Beacon payload)(420) 및 GTS 필드(GTS fields)(430)를 포함할 수 있다.
비컨 페이로드(420)는 비트맵 정보의 개수(Number of Bitmaps) 필드(421), 노드의 어드레스(Node Address) 필드(422,427), 노드의 비트맵 정보 필드(423, 428) 및 노드의 TFI(Transmission Format Indication) 필드(424, 429) 중 적어도 하나를 포함할 수 있다.
비트맵 정보의 개수(Number of Bitmaps) 필드(421)는 블록 애크(Block ACK)를 사용하는 노드들의 개수를 포함하며, 해당 필드(421)에 포함된 노드들의 개수를 통해 노드는 비컨 페이로드(420)의 길이를 확인할 수 있다.
노드의 어드레스(Node Address) 필드(422,427)는 코디네이터에게 할당받은 노드의 숏 어드레스(short address)를 포함할 수 있다.
노드의 비트맵(Node Bitmap) 필드(423, 428)는 이전 슈퍼 프레임에 송신한 데이터 패킷들에 대해 코디네이터가 작성한 비트맵 정보를 포함할 수 있다.
노드의 TFI(Transmission Format Indication) 필드(424, 429)는 노드가 사용할 변조(modulation) 방식에 대한 인덱스(index)를 저장하며, 노드의 TFI 필드(424, 429)에 설정된 변조 방식은 해당 비컨 패킷을 수신한 슈퍼 프레임부터 적용될 수 있다.
노드의 TFI(Transmission Format Indication) 필드(424, 429)는 코디네이터가 링크 어댑테이션(link adaptation)을 제어하는 경우에 사용될 수 있다.
일실시예에 따른 코디네이터 및 노드는 채널 상황에 따라 예를 들어, 데이터 변조 방식의 변경에 따른 GTS의 슬롯 길이의 변경 여부, 변경되는 GTS의 슬롯 길이 등과 같이 데이터 변조와 관련된 정보를 동적으로 조절하여 링크 어댑테이션을 제어할 수 있다.
이하의 도 5 및 도 7에서는 코디네이터가 링크 어댑테이션을 제어하는 경우에 대하여 설명하고, 도 6 및 도 8에서는 노드가 링크 어댑테이션을 제어하는 경우에 대하여 설명한다.
도 5는 일실시예에 따른 코디네이터가 링크 어댑테이션을 제어하는 경우에 코디네이터의 동작 방법을 나타낸 플로우차트이다.
일실시예에 따른 코디네이터는 노드의 데이터 변조와 관련된 정보를 결정하고, 결정된 정보를 노드들에게 전달할 수 있다.
도 5를 참조하면, 코디네이터는 하나 이상의 노드로부터 데이터 패킷을 수신하고(510), 데이터 패킷의 수신 여부를 나타내는 비트맵(bitmap) 정보를 구성한다(520).
코디네이터는 데이터 패킷의 변조 방식 및 변조 속도(modulation rate)를 포함하는 데이터 변조와 관련된 정보를 결정할 수 있다(530). 단계(530)에서 코디네이터는 데이터 패킷에 대한 채널 상태 정보에 기초하여 데이터 변조와 관련된 정보를 결정할 수 있다. 이때, 결정된 데이터 변조와 관련된 정보는 비컨 페이로드에 비트맵 정보와 함께 노드 별로 작성될 수 있다.
데이터 패킷에 대한 채널 상태 정보는 예를 들어, 물리(PHY) 계층을 통해 수신되는 RSSI(Received Signal Strength Indicator) 및 MAC 계층을 통해 수신되는 PER(Packet Error Rate) 등 다양한 지표를 포함할 수 있다.
코디네이터는 단계(530)에서 결정된 정보에 따라 비컨 패킷의 비컨 페이로드에 포함된 노드의 TFI 값을 설정할 수 있다(540). 노드의 TFI 값은 결정된 정보(예를 들어, 변조 방식 또는 변조 속도 등)에 따라 '2'에서 '4'로 설정될 수 있다.
코디네이터는 단계(530)에서 결정된 정보에 따라 GTS의 슬롯 길이를 변경(조절)할 수 있다(550). 코디네이터는 슬롯 사용(slot usage) 향상 및 QoS 제공 등을 위해 단계(530)에서 결정된 정보에 따른 GTS의 슬롯 길이를 함께 변경할 수 있다. 변경된 GTS의 슬롯 길이는 비컨 패킷(400)의 MAC 페이로드(410)에 포함된 GTS 필드(430)를 통해 노드에게 전달될 수 있다.
코디네이터는 결정된 정보에 따라 노드에게 할당되는 GTS 슬롯의 개수를 산출할 수 있다(560). 코디네이터는 단계(550)에서 변경된 GTS의 슬롯 길이 및 단계(560)에서 산출된 GTS 슬롯의 개수를 기초로 GTS 슬롯의 시작 시점 또한 산출할 수 있다.
코디네이터는 단계(520)에서 구성된 비트맵 정보와 함께 GTS의 슬롯 길이, 및 GTS 슬롯의 시작 시점에 대한 정보를 포함하는 GTS 필드가 포함된 비컨 패킷을 노드에게 브로드캐스트할 수 있다(570).
이 밖에도, 코디네이터는 노드가 링크 어댑테이션을 제어하는 경우에 노드로부터, 노드가 결정한 GTS 변경 여부 및 GTS의 슬롯 길이를 포함하는 블록 애크 정보 필드를 포함하는 데이터 패킷을 수신할 수 있다. 코디네이터는 데이터 패킷에 포함된 애크 정보 필드의 정보를 기초로, GTS 필드의 값들을 조절하고, 조절된 GTS 필드 값들을 다음(next) 비컨 패킷을 통해 노드에게 브로드캐스트할 수 있다.
도 6은 일실시예에 따른 노드가 링크 어댑테이션을 제어하는 경우에 노드의 동작 방법을 나타낸 플로우차트이다.
도 6을 참조하면, 일실시예에 따른 노드는 코디네이터에게 데이터 패킷을 전송하고(610), 코디네이터로부터 비컨 패킷을 수신할 수 있다(620). 비컨 패킷은 단계(610)에서 전송한 데이터 패킷에 대한 수신 여부를 나타내는 비트맵을 포함한다.
노드는 단계(620)에서 코디네이터로부터 수신한 비컨 패킷에 대한 채널 상태 정보 또는 비컨 패킷에 포함된 비트맵 정보에 기초하여 데이터 변조와 관련된 정보를 결정할 수 있다(630).
노드는 단계(630)에서 결정된 정보에 기초하여, 데이터 패킷의 블록 애크 정보 필드에 포함된 GTS 변경 여부 필드의 값을 설정할 수 있다(640). 노드는 예를 들어, 결정된 정보에 따라 GTS의 슬롯 길이에 변경이 있는 경우, GTS 변경 여부 필드의 값을 '1'로 설정할 수 있다.
노드는 변경된 슬롯 길이 등과 같이 코디네이터가 GTS의 슬롯 길이를 조절하는 데에 필요한 정보를 데이터 전송 시에 데이터 패킷의 MAC 페이로드(보다 구체적으로는 블록 애크 정보 필드에 포함된 GTS 필드의 슬롯 길이 필드)에 기입하여 전송할 수 있다.
노드는 단계(640)에서 GTS 변경에 따른 GTS의 슬롯 길이를 변경할 수 있다(650). 일실시예에서 노드는 결정된 데이터 변조(modulation)에 따라 쓰루풋(throughout) 등의 QoS(Quality of Service)를 확보하기 위해 GTS의 슬롯 길이를 변경할 수 있다.
노드는 GTS 변경 여부 및 변경된 GTS의 슬롯 길이를 포함하는 데이터 패킷을 코디네이터에게 전송할 수 있다(660).
노드로부터 GTS 변경 여부 및 변경된 GTS의 슬롯 길이를 포함하는 데이터 패킷을 수신한 코디네이터는 자원의 가용 여부를 기반으로 해당 노드의 다음(next) 슈퍼 프레임 내의 GTS 필드의 값들을 조절할 수 있다. 코디네이터는 조절된 GTS 필드의 값들에 대한 수락 여부를 다음(next) 비컨 패킷의 GTS 필드에 작성하여 브로드캐스트할 수 있다.
도 7은 일실시예에 따른 코디네이터가 링크 어댑테이션을 제어하는 경우의 코디네이터의 동작 및 비컨 패킷의 구성을 설명하기 위한 도면이다.
도 7을 참조하면, 일실시예에 따른 코디네이터가 비컨 패킷을 이용하여 노드의 GTS의 슬롯 길이 및 데이터 변조 방식을 변경하는 실시예가 도시된다.
일실시예에서 노드 A는 GTS(Guaranteed Time Slots) 구간(710)에서 GTS 슬롯 14와 15을 할당 받아 TFI 2에 해당하는 변조 방식으로 4개의 패킷을 전송하였고, 코디네이터는 두 번째 패킷을 제외한 나머지 3개의 패킷 수신에 실패하였다고 가정한다.
다음 슈퍼 프레임(next superframe)에서 코디네이터는 GTS 구간(710)에서 수신한 데이터 패킷에 대한 비트맵을 작성하고, 작성된 비트맵을 포함하는 비컨 패킷(730)을 브로드캐스팅할 수 있다.
이때, 비컨 패킷(730)은 GTS 필드(740) 및 비컨 페이로드(750)를 포함할 수 있으며, 비컨 페이로드(750)의 각 필드에 저장되는 정보는 다음과 같다.
일실시예에서 블록 애크(Block ACK)를 사용하는 노드는 노드 A 하나뿐이므로, 비컨 페이로드(750)의 비트맵 정보의 개수 필드(751)에는 1이 기재되고, 노드의 어드레스 필드(753)에는 노드 A의 숏 어드레스(short address)인 '0X03'이 기재될 수 있다.
노드의 비트맵 필드(755)에는 수신된 패킷은 '1'이, 수신되지 못한 패킷은 '0'으로 기록될 수 있다. 일실시예에서는 두 번째 패킷만이 성공적으로 수신되었으므로 노드의 비트맵 필드(755)에는 패킷을 수신한 순서대로 '0010'이 기재될 수 있다.
코디네이터는 패킷의 PER(Packet Error Rate) 성능이 좋지 못하므로 더 안정적인 TFI 4 변조(modulation) 방식을 사용하기로 결정할 수 있다.
코디네이터는 결정된 TFI 4인 변조 방식을 사용하기 위해 노드의 TFI(Transmission Format Indication) 필드 값을 '4'로 설정할 수 있다.
코디네이터는 데이터 변조 방식을 변경하는 경우에 동일한 패킷 수를 전송하기 위해 얼마나 많은 GTS 슬롯이 추가적으로 필요한지를 계산할 수 있다. 코디네이터는 패킷의 길이를 데이터 변조 방식으로 나누었을 경우 패킷 전송에 소요되는 시간을 획득할 수 있다. 코디네이터는 슈퍼프레임 상에서 전송해야 하는 패킷 수를 유지해야 하는 가정하에서 총 패킷 전송에 필요한 전송 소요 시간을 계산할 수 있다.
이 때, 연속된 패킷 사이에는 IFS (Inter Frame Space)가 추가될 수 있다. 계산된 전체 소요 시간보다 같거나 큰 가장 작은 GTS 슬롯 개수가 변경된 변조 방식에서 필요한 GTS 슬롯 개수가 될 수 있다. 예를 들어, 코디네이터는 데이터 변조 방식을 TFI 2에서 TFI 4로 변경하는 경우에 노드의 GTS 슬롯의 개수가 2개에서 4개로 늘리어야 함을 계산을 통해 파악할 수 있다.
또한, 코디네이터는 노드에게 할당할 GTS 슬롯의 개수 및 변경된 변조 방식에 따라 변경된 GTS의 슬롯 길이를 고려하여 GTS의 시작 시점 또한 산출할 수 있다. 이때, 시작 시점은 IEEE 802.15.4에서 지원하는 방식을 이용할 수 있는데, 슈퍼 프레임 상의 Active 구간의 후미부터 채우는 방식을 사용할 수 있다.
예를 들어, 변조 방식의 변경 전에 GTS 슬롯 14, 15를 이용하고 있었고, 변조 방식의 변경 후에 4개의 GTS 슬롯이 필요하다면, 코디네이터는 Active 구간의 후미인 GTS 슬롯 15부터 4개에 해당하는 GTS 슬롯 12, 13, 14, 15를 사용할 수 있다.
코디네이터는 이러한 정보를 바탕으로 GTS 필드(740)의 해당 노드의 어드레스 필드(741)에 0X03을, GTS 슬롯의 시작 시점 필드(743)에 12를 기재하고, GTS의 슬롯 길이 필드(745)에 변경된 GTS 슬롯의 개수인 4를 기재할 수 있다.
코디네이터로부터 비컨 패킷(730)을 수신한 노드는 GTS 필드(740)를 해석하여 할당된 GTS 슬롯 시작 시점이 12인 것을 확인하고, 비컨 페이로드(750)로부터 파악된 TFI 4인 데이터 변조 방식을 사용하여 GTS 슬롯 12부터 데이터 패킷을 전송할 수 있다.
도 8은 일실시예에 따른 노드가 링크 어댑테이션을 제어하는 경우에 코디네이터와 노드의 동작 및 비컨 패킷과 데이터 패킷의 구성 변화를 순차적으로 설명하기 위한 도면이다.
도 8a는 코디네이터가 비컨 패킷(820)을 통해 이전 GTS 구간(810)에서 전송된 데이터 패킷에 대한 수신 여부를 나타내는 비트맵 결과를 전달하는 실시예를 도시한다.
노드 A는 이전 GTS 구간(810)에서 데이터 변조 방식 TFI 2를 사용하여 GTS 슬롯 14, 15에서 패킷 4개를 전송하였다. 이때, 두 번째 패킷을 제외한 나머지 패킷이 전송 실패하였고, 이에 대한 비트맵 정보가 다음 슈퍼 프레임의 비컨 페이로드(830)에 실려 전달되고 있다.
일실시예에서 블록 애크(Block ACK)를 사용하는 노드는 노드 A 하나뿐이므로, 비컨 페이로드(830)의 비트맵 정보의 개수 필드(831)에는 1이 기재되고, 노드의 어드레스 필드(833)에는 노드 A의 숏 어드레스(short address)인 '0X03'이 기재될 수 있다.
노드의 비트맵 필드(835)에는 수신된 패킷은 '1'이, 수신되지 못한 패킷은 '0'으로 기록될 수 있다. 일실시예에서는 두 번째 패킷 만이 성공적으로 수신되었으므로 노드의 비트맵 필드(835)에는 수신한 순서대로 '0010'이 기재될 수 있다.
이때, 노드가 링크 어댑테이션을 제어하므로 비컨 페이로드(830)에는 노드의 TFI 정보가 포함되지 않는다.
도 8b는 코디네이터로부터 비컨 패킷(820)을 수신한 노드가 링크 어댑테이션의 필요에 따라 GTS 변경을 결정한 경우에 데이터 패킷의 블록 애크 정보(Block Acknowledgement(ACK) Information) 필드(850)의 구성이 도시된다.
비컨 패킷(820)을 통해 비트맵 정보를 확인한 노드는 TFI 2보다 더 안정적인 데이터 변조 방식인 TFI 4를 사용하기로 결정하고, TFI 4인 변조 방식을 이용하여 데이터 패킷을 전송할 수 있다. 이때, 노드는 쓰루풋을 위해 GTS 슬롯의 개수를 늘리기로 결정하고, GTS 변경과 관련된 요구 사항을 데이터 패킷의 MAC 페이로드의 블록 애크 정보 필드(850)에 기재할 수 있다.
보다 구체적으로, 노드는 블록 애크를 위한 시퀀스 넘버 필드(851)는 '0'으로 설정하고, GTS 슬롯의 개수를 늘리기로 결정하였으므로 GTS 변경 여부 필드(853)는 '1'로 설정할 수 있다. 또한, 노드는 GTS의 슬롯 길이 필드(855)를 '4'로 설정하여 코디네이터에게 해당 슬롯 길이를 가진 슬롯의 할당을 요청할 수 있다.
이때, 노드는 할당된 GTS 구간(840)에서 2개의 데이터 패킷만을 전송할 수 있다.
8c는 도 8b에서 노드가 요청한 요구 사항이 코디네이터에게 승인되어 GTS 구간(890)에서 노드가 변경된 데이터 변조 방식으로 데이터 패킷을 전송할 수 있도록 하는 비컨 패킷(860)의 구성이 도시된다.
코디네이터가 이전 슈퍼 프레임에서 노드 A로부터 두 개의 데이터 패킷을 두 개 다 수신한 경우, 코디네이터는 비컨 페이로드(880)의 비트맵 정보의 개수 필드(881)에 '1'을, 노드의 어드레스 필드(883)에 '0X03'을, 노드의 비트맵 필드(885)에 '11'을 설정할 수 있다.
코디네이터는 이전 슈퍼 프레임에서 수신한 데이터 패킷(840)을 통해 파악한 GTS 변경과 관련된 요구 사항(예를 들어, GTS 변경 여부, 변경되는 GTS 슬롯의 길이 등)을 파악하면, 자원의 여유가 있음을 확인하고 GTS 변경 허용을 결정할 수 있다.
GTS 변경 허용을 결정한 코디네이터는 GTS 변경과 관련된 정보를 비컨 패킷(860)의 GTS 필드(870)에 설정할 수 있다.
코디네이터는 이전 슈퍼 프레임에서 수신한 데이터 패킷(840)을 통해 파악한 정보를 바탕으로, 노드에게 새로이 할당되는 GTS 슬롯의 개수, 변경된 GTS의 슬롯 길이 및 GTS 슬롯의 시작 시점 등을 산출하고, 이를 기초로 GTS 필드(870)의 각 값을 설정할 수 있다.
코디네이터는 GTS 필드(870)에서 디바이스 어드레스 필드(871)에 노드 A의 숏 어드레스(short address)인 '0X03'를 설정하고, GTS 슬롯의 시작 시점 필드(873)에 12를 설정하며, 조절된 GTS의 슬롯 길이 필드(875)에 '4'를 설정할 수 있다.
비컨 패킷(860)을 수신한 노드는 비컨 패킷(860)의 GTS 필드(870)에 기재된 정보를 통해 새로운 GTS 슬롯의 시작 시점인 슬롯 12에서 데이터 패킷을 전송할 수 있다.
도 9는 일실시예에 따른 코디네이터의 블록도이다.
도 9를 참조하면, 일실시예에 따른 코디네이터(900)는 통신부(910) 및 프로세서(930)를 포함한다.
통신부(910)는 하나 이상의 노드로부터 데이터 패킷을 수신한다.
프로세서(930)는 데이터 패킷의 수신 여부를 나타내는 비트맵(bitmap) 정보를 구성한다. 프로세서(930)는 GTS(Guaranteed Time Slots) 구간에서 수신한 데이터 패킷의 수신 여부를 나타내는 비트 맵 정보를 노드 별로 구성할 수 있다.
프로세서(930)는 노드 별로 구성한 비트 맵 정보를 비컨 패킷의 비컨 페이로드(beacon payload)에 포함시킬 수 있다.
통신부(910)는 프로세서(930)가 구성한 비컨 패킷(beacon packet)을 브로드캐스트(broadcast)한다.
프로세서(930)는 데이터 패킷에 대한 채널 상태 정보에 기초하여 데이터 패킷의 변조 속도(modulation rate)를 포함하는 데이터 변조와 관련된 정보를 결정할 수 있다.
프로세서(930)는 결정된 정보에 따라 비컨 패킷의 비컨 페이로드에 포함된 노드의 TFI 값을 설정하거나, 노드에게 할당되는 GTS 슬롯의 개수를 산출할 수 있다. 또한, 프로세서(930)는 GTS의 슬롯 길이를 조절할 수도 있다.
도 10은 일실시예에 따른 노드의 블록도이다.
도 10을 참조하면, 일실시예에 따른 노드(1000)는 프로세서(1010) 및 통신부(1030)를 포함한다.
프로세서(1010)는 블록 애크, 및 데이터 변조와 관련된 정보를 포함하는 블록 애크 정보(Block Acknowledgement(ACK) Information) 필드를 포함하는 MAC 페이로드(Media Access Control(MAC) Payload)를 구성한다.
프로세서(1010)는 코디네이터로부터 수신한 비컨 패킷에 대한 채널 상태 정보 또는 비컨 패킷에 포함된 비트맵 정보에 기초하여 데이터 변조와 관련된 정보를 결정할 수 있다. 또한, 프로세서(1010)는 결정된 정보에 기초하여, 데이터 패킷의 블록 애크 정보 필드에 포함된 GTS 변경 여부 필드의 값을 설정하거나, GTS 변경에 따른 GTS의 슬롯 길이를 변경할 수 있다.
통신부(1030)는 MAC 페이로드를 포함하는 데이터 패킷을 코디네이터에게 전송한다.
이상에서 설명된 장치는 하드웨어 구성 요소, 소프트웨어 구성 요소, 및/또는 하드웨어 구성 요소 및 소프트웨어 구성 요소의 조합으로 구현될 수 있다. 예를 들어, 실시예들에서 설명된 장치 및 구성 요소는, 예를 들어, 프로세서, 컨트롤러, ALU(arithmetic logic unit), 디지털 신호 프로세서(digital signal processor), 마이크로컴퓨터, FPA(field programmable array), PLU(programmable logic unit), 마이크로프로세서, 또는 명령(instruction)을 실행하고 응답할 수 있는 다른 어떠한 장치와 같이, 하나 이상의 범용 컴퓨터 또는 특수 목적 컴퓨터를 이용하여 구현될 수 있다. 처리 장치는 운영 체제(OS) 및 상기 운영 체제 상에서 수행되는 하나 이상의 소프트웨어 애플리케이션을 수행할 수 있다. 또한, 처리 장치는 소프트웨어의 실행에 응답하여, 데이터를 접근, 저장, 조작, 처리 및 생성할 수도 있다. 이해의 편의를 위하여, 처리 장치는 하나가 사용되는 것으로 설명된 경우도 있지만, 해당 기술분야에서 통상의 지식을 가진 자는, 처리 장치가 복수 개의 처리 요소(processing element) 및/또는 복수 유형의 처리 요소를 포함할 수 있음을 알 수 있다. 예를 들어, 처리 장치는 복수 개의 프로세서 또는 하나의 프로세서 및 하나의 컨트롤러를 포함할 수 있다. 또한, 병렬 프로세서(parallel processor)와 같은, 다른 처리 구성(processing configuration)도 가능하다.
소프트웨어는 컴퓨터 프로그램(computer program), 코드(code), 명령(instruction), 또는 이들 중 하나 이상의 조합을 포함할 수 있으며, 원하는 대로 동작하도록 처리 장치를 구성하거나 독립적으로 또는 결합적으로(collectively) 처리 장치를 명령할 수 있다. 소프트웨어 및/또는 데이터는, 처리 장치에 의하여 해석되거나 처리 장치에 명령 또는 데이터를 제공하기 위하여, 어떤 유형의 기계, 구성요소(component), 물리적 장치, 가상 장치(virtual equipment), 컴퓨터 저장 매체 또는 장치, 또는 전송되는 신호 파(signal wave)에 영구적으로, 또는 일시적으로 구체화(embody)될 수 있다. 소프트웨어는 네트워크로 연결된 컴퓨터 시스템 상에 분산되어서, 분산된 방법으로 저장되거나 실행될 수도 있다. 소프트웨어 및 데이터는 하나 이상의 컴퓨터 판독 가능 기록 매체에 저장될 수 있다.
실시예에 따른 방법은 다양한 컴퓨터 수단을 통하여 수행될 수 있는 프로그램 명령 형태로 구현되어 컴퓨터 판독 가능 매체에 기록될 수 있다. 상기 컴퓨터 판독 가능 매체는 프로그램 명령, 데이터 파일, 데이터 구조 등을 단독으로 또는 조합하여 포함할 수 있다. 상기 매체에 기록되는 프로그램 명령은 실시예를 위하여 특별히 설계되고 구성된 것들이거나 컴퓨터 소프트웨어 당업자에게 공지되어 사용 가능한 것일 수도 있다. 컴퓨터 판독 가능 기록 매체의 예에는 하드 디스크, 플로피 디스크 및 자기 테이프와 같은 자기 매체(magnetic media), CD-ROM, DVD와 같은 광기록 매체(optical media), 플롭티컬 디스크(floptical disk)와 같은 자기-광 매체(magneto-optical media), 및 롬(ROM), 램(RAM), 플래시 메모리 등과 같은 프로그램 명령을 저장하고 수행하도록 특별히 구성된 하드웨어 장치가 포함된다. 프로그램 명령의 예에는 컴파일러에 의해 만들어지는 것과 같은 기계어 코드뿐만 아니라 인터프리터 등을 사용해서 컴퓨터에 의해서 실행될 수 있는 고급 언어 코드를 포함한다. 상기된 하드웨어 장치는 실시예의 동작을 수행하기 위해 하나 이상의 소프트웨어 모듈로서 작동하도록 구성될 수 있으며, 그 역도 마찬가지이다.
이상과 같이 실시예들이 비록 한정된 실시예와 도면에 의해 설명되었으나, 해당 기술분야에서 통상의 지식을 가진 자라면 상기의 기재로부터 다양한 수정 및 변형이 가능하다. 예를 들어, 설명된 기술들이 설명된 방법과 다른 순서로 수행되거나, 및/또는 설명된 시스템, 구조, 장치, 회로 등의 구성요소들이 설명된 방법과 다른 형태로 결합 또는 조합되거나, 다른 구성요소 또는 균등물에 의하여 대치되거나 치환되더라도 적절한 결과가 달성될 수 있다.
그러므로, 다른 구현들, 다른 실시예들 및 특허청구범위와 균등한 것들도 후술하는 특허청구범위의 범위에 속한다.
900: 코디네이터
910: 통신부
930: 프로세서

Claims (20)

  1. 하나 이상의 노드로부터 데이터 패킷을 수신하는 단계;
    상기 데이터 패킷의 수신 여부를 나타내는 비트맵(bitmap) 정보를 구성하는 단계; 및
    상기 비트맵 정보를 포함하는 비컨 패킷(beacon packet)을 브로드캐스트(broadcast)하는 단계
    를 포함하는, 코디네이터의 동작 방법.
  2. 제1항에 있어서,
    상기 비트맵 정보를 구성하는 단계는,
    GTS(Guaranteed Time Slots) 구간에서 수신한 상기 데이터 패킷의 수신 여부를 나타내는 상기 비트 맵 정보를 상기 노드 별로 구성하는 단계
    를 포함하는, 코디네이터의 동작 방법.
  3. 제2항에 있어서,
    상기 비컨 패킷을 브로드캐스트하는 단계는,
    상기 노드 별로 구성한 비트 맵 정보를 상기 비컨 패킷의 비컨 페이로드(beacon payload)에 포함하여 브로드캐스트하는 단계
    를 포함하는, 코디네이터의 동작 방법.
  4. 제3항에 있어서,
    상기 비컨 패킷의 비컨 페이로드는,
    상기 비트맵 정보의 개수, 상기 노드의 어드레스, 상기 노드의 비트맵 및 상기 노드의 TFI(Transmission Format Indication) 중 적어도 하나를 포함하는, 코디네이터의 동작 방법.
  5. 제4항에 있어서,
    상기 노드의 TFI(Transmission Format Indication)는,
    상기 코디네이터가 링크 어뎁데이션(link adaptation)을 제어하는 경우에 사용되는, 코디네이터의 동작 방법.
  6. 제1항에 있어서,
    상기 데이터 패킷의 변조 방식 및 변조 속도(modulation rate)를 포함하는 데이터 변조와 관련된 정보를 결정하는 단계; 및
    상기 결정된 정보를 상기 노드에게 브로드캐스트하는 단계
    를 더 포함하는, 코디네이터의 동작 방법.
  7. 제6항에 있어서,
    상기 데이터 변조와 관련된 정보를 결정하는 단계는,
    상기 데이터 패킷에 대한 채널 상태 정보에 기초하여 상기 데이터 변조와 관련된 정보를 결정하는 단계
    를 포함하는, 코디네이터의 동작 방법.
  8. 제6항에 있어서,
    상기 결정된 정보에 따라 상기 비컨 패킷의 비컨 페이로드에 포함된 노드의 TFI 값을 설정하는 단계
    를 더 포함하는, 코디네이터의 동작 방법.
  9. 제6항에 있어서,
    상기 결정된 정보에 따라 상기 노드에게 할당되는 GTS 슬롯의 개수를 산출하는 단계
    를 더 포함하는, 코디네이터의 동작 방법.
  10. 제6항에 있어서,
    상기 결정된 정보에 따라 GTS의 슬롯 길이를 변경하는 단계
    를 더 포함하는, 코디네이터의 동작 방법.
  11. 제10항에 있어서,
    상기 결정된 정보를 상기 노드에게 브로드캐스트하는 단계는,
    상기 변경된 GTS의 슬롯 길이, 및 GTS 슬롯의 시작 시점을 포함하는 GTS 필드를 포함하는 상기 비컨 패킷을 상기 노드에게 브로드캐스트하는 단계
    를 포함하는, 코디네이터의 동작 방법.
  12. 제1항에 있어서,
    상기 노드가 결정한 GTS 변경 여부 및 변경된 GTS의 슬롯 길이를 포함하는 블록 애크 정보 필드를 포함하는 데이터 패킷을 수신하는 단계
    를 더 포함하는, 코디네이터의 동작 방법.
  13. 제12항에 있어서,
    상기 데이터 패킷에 포함된 애크 정보 필드의 정보를 기초로, GTS 필드의 값들을 조절하는 단계; 및
    상기 조절된 GTS 필드 값들을 다음(next) 비컨 패킷을 통해 브로드캐스트하는 단계
    를 더 포함하는, 코디네이터의 동작 방법.
  14. 블록 애크, 및 데이터 변조와 관련된 정보를 포함하는 블록 애크 정보(Block Acknowledgement(ACK) Information) 필드를 포함하는 MAC 페이로드(Media Access Control(MAC) Payload)를 구성하는 단계; 및
    상기 MAC 페이로드를 포함하는 데이터 패킷을 코디네이터에게 전송하는 단계
    를 포함하는, 노드의 동작 방법.
  15. 제14항에 있어서,
    상기 블록 애크 정보 필드는,
    상기 블록 애크를 위한 시퀀스 넘버, 상기 데이터 변조와 관련된 GTS 변경 여부, 및 GTS의 슬롯 길이 중 적어도 하나를 포함하는, 노드의 동작 방법.
  16. 제14항에 있어서,
    상기 코디네이터로부터 수신한 비컨 패킷에 대한 채널 상태 정보 또는 상기 비컨 패킷에 포함된 비트맵 정보에 기초하여 상기 데이터 변조와 관련된 정보를 결정하는 단계
    를 더 포함하는, 노드의 동작 방법.
  17. 제16항에 있어서,
    상기 결정된 정보에 기초하여, 상기 데이터 패킷의 블록 애크 정보 필드에 포함된 GTS 변경 여부를 설정하는 단계
    를 더 포함하는, 노드의 동작 방법.
  18. 제17항에 있어서,
    상기 GTS 변경에 따른 GTS의 슬롯 길이를 변경하는 단계
    를 더 포함하는, 노드의 동작 방법.
  19. 제18항에 있어서,
    상기 GTS 변경 여부 및 상기 변경된 GTS의 슬롯 길이를 포함하는 데이터 패킷을 상기 코디네이터에게 전송하는 단계
    를 더 포함하는, 노드의 동작 방법.
  20. 제1항 내지 제19항 중에서 어느 하나의 항의 방법을 실행시키기 위한 프로그램이 기록된 컴퓨터 판독 가능한 기록 매체.
KR1020140143529A 2014-10-22 2014-10-22 멀티 레이트 전송을 위한 블록 애크 기법과 링크 어댑테이션을 지원하는 코디네이터 및 노드의 동작 방법 KR102233358B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020140143529A KR102233358B1 (ko) 2014-10-22 2014-10-22 멀티 레이트 전송을 위한 블록 애크 기법과 링크 어댑테이션을 지원하는 코디네이터 및 노드의 동작 방법
US14/887,703 US9844092B2 (en) 2014-10-22 2015-10-20 Operation method of coordinator and node supporting block ACK scheme and link adaptation for multi-rate transmission

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020140143529A KR102233358B1 (ko) 2014-10-22 2014-10-22 멀티 레이트 전송을 위한 블록 애크 기법과 링크 어댑테이션을 지원하는 코디네이터 및 노드의 동작 방법

Publications (2)

Publication Number Publication Date
KR20160047283A true KR20160047283A (ko) 2016-05-02
KR102233358B1 KR102233358B1 (ko) 2021-03-29

Family

ID=55793118

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020140143529A KR102233358B1 (ko) 2014-10-22 2014-10-22 멀티 레이트 전송을 위한 블록 애크 기법과 링크 어댑테이션을 지원하는 코디네이터 및 노드의 동작 방법

Country Status (2)

Country Link
US (1) US9844092B2 (ko)
KR (1) KR102233358B1 (ko)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10148543B2 (en) * 2015-12-23 2018-12-04 EMC IP Holding Company LLC Connection-oriented communication devices with round trip time estimation
US10263638B2 (en) * 2016-05-31 2019-04-16 Texas Instruments Incorporated Lossless compression method for graph traversal
US11582638B2 (en) * 2019-01-03 2023-02-14 Qualcomm Incorporated Selective relay of data packets
US11792835B2 (en) * 2020-01-10 2023-10-17 Samsung Electronics Co., Ltd. Systems and methods for providing feedback for wireless communication

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20040121730A1 (en) * 2002-10-16 2004-06-24 Tamer Kadous Transmission scheme for multi-carrier MIMO systems
US20060034317A1 (en) * 2004-08-12 2006-02-16 Samsung Electronics Co., Ltd. Method and apparatus for transmitting ACK frame
US20080253328A1 (en) * 2007-04-10 2008-10-16 Zafer Sahinoglu Hybrid Multiple Access Method and System in Wireless Networks
US20130235781A1 (en) * 2011-09-02 2013-09-12 Qualcomm Incorporated Systems and methods for acknowledging communications from a plurality of devices

Family Cites Families (22)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7701858B2 (en) 2003-07-17 2010-04-20 Sensicast Systems Method and apparatus for wireless communication in a mesh network
US7319853B2 (en) 2003-10-15 2008-01-15 Easton Corporation Home system including a portable fob having a display
WO2005043826A1 (en) 2003-11-02 2005-05-12 Yossy Sela Mobile telephone gateway apparatus, communication system, and gateway operating system
KR100703501B1 (ko) 2004-09-07 2007-04-03 삼성전자주식회사 이동통신시스템에서 블록 승인 프레임 구성방법
PE20061226A1 (es) 2005-01-24 2006-12-18 Orica Explosives Tech Pty Ltd Comunicacion de datos en sistemas de voladura electronica
US7586888B2 (en) 2005-02-17 2009-09-08 Mobitrum Corporation Method and system for mesh network embedded devices
KR20070087725A (ko) 2005-08-12 2007-08-29 삼성전자주식회사 무선 네트워크를 통하여 데이터를 효율적으로 송/수신하는방법 및 그 방법을 이용한 무선 디바이스
US8676254B2 (en) 2005-10-12 2014-03-18 Mark D. Hedstrom Cellular phone line replacement adapter
US20070260905A1 (en) 2006-05-01 2007-11-08 Integration Associates Inc. Wireless controlled wake up
US7825793B1 (en) 2006-06-21 2010-11-02 Sunrise Technologies, Inc. Remote monitoring and control system
US7801058B2 (en) 2006-07-27 2010-09-21 Mobitrum Corporation Method and system for dynamic information exchange on mesh network devices
WO2008016679A2 (en) 2006-08-02 2008-02-07 24Eight Llc Wireless detection and alarm system for monitoring human falls and entries into swimming pools by using three dimensional acceleration and wireless link energy data method and apparatus
US9153083B2 (en) 2010-07-09 2015-10-06 Isonas, Inc. System and method for integrating and adapting security control systems
US7688775B2 (en) 2006-09-29 2010-03-30 Intel Corporation Management of guaranteed timeslot usage in wireless networks
FR2908536B1 (fr) 2006-11-13 2009-03-13 Gerard Jean Paul Popineau Dispositif de commande d'un systeme informatique
FR2925736B1 (fr) 2007-12-21 2010-09-24 Eads Secure Networks Procede de production d'une preuve de presence ou de fonctionnement d'une entite dans une zone identifiee pendant une duree superieure a un seuil donne, et systeme de surveillance
WO2010069238A1 (zh) 2008-12-19 2010-06-24 中国科学院沈阳自动化研究所 网状及星型拓扑结构无线传感器网络的通信方法
US8269604B2 (en) 2009-01-14 2012-09-18 Vendwatch Telematics, Llc Remotely monitoring field assets
US20120063367A1 (en) 2009-12-22 2012-03-15 Waldeck Technology, Llc Crowd and profile based communication addresses
US8510234B2 (en) 2010-01-05 2013-08-13 American Gnc Corporation Embedded health monitoring system based upon Optimized Neuro Genetic Fast Estimator (ONGFE)
US8390467B2 (en) 2011-01-12 2013-03-05 Crestron Electronics Inc. Cable clamp-on device including a user interface
KR101255100B1 (ko) 2011-06-20 2013-04-18 네스트필드(주) 무선 네트워크에서 경합 없이 시간 슬롯을 노드들에 할당하는 장치 및 방법

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20040121730A1 (en) * 2002-10-16 2004-06-24 Tamer Kadous Transmission scheme for multi-carrier MIMO systems
US20060034317A1 (en) * 2004-08-12 2006-02-16 Samsung Electronics Co., Ltd. Method and apparatus for transmitting ACK frame
US20080253328A1 (en) * 2007-04-10 2008-10-16 Zafer Sahinoglu Hybrid Multiple Access Method and System in Wireless Networks
US20130235781A1 (en) * 2011-09-02 2013-09-12 Qualcomm Incorporated Systems and methods for acknowledging communications from a plurality of devices

Also Published As

Publication number Publication date
US20160119968A1 (en) 2016-04-28
US9844092B2 (en) 2017-12-12
KR102233358B1 (ko) 2021-03-29

Similar Documents

Publication Publication Date Title
RU2728765C1 (ru) Базовая станция, пользовательское оборудование и способ беспроводной связи
JP5108001B2 (ja) 無線ネットワーク調整装置、ステーション、送信方法及び送受信方法
US20220286242A1 (en) Transmission Parameter Configuration
JP2023547751A (ja) ネットワーク協力通信のためのアップリンクデータ繰り返し送受信の方法及び装置
US20210218455A1 (en) Method and apparatus for configuring terminal antenna in wireless communication system
CN106464296A (zh) 传输数据的方法、设备及系统
KR102233358B1 (ko) 멀티 레이트 전송을 위한 블록 애크 기법과 링크 어댑테이션을 지원하는 코디네이터 및 노드의 동작 방법
US20220353893A1 (en) Cross slot scheduling method and device in wireless communication system
CN112119668A (zh) 在无线通信系统中确定传输时间的方法和设备
JP5684405B2 (ja) パーソナルエリアネットワークにおける通信のための方法および装置
KR20210083845A (ko) 네트워크 협력통신을 위한 상향링크 데이터 반복 전송 방법 및 장치
EP2996424B1 (en) Time slot state update method and device
CN114731624A (zh) 无线通信网络中的传输调度
JP2018512006A (ja) フィードバック・情報の送信及びその制御方法及び装置
JP7451725B2 (ja) パラメータ情報確定方法、通信ノードおよび記憶媒体
KR102366376B1 (ko) Mac 계층 헤더 처리 방법 및 장치
US20220150827A1 (en) Method and apparatus for reducing terminal power consumption in wireless communication system
KR102398433B1 (ko) 전송 지연의 측정
ES2914382T3 (es) Método y dispositivo de transmisión de datos
CN109802800B (zh) 一种通信方法及设备
JP2022540974A (ja) 通信方法、通信デバイス及びコンピュータプログラム
KR20220085747A (ko) 무선 통신 시스템에서의 자원 관리 방법 및 장치
KR20220018907A (ko) 통신 네트워크에서 집성 팩터를 사용한 재전송 방법 및 장치
KR101696509B1 (ko) 저전력 유틸리티 모니터링 서비스를 위한 확장 dsme mac
KR102382626B1 (ko) 프레임 전송 방법 및 이를 수행하는 무선 통신 장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant