KR20160044550A - 통신 네트워크 내 노드들 사이의 경로 지연 비대칭의 변화에 의하여 영향을 받는 타이밍 레퍼런스들의 감지를 위한 방법 - Google Patents

통신 네트워크 내 노드들 사이의 경로 지연 비대칭의 변화에 의하여 영향을 받는 타이밍 레퍼런스들의 감지를 위한 방법 Download PDF

Info

Publication number
KR20160044550A
KR20160044550A KR1020167007074A KR20167007074A KR20160044550A KR 20160044550 A KR20160044550 A KR 20160044550A KR 1020167007074 A KR1020167007074 A KR 1020167007074A KR 20167007074 A KR20167007074 A KR 20167007074A KR 20160044550 A KR20160044550 A KR 20160044550A
Authority
KR
South Korea
Prior art keywords
timing reference
slave
correction
path delay
time calibration
Prior art date
Application number
KR1020167007074A
Other languages
English (en)
Other versions
KR101807745B1 (ko
Inventor
기울리오 보타리
스테파노 루피니
Original Assignee
텔레호낙티에볼라게트 엘엠 에릭슨(피유비엘)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 텔레호낙티에볼라게트 엘엠 에릭슨(피유비엘) filed Critical 텔레호낙티에볼라게트 엘엠 에릭슨(피유비엘)
Publication of KR20160044550A publication Critical patent/KR20160044550A/ko
Application granted granted Critical
Publication of KR101807745B1 publication Critical patent/KR101807745B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/06Synchronising arrangements
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/06Synchronising arrangements
    • H04J3/0635Clock or time synchronisation in a network
    • H04J3/0638Clock or time synchronisation among nodes; Internode synchronisation
    • H04J3/0641Change of the master or reference, e.g. take-over or failure of the master
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/06Synchronising arrangements
    • H04J3/0635Clock or time synchronisation in a network
    • H04J3/0638Clock or time synchronisation among nodes; Internode synchronisation
    • H04J3/0658Clock or time synchronisation among packet nodes
    • H04J3/0661Clock or time synchronisation among packet nodes using timestamps
    • H04J3/0667Bidirectional timestamps, e.g. NTP or PTP for compensation of clock drift and for compensation of propagation delays
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/06Synchronising arrangements
    • H04J3/0635Clock or time synchronisation in a network
    • H04J3/0682Clock or time synchronisation in a network by delay compensation, e.g. by compensation of propagation delay or variations thereof, by ranging
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L41/00Arrangements for maintenance, administration or management of data switching networks, e.g. of packet switching networks
    • H04L41/12Discovery or management of network topologies
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L41/00Arrangements for maintenance, administration or management of data switching networks, e.g. of packet switching networks
    • H04L41/40Arrangements for maintenance, administration or management of data switching networks, e.g. of packet switching networks using virtualisation of network functions or resources, e.g. SDN or NFV entities
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L43/00Arrangements for monitoring or testing data switching networks
    • H04L43/08Monitoring or testing based on specific metrics, e.g. QoS, energy consumption or environmental parameters
    • H04L43/0852Delays
    • H04L43/0858One way delays
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L43/00Arrangements for monitoring or testing data switching networks
    • H04L43/08Monitoring or testing based on specific metrics, e.g. QoS, energy consumption or environmental parameters
    • H04L43/0852Delays
    • H04L43/0864Round trip delays
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L43/00Arrangements for monitoring or testing data switching networks
    • H04L43/20Arrangements for monitoring or testing data switching networks the monitoring system or the monitored elements being virtualised, abstracted or software-defined entities, e.g. SDN or NFV

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Environmental & Geological Engineering (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

마스터 클럭을 갖는 마스터 노드 및 각자의 슬레이브 클럭을 각각 갖는 복수의 슬레이브 노드들을 포함하는 통신 네트워크에서 경로 지연 비대칭의 변화에 의하여 영향을 받는 타이밍 레퍼런스를 감지하기 위한 방법이 제공된다. 본 방법은 제1 슬레이브 노드에 의하여 수신된 제1 타이밍 레퍼런스가 시간 교정 임계치보다 큰 슬레이브 클럭에의 시간 교정을 나타낸다고 결정하는 단계, 하나 이상의 다른 슬레이브 노드들이 시간 교정 임계치보다 큰, 그들의 슬레이브 클럭에의 시간 교정을 나타내는 타이밍 레퍼런스를 수신하였는지 여부를 결정하는 단계, 및 하나 이상의 다른 슬레이브 노드들이 시간 교정 임계치보다 큰, 그들의 슬레이브 클럭에의 시간 교정을 나타내는 타이밍 레퍼런스를 수신하였는지 여부의 결정에 기초하여 제1 타이밍 레퍼런스가 경로 지연 비대칭의 변화에 의하여 영향을 받는지 여부를 결정하는 단계를 포함한다. 통신 네트워크에서 경로 지연 비대칭의 변화에 의하여 영향을 받는 타이밍 레퍼런스를 감지하기 위한 장치 및 컴퓨터 프로그램 역시 제공된다.

Description

통신 네트워크 내 노드들 사이의 경로 지연 비대칭의 변화에 의하여 영향을 받는 타이밍 레퍼런스들의 감지를 위한 방법{A METHOD FOR DETECTING TIMING REFERENCES AFFECTED BY A CHANGE IN PATH DELAY ASYMMETRY BETWEEN NODES IN A COMMUNICATIONS NETWORK}
본 발명은 통신 네트워크 내 노드들 사이의 경로 지연 비대칭(path delay asymmetry)의 변화에 의하여 영향을 받는 타이밍 레퍼런스의 감지를 위한 방법 및 장치에 관한 것이다. 본 발명은 더 나아가 컴퓨터에서 구동될 때, 통신 네트워크 내 노드들 사이의 경로 지연 비대칭의 변화에 의하여 영향을 받는 타이밍 레퍼런스를 감지하기 위한 방법을 실행하는 컴퓨터 프로그램에도 관련된다. 본 발명은 더 나아가 슬레이브 노드를 위한 장치 및 방법에도 관련된다.
예를 들어 광대역 코드분할 다중 접속(wideband code division multiple access, WCDMA) 및 LTE(long term evolution)와 같은 모바일 기술과 같이, 자산(property)을 운영하기 위해 노드들 사이의 정확한 시간 동기화를 요구하는 적용례가 많다. 다른 예로는 무선 장비(radio equipment, RE)와 무선 장비 컨트롤러(radio equipment controller, REC) 사이에 트래픽을 전송하는 것에 사용되는 일반 공중 무선 인터페이스(common public radio interface, CPRI)가 있다.
IEEE 1588에서 정의된 패킷 시간 프로토콜(packet time protocol, PTP) 또는 IETF RFC 5905에 의하여 정의된 네트워크 시간 프로토콜(network time protocol, NTP)과 같은 타이밍 프로토콜을 사용하여 한 쌍의 네트워크 노드 사이에 시간 동기화를 제공하는 것이 가능하다.
위성 위치확인 시스템(global positioning system, GPS)과 같은 정확한 시간 소스에의 접근성이 있는 마스터 노드는, 시간 동기화의 경우에 마스터 노드와 슬레이브 노드 사이의 왕복 지연(roundtrip delay)을 측정하는 데에 사용되는 타임스탬프(timestamp)를 제공한다. 정방향(마스터 노드로부터 슬레이브 노드로)에서의 경로 지연이 역방향(슬레이브 노드로부터 마스터 노드로)에서의 경로 지연과 같다는 가정에 기초하여, 프로토콜은 마스터 노드와 슬레이브 노드 사이의 경로 지연을 왕복 지연의 절반으로 계산한다. 그러면 이 경로 지연의 정보는 마스터 노드로부터 슬레이브 노드에 의하여 수신된 동기화 또는 타이밍 레퍼런스에 기초하여, 슬레이브 노드에서의 클럭을 마스터 노드에서의 마스터 클럭(master clock)과 동기화하는 데 사용될 수 있다. 노드들의 동기화 및 경로 지연 결정을 위한 비슷한 방법이 CPRI 명세서에 의하여 제공된다.
그러나 기저에 있는 네트워크 기반 시설은 정방향에서 한 쌍의 노드 사이의 경로 또는 전파 지연은 역방향에서 한 쌍의 노드 사이의 경로 또는 전파 지연과 다르다는 것을 의미할 수 있다. 예를 들어, 정방향의 트래픽은 역방향의 트래픽과는 다른 광섬유를 통하여 이동할 수 있고, 또는 정방향 및 역방향의 트래픽이 동일한 광섬유를 통하여 이동하는 경우에, 그 트래픽은 예를 들어 각자의 파장 채널 상에서 이동할 수 있어, 이로 인하여 다른 송신 또는 프로세싱 특성을 경험할 수 있다. 경로 지연의 이 차이는 경로 지연 비대칭이라고 불린다.
PTP 프로토콜은, 노드들 간의 경로 지연 비대칭이 알려진 경우, 경로 지연 비대칭을 보상하기 위해 슬레이브 노드에 교정이 이루어질 수 있음을 제시한다. 그러나 경로 지연 비대칭을 계산하는 것은 종종 극도로 큰 비용이 들고 시간을 소모한다. 경로 지연 비대칭들은 네트워크의 시작 이전에 계산될 수 있다.
그러나 PTP 프로토콜의 (및 CPRI와 같이 대칭적 경로들에 의존하는 다른 프로토콜들의) 배치에서 중대한 문제는 경로 지연 비대칭들이 네트워크의 시작 후, 변화들이 슬레이브 노드들에서의 로컬 클럭들(local clocks)에 의하여서 걸러질 수 없게 긴 시간에 걸쳐 변할 수 있다는 것이다. 이 비대칭들은 가끔 "의사-불변성" 비대칭들("pseudo-constant" asymmetries)이라고 불린다. 이 경로 지연 비대칭들은, 예를 들어 네트워크 자원 업그레이드 또는 수리, 또는 트래픽이 보호 경로 상으로 보내지는 것을 야기하는 네트워크 자원 고장으로 인해 변할 수 있다. 예를 들어 파장 분할 멀티플렉싱(wavelength-division-multiplexing, WDM)을 사용하는 네트워크에서, 람다 체계(lambda scheme)가 변화하거나, 또는 분산 보상 메커니즘들(dispersion compensation mechanisms)이 업데이트된 경우, 이는 수백 나노초에서 수 마이크로초까지의 추가적인 경로 지연 비대칭을 야기할 수 있다.
본 발명자들은 통신 네트워크에서 노드들 간의 경로 지연 비대칭의 변화에 의하여 영향을 받는 타이밍 레퍼런스들을 감지하는 방법을 제공하는 것이 바람직하겠다고 인식하였다.
경로 지연 비대칭의 변화에 의하여 영향을 받는 타이밍 레퍼런스들을 감지하기 위해 "다수결(majority voting)"이라고 불리는 방식이 제안되었다. 슬레이브 노드에 의하여 수신된 동기화 레퍼런스(synchronisation reference)가 그것의 로컬 클럭에 중대한 타이밍 교정을 요구하는 것으로 보이는 경우, 이것은 동기화 레퍼런스가 지나가는 연결(들)에서의 경로 지연 비대칭의 변화 때문이거나 또는 아닐 수 있기 때문에, 이것이 중대한 문제라는 것이 인식될 필요가 있다.
"다수결" 방법에서, 노드는 반드시 세 개의 독립된 동기화 레퍼런스들을 수신하여야 한다. 예로서, 도 1은 환형으로 배열된 복수의 노드들(10)을 포함하는 네트워크의 부분을 도해한다. 노드 T-GM은 GPS와 같은 정확한 시간 소스에의 접근을 가질 수 있는 마스터 노드이다. 노드들 T-BC 및 T-SC 각각은 슬레이브 노드들이다. 이 예시에서, 마스터 노드 A는 목적지 노드 T-TSC에 타이밍 레퍼런스를 보내고, 이는 목적지 노드 T-TSC가 자신의 로컬 클럭을 마스터 노드에서의 마스터 클럭과 동기화하는 것을 가능하게 한다 (여기서 PTP 프로토콜에 의하여 결정된 마스터 노드와 슬레이브 노드 사이의 경로 지연에 대한 정보는 정확한 동기화를 달성하기 위한 핵심적인 전제조건이다). 이 타이밍 레퍼런스는 도 1에서 단일 방향 화살표들로 표시된 바와 같이 노드 X를 포함하는 다수의 노드들을 가로질러 이동한다. 이렇게 함으로써 노드 X는 주 인터페이스에서의 주 타이밍 레퍼런스를 수신할 수 있다. 이에 더하여 노드 X는 예를 들어 도 1에서 점선으로 표시된 바와 같이 노드들 X와 C 사이에서 교환되는 PTP 메시지들을 경유하여 획득될 수 있는, 제2 또는 수동 인터페이스에서의 제2 또는 수동 타이밍 레퍼런스를 수신할 수 있다. 더 나아가, 동기식 이더넷(synchronous Ethernet, SyncE)을 사용하는 네트워크에서, 노드 X는 주 동기화 레퍼런스 및 수동 동기화 레퍼런스를 모니터링하는 데 사용될 수 있는 제3 SyncE 동기화 레퍼런스를 수신할 수 있다.
동기화 레퍼런스들 중 하나만 다른 두 동기화 레퍼런스들에 비해 현저히 크게 변화하는 경우, "다수결" 방법에서는, 다른 동기화 레퍼런스가 경로 지연 비대칭의 변화에 의하여 영향을 받는다는 것이 결정된다.
그러나 이 방법의 단점은 각 노드가 반드시 세 개의 독립된 동기화 레퍼런스들을 가져야 하고, 이는 종종 이용 가능하지 않다는 점이다. 더욱이, 이 방법은 잘못된 판정으로 이어질 수 있다.
도 2는 노드들 A와 Y 사이에서 네트워크 자원 업그레이드 또는 고장이 일어나, 이 노드들 사이에서 추가적인 경로 지연 비대칭 Te를 야기하는 예시를 도해한다. 이 예시에서, 주 동기화 레퍼런스가 노드들 A 및 Y를 경유하여 이동하지 않기 때문에 노드 X에 의하여 수신된 주 동기화 레퍼런스는 경로 지연 비대칭의 이 변화에 의하여 영향을 받지 않는다. 그러나 수동 동기화 레퍼런스는 경로 지연 비대칭의 이 변화에 의하여 영향을 받는다. 이에 더하여, SyncE 주파수 레퍼런스 또한 경로 지연 비대칭의 이 변화에 의하여 영향을 받을 수 있다. 따라서, 이 경우에서 "다수결" 방법은, 잘못된 것이 주 동기화 레퍼런스라고 잘못 결정할 수 있다.
본 발명에 따르면, 마스터 클럭을 갖는 마스터 노드 및 각자의 슬레이브 클럭을 각각 갖는 복수의 슬레이브 노드들을 포함하는 통신 네트워크 내의 경로 지연 비대칭의 변화에 의하여 영향을 받는 타이밍 레퍼런스를 감지하는 방법이 제공되어 있다. 본 방법은 제1 슬레이브 노드에 의하여 수신된 제1 타이밍 레퍼런스가 시간 교정 임계치보다 큰, 그것의 슬레이브 클럭에의 시간 교정을 나타낸다고 결정하는 단계, 다른 슬레이브 노드들이 시간 교정 임계치보다 큰, 그들의 슬레이브 클럭에의 시간 교정을 나타내는 타이밍 레퍼런스를 수신하였는지 여부를 결정하는 단계, 및 하나 이상의 다른 슬레이브 노드들이 시간 교정 임계치보다 큰, 그들의 슬레이브 클럭에의 시간 교정을 나타내는 타이밍 레퍼런스를 수신하였는지 여부의 결정에 기초하여, 제1 타이밍 레퍼런스가 경로 지연 비대칭의 변화에 의하여 영향을 받는지 여부를 결정하는 단계를 포함한다.
본 발명의 태양들은 경로 지연 비대칭의 변화에 의하여 영향을 받는 타이밍 레퍼런스들이 감지될 수 있고, 그러므로 노드에서 세 개의 독립된 동기화 레퍼런스들을 요구하지 않고도 적절한 교정이 이루어질 수 있다는 장점이 있다. 나아가, 본 발명의 태양들은 경로 지연 비대칭의 변화가 "다수결" 방식보다 더 정확하게 감지되게 할 수 있다. 따라서, 본 발명의 태양들은 엄격한 동기화 요구들을 갖는 WCDMA, LTE, 및 CPRI와 같은 적용례들에서의 트래픽의 손실을 예방할 수 있다. 나아가, 본 발명의 태양들은 경로 지연 비대칭의 변화를 야기할 수 있는, 새로운 기술들을 포함시키기 위한 네트워크들의 업그레이드에 유연성과 확장성을 증가시켜 줄 수 있다.
본 발명의 태양들은 예를 들어 네트워크 관리 시스템(network management system, NMS), 제어 평면 관리자(control plane manager) 또는 소프트웨어 정의 네트워크 컨트롤러{(software defined network, SDN) controller}와 같은, 그러나 이에 한정되지는 않는 네트워크 컨트롤 엔티티(network control entity)에서 작동할 수 있다. 바람직한 실시예에서, 네트워크 컨트롤 엔티티는 각각의 기술들을 포함할 수 있는 복수의 네트워크 도메인들과 통신하도록 되어 있을 수 있다. 이 경우, 슬레이브 노드들 중 하나 이상은 다른 슬레이브 노드들(및 마스터 노드)과 다른 네트워크 도메인에 있을 수 있다.
본 발명의 바람직한 실시예들에서, 제1 시간 교정이 경로 지연 비대칭의 변화에 의하여 영향을 받는지 여부를 결정하는 단계는, 하나 이상의 다른 슬레이브 노드들 중 시간 교정 임계치보다 큰, 그들의 슬레이브 클럭에의 시간 교정을 나타내는 타이밍 레퍼런스를 수신한 것이 있다면 그것이 어느 것인지, 및 통신 네트워크의 토폴로지 정보(knowledge of the topology)에 기초하여, 제1 타이밍 레퍼런스가 경로 지연 비대칭의 변화에 의하여 영향을 받는지 여부를 결정하는 단계를 포함한다.
본 발명의 바람직한 실시예들에서, 제1 슬레이브 노드에 의하여 수신된 제1 타이밍 레퍼런스가 시간 교정 임계치보다 큰, 그것의 슬레이브 클럭에의 시간 교정을 나타낸다고 결정하는 단계는, 제1 슬레이브 노드에 의하여 수신된 타이밍 레퍼런스가 시간 교정 임계치보다 큰, 그것의 슬레이브 클럭에의 시간 교정을 나타낸다는 표지를 수신하는 단계, 및 그 표지에 기초하여, 제1 슬레이브 노드에 의하여 수신된 제1 타이밍 레퍼런스가 시간 교정 임계치보다 큰, 그것의 슬레이브 클럭에의 시간 교정을 나타낸다고 결정하는 단계를 포함한다.
나아가, 본 발명의 바람직한 실시예들에서, 하나 이상의 다른 슬레이브 노드들이 시간 교정 임계치보다 큰, 그들의 슬레이브 클럭에의 시간 교정을 나타내는 타이밍 레퍼런스를 수신하였는지 여부를 결정하는 단계는, 시간 교정 임계치보다 큰, 그들의 슬레이브 클럭에의 시간 교정을 나타내는 타이밍 레퍼런스를 수신한 하나 이상의 다른 슬레이브 노드들 각각에 대하여 그 슬레이브 노드에 의하여 수신된 타이밍 레퍼런스는 시간 교정 임계치보다 큰, 그것의 슬레이브 클럭에의 시간 교정을 나타낸다는 표지를 수신하는 단계, 및 표지(들)가 있는 경우 그 표지(들)에 기초하여 하나 이상의 다른 슬레이브 노드들이 시간 교정 임계치보다 큰, 그들의 슬레이브 클럭에의 시간 교정을 나타내는 타이밍 레퍼런스를 수신하였는지 여부를 결정하는 단계를 포함한다.
이 표지들은 슬레이브 노드들에 의하여 보내질 수 있다.
이 실시예들은, 감지 장치에게 있어 슬레이브 노드가 시간 교정 임계치보다 큰 시간 교정을 요구하는 타이밍 레퍼런스를 수신하였는지 여부를 결정하는 것이 더 간단해질 수 있다는 장점이 있다. 나아가, 슬레이브 노드들은 수신된 타이밍 레퍼런스가 시간 교정 임계치보다 큰 시간 교정을 요구할 때만 표지를 보내도록 구성될 수 있기 때문에, 감지 장치에 정보를 보내는 데 요구되는 대역폭의 양이 한정될 수 있다.
각 시간 교정 임계치는, 시간 교정 임계치보다 큰 시간 교정들이 타이밍 레퍼런스가 경로 지연 비대칭의 변화에 의하여 영향을 받을 수 있다는 것을 나타내도록 설정될 수 있다. 시간 교정들은 정방향 시간 교정들 또는 역방향 시간 교정들일 수 있다. "시간 교정"이라는 용어는 시간 교정의 크기를 지칭한다. 바람직한 실시예에서, 정방향 및 역방향 시간 교정들 둘 다에 대한 단일의 시간 교정 임계치가 있을 수 있다. 그러나 다르게는 두 개의 시간 교정 임계치들이 있을 수 있고, 하나는 정방향 시간 교정들을 위한 것이고, 다른 하나는 역방향 시간 교정들을 위한 것이며, 이들은 예를 들어 약간 다른 수준들로 설정될 수 있다.
수신 장치는 노드에 의하여 수신된 타이밍 레퍼런스가 시간 교정 임계치보다 큰 시간 교정을 나타낸다는 표지의 부재로부터, 그 노드에 의하여 수신된 어떠한 타이밍 레퍼런스(들)도 시간 교정 임계치보다 큰 시간 교정을 나타내지 않는다는 것을 추론할 수 있다.
본 방법은 제1 타이밍 레퍼런스에 대한 경로 지연 비대칭을 결정하는 단계를 더 포함할 수 있다.
제1 슬레이브 노드가 제2 타이밍 레퍼런스를 수신하는 바람직한 실시예에서, 제1 타이밍 레퍼런스에 대한 경로 지연 비대칭 교정을 결정하는 단계는, 제1 타이밍 레퍼런스에 의하여 나타난 타이밍 교정과 제2 타이밍 레퍼런스에 의하여 나타난 타이밍 교정 사이의 차이에 기초하여 제1 타이밍 레퍼런스에 대한 경로 지연 비대칭 교정을 결정하는 단계를 포함한다.
본 방법은 제1 타이밍 레퍼런스에 대한 경로 지연 비대칭 교정을 제1 슬레이브 노드에 전송하는 단계를 더 포함할 수 있다.
이 방법은 제1 타이밍 레퍼런스에 대한 경로 지연 비대칭 교정이 간단하고 정확한 방법으로 결정될 수 있기 때문에 유리하다. 바람직하게는, 이 결정은 제1 타이밍 레퍼런스가 경로 지연 비대칭의 변화에 의하여 영향을 받는다는 것을 감지하는 장치에 의하여 수행된다. 그러나 다르게는 이 결정은 예를 들어 슬레이브 노드에서 별도의 장치에 의하여 수행될 수 있다. 다른 실시예들에서, 제1 타이밍 레퍼런스에 대한 경로 지연 비대칭 교정은, 예를 들어 경로 지연 비대칭을 계산하는 자동적인 수단들이 있다면 그러한 수단들을 사용하는 것과 같은, 다른 방법으로 결정될 수 있다.
본 발명의 바람직한 실시예에서, 본 방법은 네트워크 자원이 재구성을 겪고 있다는 표지를 수신하는 단계를 더 포함한다. 본 방법은 제1 타이밍 레퍼런스가 경로 지연 비대칭의 변화에 의하여 영향을 받는지 여부를 결정하는 것을 네트워크 자원이 재구성될 때까지 연기하는 단계를 포함한다.
이 실시예는 예를 들어, 타이밍 레퍼런스로 하여금 중대한 시간 교정이 요구된다고 {예를 들어 클럭이 홀드오버(holdover) 또는 프리 러닝 조건(free running condition)에 진입하도록 허용함으로써} 암시하도록 하는 유지보수 작업이 진행되고 있는 경우, 네트워크가 안정화되고 네트워크 자원이 재구성된 이후까지 타이밍 레퍼런스가 경로 지연 비대칭의 변화에 의하여 영향을 받는지 여부가 감지되지 않는다는 장점이 있다. 이것은 경로 지연 비대칭의 변화를 잘못 감지하는 것을 회피할 수 있다.
본 발명에 따르면, 마스터 클럭을 갖는 마스터 노드 및 각자의 슬레이브 클럭을 각각 갖는 복수의 슬레이브 노드들을 포함하는 통신 네트워크 내의 경로 지연 비대칭의 변화에 의하여 영향을 받는 타이밍 레퍼런스를 감지하기 위한 장치가 더 제공된다. 본 장치는 결정 유닛을 포함한다. 결정 유닛은 제1 슬레이브 노드에 의하여 수신된 제1 타이밍 레퍼런스가 시간 교정 임계치보다 큰, 그것의 슬레이브 클럭에의 시간 교정을 나타낸다고 결정하고, 하나 이상의 다른 슬레이브 노드들이 시간 교정 임계치보다 큰, 그들의 슬레이브 클럭에의 시간 교정을 나타내는 타이밍 레퍼런스를 수신하였는지 여부를 결정하고, 하나 이상의 슬레이브 노드들이 시간 교정 임계치보다 큰, 그들의 슬레이브 클럭에의 시간 교정을 나타내는 타이밍 레퍼런스를 수신하였는지 여부에 기초하여 제1 타이밍 레퍼런스가 경로 지연 비대칭의 변화에 의하여 영향을 받는지 여부를 결정하도록 구성된다.
결정 유닛은 프로세서를 포함할 수 있다. 결정 유닛은 소프트웨어 및/또는 하드웨어의 임의의 조합을 포함할 수 있다.
상술한 바와 같은 장치를 포함하는 네트워크 컨트롤 엔티티가 더 제공된다. 네트워크 컨트롤 엔티티는 네트워크 관리 시스템(NMS), 제어 평면 관리자 또는 소프트웨어 정의 네트워크(SDN) 컨트롤러일 수 있다.
본 발명에 따르면, 슬레이브 클럭을 갖는 슬레이브 노드에서의 방법이 더 제공된다. 본 방법은 슬레이브 노드에 의하여 수신된 타이밍 레퍼런스가 시간 교정 임계치보다 큰, 그것의 슬레이브 노드에의 시간 교정을 나타낸다고 결정하는 단계, 및 슬레이브 노드에 의하여 수신된 타이밍 레퍼런스가 시간 교정 임계치보다 큰, 그것의 슬레이브 노드에의 시간 교정을 나타낸다는 표지를 경로 지연 비대칭의 변화에 의하여 영향을 받는 타이밍 레퍼런스를 감지하는 장치에 전송하는 단계를 포함한다.
표지는 타이밍 레퍼런스에 의하여 요구되는 시간 교정을 나타내는 값을 포함할 수 있다.
본 방법은, 슬레이브 노드에서, 타이밍 레퍼런스에 대한 경로 지연 비대칭 교정을 수신하고, 경로 지연 비대칭 교정을 적용하는 단계를 더 포함할 수 있다.
슬레이브 클럭을 갖는 슬레이브 노드를 위한 장치가 더 제공된다. 본 장치는 슬레이브 노드에 의하여 수신된 타이밍 레퍼런스가 시간 교정 임계치보다 큰, 그것의 슬레이브 클럭에의 시간 교정을 나타낸다고 결정하도록 구성된 결정 유닛을 포함한다. 본 장치는 슬레이브 노드에 의하여 수신된 타이밍 레퍼런스가 시간 교정 임계치보다 큰, 그것의 슬레이브 클럭에의 시간 교정을 나타낸다는 표지를 상술한 바와 같이 경로 지연 비대칭의 변화에 의하여 영향을 받는 타이밍 레퍼런스를 감지하기 위한 장치에 전송하도록 구성된 전송 유닛을 더 포함한다.
결정 유닛 및 전송 유닛은 프로세서를 포함할 수 있다. 결정 유닛 및 송신 유닛은 소프트웨어 및/또는 하드웨어의 임의의 조합을 포함할 수 있다.
상술한 바와 같은 슬레이브 클럭을 가지는 슬레이브 노드를 위한 장치를 포함하는 슬레이브 노드가 더 제공된다.
컴퓨터 상에서 실행될 때 상술한 바와 같은 방법을 수행하는 컴퓨터 프로그램 제품이 더 제공된다. 본 컴퓨터 프로그램 제품은 컴퓨터로 판독 가능한 매체에 저장될 수 있고, 또는 예를 들어 다운로드 가능한 데이터 시그널과 같은 시그널의 형태 또는 어떠한 다른 형태로도 있을 수 있다.
이제 실시예들은 오직 예시로서만, 첨부된 도면을 참조하여 설명될 것이다.
도 1은 PTP 메시지 교환 및 네트워크의 부분을 도해한다.
도 2는 네트워크의 동일한 부분이지만 두 노드 사이에서 일어나는 업그레이드 또는 네트워크 자원 고장을 수반하는 부분을 도해한다.
도 3은 본 발명의 실시예에 따른 단계들을 도시하는 흐름도이다.
도 4는 본 발명의 실시예의 예시로서 네트워크의 부분을 도해한다.
도 5는 본 발명의 바람직한 실시예에 따른 단계들을 도시하는 흐름도이다.
도 6은 본 발명의 바람직한 실시예에 따른 슬레이브 노드에서의 단계들을 도시하는 흐름도이다.
도 7은 본 발명의 실시예들에 따른 장치들을 도해하는 개략도이다.
도 3은 본 발명의 실시예에 따라, 통신 네트워크에서 노드들 사이의 경로 지연 비대칭의 변화에 영향을 받는 타이밍 레퍼런스를 감지하는 방법에서의 단계들을 도시하는 흐름도를 도해한다. 단계(300)에서, 제1 슬레이브 노드에 의하여 수신된 제1 타이밍 레퍼런스는 시간 교정 임계치보다 큰, 그것의 슬레이브 클럭에의 시간 교정을 나타낸다고 결정된다. 단계(310)에서, 하나 이상의 다른 슬레이브 노드들 각각이 시간 교정 임계치보다 큰, 그들의 각자의 슬레이브 클럭에의 시간 교정을 나타내는 타이밍 레퍼런스를 수신하였는지 여부가 결정된다; 그리고 단계(320)에서, 하나 이상의 다른 슬레이브 노드들 각각이 시간 교정 임계치보다 큰, 그들의 각각의 슬레이브 클럭에의 시간 수정을 나타내는 타이밍 레퍼런스를 수신하였는지 여부의 결정에 기초하여, 제1 타이밍 레퍼런스가 경로 지연 비대칭에서의 변화에 의하여 영향을 받는지 여부가 결정된다.
본 방법은, 복수의 네트워크 도메인들과 통신할 수 있는, 예를 들어 SDN 컨트롤러, 제어 평면 관리자 또는 네트워크 관리 시스템(NMS)과 같은, 그러나 이에 한정되지는 않는, 네트워크 컨트롤 엔티티에서 수행될 수 있다.
예시로서, 도 4는 복수의 노드들(10)을 포함하는 통신 네트워크의 부분의 개략도를 도시한다. 네트워크는 예를 들어 WCDMA 또는 LTE 시그널들을 전달하는 모바일 백홀 네트워크(mobile backhaul network)일 수 있다. 다르게는, 네트워크는 복수의 무선 장비 컨트롤러들을 포함하는 기지국 허브(base station hub)를 각자의 안테나 사이트들(antenna sites)에서의 각자의 무선 장비와 연결하는 무선 액세스 네트워크의 일부분일 수 있다. 무선 액세스 네트워크는 무선 장비와 무선 장비 컨트롤러들 사이에서 CPRI 시그널들을 전달할 수 있다.
노드 T-GM은 GPS와 같은 정확한 시간 소스에 접근성이 있을 수 있는 마스터 노드이다. 노드 T-BC 및 노드 T-BS 각각은 슬레이브 노드들이다. 마스터 노드를 포함한 각 노드는 로컬 클럭을 포함한다. 마스터 노드에서의 클럭은 마스터 클럭이라고 불릴 수 있고, 각 슬레이브 노드들에서의 클럭들은 슬레이브 클럭들이라고 불릴 수 있다. 이 예시에서, 노드들(10)은 링 토폴로지(ring topology)로 연결되어 있지만, 다르게는 노드들(10)은 메시 토폴로지(mesh topology)와 같은 다른 토폴로지로도 연결될 수 있다. 이 예시에서, 각 노드 T-BC들은 두 개의 이웃한 노드들에 연결된다. 노드 T-BS는 하나의 이웃한 노드에 연결된다. 이웃한 노드들 사이의 각 연결들은 양방향적이고, 그것에 의하여 데이터 패킷들과 같은 트래픽이 노드들 사이에서 역방향 및 정방향 둘 다로 이동할 수 있다. 트래픽은 예를 들어 광 또는 마이크로파 시그널들(optical or microwave signals), 또는 임의의 다른 적합한 시그널에 의하여 전달될 수 있다. 각 연결은 임의의 적절한 송신 매체를 포함할 수 있다. 예를 들어 각 연결은, 두 노드 사이의 정방향 및 역방향 경로가 각자의 광섬유들 상에 있는 한 쌍의 광섬유, 또는 단일의 광섬유를 포함할 수 있다.
도 4에서 양방향 화살표로 표시된 바와 같이, 이 예시에서, PTP 메시지들은 이웃하는 노드들의 각 쌍 사이에서 교환될 수 있고, 이것은 왕복 지연이 노드들의 각 들쌍 사이에서 계산되는 것을 가능하게 한다.
도 4에서 단일 화살표들로 표시된 바와 같이, 주 타이밍 레퍼런스는 마스터 노드 T-GM에 의하여 슬레이브 노드들인 노드 T-TSC 및 노드 T-BC X에 각각 보내진다. 예를 들어, 이 타이밍 레퍼런스는 데이터 패킷들 내에 운반될 수 있다. 노드 T-TSC에 보내진 타이밍 레퍼런스는 노드들 T-BC B 및 C를 경유하여 이동한다. 노드 T-BC X에 보내진 타이밍 레퍼런스는 노드 T-BC A를 경유하여 이동한다. 이 타이밍 레퍼런스들은 슬레이브 노드들인 T-BC X 및 T-TSC가 그들의 로컬 클럭들을 마스터 노드의 클럭과 동기화시키는 것을 가능하게 한다. 슬레이브 노드들은 타이밍 레퍼런스들이 지나가는 경로들을 위한 PTP 메시지들에 의하여 계산된 경로 지연에 기초하여 타이밍 레퍼런스들의 경로 또는 전달 지연을 처리할 수 있다. 슬레이브 노드들은 더 나아가, 경로 지연 비대칭의 값이 알려진 경우에, 경로 지연 비대칭에 대한 교정을 적용할 수 있다. 경로 지연 비대칭은 예를 들어 네트워크의 시작 이전에 각 연결들에 대하여 결정될 수 있다.
이 예시에서, 노드들 A와 X 사이의 정방향 및/또는 역방향 경로들 중 적어도 어느 하나에서 네트워크 자원(들)에 변화가 있다는 것이 보여진다. 네트워크 자원들에서의 이러한 변화는, 예를 들어 노드들 A와 X 사이의 "작업 중(working)" 정방향 및/또는 역방향 경로에서의 네트워크 자원 고장으로 인하여 야기될 수 있고, 이는 그 노드들 사이의 트래픽은 다른 네트워크 자원들에 걸쳐 이동하는 그 노드들 사이의 보호 경로 상으로 라우팅된다는 것을 의미한다. 또는, 네트워크 자원들에서의 변화는 예를 들면 네트워크 자원 업그레이드 또는 수리와 같은, 노드들 사이의 정방향 및/또는 역방향 경로 상의 기존의 네트워크 자원들의 구성에서의 변화로 인한 것일 수 있다. 본 기술분야의 숙련된 자들에 의하여, 네트워크 자원들에서의 이러한 변화들은, 그렇지 않을 수도 있지만, 경로 지연 비대칭의 변화를 야기할 수 있다는 것이 인식될 것이다.
이 예시에서, 노드 X에 의하여 수신된 주 타이밍 레퍼런스는 그것의 슬레이브 클럭에의 시간 교정이 요구된다는 것을 시사하고, 이는 타이밍 레퍼런스가 경로 지연 비대칭의 변화에 의하여 영향을 받는다는 것을 의미할 수 있다. 시간 교정은 시간 교정 임계치보다 크다. 숙련된 자가 인식하게 될 바와 같이, 클럭들이 시간에 따라 드리프트(drift) 하기 때문에 타이밍 레퍼런스들은 통신 네트워크들 내에서 분산된다. 전형적으로, 클럭 드리프트(clock drift) 때문에 요구되는 시간 교정들은, 예를 들면 수십 나노초로 상대적으로 작다. 그러나 경로 지연 비대칭의 변화의 결과로 제안된 시간 교정들은 전형적으로 더 큰데, 예를 들어 그들은 수백 나노초 이상일 수 있다. 따라서, 시간 교정 임계치를 적절한 수준, 예를 들어 200나노초로 설정하는 것에 의해 나타난 시간 교정의 크기 또는 폭을 시간 교정 임계치와 비교함으로써, 경로 지연 비대칭의 변화를 나타내는 시간 교정들만이 결정될 수 있다.
도 5는 경로 지연 비대칭의 변화에 의하여 영향을 받는 타이밍 레퍼런스들을 감지하기 위한 본 발명의 바람직한 실시예에 따른 단계들을 도시하는 흐름도이다. 도 6은 본 발명의 바람직한 실시예에 따른, 각각의 슬레이브 노드들에서 수행되는 단계들을 도시하는 흐름도이다.
도 6을 참조하여, 바람직한 실시예에서, 각각의 슬레이브 노드는 단계(600)에서, 그 노드에 의하여 수신된 타이밍 레퍼런스가 시간 교정 임계치보다 큰 시간 교정을 나타내는지 여부를 결정한다. 그리고 그러한 경우, 단계(610)에서, 슬레이브 노드는 그 노드에 의하여 수신된 타이밍 레퍼런스가 시간 교정 임계치보다 큰 시간 교정을 나타낸다는 표지를, 이 예시의 경우 네트워크 컨트롤 엔티티(20)에 보내거나 송신한다. 표지는 타이밍 레퍼런스에 의하여 요구된 시간 교정을 나타내는 값을 포함할 수 있다.
한편, 슬레이브 노드가 타이밍 레퍼런스가 시간 수정 임계치보다 작은 시간 교정을 나타낸다고 결정한 경우, 단계(640)에서, 슬레이브 노드는 단순히 자신의 슬레이브 클럭에 적절한 교정을 할 수 있다.
네트워크 컨트롤 엔티티(20)는 슬레이브 노드들 각각과 통신하도록 되어 있고, 네트워크의 토폴로지의 정보를 가질 수 있다.
이 바람직한 실시예에서, 도 5를 참조하여, 네트워크 컨트롤 엔티티(20)는 슬레이브 노드가 시간 교정 임계치보다 큰 시간 교정을 요구하거나 나타내는 타이밍 레퍼런스를 수신한 단계(500)에서, 슬레이브 노드에 의하여 송신된 표지를 수신한다. 그리고 그에 기초하여, 네트워크 컨트롤 엔티티(20)는 그 노드에 의하여 수신된 타이밍 레퍼런스가 시간 교정 임계치보다 큰 시간 수정을 요구한다고 결정한다. 따라서, 이렇게 하여 단계(510)에서, 네트워크 컨트롤 엔티티(20)는 이 예시에서는 노드 X인 제1 슬레이브 노드가 시간 교정 임계치보다 큰 시간 교정을 요구하는 제1 타이밍 레퍼런스를 수신하였다고 결정할 수 있다.
이 예시에서, 이 제1 타이밍 레퍼런스는 상술한 바와 같이 마스터 노드에 의하여 슬레이브 노드에 송신된 주 타이밍 레퍼런스이다. 그러나 타이밍 레퍼런스는 네트워크가 동기식 이더넷(synchronous Ethernet)을 사용하는 곳에서는 SyncE 주파수 레퍼런스, 또는 수동 타이밍 레퍼런스(passive timing reference)와 같은 임의의 다른 타이밍 레퍼런스일 수 있다.
네트워크 컨트롤 엔티티(20)는 또한 단계(520)에서 하나 이상의 다른 슬레이브 노드들 각각에 대하여, 그들이 시간 교정 임계치보다 큰 시간 교정을 나타내는 타이밍 레퍼런스를 수신하였는지 여부를 결정할 수 있다. 네트워크 컨트롤 엔티티(20)가 슬레이브 노드로부터, 그 노드에 의하여 수신된 타이밍 레퍼런스가 시간 교정 임계치보다 큰 시간 교정을 요구하거나 나타낸다는 표지를 수신하지 않은 경우, 네트워크 컨트롤 엔티티(20)는 그 노드는 시간 교정 임계치보다 큰 시간 교정을 요구하는 타이밍 레퍼런스를 수신하지 않았다고 결정할 수 있다.
네트워크 컨트롤 엔티티(20)는 이제 단계(530)에서, 이 예시에서는 노드 X인 제1 노드에 의하여 수신된 타이밍 레퍼런스가 경로 지연 비대칭의 변화에 의하여 영향을 받는지 여부를 결정할 수 있다. 특히 이 결정은, 예를 들어 다른 슬레이브 노드들 중 미리 결정된 임계치보다 큰 시간 교정을 나타내는 타이밍 레퍼런스를 수신한 것이 있다면 그것이 어느 것인지, 및 네트워크 토폴로지의 정보에 기초할 수 있다.
예를 들어, 도 4를 참조하여, 노드들 A와 X 사이의 결함이 그 노드들 사이의 경로 지연 비대칭의 변화를 야기하는 경우, 노드 A에 의하여 수신된 주 타이밍 레퍼런스는 영향을 받지 않을 것이다. 그러나 노드 B에 의하여 수신된 주 타이밍 레퍼런스는 영향을 받을 것이다. 노드들 B, C 및 T-TSC에 의하여 수신된 주 타이밍 레퍼런스 또한 영향을 받지 않을 것이다.
따라서, 어떤 노드들이 클럭 드리프트에 기인한 교정보다 큰 시간 교정을 나타내는 타이밍 레퍼런스를 수신하였는지, 및 네트워크 토폴로지의 정보에 기초하여, 네트워크 컨트롤 엔티티(20)는 경로 지연 비대칭의 변화는 노드들 A와 X 사이에 국한된다고, 그리고 그렇기 때문에 주 동기화 레퍼런스는 경로 지연 비대칭의 변화에 의하여 영향을 받는다고 결정할 수 있다.
네트워크 컨트롤 엔티티가 타이밍 레퍼런스가 경로 지연 비대칭의 변화에 의하여 영향을 받는지 여부를 결정하는 데 이용가능한 시간은 클럭 대역폭(clock bandwidth)에 의존한다. 예를 들어, 클럭 대역폭이 0.1 Hz(이는 PTP를 위한 시간 동기화 프로파일의 ITU-T 표준화에서 현재 고려되고 있는 값임)라고 가정한다. 따라서, 네트워크 컨트롤 엔티티는 경로 지연 비대칭의 변화에 의하여 영향을 받는 타이밍 레퍼런스를 감지하는 데 수 초를 가질 수 있다. 바람직하게는, 슬레이브 클럭은 타이밍 레퍼런스가 경로 지연 비대칭의 변화에 의하여 영향을 받는지 여부가 결정되기까지 타이밍 레퍼런스에 의하여 나타난 대로 수정되거나 업데이트되지 않는다. 이는 타이밍 레퍼런스가 경로 지연 비대칭에 영향을 받는지 여부에 관하여 결정이 내려지기까지 노드를 홀드오버 상태(holdover state)로 진입하도록 강제함으로써 달성될 수 있다. 홀드오버는 안정적인 발진기(oscillator)를 포함하는 클럭들에 의하여 달성될 수 있다.
바람직한 실시예들에서, 네트워크 컨트롤 엔티티(20)는 하나 이상의 네트워크 자원들이, 예를 들어 유지보수 또는 업그레이드가 수행되고 있는 것 때문에 재구성을 겪고 있는 경우, 예를 들어 시그널이나 입력과 같은 표지를 더 수신할 수 있다. 이 경우에, 네트워크 컨트롤 엔티티(20)는 타이밍 레퍼런스가 경로 지연 비대칭의 변화에 의하여 영향을 받는지 여부를 결정하는 것, 및 슬레이브 노드들의 로컬 클럭을 조절하는 것 또는 업데이트하는 것을, 재구성이 완성되고 네트워크가 안정적으로 된 이후까지 미룰 수 있다. 다시, 이는 노드를 홀드오버 상태로 진입하도록 강제함으로써 달성될 수 있다.
다시 도 5를 참조하여, 슬레이브 노드에 의하여 수신된 제1 타이밍 레퍼런스가 경로 지연 비대칭의 변화에 의하여 영향을 받는다고 결정되는 경우, 단계(540)에서, 타이밍 레퍼런스를 위한 경로 지연 비대칭 교정은 네트워크 컨트롤 엔티티(20)에 의하여 정해질 수 있다. 다르게는, 이 단계는 예를 들어 슬레이브 노드와 같은 다른 네트워크 엔티티에 의하여 수행될 수 있다.
바람직한 실시예에서, 상술한 바와 같이, 네트워크 컨트롤 엔티티(20)는 슬레이브 노드에 의하여 요구되는 시간 교정을 나타내는 값을 수신한다. 이에 더하여, 네트워크 컨트롤 엔티티(20)는 그 슬레이브 노드에 의하여 수신된, 경로 지연 비대칭의 변화에 의하여 영향을 받지 않는 제2 타이밍 레퍼런스에 의하여 수신된 시간 교정을 나타내는 값을 수신할 수 있다. 이 제2 타이밍 레퍼런스는 예를 들어 노드의 다른 인터페이스(interface)에서 수신된 타이밍 레퍼런스일 수 있다. 제2 타이밍 레퍼런스는 제1 타이밍 레퍼런스와는 다른 경로를 따라 슬레이브 노드까지 이동한다.
그리고 나면, 네트워크 컨트롤 엔티티(20)는 제1 타이밍 레퍼런스에 의하여 요구되는 타이밍 교정과 제2 타이밍 레퍼런스에 의하여 요구되는 타이밍 교정 사이의 차이에 기초하여 제1 타이밍 레퍼런스를 위한 경로 지연 비대칭 교정을 결정할 수 있고, 이는 클럭 드리프트를 처리하는 데 필요한 교정이 있다면 그러한 교정을 나타낸다. 특히, 경로 지연 비대칭은 제1 타이밍 레퍼런스에 의하여 요구되는 타이밍 교정과 제2 타이밍 레퍼런스에 의하여 요구되는 타이밍 교정 사이의 차이의 두 배로 계산될 수 있다. 예를 들어, 주 타이밍 레퍼런스가 1.2마이크로초의 시간 교정을 요구하고 제2 타이밍 레퍼런스가 500나노초의 시간 교정을 요구하는 경우, 경로 지연 비대칭의 변화는 2×(1200-500)=1.4마이크로초의 경로 지연 비대칭을 야기할 수 있다. 그리고 나면, 이 경로 지연 비대칭은 단계(550)에서 슬레이브 노드에 보내질 수 있다. 그리고 나면, 슬레이브 노드는 주 타이밍 레퍼런스에 기초하여 슬레이브 노드를 마스터 노드와 동기화시키기 위하여, 적용 가능한 경로 지연 비대칭 교정을 적용할 수 있다.
도 6은 이 바람직한 실시예에 따른 슬레이브 노드에서의 단계들을 도시한다. 단계(620)에서, 슬레이브는 제1 타이밍 레퍼런스에 대한, 즉 제1 타이밍 레퍼런스에 의하여 이동된 경로에 대한 경로 지연 비대칭 교정을 수신한다. 단계(630)에서 슬레이브 노드는 경로 지연 비대칭 교정을 적용할 수 있다.
다르게는, 예를 들어 WO 2012/110109에서 공개된 바와 같은, 경로 지연 비대칭 교정을 결정하기 위한 다른 수단들이 사용될 수 있다. 이 방법에서는 각각의 슬레이브 노드들에서 현재 경로 지연 비대칭을 결정하기 위하여 전용의 하드웨어가 제공된다. 그리고 나면, 이 결정들은 노드들 사이의 한쪽 끝과 다른 한쪽 끝을 잇는 경로(end-to-end path)에 대한 경로 지연 비대칭을 계산하는 중앙 컨트롤 엔티티(central control entity)에 보내진다.
제1 타이밍 레퍼런스가 경로 지연 비대칭의 변화에 의하여 영향을 받지 않는다고 결정되는 경우, 도 5를 참조하여, 바람직하게는 단계(570)에서, 예를 들어 제1 타이밍 레퍼런스가 경로 지연 비대칭의 변화에 의하여 영향을 받지 않는다는 표지를 슬레이브 노드에 보내는 것에 의하여, 제1 슬레이브 노드는 따라서 알게 된다. 도 6을 참조하여, 단계(650)에서, 슬레이브 노드는 그것에 의하여 제1 타이밍 레퍼런스가 경로 지연 비대칭의 변화에 의하여 영향을 받지 않는다고 결정할 수 있고, 나타난 시간 교정을 하기 위해 단계(640)로 진행할 수 있다.
도 5는 본 발명의 바람직한 실시예들에 따른 장치들의 개략도이다. 이 예시에서, 노드들 간의 경로 지연 비대칭의 변화에 의하여 영향을 받는 타이밍 레퍼런스를 감지하기 위한 장비(30)가 네트워크 컨트롤 엔티티에 포함된다. 네트워크 컨트롤 엔티티는 예를 들어 소프트웨어 정의 네트워크(SDN) 컨트롤러, 제어 평면 관리자 또는 네트워크 관리 시스템(NMS)일 수 있다.
장치(30)는, 예를 들어 수신 유닛(33)에서 제1 슬레이브 노드로부터 제1 타이밍 레퍼런스가 시간 교정 임계치보다 큰 시간 교정을 나타낸다는 표지를 수신함으로써, 제1 슬레이브 노드에 의하여 수신된 제1 타이밍 레퍼런스가 시간 교정 임계치보다 큰, 그것의 슬레이브 클럭에의 시간 교정을 나타낸다고 결정하도록 구성된 결정 유닛(31)을 포함한다. 결정 유닛(31)은 더 나아가 하나 이상의 다른 슬레이브 노드들에 의하여 수신된 타이밍 레퍼런스들이 시간 교정 임계치보다 큰, 그들 각자의 슬레이브 클럭들에의 시간 교정을 나타내는지 여부를 결정하고, 결정에 기초하여, 제1 타이밍 레퍼런스가 경로 지연 비대칭의 변화에 의하여 영향을 받는지 여부를 결정하도록 구성된다. 장치(20)는 제1 타이밍 레퍼런스에 대한 경로 지연 비대칭 교정을 결정하도록 구성된 결정 또는 계산 유닛(32), 및 제1 슬레이브 노드에 경로 지연 비대칭 교정을 보내도록 구성된 전송 유닛(33)을 더 포함할 수 있다.
결정 유닛(31), 수신 유닛, 전송 유닛(33) 및/또는 계산 유닛(32)은 프로세서를 포함할 수 있다. 화살표들에 의하여 표시된 바와 같이, 장치(30)는 적어도 두 개의 슬레이브 노드들 각각과 통신하도록 구성될 수 있다. 몇몇 실시예들에서, 몇몇 슬레이브 노드들은 다른 슬레이브 노드들과 다른 네트워크 도메인에 있을 수 있고, 다른 네트워크 도메인들은 각자의 기술들을 포함할 수 있다. 예를 들어, 한 도메인은 패킷 스위칭(packet-switching)을 사용할 수 있고, 다른 한 도메인은 파장 스위칭(wavelength-switching)을 사용할 수 있다.
바람직한 실시예들에서, 각각의 슬레이브 노드들(10)은 노드에 의하여 수신된 타이밍 레퍼런스가 시간 교정 임계치보다 큰, 그것의 슬레이브 클럭에의 시간 교정을 나타내거나 요구한다고 결정하도록 구성된 결정 유닛(34), 및 노드에 의하여 수신된 타이밍 레퍼런스가 시간 교정 임계치보다 큰 시간 교정을 나타낸다는 표지를 장치(30)에 보내도록 구성된 전송 유닛(35)을 포함한다. 표지는 타이밍 레퍼런스에 의하여 요구되는 시간 교정을 나타내는 값을 포함할 수 있다. 각각의 슬레이브 노드들(10)은 예를 들어 장치(30)로부터, 타이밍 레퍼런스를 위한 경로 지연 비대칭 교정을 수신하고 그 경로 지연 비대칭 교정을 적용하도록 구성된 수신 유닛(34), 및 적용 또는 조절 유닛(36)을 더 포함할 수 있다. 조절 유닛(36)은 슬레이브 노드들의 로컬 클럭을 조절하도록 구성될 수 있다.
결정 유닛(34), 수신 유닛, 전송 유닛(35) 및/또는 조절 유닛(36)은 프로세서를 포함할 수 있다. 수신/전송 유닛(35)은 예를 들어 통신 네트워크를 가로질러 시그널을 송신함으로써 장치(30)와 통신하기 위한 인터페이스를 더 포함할 수 있다.
따라서, 본 발명의 실시예들은 경로 지연 비대칭의 변화에 의하여 영향을 받는 타이밍 레퍼런스가 감지될 수 있고, 그렇기 때문에 적절한 교정이 이루어질 수 있다는 장점을 가진다. "다수결" 방법과 대조하여, 세 개의 독립된 동기화 레퍼런스들이 요구되지 않고, 더욱이 본 발명의 실시예들은 "다수결" 방법보다 더 정확한, 경로 지연 비대칭의 변화에 의하여 영향을 받는 타이밍 레퍼런스들의 감지로 이어질 수 있다. 따라서, 본 발명의 실시예들은 엄격한 동기화 요구들을 가지는 LTE 또는 WCDMA 시그널들을 송신하는 모바일 백홀 네트워크들과 같은 통신 네트워크들에서의 사용에 특히 유리하다.

Claims (26)

  1. 마스터 클럭을 가지는 마스터 노드 및 각자의 슬레이브 클럭을 각각 가지는 복수의 슬레이브 노드들을 포함하는 통신 네트워크 내의 경로 지연 비대칭의 변화에 의하여 영향을 받는 타이밍 레퍼런스를 감지하는 방법으로서,
    제1 슬레이브 노드에 의하여 수신된 제1 타이밍 레퍼런스가 시간 교정 임계치보다 큰, 그것의 슬레이브 클럭에의 시간 교정을 나타낸다고 결정하는 단계,
    하나 이상의 다른 슬레이브 노드들이 시간 교정 임계치보다 큰, 그들의 슬레이브 클럭에의 시간 교정을 나타내는 타이밍 레퍼런스를 수신하였는지 여부를 결정하는 단계, 및
    하나 이상의 다른 슬레이브 노드들이 시간 교정 임계치보다 큰, 그들의 슬레이브 클럭에의 시간 교정을 나타내는 타이밍 레퍼런스를 수신하였는지 여부의 결정에 기초하여 상기 제1 타이밍 레퍼런스가 경로 지연 비대칭의 변화에 의하여 영향을 받는지 여부를 결정하는 단계
    를 포함하는 방법.
  2. 제1항에 있어서, 상기 제1 시간 교정이 경로 지연 비대칭의 변화에 의하여 영향을 받는지 여부를 결정하는 단계는
    상기 하나 이상의 다른 슬레이브 노드들 중 시간 교정 임계치보다 큰, 그들의 슬레이브 클럭에의 시간 교정을 나타내는 타이밍 레퍼런스를 수신한 것이 있다면 그것이 어느 슬레이브 노드들인지, 및 상기 통신 네트워크의 토폴로지의 정보에 기초하여, 상기 제1 타이밍 레퍼런스가 경로 지연 비대칭의 변화에 의하여 영향을 받는지 여부를 결정하는 단계
    를 포함하는, 방법.
  3. 제1항 또는 제2항에 있어서, 상기 제1 슬레이브 노드에 의하여 수신된 상기 제1 타이밍 레퍼런스가 시간 교정 임계치보다 큰, 그것의 슬레이브 클럭에의 시간 교정을 나타낸다고 결정하는 단계는,
    상기 제1 슬레이브 노드에 의하여 수신된 타이밍 레퍼런스가 시간 교정 임계치보다 큰, 그것의 슬레이브 클럭에의 시간 교정을 나타낸다는 표지를 수신하는 단계, 및
    상기 표지에 기초하여, 상기 제1 슬레이브 노드에 의하여 수신된 상기 제1 타이밍 레퍼런스가 시간 교정 임계치보다 큰, 그것의 슬레이브 클럭에의 시간 교정을 나타낸다는 것을 결정하는 단계
    를 포함하는, 방법.
  4. 제1항 내지 제3항 중 어느 한 항에 있어서, 하나 이상의 다른 슬레이브 노드들이 시간 교정 임계치보다 큰, 그들의 슬레이브 클럭에의 시간 교정을 나타내는 타이밍 레퍼런스를 수신하였는지 여부를 결정하는 단계는,
    시간 교정 임계치보다 큰, 그것의 슬레이브 클럭에의 시간 교정을 나타내는 타이밍 레퍼런스를 수신한, 상기 하나 이상의 다른 슬레이브 노드들 각각에 대하여, 그 슬레이브 노드에 의하여 수신된 타이밍 레퍼런스가 시간 교정 임계치보다 큰, 그것의 슬레이브 클럭에의 시간 교정을 나타낸다는 표지를 수신하는 단계, 및
    상기 표지(들)가 있는 경우 상기 표지(들)에 기초하여, 상기 하나 이상의 다른 슬레이브 노드들이 시간 교정 임계치보다 큰, 그들의 슬레이브 클럭들에의 시간 교정을 나타내는 타이밍 레퍼런스를 수신하였는지 여부를 결정하는 단계
    를 포함하는, 방법.
  5. 제1항 내지 제4항 중 어느 한 항에 있어서,
    상기 제1 타이밍 레퍼런스에 대한 경로 지연 비대칭 교정을 결정하는 단계를 더 포함하는 방법.
  6. 제5항에 있어서, 상기 제1 슬레이브 노드는 제2 타이밍 레퍼런스를 수신하고,
    상기 제1 타이밍 레퍼런스에 대한 경로 지연 비대칭 교정을 결정하는 단계는,
    상기 제1 타이밍 레퍼런스에 의하여 나타난 타이밍 교정과 상기 제2 타이밍 레퍼런스에 의하여 나타난 타이밍 교정 사이의 차이에 기초하여, 상기 제1 타이밍 레퍼런스에 대한 경로 지연 비대칭 교정을 결정하는 단계
    를 포함하는, 방법.
  7. 제5항 또는 제6항에 있어서,
    상기 제1 타이밍 레퍼런스에 대한 상기 경로 지연 비대칭 교정을 상기 제1 슬레이브 노드에 보내는 단계
    를 더 포함하는 방법.
  8. 제1항 내지 제7항 중 어느 한 항에 있어서,
    네트워크 자원이 재구성을 겪고 있다는 표지를 수신하는 단계, 및
    상기 네트워크 자원이 재구성될 때까지, 제1 노드에 의하여 수신된 제1 타이밍 레퍼런스가 경로 지연 비대칭의 변화에 의하여 영향을 받는지 여부를 결정하는 것을 연기하는 단계
    를 더 포함하는 방법.
  9. 마스터 클럭을 갖는 마스터 노드 및 각자의 슬레이브 클럭을 각각 갖는 복수의 슬레이브 노드들을 포함하는 통신 네트워크 내의 경로 지연 비대칭의 변화에 의하여 영향을 받는 타이밍 레퍼런스를 감지하기 위한 장치로서,
    제1 슬레이브 노드에 의하여 수신된 제1 타이밍 레퍼런스가 시간 교정 임계치보다 큰, 그것의 슬레이브 클럭에의 시간 교정을 나타낸다고 결정하고,
    하나 이상의 다른 슬레이브 노드들이 시간 교정 임계치보다 큰, 그들의 슬레이브 클럭에의 시간 교정을 나타내는 타이밍 레퍼런스를 수신하였는지 여부를 결정하고,
    상기 하나 이상의 슬레이브 노드들이 시간 교정 임계치보다 큰, 그들의 슬레이브 클럭에의 시간 교정을 나타내는 타이밍 레퍼런스를 수신하였는지 여부에 기초하여 상기 제1 타이밍 레퍼런스가 경로 지연 비대칭의 변화에 의하여 영향을 받는지 여부를 결정
    하도록 구성된 결정 유닛을 포함하는 장치.
  10. 제9항에 있어서, 상기 결정 유닛은 상기 하나 이상의 다른 슬레이브 노드들 중 시간 교정 임계치보다 큰, 그들의 슬레이브 클럭에의 시간 교정을 나타내는 타이밍 레퍼런스를 수신한 것이 있다면 그것이 어느 슬레이브 노드들인지, 및 상기 통신 네트워크의 토폴로지의 정보에 기초하여, 상기 제1 시간 교정이 경로 지연 비대칭의 변화에 의하여 영향을 받는지 여부를 결정하도록 구성된, 장치.
  11. 제9항 또는 제10항에 있어서,
    상기 제1 슬레이브 노드에 의하여 수신된 타이밍 레퍼런스가 시간 교정 임계치보다 큰, 그것의 슬레이브 클럭에의 시간 교정을 나타낸다는 표지를 수신하도록 구성된 수신 유닛을 더 포함하고,
    상기 결정 유닛은 상기 표지에 기초하여, 상기 제1 슬레이브 노드에 의하여 수신된 상기 제1 타이밍 레퍼런스가 시간 교정 임계치보다 큰, 그것의 슬레이브 클럭에의 시간 교정을 나타낸다고 결정하도록 구성된, 장치.
  12. 제9항 내지 제11항 중 어느 한 항에 있어서,
    시간 교정 임계치보다 큰, 그것의 슬레이브 클럭에의 시간 교정을 나타내는 타이밍 레퍼런스를 수신한 상기 하나 이상의 다른 슬레이브 노드들 각각에 대하여, 그 슬레이브 노드에 의하여 수신된 타이밍 레퍼런스가 시간 교정 임계치보다 큰, 그것의 슬레이브 클럭에의 시간 교정을 나타낸다는 표지를 수신하도록 구성된 수신 유닛을 더 포함하고,
    상기 결정 유닛은 상기 표지(들)가 있는 경우, 상기 표지(들)에 기초하여, 상기 하나 이상의 다른 슬레이브 노드들이 시간 교정 임계치보다 큰, 그들의 슬레이브 클럭들에의 시간 교정을 나타내는 타이밍 레퍼런스를 수신하였는지 여부를 결정하도록 구성된, 장치.
  13. 제9항 내지 제12항 중 어느 한 항에 있어서, 상기 결정 유닛은,
    상기 제1 타이밍 레퍼런스에 대한 경로 지연 비대칭 교정을 결정하도록 더 구성된, 장치.
  14. 제13항에 있어서, 상기 제1 슬레이브 노드는 제2 타이밍 레퍼런스를 수신하고, 상기 결정 유닛은,
    상기 제1 타이밍 레퍼런스에 의하여 나타난 타이밍 교정과 상기 제2 타이밍 레퍼런스에 의하여 나타난 타이밍 교정 사이의 차이에 기초하여 상기 제1 타이밍 레퍼런스에 대한 경로 지연 비대칭 교정을 결정하도록 구성된, 장치.
  15. 제14항에 있어서,
    상기 제1 타이밍 레퍼런스에 대한 상기 경로 지연 비대칭 교정을 상기 제1 슬레이브 노드에 보내도록 구성된 전송 유닛을 더 포함하는 장치.
  16. 제9항 내지 제15항 중 한 항에 있어서, 상기 결정 유닛은,
    네트워크 자원이 재구성을 겪고 있다는 표지를 수신하고,
    상기 네트워크 자원이 재구성될 때까지 제1 노드에 의하여 수신된 제1 타이밍 레퍼런스가 경로 지연 비대칭의 변화에 의하여 영향을 받는지 여부를 결정하는 것을 연기하도록 더 구성된, 장치.
  17. 제9항 내지 제16항 중 어느 한 항에 따른 장치를 포함하는 네트워크 컨트롤 엔티티.
  18. 제17항에 있어서, 상기 네트워크 컨트롤 엔티티는 네트워크 관리 시스템(NMS), 제어 평면 관리자 또는 소프트웨어 정의 네트워크(SDN) 컨트롤러인 네트워크 컨트롤 엔티티.
  19. 제17항 또는 제18항에 있어서, 상기 네트워크 컨트롤 엔티티는 복수의 네트워크 도메인들과 통신하도록 구성된 네트워크 컨트롤 엔티티.
  20. 슬레이브 클럭을 가진 슬레이브 노드에서의 방법으로서,
    상기 슬레이브 노드에 의하여 수신된 타이밍 레퍼런스가 시간 교정 임계치보다 큰, 그것의 슬레이브 클럭에의 시간 교정을 나타낸다고 결정하는 단계, 및
    상기 슬레이브 노드에 의하여 수신된 타이밍 레퍼런스가 상기 시간 교정 임계치보다 큰, 그것의 슬레이브 클럭에의 시간 교정을 나타낸다는 표지를, 제9항 내지 제19항 중 어느 한 항에 따른 경로 지연 비대칭의 변화에 의하여 영향을 받는 타이밍 레퍼런스를 감지하기 위한 장치에 전송하는 단계
    를 포함하는 방법.
  21. 제20항에 있어서, 상기 표지는 상기 타이밍 레퍼런스에 의하여 나타난 타이밍 교정을 나타내는 값을 포함하는, 방법.
  22. 제20항 또는 제21항에 있어서,
    상기 타이밍 레퍼런스에 대한 경로 지연 비대칭 교정을 수신하는 단계, 및
    상기 경로 지연 비대칭 교정을 적용하는 단계
    를 더 포함하는 방법.
  23. 슬레이브 클럭을 가진 슬레이브 노드를 위한 장치로서,
    상기 슬레이브 노드에 의하여 수신된 타이밍 레퍼런스가 시간 교정 임계치보다 큰, 그것의 슬레이브 클럭에 대한 타이밍 교정을 나타낸다고 결정하도록 구성된 결정 유닛, 및
    상기 슬레이브 노드에 의하여 수신된 타이밍 레퍼런스가 상기 시간 교정 임계치보다 큰, 그것의 슬레이브 클럭에의 시간 교정을 나타낸다는 표지를, 제9항 내지 제19항 중 어느 한 항에 따른 경로 지연 비대칭의 변화에 의하여 영향을 받는 타이밍 레퍼런스를 감지하기 위한 장치에 전송하도록 구성된 전송 유닛
    을 포함하는 장치.
  24. 제23항에 있어서,
    상기 타이밍 레퍼런스에 대한 경로 지연 비대칭 교정을 수신하도록 구성된 수신 유닛, 및
    상기 경로 지연 비대칭 교정을 적용하도록 구성된 적용 유닛
    을 더 포함하는 장치.
  25. 제23항 또는 제24항에 따른 장치를 포함하는 슬레이브 노드.
  26. 컴퓨터 상에서 실행될 때, 제1항 내지 제8항, 및 제20항 내지 제22항 중 어느 한 항에 따른 방법을 수행하는 컴퓨터 프로그램 제품.
KR1020167007074A 2013-08-22 2013-08-22 통신 네트워크 내 노드들 사이의 경로 지연 비대칭의 변화에 의하여 영향을 받는 타이밍 레퍼런스들의 감지를 위한 방법 KR101807745B1 (ko)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/EP2013/067492 WO2015024599A1 (en) 2013-08-22 2013-08-22 A method for detecting timing references affected by a change in path delay asymmetry between nodes in a communications network

Publications (2)

Publication Number Publication Date
KR20160044550A true KR20160044550A (ko) 2016-04-25
KR101807745B1 KR101807745B1 (ko) 2017-12-11

Family

ID=49118497

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020167007074A KR101807745B1 (ko) 2013-08-22 2013-08-22 통신 네트워크 내 노드들 사이의 경로 지연 비대칭의 변화에 의하여 영향을 받는 타이밍 레퍼런스들의 감지를 위한 방법

Country Status (7)

Country Link
US (1) US9813175B2 (ko)
EP (1) EP3036851B1 (ko)
KR (1) KR101807745B1 (ko)
CN (1) CN105723638B (ko)
CA (1) CA2921761A1 (ko)
RU (1) RU2638645C2 (ko)
WO (1) WO2015024599A1 (ko)

Families Citing this family (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP3259861B1 (en) * 2015-02-20 2020-07-22 Telefonaktiebolaget LM Ericsson (publ) Methods and nodes for synchronisation of networks
JP6499018B2 (ja) * 2015-06-05 2019-04-10 株式会社東芝 通信装置、通信システム、推定方法及びプログラム
JP2017050730A (ja) * 2015-09-02 2017-03-09 富士通株式会社 無線装置および基地局システム
CN105356962B (zh) * 2015-11-20 2018-05-04 上海联影医疗科技有限公司 环形网络系统及其节点时间同步方法
CN105591697B (zh) * 2016-01-20 2018-04-17 中国科学院上海光学精密机械研究所 高精度光纤时频环形组网系统和组网方法
US10341083B2 (en) 2016-09-09 2019-07-02 Huawei Technologies Co., Ltd. System and methods for network synchronization
CN108134644B (zh) * 2016-12-01 2019-10-22 中国移动通信有限公司研究院 同步方法、装置、同步设备及系统
CN106686532B (zh) * 2017-01-05 2021-12-21 宇龙计算机通信科技(深圳)有限公司 通信方法、系统及终端化基站及所提供的终端化小区
EP3382918B1 (en) * 2017-03-30 2022-09-28 ADVA Optical Networking SE System and method of clock management in a packet data network
US11368215B2 (en) * 2017-12-13 2022-06-21 Telefonaktiebolaget Lm Ericsson (Publ) Method of estimating a propagation delay difference of an optical link and apparatus for same
KR20200131869A (ko) * 2018-03-14 2020-11-24 로카타 코퍼레이션 피티와이 리미티드 위치결정 네트워크를 동기화하는 방법 및 장치
WO2020236164A1 (en) 2019-05-22 2020-11-26 Vit Tall Llc Multi-clock synchronization in power grids
GB201911378D0 (en) * 2019-08-08 2019-09-25 Hoptroff Richard George System for timestamping events on edge devices
US11509411B2 (en) * 2020-03-18 2022-11-22 Wipro Limited Method and system for correcting clock skew using precision time protocol

Family Cites Families (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4161936B2 (ja) * 2004-04-27 2008-10-08 ソニー株式会社 時刻設定システム,時刻設定方法
US20070147435A1 (en) 2005-12-23 2007-06-28 Bruce Hamilton Removing delay fluctuation in network time synchronization
DE102006011059A1 (de) 2006-03-08 2007-09-13 Robert Bosch Gmbh Verfahren und System zum Übertragen von in einem Signal codierten Daten
JP4558094B2 (ja) * 2007-04-04 2010-10-06 三菱電機株式会社 通信システム及び管理装置及び通信装置及びコンピュータプログラム
JP2010190635A (ja) * 2009-02-17 2010-09-02 Sony Corp スレーブ装置、スレーブ装置の時刻同期化方法、マスタ装置および電子機器システム
US8018972B2 (en) 2009-06-30 2011-09-13 Alcatel Lucent Timing over packet performance
CN101902292B (zh) * 2009-12-30 2013-07-10 大唐电信(成都)信息技术有限公司 一种基于光传输网络的utc高精度时间同步方法
CN102652409B (zh) * 2009-12-31 2015-11-25 Abb研究有限公司 用于检测信道延迟非对称性的方法
US8976778B2 (en) * 2010-04-21 2015-03-10 Lsi Corporation Time synchronization using packet-layer and physical-layer protocols
FR2965131B1 (fr) * 2010-09-20 2012-09-28 Alcatel Lucent Procede de correction d'une asymetrie de delai.
WO2012110109A2 (en) 2011-02-15 2012-08-23 Telefonaktiebolaget L M Ericsson (Publ) Methods of time synchronisation in communications networks
CN103416019B (zh) * 2011-03-03 2017-03-29 日本电气株式会社 同步系统、同步方法、第一同步装置及第二同步装置
CN102340354A (zh) * 2011-09-23 2012-02-01 中国科学院国家授时中心 光纤时间传递波分复用不对称延迟的消除方法
US9252903B2 (en) * 2011-10-21 2016-02-02 Cortina Systems, Inc. System and method for accounting for time that a packet spends in transit through a transparent clock
JP5716229B2 (ja) * 2011-12-28 2015-05-13 株式会社日立製作所 時刻同期システム、管理ノード、及び時刻同期方法
US10075258B2 (en) 2012-08-22 2018-09-11 Telefonaktiebolaget Lm Ericsson (Publ) Distributing path delay data in a connection-oriented communications network
CN103001720B (zh) * 2012-11-12 2017-05-10 中兴通讯股份有限公司 时间同步方法和装置
US9385930B2 (en) * 2013-11-14 2016-07-05 Cisco Technology, Inc. Method to detect suboptimal performance in boundary clocks

Also Published As

Publication number Publication date
EP3036851A1 (en) 2016-06-29
CN105723638A (zh) 2016-06-29
RU2016110099A (ru) 2017-09-27
WO2015024599A1 (en) 2015-02-26
RU2638645C2 (ru) 2017-12-15
US20160211936A1 (en) 2016-07-21
US9813175B2 (en) 2017-11-07
CA2921761A1 (en) 2015-02-26
EP3036851B1 (en) 2017-05-24
CN105723638B (zh) 2019-01-01
KR101807745B1 (ko) 2017-12-11

Similar Documents

Publication Publication Date Title
KR101807745B1 (ko) 통신 네트워크 내 노드들 사이의 경로 지연 비대칭의 변화에 의하여 영향을 받는 타이밍 레퍼런스들의 감지를 위한 방법
EP2333993B1 (en) Automatic management of timestamp-based synchronisation protocols
US9571216B2 (en) Method for managing and maintaining an accurate distribution of time in a network when a failure occurs
KR101517746B1 (ko) 투명 클럭 동기화 실패를 검출하기 위한 방법 및 이와 관련된 보호 스킴
KR101646889B1 (ko) 패킷 스위치 네트워크의 시간 및 주파수의 분산을 위한 보호 스킴으로서 단방향 신호 모드에서 양방향 신호 모드로 스위칭하는 방법
US10355800B2 (en) Multi-path time synchronization
US9288002B2 (en) Method for monitoring and managing data networks
EP2597791B1 (en) Method and device for compensating for time path
CN102511149B (zh) 监测网络节点的输出时间方法、装置和系统
KR20090071923A (ko) 동기식 이더넷에서 단일 타임 싱크 프레임을 이용한 통신단말 및 브리지 장치의 시간 동기화 방법 및 그 장치
CN117957796A (zh) 不对称延迟补偿
US11191053B1 (en) Network-based clock for time distribution across a wireless network
CN114745070A (zh) 非对称性线路时延计算方法与系统
WO2017071759A1 (en) Communication network control method and controller

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant