KR20160010876A - 통신 시스템에서 송신기 등화를 구성하기 위한 기술 - Google Patents

통신 시스템에서 송신기 등화를 구성하기 위한 기술 Download PDF

Info

Publication number
KR20160010876A
KR20160010876A KR1020160001633A KR20160001633A KR20160010876A KR 20160010876 A KR20160010876 A KR 20160010876A KR 1020160001633 A KR1020160001633 A KR 1020160001633A KR 20160001633 A KR20160001633 A KR 20160001633A KR 20160010876 A KR20160010876 A KR 20160010876A
Authority
KR
South Korea
Prior art keywords
communication
transmitter equalization
communication device
register
lane interface
Prior art date
Application number
KR1020160001633A
Other languages
English (en)
Other versions
KR101696136B1 (ko
Inventor
아디 오 랜
Original Assignee
인텔 코포레이션
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 인텔 코포레이션 filed Critical 인텔 코포레이션
Publication of KR20160010876A publication Critical patent/KR20160010876A/ko
Application granted granted Critical
Publication of KR101696136B1 publication Critical patent/KR101696136B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/03Shaping networks in transmitter or receiver, e.g. adaptive shaping networks
    • H04L25/03878Line equalisers; line build-out devices
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/03Shaping networks in transmitter or receiver, e.g. adaptive shaping networks
    • H04L25/03878Line equalisers; line build-out devices
    • H04L25/03885Line equalisers; line build-out devices adaptive
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B01PHYSICAL OR CHEMICAL PROCESSES OR APPARATUS IN GENERAL
    • B01DSEPARATION
    • B01D3/00Distillation or related exchange processes in which liquids are contacted with gaseous media, e.g. stripping
    • B01D3/009Distillation or related exchange processes in which liquids are contacted with gaseous media, e.g. stripping in combination with chemical reactions
    • CCHEMISTRY; METALLURGY
    • C07ORGANIC CHEMISTRY
    • C07CACYCLIC OR CARBOCYCLIC COMPOUNDS
    • C07C51/00Preparation of carboxylic acids or their salts, halides or anhydrides
    • C07C51/16Preparation of carboxylic acids or their salts, halides or anhydrides by oxidation
    • C07C51/21Preparation of carboxylic acids or their salts, halides or anhydrides by oxidation with molecular oxygen
    • C07C51/255Preparation of carboxylic acids or their salts, halides or anhydrides by oxidation with molecular oxygen of compounds containing six-membered aromatic rings without ring-splitting
    • C07C51/265Preparation of carboxylic acids or their salts, halides or anhydrides by oxidation with molecular oxygen of compounds containing six-membered aromatic rings without ring-splitting having alkyl side chains which are oxidised to carboxyl groups
    • CCHEMISTRY; METALLURGY
    • C07ORGANIC CHEMISTRY
    • C07CACYCLIC OR CARBOCYCLIC COMPOUNDS
    • C07C63/00Compounds having carboxyl groups bound to a carbon atoms of six-membered aromatic rings
    • C07C63/14Monocyclic dicarboxylic acids
    • C07C63/15Monocyclic dicarboxylic acids all carboxyl groups bound to carbon atoms of the six-membered aromatic ring
    • C07C63/261,4 - Benzenedicarboxylic acid
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/0264Arrangements for coupling to transmission lines
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/03Shaping networks in transmitter or receiver, e.g. adaptive shaping networks
    • H04L25/03006Arrangements for removing intersymbol interference
    • H04L29/10
    • CCHEMISTRY; METALLURGY
    • C08ORGANIC MACROMOLECULAR COMPOUNDS; THEIR PREPARATION OR CHEMICAL WORKING-UP; COMPOSITIONS BASED THEREON
    • C08GMACROMOLECULAR COMPOUNDS OBTAINED OTHERWISE THAN BY REACTIONS ONLY INVOLVING UNSATURATED CARBON-TO-CARBON BONDS
    • C08G63/00Macromolecular compounds obtained by reactions forming a carboxylic ester link in the main chain of the macromolecule
    • C08G63/02Polyesters derived from hydroxycarboxylic acids or from polycarboxylic acids and polyhydroxy compounds
    • C08G63/12Polyesters derived from hydroxycarboxylic acids or from polycarboxylic acids and polyhydroxy compounds derived from polycarboxylic acids and polyhydroxy compounds
    • C08G63/16Dicarboxylic acids and dihydroxy compounds
    • C08G63/18Dicarboxylic acids and dihydroxy compounds the acids or hydroxy compounds containing carbocyclic rings
    • C08G63/181Acids containing aromatic rings
    • C08G63/183Terephthalic acids
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/03Shaping networks in transmitter or receiver, e.g. adaptive shaping networks
    • H04L25/03006Arrangements for removing intersymbol interference
    • H04L2025/03433Arrangements for removing intersymbol interference characterised by equaliser structure
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/03Shaping networks in transmitter or receiver, e.g. adaptive shaping networks
    • H04L25/03006Arrangements for removing intersymbol interference
    • H04L2025/03777Arrangements for removing intersymbol interference characterised by the signalling
    • H04L2025/03802Signalling on the reverse channel
    • H04L2025/03808Transmission of equaliser coefficients

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Power Engineering (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Organic Chemistry (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • Oil, Petroleum & Natural Gas (AREA)
  • Information Transfer Systems (AREA)
  • Cable Transmission Systems, Equalization Of Radio And Reduction Of Echo (AREA)
  • Small-Scale Networks (AREA)

Abstract

통신 시스템에서 송신기 등화를 위한 기술들은 제 1 통신 디바이스의 송신기 등화 레지스터로부터 로컬 송신기 등화 세팅들을 판독하는 것 및 로컬 송신기 등화 세팅들을 칩 대 칩 통신 링크를 통해 제 1 통신 디바이스와 통신가능하게 결합되는 제 2 통신 디바이스의 송신기 등화 레지스터에 기록하는 것을 포함하다. 추가적으로, 요청되는 송신기 등화 세팅들은 제 2 통신 디바이스의 송신기 등화 레지스터로부터 판독되고 제 1 통신 디바이스의 송신기 등화 레지스터에 기록될 수 있다. 판독 및 기록 프로세스는 반대 통신 방향에 대해 그리고 제 1 및 제 2 통신 디바이스들의 다른 통신 레인 인터페이스들에 대해 반복될 수 있다.

Description

통신 시스템에서 송신기 등화를 구성하기 위한 기술{TECHNOLOGIES FOR CONFIGURING TRANSMITTER EQUALIZATION IN A COMMUNICATION SYSTEM}
본 출원은 2014년 3월 10일에 출원되고 발명의 명칭이 "TECHNOLOGIES FOR CONFIGURING TRANSMITTER EQUALIZATION IN A COMMUNICATION SYSTEM"인 미국 가특허 출원 제 61/950,436 호에 대하여 35 U.S.C.§119(e) 하에서의 우선권인, 2014년 12월 23일에 출원되고 발명의 명칭이 "TECHNOLOGIES FOR CONFIGURING TRANSMITTER EQUALIZATION IN A COMMUNICATION SYSTEM"인 미국 특허 출원 제 14/580,823 호의 연속 출원이다.
본 발명은 통신 시스템에서 송신기 등화(equalization)를 구성하기 위한 기술에 관한 것이다.
멀티 링크 "탑-오브-랙(top-of-rack)" 이더넷 스위치와 같은 일부 통신 시스템들은 때때로 "스위치 칩"이라 칭해지고, 전형적으로 광 모듈들이 플러깅(plugging)될 수 있는 여러 리셉터클(receptacle)들에 접속되는 주 통신 제어기를 포함한다. 특정한 구현에 따라, 통신 제어기는 적절한 통신 인터페이스를 사용하여 임의의 수의 그와 같은 모듈들과 통신하도록 구성될 수 있다. 하나의 그와 같은 인터페이스는 100 기가비트 접속 유닛 인터페이스-4(100 Gigabit Attachment Unit Interface-4; CAUI-4) 칩 대 모듈 인터페이스이고, 이는 전기전자 기술자 협회(institute of Electric and Electronics Engineers; IEEE) P802.3bm 사양에 의해 정의된다. CAUI-4 칩 대 모듈 인터페이스는 병렬의 네 개의 레인(lane)들을 각 레인 별로 25.78 기가보(gigabaud) 시그널링으로 사용하여 칩들과 모듈들 사이에 초당 최대 100 기바비트들의 데이터 속도로 통신하는 것이 가능하다. 물론 데이터를 그와 같은 높은 보 레이트들(baud rates)로 칩들과 모듈 사이에서 송신하는 것은 강한 신호 무결성(signal integrity)을 필요로 하고, 이는 CAUI-4 칩 대 모듈 인터페이스 사양에 의해 요구되는 낮은 비트 에러비(bit error ratio; BER)를 만족시키기 위해 칩과 각각의 모듈 사이의 거리를 몇 인치로 제한한다.
모듈들을 전형적인 제한된 거리보다 더 먼 거리에 배치하는 것을 가능하게 하기 위해, CAUI-4는 통신 제어기(예를 들어, 스위치 칩)와 연관되는 모듈 사이의 전체 거리를 연장시키기 위해 리타이머(retimer) 칩들의 사용을 가능하게 하는 칩 대 칩 인터페이스를 정의한다. 거리를 훨씬 멀리 증가시키기 위해, 다수의 리타이머들이 직렬로 사용될 수 있다. 전체 거리의 증가는 CAUI-5 칩 대 칩 링크의 양 측들에서의 송신측 등화를 명시함으로써 달성된다. 예를 들어, IEEE P802.3bm, Annex 83D, 드래프트 2.1 사양은 송신기 등화를 서너 개의 가능한 결합들로부터 선택되는 필터 계수들을 가지는 3탭 피드 전송 필터(three-tap feed forward filter)로서 정의한다. 그러나, IEEE P802.bm 사양은 등화 세팅들을 선택 또는 제어하기 위한 임의의 특정한 기능을 정의하지 않는다. 필터 계수들의 튜닝(tuning)을 가능하게 하기 위해 일부 통신 시스템들이 파트너 대 파트너 대역 내(in-band) 백 채널(back channel) 통신이 가능할지라도, 그와 같은 대역 내 백 채널 통신들은 복잡하고 시스템 성능을 저해할 수 있다.
본원에서 기술되는 개념들은 첨부 도면들에서 예로 설명되고 제한하도록 설명되지 않는다. 설명의 간소화 및 명료화를 위해, 도면들에서 도시된 요소들은 반드시 축적에 따라 도시되지 않는다. 적절하다고 간주되는 경우, 대응하거나 유사한 요소들을 표시하기 위해 참조 라벨들이 도면들 사이에서 반복되었다.
도 1은 송신기 등화 기술을 포함하는 통신 시스템의 적어도 하나의 실시예의 간소화된 블록도이다.
도 2는 도 1의 통신 시스템의 통신 제어기의 적어도 하나의 실시예의 간소화된 블록도이다.
도 3은 송신기 등화기의 기능 모델의 적어도 하나의 실시예의 간소화된 블록도이다.
도 4는 실례의 전구체(pre-cursor) 탭(tap) 값들 및 연관되는 전구체 탭 계수들의 간소화된 표이다.
도 5는 실례의 후구체(post-cursor) 탭 값들 및 연관되는 후구체 탭 계수들의 간소화된 표이다.
도 6은 도 1의 통신 시스템의 리타이머의 적어도 하나의 실시예의 간소화된 블록도이다.
도 7은 도 2의 통신 제어기의 스위치 제어기 및/또는 도 3의 리타이머의 칩 대 칩 통신 인터페이스의 적어도 하나의 실시예의 간소화된 블록도이다.
도 8은 도 7의 칩 대 칩의 각 레인 별 실례의 레지스터 어드레스(register address)들의 간소화된 표이다.
도 9는 도 7의 칩 대 칩 통신 인터페이스의 실례의 송신기 등화 레지스터의 간소화된 블록도이다.
도 10은 송신기 등화 레지스터의 각 레지스터 뱅크(register bank) 별로 실례의 비트 범위들을 도시하는 도 9의 송신기 등화 레지스터의 간소화된 블록도이다.
도 11 및 도 12는 도 7의 송신기 등화 레지스터의 실례의 레지스터 뱅크 세팅들의 간소화된 표이다.
도 13은 도 2의 통신 제어기의 스테이션 관리 엔티티(entity)의 환경의 적어도 하나의 실시예의 간소화된 블록도이다.
도 14는 도 1의 통신 시스템의 통신 디바이스들의 송신기 등화 세팅들을 초기화하는 방법의 적어도 하나의 실시예의 간소화된 흐름도이다.
도 15는 도 7의 칩 대 칩 통신 인터페이스의 수신기에 의해 실행될 수 있는 송신기 등화를 요청하는 방법의 적어도 하나의 실시예의 간소화된 흐름도이다.
도 16은 도 13의 통신 제어기의 스테이션 관리 엔티티에 의해 실행될 수 있는 송신기 등화를 수행하는 방법의 적어도 하나의 실시예의 간소화된 흐름도이다.
도 17 및 도 18은 2개의 통신 디바이스들의 통신 레인에 대한 송신기 등화를 수행하는 방법의 적어도 하나의 실시예의 간소화된 흐름도이다.
본 발명의 개념들이 다양한 수정과 대안의 형태가 가능할지라도, 이의 특정한 실시예들이 도면들에서 예로 도시되었고 본원에서 상세하게 기술될 것이다. 그러나, 본 발명의 개념을 개시된 특정한 형태로 제한할 의도는 없고, 오히려 본 발명 및 첨부된 청구항들에 부합하는 모든 수정들, 등가들 및 대안들을 포괄하는 것이 의도된다.
명세서에서 "하나의 실시예", "실시예", "실례의 실시예" 등이라 함을 기술되는 실시예가 특정한 특징, 구조 또는 특성을 포함할 수 있음을 나타내지만, 모든 실시예가 상기 특정한 특징, 구조 또는 특성을 포함할 수 있거나 반드시 포함하는 것이 아닐 수 있다. 더욱이, 그와 같은 어구들은 반드시 동일한 실시예들을 칭하는 것은 아니다. 게다가, 특정한 특징, 구조 또는 특성이 하나의 실시예와 관련하여 기술될 때, 명시적으로 기술되든지 또는 아닌지 간에 다른 실시예들과 관련하여 그와 같은 특징, 구조 또는 특성을 달성하는 것이 당업자의 지식 내에 있음이 언급된다. 추가로, 목록 내에 "적어도 하나의 A, B 및 C"의 형태로 포함되는 아이템들은 (A); (B); (C): (A 및 B); (B 및 C); 또는 (A, B 및 C)를 의미할 수 있다. 유사하게, "A, B 또는 C 중 적어도 하나"의 형태로 기재되는 아이템들은 (A); (B); (C): (A 및 B); (B 및 C); 또는 (A, B 및 C)를 의미할 수 있다.
개시되는 실시예들은 일부 경우들에서, 하드웨어, 펌웨어, 소프트웨어 또는 이들의 임의의 결합으로 구현될 수 있다. 개시되는 실시예들은 또한 하나 이상의 프로세서들에 의해 판독되고 실행될 수 있는 하나 이상의 일시적 또는 비일시적 머신 판독 가능(예를 들어, 컴퓨터 판독 가능) 저장 매체에 의해 실행되거나 또는 상기 매체 상에 저장되는 명령어로서 구현될 수 있다. 머신 판독 가능 저장 매체는 머신에 의해 판독 가능한 형태로 정보를 저장 또는 송신하기 위해 임의의 저장 디바이스, 메커니즘 또는 다른 물리 구조로서 실시될 수 있다(예를 들어, 휘발성 또는 비휘발성 메모리, 매체 디스크 또는 다른 매체 디바이스).
도면들에서, 일부 구조 또는 방법 피처(feature)들은 특정한 배열들 및/또는 순서들로 도시될 수 있다. 그러나, 그와 같은 특정한 배열들 및/또는 순서들이 요구되지 않을 수 있음이 인정되어야 한다. 오히려, 일부 실시예들에서, 그와 같은 피처들은 실례의 도면들에서 도시된 것과는 상이한 방식 및/또는 순서로 배열될 수 있다. 추가적으로, 특정한 도면에 구조 또는 방법 피처를 포함하는 것은 그와 같은 피처가 모든 실시예들에서 필요하다는 것을 함축하도록 의도되지 않으며, 일부 실시예들에서는 포함되지 않거나 또는 다른 피처들과 결합될 수 있다.
이제 도 1을 참조하면, 실례의 통신 시스템(100)은 통신 제어기(102), 복수의 모듈들(104) 및 복수의 리타이머들(106)을 포함한다. 통신 시스템(100)은 예를 들어, 이더넷 탑-오브-랙 스위치 또는 다른 통신 디바이스 또는 시스템으로 실시될 수 있다. 통신 제어기(102)는 스위치 칩으로 실시될 수 있고 실례로 일부 실시예들에서 광 모듈들로서 실시될 수 있는 모듈들(104)의 각각과 통신하도록 구성된다. 실례의 실시예에서, 통신 제어기(102)는 CAUI-4 사양에 따라 모듈들(104)와 통신한다. 모듈들(104)의 일부는 통신 제어기(102)로부터 CAUI-4 칩 대 모듈 사양 하에서 허용된 최대 거리보다 더 먼 거리로 위치될 수 있으므로, 통신 제어기(102)는 통신 경로 내에 하나 이상의 리타이머들(106)을 사용하여 그와 같은 원격의 모듈들(104)과의 통신을 가능하게 할 수 있다.
도 1의 실례의 실시예에 도시되는 바와 같이, 통신 제어기(102)는 CAUI-4 칩 대 칩 통신 링크(110)를 통해 각각의 리타이머(106)에 통신가능하게 결합된다. 각각의 리타이머(106)는 CAUI-4 칩 대 모듈 통신 링크(112)와 아이 스퀘어 씨(inter-integrated circuit; I2C) 통신 링크(114)를 통해 연관되는 모듈(104)에 또는 CAUI-4 칩 대 칩 통신 링크(110)를 통해 다른 리타이머(106)에 통신가능하게 결합될 수 있다. 통신 제어기(102)의 허용 가능한 거리 내에 위치되는 통신 시스템(100)의 상기 모듈들(104)의 경우, 통신 제어기(102)는 연관되는 CAUI-4 칩 대 모듈 통신 링크(112)를 통해 그러한 로컬적인 모듈들(104)에 통신가능하게 직접적으로 결합된다. 게다가, 통신 제어기(102)로부터 최대 표준 거리보다 더 멀리 떨어진 거리에 위치되는 상기 모듈들(104)의 경우, 모듈(104)을 통신 제어기(102)에 접속하기 위해 2개 이상의 리타이머들(106)이 직렬로 사용될 수 있다(예를 들어, 도 1의 가장 오른쪽의 리타이머들(106)을 참조할 것). 통신 링크들(110, 112)의 각각은 실례로 CAUI-4 사양에 의해 정의되는 바와 같은 통신을 가능하게 하기 위해 네 개의 병렬 통신 레인들을 포함한다.
도 1에 도시되는 바와 같이, 통신 제어기(102)는 또한 전용 통신 버스(120)를 통해 각각의 리타이머(106)에 통신하도록 결합된다. 실례의 실시예에서, 전용 통신 버스(120)는 IEEE P802.bm 사양의 조항 45에 따라 관리 데이터 입력/출력(management data input/output; MDIO) 버스로서 실시되지만, 다른 실시예들에서 다른 전용 통신 버스들이 사용될 수 있다. 더 상세하게 후술되는 바와 같이, 전용 통신 버스(120)로 인해 통신 제어기(102)는 설정된 CAUI-4 칩 대 칩 통신 링크들(110)에 걸친 통신을 요구하지 않고 통신 시스템(100)의 각각의 CAUI-4 송신기의 송신기 필터 등화를 개시, 구성 및 관리하는 것이 가능하다.
이제 도 2를 참조하면, 실례의 실시예에서, 통신 제어기(102)는 스위치 제어기(200) 및 스테이션 관리 엔티티(202)를 포함한다. 스위치 제어기(200)는 "스위치 칩"으로서 실시될 수 있고 CAUI-4 사양에 따라 모듈들(104) 및/또는 리타이머들(106)과 통신하도록 구성된다. 리타이머들(106)과의 통신들을 가능하게 하기 위해, 스위치 제어기(200)는 하나 이상의 칩 대 칩 통신 인터페이스들(210)을 포함할 수 있다. 각각의 칩 대 칩 통신 인터페이스(210)는 4개의 통신 레인 인터페이스들(212, 214, 216, 218)을 포함하고, 여기서 각각의 통신 레인 인터페이스(212, 214, 216, 218)는 대응하는 송신기 및 수신기 회로를 포함하다. 도 2에서는 단 4개의 칩 대 칩 통신 인터페이스들(210)이 도시될지라도, 스위치 제어기(200)는 다른 실시예들에서 추가의 또는 더 적은 칩 대 칩 통신 인터페이스들(210)을 포함할 수 있다. 게다가, 스위치 제어기(200)는 로컬의 모듈(104)와 직접적으로 통신하는 것을 가능하게 하기 위해 하나 이상의 칩 대 모듈 통신 인터페이스들(도시되지 않음)을 포함할 수 있다.
스위치 제어기(200)는 또한 메모리(220)를 포함한다. 메모리(220)는 실례로 비휘발성 메모리로서 실시된다. 메모리(220)가 실례로 스위치 제어기(200) 내에 포함되는 것으로 도시될지라도, 메모리(220)는 스위치 제어기(200) 및/또는 통신 제어기(102) 외부에 위치될 수 있음이 인정되어야 한다. 더 상세하게 후술되는 바와 같이, 메모리(220)는 시스템(100)의 다양한 칩 대 칩 통신 인터페이스들(210)의 송신기들의 송신기 등화 레지스터들을 개시하기 위하여 초기의 송신기 등화 세팅들을 저장한다.
CAUI-4 사양은 송신기 등화기의 기능 모델을 3-탭 트랜스버설 필터(three tap transversal filter)로서 정의한다. 각각의 칩 대 칩 통신 인터페이스(210)의 각각의 통신 레인 인터페이스(212, 214, 216, 218)에서 구현되는 송신기 등화기의 기능 모듈을 표현하는 실례의 송신기 등화기(300)는 도 3에 도시된다. 송신기 등화기(300)는 전구체 탭 c(-1)(302), 구체(cursor) 탭 c(0)(304) 및 후구체 탭 c(1)(306)을 포함한다. 실례의 실시예에서, 필터 탭 세팅들의 각각의 세트는 2 비트들을 사용하는 전구체 탭 c(-1)(302)에 대한 네 개의 가능한 탭 값들 중 하나를 식별하고 후구체 탭(c(1))(306)에 대한 여섯 개의 가능한 탭 값들 중 하나를 식별한다. 예를 들어, 도 4의 표(400)에서 도시되는 바와 같이, 전구체 탭 값은 0+/-0.04의 전구체 탭 c(-1) 계수들을 선택하기 위해 "0"의 값으로 세팅되거나, -0.05+/-0.04의 전구체 탭 c(-1) 계수를 선택하기 위해 "1"의 값으로 세팅되거나, -0.05+/-0.04의 전구체 탭 c(-1) 계수를 선택하기 위해 "2"의 값으로 세팅되거나 또는 -0.15+/-0.04의 전구체 탭 c(-1) 계수를 선택하기 위해 "3"의 값으로 세텅될 수 있다. 유사하게, 도 5의 표(500)에서 도시되는 바와 같이, 후구체 탭 값은 0+/-0.04의 후구체 탭 c(1) 계수를 선택하기 위해 "0"의 값으로 세팅되거나, -0.05+/-0.04의 후구체 탭 c(1) 계수를 선택하기 위해 "1"의 값으로 세팅되거나, -0.1+/-0.04의 후구체 탭 c(1) 계수를 선택하기 위해 "2"의 값으로 세팅되거나, -0.15+/-0.04의 후구체 탭 c(1) 계수를 선택하기 위해 "3"의 값으로 세팅되거나, -0.2+/-0.04의 후구체 탭 c(1) 계수를 선택하기 위해 "4"의 값들로 세팅되거나, 또는 -0.25+/-0.04의 후구체 탭 c(1) 계수를 선택하기 위해 "5"의 값으로 세팅될 수 있다. 그러한 바와 같이, 실례의 실시예에서, 필터 탭 계수 세팅들의 각각의 세트는 5 비트들로서 실시될 수 있다. 커서 탭 c(0) 계수는 식: c(0) - c(1) - c(-1) = 1이 만족되도록, 다른 두 탭 계수들 c(-1) 및 c(1)의 값들에 기초하여 계산될 수 있다.
스테이션 관리 엔티티(202)는 전용 통신 버스(120)를 거쳐 리타이머들(106)과 통신하는 것을 가능하게 할 수 있는 임의의 유형의 통신 디바이스 또는 회로로서 실시될 수 있다. 상술한 바와 같이, 전용 통신 버스(120)는 실례로, MDIO 버스이고, 스테이션 관리 엔티티(202)는 MDIO 통신 디바이스로서 실시될 수 있다. 스테이션 관리 엔티티(202)가 도 2에서 통신 제어기(102)의 일부로서 도시될지라도, 스테이션 관리 엔티티(202)는 다른 실시예들에서 통신 제어기(102)(예를 들어, 스위치 제어기(200))와 별개로, 그러나 이와 통신가능하게 결합될 수 있다. 더 상세하게 후술되는 바와 같이, 스테이션 관리 엔티티(202)는 통신 시스템(100)의 칩 대 칩 통신 인터페이스(210)의 CAUI-4 송신기들의 필터 등화를 개시하고 구성하도록 구성된다.
이제 도 6을 참조하면, 각각의 리타이머(106)는 스위치 제어기(200)의 칩 대 칩 통신 인터페이스들(210)과 유사한 하나 이상의 칩 대 칩 통신 인터페이스들(210)을 포함할 수 있다. 예를 들어, 리타이머(106)가 모듈(104)에 통신가능하게 결합되는 실시예들에서, 리타이머(106)는 단 하나의 칩 대 칩 통신 인터페이스(210)를 포함할 수 있다. 대안으로, 리타이머(106)는 둘 이상의 칩 대 칩 통신 인터페이스들(210)을 포함할 수 있으나, 칩 대 칩 통신 인터페이스들(210) 중 단 하나 이상만이 특정한 구현에서(예를 들어, 리타이머(106)가 모듈(104)에 통신가능하게 결합될 때) 사용될 수 있다. 물론, 리타이머(106)는 또한 리타이머(106)와 모듈(104) 사이의 통신들을 가능하게 하기 위해 칩 대 모듈 통신 인터페이스(도시되지 않음)를 포함할 수 있다.
이제 도 7을 참조하면, 스위치 제어기(200)와 각각의 리타이머(106)를 포함하는, 시스템(100)의 통신 디바이스들의 각각의 칩 대 칩 통신 인터페이스(210)는 복수의 통신 레인 인터페이스들을 포함한다. 상술한 바와 같이, 실례의 칩 대 칩 통신 인터페이스들(210)은 CAUI-4 칩 대 칩 통신 인터페이스들로서 실시되고, 그러한 바와 따라, 각각의 인터페이스(210)는 4개의 통신 레인 인터페이스들(212, 214, 216, 218)을 포함한다. 각각의 통신 레인 인터페이스는 송신 방향을 위한 송신기 등화 레지스터(700, 704, 708, 712) 및 수신 방향을 위한 송신기 등화 레지스터(702, 706, 710, 714)를 포함한다. 실례로, 시스템(100)의 통신 디바이스들의 송신 방향은 통신 제어기(102)로부터 멀어지는 쪽으로 정의되고 수신 방향은 통신 제어기(102) 쪽으로 정의된다. 물론, 다른 실시예들에서, 다른 참조 방향들이 사용될 수 있다.
실례의 실시예에서, 각각의 통신 레인 인터페이스(212, 214, 216, 218)는 또한 소프트웨어, 펌웨어, 하드웨어 또는 이들의 결합으로서 실시될 수 있는 요청 모듈(750)을 포함한다. 예를 들어, 요청 모듈(750)은 연관되는 통신 레인 인터페이스(212, 214, 216, 218)의 다른 회로의 프로세서, 연관되는 통신 디바이스(예를 들어, 스위치 제어기(200) 또는 리타이머(106)), 통신 디바이스들에 의해 실행되는 펌웨어 또는 애플리케이션 소프트웨어 등의 호스트 프로세서에 의해 설정될 수 있다. 사용 시에, 요청 모듈(750)은 연관되는 통신 레인 인터페이스(212, 214, 216, 218)의 수신기에 의해 송신기 등화가 요구되는지를 결정하도록 구성된다. 송신기 등화가 바람직하면, 요청 모듈(750)은 연관되는 통신 레인 인터페이스(212, 214, 216, 218)의 수신기의 송신기 등화 레지스터의 요청 플래그(flag)를 세팅하고 더 상세하게 후술되는 바와 같이 원하는 송신기 등화 세팅들을 수신기의 송신기 등화 레지스터에 기록할 수 있다.
도 8에 도시되는 바와 같이, 칩 대 칩 통신 인터페이스(210)의 각각의 송신기 등화 레지스터(700, 702, 704, 706, 708, 710, 712, 714)는 송신기 등화 레지스터에 기록 및 판독하기 위해 액세스될 수 있는 연관 어드레스를 가진다. 실례의 실시예에서, 통신 레인 0 인터페이스(212)에 대한 송신 방향(700)으로의 송신기 등화 레지스터는 1.184의 어드레스를 가지고, 통신 레인 0 인터페이스(212)에 대한 수신 방향(702)으로의 송신기 등화 레지스터는 1.180의 어드레스를 가지며, 통신 레인 1 인터페이스(214)에 대한 송신 방향(704)으로의 송신기 등화 레지스터는 1.185의 어드레스를 가지고, 통신 레인 1 인터페이스(214)에 대한 수신 방향(706)으로의 송신기 등화 레지스터는 1.181의 어드레스를 가지고, 통신 레인 2 인터페이스(216)의 송신 방향(708)으로의 송신기 등화 레지스터는 1.186의 어드레스를 가지고, 통신 레인 2 인터페이스(216)에 대한 수신 방향(710)으로의 송신기 등화 레지스터는 1.182의 어드레스를 가지고, 통신 레인 3 인터페이스(218)에 대한 송신 방향(712)으로의 송신기 등화 레지스터는 1.187의 어드레스를 가지고, 통신 레인 3 인터페이스(218)에 대한 수신 방향(714)으로의 송신기 등화 레지스터는 1.183의 어드레스를 가진다. 물론, 다른 실시예들에서, 송신기 등화 레지스터(700, 702, 704, 706, 708, 710, 712, 714)에 대해 다른 레지스터 어드레스들이 사용될 수 있다.
이제 도 9를 참조하면, 실례의 송신기 등화 레지스터(900)는 요청 플래그(902), 후구체 요청 레지스터 뱅크(bank)(904), 전구체 요청 레지스터 뱅크(906), 후구체 원격 세팅 레지스터 뱅크(908), 전구체 원격 세팅 레지스터 뱅크(910), 후구체 로컬 세팅 레지스터 뱅크(912) 및 전구체 로컬 세팅 레지스터 뱅크(914)를 포함한다. 실례의 실시예에서, 상술한 송신기 등화 레지스터들(700, 702, 704, 706, 708, 710, 712, 714)은 송신기 등화 레지스터(900)로서 실시된다.
더 상세하게 후술되는 바와 같이, 요청 플래그(902)는 자체의 파트너 통신 디바이스의 대응하는 레인 송신기의 송신기 등화를 요청하기 위해 통신 레인 인터페이스(212, 214, 216, 218)의 수신기에 의해 사용된다. 도 10에 도시되는 바와 같이, 요청 플래그(902)는 실례로 송신기 등화 레지스터(900)의 비트(15)로서 실시된다. 추가로, 도 11에 도시되는 바와 같이, 요청 플래그를 참(true)으로 세팅함으로써, 수신기는 파트너 송신기 등화에 대한 변경을 요청할 수 있다. 유사하게, 요청 플래그를 거짓(false)으로 세팅함으로써, 수신기는 상기 특정한 레인 및 송신 방향에 대해 어떠한 송신기 등화도 필요하지 않음을 표시할 수 있다.
후구체 요청 레지스터 뱅크(904) 및 전구체 요청 레지스터 뱅크(906)는 원하는 송신기 등화 세팅들을 표시하기 위해 통신 레인 인터페이스의 수신기에 의해 사용될 수 있다. 이렇게 하기 위해, 요청 플래그(902)를 세팅하는 것 외에도, 연관되는 통신 레인 인터페이스(212, 214, 216, 218)의 요청 모듈(750)은 원하는 후구체 c(1) 및 전구체 c(-1) 탭 값들을 대응하는 후구체 요청 레지스터 뱅크(904) 및 전구체 요청 레지스터 뱅크(906)에 기록할 수 있다. 도 10에서 도시되는 바와 같이, 후구체 요청 레지스터 뱅크(904)는 실례로 송신기 등화 레지스터(900)의 비트들(14, 13, 12)로서 실시되고 전구체 요청 레지스터 뱅크(906)는 실례로 송신기 등화 레지스터(900)의 비트들(11 및 10)로서 실시된다.
도 11에 도시되는 바와 같이, 요청 모듈(750)은 연관되는 변수 Requested_eq_cl을 0의 후구체 탭 값과 0+/-0.04의 연관되는 후구체 탭 c(1) 계수를 선택하는 "0"의 값으로 세팅하기 위해 이진수 "000"를 후구체 레지스터 뱅크(904)에; 연관되는 변수 Requested_eq_cl을 1의 후구체 탭 값과 -0.05+/-0.04의 연관되는 후구체 탭 c(1) 계수를 선택하는 "1"의 값으로 세팅하기 위해 이진수 "001"를 후구체 레지스터 뱅크(904)에; 연관되는 변수 Requested_eq_cl을 2의 후구체 탭 값과 -0.1+/-0.04의 연관되는 후구체 탭 c(1) 계수를 선택하는 "2"의 값으로 세팅하기 위해 이진수 "010"를 후구체 레지스터 뱅크(904)에; 연관되는 변수 Requested_eq_cl을 3의 후구체 탭 값과 -0.15+/-0.04의 연관되는 후구체 탭 c(1) 계수를 선택하는 "3"의 값으로 세팅하기 위해 이진수 "011"을 후구체 레지스터 뱅크(904)에; 연관되는 변수 Requested_eq_cl을 4의 후구체 탭 값과 -0.2+/-0.04의 연관되는 후구체 탭 c(1) 계수를 선택하는 "4"의 값으로 세팅하기 위해 이진수 "100"를 후구체 레지스터 뱅크(904)에; 또는 연관되는 변수 Requested_eq_cl을 5의 후구체 탭 값과 -0.25+/-0.04의 연관되는 후구체 탭 c(1) 계수를 선택하는 "5"의 값으로 세팅하기 위해 이진수 "101"을 후구체 레지스터 뱅크(904)에 기록할 수 있다.
유사하게, 요청 모듈(750)은 연관되는 변수 Requested_eq_ cm1을 0의 전구체 탭 값 및 0+/-0.04의 연관되는 전구체 탭 c(1) 계수를 선택하는 "0"의 값으로 세팅하기 위해 이진수 "00"을 전구체 요청 레지스터 뱅크(906)에; 연관되는 변수 Requested_eq_c1을 1의 전구체 탭 값 및 -0.05+/-0.04의 연관되는 전구체 탭 c(1) 계수를 선택하는 "1"의 값으로 세팅하기 위해 이진수 "01"를 전구체 요청 레지스터 뱅크(906)에; 연관되는 변수 Requested_eq_ cm1을 2의 전구체 탭 값 및 -0.1+/-0.04의 연관되는 전구체 탭 c(1) 계수를 선택하는 "2"의 값으로 세팅하기 위해 이진수 "10"를 전구체 요청 레지스터 뱅크(906)에; 또는 연관되는 변수 Requested_eq_ c1을 3의 전구체 탭 값 및 -0.15+/-0.04의 연관되는 전구체 탭 c(1) 계수를 선택하는 "3"의 값으로 세팅하기 위해 이진수 "11"를 전구체 요청 레지스터 뱅크(906)에 기록할 수 있다.
후구체 원격 세팅 레지스터 뱅크(908) 및 전구체 원격 세팅 레지스터 뱅크(910)는 대응하는 통신 레인의 파트너 송신기에 의해 사용되는 현재의 송신기 등화 세팅들을 저장하기 위해 통신 레인 인터페이스(212, 214, 216, 218)의 수신기에 의해 사용된다. 후구체 원격 세팅 레지스터 뱅크(908) 및 전구체 원격 세팅 레지스터 뱅크(910)에 저장되는 값은 각각 파트너 송신기에 의해 사용되는 후구체 탭 c(-1) 및 전구체 탭 c(1)의 계수를 나타낸다. 사용 시에, 더 상세하게 후술되는 바와 같이, 스테이션 관리 엔티티(202)는 파트너 송신기의 후구체 세팅 값 및 전구체 세팅 값을 판독하고 이 값들을 수신기의 후구체 원격 세팅 레지스터 뱅크(908) 및 전구체 원격 세팅 레지스터 뱅크(910)에 기록한다. 도 10에 도시되는 바와 같이, 후구체 원격 세팅 레지스터 뱅크(908)는 실례로 송신기 등화 레지스터(900)의 비트들(9, 8 및 7)로서 실시되고, 전구체 요청 레지스터 뱅크(906)는 실례로 송신기 등화 레지스터(900)의 비트들(6 및 5)로서 실시된다.
도 11에서 도시되는 바와 같이, 스테이션 관리 엔티티(202)는 연관되는 변수 Remote_eq_c1을, 후구체 탭 값을 0으로 세팅하고 연관되는 후구체 탭 c(1) 계수가 0+/-0.04라고 표시하는 "0"의 값으로 세팅하기 위해서, 이진수 "000"을 후구체 원격 세팅 레지스터 뱅크(908)에; 연관되는 변수 Remote_eq_ c1을, 후구체 탭 값을 1으로 세팅하고 연관되는 후구체 탭 c(1) 계수가 -0.5+/-0.04라고 표시하는 "1"의 값으로 세팅하기 위해서, 이진수 "001"을 후구체 원격 세팅 레지스터 뱅크(908)에; 연관되는 변수 Remote_eq_ c1을, 후구체 탭 값을 2로 세팅하고 연관되는 후구체 탭 c(1) 계수가 -0.1+/-0.04라고 표시하는 "2"의 값으로 세팅하기 위해서, 이진수 "010"를 후구체 원격 세팅 레지스터 뱅크(908)에; 연관되는 변수 Remote_eq_ c1을, 후구체 탭 값을 3으로 세팅하고 연관되는 후구체 탭 c(1) 계수가 -0.15+/-0.04라고 표시하는 "3"의 값으로 세팅하기 위해서, 이진수 "011"을 후구체 원격 세팅 레지스터 뱅크(908)에; 연관되는 변수 Remote_eq_ c1을, 후구체 탭 값을 4로 세팅하고 연관되는 후구체 탭 c(1) 계수가 -0.2+/-0.04라고 표시하는 "4"의 값으로 세팅하기 위해서, 이진수 "100"을 후구체 원격 세팅 레지스터 뱅크(908)에; 연관되는 변수 Remote_eq_c1을, 후구체 탭 값을 5로 세팅하고 연관되는 후구체 탭 c(1) 계수가 -0.25+/-0.04라고 표시하는 "5"의 값으로 세팅하기 위해서, 이진수 "101"을 후구체 원격 세팅 레지스터 뱅크(908)에 기록할 수 있다.
유사하게, 스테이션 관리 엔티티(202)는 연관되는 변수 Remote_eq_ cm1을, 전구체 탭 값을 0으로 세팅하고 연관되는 전구체 탭 c(1) 계수가 0+/-0.04라고 표시하는 "0"의 값으로 세팅하기 위해서, 이진수 "00"를 전구체 요청 레지스터 뱅크(906)에; 연관되는 변수 Remote_eq_ cm1을, 전구체 탭 값을 0으로 세팅하고 연관되는 전구체 탭 c(1) 계수가 0+/-0.04라고 표시하는 "0"의 값으로 세팅하기 위해서, 이진수 "01"을 전구체 요청 레지스터 뱅크(906)에; 연관되는 변수 Remote_eq_cm1을, 전구체 탭 값을 0으로 세팅하고 연관되는 전구체 탭 c(1) 계수가 0+/-0.04라고 표시하는 "0"의 값으로 세팅하기 위해서, 이진수 "10"을 전구체 요청 레지스터 뱅크(906)에; 또는 연관되는 변수 Remote_eq_ cm1을, 전구체 탭 값을 0으로 세팅하고 연관되는 전구체 탭 c(1) 계수가 0+/-0.04라고 표시하는 "0"의 값으로 세팅하기 위해서, 이진수 "11"을 전구체 요청 레지스터 뱅크(906)에 기록할 수 있다.
후구체 로컬 세팅(912) 및 전구체 로컬 세팅(914)은 통신 레인 인터페이스(212, 214, 216, 218)의 송신기의 송신기 등화를 제어하기 위해 상기 송신기에 의해 사용된다. 후구체 로컬 세팅 레지스터 뱅크(912) 및 전구체 로컬 세팅 레지스터 뱅크(914)는 각각 송신기에 의해 사용되는 후구체 탭 c(-1) 및 전구체 탭 c(1)의 계수를 나타낸다. 사용 시에, 더 상세하게 후술되는 바와 같이, 스테이션 관리 엔티티(202)는 특정한 통신 레인에 대한 송신기 등화를 수행하기 위해 후구체 로컬 세팅(912) 및 전구체 로컬 세팅(914)에 판독하고 기록한다. 도 10에 도시되는 바와 같이, 후구체 로컬 세팅 레지스터 뱅크(912)는 실례로 송신기 등화 레지스터(900)의 비트들(4, 3 및 2)로서 실시되고 전구체 로컬 세팅 레지스터 뱅크(914)는 실례로 송신기 등화 레지스터(900)의 비트들(1 및 0)로서 실시될 수 있다.
도 12에 도시되는 바와 같이, 스테이션 관리 엔티티(202)는 연관되는 변수 Local_eq_c1을, 0의 후구체 탭 값 및 0+/-0.04의 연관되는 후구체 탭 c(1) 계수를 선택하는 "0"의 값으로 세팅하기 위해서, 이진수 "000"을 후구체 로컬 세팅 레지스터 뱅크(912)에; 연관되는 변수 Local_eq_ c1을, 1의 후구체 탭 값 및 -0.05+/-0.04의 연관되는 후구체 탭 c(1) 계수를 선택하는 "1"의 값으로 세팅하기 위해서, 이진수 "001"를 후구체 로컬 세팅 레지스터 뱅크(912)에; 연관되는 변수 Local_eq_ c1을, 2의 후구체 탭 값 및 -0.1+/-0.04의 연관되는 후구체 탭 c(1) 계수를 선택하는 "2"의 값으로 세팅하기 위해서, 이진수 "010"을 후구체 로컬 세팅 레지스터 뱅크(912)에; 연관되는 변수 Local_eq_ c1을, 3의 후구체 탭 값 및 -0.15+/-0.04의 연관되는 후구체 탭 c(1) 계수를 선택하는 "3"의 값으로 세팅하기 위해서, 이진수 "011"를 후구체 로컬 세팅 레지스터 뱅크(912)에; 연관되는 변수 Local_eq_ c1을, 4의 후구체 탭 값 및 -0.2+/-0.04의 연관되는 후구체 탭 c(1) 계수를 선택하는 "4"의 값으로 세팅하기 위해서, 이진수 "100"을 후구체 로컬 세팅 레지스터 뱅크(912)에; 또는 연관되는 변수 Local_eq_ c1을, 5의 후구체 탭 값 및 -0.25+/-0.04의 연관되는 후구체 탭 c(1) 계수를 선택하는 "5"의 값으로 세팅하기 위해서, 이진수 "101"를 후구체 로컬 세팅 레지스터 뱅크(912)에 기록할 수 있다.
유사하게, 스테이션 관리 엔티티(202)는 연관되는 변수 Local_eq_ cm1를, 0의 전구체 탭 값 및 0+/-0.04의 연관되는 후구체 탭 c(1) 계수를 선택하는 "0"의 값으로 세팅하기 위해서, 이진수 "00"을 전구체 로컬 세팅 레지스터 뱅크(914)에; 연관되는 변수 Local_eq_ cm1를, 1의 전구체 탭 값 및 -0.5+/-0.04의 연관되는 후구체 탭 c(1) 계수를 선택하는 "1"의 값으로 세팅하기 위해서, 이진수 "01"을 전구체 로컬 세팅 레지스터 뱅크(914)에; 연관되는 변수 Local_eq_ cm1를, 2의 전구체 탭 값 및 -0.1+/-0.04의 연관되는 후구체 탭 c(1) 계수를 선택하는 "2"의 값으로 세팅하기 위해서, 이진수 "10"을 전구체 로컬 세팅 레지스터 뱅크(914)에; 연관되는 변수 Local_eq_cm1를, 2의 전구체 탭 값 및 -0.15+/-0.04의 연관되는 후구체 탭 c(1) 계수를 선택하는 "2"의 값으로 세팅하기 위해서, 이진수 "11"을 전구체 로컬 세팅 레지스터 뱅크(914)에 기록할 수 있다.
이제 도 13을 참조하면, 사용 시에, 스테이션 관리 엔티티(202)는 환경(1300)을 설정한다. 실례의 환경(1300)은 송신기 초기화 모듈(1302) 및 송신기 등화 모듈(1304)을 포함한다. 이 모듈들(1302, 1304)의 각각은 하드웨어, 펌웨어, 소프트웨어 또는 이들의 결합으로서 실시될 수 있다. 송신기 초기화 모듈(1302)은 메모리(220)로부터 시스템(100)의 각각의 제어된 CAUI-4 칩 대 칩 통신 인터페이스(210)의 각각의 송신기 별로 초기 송신기 등화 세팅들(1310)을 검색하도록 구성된다. 더 상세하게 후술되는 바와 같이, 송신기 초기화 모듈(1302)은 초기 송신기 등화 세팅들(1310)을 통신 레인 인터페이스들(212, 214, 216, 218)의 송신기 등화 레지스터들(900)에 기록하도록 구성된다. 이 방식에서, 각각의 통신 레인 인터페이스(212, 214, 216, 218)의 각각의 송신기는 초기 송신기 등화 세팅들(1310)의 중앙 저장소로부터 초기화될 수 있다.
송신기 등화 모듈(1304)은 각각의 통신 레인의 통신 레인 인터페이스들(212, 214, 216, 218)의 각 쌍 별로 송신기 등화를 수행하도록 구성된다. 이렇게 하기 위해, 더 상세하게 후술되는 바와 같이, 송신기 등화 모듈(1304)은 각각의 통신 레인 인터페이스(212, 214, 216, 218)의 각 송신기 별로 현재의 송신기 등화 세팅들을 판독하고 현재의 송신기 필터 탭 세팅들을 대응하는 수신기의 송신기 등화 레지스터(900)에 기록하여, 송신기가 현재의 세팅들의 정보를 가지도록 한다. 이렇게 하기 위해, 송신기 등화 모듈(1304)은 각각의 송신기의 후구체 로컬 세팅 레지스터 뱅크(912)와 전구체 로컬 세팅 레지스터 뱅크(914)를 판독하여 송신기 등화 세팅들을 검색하고 이를 각각 대응하는 수신기의 후구체 원격 세팅 레지스터 뱅크(908)와 전구체 원격 세팅 레지스터 뱅크(910)에 기록할 수 있다. 추가적으로, 송신기 등화 모듈(1304)은 대응하는 수신기가 대응하는 수신기의 송신기 등화 레지스터(900)의 요청 플래그를 체크하고 후구체 요청 레지스터 뱅크(904) 및 전구체 요청 레지스터 뱅크(906)로부터 요청된 송신기 등화 세팅들을 판독함으로써 대응하는 수신기가 요청된 송신기 등화를 수신했는지의 여부를 결정할 수 있다. 송신기 등화 모듈(1304)은 그 후에 송신기의 송신기 등화 세팅들을 세팅하기 위해 요청된 송신기 등화 세팅들을 대응하는 송신기의 송신기 등화 레지스터의 후구체 로컬 세팅 레지스터 뱅크(912) 및 전구체 로컬 세팅 레지스터 뱅크(914)에 기록할 수 있다. 송신기 등화 모듈(1304)은 본 통신 레인들에 대한 다른 송신기-수신기 쌍(즉, 반대 통신 방향에 대해)과 임의의 남은 통신 레인 인터페이스들(212, 214, 216, 218)에 대한 송신기-수신기 쌍들에 대하여 언급된 프로세스를 반복할 수 있다.
이제 도 14를 참조하면, 사용 중에, 스테이션 관리 엔티티(202)는 통신 시스템(100)의 통신 디바이스들(예를 들어, 스위치 제어기(200) 및/또는 리타이머들(106))의 송신기 등화 세팅들을 개시하는 방법(1400)을 실행할 수 있다. 방법(1400)은 송신기 등화 세팅들의 초기화가 요구되는지를 스테이션 관리 엔티티(202)가 결정하는 블록(1402)으로 시작한다. 만일 그렇다면, 방법(1400)은 전용 통신 버스(120) 상의 다음 통신 디바이스의 송신기 등화 세팅들이 개시되는 블록(1404)으로 진행한다.
이렇게 하기 위해, 스테이션 관리 엔티티(202)는 각각의 통신 디바이스의 송신기 등화 세팅들을 초기화하는 하위 방법(1406)을 실행할 수 있다. 하위 방법(1406)은 스테이션 관리 엔티티(202)가 메모리(220)로부터 본 통신 디바이스의 다음 송신기에 대한 초기 송신기 등화 세팅들을 판독한다. 상술한 바와 같이, 본 통신 디바이스의 각각의 CAUI-4 칩 대 칩 통신 인터페이스(210)는 4개의 레인들을 포함하고, 각각의 레인은 연관되는 송신기를 가진다. 블록(1410)에서, 스테이션 관리 엔티티(202)는 초기 송신기 등화 세팅들을 본 송신기의 송신기 등화 레지스터(900)에 기록한다. 이렇게 하기 위해, 스테이션 관리 엔티티(202)는 블록(1412)에서 초기 송신기 등화 세팅들을 후구체 로컬 세팅 레지스터 뱅크(912)(즉, 후구체 탭 c(1) 값) 및 전구체 로컬 세팅 레지스터 뱅크(914)(즉, 전구체 탭 c(-1) 값)에 기록할 수 있다. 추가로, 일부 실시예들에서, 스테이션 관리 엔티티(202)는 본 송신기에 대한 초기 송신기 등화 세팅들을 본 송신기의 쌍의 수신기의 송신기 등화 레지스터(900)에 기록할 수 있다. 그렇게 하기 위해, 스테이션 관리 엔티티(202)는 대응하는 수신기의 송신기 등화 레지스터(900)의 후구체 원격 세팅 레지스터 뱅크(908) 및 전구체 원격 세팅 레지스터 뱅크(910)에 초기 송신기 등화 세팅들을 기록할 수 있다.
후속해서, 블록(1416)에서, 스테이션 관리 엔티티(202)는 본 통신 디바이스 내에 임의의 남은 초기화되지 않은 송신기들이 있는지를 결정한다. 초기화되지 않은 송신기들이 남아 있으면, 하위 방법(1406)은 본 통신 디바이스의 다음 송신기에 대한 초기 송신기 등화 세팅들이 메모리(220)로부터 검색되는 블록(1408)으로 역루프된다. 그러나, 초기화되지 않은 송신기들이 본 통신 디바이스 내에 남아 있지 않으면, 하위 방법(1406)은 블록(1418)으로 진행한다. 블록(1418)에서, 스테이션 관리 엔티티(202)는 전용 통신 버스(120) 상에 아직 초기화되지 않았던 어떤 통신 디바이스들이 존재하는지를 결정한다. 만일 그렇다면, 방법(1400)은 전용 통신 버스(120)의 다음의 초기화되지 않은 통신 디바이스가 초기화되는 블록(1404)으로 역루프된다.
이제 도 15를 참조하면, 사용 시에, 시스템(100)의 각각의 통신 디바이스는 송신기 등화를 요청하기 위해 방법(1500)을 실행할 수 있다. 예를 들어, 방법(1500)은 시스템(100)의 디바이스들의 임의의 디바이스의 통신 레인 인터페이스(212, 214, 216, 218)(예를 들어, 요청 모듈(750))의 수신기에 의해 실행될 수 있다. 방법(1500)은 본 송신기 등화 세팅들에 대한 변화가 바람직한지 또는 필요한지를 수신기가 결정하는 블록(1502)으로 시작한다. 만일 그렇다면, 방법(1500)은 수신기가 요청된 송신기 등화 레지스터를 수신기의 송신기 등화 레지스터(900) 내에 로딩(loading)하는 블록(1504)로 진행한다. 그렇게 하기 위해, 수신기는 블록(1506)에서 후구체 탭 c(1)(306)에 대한 요청된 세팅을 자체의 송신기 등화 레지스터(900)의 후구체 요청 레지스터 뱅크(904) 내로 로딩할 수 있다. 추가적으로, 수신기는 블록(1508)에서 전구체 탭 c(-1)(302)의 요청된 세팅을 전구체 요청 레지스터 뱅크(906) 내로 로딩할 수 있다.
후속해서, 블록(1510)에서, 수신기는 등화 변경이 요청된 것을 나타내기 위해 송신기 등화 레지스터(900)의 요청 플래그(902)를 세팅할 수 있다. 이 방법은 그 후에 추가 조정들이 이후에 필요할지를 결정하기 위해 수신기가 송신기 등화 세팅들을 모니터링할 수 있는 블록(1502)으로 역루프된다.
이제 도 16을 참조하면, 스테이션 관리 엔티티(202)는 전용 통신 버스(120) 상의 통신 디바이스들(예를 들어, 스위치 제어기(200) 및/또는 리타이머들(106))의 송신기 등화를 수행하기 위한 방법(1600)을 실행할 수 있다. 방법(1600)은 스테이션 관리 엔티티(202)가 전용 통신 버스 상의 통신 디바이스들("통신 디바이스 A" 및 "통신 디바이스 B")의 쌍에 대한 송신기 등화를 실행할 수 있을지를 결정하는 블록(1602)으로 시작한다. 만일 그렇다면, 방법(1600)은 송신기 등화가 수행되고 있는 통신 디바이스들의 쌍의 다음의 통신 레인의 송신기-수신기 쌍들 모두에 대해 관리 엔티티(202)가 송신기 등화를 수행하는 블록(1600)으로 진행된다.
그렇게 하기 위해, 블록(1606)에서, 스테이션 관리 엔티티(202)는 현재의 통신 레인에 대한 통신 방향으로 송신기 등화를 수행한다. 예를 들어, 블록(1608)에서, 스테이션 관리 엔티티(202)는 본 통신 디바이스 쌍의 통신 디바이스 B에서의 대응하는 수신기의 요청된 세팅들에 기초하여 본 통신 디바이스 쌍의 통신 디바이스 A의 송신기 세팅들을 구성한다. 후속해서, 블록(1610)에서, 스테이션 관리 엔티티(202)는 현재의 통신 레인에 대한 수신 방향으로 송신기 등화를 수행한다. 예를 들어, 블록(1612)에서, 스테이션 관리 엔티티(202)는 본 통신 디바이스 쌍의 통신 디바이스 A에서의 대응하는 수신기의 요청된 세팅들에 기초하여 본 통신 디바이스 쌍의 통신 디바이스 B의 송신기 세팅들을 구성한다.
이제 도 17을 참조하면, 실례의 실시예에서, 스테이션 관리 엔티티(202)는 통신 디바이스들의 쌍("통신 디바이스 A" 및 "통신 디바이스 B")의 단일 통신 레인에 대한 방법(1600)의 블록(1604)의 송신기 등화를 수행하기 위해 방법(1700)을 수행할 수 있다. 실례의 실시예에서, 통신 디바이스 A는 스테이션 관리 엔티티에 가장 가까운 통신 디바이스로서 선택되지만, 다른 실시예들에서는 다른 구성들이 사용될 수 있다. 방법(1700)은 스테이션 관리 엔티티(202)가 통신 디바이스 A의 송신기의 송신기 등화 레지스터(900)로부터 로컬 송신기 등화 세팅들을 판독하는 블록(1702)으로 시작한다. 그렇게 하기 위해, 스테이션 관리 엔티티(202)는 블록(1704)에서 통신 디바이스 A의 송신기의 송신기 등화 레지스터(900)의 전구체 로컬 세팅 레지스터 뱅크(914)를 판독하고 블록(1706)에서 통신 디바이스 A의 송신기의 송신기 등화 레지스터(900)의 후구체 로컬 세팅 레지스터 뱅크(912)를 판독한다.
블록(1708)에서, 스테이션 관리 엔티티(202)는 통신 디바이스 A로부터 판독된 로컬 송신기 등화 세팅들을 통신 디바이스 B의 대응하는 파트너 수신기의 송신기 등화 레지스터(900)에 기록한다. 그렇게 하기 위해, 스테이션 관리 엔티티(202)는 블록(1710)에서, 통신 디바이스 B의 파트너 수신기의 송신기 등화 레지스터(900)의 전구체 원격 세팅 레지스터 뱅크(910)에 블록(1704)에서 판독된 전구체 로컬 세팅을 기록한다. 추가적으로, 블록(1712)에서, 스테이션 관리 엔티티(202)는 통신 디바이스 B의 파트너 수신기의 송신기 등화 레지스터(900)의 후구체 원격 세팅 레지스터 뱅크(908)에 블록(1706)에서 판독된 후구체 로컬 세팅을 기록한다.
후속해서, 블록 1714에서, 스테이션 관리 엔티티는 통신 디바이스 B의 파트너 수신기의 송신기 등화 레지스터(900)의 요청 플래그(902)를 판독한다. 상술한 바와 같이, 통신 디바이스 B의 파트너 수신기는 파트너 송신기의 송신기 등화를 요청하기 위해 요청 플래그를 세팅할 수 있다. 요청 플래그가 블록 1718에서 결정된 바와 같이 파트너 수신기에 의해 세팅되었다면(예를 들어, "참"으로 세팅), 방법(1700)은 스테이션 관리 엔티티(202)가 통신 디바이스 B의 파트너 수신기의 송신기 등화 레지스터(900)로부터 요청된 송신기 등화 세팅들을 판독하는 블록(1720)으로 진행된다. 그렇게 하기 위해, 스테이션 관리 엔티티(202)는 블록(1722)에서 통신 디바이스 B의 파트너 수신기의 송신기 등화 레지스터(900)의 전구체 요청 레지스터 뱅크(906)를 판독하고 블록(1724)에서 통신 디바이스(B)의 파트너 수신기의 송신기 등화 레지스터(900)의 후구체 요청 레지스터 뱅크(904)를 판독한다.
블록(1726)에서, 스테이션 관리 엔티티(202)는 통신 디바이스 B로부터 판독된 요청된 송신기 등화 세팅들을 통신 디바이스 A의 대응하는 파트너 송신기의 송신기 등화 레지스터(900)에 기록한다. 그렇게 하기 위해, 스테이션 관리 엔티티(202)는 블록(1728)에서, 통신 디바이스 A의 파트너 송신기의 송신기 등화 레지스터(900)의 전구체 로컬 세팅 레지스터 뱅크(914)에 블록(1722)에서 판독된 전구체 요청 세팅을 기록한다. 추가적으로, 블록(1730)에서, 스테이션 관리 엔티티(202)는 통신 디바이스 A의 파트너 송신기의 송신기 등화 레지스터(900)의 후구체 로컬 세팅 레지스터 뱅크(912)에 블록(1724)에서 판독된 후구체 로컬 세팅을 기록한다.
후속해서, 블록(1732)에서, 통신 디바이스 B의 파트너 수신기의 송신기 등화 레지스터(900)의 요청 플래그(902)가 거짓으로 세팅된다. 일부 실시예에서, 파트너 수신기는 추가 송신기 등화가 요구되지 않는 것을 나타내기 위해 요청 플래그(902)를 거짓으로 세팅할 수 있다. 다른 실시예들에서, 스테이션 관리 엔티티(202)는 송신기 등화가 수행되었음을 나타내기 위해 요청 플래그(902)를 거짓으로 세팅할 수 있다. 여하튼, 방법(1700)은 블록(1702)으로 역루프되어서 통신 디바이스 A의 파트너 송신기의 로컬 송신기 등화 세팅들이 다시 판독되고 나서 그 후에 블록(1708)에서 통신 디바이스 B의 파트너 수신기의 송신기 등화 레지스터(900)의 원격 세팅 레지스터 뱅크들(908, 810)에 기록된다.
블록(1714)에서, 스테이션 관리 엔티티(202)는 다시 통신 디바이스 B의 파트너 수신기의 송신기 등화 레지스터(900)의 요청 플래그(902)를 판독한다. 블록(1718)에서, 스테이션 관리 엔티티(202)는 다시 요청 플래그(902)가 "참" 또는 "거짓"인지를 결정한다. 이제 송신기 등화 레지스터(900)의 요청 플래그(902)가 "거짓"이라고 스테이션 관리 엔티티(202)가 결정하면, 방법(1700)은 도 18의 블록(1734)로 진행된다. 블록(1734)에서, 스테이션 관리 엔티티(202)는 통신 디바이스 B의 송신기의 송신기 등화 레지스터(900)로부터 로컬 송신기 등화 세팅들을 판독한다. 그렇게 하기 위해, 스테이션 관리 엔티티(202)는 블록(1736)에서 통신 디바이스 B의 송신기의 송신기 등화 레지스터(900)의 전구체 로컬 세팅 레지스터 뱅크(914)를 판독하고 블록(1738)에서 통신 디바이스 B의 송신기의 송신기 등화 레지스터(900)의 후구체 로컬 세팅 레지스터 뱅크(912)를 판독한다.
블록(1740)에서, 스테이션 관리 엔티티(202)는 통신 디바이스 A의 대응하는 파트너 수신기의 송신기 등화 레지스터(900)에 통신 디바이스 B로부터 판독된 로컬 송신기 등화 세팅들을 기록한다. 그렇게 하기 위해, 스테이션 관리 엔티티(202)는 블록(1742)에서 통신 디바이스 A의 파트너 수신기의 송신기 등화 레지스터(900)의 전구체 원격 세팅 레지스터 뱅크(910)에 블록(1734)에서 판독된 전구체 로컬 세팅을 기록한다. 게다가, 블록(1744)에서, 스테이션 관리 엔티티(202)는 통신 디바이스 A의 파트너 수신기의 송신기 등화 레지스터(900)의 후구체 원격 세팅 레지스터 뱅크(908)에 블록(1736)에서 판독된 후구체 로컬 세팅을 기록한다.
후속해서, 블록(1746)에서, 스테이션 관리 엔티티(202)는 통신 디바이스 A의 파트너 수신기의 송신기 등화 레지스터(900)의 요청 플래그(902)를 판독한다. 상술한 바와 같이, 통신 디바이스 A의 파트너 수신기는 파트너 송신기의 송신기 등화를 요청하기 위해 요청 플래그를 세팅할 수 있다. 요청 플래그가 블록(1748)에서 결정되는 바와 같이 파트너 수신기에 의해 세팅되었다면(예를 들어, "참"으로 세팅), 방법(1700)은 통신 디바이스 A의 파트너 수신기의 송신기 등화 레지스터(900)로부터 요청된 송신기 등화 세팅들을 판독하는 블록(1750)으로 진행된다. 그렇게 하기 위해, 스테이션 관리 엔티티(202)는 블록(1752)에서 통신 디바이스 A의 파트너 수신기의 송신기 등화 레지스터(900)의 전구체 요청 레지스터 뱅크(906)를 판독하고 블록(1754)에서 통신 디바이스 A의 파트너 수신기의 송신기 등화 레지스터(900)의 후구체 요청 레지스터 뱅크(904)를 판독한다.
블록(1756)에서, 스테이션 관리 엔티티(202)는 통신 디바이스 B의 대응하는 파트너 송신기의 송신기 등화 레지스터(900)에 통신 디바이스 A로부터 판독된 요청된 송신기 등화 세팅들을 기록한다. 그렇게 하기 위해, 스테이션 관리 엔티티(202)는 블록(1758)에서 통신 디바이스 B의 파트너 송신기의 송신기 등화 레지스터(900)의 전구체 로컬 세팅 레지스터 뱅크(914)에 블록(1752)에서 판독된 전구체 요청 세팅을 기록한다. 추가적으로, 블록(1760)에서, 스테이션 관리 엔티티(202)는 통신 디바이스 B의 파트너 송신기의 송신기 등화 레지스터(900)의 후구체 로컬 세팅 레지스터 뱅크(912)에 블록(1754)에서 판독된 후구체 로컬 세팅을 기록한다.
후속해서, 블록(1762)에서, 통신 디바이스(A)의 파트너 수신기의 송신기 등화 레지스터(900)의 요청 플래그(902)는 거짓으로 세팅된다. 상술한 바와 같이, 파트너 수신기는 더 이상 추가 송신기 등화가 필요하지 않음을 나타내기 위해 요청 플래그(902)를 거짓으로 세팅할 수 있고/있거나 스테이션 관리 엔티티(202)는 송신기 등화가 수행되었음을 나타내기 위해 요청 플래그(902)를 거짓으로 세팅할 수 있다. 여하튼, 방법(1700)은 후속해서 통신 디바이스 B의 파트너 송신기의 로컬 송신기 등화 세팅들이 다시 판독되는 블록(1734)으로 역루프되고 후속해서 블록(1740)에서 통신 디바이스 A의 파트너 수신기의 송신기 등화 레지스터(900)의 원격 세팅 레지스터 뱅크들(908, 810)에 기록된다.
블록(1746)에서, 스테이션 관리 엔티티(202)는 통신 디바이스 A의 파트너 수신기의 송신기 등화 레지스터(900)의 요청 플래그(902)를 다시 판독한다. 블록(1748)에서, 스테이션 관리 엔티티(202)는 다시 요청 플래그(902)가 "참" 또는 "거짓"인지를 결정한다. 이제 송신기 등화 레지스터(900)의 요청 플래그(902)가 "거짓"이라고 스테이션 관리 엔티티(202)가 결정하면, 스테이션 관리 엔티티(202)는 본 통신 레인의 송신기 등화를 완료하였고 통신 디바이스 A 및 통신 디바이스 B의 대응하는 쌍 및 다음 통신 레인으로 계속 진행할 수 있다.
다시 도 15를 참조하면, 스테이션 관리 엔티티(202)가 본 통신 레인에 대한 송신기 등화를 수행한 후에, 방법(1600)은 블록(1614)으로 진행한다. 블록(1614)에서, 스테이션 관리 엔티티(202)는 임의의 등화되지 않은 통신 레인들이 남아 있는지를 결정한다. 만일 그렇다면, 방법(1600)은 다음 통신 레인에 대한 송신기 등화(즉, 통신 디바이스 A 및 통신 디바이스 B의 다음 쌍에 대한)를 수행하기 위해 블록(1604)으로 역루프된다. 스테이션 관리 엔티티(202)는 시스템(100)의 통신 디바이스들의 각 쌍에 대한 각 통신 레인 상에서 이 방식으로 송신기 등화를 수행할 수 있다.
방법들(1500, 1600, 1700)의 특정한 블록들이 상술한 것과는 다른 순차적인 순서로 실행될 수 있음이 더 인정되어야 한다. 게다가, 방법들(1500, 1600, 1700)의 블록들 중 하나 이상은 동일한 방법의 하나 이상의 다른 블록들과 동시에 수행될 수 있다. 추가적으로, 일부 실시예들에서, 방법(1500), 방법(1600) 및/또는 방법(1700)에서 타임아웃(time-out)들 또는 지연들이 사용될 수 있다.
예들
본원에서 개시되는 디바이스들, 시스템들 및 방법들의 실례의 예들이 아래에 제공된다. 디바이스들, 시스템들 및 방법들의 실시예는 후술되는 예들 중 하나 이상, 또는 이들의 임의의 결합을 포함한다.
예 1은 송신기 등화를 수행하기 위해 통신 시스템의 통신 제어기의 스테이션 관리 엔티티를 포함하고, 스테이션 관리 엔티티는 스테이션 관리 엔티티와 통신 시스템의 복수의 통신 디바이스들 사이에 설정되는 전용 통신 버스를 통해 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터로부터 로컬 송신기 등화 세팅들을 판독하고; 전용 통신 버스를 통해 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터에 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 로컬 송신기 등화 세팅들을 기록하는 송신기 등화 모듈을 포함하고, 제 1 통신 디바이스의 제 1 통신 레인 인터페이스는 전용 통신 버스와 상이한 칩 대 칩 통신 링크를 통해 제 2 통신 디바이스의 제 1 통신 레인 인터페이스와 통신가능하게 결합된다.
예 2는 예 1의 특허 대상을 포함하고, 전용 통신 버스는 관리 데이터 입력/출력(management data input/output; MDIO) 버스, 로컬 송신기 등화 세팅들을 포함한다.
예 3은 예들 1 및 2 중 임의의 예의 특허 대상을 포함하고, 로컬 송신기 등화 세팅들을 판독하는 것은 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 전구체 로컬 세팅 레지스터 뱅크로부터 전구체 로컬 값을 판독하는 것 및 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 후구체 로컬 세팅 레지스터 뱅크로부터 후구체 로컬 값을 판독하는 것을 포함한다.
예 4는 예들 1 내지 3 중 임의의 예의 특허 대상을 포함하고, 전구체 로컬 세팅 레지스터 뱅크는 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 비트들(0 및 1)을 포함하고, 후구체 로컬 세팅 레지스터 뱅크는 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 비트들(2, 3 및 4)을 포함한다.
예 5는 예들 1 내지 4 중 임의의 예의 특허 대상을 포함하고, 송신기 등화 모듈은 또한 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 전구체 원격 세팅 레지스터 뱅크에 전구체 로컬 값을 기록하고, 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 후구체 원격 세팅 레지스터 뱅크에 후구체 로컬 값을 기록할 수 있다.
예 6은 예들 1 내지 5 중 임의의 예의 특허 대상을 포함하고, 전구체 원격 세팅 레지스터 뱅크는 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 비트들(5 및 6)을 포함하고 후구체 원격 세팅 레지스터 뱅크는 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 비트들(7, 8 및 9)을 포함한다.
예 7은 예들 1 내지 6 중 임의의 예의 특허 대상을 포함하고, 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터는 1.180, 1.181, 1.182, 1.183, 1.184, 1.185, 1.186 또는 1.87의 어드레스를 가진다.
예 8은 예들 1 내지 7 중 임의의 예의 특허 대상을 포함하고, 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터는 1.180, 1.181, 1.182, 1.183, 1.184, 1.185, 1.186 또는 1.87의 어드레스를 가진다.
예 9는 예들 1 내지 8 중 임의의 예의 특허 대상을 포함하고, 송신기 등화 모듈은 또한, 전용 통신 버스를 통해 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터로부터 요청 플래그를 판독할 수 있다.
예 10은 예들 1 내지 9 중 임의의 예의 특허 대상을 포함하고, 요청 플래그는 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 비트(15)를 포함한다.
예 11은 예들 1 내지 10 중 임의의 예의 특허 대상을 포함하고, 송신기 등화 모듈은 또한, 전용 통신 버스를 통해 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터로부터 요청된 송신기 등화 세팅들을 판독하고; 그리고 전용 통신 버스를 통해, 요청 플래그가 참인 것에 응하여 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터에 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 요청된 송신기 등화 세팅들을 기록할 수 있다.
예 12는 예들 1 내지 11 중 임의의 예의 특허 대상을 포함하고, 원격 송신기 등화 세팅들을 판독하는 것은 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 전구체 요청 세팅 레지스터 뱅크로부터 전구체 요청 값을 판독하고; 그리고 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 후구체 요청 세팅 레지스터 뱅크로부터 후구체 요청 값을 판독하는 것을 포함한다.
예 13은 예들 1 내지 12 중 임의의 예의 특허 대상을 포함하고, 전구체 요청 세팅 레지스터 뱅크는 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 비트들(10 및 11)을 포함하고, 후구체 요청 세팅 레지스터 뱅크는 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 비트들(12, 13 및 14)을 포함한다.
예 14는 예들 1 내지 13 중 임의의 예의 특허 대상을 포함하고, 요청된 송신기 등화 세팅들을 기록하는 것은 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 전구체 로컬 세팅 레지스터 뱅크에 전구체 요청 값을 기록하고; 그리고 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 후구체 로컬 세팅 레지스터 뱅크에 후구체 요청 값을 기록하는 것을 포함한다.
예 15는 예들 1 내지 14 중 임의의 예의 특허 대상을 포함하고, 전구체 로컬 세팅 레지스터 뱅크는 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 비트들(0 및 1) 및 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 비트들(2, 3 및 4)을 포함한다.
예 16은 예들 1 내지 15 중 임의의 예의 특허 대상을 포함하고, 송신기 등화 모듈은 또한, 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 요청된 송신기 등화 세팅들이 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터에 기록된 후에, 전용 버스를 통해 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터로부터 로컬 송신기 등화 세팅들을 재판독하고; 그리고 전용 통신 버스를 통해, 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터에 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 로컬 송신기 등화 세팅들을 재기록할 수 있다.
예 17은 예들 1 내지 16 중 임의의 예의 특허 대상을 포함하고, 로컬 송신기 등화 세팅들을 재판독하는 것은 (i) 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 전구체 로컬 세팅 레지스터 뱅크로부터 전구체 로컬 값을 판독하고, 그리고 (ii) 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 후구체 로컬 세팅 레지스터 뱅크로부터 후구체 로컬 값을 판독하는 것을 포함하고, 그리고 로컬 송신기 등화 세팅들을 재기록하는 것은 (i) 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 전구체 원격 세팅 레지스터 뱅크에 전구체 로컬 값을 기록하고, 그리고 (ii) 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 후구체 원격 세팅 레지스터 뱅크에 후구체 로컬 값을 기록하는 것을 포함한다.
예 18은 예들 1 내지 17 중 임의의 예의 특허 대상을 포함하고, 송신기 등화 모듈은 요청 플래그가 거짓인 것에 응답하여 또한, 전용 통신 버스를 통해, 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터로부터 로컬 송신기 등화 세팅들을 판독하고; 그리고 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터에 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 로컬 송신기 등화 세팅들을 기록할 수 있고, 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터는 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터와 상이한 통신 방향으로 이루어지고, 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터는 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터와 상이한 통신 방향으로 이루어진다.
예 19는 예들 1 내지 18 중 임의의 예의 특허 대상을 포함하고, 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터로부터 로컬 송신기 등화 세팅들을 판독하는 것은 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 전구체 로컬 세팅 레지스터 뱅크로부터 전구체 로컬 값을 판독하고, 그리고 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 후구체 로컬 세팅 레지스터 뱅크로부터 후구체 로컬 값을 판독하는 것을 포함한다.
예 20은 예들 1 내지 19 중 임의의 예의 특허 대상을 포함하고, 전구체 로컬 세팅 레지스터 뱅크는 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 비트들(0 및 1)을 포함하고, 그리고 후구체 로컬 세팅 레지스터 뱅크는 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 비트들(2, 3 및 4)을 포함한다.
예 21은 예들 1 내지 20 중 임의의 예의 특허 대상을 포함하고, 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터에 로컬 송신기 등화 세팅들을 기록하는 것은 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 전구체 원격 세팅 레지스터 뱅크에 전구체 로컬 값을 기록하고; 그리고 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 후구체 원격 세팅 레지스터 뱅크에 후구체 로컬 값을 기록하는 것을 포함한다.
예 22는 예들 1 내지 21 중 임의의 예의 특허 대상을 포함하고, 전구체 원격 세팅 레지스터 뱅크는 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 비트들(5 및 6)을 포함하고, 그리고 후구체 원격 세팅 레지스터 뱅크는 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 비트들(7, 8 및 9)을 포함한다.
예 23은 예들 1 내지 22 중 임의의 예의 특허 대상을 포함하고, 송신기 등화 모듈은 또한, 전용 통신 버스를 통해 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터로부터 요청 플래그를 판독할 수 있다.
예 24는 예들 1 내지 23 중 임의의 예의 특허 대상을 포함하고, 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터로부터의 요청 플래그는 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 비트(15)를 포함한다.
예 25는 예들 1 내지 24 중 임의의 예의 특허 대상을 포함하고, 송신기 등화 모듈은 또한, 전용 통신 버스를 통해 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터로부터 요청된 송신기 등화 세팅들을 판독하고; 그리고 전용 통신 버스를 통해 플래그가 참인 것에 응답하여 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터에 제 1 통신 디바이스들의 제 1 통신 레인 인터페이스의 요청된 송신기 등화 세팅들을 기록할 수 있다.
예 26은 예들 1 내지 25 중 임의의 예의 특허 대상을 포함하고, 원격 송신기 등화 세팅들을 판독하는 것은 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 전구체 요청 세팅 레지스터 뱅크로부터 전구체 요청 값을 판독하고, 그리고 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 후구체 요청 세팅 레지스터 뱅크로부터 후구체 요청 값을 판독하는 것을 포함한다.
예 27은 예들 1 내지 26 중 임의의 예의 특허 대상을 포함하고, 전구체 요청 세팅 레지스터 뱅크는 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 비트들(10 및 11)을 포함하고, 전구체 요청 세팅 레지스터 뱅크는 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 비트들(12, 13 및 14)을 포함한다.
예 28은 예들 1 내지 27 중 임의의 예의 특허 대상을 포함하고, 요청된 송신기 등화 세팅들을 기록하는 것은 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 전구체 로컬 세팅 레지스터 뱅크에 전구체 요청 값을 기록하고; 그리고 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 후구체 로컬 세팅 레지스터 뱅크에 후구체 요청 값을 기록하는 것을 포함한다.
예 29는 예들 1 내지 28 중 임의의 예의 특허 대상을 포함하고, 전구체 로컬 세팅 레지스터 뱅크는 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 비트들(0 및 1)을 포함하고, 후구체 로컬 세팅 레지스터 뱅크는 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 비트들(2, 3 및 4)을 포함한다.
예 30은 예들 1 내지 29 중 임의의 예의 특허 대상을 포함하고, 송신기 등화 모듈은 또한, 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 요청된 송신기 등화 세팅들이 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터에 기록된 후에, 전용 통신 버스를 통해 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터로부터 로컬 송신기 등화 세팅들을 재판독하고; 그리고 전용 통신 버스를 통해 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터에 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 로컬 송신기 등화 세팅들을 재기록할 수 있다.
예 31은 예들 1 내지 30 중 임의의 예의 특허 대상을 포함하고, 로컬 송신기 등화 세팅들을 재판독하는 것은 (i) 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 전구체 로컬 세팅 레지스터 뱅크로부터 전구체 로컬 값을 판독하고, 그리고 (ii) 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 후구체 로컬 세팅 레지스터 뱅크로부터 후구체 로컬 값을 판독하는 것을 포함하고, 로컬 송신기 등화 세팅들을 재기록하는 것은 (i) 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 전구체 원격 세팅 레지스터 뱅크에 전구체 로컬 값을 기록하고, 그리고 (ii) 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 후구체 원격 세팅 레지스터 뱅크에 후구체 로컬 값을 기록하는 것을 포함한다.
예 32는 예들 1 내지 31 중 임의의 예의 특허 대상을 포함하고, 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터는 1.180, 1.181, 1.182, 1.183, 1.184, 1.185, 1.186 또는 1.187의 어드레스를 가진다.
예 33은 예들 1 내지 32 중 임의의 예의 특허 대상을 포함하고, 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터는 1.180, 1.181, 1.182, 1.183, 1.184, 1.185, 1.186 또는 1.187의 어드레스를 가진다.
예 34는 송신기 등화를 수행하기 위해 통신 시스템의 통신 제어기의 스테이션 관리 엔티티를 포함하고, 스테이션 관리 엔티티는 스테이션 관리 엔티티와 통신 시스템의 복수의 통신 디바이스들 사이의 관리 데이터 입력/출력(MDIO) 버스를 통해, 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 전구체 로컬 세팅 레지스터 뱅크로부터 전구체 로컬 값을 판독하고; MDIO 버스를 통해, 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 후구체 로컬 세팅 레지스터 뱅크로부터 후구체 로컬 값을 판독하고; MDIO 버스를 통해, 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 전구체 원격 세팅 레지스터 뱅크에 전구체 로컬 값을 기록하고; MDIO 버스를 통해, 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 후구체 원격 세팅 레지스터 뱅크에 후구체 로컬 값을 기록하고; MDIO 버스를 통해, 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 전구체 요청 세팅 레지스터 뱅크로부터 전구체 요청 값을 판독하고; MDIO 버스를 통해, 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 후구체 요청 세팅 레지스터 뱅크로부터 후구체 요청 값을 판독하고; MDIO 버스를 통해, 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터로부터 요청 플래그를 판독하고; MDIO 버스를 통해, 요청 플래그가 참인 것에 응답하여 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 전구체 로컬 세팅 레지스터 뱅크에 전구체 요청 값을 기록하고; 그리고 MDIO 버스를 통해, 요청 플래그가 참인 것에 응답하여 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 후구체 로컬 세팅 레지스터 뱅크에 후구체 요청 값을 기록하는 송신기 등화 모듈을 포함한다.
예 35는 예 34의 특허 대상을 포함하고, 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 전구체 로컬 세팅 레지스터 뱅크는 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 비트들(0 및 1)을 포함하고, 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 전구체 로컬 세팅 레지스터 뱅크는 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 비트들(2, 3 및 4)을 포함하고, 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 전구체 원격 세팅 레지스터 뱅크는 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 비트들(5 및 6)을 포함하고, 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 전구체 원격 세팅 레지스터 뱅크는 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 비트들(7, 8 및 9)을 포함하고, 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 요청 플래그는 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 비트(15)를 포함하고, 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 전구체 요청 세팅 레지스터 뱅크는 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 비트들(10 및 11)을 포함하고, 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 송신기 등화 레지스터의 후구체 요청 세팅 레지스터 뱅크는 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 비트들(12, 13 및 14)을 포함한다.
예 36은 예들 34 및 35 중 임의의 예의 특허 대상을 포함하고, 송신기 등화 모듈은, 요청 플래그가 거짓인 것에 응답하여 또한, MDIO 버스를 통해 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 전구체 로컬 세팅 레지스터 뱅크로부터 전구체 로컬 값을 판독하고; MDIO 버스를 통해 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 후구체 로컬 세팅 레지스터 뱅크로부터 후구체 로컬 값을 판독하고; MDIO 버스를 통해 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 전구체 원격 세팅 레지스터 뱅크에 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터로부터 판독된 전구체 로컬 값을 기록하고; MDIO 버스를 통해 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 후구체 원격 세팅 레지스터 뱅크에 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터로부터 판독된 후구체 로컬 값을 기록하고; MDIO 버스를 통해, 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 전구체 요청 세팅 레지스터 뱅크로부터 전구체 요청 값을 판독하고; MDIO 버스를 통해 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 후구체 요청 세팅 레지스터 뱅크로부터 후구체 요청 값을 판독하고; MDIO 버스를 통해, 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터로부터 요청 플래그를 판독하고; MDIO 버스를 통해, 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터로부터 판독된 요청 플래그가 참인 것에 응답하여 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 전구체 로컬 세팅 레지스터 뱅크에 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터로부터 판독된 전구체 요청 값을 기록하고; 그리고 MDIO 버스를 통해, 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터로부터 판독된 요청 플래그가 참인 것에 응답하여 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 후구체 로컬 세팅 레지스터 뱅크에 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터로부터 판독된 후구체 요청 값을 기록할 수 있다.
예 37은 예들 34 내지 36 중 임의의 예의 특허 대상을 포함하고, 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 전구체 로컬 세팅 레지스터 뱅크는 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 비트들(0 및 1)을 포함하고, 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 후구체 로컬 세팅 레지스터 뱅크는 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 비트들(2, 3 및 4)을 포함하고, 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 전구체 원격 세팅 레지스터 뱅크는 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 비트들(5 및 6)을 포함하고, 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 후구체 원격 세팅 레지스터 뱅크는 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 비트들(7, 8 및 9)을 포함하고, 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 요청 플래그는 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 비트(15)를 포함하고, 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 전구체 요청 세팅 레지스터 뱅크는 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 비트들(10 및 11)을 포함하고, 그리고 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 후구체 요청 세팅 레지스터 뱅크는 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 비트들(12, 13 및 14)을 포함한다.
예 38은 제 2 통신 디바이스와 통신하는 제 1 통신 디바이스를 포함하고, 제 1 통신 디바이스는 칩 대 칩 통신 링크를 거쳐 제 2 통신 디바이스의 제 1 통신 레인 인터페이스와 통신하는 제 1 통신 레인 인터페이스를 포함하고, 제 1 통신 레인 인터페이스는 송신기, 수신기 및 송신기 등화 레지스터를 포함하고; 그리고 요청 모듈은 제1 통신 레인 인터페이스의 송신기 등화를 요청하고, 요청 모듈은 송신기 등화를 요청하기 위해 송신기 등화 레지스터의 요청 플래그를 세팅할 수 있다.
예 39는 예 38의 특허 대상을 포함하고, 요청 플래그는 송신기 등화 레지스터의 비트(15)를 포함한다.
예 40은 예들 38 및 39 중 임의의 예의 특허 대상을 포함하고, 송신기 등화 레지스터는 전구체 로컬 레지스터 뱅크, 후구체 로컬 레지스터 뱅크, 전구체 원격 레지스터 뱅크, 후구체 원격 레지스터 뱅크, 전구체 요청 레지스터 뱅크, 후구체 요청 레지스터 뱅크 및 요청 플래그를 포함한다.
예 41은 예들 38 내지 40 중 임의의 예의 특허 대상을 포함하고, 전구체 로컬 레지스터 뱅크는 송신기 등화 레지스터의 비트들(0 및 1)을 포함하고; 후구체 로컬 레지스터 뱅크는 송신기 등화 레지스터의 비트들(2, 3 및 4)을 포함하고; 전구체 원격 레지스터 뱅크는 송신기 등화 레지스터의 비트들(5 및 6)을 포함하고; 후구체 원격 레지스터 뱅크는 송신기 등화 레지스터의 비트들(7, 8 및 9)을 포함하고; 전구체 요청 레지스터 뱅크는 송신기 등화 레지스터의 비트들(10 및 11)을 포함하고; 후구체 요청 레지스터 뱅크는 송신기 등화 레지스터의 비트들(12, 13 및 14)을 포함하고; 그리고 요청 플래그는 송신기 등화 레지스터의 비트(15)를 포함한다.
예 42는 예들 38 내지 41 중 임의의 예의 특허 대상을 포함하고, 요청 모듈은 또한, 송신기 등화 레지스터 내로 요청된 송신기 등화 세팅들을 로딩할 수 있다.
예 43은 예들 38 내지 42 중 임의의 예의 특허 대상을 포함하고, 요청된 송신기 등화 세팅들을 로딩하는 것은 송신기 등화 레지스터의 전구체 요청 레지스터 뱅크를 제 1 목표 값으로 세팅하고 송신기 등화 레지스터의 후구체 요청 레지스터 뱅크를 제 2 목표 값으로 세팅하는 것을 포함한다.
예 44는 예들 38 내지 43 중 임의의 예의 특허 대상을 포함하고, 전구체 요청 레지스터 뱅크는 송신기 등화 레지스터의 비트들(10 및 11)을 포함하고 후구체 요청 레지스터 뱅크는 송신기 등화 레지스터의 비트들(12, 13 및 14)을 포함한다.
예 45는 예들 38 내지 44 중 임의의 예의 특허 대상을 포함하고, 칩 대 칩 인터페이스는 또한 칩 대 칩 통신 링크를 거쳐 제 2 통신 디바이스의 제 2 통신 레인 인터페이스와 통신하는 제 2 통신 레인 인터페이스; 칩 대 칩 통신 링크를 거쳐 제 2 통신 디바이스의 제 3 통신 레인 인터페이스와 통신하는 제 3 통신 레인 인터페이스; 및 칩 대 칩 통신 링크를 거쳐 제 2 통신 디바이스의 제 4 통신 레인 인터페이스와 통신하는 제 4 통신 레인 인터페이스를 포함하고, 제 2, 제 3 및 제 4 통신 레인 인터페이스들 각각은 별개의 송신기, 수신기 및 송신기 등화 레지스터를 포함한다.
예 46은 통신 시스템에서 송신기 등화를 수행하는 방법을 포함하고, 상기 방법은 스테이션 관리 엔티티에 의해 그리고 스테이션 관리 엔티티와 통신 시스템의 복수의 통신 디바이스들 사이에서 설정되는 전용 통신 버스를 거쳐, 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터로부터 로컬 송신기 등화 세팅들을 판독하는 단계와; 그리고 스테이션 관리 엔티티에 그리고 전용 통신 버스를 거쳐, 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터에 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 로컬 송신기 등화 세팅들을 기록하는 단계를 포함하고, 제 1 통신 디바이스의 제 1 통신 레인 인터페이스는 전용 통신 버스와 상이한 칩 대 칩 통신 링크를 통해 제 2 통신 디바이스의 제 1 통신 레인 인터페이스와 통신가능하게 결합된다.
예 47은 예 46의 특허 대상을 포함하고, 로컬 송신기 등화 세팅들을 판독하는 단계는 관리 데이터 입력/출력(MDIO) 버스를 거쳐 로컬 송신기 등화 세팅들을 판독하는 단계를 포함하고, 로컬 송신기 등화 세팅들을 기록하는 단계는 MDIO 버스를 거쳐 로컬 송신기 등화 세팅들을 기록하는 단계를 포함한다.
예 48은 예들 46 및 47 중 임의의 예의 특허 대상을 포함하고, 로컬 송신기 등화 세팅들을 판독하는 단계는 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 전구체 로컬 세팅 레지스터 뱅크로부터 전구체 로컬 값을 판독하는 단계 및 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 후구체 로컬 세팅 레지스터 뱅크로부터 후구체 로컬 값을 판독하는 단계를 포함한다.
예 49는 예들 46 내지 48 중 임의의 예의 특허 대상을 포함하고, 전구체 로컬 값을 판독하는 단계는 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 비트들(0 및 1)을 판독하는 단계를 포함하고, 후구체 로컬 값을 판독하는 단계는 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 비트들(2, 3 및 4)을 판독하는 단계를 포함한다.
예 50은 예들 46 내지 49 중 임의의 예의 특허 대상을 포함하고, 로컬 송신기 등화 세팅들을 기록하는 단계는 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 전구체 원격 세팅 레지스터 뱅크에 전구체 로컬 값을 기록하는 단계; 및 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 후구체 원격 세팅 레지스터 뱅크에 후구체 로컬 값을 기록하는 단계를 포함한다.
예 51은 예들 46 내지 50 중 임의의 예의 특허 대상을 포함하고, 전구체 로컬 값을 기록하는 단계는 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 비트들(5 및 6)에 기록하는 단계, 및 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 비트들(7, 8 및 9)에 기록하는 단계를 포함한다.
예 52는 예들 46 내지 51 중 임의의 예의 특허 대상을 포함하고, 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터로부터 로컬 송신기 등화 세팅들을 판독하는 단계는 1.180, 1.181, 1.182, 1.183, 1.184, 1.185, 1.186 또는 1.87의 어드레스에 위치되는 레지스터를 판독하는 단계를 포함한다.
예 53은 예들 46 내지 52 중 임의의 예의 특허 대상을 포함하고, 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터에 로컬 송신기 등화 세팅들을 기록하는 단계는 1.180, 1.181, 1.182, 1.183, 1.184, 1.185, 1.186 또는 1.87의 어드레스에 위치되는 레지스터에 기록하는 단계를 포함한다.
예 54는 예들 46 내지 53 중 임의의 예의 특허 대상을 포함하고, 스테이션 관리 엔티티에 의해 그리고 전용 통신 버스를 거쳐, 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터로부터 요청 플래그를 판독하는 단계를 더 포함한다.
예 55는 예들 46 내지 54 중 임의의 예의 특허 대상을 포함하고, 제 1 송신기 등화 레지스터로부터 요청 플래그를 판독하는 단계는 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 비트(15)를 판독하는 단계를 포함한다.
예 56은 예들 46 내지 55 중 임의의 예의 특허 대상을 포함하고, 스테이션 관리 엔티티에 의해 그리고 전용 통신 버스를 거쳐, 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터로부터 요청된 송신기 등화 세팅들을 판독하는 단계; 및 스테이션 관리 엔티티에 의해 그리고 전용 통신 버스를 거쳐, 요청 플래그가 참인 것에 응답하여 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터에 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 요청된 송신기 등화 세팅들을 기록하는 단계를 더 포함한다.
예 57은 예들 46 내지 56 중 임의의 예의 특허 대상을 포함하고, 원격 송신기 등화 세팅들을 판독하는 단계는 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 전구체 요청 세팅 레지스터 뱅크로부터 전구체 요청 값을 판독하는 단계 및 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 후구체 요청 세팅 레지스터 뱅크로부터 후구체 요청 값을 판독하는 단계를 포함한다.
예 58은 예들 46 내지 57 중 임의의 예의 특허 대상을 포함하고, 전구체 요청 값을 판독하는 단계는 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 비트들(10 및 11)을 판독하는 단계를 포함하고, 후구체 요청 값을 판독하는 단계는 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 비트들(12, 13 및 14)을 판독하는 단계를 포함한다.
예 59는 예들 46 내지 58 중 임의의 예의 특허 대상을 포함하고, 요청된 송신기 등화 세팅들을 기록하는 단계는 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 전구체 로컬 세팅 레지스터 뱅크에 전구체 요청 값을 기록하는 단계; 및 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 후구체 로컬 세팅 레지스터 뱅크에 후구체 요청 값을 기록하는 단계를 포함한다.
예 60은 예들 46 내지 59 중 임의의 예의 특허 대상을 포함하고, 후구체 요청 값을 기록하는 단계는 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 비트들(0 및 1)에 기록하는 단계를 포함하고, 후구체 요청 값을 기록하는 단계는 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 비트들(2, 3 및 4)에 기록하는 단계를 포함한다.
예 61은 예들 46 내지 60 중 임의의 예의 특허 대상을 포함하고, 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터에 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 요청된 송신기 등화 세팅들을 기록한 것에 후속해서, 스테이션 관리 엔티티에 의해 그리고 전용 통신 버스를 거쳐, 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터로부터 로컬 송신기 등화 세팅들을 재판독하는 단계; 및 스테이션 관리 엔티티에 의해 그리고 전용 통신 버스를 거쳐, 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터에 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 로컬 송신기 등화 세팅들을 재기록하는 단계를 더 포함한다.
예 62는 예들 46 내지 61 중 임의의 예의 특허 대상을 포함하고, 로컬 송신기 등화 세팅들을 재판독하는 단계는 (i) 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 전구체 로컬 세팅 레지스터 뱅크로부터 전구체 로컬 값을 판독하는 단계; 및 (ii) 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 후구체 로컬 세팅 레지스터 뱅크로부터 후구체 로컬 값을 판독하는 단계를 포함하고; 그리고 로컬 송신기 등화 세팅들을 재기록하는 단계는 (i) 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 전구체 원격 세팅 레지스터 뱅크에 전구체 로컬 값을 기록하는 단계; 및 (ii) 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 후구체 원격 세팅 레지스터 뱅크에 후구체 로컬 값을 기록하는 단계를 포함한다.
예 63은 예들 46 내지 62 중 임의의 예의 특허 대상을 포함하고, 요청 플래그가 거짓인 것에 응답하여, 스테이션 관리 엔티티에 의해 그리고 전용 통신 버스를 거쳐, 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터로부터 로컬 송신기 등화 세팅들을 판독하는 단계; 및 스테이션 관리 엔티티에 의해 그리고 전용 통신 버스를 거쳐, 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터에 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 로컬 송신기 등화 세팅들을 기록하는 단계를 더 포함하고, 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터는 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터와 상이한 통신 방향으로 이루어지고, 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터는 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터와 상이한 통신 방향으로 이루어진다.
예 64는 예들 46 내지 63 중 임의의 예의 특허 대상을 포함하고, 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터로부터 로컬 송신기 등화 세팅들을 판독하는 단계는 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 전구체 로컬 세팅 레지스터 뱅크로부터 전구체 로컬 값을 판독하는 단계 및 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 후구체 로컬 세팅 레지스터 뱅크로부터 후구체 로컬 값을 판독하는 단계를 포함한다.
예 65는 예들 46 내지 64 중 임의의 예의 특허 대상을 포함하고, 전구체 로컬 값을 판독하는 단계는 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 비트들(0 및 1)을 판독하는 단계를 포함하고, 후구체 로컬 값을 판독하는 단계는 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 비트들(2, 3 및 4)을 판독하는 단계를 포함한다.
예 66은 예들 46 내지 65 중 임의의 예의 특허 대상을 포함하고, 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터에 로컬 송신기 등화 세팅들을 기록하는 단계는 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 전구체 원격 세팅 레지스터 뱅크에 전구체 로컬 값을 기록하는 단계; 및 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 후구체 원격 세팅 레지스터 뱅크에 후구체 로컬 값을 기록하는 단계를 포함한다.
예 67은 예들 46 내지 66 중 임의의 예의 특허 대상을 포함하고, 전구체 로컬 값을 기록하는 단계는 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 비트들(5 및 6)에 기록하는 단계를 포함하고, 후구체 로컬 값을 기록하는 단계는 제 1 통신 인터페이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 비트들(7, 8 및 9)에 기록하는 단계를 포함한다.
예 68은 예들 46 내지 67 중 임의의 예의 특허 대상을 포함하고, 스테이션 관리 엔티티에 의해 그리고 전용 통신 버스를 거쳐, 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터로부터 요청 플래그를 판독하는 단계를 더 포함한다.
예 69는 예들 46 내지 68 중 임의의 예의 특허 대상을 포함하고, 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터로부터 요청 플래그를 판독하는 단계는 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 비트(15)를 판독하는 단계를 포함한다.
예 70은 예들 46 내지 69 중 임의의 예의 특허 대상을 포함하고, 스테이션 관리 엔티티에 의해 그리고 전용 통신 버스를 거쳐, 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터로부터 요청된 송신기 등화 세팅들을 판독하는 단계; 및 스테이션 관리 엔티티에 의해 그리고 전용 통신 버스를 거쳐, 요청 플래그가 참인 것에 응답하여 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터에 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 요청된 송신기 등화 세팅들을 기록하는 단계를 더 포함한다.
예 71은 예들 46 내지 70 중 임의의 예의 특허 대상을 포함하고, 원격 송신기 등화 세팅들을 판독하는 단계는 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 전구체 요청 세팅 레지스터 뱅크로부터 전구체 요청 값을 판독하는 단계 및 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 후구체 요청 세팅 레지스터 뱅크로부터 후구체 요청 값을 판독하는 단계를 포함한다.
예 72는 예들 46 내지 71 중 임의의 예의 특허 대상을 포함하고, 전구체 요청 값을 판독하는 단계는 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 비트들(10 및 11)을 포함하고, 후구체 요청 값을 판독하는 단계는 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 비트들(12, 13 및 14)을 판독하는 단계를 포함한다.
예 73은 예들 46 내지 72 중 임의의 예의 특허 대상을 포함하고, 요청된 송신기 등화 세팅들을 기록하는 단계는 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 전구체 로컬 세팅 레지스터 뱅크에 전구체 요청 값을 기록하는 단계; 및 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 후구체 로컬 세팅 레지스터 뱅크에 후구체 요청 값을 기록하는 단계를 포함한다.
예 74는 예들 46 내지 73 중 임의의 예의 특허 대상을 포함하고, 전구체 요청 값을 기록하는 단계는 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 비트들(0 및 1)에 기록하는 단계를 포함하고, 후구체 요청 값을 기록하는 단계는 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 비트들(2, 3, 및 4)에 기록하는 단계를 포함한다.
예 75는 예들 46 내지 74 중 임의의 예의 특허 대상을 포함하고, 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터에 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 요청된 송신기 등화 세팅들을 기록한 것에 후속해서, 스테이션 관리 엔티티에 의해 그리고 전용 통신 버스를 거쳐, 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터로부터 로컬 송신기 등화 세팅들을 재판독하는 단계; 및 스테이션 관리 엔티티에 의해 그리고 전용 통신 버스를 거쳐, 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터에 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 로컬 송신기 등화 세팅들을 재기록하는 단계를 더 포함한다.
예 76은 예들 46 내지 75 중 임의의 예의 특허 대상을 포함하고, 로컬 송신기 등화 세팅들을 재판독하는 단계는 (i) 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 전구체 로컬 세팅 레지스터 뱅크로부터 전구체 로컬 값을 판독하는 단계 및 (ii) 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 후구체 로컬 세팅 레지스터 뱅크로부터 후구체 로컬 값을 판독하는 단계를 포함하고, 로컬 송신기 등화 세팅들을 재기록하는 단계는 (i) 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 전구체 원격 세팅 레지스터 뱅크에 전구체 로컬 값을 기록하는 단계 및 (ii) 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 후구체 원격 세팅 레지스터 뱅크에 후구체 로컬 값을 기록하는 단계를 포함한다.
예 77은 예들 46 내지 76 중 임의의 예의 특허 대상을 포함하고, 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터로부터 로컬 송신기 등화 세팅들을 판독하는 단계는 1.180, 1.181, 1.182, 1.183, 1.184, 1.185, 1.186 또는 1.187의 어드레스에 위치되는 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 레지스터를 판독하는 단계를 포함한다.
예 78은 예들 46 내지 77 중 임의의 예의 특허 대상을 포함하고, 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터에 로컬 송신기 등화 세팅들을 기록하는 단계는 1.180, 1.181, 1.182, 1.183, 1.184, 1.185, 1.186 또는 1.187의 어드레스에 위치되는 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 레지스터에 기록하는 단계를 포함한다.
예 79는 통신 시스템에서 송신기 등화를 수행하는 방법을 포함하고, 상기 방법은 스테이션 관리 엔티티에 의해 그리고 스테이션 관리 엔티티와 통신 시스템의 복수의 통신 디바이스들 사이의 관리 데이터 입력/출력(MDIO) 버스를 거쳐, 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 전구체 로컬 세팅 레지스터 뱅크로부터 전구체 로컬 값을 판독하는 단계; 스테이션 관리 엔티티에 의해 그리고 MDIO 버스를 거쳐, 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 후구체 로컬 세팅 레지스터 뱅크로부터 후구체 로컬 값을 판독하는 단계; 스테이션 관리 엔티티에 의해 그리고 MDIO 버스를 거쳐, 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 전구체 원격 세팅 레지스터 뱅크에 전구체 로컬 값을 기록하는 단계; 스테이션 관리 엔티티에 의해 그리고 MDIO 버스를 거쳐, 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 후구체 원격 세팅 레지스터 뱅크에 후구체 로컬 값을 기록하는 단계; 스테이션 관리 엔티티에 의해 그리고 MDIO 버스를 거쳐, 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 전구체 요청 세팅 레지스터 뱅크로부터 전구체 요청 값을 판독하는 단계; 스테이션 관리 엔티티에 의해 그리고 MDIO 버스를 통해, 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 후구체 요청 세팅 레지스터 뱅크로부터 후구체 요청 값을 판독하는 단계; 스테이션 관리 엔티티에 의해 그리고 MDIO 버스를 거쳐, 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터로부터 요청 플래그를 판독하는 단계; 스테이션 관리 엔티티에 의해 그리고 MDIO 버스를 거쳐, 요청 플래그가 참인 것에 응답하여 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 전구체 로컬 세팅 레지스터 뱅크에 전구체 요청 값을 기록하는 단계; 및 스테이션 관리 엔티티에 의해 그리고 MDIO 버스를 거쳐, 요청 플래그가 참인 것에 응답하여 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 후구체 로컬 세팅 레지스터 뱅크에 후구체 요청 값을 기록하는 단계를 포함하고, 제 1 통신 디바이스의 제 1 통신 레인 인터페이스는 전용 통신 버스와 상이한 칩 대 칩 통신 링크를 통해 제 2 통신 디바이스의 제 1 통신 레인 인터페이스와 통신가능하게 결합된다.
예 80은 예 79의 특허 대상을 포함하고, 전구체 로컬 값을 판독하는 단계는 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 비트들(0 및 1) 판독하는 단계를 포함하고, 후구체 로컬 값을 판독하는 단계는 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 비트들(2, 3 및 4)을 판독하는 단계를 포함하고, 전구체 로컬 값을 기록하는 단계는 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 비트들(5 및 6)에 기록하는 단계를 포함하고, 후구체 로컬 값을 기록하는 단계는 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 비트들(7, 8 및 9)에 기록하는 단계를 포함하고, 송신기 등화 레지스터로부터 요청 플래그를 판독하는 단계는 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 비트(15)를 판독하고, 전구체 요청 값을 판독하는 단계는 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 비트들(10 및 11)을 판독하는 단계를 포함하고, 후구체 요청 값을 판독하는 단계는 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 비트들(12, 13 및 14)을 판독하는 단계를 포함하고, 전구체 요청 값을 기록하는 단계는 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 비트들(0 및 1)에 기록하는 단계를 포함하고, 그리고 후구체 요청 값을 기록하는 단계는 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 비트들(2, 3 및 4)에 기록하는 단계를 포함한다.
예 81은 예들 79 및 80 중 임의의 예의 특허 대상을 포함하고, 또한, 요청 플래그가 거짓인 것에 응답하여, 스테이션 관리 엔티티에 의해 그리고 MDIO 버스를 거쳐, 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 전구체 로컬 세팅 레지스터 뱅크로부터 전구체 로컬 값을 판독하는 단계; 스테이션 관리 엔티티에 의해 그리고 MDIO 버스를 거쳐 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 후구체 로컬 세팅 레지스터 뱅크로부터 후구체 로컬 값을 판독하는 단계; 스테이션 관리 엔티티에 의해 그리고 MDIO 버스를 거쳐, 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 전구체 원격 세팅 레지스터 뱅크에 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터로부터 판독된 전구체 로컬 값을 기록하는 단계; 스테이션 관리 엔티티에 의해 그리고 MDIO 버스를 거쳐, 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 후구체 원격 세팅 레지스터 뱅크에 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터로부터 판독된 후구체 로컬 값을 기록하는 단계; 스테이션 관리 엔티티에 의해 그리고 MDIO 버스를 거쳐, 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 전구체 요청 세팅 레지스터 뱅크로부터 전구체 요청 값을 판독하는 단계; 스테이션 관리 엔티티에 의해 그리고 MDIO 버스를 거쳐, 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 후구체 요청 세팅 레지스터 뱅크로부터 후구체 요청 값을 판독하는 단계; 스테이션 관리 엔티티에 의해 그리고 MDIO 버스를 거쳐, 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터로부터 요청 플래그를 판독하는 단계; 스테이션 관리 엔티티에 의해 그리고 MDIO 버스를 거쳐, 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터로부터 판독된 요청 플래그가 참인 것에 응답하여 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 전구체 로컬 세팅 레지스터 뱅크에 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터로부터 판독된 전구체 요청 값을 기록하는 단계; 및 스테이션 관리 엔티티에 의해 그리고 MDIO 버스를 거쳐, 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터로부터 판독된 요청 플래그가 참인 것에 응답하여 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 후구체 로컬 세팅 레지스터 뱅크에 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터로부터 판독된 후구체 요청 값을 기록하는 단계를 포함한다.
예 82는 예들 79 내지 81 중 임의의 예의 특허 대상을 포함하고, 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터로부터 전구체 로컬 값을 판독하는 단계는 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 비트들(0 및 1)을 판독하는 단계를 포함하고, 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터로부터 후구체 로컬 값을 판독하는 단계는 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 비트들(2, 3 및 4)을 판독하는 단계를 포함하고, 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 전구체 원격 세팅 레지스터 뱅크에 전구체 로컬 값을 기록하는 단계는 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 비트들(5 및 6)에 기록하는 단계를 포함하고, 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 후구체 원격 세팅 레지스터 뱅크에 후구체 로컬 값을 기록하는 단계는 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 비트들(7, 8 및 9)에 기록하는 단계를 포함하고, 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터로부터 요청 플래그를 판독하는 단계는 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 비트(15)를 판독하는 단계를 포함하고, 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터로부터 전구체 요청 값을 판독하는 단계는 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 비트들(10 및 11)을 판독하는 단계를 포함하고, 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터로부터 후구체 요청 값을 판독하는 단계는 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 비트들(12, 13 및 14)을 판독하는 단계를 포함하고, 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 전구체 로컬 세팅 레지스터 뱅크에 전구체 요청 값을 기록하는 단계는 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 비트들(0 및 1)에 기록하는 단계를 포함하고, 그리고 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 후구체 로컬 세팅 레지스터 뱅크에 후구체 요청 값을 기록하는 단계는 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 비트들(2, 3 및 4)에 기록하는 단계를 포함한다.
예 83은 제 1 통신 디바이스에서 송신기 등화를 요청하는 방법을 포함하고, 상기 방법은 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 송신기 등화 레지스터 내로 요청된 송신기 등화 세팅들을 로딩하는 단계 ― 제 1 통신 디바이스의 제 1 통신 레인 인터페이스는 칩 대 칩 통신 링크를 통해 제 2 통신 디바이스의 제 1 통신 레인 인터페이스와 통신가능하게 결합됨 ― 와, 상기 로딩하는 단계 및 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 송신기 등화 레지스터의 요청 플래그를 세팅하는 단계를 포함한다.
예 84는 예 83의 특허 대상을 포함하고, 요청 플래그를 세팅하는 단계는 송신기 등화 레지스터의 비트(15)를 세팅하는 단계를 포함한다.
예 85는 예들 83 및 84 중 임의의 예의 특허 대상을 포함하고, 요청된 송신기 등화 세팅들을 로딩하는 단계는 송신기 등화 레지스터의 전구체 요청 레지스터 뱅크를 제 1 목표 값으로 세팅하는 단계 및 송신기 등화 레지스터의 후구체 요청 레지스터 뱅크를 제 2 목표 값으로 세팅하는 단계를 포함한다.
예 86은 예들 83 내지 85 중 임의의 예의 특허 대상을 포함하고, 전구체 요청 레지스터 뱅크를 세팅하는 단계는 송신기 등화 레지스터의 비트들(10 및 11)을 포함하고; 후구체 요청 레지스터 뱅크를 세팅하는 단계는 송신기 등화 레지스터의 비트들(12, 13 및 14)을 세팅하는 단계를 포함한다.
예 87은 예들 83 내지 86 중 임의의 예의 특허 대상을 포함하고, 송신기 등화 레지스터는 전구체 로컬 레지스터 뱅크, 후구체 로컬 레지스터 뱅크, 전구체 원격 레지스터 뱅크, 후구체 원격 레지스터 뱅크, 전구체 요청 레지스터 뱅크, 후구체 요청 레지스터 뱅크 및 요청 플래그를 포함한다.
예 88은 예들 83 내지 87 중 임의의 예의 특허 대상을 포함하고, 전구체 로컬 레지스터 뱅크는 송신기 등화 레지스터의 비트들(0 및 1)을 포함하고; 후구체 로컬 레지스터 뱅크는 송신기 등화 레지스터의 비트들(2, 3 및 4)을 포함하고; 전구체 원격 레지스터 뱅크는 송신기 등화 레지스터의 비트들(5 및 6)을 포함하고; 후구체 원격 레지스터 뱅크는 송신기 등화 레지스터의 비트들(7, 8 및 9)을 포함하고; 전구체 요청 레지스터 뱅크는 송신기 등화 레지스터의 비트들(10 및 11)을 포함하고; 후구체 요청 레지스터 뱅크는 송신기 등화 레지스터의 비트들(12, 13 및 14)을 포함하고; 그리고 요청 플래그는 송신기 등화 레지스터의 비트(15)를 포함한다.
예 89는 내부에 저장되는 복수의 명령어를 포함하는 하나 이상의 머신 판독 가능 저장 매체를 포함하고, 상기 명령어는 결과적으로 실행되는 것에 응답하여 통신 디바이스가 예들 46 내지 88 중 임의의 예의 방법을 수행한다.
예 90은 스테이션 관리 엔티티를 포함하고, 스테이션 관리 엔티티는 스테이션 관리 엔티티와 복수의 통신 디바이스들 사이에서 설정되는 관리 데이터 입력/출력(MDIO) 버스를 거쳐, 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 전구체 로컬 세팅 레지스터 뱅크로부터 전구체 로컬 값을 판독하고; MDIO 버스를 거쳐, 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 후구체 로컬 세팅 레지스터 뱅크로부터 후구체 로컬 값을 판독하고; MDIO 버스를 거쳐, 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 전구체 원격 세팅 레지스터 뱅크에 전구체 로컬 값을 기록하고; MDIO를 거쳐, 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 후구체 원격 세팅 레지스터 뱅크에 후구체 로컬 값을 기록하고; MDIO 버스를 거쳐, 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 전구체 요청 세팅 레지스터 뱅크로부터 전구체 요청 값을 판독하고; MDIO 버스를 거쳐, 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 전구체 요청 세팅 레지스터 뱅크로부터 후구체 요청 값을 판독하고; MDIO 버스를 거쳐, 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터로부터 요청 플래그를 판독하고; MDIO 버스를 거쳐, 요청 플래그가 참인 것에 응답하여 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 전구체 로컬 세팅 레지스터 뱅크에 전구체 요청 값을 기록하고; 그리고 MDIO 버스를 거쳐, 요청 플래그가 참인 것에 응답하여 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 후구체 로컬 세팅 레지스터 뱅크에 후구체 요청 값을 기록한다.
예 91은 예 90의 특허 대상을 포함하고, 전구체 로컬 값을 판독하는 것은 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 비트들(0 및 1)을 판독하는 것을 포함하고, 후구체 로컬 값을 판독하는 것은 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 비트들(2, 3 및 4)을 판독하는 것을 포함하고, 전구체 로컬 값을 기록하는 것은 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 비트들(5 및 6)에 기록하는 것을 포함하고, 후구체 로컬 값을 기록하는 것은 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 비트들(7, 8 및 9)에 기록하는 것을 포함하고, 송신기 등화 레지스터로부터 요청 플래그를 판독하는 것은 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 비트(15)를 판독하는 것을 포함하고, 전구체 요청 값을 판독하는 것은 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 비트들(10 및 11)을 판독하는 것을 포함하고, 후구체 요청 값을 판독하는 것은 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 등화 레지스터의 비트들(12, 13 및 14)을 판독하는 것을 포함하고, 전구체 요청 값을 기록하는 것은 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 비트들(0 및 1)에 기록하는 것을 포함하고, 그리고 후구체 요청 값을 기록하는 것은 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 비트들(2, 3 및 4)에 기록하는 것을 포함한다.
예 92는 예들 90 및 91 중 임의의 예의 특허 대상을 포함하고, 또한, 요청 플래그가 거짓인 것에 응답하여, MDIO 버스를 거쳐, 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 전구체 로컬 세팅 레지스터 뱅크로부터 전구체 로컬 값을 판독하고; MDIO 버스를 거쳐, 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 후구체 로컬 세팅 레지스터 뱅크로부터 후구체 로컬 값을 판독하고; MDIO 버스를 거쳐, 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 전구체 원격 세팅 레지스터 뱅크에 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터로부터 전구체 로컬 값을 기록하고; MDIO 버스를 거쳐, 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 후구체 원격 세팅 레지스터 뱅크에 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터로부터 판독된 후구체 로컬 값을 기록하고; MDIO 버스를 거쳐, 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 전구체 요청 세팅 레지스터 뱅크로부터 전구체 요청 값을 판독하고; MDIO 버스를 거쳐, 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 후구체 요청 세팅 레지스터 뱅크로부터 후구체 요청 값을 판독하고; MDIO 버스를 거쳐, 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터로부터 요청 플래그를 판독하고; MDIO 버스를 거쳐, 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터로부터 판독된 요청 플래그가 참인 것에 응답하여 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 전구체 로컬 세팅 레지스터 뱅크에 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터로부터 판독된 전구체 요청 값을 기록하고; 그리고 MDIO 버스를 거쳐, 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터로부터 판독된 요청 플래그가 참인 것에 응답하여 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 후구체 로컬 세팅 레지스터 뱅크에 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터로부터 판독된 후구체 요청 값을 기록하는 것을 포함한다.
예 93은 예들 90 내지 92 중 임의의 예의 특허 대상을 포함하고, 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터로부터 전구체 로컬 값을 판독하는 것은 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 비트들(0 및 1)을 판독하는 것을 포함하고, 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터로부터 후구체 로컬 값을 판독하는 것은 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 비트들(2, 3 및 4)을 판독하는 것을 포함하고, 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 전구체 원격 세팅 레지스터 뱅크에 전구체 로컬 값을 기록하는 것은 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 비트들(5 및 6)에 기록하는 것을 포함하고, 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 후구체 원격 세팅 레지스터 뱅크에 후구체 로컬 값을 기록하는 것은 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 비트들(7, 8 및 9)에 기록하는 것을 포함하고, 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터로부터 요청 플래그를 판독하는 것은 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 비트(15)를 판독하는 것을 포함하고, 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터로부터 전구체 요청 값을 판독하는 것은 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 비트들(10 및 11)을 판독하는 것을 포함하고, 그리고 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터로부터 후구체 요청 값을 판독하는 것은 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 비트들(12, 13 및 14)을 판독하는 것을 포함하고, 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 전구체 로컬 세팅 레지스터 뱅크에 전구체 요청 값을 기록하는 것은 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 비트들(0 및 1)에 기록하는 것을 포함하고, 그리고 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 후구체 로컬 세팅 레지스터 뱅크에 후구체 요청 값을 기록하는 것은 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 비트들(2, 3 및 4)에 기록하는 것을 포함한다.
예 94는 제 1 통신 디바이스를 포함하고, 상기 제 1 통신 디바이스는 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 송신기 등화 레지스터 내로 요청된 송신기 등화 세팅들을 로딩 ― 제 1 통신 디바이스의 제 1 통신 레인 인터페이스는 칩 대 칩 통신 링크를 통해 제 2 통신 디바이스의 제 1 통신 레인 인터페이스와 통신가능하게 결합됨 ― 하고, 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 송신기 등화 레지스터의 요청 플래그를 세팅한다.
예 95는 예 94의 특허 대상을 포함하고, 요청 플래그를 세팅하는 것은 송신기 등화 레지스터의 비트(15)를 세팅하는 것을 포함한다.
예 96은 예들 94 및 95 중 임의의 예의 특허 대상을 포함하고, 요청된 송신기 등화 세팅들을 로딩하는 것은 송신기 등화 레지스터의 전구체 요청 레지스터 뱅크를 제 1 목표 값으로 세팅하고 송신기 등화 레지스터의 후구체 요청 레지스터 뱅크를 제 2 목표 값으로 세팅하는 것을 포함한다.
예 97은 예들 94 내지 96 중 임의의 예의 특허 대상을 포함하고, 전구체 요청 레지스터 뱅크를 세팅하는 것은 송신기 등화 레지스터의 비트들(10 및 11)을 세팅하는 것을 포함하고, 후구체 요청 레지스터 뱅크를 세팅하는 것은 송신기 등화 레지스터의 비트들(12, 13 및 14)을 세팅하는 것을 포함한다.
예 98은 예들 94 내지 97 중 임의의 예의 특허 대상을 포함하고, 송신기 등화 레지스터는 전구체 로컬 레지스터 뱅크, 후구체 로컬 레지스터 뱅크, 전구체 원격 레지스터 뱅크, 후구체 원격 레지스터 뱅크, 전구체 요청 레지스터 뱅크, 후구체 요청 레지스터 및 요청 플래그를 포함한다.
예 99는 예들 94 내지 98 중 임의의 예의 특허 대상을 포함하고, 전구체 로컬 레지스터 뱅크는 송신기 등화 레지스터의 비트들(0 및 1)을 포함하고; 전구체 로컬 레지스터 뱅크는 송신기 등화 레지스터의 비트들(2, 3 및 4)을 포함하고; 전구체 원격 레지스터 뱅크는 송신기 등화 레지스터의 비트들(5 및 6)을 포함하고; 후구체 원격 레지스터 뱅크는 송신기 등화 레지스터의 비트들(7, 8 및 9)을 포함하고; 전구체 요청 레지스터 뱅크는 송신기 등화 레지스터의 비트들(10 및 11)을 포함하고; 후구체 요청 레지스터 뱅크는 송신기 등화 레지스터의 비트들(12, 13 및 14)을 포함하고; 그리고 요청 플래그는 송신기 등화 레지스터의 비트(15)를 포함한다.
예 100은 내부에 저장되는 복수의 명령어를 포함하는 하나 이상의 머신 판독 가능 저장 매체를 포함하고, 상기 명령어는 실행에 응답하여, 스테이션 관리 엔티티로 하여금, 스테이션 관리 엔티티와 통신 시스템의 복수의 통신 디바이스들 사이에서 설정되는 관리 데이터 입력/출력(management data input/output; MDIO) 버스를 거쳐, 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 전구체 로컬 세팅 레지스터 뱅크로부터 전구체 로컬 값을 판독하고; MDIO 버스를 거쳐, 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 후구체 로컬 세팅 레지스터 뱅크로부터 후구체 로컬 값을 판독하고; MDIO 버스를 거쳐, 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 통신기 등화 레지스터의 전구체 원격 세팅 레지스터 뱅크에 전구체 로컬 값을 기록하고; MDIO 버스를 거쳐, 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 후구체 원격 세팅 레지스터 뱅크에 후구체 로컬 값을 기록하고; MDIO 버스를 거쳐, 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 전구체 요청 세팅 레지스터 뱅크로부터 전구체 요청 값을 판독하고; MDIO 버스를 거쳐, 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 후구체 요청 세팅 레지스터 뱅크로부터 후구체 요청 값을 판독하고; MDIO 버스를 거쳐, 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터로부터 요청 플래그를 판독하고; MDIO 버스를 거쳐, 요청 플래그가 참인 것에 응답하여 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 전구체 로컬 세팅 레지스터 뱅크에 전구체 요청 값을 기록하고; 그리고 MDIO 버스를 거쳐, 요청 플래그가 참인 것에 응답하여 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 후구체 로컬 세팅 레지스터 뱅크에 후구체 요청 값을 기록하도록 하고, 제 1 통신 디바이스의 제 1 통신 레인 인터페이스는 전용 통신 버스와 상이한 칩 대 칩 통신 링크를 통해 제 2 통신 디바이스의 제 1 통신 레인 인터페이스와 통신가능하게 결합된다.
예 101은 예 100의 특허 대상을 포함하고, 전구체 로컬 값을 판독하는 것은 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 비트들(0 및 1)을 판독하는 것을 포함하고, 후구체 로컬 값을 판독하는 것은 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 비트들(2, 3 및 4)을 판독하는 것을 포함하고, 전구체 로컬 값을 판독하는 것은 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 비트들(5 및 6)에 기록하는 것을 포함하고, 후구체 로컬 값을 기록하는 것은 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 비트들(7, 8 및 9)에 기록하는 것을 포함하고, 송신기 등화 레지스터로부터 요청 플래그를 판독하는 것은 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 비트(15)를 판독하는 것을 포함하고, 전구체 요청 값을 판독하는 것은 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 비트들(10 및 11)을 판독하는 것을 포함하고, 후구체 요청 값을 판독하는 것은 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 등화 레지스터의 비트들(12, 13 및 14)을 판독하는 것을 포함하고, 전구체 요청 값을 기록하는 것은 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 비트들(0 및 1)에 기록하는 것을 포함하고, 그리고 후구체 요청 값을 기록하는 것은 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의의 제 1 송신기 등화 레지스터의 비트들(2, 3 및 4)에 기록하는 것을 포함한다.
예 102는 예들 100 및 101 중 임의의 예의 특허 대상을 포함하고, 복수의 명령어는 또한 스테이션 관리 엔티티로 하여금 요청 플래그가 거짓인 것에 응답하여, MDIO 버스를 거쳐, 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 전구체 로컬 세팅 레지스터 뱅크로부터 전구체 로컬 값을 판독하고; MDIO 버스를 거쳐, 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 후구체 로컬 세팅 레지스터 뱅크로부터 후구체 로컬 값을 판독하고; MDIO 버스를 거쳐, 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 전구체 원격 세팅 레지스터 뱅크에 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터로부터 판독된 전구체 로컬 값을 기록하고; MDIO 버스를 통해, 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 후구체 원격 세팅 레지스터 뱅크에 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터로부터 판독된 후구체 로컬 값을 기록하고; MDIO 버스를 거쳐, 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 전구체 요청 세팅 레지스터 뱅크로부터 전구체 요청 값을 판독하고; MDIO 버스를 거쳐, 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 후구체 요청 세팅 레지스터 뱅크로부터 후구체 요청 값을 판독하고; MDIO 버스를 거쳐, 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터로부터 요청 플래그를 판독하고; MDIO 버스를 거쳐, 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터로부터 판독된 요청 플래그가 참인 것에 응답하여 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 전구체 로컬 세팅 레지스터 뱅크에 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터로부터 판독된 전구체 요청 값을 기록하고; 그리고 MDIO 버스를 거쳐, 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터로부터 판독된 요청 플래그가 참인 것에 응답하여 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 전구체 로컬 세팅 레지스터 뱅크에 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터로부터 판독된 후구체 요청 값을 기록하도록 한다.
예 103은 예들 100 내지 102 중 임의의 예의 특허 대상을 포함하고, 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터로부터 전구체 로컬 값을 판독하는 것은 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 비트들(0 및 1)을 판독하는 것을 포함하고, 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터로부터 후구체 로컬 값을 판독하는 것은 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 비트들(2, 3 및 4)을 판독하는 것을 포함하고, 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 전구체 원격 세팅 레지스터 뱅크에 전구체 로컬 값을 기록하는 것은 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 비트들(5 및 6)에 기록하는 것을 포함하고, 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 후구체 원격 세팅 레지스터 뱅크에 후구체 로컬 값을 기록하는 것은 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 비트들(7, 8 및 9)에 기록하는 것을 포함하고, 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터로부터 요청 플래그를 판독하는 것은 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 비트(15)를 판독하는 것을 포함하고, 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터로부터 전구체 요청 값을 판독하는 것은 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 비트들(10 및 11)을 판독하는 것을 포함하고, 그리고 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터로부터 후구체 요청 값을 판독하는 것은 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 비트들(12, 13 및 14)을 판독하는 것을 포함하고, 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 전구체 로컬 세팅 레지스터 뱅크에 전구체 요청 값을 기록하는 것은 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 비트들(0 및 1)에 기록하는 것을 포함하고, 그리고 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 후구체 로컬 세팅 레지스터 뱅크에 후구체 요청 값을 기록하는 것은 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 비트들(2, 3 및 4)에 기록하는 것을 포함한다.
예 104는 내부에 저장되는 복수의 명령어를 포함하는 하나 이상의 머신 판독 가능 저장 매체를 포함하고, 상기 명령어는 실행에 응답하여, 제 1 통신 디바이스로 하여금 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 송신기 등화 레지스터 내로 요청된 송신기 등화 세팅들을 로딩 ― 제 1 통신 디바이스의 제 1 통신 레인 인터페이스는 칩 대 칩 통신 링크를 통해 제 2 통신 디바이스의 제 1 통신 레인 인터페이스와 통신가능하게 결합됨 ― 하고, 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 송신기 등화 레지스터의 요청 플래그를 세팅하도록 한다.
예 105는 예 104의 특허 대상을 포함하고, 요청 플래그를 세팅하는 것은 송신기 등화 레지스터의 비트(15)를 세팅하는 것을 포함한다.
예 106은 예들 104 및 105 중 임의의 예의 특허 대상을 포함하고, 요청된 송신기 등화 세팅들을 로딩하는 것은 송신기 등화 레지스터의 전구체 요청 레지스터 뱅크를 제 1 목표 값으로 세팅하고 송신기 등화 레지스터의 후구체 요청 레지스터 뱅크를 제 2 목표 값으로 세팅하는 것을 포함한다.
예 107은 예들 104 내지 106 중 임의의 예의 특허 대상을 포함하고, 전구체 요청 레지스터 뱅크를 세팅하는 것은 송신기 등화 레지스터의 비트들(10 및 11)을 세팅하는 것을 포함하고 후구체 요청 레지스터 뱅크를 세팅하는 것은 송신기 등화 레지스터의 비트들(12, 13 및 14)을 세팅하는 것을 포함한다.
예 108은 예들 104 내지 107의 임의의 예의 특허 대상을 포함하고, 송신기 등화 레지스터는 전구체 로컬 레지스터 뱅크, 후구체 로컬 레지스터 뱅크, 전구체 원격 레지스터 뱅크, 후구체 원격 레지스터 뱅크, 전구체 요청 레지스터 뱅크, 후구체 요청 레지스터 뱅크 및 요청 플래그를 포함한다.
예 109는 예들 104 내지 108 중 임의의 특허 대상을 포함하고, 전구체 로컬 레지스터 뱅크는 송신기 등화 레지스터의 비트들(0 및 1)을 포함하고; 후구체 로컬 레지스터 뱅크는 송신기 등화 레지스터의 비트들(2, 3 및 4)을 포함하고; 전구체 원격 레지스터 뱅크는 송신기 등화 레지스터의 비트들(5 및 6)을 포함하고; 후구체 원격 레지스터 뱅크는 송신기 등화 레지스터의 비트들(7, 8 및 9)을 포함하고; 전구체 요청 레지스터 뱅크는 송신기 등화 레지스터의 비트들(10 및 11)을 포함하고; 후구체 요청 레지스터 뱅크는 송신기 등화 레지스터의 비트들(12, 13 및 14)을 포함하고; 그리고 요청 플래그는 송신기 등화 레지스터의 비트(15)를 포함한다.

Claims (17)

  1. 스테이션 관리 엔티티(a station management entity)로서,
    상기 스테이션 관리 엔티티와 복수의 통신 디바이스 사이에 설정되는 관리 데이터 입력/출력(management data input/output; MDIO) 버스를 거쳐, 제 1 통신 디바이스의 제 1 통신 레인 인터페이스(communication lane interface)의 제 1 송신기 등화 레지스터(transmitter equalization register)의 전구체 로컬 세팅 레지스터 뱅크(pre-cursor local setting register bank)로부터 전구체 로컬 값을 판독하고,
    상기 MDIO 버스를 거쳐, 상기 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 후구체(post-curcor) 로컬 세팅 레지스터 뱅크로부터 후구체 로컬 값을 판독하고,
    상기 MDIO 버스를 거쳐, 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 전구체 원격 세팅 레지스터 뱅크에 상기 전구체 로컬 값을 기록하고,
    상기 MDIO 버스를 거쳐, 상기 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 후구체 원격 세팅 레지스터 뱅크에 상기 후구체 로컬 값을 기록하고,
    상기 MDIO 버스를 거쳐, 상기 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 전구체 요청 세팅 레지스터 뱅크로부터 전구체 요청 값(pre-cursor requested value)을 판독하고,
    상기 MDIO 버스를 거쳐, 상기 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 후구체 요청 세팅 레지스터 뱅크로부터 후구체 요청 값을 판독하고,
    상기 MDIO 버스를 거쳐, 상기 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터로부터 요청 플래그(a request flag)를 판독하고,
    상기 MDIO 버스를 거쳐, 상기 요청 플래그가 참(true)인 것에 응답하여 상기 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 전구체 로컬 세팅 레지스터 뱅크에 상기 전구체 요청 값을 기록하고,
    상기 MDIO 버스를 거쳐, 상기 요청 플래그가 참(true)인 것에 응답하여 상기 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 후구체 로컬 세팅 레지스터 뱅크에 상기 후구체 요청 값을 기록하는
    스테이션 관리 엔티티.
  2. 제 1 항에 있어서,
    상기 전구체 로컬 값을 판독하는 것은 상기 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 비트 0 및 1을 판독하는 것을 포함하고,
    상기 후구체 로컬 값을 판독하는 것은 상기 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 비트 2, 3 및 4를 판독하는 것을 포함하고,
    상기 전구체 로컬 값을 기록하는 것은 상기 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 비트 5 및 6에 기록하는 것을 포함하고,
    상기 후구체 로컬 값을 기록하는 것은 상기 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 비트 7, 8 및 9에 기록하는 것을 포함하고,
    상기 송신기 등화 레지스터로부터 상기 요청 플래그를 판독하는 것은 상기 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 비트 15를 판독하는 것을 포함하고,
    상기 전구체 요청 값을 판독하는 것은 상기 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 비트 10 및 11을 판독하는 것을 포함하고,
    상기 후구체 요청 값을 판독하는 것은 상기 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 비들 12, 13 및 14를 판독하는 것을 포함하고,
    상기 전구체 요청 값을 기록하는 것은 상기 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 비트 0 및 1에 기록하는 것을 포함하고,
    상기 후구체 요청 값을 기록하는 것은 상기 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 비트 2, 3 및 4에 기록하는 것을 포함하는
    스테이션 관리 엔티티.
  3. 제 1 항에 있어서,
    상기 스테이션 관리 엔티티는 또한, 상기 요청 플래그가 거짓(false)이라는 것에 응답하여,
    상기 MDIO 버스를 거쳐, 상기 제 2 통신 디바이스의 상기 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 전구체 로컬 세팅 레지스터 뱅크로부터 전구체 로컬 값을 판독하고,
    상기 MDIO 버스를 거쳐, 상기 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 후구체 로컬 세팅 레지스터 뱅크로부터 후구체 로컬 값을 판독하고,
    상기 MDIO 버스를 거쳐, 상기 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터로부터 판독된 상기 전구체 로컬 값을 상기 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 전구체 원격 세팅 레지스터 뱅크에 기록하고,
    상기 MDIO 버스를 거쳐, 상기 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터로부터 판독된 상기 후구체 로컬 값을 상기 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 후구체 원격 세팅 레지스터 뱅크에 기록하고,
    상기 MDIO 버스를 거쳐, 상기 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 전구체 요청 세팅 레지스터 뱅크로부터 전구체 요청 값을 판독하고,
    상기 MDIO 버스를 거쳐, 상기 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 후구체 요청 세팅 레지스터 뱅크로부터 후구체 요청 값을 판독하고,
    상기 MDIO 버스를 거쳐, 상기 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터로부터 요청 플래그를 판독하고,
    상기 MDIO 버스를 거쳐, 상기 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터로부터 판독된 요청 플래그가 참이라는 것에 응답하여, 상기 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터로부터 판독된 상기 전구체 요청 값을 상기 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 상기 전구체 로컬 세팅 레지스터 뱅크에 기록하고,
    상기 MDIO 버스를 거쳐, 상기 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터로부터 판독된 요청 플래그가 참이라는 것에 응답하여, 상기 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터로부터 판독된 상기 후구체 요청 값을 상기 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 후구체 로컬 세팅 레지스터 뱅크에 기록하는
    스테이션 관리 엔티티.
  4. 제 3 항에 있어서,
    상기 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터로부터 상기 전구체 로컬 값을 판독하는 것은 상기 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 비트 0 및 1을 판독하는 것을 포함하고,
    상기 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터로부터 상기 후구체 로컬 값을 판독하는 것은 상기 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 비트 2, 3 및 4를 판독하는 것을 포함하고,
    상기 제 1 통신 디바이스의 상기 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 전구체 원격 세팅 레지스터 뱅크에 상기 전구체 로컬 값을 기록하는 것은 상기 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 비트 5 및 6에 기록하는 것을 포함하고,
    상기 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 후구체 원격 세팅 레지스터 뱅크에 상기 후구체 로컬 값을 기록하는 것은 상기 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 비트 7, 8 및 9에 기록하는 것을 포함하고,
    상기 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터로부터 상기 요청 플래그를 판독하는 것은 상기 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 비트 15를 판독하는 것을 포함하고,
    상기 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터로부터 상기 전구체 요청 값을 판독하는 것은 상기 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 비트 10 및 11을 판독하는 것을 포함하고,
    상기 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터로부터 상기 후구체 요청 값을 판독하는 것은 상기 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 비트 12, 13 및 14를 판독하는 것을 포함하고,
    상기 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 전구체 로컬 세팅 레지스터 뱅크에 상기 전구체 요청 값을 기록하는 것은 상기 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 비트 0 및 1에 기록하는 것을 포함하고,
    상기 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 후구체 로컬 세팅 레지스터 뱅크에 상기 후구체 요청 값을 기록하는 것은 상기 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 비트 2, 3 및 4에 기록하는 것을 포함하는
    스테이션 관리 엔티티.
  5. 복수의 명령어가 저장된 하나 이상의 머신 판독 가능 저장 매체로서,
    상기 복수의 명령어는 실행에 응답하여 스테이션 관리 엔티티로 하여금,
    상기 스테이션 관리 엔티티와 통신 시스템의 복수의 통신 디바이스들 사이에 설정되는 관리 데이터 입력/출력(MDIO) 버스를 거쳐, 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 전구체 로컬 세팅 레지스터 뱅크로부터 전구체 로컬 값을 판독하게 하고,
    상기 MDIO 버스를 거쳐, 상기 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 후구체 로컬 세팅 레지스터 뱅크로부터 후구체 로컬 값을 판독하게 하고,
    상기 MDIO 버스를 거쳐, 상기 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 전구체 원격 세팅 레지스터 뱅크에 상기 전구체 로컬 값을 기록하게 하고,
    상기 MDIO 버스를 거쳐, 상기 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 후구체 원격 세팅 레지스터 뱅크에 상기 후구체 로컬 값을 기록하게 하고,
    상기 MDIO 버스를 거쳐, 상기 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 전구체 요청 세팅 레지스터 뱅크로부터 전구체 요청 값을 판독하게 하고,
    상기 MDIO 버스를 거쳐, 상기 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 후구체 요청 세팅 레지스터 뱅크로부터 후구체 요청 값을 판독하게 하고,
    상기 MDIO 버스를 거쳐, 상기 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터로부터 요청 플래그를 판독하게 하고,
    상기 MDIO 버스를 거쳐, 상기 요청 플래그가 참인 것에 응답하여 상기 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 전구체 로컬 세팅 레지스터 뱅크에 상기 전구체 요청 값을 기록하게 하고,
    상기 MDIO 버스를 거쳐, 상기 요청 플래그가 참인 것에 응답하여 상기 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 후구체 로컬 세팅 레지스터 뱅크에 상기 후구체 요청 값을 기록하게 하되,
    상기 제 1 통신 디바이스의 제 1 통신 레인 인터페이스는 전용 통신 버스와 상이한 칩 대 칩 통신 링크를 통해 상기 제 2 통신 디바이스의 제 1 통신 레인 인터페이스와 통신가능하게 결합되는
    머신 판독 가능 저장 매체.
  6. 제 5 항에 있어서,
    상기 전구체 로컬 값을 판독하는 것은 상기 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 비트 0 및 1을 판독하는 것을 포함하고,
    상기 후구체 로컬 값을 판독하는 것은 상기 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 비트 2, 3 및 4를 판독하는 것을 포함하고,
    상기 전구체 로컬 값을 기록하는 것은 상기 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 비트 5 및 6에 기록하는 것을 포함하고,
    상기 후구체 로컬 값을 기록하는 것은 상기 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 비트 7, 8 및 9에 기록하는 것을 포함하고,
    상기 제 1 송신기 등화 레지스터로부터 상기 요청 플래그를 판독하는 것은 상기 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 비트 15를 판독하는 것을 포함하고,
    상기 전구체 요청 값을 판독하는 것은 상기 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 비트 10 및 11을 판독하는 것을 포함하고,
    상기 후구체 요청 값을 판독하는 것은 상기 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 비트 12, 13 및 14를 판독하는 것을 포함하고,
    상기 전구체 요청 값을 기록하는 것은 상기 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 비트 0 및 1에 기록하는 것을 포함하고,
    상기 후구체 요청 값을 기록하는 것은 상기 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 비트 2, 3 및 4에 기록하는 것을 포함하는
    머신 판독 가능 저장 매체.
  7. 제 5 항에 있어서,
    상기 복수의 명령어는 또한, 상기 스테이션 관리 엔티티로 하여금, 상기 요청 플래그가 거짓인 것에 응답하여,
    상기 MDIO 버스를 거쳐, 상기 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 전구체 로컬 세팅 레지스터 뱅크로부터 전구체 로컬 값을 판독하게 하고,
    상기 MDIO 버스를 거쳐, 상기 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 후구체 로컬 세팅 레지스터 뱅크로부터 후구체 로컬 값을 판독하게 하고,
    상기 MDIO 버스를 거쳐, 상기 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터로부터 판독된 상기 전구체 로컬 값을 상기 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 전구체 원격 세팅 레지스터 뱅크에 기록하게 하고,
    상기 MDIO 버스를 거쳐, 상기 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터로부터 판독된 상기 후구체 로컬 값을 상기 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 후구체 원격 세팅 레지스터 뱅크에 기록하게 하고,
    상기 MDIO 버스를 거쳐, 상기 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 전구체 요청 세팅 레지스터 뱅크로부터 전구체 요청 값을 판독하게 하고,
    상기 MDIO 버스를 거쳐, 상기 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 후구체 요청 세팅 레지스터 뱅크로부터 후구체 요청 값을 판독하게 하고,
    상기 MDIO 버스를 거쳐, 상기 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터로부터 요청 플래그를 판독하게 하고,
    상기 MDIO 버스를 거쳐, 상기 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터로부터 판독된 상기 요청 플래그가 참인 것에 응답하여, 상기 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터로부터 판독된 상기 전구체 요청 값을 상기 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 전구체 로컬 세팅 레지스터 뱅크에 기록하게 하고,
    상기 MDIO 버스를 거쳐, 상기 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터로부터 판독된 상기 요청 플래그가 참인 것에 응답하여, 상기 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터로부터 판독된 상기 후구체 요청 값을 상기 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 후구체 로컬 세팅 레지스터 뱅크에 기록하게 하는
    머신 판독 가능 저장 매체.
  8. 제 7 항에 있어서,
    상기 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터로부터 상기 전구체 로컬 값을 판독하는 것은 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 비트 0 및 1을 판독하는 것을 포함하고,
    상기 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터로부터 상기 후구체 로컬 값을 판독하는 것은 상기 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 비트 2, 3 및 4를 판독하는 것을 포함하고,
    상기 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 전구체 원격 세팅 레지스터 뱅크에 상기 전구체 로컬 값을 기록하는 것은 상기 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 비트 5 및 6에 기록하는 것을 포함하고,
    상기 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 후구체 원격 세팅 레지스터 뱅크에 상기 후구체 로컬 값을 기록하는 것은 상기 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 비트 7, 8 및 9에 기록하는 것을 포함하고,
    상기 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터로부터 상기 요청 플래그를 판독하는 것은 상기 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 비트 15를 판독하는 것을 포함하고,
    상기 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터로부터 상기 전구체 요청 값을 판독하는 것은 상기 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 비트 10 및 11을 판독하는 것을 포함하고,
    상기 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터로부터 상기 후구체 요청 값을 판독하는 것은 상기 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 비트 12, 13 및 14를 판독하는 것을 포함하고,
    상기 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 전구체 로컬 세팅 레지스터 뱅크에 상기 전구체 요청 값을 기록하는 것은 상기 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 비트 0 및 1에 기록하는 것을 포함하고,
    상기 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 후구체 로컬 세팅 레지스터 뱅크에 상기 후구체 요청 값을 기록하는 것은 상기 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 비트 2, 3 및 4에 기록하는 것을 포함하는
    머신 판독 가능 저장 매체.
  9. 통신 시스템에서 송신기 등화를 수행하기 위한 방법으로서,
    스테이션 관리 엔티티에 의해 그리고 상기 스테이션 관리 엔티티와 통신 시스템의 복수의 통신 디바이스들 사이에 설정되는 관리 데이터 입력/출력(MDIO) 버스를 거쳐, 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 전구체 로컬 세팅 레지스터 뱅크로부터 전구체 로컬 값을 판독하는 단계와,
    상기 스테이션 관리 엔티티에 의해 그리고 상기 MDIO 버스를 거쳐, 상기 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 후구체 로컬 세팅 레지스터 뱅크로부터 후구체 로컬 값을 판독하는 단계와,
    상기 스테이션 관리 엔티티에 의해 그리고 상기 MDIO 버스를 거쳐, 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 전구체 원격 세팅 레지스터 뱅크에 상기 전구체 로컬 값을 기록하는 단계와,
    상기 스테이션 관리 엔티티에 의해 그리고 상기 MDIO 버스를 거쳐, 상기 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 후구체 원격 세팅 레지스터 뱅크에 상기 후구체 로컬 값을 기록하는 단계와,
    상기 스테이션 관리 엔티티에 의해 그리고 상기 MDIO 버스를 거쳐, 상기 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 전구체 요청 세팅 레지스터 뱅크로부터 전구체 요청 값을 판독하는 단계와,
    상기 스테이션 관리 엔티티에 의해 그리고 상기 MDIO 버스를 거쳐, 상기 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 후구체 요청 세팅 레지스터 뱅크로부터 후구체 요청 값을 판독하는 단계와,
    상기 스테이션 관리 엔티티에 의해 그리고 상기 MDIO 버스를 거쳐, 상기 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터로부터 요청 플래그를 판독하는 단계와,
    상기 스테이션 관리 엔티티에 의해 그리고 상기 MDIO 버스를 거쳐, 상기 요청 플래그가 참인 것에 응답하여 상기 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 전구체 로컬 세팅 레지스터 뱅크에 상기 전구체 요청 값을 기록하는 단계와,
    상기 스테이션 관리 엔티티에 의해 그리고 상기 MDIO 버스를 거쳐, 상기 요청 플래그가 참인 것에 응답하여 상기 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 후구체 로컬 세팅 레지스터 뱅크에 상기 후구체 요청 값을 기록하는 단계를 포함하되,
    상기 제 1 통신 디바이스의 제 1 통신 레인 인터페이스는 전용 통신 버스와 상이한 칩 대 칩 통신 링크를 통해 상기 제 2 통신 디바이스의 제 1 통신 레인 인터페이스와 통신가능하게 결합되는
    통신 시스템에서의 송신기 등화 수행 방법.
  10. 제 9 항에 있어서,
    상기 전구체 로컬 값을 판독하는 단계는 상기 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 비트 0 및 1을 판독하는 단계를 포함하고,
    상기 후구체 로컬 값을 판독하는 단계는 상기 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 비트 2, 3 및 4를 판독하는 단계를 포함하고,
    상기 전구체 로컬 값을 기록하는 단계는 상기 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 비트 5 및 6에 기록하는 단계를 포함하고,
    상기 후구체 로컬 값을 기록하는 단계는 상기 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 비트 7, 8 및 9에 기록하는 단계를 포함하고,
    상기 제 1 송신기 등화 레지스터로부터 상기 요청 플래그를 판독하는 단계는 상기 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 비트 15를 판독하는 단계를 포함하고,
    상기 전구체 요청 값을 판독하는 단계는 상기 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 비트 10 및 11을 판독하는 단계를 포함하고,
    상기 후구체 요청 값을 판독하는 단계는 상기 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 비트 12, 13 및 14를 판독하는 단계를 포함하고,
    상기 전구체 요청 값을 기록하는 단계는 상기 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 비트 0 및 1에 기록하는 단계를 포함하고,
    상기 후구체 요청 값을 기록하는 단계는 상기 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 1 송신기 등화 레지스터의 비트 2, 3 및 4에 기록하는 단계를 포함하는
    통신 시스템에서의 송신기 등화 수행 방법.
  11. 제 9 항에 있어서,
    상기 방법은 또한, 상기 요청 플래그가 거짓인 것에 응답하여,
    상기 스테이션 관리 엔티티에 의해 그리고 상기 MDIO 버스를 거쳐, 상기 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 전구체 로컬 세팅 레지스터 뱅크로부터 전구체 로컬 값을 판독하는 단계와,
    상기 스테이션 관리 엔티티에 의해 그리고 상기 MDIO 버스를 거쳐, 상기 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 후구체 로컬 세팅 레지스터 뱅크로부터 후구체 로컬 값을 판독하는 단계와,
    상기 스테이션 관리 엔티티에 의해 그리고 상기 MDIO 버스를 거쳐, 상기 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터로부터 판독된 상기 전구체 로컬 값을 상기 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 전구체 원격 세팅 레지스터 뱅크에 기록하는 단계와,
    상기 스테이션 관리 엔티티에 의해 그리고 상기 MDIO 버스를 거쳐, 상기 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터로부터 판독된 상기 후구체 로컬 값을 상기 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 후구체 원격 세팅 레지스터 뱅크에 기록하는 단계와,
    상기 스테이션 관리 엔티티에 의해 그리고 상기 MDIO 버스를 거쳐, 상기 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 전구체 요청 세팅 레지스터 뱅크로부터 전구체 요청 값을 판독하는 단계와,
    상기 스테이션 관리 엔티티에 의해 그리고 상기 MDIO 버스를 거쳐, 상기 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 후구체 요청 세팅 레지스터 뱅크로부터 후구체 요청 값을 판독하는 단계와,
    상기 스테이션 관리 엔티티에 의해 그리고 상기 MDIO 버스를 거쳐, 상기 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터로부터 요청 플래그를 판독하는 단계와,
    상기 스테이션 관리 엔티티에 의해 그리고 상기 MDIO 버스를 거쳐, 상기 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터로부터 판독된 상기 요청 플래그가 참인 것에 응답하여, 상기 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터로부터 판독된 상기 전구체 요청 값을 상기 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 전구체 로컬 세팅 레지스터 뱅크에 기록하는 단계와,
    상기 스테이션 관리 엔티티에 의해 그리고 상기 MDIO 버스를 거쳐, 상기 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터로부터 판독된 상기 요청 플래그가 참인 것에 응답하여, 상기 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터로부터 판독된 상기 후구체 요청 값을 상기 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 후구체 로컬 세팅 레지스터 뱅크에 기록하는 단계를 포함하는
    통신 시스템에서의 송신기 등화 수행 방법.
  12. 제 11 항에 있어서,
    상기 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터로부터 상기 전구체 로컬 값을 판독하는 단계는 상기 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 비트 0 및 1을 판독하는 단계를 포함하고,
    상기 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터로부터 상기 후구체 로컬 값을 판독하는 단계는 상기 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 비트 2, 3 및 4를 판독하는 단계를 포함하고,
    상기 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 전구체 원격 세팅 레지스터 뱅크에 상기 전구체 로컬 값을 기록하는 단계는 상기 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 비트 5 및 6에 기록하는 단계를 포함하고,
    상기 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 후구체 원격 세팅 레지스터 뱅크에 상기 후구체 로컬 값을 기록하는 단계는 상기 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 비트 7, 8 및 9에 기록하는 단계를 포함하고,
    상기 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터로부터 상기 요청 플래그를 판독하는 단계는 상기 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 비트 15를 판독하는 단계를 포함하고,
    상기 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터로부터 상기 전구체 요청 값을 판독하는 단계는 상기 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 비트 10 및 11을 판독하는 단계를 포함하고,
    상기 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터로부터 상기 후구체 요청 값을 판독하는 단계는 상기 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 비트 12, 13 및 14를 판독하는 단계를 포함하고,
    상기 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 전구체 로컬 세팅 레지스터 뱅크에 상기 전구체 요청 값을 기록하는 단계는 상기 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 비트 0 및 1에 기록하는 단계를 포함하고,
    상기 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 후구체 로컬 세팅 레지스터 뱅크에 상기 후구체 요청 값을 기록하는 단계는 상기 제 2 통신 디바이스의 제 1 통신 레인 인터페이스의 제 2 송신기 등화 레지스터의 비트 2, 3 및 4에 기록하는 단계를 포함하는
    통신 시스템에서의 송신기 등화 수행 방법.
  13. 복수의 명령어가 저장된 하나 이상의 머신 판독 가능 저장 매체로서,
    상기 복수의 명령어는, 실행에 응답하여, 제 1 통신 디바이스로 하여금,
    상기 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 송신기 등화 레지스터의 전구체 요청 레지스터 뱅크를 제 1 목표 값으로 세팅하게 하고,
    상기 송신기 등화 레지스터의 후구체 요청 레지스터 뱅크를 제 2 목표 값으로 세팅하게 하고,
    상기 제 1 통신 디바이스의 제 1 통신 레인 인터페이스의 송신기 등화 레지스터의 요청 플래그를 세팅하게 하되,
    상기 제 1 통신 디바이스의 제 1 통신 레인 인터페이스는 칩 대 칩 통신 링크를 통해 제 2 통신 디바이스의 제 1 통신 레인 인터페이스와 통신가능하게 결합되는
    머신 판독 가능 저장 매체.
  14. 제 13 항에 있어서,
    상기 요청 플래그를 세팅하는 것은 상기 송신기 등화 레지스터의 비트 15를 세팅하는 것을 포함하는
    머신 판독 가능 저장 매체.
  15. 제 13 항에 있어서,
    상기 전구체 요청 레지스터 뱅크를 세팅하는 것은 상기 송신기 등화 레지스터의 비트 10 및 11을 세팅하는 것을 포함하고,
    상기 후구체 요청 레지스터 뱅크를 세팅하는 것은 상기 송신기 등화 레지스터의 비트 12, 13 및 14를 세팅하는 것을 포함하는
    머신 판독 가능 저장 매체.
  16. 제 13 항에 있어서,
    상기 송신기 등화 레지스터는, 전구체 로컬 레지스터 뱅크, 후구체 로컬 레지스터 뱅크, 전구체 원격 레지스터 뱅크, 후구체 원격 레지스터 뱅크, 전구체 요청 레지스터 뱅크, 후구체 요청 레지스터 뱅크, 및 상기 요청 플래그를 포함하는
    머신 판독 가능 저장 매체.
  17. 제 13 항에 있어서,
    상기 전구체 로컬 레지스터 뱅크는 상기 송신기 등화 레지스터의 비트 0 및 1을 포함하고,
    상기 후구체 로컬 레지스터 뱅크는 상기 송신기 등화 레지스터의 비트 2, 3 및 4를 포함하고,
    상기 전구체 원격 레지스터 뱅크는 상기 송신기 등화 레지스터의 비트 5 및 6을 포함하고,
    상기 후구체 원격 레지스터 뱅크는 상기 송신기 등화 레지스터의 비트 7, 8 및 9를 포함하고,
    상기 전구체 요청 레지스터 뱅크는 상기 송신기 등화 레지스터의 비트 10 및 11을 포함하고,
    상기 후구체 요청 레지스터 뱅크는 상기 송신기 등화 레지스터의 비트 12, 13 및 14를 포함하고,
    상기 요청 플래그는 상기 송신기 등화 레지스터의 비트 15를 포함하는
    머신 판독 가능 저장 매체.
KR1020160001633A 2014-03-10 2016-01-06 통신 시스템에서 송신기 등화를 구성하기 위한 기술 KR101696136B1 (ko)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
US201461950436P 2014-03-10 2014-03-10
US61/950,436 2014-03-10
US14/580,823 US9882748B2 (en) 2014-03-10 2014-12-23 Technologies for configuring transmitter equalization in a communication system
US14/580,823 2014-12-23

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
KR1020150019546A Division KR101593872B1 (ko) 2014-03-10 2015-02-09 통신 시스템에서 송신기 등화를 구성하기 위한 기술

Publications (2)

Publication Number Publication Date
KR20160010876A true KR20160010876A (ko) 2016-01-28
KR101696136B1 KR101696136B1 (ko) 2017-01-12

Family

ID=54018525

Family Applications (2)

Application Number Title Priority Date Filing Date
KR1020150019546A KR101593872B1 (ko) 2014-03-10 2015-02-09 통신 시스템에서 송신기 등화를 구성하기 위한 기술
KR1020160001633A KR101696136B1 (ko) 2014-03-10 2016-01-06 통신 시스템에서 송신기 등화를 구성하기 위한 기술

Family Applications Before (1)

Application Number Title Priority Date Filing Date
KR1020150019546A KR101593872B1 (ko) 2014-03-10 2015-02-09 통신 시스템에서 송신기 등화를 구성하기 위한 기술

Country Status (4)

Country Link
US (2) US9882748B2 (ko)
KR (2) KR101593872B1 (ko)
CN (2) CN105939302B (ko)
DE (2) DE102015101904B4 (ko)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11467999B2 (en) * 2018-06-29 2022-10-11 Intel Corporation Negotiating asymmetric link widths dynamically in a multi-lane link
US10715357B2 (en) * 2018-08-24 2020-07-14 Intel Corporation Adaptation of a transmit equalizer using management registers
KR20210151278A (ko) 2020-06-04 2021-12-14 (주)고려기연 다목적 양음압 시설

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR890015147A (ko) * 1988-03-16 1989-10-28 이반 밀러 레르너 다중 스테이션 통신 버스 시스템 및 스테이션
KR20020027570A (ko) * 1999-08-27 2002-04-13 포만 제프리 엘 네트워크 프로세서를 사용하는 네트워크 스위치 및 그의방법
KR20120075477A (ko) * 2009-10-15 2012-07-06 콸콤 인코포레이티드 교차하는 요청들을 이용한 그룹 소유자 선택

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7450636B2 (en) 2002-09-05 2008-11-11 Avago Technologies General Ip (Singapore) Pte. Ltd. Adaptive transmit equalizer
US20050201454A1 (en) * 2004-03-12 2005-09-15 Intel Corporation System and method for automatically calibrating two-tap and multi-tap equalization for a communications link
US7634232B2 (en) * 2006-03-22 2009-12-15 Intel Corporation Device, system and method of coexistence mode switching among transceivers
US7817727B2 (en) * 2006-03-28 2010-10-19 GlobalFoundries, Inc. Hybrid output driver for high-speed communications interfaces
KR101365437B1 (ko) * 2007-06-25 2014-02-19 삼성전자주식회사 데이터 통신 시스템 및 방법
WO2009003129A2 (en) * 2007-06-27 2008-12-31 Rambus Inc. Methods and circuits for adaptive equalization and channel characterization using live data
US20090323794A1 (en) 2008-06-30 2009-12-31 Kathy Tian Transmitter Equalization Method and System
US9104793B2 (en) 2010-09-24 2015-08-11 Intel Corporation Method and system of adapting communication links to link conditions on a platform
US8949497B2 (en) * 2011-08-24 2015-02-03 Nvidia Corporation Method and apparatus for interleaving bursts of high-speed serial interconnect link training with bus data transactions
US8867599B2 (en) * 2012-05-11 2014-10-21 Serialtek, Llc Equalization of transmissions
US20150085914A1 (en) * 2013-09-25 2015-03-26 Avago Technologies General Ip (Singapore) Pte. Ltd. Modal PAM2/4 Pipelined Programmable Receiver Having Feed Forward Equalizer (FFE) And Decision Feedback Equalizer (DFE) Optimized For Forward Error Correction (FEC) Bit Error Rate (BER) Performance

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR890015147A (ko) * 1988-03-16 1989-10-28 이반 밀러 레르너 다중 스테이션 통신 버스 시스템 및 스테이션
KR20020027570A (ko) * 1999-08-27 2002-04-13 포만 제프리 엘 네트워크 프로세서를 사용하는 네트워크 스위치 및 그의방법
KR20120075477A (ko) * 2009-10-15 2012-07-06 콸콤 인코포레이티드 교차하는 요청들을 이용한 그룹 소유자 선택

Also Published As

Publication number Publication date
US20150256365A1 (en) 2015-09-10
US9882748B2 (en) 2018-01-30
KR101593872B1 (ko) 2016-02-12
DE102015017136B3 (de) 2021-12-16
DE102015101904B4 (de) 2022-01-27
CN105939302B (zh) 2019-06-14
CN105939302A (zh) 2016-09-14
KR101696136B1 (ko) 2017-01-12
DE102015101904A1 (de) 2015-10-01
CN104917710A (zh) 2015-09-16
US9264267B2 (en) 2016-02-16
KR20150105908A (ko) 2015-09-18
US20150256366A1 (en) 2015-09-10
CN104917710B (zh) 2019-01-29

Similar Documents

Publication Publication Date Title
US9674013B2 (en) Enhanced receiver equalization
US9954576B2 (en) System and method for PAM-4 transmitter bit equalization for improved channel performance
US10229081B2 (en) System level crosstalk mitigation
CN104583988A (zh) 对在高速串行互连中的发送有限冲激响应和接收线性均衡器或接收判决反馈均衡器结构的均衡尝试的平衡
US20170359205A1 (en) Repeatable Backchannel Link Adaptation for High Speed Serial Interfaces
US10108574B2 (en) Electronic device, communication control circuit, and communication control method
KR101696136B1 (ko) 통신 시스템에서 송신기 등화를 구성하기 위한 기술
US20190044760A1 (en) Technologies for optimizing transmitter equalization with high-speed retimer
US9935682B1 (en) System and method for PAM-4 transmitter bit equalization for improved channel performance
US9923740B2 (en) System aware transmitter adaptation for high speed serial interfaces
JP6691284B2 (ja) 情報処理装置、ストレージシステムおよび通信制御プログラム
US8761598B2 (en) Method and system for adaptively setting a transmitter filter for a high speed serial link transmitter
US10298420B1 (en) System and method to enhance feed-forward equalization in a high-speed serial interface
US11671287B2 (en) Interconnect module, UFS system including the same, and method of operating the UFS system
CN111512606A (zh) 用于在不中断链路业务的情况下的协同链路均衡的技术
US20140314138A1 (en) Back channel adaptation for transmission under peak power constraints
US10073751B2 (en) Determining cable connections in a multi-cable link
US20150019772A1 (en) Signal processing apparatus
US20200374159A1 (en) Adaptation of a transmit equalizer using management registers
JP7125596B2 (ja) 情報処理装置および通信制御プログラム
CN102223328B (zh) 信号判决方法和装置

Legal Events

Date Code Title Description
A107 Divisional application of patent
A201 Request for examination
E902 Notification of reason for refusal
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20200103

Year of fee payment: 4