KR20150048361A - Thin film transistor, method of manufacturing a thin film transistor, and organic light emitting display device having the same - Google Patents

Thin film transistor, method of manufacturing a thin film transistor, and organic light emitting display device having the same Download PDF

Info

Publication number
KR20150048361A
KR20150048361A KR1020130128268A KR20130128268A KR20150048361A KR 20150048361 A KR20150048361 A KR 20150048361A KR 1020130128268 A KR1020130128268 A KR 1020130128268A KR 20130128268 A KR20130128268 A KR 20130128268A KR 20150048361 A KR20150048361 A KR 20150048361A
Authority
KR
South Korea
Prior art keywords
source
semiconductor layer
layer
etch stopper
drain
Prior art date
Application number
KR1020130128268A
Other languages
Korean (ko)
Inventor
최종현
손용덕
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020130128268A priority Critical patent/KR20150048361A/en
Publication of KR20150048361A publication Critical patent/KR20150048361A/en

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78606Thin film transistors, i.e. transistors with a channel being at least partly a thin film with supplementary region or layer in the thin film or in the insulated bulk substrate supporting it for controlling or increasing the safety of the device
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66742Thin film unipolar transistors
    • H01L29/6675Amorphous silicon or polysilicon transistors
    • H01L29/66757Lateral single gate single channel transistors with non-inverted structure, i.e. the channel layer is formed before the gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78606Thin film transistors, i.e. transistors with a channel being at least partly a thin film with supplementary region or layer in the thin film or in the insulated bulk substrate supporting it for controlling or increasing the safety of the device
    • H01L29/78618Thin film transistors, i.e. transistors with a channel being at least partly a thin film with supplementary region or layer in the thin film or in the insulated bulk substrate supporting it for controlling or increasing the safety of the device characterised by the drain or the source properties, e.g. the doping structure, the composition, the sectional shape or the contact structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78651Silicon transistors
    • H01L29/7866Non-monocrystalline silicon transistors
    • H01L29/78672Polycrystalline or microcrystalline silicon transistor
    • H01L29/78675Polycrystalline or microcrystalline silicon transistor with normal-type structure, e.g. with top gate
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/121Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
    • H10K59/1213Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements the pixel elements being TFTs

Abstract

A thin film transistor may include a semiconductor layer which is formed on a substrate and includes a poly silicon layer, a metallic etch stopper which is located to cover at least part of the upper side of the source/drain region of the semiconductor layer and at least part of the lateral side of the source/drain region, a gate electrode which is located to correspond to the channel region of the semiconductor layer, an gate insulating layer which is located between the gate electrode and the semiconductor layer to insulate the gate electrode and the semiconductor layer, and a source/drain electrode which is electrically connected to the source/drain region of the semiconductor layer.

Description

박막 트랜지스터, 박막 트랜지스터의 제조 방법 및 이를 포함한 유기 발광 표시 장치{THIN FILM TRANSISTOR, METHOD OF MANUFACTURING A THIN FILM TRANSISTOR, AND ORGANIC LIGHT EMITTING DISPLAY DEVICE HAVING THE SAME}TECHNICAL FIELD [0001] The present invention relates to a thin film transistor (TFT), a thin film transistor, and an organic light emitting diode (OLED)

본 발명은 표시 장치에 관한 것으로서, 더욱 상세하게는 박막 트랜지스터, 박막 트랜지스터의 제조 방법 및 이를 포함한 유기 발광 표시 장치에 관한 것이다.The present invention relates to a display device, and more particularly, to a method of manufacturing a thin film transistor, a thin film transistor, and an organic light emitting display including the same.

최근, 유기 발광 표시 장치(organic light emitting display device; OLED)가 대면적화 됨에 따라, 채널 영역을 포함하는 반도체층은 대면적 기판 처리에 유리한 다결정 실리콘층(poly-silicon)으로 형성하는 연구가 활발하게 진행되고 있다. 다만, 대면적 표시 장치를 구현하는 경우, 상기 다결정 실리콘층의 균일도가 낮아져 소스/드레인 전극과의 접촉 저항이 증가하고, 누설 전류가 증가하게 되는 문제점이 있다.2. Description of the Related Art As organic light emitting display devices (OLEDs) have become larger in recent years, semiconductor layers including a channel region have been actively studied to be formed into a poly-silicon layer favorable for large-area substrate processing It is progressing. However, when a large area display device is implemented, the uniformity of the polycrystalline silicon layer is lowered, the contact resistance with the source / drain electrodes increases, and the leakage current increases.

상기 문제점을 개선하기 위한 하나의 방법으로 채널 영역을 포함하는 반도체층의 두께를 얇게 형성할 수 있다. 그러나, 이 경우, 소스/드레인 전극을 형성하기 위한 컨택홀 형성 시 상기 반도체층의 손실(식각)에 의해 채널 영역에서의 접촉 불량이 발생하는 문제점이 있다.As one method for solving the above problem, the thickness of the semiconductor layer including the channel region may be reduced. However, in this case, there is a problem that contact failure occurs in the channel region due to loss (etching) of the semiconductor layer when forming the contact hole for forming the source / drain electrode.

본 발명의 일 목적은 소스/드레인 영역의 상면 및 측면을 덮는 금속 물질의 에치 스토퍼를 포함하는 박막 트랜지스터를 제공하는 것이다.It is an object of the present invention to provide a thin film transistor including an etch stopper of a metal material covering the top and sides of the source / drain region.

본 발명의 다른 목적은 소스/드레인 영역의 상면 및 측면을 덮는 금속 물질의 에치 스토퍼를 포함하는 박막 트랜지스터의 제조 방법을 제공하는 것이다.Another object of the present invention is to provide a method of manufacturing a thin film transistor including an etch stopper of a metal material covering upper and side surfaces of a source / drain region.

본 발명의 또 다른 목적은 상기 박막 트랜지스터를 포함하고, 상기 에치 스토퍼와 스토리지 커패시터 하부 전극을 동시에 형성하는 유기 발광 표시 장치를 제공하는 것이다.It is still another object of the present invention to provide an organic light emitting diode display including the thin film transistor and simultaneously forming the etch stopper and the storage capacitor lower electrode.

다만, 본 발명의 해결하고자 하는 과제는 상기 언급된 과제에 한정되는 것이 아니며, 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위에서 다양하게 확장될 수 있을 것이다.It is to be understood, however, that the present invention is not limited to the above-described embodiments and various modifications may be made without departing from the spirit and scope of the invention.

본 발명의 일 목적을 달성하기 위하여, 본 발명의 실시예들에 따른 박막 트랜지스터는, 기판 상에 형성되고, 다결정 실리콘층을 포함하는 반도체층, 상기 반도체층의 소스/드레인 영역의 상면의 적어도 일부 및 상기 소스/드레인 영역의 측면의 적어도 일부를 덮도록 위치하는 금속 물질의 에치 스토퍼, 상기 반도체층의 채널 영역에 대응되게 위치하는 게이트 전극, 상기 반도체층과 상기 게이트 전극을 절연시키기 위해 상기 반도체층과 상기 게이트 전극 사이에 위치하는 게이트 절연막 및 상기 반도체층의 상기 소스/드레인 영역에 각각 전기적으로 연결되는 소스/드레인 전극을 포함할 수 있다.According to an aspect of the present invention, there is provided a thin film transistor comprising: a semiconductor layer formed on a substrate and including a polycrystalline silicon layer; at least a portion of a top surface of a source / And an etch stopper of a metal material positioned to cover at least a part of a side surface of the source / drain region, a gate electrode corresponding to a channel region of the semiconductor layer, And a source / drain electrode electrically connected to the gate insulating layer and the source / drain region of the semiconductor layer, respectively.

일 실시예에 의하면, 상기 기판 상부에 버퍼층이 더 포함될 수 있다.According to an embodiment, a buffer layer may be further formed on the substrate.

일 실시예에 의하면, 상기 에치 스토퍼는 사진 식각 공정에 의해 패터닝 되어 형성될 수 있다.According to one embodiment, the etch stopper may be formed by patterning by a photolithography process.

일 실시예에 의하면, 상기 반도체층 및 상기 에치 스토퍼는 상기 패터닝 후 열처리될 수 있다.According to an embodiment, the semiconductor layer and the etch stopper may be heat-treated after the patterning.

일 실시예에 의하면, 상기 소스/드레인 전극은 각각 상기 에치 스토퍼의 상면에 접촉될 수 있다.According to an embodiment, each of the source / drain electrodes may be in contact with the upper surface of the etch stopper.

일 실시예에 의하면, 상기 소스/드레인 영역과 상기 에치 스토퍼 사이에 형성되는 산화막층이 더 포함될 수 있다.According to an embodiment, an oxide layer formed between the source / drain region and the etch stopper may be further included.

본 발명의 일 목적을 달성하기 위하여, 본 발명의 실시예들에 따른 박막 트랜지스터의 제조 방법은, 기판 상에 다결정 실리콘층을 포함하는 반도체층을 형성하고, 금속 물질로 상기 반도체층의 소스/드레인 영역의 상면의 적어도 일부 및 상기 소스/드레인 영역의 측면의 적어도 일부를 덮는 에치 스토퍼를 형성한 후, 상기 반도체층 및 상기 에치 스토퍼 상에 게이트 절연막을 형성하고, 상기 게이트 절연막 상에 상기 반도체층의 채널 영역에 대응되게 위치하는 게이트 전극을 형성할 수 있다. 이후에 상기 기판 전면에 걸쳐 층간 절연막을 형성하며, 상기 소스/드레인 영역에 전기적으로 연결되도록 소스/드레인 전극을 형성하는 것을 포함할 수 있다.According to an aspect of the present invention, there is provided a method of manufacturing a thin film transistor, comprising: forming a semiconductor layer including a polycrystalline silicon layer on a substrate; forming a source / Forming a gate insulating film on the semiconductor layer and the etch stopper after forming an etch stopper covering at least a part of an upper surface of the semiconductor substrate and at least a part of a side surface of the source / A gate electrode corresponding to the channel region can be formed. Forming an interlayer insulating film over the entire surface of the substrate, and forming source / drain electrodes to be electrically connected to the source / drain regions.

일 실시예에 의하면, 상기 기판 상부에 버퍼층이 형성되는 것을 더 포함할 수 있다.According to an embodiment, a buffer layer may be formed on the substrate.

일 실시예에 의하면, 상기 에치 스토퍼를 형성한 후, 상기 반도체층 및 상기 에치 스토퍼를 열처리하는 것을 더 포함할 수 있다.According to an embodiment, after forming the etch stopper, the semiconductor layer and the etch stopper may be subjected to a heat treatment.

일 실시예에 의하면, 상기 에치 스토퍼는 사진 식각 공정에 의해 패터닝 되어 형성될 수 있다.According to one embodiment, the etch stopper may be formed by patterning by a photolithography process.

일 실시예에 의하면, 상기 소스/드레인 전극은 각각 상기 에치 스토퍼의 상면에 접촉될 수 있다.According to an embodiment, each of the source / drain electrodes may be in contact with the upper surface of the etch stopper.

일 실시예에 의하면, 상기 게이트 절연막을 형성하는 공정은, 상기 반도체층의 상기 채널 영역 상에 형성된 산화막층을 제거한 후, 상기 기판 전면에 걸쳐 상기 게이트 절연막을 도포하는 것을 포함할 수 있다.According to one embodiment, the step of forming the gate insulating film may include removing the oxide film layer formed on the channel region of the semiconductor layer, and then coating the gate insulating film over the entire surface of the substrate.

본 발명의 일 목적을 달성하기 위하여, 본 발명의 실시예들에 따른 유기 발광 표시 장치는, 기판 상에 형성되고, 다결정 실리콘을 포함하는 반도체층, 상기 반도체층의 소스/드레인 영역 상면의 적어도 일부 및 상기 소스/드레인 영역의 측면의 적어도 일부를 덮도록 위치하는 금속 물질의 에치 스토퍼, 상기 반도체층으로부터 이격되어 위치하고, 상기 기판 상에 상기 에치 스토퍼와 동시에 형성되는 스토리지 커패시터 하부 전극, 상기 반도체층의 채널 영역에 대응되게 위치하는 게이트 전극, 상기 게이트 전극과 이격되고, 상기 스토리지 커패시터 하부 전극에 대응되게 위치하는 스토리지 커패시터 상부 전극, 상기 반도체층과 상기 게이트 전극을 절연시키기 위해 상기 반도체층과 상기 게이트 전극 사이에 위치하는 게이트 절연막, 상기 반도체층의 상기 소스/드레인 영역에 전기적으로 연결되는 소스/드레인 전극, 상기 소스/드레인 전극 상에 위치하는 보호막 및 상기 보호막 상에 위치하며, 상기 소스/드레인 전극과 전기적으로 연결되는 제 1 전극, 유기 발광 구조물 및 제 2 전극을 포함할 수 있다.According to an aspect of the present invention, there is provided an organic light emitting diode display comprising: a semiconductor layer formed on a substrate and including polycrystalline silicon; at least a portion of the upper surface of the source / An etch stopper of a metal material positioned to cover at least a portion of a side surface of the source / drain region; a storage capacitor lower electrode located apart from the semiconductor layer and formed simultaneously with the etch stopper on the substrate; A storage capacitor upper electrode spaced apart from the gate electrode and corresponding to the storage capacitor lower electrode; a gate electrode electrically connected to the semiconductor layer and the gate electrode to insulate the semiconductor layer from the gate electrode; A gate insulating film disposed between the semiconductor layers, A source / drain electrode electrically connected to the source / drain region, a protective film located on the source / drain electrode, a first electrode located on the protective film and electrically connected to the source / drain electrode, And a second electrode.

일 실시예에 의하면, 상기 스토리지 커패시터 하부 전극은 상기 에치 스토퍼와 동일한 물질 및 동일한 공정으로 형성될 수 있다.According to one embodiment, the storage capacitor lower electrode may be formed of the same material and the same process as the etch stopper.

일 실시예에 의하면, 상기 에치 스토퍼 및 상기 커패시터 하부 전극은 사진 식각 공정에 의해 패터닝되어 형성될 수 있다.According to an embodiment, the etch stopper and the capacitor lower electrode may be patterned by a photolithography process.

일 실시예에 의하면, 상기 반도체층 및 상기 에치 스토퍼는 상기 패터닝 후 열처리될 수 있다.According to an embodiment, the semiconductor layer and the etch stopper may be heat-treated after the patterning.

일 실시예에 의하면, 상기 소스/드레인 전극은 각각 상기 에치 스토퍼의 상면에 접촉될 수 있다.According to an embodiment, each of the source / drain electrodes may be in contact with the upper surface of the etch stopper.

일 실시예에 의하면, 상기 소스/드레인 영역과 상기 에치 스토퍼 사이에 형성되는 산화막층이 더 포함될 수 있다.According to an embodiment, an oxide layer formed between the source / drain region and the etch stopper may be further included.

본 발명의 실시예들에 따른 박막 트랜지스터는 소스/드레인 영역의 상면의 적어도 일부 및 상기 소스/드레인 영역의 측면의 적어도 일부를 덮도록 위치하는 금속 물질의 에치 스토퍼를 포함함으로써 소스/드레인 컨택홀을 형성하는 식각 공정 시 소스/드레인 영역이 식각(또는, 손실)되는 현상을 방지할 수 있다. 따라서, 매우 얇은 두께를 갖는 반도체층을 균일하게 형성할 수 있으므로, 박막 트랜지스터의 누설 전류 문제를 크게 개선할 수 있다.The thin film transistor according to embodiments of the present invention includes an etch stopper of a metal material positioned to cover at least a part of the upper surface of the source / drain region and at least a part of the side surface of the source / drain region, It is possible to prevent the source / drain region from being etched (or lost) during the etching process. Therefore, since the semiconductor layer having a very thin thickness can be uniformly formed, the leakage current problem of the thin film transistor can be greatly improved.

본 발명의 실시예들에 따른 박막 트랜지스터의 제조 방법은 소스/드레인 컨택홀을 형성하는 식각 공정 시 소스/드레인 영역이 식각(또는, 손실)되는 현상을 방지할 수 있다.The method of manufacturing a thin film transistor according to embodiments of the present invention can prevent a source / drain region from being etched (or lost) during an etching process for forming a source / drain contact hole.

본 발명의 실시예들에 따른 유기 발광 표시 장치는 상기 박막 트랜지스터를 구비함으로써 대면적 표시 장치를 구현하는데 있어서, 매우 얇은 두께를 갖는 반도체층을 균일하게 형성할 수 있으므로, 박막 트랜지스터의 누설 전류 문제를 크게 개선할 수 있다. 또한, 에치 스토퍼와 스토리지 커패시터 하부 전극을 동일한 패터닝 공정을 통해 금속 물질로 형성함으로써 제조 공정이 간소화되고, 스토리지 커패시터 하부 전극에 대한 도핑 공정이 추가로 필요하지 않다는 장점이 있다.The OLED display according to embodiments of the present invention can uniformly form a semiconductor layer having a very thin thickness in realizing a large area display device by including the thin film transistor, It can be greatly improved. In addition, since the etch stopper and the lower electrode of the storage capacitor are formed of the metal material through the same patterning process, the manufacturing process is simplified and the doping process for the lower electrode of the storage capacitor is not required.

다만, 본 발명의 효과는 상기 언급한 효과에 한정되는 것이 아니며, 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위에서 다양하게 확장될 수 있을 것이다.However, the effects of the present invention are not limited to the above-mentioned effects, and may be variously expanded without departing from the spirit and scope of the present invention.

도 1은 본 발명의 실시예들에 따른 박막 트랜지스터를 나타내는 단면도이다.
도 2는 도 1의 박막 트랜지스터의 일 예를 나타내는 단면도이다.
도 3은 본 발명의 실시예들에 따른 박막 트랜지스터의 제조 방법을 나타내는 순서도이다.
도 4a 내지 도 4d는 도 3의 박막 트랜지스터가 제조되는 과정의 일 예를 나타내는 단면도들이다.
도 5a 내지 도 5e는 본 발명의 실시예들에 따른 유기 발광 표시 장치 및 유기 발광 표시 장치의 제조 과정을 나타내는 단면도들이다.
도 6은 도 5의 유기 발광 표시 장치의 일 예를 나타내는 단면도이다.
1 is a cross-sectional view illustrating a thin film transistor according to embodiments of the present invention.
2 is a cross-sectional view showing an example of the thin film transistor of FIG.
3 is a flowchart showing a method of manufacturing a thin film transistor according to embodiments of the present invention.
4A to 4D are cross-sectional views illustrating an example of a process of manufacturing the thin film transistor of FIG.
5A to 5E are cross-sectional views illustrating a manufacturing process of the organic light emitting display device and the organic light emitting display device according to the embodiments of the present invention.
6 is a cross-sectional view showing an example of the organic light emitting diode display of FIG.

본문에 개시되어 있는 본 발명의 실시예들에 대해서, 특정한 구조적 내지 기능적 설명들은 단지 본 발명의 실시예를 설명하기 위한 목적으로 예시된 것으로, 본 발명의 실시예들은 다양한 형태로 실시될 수 있으며 본문에 설명된 실시예들에 한정되는 것으로 해석되어서는 아니 된다.For the embodiments of the invention disclosed herein, specific structural and functional descriptions are set forth for the purpose of describing an embodiment of the invention only, and it is to be understood that the embodiments of the invention may be practiced in various forms, The present invention should not be construed as limited to the embodiments described in Figs.

본 발명은 다양한 변경을 가할 수 있고 여러 가지 형태를 가질 수 있는바, 특정 실시예들에 한정되는 것으로 해석되어서는 아니 된다.The present invention can be variously modified and may take various forms and should not be interpreted as being limited to specific embodiments.

본 발명은 다양한 변경을 가할 수 있고 여러 가지 형태를 가질 수 있는바, 특정 실시예들을 도면에 예시하고 본문에 상세하게 설명하고자 한다. 그러나 이는 본 발명을 특정한 개시 형태에 대해 한정하려는 것이 아니며, 본 발명의 사상 및 기술 범위에 포함되는 모든 변경, 균등물 내지 대체물을 포함하는 것으로 이해되어야 한다.The present invention is capable of various modifications and various forms, and specific embodiments are illustrated in the drawings and described in detail in the text. It is to be understood, however, that the invention is not intended to be limited to the particular forms disclosed, but on the contrary, is intended to cover all modifications, equivalents, and alternatives falling within the spirit and scope of the invention.

제 1, 제 2 등의 용어는 다양한 구성요소들을 설명하는데 사용될 수 있지만, 상기 구성요소들은 상기 용어들에 의해 한정되어서는 안 된다. 상기 용어들은 하나의 구성요소를 다른 구성요소로부터 구별하는 목적으로 사용될 수 있다. 예를 들어, 본 발명의 권리 범위로부터 이탈되지 않은 채 제 1 구성요소는 제 2 구성요소로 명명될 수 있고, 유사하게 제 2 구성요소도 제 1 구성요소로 명명될 수 있다.The terms first, second, etc. may be used to describe various components, but the components should not be limited by the terms. The terms may be used for the purpose of distinguishing one component from another. For example, without departing from the scope of the present invention, the first component may be referred to as a second component, and similarly, the second component may also be referred to as a first component.

어떤 구성요소가 다른 구성요소에 "연결되어" 있다거나 "접속되어" 있다고 언급된 때에는, 그 다른 구성요소에 직접적으로 연결되어 있거나 또는 접속되어 있을 수도 있지만, 중간에 다른 구성요소가 존재할 수도 있다고 이해되어야 할 것이다. 반면에, 어떤 구성요소가 다른 구성요소에 "직접 연결되어" 있다거나 "직접 접속되어" 있다고 언급된 때에는, 중간에 다른 구성요소가 존재하지 않는 것으로 이해되어야 할 것이다. 구성요소들 간의 관계를 설명하는 다른 표현들, 즉 "~사이에"와 "바로 ~사이에" 또는 "~에 이웃하는"과 "~에 직접 이웃하는" 등도 마찬가지로 해석되어야 한다.It is to be understood that when an element is referred to as being "connected" or "connected" to another element, it may be directly connected or connected to the other element, . On the other hand, when an element is referred to as being "directly connected" or "directly connected" to another element, it should be understood that there are no other elements in between. Other expressions that describe the relationship between components, such as "between" and "between" or "neighboring to" and "directly adjacent to" should be interpreted as well.

본 출원에서 사용한 용어는 단지 특정한 실시예를 설명하기 위해 사용된 것으로, 본 발명을 한정하려는 의도가 아니다. 단수의 표현은 문맥상 명백하게 다르게 뜻하지 않는 한, 복수의 표현을 포함한다. 본 출원에서, "포함하다" 또는 "가지다" 등의 용어는 설시 된 특징, 숫자, 단계, 동작, 구성요소, 부분품 또는 이들을 조합한 것이 존재함을 지정하려는 것이지, 하나 또는 그 이상의 다른 특징들이나 숫자, 단계, 동작, 구성요소, 부분품 또는 이들을 조합한 것들의 존재 또는 부가 가능성을 미리 배제하지 않는 것으로 이해되어야 한다.The terminology used in this application is used only to describe a specific embodiment and is not intended to limit the invention. The singular expressions include plural expressions unless the context clearly dictates otherwise. In the present application, the terms "comprise", "having", and the like are intended to specify the presence of stated features, integers, steps, operations, elements, components, or combinations thereof, , Steps, operations, components, parts, or combinations thereof, as a matter of principle.

또한, 본문에 기재된 "~부" 등의 용어는 적어도 하나의 기능이나 동작을 처리하는 단위를 의미하며, 이는 하드웨어나 소프트웨어 또는 하드웨어 및 소프트웨어의 결합으로 구현될 수 있다.Also, the terms "to" and the like in the present description mean a unit for processing at least one function or operation, and may be implemented by hardware, software, or a combination of hardware and software.

다르게 정의되지 않는 한, 기술적이거나 과학적인 용어를 포함해서 여기서 사용되는 모든 용어들은 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에 의해 일반적으로 이해되는 것과 동일한 의미이다. 일반적으로 사용되는 사전에 정의되어 있는 것과 같은 용어들은 관련 기술의 문맥상 가지는 의미와 일치하는 의미인 것으로 해석되어야 하며, 본 출원에서 명백하게 정의하지 않는 한, 이상적이거나 과도하게 형식적인 의미로 해석되지 않는다.Unless otherwise defined, all terms used herein, including technical or scientific terms, have the same meaning as commonly understood by one of ordinary skill in the art to which this invention belongs. Terms such as those defined in commonly used dictionaries should be construed as meaning consistent with meaning in the context of the relevant art and are not to be construed as ideal or overly formal in meaning unless expressly defined in the present application .

이하, 첨부한 도면들을 참조하여, 본 발명의 바람직한 실시예를 보다 상세하게 설명하고자 한다. 도면상의 동일한 구성요소에 대해서는 동일한 참조부호를 사용하고 동일한 구성요소에 대해서 중복된 설명은 생략한다.Hereinafter, preferred embodiments of the present invention will be described in detail with reference to the accompanying drawings. The same reference numerals are used for the same constituent elements in the drawings and redundant explanations for the same constituent elements are omitted.

도 1은 본 발명의 실시예들에 따른 박막 트랜지스터를 나타내는 단면도이다.1 is a cross-sectional view illustrating a thin film transistor according to embodiments of the present invention.

도 1을 참조하면, 박막 트랜지스터(100)는 기판(110), 버퍼층(120), 반도체층(130), 에치 스토퍼(140a, 140b), 게이트 절연막(150), 게이트 전극(160), 층간 절연막(170) 및 소스/드레인 전극(180a, 180b)을 포함할 수 있다.1, a thin film transistor 100 includes a substrate 110, a buffer layer 120, a semiconductor layer 130, etch stoppers 140a and 140b, a gate insulating layer 150, a gate electrode 160, A source electrode 170, and source / drain electrodes 180a and 180b.

박막 트랜지스터(100)가 표시 장치에 적용되는 경우, 박막 트랜지스터(100)는 스위칭용 트랜지스터와 구동용 트랜지스터를 포함할 수 있다. 스위칭용 트랜지스터는 데이터 라인으로부터 데이터 신호를 제공하는 기능을 수행할 수 있으며, 구동용 트랜지스터는 상기 스위칭용 트랜지스터로부터 상기 데이터 신호를 받아 전류량을 제어하는 기능을 수행할 수 있다.When the thin film transistor 100 is applied to a display device, the thin film transistor 100 may include a switching transistor and a driving transistor. The switching transistor can perform a function of providing a data signal from the data line and the driving transistor can perform the function of receiving the data signal from the switching transistor and controlling the amount of current.

기판(110)은 유리 기판, 석영 기판, 투명 플라스틱 기판 등과 같은 투명 기판을 포함할 수 있다. 예를 들면, 기판(110)으로 사용될 수 있는 투명 플라스틱 기판은 폴리이미드(polyimide), 아크릴(acryl), 폴레에틸렌 테레프탈레이트(polyethylene terephthalate), 폴리카보네이트(polycarbonate), 폴리아크릴레이트(polyacrylate), 폴레에테르(polyether) 등을 포함할 수 있다. 또한, 기판(110)은 연성을 갖는 기판(flexible substrate)으로 이루어질 수 있다.The substrate 110 may include a transparent substrate such as a glass substrate, a quartz substrate, a transparent plastic substrate, or the like. For example, the transparent plastic substrate that can be used as the substrate 110 may be a polyimide, an acryl, a polyethylene terephthalate, a polycarbonate, a polyacrylate, Polyether, and the like. In addition, the substrate 110 may be formed of a flexible substrate.

일 실시예에서, 기판(110) 상부에 버퍼층(120)이 더 포함될 수 있다. 버퍼층(120)은 기판(110)으로부터 발생되는 불순물들의 확산을 방지할 수 있고, 반도체 패턴의 형성을 위한 결정화 공정 시에 열의 전달 속도를 조절하는 역할을 수행할 수 있다. 예시적인 실시예들에 따르면, 버퍼층(120)은 실리콘 산화물(SiOx), 실리콘 질화물(SiNx), 실리콘 산질화물(SiOxNy) 등을 포함할 수 있다. 버퍼층(120)은 실리콘 화합물을 포함하는 단층 구조 또는 다층 구조를 가질 수 있다.In one embodiment, a buffer layer 120 may be further included on the substrate 110. The buffer layer 120 may prevent diffusion of impurities generated from the substrate 110 and may control the heat transfer rate during the crystallization process for forming a semiconductor pattern. According to exemplary embodiments, the buffer layer 120 may comprise silicon oxide (SiOx), silicon nitride (SiNx), silicon oxynitride (SiOxNy), or the like. The buffer layer 120 may have a single-layer structure or a multi-layer structure including a silicon compound.

기판(110) 또는 버퍼층(120) 상에 다결정 실리콘층을 포함하는 반도체층(130)이 배치될 수 있다. 다결정 실리콘층은 비정질 실리콘을 다결정 실리콘으로 결정화함으로써 형성될 수 있다. 비정질 실리콘을 다결정 실리콘층으로 결정화하는 방법으로는 MIC(metal induced crystallization)법, MILC(metal induced lateral crystallization)법 또는 SGS(super grain silicon)법 등과 같은 금속 촉매를 이용한 결정화 방법을 포함할 수 있다. 다만, 다결정 실리콘층을 결정화하는 방법은 이에 한정되는 것은 아니다. 예를 들면, 저온의 레이저를 이용해 결정화하는 ELA(excimer laser annealing)법으로 다결정 실리콘층을 결정화할 수 있다. 또한, 반도체층(130)은 실시예에 따라 산화물 반도체로 구성될 수도 있다. A semiconductor layer 130 including a polycrystalline silicon layer may be disposed on the substrate 110 or the buffer layer 120. The polycrystalline silicon layer can be formed by crystallizing amorphous silicon into polycrystalline silicon. A method of crystallizing amorphous silicon into a polycrystalline silicon layer may include a crystallization method using a metal catalyst such as a metal induced crystallization (MIC) method, a metal induced lateral crystallization (MILC) method, or a super grain silicon (SGS) method. However, the method of crystallizing the polycrystalline silicon layer is not limited thereto. For example, the polycrystalline silicon layer can be crystallized by excimer laser annealing (ELA) which crystallizes by using a low-temperature laser. In addition, the semiconductor layer 130 may be formed of an oxide semiconductor according to an embodiment.

반도체층(130)은 소스 컨택홀 및 드레인 컨택홀을 각각 통해 n+ 또는 p+ 불순물을 주입하여 형성된 소스/드레인 영역(130a, 130b) 및 채널 영역(132)을 포함할 수 있다. 이 때, 반도체층(130)은 오프 전류를 감소시키기 위해 채널 영역(132)과 소스/드레인 영역(130a, 130b) 상이 n- 불순물이 주입된 엘디디(light doped drain; LDD) 영역을 더 포함할 수도 있다.The semiconductor layer 130 may include source / drain regions 130a and 130b and channel regions 132 formed by implanting n + or p + impurities through the source contact hole and the drain contact hole, respectively. At this time, the semiconductor layer 130 further includes a light doped drain (LDD) region doped with n-impurities on the channel region 132 and the source / drain regions 130a and 130b to reduce the off current You may.

에치 스토퍼(140a, 140b)는 반도체층(130)의 소스/드레인 영역(130a, 130b)의 상면의 적어도 일부 및 소스/드레인 영역(130a, 130b)의 측면의 적어도 일부를 덮도록 위치할 수 있다. 에치 스토퍼(140a, 140b)는 도전성을 갖는 금속 물질로 구성될 수 있다. 예를 들면, 에치 스토퍼(140a, 140b)는 티타늄(Ti), 몰리브덴(Mo), 크롬(Cr) 등의 금속 중의 어느 하나, 또는 이들의 합금을 포함할 수 있다. 다만, 이는 예시적인 것으로서 에치 스토퍼(140a, 140b)는 실시예에 따라 다양한 금속 물질을 포함할 수 있다. 일 실시예에서, 버퍼층(120) 및 반도체층(150) 상에 금속 물질이 증착된 후, 사진 식각 공정에 의해 패터닝되어 반도체층(130)의 소스/드레인 영역(130a, 130b)의 상면의 적어도 일부 및 소스/드레인 영역(130a, 130b)의 측면의 적어도 일부를 덮도록 에치 스토퍼(140a, 140b)가 형성될 수 있다. 이 때, 에치 스토퍼(140a, 140b)는 습식 식각 공정에 의해 형성될 수 있다. 다만, 이는 예시적인 것으로서, 에치 스토퍼(140a, 140b)의 형성 공정은 이에 한정되는 것은 아니다. 에치 스토퍼(140a, 140b)는 이후에 소스 컨택홀 및 드레인 컨택홀 형성 시, 에치 스토퍼(140a, 140b)의 하부에 위치하는 소스/드레인 영역(130a, 130b)이 식각(또는, 제거)되는 것을 방지하는 역할을 할 수 있다.The etch stoppers 140a and 140b may be positioned to cover at least a portion of the upper surface of the source / drain regions 130a and 130b of the semiconductor layer 130 and at least a portion of the sides of the source / drain regions 130a and 130b . The etch stoppers 140a and 140b may be formed of a conductive metal material. For example, the etch stoppers 140a and 140b may include any one of metals such as titanium (Ti), molybdenum (Mo), and chromium (Cr), or an alloy thereof. However, this is an exemplary one, and the etch stoppers 140a and 140b may include various metal materials depending on the embodiment. A metal material is deposited on the buffer layer 120 and the semiconductor layer 150 and then patterned by a photolithography process to form at least a portion of the upper surface of the source / drain regions 130a and 130b of the semiconductor layer 130 And etch stoppers 140a and 140b may be formed to cover at least a part of the side surfaces of the source / drain regions 130a and 130b. At this time, the etch stoppers 140a and 140b may be formed by a wet etching process. However, this is merely an example, and the process of forming the etch stoppers 140a and 140b is not limited thereto. The etch stoppers 140a and 140b are formed such that the source / drain regions 130a and 130b located under the etch stoppers 140a and 140b are etched (or removed) when the source contact holes and the drain contact holes are formed It can play a role to prevent.

일 실시예에서, 반도체층(130) 및 에치 스토퍼(140a, 140b)는 상기 에치 스토퍼(140a, 140b)의 패터닝 공정 후 열처리될 수 있다. 상기 열처리 공정에 의해 반도체층(130) 내부의 금속 촉매의 양이 줄어들고, 반도체층(130)의 양 측면 쪽으로 게터링 효과가 발생할 수 있다. 게터링 효과에 의해 누설 전류가 감소하고, 캐리어의 수명이 길어지는 등 박막 트랜지스터의 성능 향상에 도움이 될 수 있다. 상기 열처리 공정은 로(furnace) 공정, RTA(Rapid Thermal Annealing) 공정, UV 공정 또는 레이저(Laser) 공정 중 어느 하나의 공정을 이용할 수 있다.In one embodiment, the semiconductor layer 130 and the etch stoppers 140a and 140b may be heat treated after the patterning process of the etch stoppers 140a and 140b. The amount of the metal catalyst in the semiconductor layer 130 is reduced by the heat treatment process and the gettering effect may be generated toward both sides of the semiconductor layer 130. The gettering effect can reduce the leakage current and prolong the lifetime of the carrier, which can contribute to improvement of the performance of the thin film transistor. The heat treatment process may be a furnace process, a rapid thermal annealing (RTA) process, a UV process, or a laser process.

게이트 전극(160)은 반도체층(130)의 채널 영역(132)에 대응되게 위치할 수 있다. 또한, 게이트 절연막(150)은 반도체층(130)과 게이트 전극(160)을 절연시키기 위해 반도체층(130)과 게이트 전극(160) 사이에 위치할 수 있다. 게이트 전극(160)은 알루미늄(Al) 또는 알루미늄-네오디뮴(Al-Nd)과 같은 알루미늄 합금의 단일층이나, 크롬(Cr) 또는 몰리브덴(Mo) 합금 위에 알루미늄 합금이 적층된 다중층으로 구성될 수 있다. 게이트 절연막(150)은 실리콘 산화막(SiOx), 실리콘 질화막(SiNx) 또는 이들의 이중층일 수 있다.The gate electrode 160 may be positioned corresponding to the channel region 132 of the semiconductor layer 130. The gate insulating layer 150 may be disposed between the semiconductor layer 130 and the gate electrode 160 to isolate the semiconductor layer 130 from the gate electrode 160. The gate electrode 160 may be composed of a single layer of an aluminum alloy such as aluminum (Al) or aluminum-neodymium (Al-Nd) or a multilayer of aluminum alloy on a chromium (Cr) or molybdenum have. The gate insulating film 150 may be a silicon oxide film (SiOx), a silicon nitride film (SiNx), or a double layer thereof.

소스/드레인 전극(180a, 180b)은 반도체층(130)의 소스/드레인 영역(130a, 130b)에 각각 전기적으로 연결되도록 위치할 수 있다. 소스/드레인 전극(180a, 180b)은 층간 절연막(170)에 의해 게이트 전극(160)과 절연되게 형성될 수 있다. 일 실시예에서, 소스/드레인 전극(180a, 180b)은 각각 에치 스토퍼(140a, 140b)의 상면에 접촉되도록 형성될 수 있다. 즉, 소스/드레인(180a, 180b) 전극은 게이트 절연막(150) 및 층간 절연막(170)을 관통하며 식각된 소스 컨택홀 및 드레인 컨택홀에 형성된다. 이 때, 에치 스토퍼(140a, 140b)는 금속 물질로 구성되므로 상기 식각 공정에 의해 식각(또는, 제거)되지 않는다. 따라서, 에치 스토퍼(140a, 140b)에 의해 소스/드레인(180a, 180b) 전극은 소스/드레인 영역(130a, 130b)에 직접적으로 접촉하지 않는다. 소스/드레인 전극(180a, 180b)은 몰리브덴(Mo), 크롬(Cr), 텅스텐(W), 몰리브덴텅스텐(MoW), 알루미늄(Al), 알루미늄-네오디뮴(Al-Nd), 티타늄(Ti), 질화티타늄(TiN), 구리(Cu), 몰리브덴 합금(Mo alloy), 알루미늄 합금(Al alloy), 및 구리 합금(Cu alloy) 중 어느 하나로 형성될 수 있다.The source / drain electrodes 180a and 180b may be electrically connected to the source / drain regions 130a and 130b of the semiconductor layer 130, respectively. The source / drain electrodes 180a and 180b may be formed to be insulated from the gate electrode 160 by an interlayer insulating layer 170. [ In one embodiment, the source / drain electrodes 180a and 180b may be formed to contact the upper surfaces of the etch stoppers 140a and 140b, respectively. That is, the source / drain electrodes 180a and 180b are formed in the source contact hole and the drain contact hole through the gate insulating film 150 and the interlayer insulating film 170, respectively. At this time, since the etch stoppers 140a and 140b are formed of a metal material, they are not etched (or removed) by the etching process. Therefore, the source / drain electrodes 180a and 180b do not directly contact the source / drain regions 130a and 130b by the etch stoppers 140a and 140b. The source / drain electrodes 180a and 180b may be formed of a material selected from the group consisting of Mo, Cr, W, MoW, Al, Al-Nd, And may be formed of any one of titanium nitride (TiN), copper (Cu), molybdenum alloy (Mo alloy), aluminum alloy (Al alloy), and copper alloy (Cu alloy).

층간 절연막(170)은 유기 물질로 이루어질 수 있다. 예를 들면, 층간 절연막(170)은 포토레지스트, 아크릴계(acryl-based) 폴리머, 폴리이미드계(polyimide-based) 폴리머, 폴리아미드계(polyamide-based) 폴리머, 실록산계(siloxane-based) 폴리머, 노볼락(novolak) 수지, 알칼리 가용성(alkali-soluble) 수지 등을 포함할 수 있다. 이들은 단독으로 또는 서로 조합되어 사용될 수 있다. 다른 예시적인 실시예들에 있어서, 층간 절연막(170)은 실리콘 화합물, 금속, 금속 산화물 등의 무기 물질을 사용하여 형성될 수도 있다. 예를 들면, 층간 절연막(170)은 실리콘 산화물(SiOx), 실리콘 질화물(SiNx), 실리콘 산질화물(SiOxNy), 실리콘 산탄화물(SiOxCy), 실리콘 탄질화물(SiCxNy), 알루미늄(Al), 마그네슘(Mg), 아연(Zn), 하프늄(Hf), 지르코늄(Zr), 티타늄(Ti), 탄탈륨(Ta), 알루미늄 산화물(AlOx), 티타늄 산화물(TiOx), 탄탈륨 산화물(TaOx), 마그네슘 산화물(MgOx), 아연 산화물(ZnOx), 하프늄 산화물(HfOx), 지르코늄 산화물(ZrOx), 티타늄 산화물(TiOx) 등을 포함할 수 있다. 이들은 단독으로 또는 서로 조합되어 사용될 수 있다.The interlayer insulating layer 170 may be formed of an organic material. For example, the interlayer insulating layer 170 may be formed of a photoresist, an acryl-based polymer, a polyimide-based polymer, a polyamide-based polymer, a siloxane-based polymer, A novolak resin, an alkali-soluble resin, and the like. These may be used alone or in combination with each other. In other exemplary embodiments, the interlayer insulating film 170 may be formed using an inorganic material such as a silicon compound, a metal, or a metal oxide. For example, the interlayer insulating film 170 may be formed of silicon oxide (SiOx), silicon nitride (SiNx), silicon oxynitride (SiOxNy), silicon oxycarbide (SiOxCy), silicon carbonitride (SiCxNy), aluminum (Al) Mg, Mg, Zn, Hf, Zr, Ti, Ta, AlOx, TiOx, TaOx, MgOx, ), Zinc oxide (ZnOx), hafnium oxide (HfOx), zirconium oxide (ZrOx), titanium oxide (TiOx), and the like. These may be used alone or in combination with each other.

일 실시예에 있어서, 소스/드레인 영역(130a, 130b)과 에치 스토퍼(140a, 140b) 사이에는 산화막층 및/또는 질화막층이 더 포함될 수 있다. 상기 산화막층 및 질화막층은 반도체층(130)의 다결정 실리콘의 결정화 공정 시, 그 부산물로서 다결정 실리콘층 상에 얇게 형성될 수 있다. 따라서, 그 상부에 에치 스토퍼(140a, 140b)를 패터닝할 수 있다. 이 때, 소스/드레인 영역(130a, 130b)의 측면이 에치 스토퍼(140a, 140b)와 접촉되므로, 소스/드레인 전극(180a, 180b)은 소스/드레인 영역(130a, 130b)과 전기적으로 연결될 수 있다. 또한, 채널 영역(132) 상부의 산화막층 및/또는 질화막층은 게이트 절연막(150)을 형성하기 직전에 수행하는 세정 공정에 의해 제거될 수 있다. 상기 세정 공정은 불산(HF) 계열의 물질에 의해 진행될 수 있다.In one embodiment, an oxide layer and / or a nitride layer may be further formed between the source / drain regions 130a and 130b and the etch stoppers 140a and 140b. The oxide film layer and the nitride film layer may be formed thinly on the polycrystalline silicon layer as a by-product in the crystallization process of the polycrystalline silicon of the semiconductor layer 130. Therefore, the etch stoppers 140a and 140b can be patterned on the upper portion. At this time, since the side surfaces of the source / drain regions 130a and 130b are in contact with the etch stoppers 140a and 140b, the source / drain electrodes 180a and 180b can be electrically connected to the source / drain regions 130a and 130b have. In addition, the oxide film layer and / or the nitride film layer above the channel region 132 can be removed by a cleaning process performed immediately before the formation of the gate insulating film 150. The cleaning process may be performed by a hydrofluoric acid (HF) -based material.

상술한 바와 같이 본 발명의 실시예들에 따른 박막 트랜지스터(100)는 소스/드레인 영역(130a, 130b)의 상면 및 측면을 덮도록 금속 물질의 에치 스토퍼(140a, 140b)를 배치함으로써 소스/드레인 컨택홀을 형성하는 식각 공정 시 소스/드레인 영역(130a, 130b)이 식각(또는, 손실)되는 현상을 방지할 수 있다. 따라서, 매우 얇은 두께를 갖는 반도체층(130)을 균일하게 형성할 수 있으므로, 박막 트랜지스터의 누설 전류 문제를 크게 개선할 수 있다.As described above, the thin film transistor 100 according to the embodiments of the present invention includes the source / drain regions 130a and 130b by disposing the metal stoppers 140a and 140b so as to cover the upper and side surfaces of the source / drain regions 130a and 130b, It is possible to prevent the source / drain regions 130a and 130b from being etched (or lost) during the etching process for forming the contact holes. Therefore, since the semiconductor layer 130 having a very thin thickness can be uniformly formed, the leakage current problem of the thin film transistor can be greatly improved.

도 2는 도 1의 박막 트랜지스터의 일 예를 나타내는 단면도이다.2 is a cross-sectional view showing an example of the thin film transistor of FIG.

도 2를 참조하면, 박막 트랜지스터(200)는 기판(110), 기판(110) 상에 형성되는 버퍼층(120), 다결정 실리콘층을 포함하는 반도체층(130), 반도체층(130)의 소스/드레인 영역(130a, 130b)의 상면의 적어도 일부 및 소스/드레인 영역(130a, 130b)의 측면의 적어도 일부를 덮도록 위치하는 금속 물질의 에치 스토퍼(140a, 140b), 반도체층(130)과 게이트 전극(160)을 절연시키기 위해 반도체층(130)과 게이트 전극(160) 사이에 위치하는 게이트 절연막(150), 반도체층(130)의 채널 영역(132)에 대응되게 위치하는 게이트 전극(160), 소스/드레인 전극(180a, 180b)과 게이트 전극(160) 사이를 절연시키는 층간 절연막(170) 및 반도체층(130)의 소스/드레인 영역(130a, 130b)에 각각 전기적으로 연결되는 소스/드레인 전극(180a, 180b)을 포함할 수 있다. 다만, 이에 대해서는 상술하였으므로, 중복되는 내용에 대한 자세한 설명은 생략하기로 한다.2, the thin film transistor 200 includes a substrate 110, a buffer layer 120 formed on the substrate 110, a semiconductor layer 130 including a polycrystalline silicon layer, a source / The etch stoppers 140a and 140b of metal material positioned to cover at least a part of the upper surface of the source and drain regions 130a and 130b and at least a part of the side surfaces of the source / drain regions 130a and 130b, A gate insulating film 150 positioned between the semiconductor layer 130 and the gate electrode 160 to insulate the electrode 160, a gate electrode 160 positioned corresponding to the channel region 132 of the semiconductor layer 130, An interlayer insulating film 170 for insulating the source / drain electrodes 180a and 180b and the gate electrode 160 from each other and source / drain regions 130a and 130b electrically connected to the source / drain regions 130a and 130b of the semiconductor layer 130, Electrodes 180a and 180b. However, since this has been described above, a detailed description of the overlapping contents will be omitted.

반도체층의 다결정 실리콘층은 MIC(metal induced crystallization)법, MILC(metal induced lateral crystallization)법 또는 SGS(super grain silicon)법 등과 같은 금속 촉매를 이용한 결정화 방법을 사용하여 비정질 실리콘을 다결정 실리콘층으로 결정화함으로써 형성될 수 있다.The polycrystalline silicon layer of the semiconductor layer is formed by crystallizing amorphous silicon into a polycrystalline silicon layer by using a crystallization method using a metal catalyst such as a metal induced crystallization (MIC) method, a metal induced lateral crystallization (MILC) method, or a super grain silicon .

일 실시예에 있어서, 스소/드레인 영역(130a, 130b)과 에치 스토퍼(140a, 140b) 사이에는 산화막층(136)이 더 포함될 수 있다. 상기 산화막층(136)은 반도체층(130)의 다결정 실리콘의 결정화 공정 시, 그 부산물로서 다결정 실리콘층 상에 얇게 형성될 수 있다. 따라서, 산화막층(136)을 제거하지 않고, 산화막층(136) 상부에 에치 스토퍼(140a, 140b)를 패터닝할 수 있다. 이 때, 소스/드레인 영역(130a, 130b)의 측면이 에치 스토퍼(140a, 140b)와 접촉되므로, 소스/드레인 전극(180a, 180b)은 소스/드레인 영역(130a, 130b)과 전기적으로 연결될 수 있다. 또한, 채널 영역(132) 상부에 형성된 산화막층은 게이트 절연막(150)을 형성하기 직전에 수행하는 세정 공정에 의해 제거될 수 있다. 상기 세정 공정은 불산(HF) 계열의 물질에 의해 진행될 수 있다.In one embodiment, an oxide layer 136 may further be formed between the sidewall / drain regions 130a and 130b and the etch stoppers 140a and 140b. The oxide layer 136 may be formed thinly on the polycrystalline silicon layer as a by-product in the crystallization process of the polycrystalline silicon of the semiconductor layer 130. Therefore, the etch stoppers 140a and 140b can be patterned on the oxide film layer 136 without removing the oxide film layer 136. [ At this time, since the side surfaces of the source / drain regions 130a and 130b are in contact with the etch stoppers 140a and 140b, the source / drain electrodes 180a and 180b can be electrically connected to the source / drain regions 130a and 130b have. In addition, the oxide film layer formed on the channel region 132 may be removed by a cleaning process performed immediately before the formation of the gate insulating film 150. The cleaning process may be performed by a hydrofluoric acid (HF) -based material.

박막 트랜지스터(200)는 소스/드레인 영역(130a, 130b)의 상면 및 측면을 덮도록 금속 물질의 에치 스토퍼(140a, 140b)를 배치함으로써 소스/드레인 컨택홀을 형성하는 식각 공정 시 소스/드레인 영역(130a, 130b)이 식각(또는, 손실)되는 현상을 방지할 수 있다.The thin film transistor 200 is formed by arranging etch stoppers 140a and 140b of a metal material so as to cover upper and side surfaces of the source / drain regions 130a and 130b, thereby forming source / drain contact holes in the source / It is possible to prevent the occurrence of etching (or loss) of the electrodes 130a and 130b.

도 3은 본 발명의 실시예들에 따른 박막 트랜지스터의 제조 방법을 나타내는 순서도이고, 도 4a 내지 도 4d는 도 3의 박막 트랜지스터가 제조되는 과정의 일 예를 나타내는 단면도들이다.FIG. 3 is a flow chart showing a method of manufacturing a thin film transistor according to embodiments of the present invention, and FIGS. 4A to 4D are cross-sectional views illustrating an example of a process of manufacturing the thin film transistor of FIG.

도 3을 참조하면, 박막 트랜지스터의 제조 방법은 기판 상에 다결정 실리콘층을 포함하는 반도체층을 형성(Step S110)하고, 금속 물질로 반도체층의 소스/드레인 영역의 상면의 적어도 일부 및 소스/드레인 영역의 측면의 적어도 일부를 덮는 에치 스토퍼를 형성(Step S120)하며, 반도체층 및 에치 스토퍼 상에 게이트 절연막을 형성(Step S130)하고, 게이트 절연막 상에 반도체층의 채널 영역에 대응되게 위치하는 게이트 전극을 형성(step S140)할 수 있다. 그리고, 기판 전면에 걸쳐 층간 절연막을 형성(Step S150)하고, 게이트 절연막과 층간 절연막을 관통하는 컨택홀을 형성한 후에 소스/드레인 영역에 전기적으로 연결되도록 소스/드레인 전극을 형성(Step S160)할 수 있다. 이에 의해 형성된 박막 트랜지스터가 표시 장치에 적용되는 경우, 박막 트랜지스터는 스위칭용 트랜지스터와 구동용 트랜지스터를 포함할 수 있다. 스위칭용 트랜지스터는 데이터 라인으로부터 데이터 신호를 제공하는 기능을 수행할 수 있으며, 구동용 트랜지스터는 상기 스위칭용 트랜지스터로부터 상기 데이터 신호를 받아 전류량을 제어하는 기능을 수행할 수 있다.Referring to FIG. 3, a method of manufacturing a thin film transistor includes forming a semiconductor layer including a polycrystalline silicon layer on a substrate (Step S110), forming a source / drain region (Step S120). A gate insulating film is formed on the semiconductor layer and the etch stopper (Step S130). A gate insulating film is formed on the gate insulating film to correspond to the channel region of the semiconductor layer. An electrode may be formed (step S140). Then, an interlayer insulating film is formed over the entire surface of the substrate (Step S150), source / drain electrodes are formed to be electrically connected to the source / drain regions after forming contact holes passing through the gate insulating film and the interlayer insulating film . When the thin film transistor thus formed is applied to a display device, the thin film transistor may include a switching transistor and a driving transistor. The switching transistor can perform a function of providing a data signal from the data line and the driving transistor can perform the function of receiving the data signal from the switching transistor and controlling the amount of current.

도 4a를 참조하면, 기판(110) 상에 버퍼층(120)이 형성되고, 다결정 실리콘층을 포함하는 반도체층(130)이 형성(Step S110)될 수 있다. 다결정 실리콘층은 비정질 실리콘을 다결정 실리콘으로 결정화함으로써 형성될 수 있다. 비정질 실리콘을 다결정 실리콘층으로 결정화하는 방법으로는 MIC법, MILC법 또는 SGS법 등과 같은 금속 촉매를 이용한 결정화 방법을 포함할 수 있다. 다만, 다결정 실리콘층을 결정화하는 방법은 이에 한정되는 것은 아니다. 상기 결정화에 의해 반도체층(130) 상면에는 산화막층 및/또는 질화막층이 얇게 형성될 수 있다. 반도체층(130)의 채널 영역 상부에 형성되는 산화막층 및 질화막층은 박막 트랜지스터의 성능을 저하시키는 요인이 되므로 후속 공정에 의해 제거될 수 있다.4A, a buffer layer 120 is formed on a substrate 110, and a semiconductor layer 130 including a polycrystalline silicon layer is formed (Step S110). The polycrystalline silicon layer can be formed by crystallizing amorphous silicon into polycrystalline silicon. A method of crystallizing amorphous silicon into a polycrystalline silicon layer may include a crystallization method using a metal catalyst such as MIC method, MILC method or SGS method. However, the method of crystallizing the polycrystalline silicon layer is not limited thereto. The oxide layer and / or the nitride layer may be formed thin on the upper surface of the semiconductor layer 130 by the crystallization. The oxide film layer and the nitride film layer formed on the channel region of the semiconductor layer 130 are deteriorated in performance of the thin film transistor and can be removed by a subsequent process.

도 4b를 참조하면, 반도체층(130)의 소스/드레인 영역(130a, 130b)의 상면의 적어도 일부 및 소스/드레인 영역(130a, 130b)의 측면의 적어도 일부를 덮는 금속 물질로 구성된 에치 스토퍼(140a, 140b)가 형성(Step S120)될 수 있다. 4B, an etch stopper (not shown) is formed of a metal material covering at least a part of the upper surface of the source / drain regions 130a and 130b of the semiconductor layer 130 and at least a part of the sides of the source / drain regions 130a and 130b 140a, and 140b may be formed (Step S120).

반도체층(130)은 후속 공정에서 소스 컨택홀 및 드레인 컨택홀을 각각 통해 n+ 또는 p+ 불순물을 주입하여 형성된 소스/드레인 영역(130a, 130b) 및 채널 영역(132)을 포함할 수 있다.The semiconductor layer 130 may include source / drain regions 130a and 130b and a channel region 132 formed by implanting n + or p + impurities through a source contact hole and a drain contact hole in a subsequent process, respectively.

에치 스토퍼(140a, 140b)는 도전성을 갖는 금속 물질로 구성될 수 있다. 예를 들면, 에치 스토퍼(140a, 140b)는 티타늄(Ti), 몰리브덴(Mo), 크롬(Cr) 등의 금속을 포함할 수 있다. 다만, 이는 예시적인 것으로서 에치 스토퍼(140a, 140b)는 실시예에 따라 다양한 금속 물질을 포함할 수 있다. 일 실시예에서, 버퍼층(120) 및 반도체층(150) 상에 금속 물질이 증착된 후, 사진 식각 공정에 의해 패터닝되어 반도체층(130)의 소스/드레인 영역(130a, 130b)의 상면의 적어도 일부 및 소스/드레인 영역(130a, 130b)의 측면의 적어도 일부를 덮도록 에치 스토퍼(140a, 140b)가 형성될 수 있다. 이 때, 에치 스토퍼(140a, 140b)는 습식 식각 공정에 의해 형성될 수 있다. 다만, 이는 예시적인 것으로서, 에치 스토퍼(140a, 140b)의 형성 공정은 이에 한정되는 것은 아니다.The etch stoppers 140a and 140b may be formed of a conductive metal material. For example, the etch stoppers 140a and 140b may include metals such as titanium (Ti), molybdenum (Mo), and chromium (Cr). However, this is an exemplary one, and the etch stoppers 140a and 140b may include various metal materials depending on the embodiment. A metal material is deposited on the buffer layer 120 and the semiconductor layer 150 and then patterned by a photolithography process to form at least a portion of the upper surface of the source / drain regions 130a and 130b of the semiconductor layer 130 And etch stoppers 140a and 140b may be formed to cover at least a part of the side surfaces of the source / drain regions 130a and 130b. At this time, the etch stoppers 140a and 140b may be formed by a wet etching process. However, this is merely an example, and the process of forming the etch stoppers 140a and 140b is not limited thereto.

일 실시예에서, 반도체층(130) 및 에치 스토퍼(140a, 140b)는 상기 에치 스토퍼(140a, 140b)의 패터닝 공정 후 열처리될 수 있다. 상기 열처리 공정에 의해 반도체층(130) 내부의 금속 촉매의 양이 줄어들고, 반도체층(130)의 양 측면 쪽으로 게터링 효과가 발생할 수 있다. 게터링 효과에 의해 누설 전류가 감소하고, 캐리어의 수명이 길어지는 등 박막 트랜지스터의 성능 향상에 도움이 될 수 있다. 상기 열처리 공정은 로(furnace) 공정, RTA(Rapid Thermal Annealing) 공정, UV 공정 또는 레이저(Laser) 공정 중 어느 하나의 공정을 이용할 수 있다.In one embodiment, the semiconductor layer 130 and the etch stoppers 140a and 140b may be heat treated after the patterning process of the etch stoppers 140a and 140b. The amount of the metal catalyst in the semiconductor layer 130 is reduced by the heat treatment process and the gettering effect may be generated toward both sides of the semiconductor layer 130. The gettering effect can reduce the leakage current and prolong the lifetime of the carrier, which can contribute to improvement of the performance of the thin film transistor. The heat treatment process may be a furnace process, a rapid thermal annealing (RTA) process, a UV process, or a laser process.

도 4c를 참조하면, 반도체층(130) 및 에치 스토퍼(140a, 140b) 상에 게이트 절연막(150)을 형성(Step S130)하고, 게이트 절연막(150) 상에 반도체층(130)의 채널 영역(132)에 대응되게 위치하는 게이트 전극(160)을 형성(step S140)할 수 있다.4C, a gate insulating layer 150 is formed on the semiconductor layer 130 and the etch stoppers 140a and 140b (Step S130), and a channel region (not shown) of the semiconductor layer 130 is formed on the gate insulating layer 150 The gate electrode 160 may be formed to correspond to the gate electrode 132 (step S140).

일 실시예에서, 반도체층(130)의 채널 영역(132) 상에 형성된 산화막층을 제거한 후 기판(110) 전면에 걸쳐 게이트 절연막(150)을 형성할 수 있다. 상기 산화막층은 세정 공정에 의해 제거될 수 있다. 상기 세정 공정은 불산(HF) 계열의 물질에 의해 진행될 수 있다. 다른 실시예에서, 반도체층(130) 상면에 형성된 산화막층 전부를 제거한 후 에치 스토퍼(140a, 140b)를 형성할 수 있다. 도 4b 내지 도 4b는 반도체층(130) 상면에 형성된 산화막층 전부를 제거한 후 후속 공정을 진행하는 예를 보여준다. 게이트 전극(160)은 알루미늄(Al) 또는 알루미늄-네오디뮴(Al-Nd)과 같은 알루미늄 합금의 단일층이나, 크롬(Cr) 또는 몰리브덴(Mo) 합금 위에 알루미늄 합금이 적층된 다중층으로 구성될 수 있다. 게이트 절연막(150)은 실리콘 산화막(SiOx), 실리콘 질화막(SiNx) 또는 이들의 이중층일 수 있다.The gate insulating layer 150 may be formed over the entire surface of the substrate 110 after removing the oxide layer formed on the channel region 132 of the semiconductor layer 130. In this case, The oxide film layer can be removed by a cleaning process. The cleaning process may be performed by a hydrofluoric acid (HF) -based material. In another embodiment, the etch stoppers 140a and 140b may be formed after removing the entire oxide layer formed on the semiconductor layer 130. [ 4B to 4B show an example in which the entire process of the oxide layer formed on the semiconductor layer 130 is removed and the subsequent process is performed. The gate electrode 160 may be composed of a single layer of an aluminum alloy such as aluminum (Al) or aluminum-neodymium (Al-Nd) or a multilayer of aluminum alloy on a chromium (Cr) or molybdenum have. The gate insulating film 150 may be a silicon oxide film (SiOx), a silicon nitride film (SiNx), or a double layer thereof.

도 4d를 참조하면, 기판(110) 전면에 걸쳐 층간 절연막(170)을 형성(Step S150)하고, 게이트 절연막(150)과 층간 절연막(170)을 관통하는 컨택홀을 형성한 후에 소스/드레인 영역(130a, 130b)에 전기적으로 연결되도록 소스/드레인 전극(180a, 180b)을 형성(Step S160)할 수 있다. 소스/드레인 컨택홀은 식각 공정을 통해 에치 스토퍼(140a, 140b)의 일부 영역만을 노출시키며 형성될 수 있다. 이 때, 소스 컨택홀 및 드레인 컨택홀을 각각 통해 n+ 또는 p+ 불순물을 주입하여 반도체층(130)에 소스/드레인 영역(130a, 130b) 및 채널 영역(132)을 형성할 수 있다. 4D, an interlayer insulating layer 170 is formed over the entire surface of the substrate 110 (step S150), a contact hole is formed through the gate insulating layer 150 and the interlayer insulating layer 170, The source / drain electrodes 180a and 180b may be formed to be electrically connected to the first electrodes 130a and 130b (Step S160). The source / drain contact holes may be formed by exposing only a part of the etch stoppers 140a and 140b through an etching process. At this time, the source / drain regions 130a and 130b and the channel region 132 may be formed in the semiconductor layer 130 by implanting n + or p + impurities through the source contact hole and the drain contact hole, respectively.

금속 물질로 구성된 에치 스토퍼(140a, 140b)는 상기 식각 공정에 의해 식각되지 않는다. 따라서, 에치 스토퍼(140a, 140b)의 하부에 위치하는 소스/드레인 영역(130a, 130b)은 상기 컨택홀을 형성하는 식각 공정에 영향을 받지 않고, 그 두께를 일정하게 유지할 수 있다. 상기 컨택홀을 통하여 소스/드레인 전극(180a, 180b)이 형성(Step S160)될 수 있다. 이 때, 소스/드레인 전극(180a, 180b)과 소스/드레인 영역(130a, 130b)은 금속 물질로 구성된 에치 스토퍼(140a, 140b)를 통해 전기적으로 연결될 수 있다.The etch stoppers 140a and 140b made of a metal material are not etched by the etching process. Therefore, the source / drain regions 130a and 130b located under the etch stoppers 140a and 140b can be kept constant in thickness without being affected by the etching process for forming the contact holes. Source / drain electrodes 180a and 180b may be formed through the contact holes (Step S160). In this case, the source / drain electrodes 180a and 180b and the source / drain regions 130a and 130b may be electrically connected through etch stoppers 140a and 140b formed of a metal material.

상술한 바와 같이 본 발명의 실시예들에 따른 박막 트랜지스터(100)의 제조 방법은 반도체층(130) 형성 후 소스/드레인 영역(130a, 130b)을 덮는 금속 물질의 에치 스토퍼(140a, 140b)를 형성함으로써 소스/드레인 컨택홀을 형성하는 식각 공정 시 소스/드레인 영역(130a, 130b)이 식각(또는, 손실)되는 현상을 방지할 수 있다. 따라서, 매우 얇은 두께를 갖는 반도체층(130)을 균일하게 형성할 수 있으므로, 박막 트랜지스터의 누설 전류 문제를 크게 개선할 수 있다.As described above, the method of manufacturing the thin film transistor 100 according to the embodiments of the present invention includes forming the etch stoppers 140a and 140b of the metal material covering the source / drain regions 130a and 130b after forming the semiconductor layer 130 (Or loss) of the source / drain regions 130a and 130b during the etching process for forming the source / drain contact holes can be prevented. Therefore, since the semiconductor layer 130 having a very thin thickness can be uniformly formed, the leakage current problem of the thin film transistor can be greatly improved.

도 5a 내지 도 5e는 본 발명의 실시예들에 따른 유기 발광 표시 장치 및 유기 발광 표시 장치의 제조 과정을 나타내는 단면도들이다.5A to 5E are cross-sectional views illustrating a manufacturing process of the organic light emitting display device and the organic light emitting display device according to the embodiments of the present invention.

도 5a를 참조하면, 유기 발광 표시 장치(500)는 기판(110), 버퍼층(120), 반도체층(130), 에치 스토퍼(140a, 140b), 게이트 절연막(150), 게이트 전극(160), 층간 절연막(170) 및 소스/드레인 전극(180a, 180b)을 포함하는 박막 트랜지스터, 스토리지 커패시터 하부 전극(520) 및 스토리지 커패시터 상부 전극(540)을 포함하는 스토리지 커패시터, 소스/드레인 전극(180a, 180b)과 전기적으로 연결되는 제 1 전극(560), 유기 발광 구조물(580) 및 제 2 전극(590)을 포함할 수 있다.5A, the OLED display 500 includes a substrate 110, a buffer layer 120, a semiconductor layer 130, etch stoppers 140a and 140b, a gate insulating layer 150, a gate electrode 160, A storage capacitor including a thin film transistor including an interlayer insulating layer 170 and source / drain electrodes 180a and 180b, a storage capacitor lower electrode 520 and a storage capacitor upper electrode 540, source / drain electrodes 180a and 180b A first electrode 560, an organic light emitting structure 580, and a second electrode 590, which are electrically connected to each other.

에치 스토퍼(140a, 140b)는 금속 물질로 구성되며, 반도체층(130)의 소스/드레인 영역(130a, 130b) 상면의 적어도 일부 및 소스/드레인 영역(130a, 130b)의 측면의 적어도 일부를 덮도록 위치할 수 있다. 에치 스토퍼(140a, 140b)는 이후에 소스 컨택홀 및 드레인 컨택홀 형성 시, 에치 스토퍼(140a, 140b)의 하부에 위치하는 소스/드레인 영역(130a, 130b)이 식각(또는, 제거)되는 것을 방지하는 역할을 할 수 있다.The etch stoppers 140a and 140b are formed of a metal material and cover at least a part of the upper surface of the source / drain regions 130a and 130b of the semiconductor layer 130 and at least a part of the sides of the source / drain regions 130a and 130b. . The etch stoppers 140a and 140b are formed such that the source / drain regions 130a and 130b located under the etch stoppers 140a and 140b are etched (or removed) when the source contact holes and the drain contact holes are formed It can play a role to prevent.

다만, 박막 트랜지스터에 대해서는 상술하였으므로, 중복되는 내용에 대한 자세한 설명은 생략하기로 한다.However, since the thin film transistor has been described above, a detailed description of the overlapping contents will be omitted.

유기 발광 표시 장치(100)는 기판(110) 상에 제공되는 스토리지 커패시터를 추가적으로 포함할 수 있다. 이러한 스토리지 커패시터는 상기 스위칭용 트랜지스터가 턴오프(turn-off)되더라도 상술한 박막 트랜지스터에 소정의 전류를 제공하는 역할을 할 수 있다.The organic light emitting diode display 100 may further include a storage capacitor provided on the substrate 110. The storage capacitor may serve to supply a predetermined current to the thin film transistor even if the switching transistor is turned off.

스토리지 커패시터 하부 전극(520)은 반도체층(130)으로부터 이격되어 위치하고, 에치 스토퍼(140a, 140b)와 동시에 형성될 수 있다. 일 실시예에서, 스토리지 커패시터 하부 전극(520)은 에치 스토퍼(140a, 140b)와 동일한 물질 및 동일한 공정으로 형성될 수 있다. 예를 들면, 일 실시예에서, 스토리지 커패시터 하부 전극(520) 및 에치 스토퍼(140a, 140b)는 사진 식각 공정에 의해 패터닝되어 형성될 수 있으며, 동일한 금속 물질로 구성될 수 있다. 따라서, 스토리지 커패시터는 금속-절연체-금속 구조의 커패시터 구조를 가질 수 있다.The storage capacitor lower electrode 520 is spaced apart from the semiconductor layer 130 and may be formed simultaneously with the etch stoppers 140a and 140b. In one embodiment, the storage capacitor lower electrode 520 may be formed of the same material and the same process as the etch stoppers 140a and 140b. For example, in one embodiment, the storage capacitor lower electrode 520 and the etch stoppers 140a and 140b may be patterned by a photolithography process and may be formed of the same metal material. Thus, the storage capacitor may have a capacitor structure of a metal-insulator-metal structure.

스토리지 커패시터 상부 전극(540)은 게이트 절연막(150)의 상부에 형성될 수 있다. 스토리지 커패시터 상부 전극(540)은 스토리지 커패시터 하부 전극(520)에 대하여 수직 방향으로 대응되는 위치에 형성되고, 게이트 전극(160)과 동일한 층에 형성될 수 있다.스토리지 커패시터 상부 전극(540)은 게이트 절연막(150)에 의하여 스토리지 커패시터 하부 전극(520)에 대하여 절연될 수 있다.The storage capacitor upper electrode 540 may be formed on the gate insulating film 150. The storage capacitor upper electrode 540 may be formed at a position vertically corresponding to the storage capacitor lower electrode 520 and may be formed in the same layer as the gate electrode 160. The storage capacitor upper electrode 540 may include a gate electrode And may be insulated with respect to the storage capacitor lower electrode 520 by the insulating film 150.

스토리지 커패시터 상부 전극(540)은 게이트 전극(160)과 동일한 소재 및 동일한 구조로 형성될 수 있다. 따라서, 스토리지 커패시터 상부 전극(160)은 투명한 도전 소재를 포함할 수 있다.The storage capacitor upper electrode 540 may be formed of the same material and the same structure as the gate electrode 160. Thus, the storage capacitor upper electrode 160 may comprise a transparent conductive material.

이처럼, 스토리지 커패시터 하부 전극(520)은 반도체층(130)과 동일한 층에 에치 스토퍼(140a, 140)와 동일 공정을 통해 형성되고, 스토리지 커패시터 상부 전극(540)은 게이트 전극(160)과 동일한 층에 형성되므로, 유기 발광 표시 장치(500)의 제조 공정을 간소화할 수 있다.The storage capacitor lower electrode 520 is formed in the same layer as the semiconductor layer 130 through the same process as the etch stoppers 140a and 140 and the storage capacitor upper electrode 540 is formed in the same layer as the gate electrode 160 The manufacturing process of the OLED display 500 can be simplified.

유기 발광 표시 장치(500)는 박막 트랜지스터, 스토리지 커패시터를 덮는 보호막(550)을 포함하며, 보호막(550)은 트랜지스터의 드레인 전극(180a)을 노출시키는 화소 컨택홀이 형성된다. 제1 전극(560)은 회로 구성에 따라 박막 트랜지스터의 소스 전극(180b)과 접속할 수 있다.The organic light emitting diode display 500 includes a thin film transistor and a passivation layer 550 covering the storage capacitor. The passivation layer 550 has a pixel contact hole exposing the drain electrode 180a of the transistor. The first electrode 560 can be connected to the source electrode 180b of the thin film transistor according to the circuit configuration.

보호막(550)은 무기막인 실리콘 산화막, 실리콘 질화막 등을 포함할 수 있고, 유기막인 폴리이마이드(polyimide), 벤조사이클로부틴계 수지(benzocyclobutene series resin) 또는 아크릴레이트(acrylate) 등을 포함할 수 있다. 또한 상기 무기막과 상기 유기막의 적층 구조로 형성될 수도 있다.The protective film 550 may include an inorganic film such as a silicon oxide film and a silicon nitride film and may include an organic film such as polyimide, benzocyclobutene series resin or acrylate, have. Or may have a laminated structure of the inorganic film and the organic film.

제 1 전극(560)은 컨택홀을 통해 드레인 전극(180a)과 전기적으로 연결될 수 있다. 제 1 전극(560)은 애노드(anode) 또는 캐소드(cathode)로 형성할 수 있다. 제 1 전극(180)이 애노드인 경우, 애노드는 투명 도전막(예를 들면, ITO, IZO, ITZO 등)으로 형성할 수 있으며, 제 1 전극(180)이 캐소드인 경우, 캐소드는 마그네슘(Mg), 칼슘(Ca), 알루미늄(Al), 은(Ag), 바륨(Ba) 또는 이들의 합금을 사용하여 형성할 수 있다.The first electrode 560 may be electrically connected to the drain electrode 180a through the contact hole. The first electrode 560 may be formed of an anode or a cathode. When the first electrode 180 is an anode, the anode may be formed of a transparent conductive film (for example, ITO, IZO, ITZO, or the like). When the first electrode 180 is a cathode, ), Calcium (Ca), aluminum (Al), silver (Ag), barium (Ba), or an alloy thereof.

제 1 전극(560) 상에 1 전극(560)의 표면 일부를 노출시키는 개구부를 갖는 화소 정의막(570)이 형성되고, 상기 노출된 제 1 전극(560) 상에 유기 발광층을 포함하는 유기 발광 구조물(580)이 형성될 수 있다. 유기 발광 구조물(580)은 정공 주입층, 정공 수송층, 정공 억제층, 전자 억제층, 전자 주입층 및 전자 수송층 중 적어도 하나로 이루어진 층을 포함할 수 있다. 제 2 전극(590)은 유기 발광 구조물(580) 및 화소 정의막(570) 상에 형성될 수 있다.A pixel defining layer 570 having an opening exposing a part of the surface of the first electrode 560 is formed on the first electrode 560 and an organic light emitting layer 560 including an organic light emitting layer is formed on the exposed first electrode 560 The structure 580 may be formed. The organic light emitting structure 580 may include a layer including at least one of a hole injecting layer, a hole transporting layer, a hole blocking layer, an electron blocking layer, an electron injecting layer, and an electron transporting layer. The second electrode 590 may be formed on the organic light emitting structure 580 and the pixel defining layer 570.

도 5b를 참조하면, 기판(110) 상에 버퍼층(120)이 형성되고, 다결정 실리콘층을 포함하는 반도체층(130)이 형성될 수 있다. 다결정 실리콘층은 비정질 실리콘을 다결정 실리콘으로 결정화함으로써 형성될 수 있다. 상기 결정화에 의해 반도체층(130) 상면에는 산화막층 및/또는 질화막층이 얇게 형성될 수 있다. 반도체층(130)의 채널 영역 상부에 형성되는 산화막층 및 질화막층은 박막 트랜지스터의 성능을 저하시키는 요인이 되므로 후속 공정에 의해 제거될 수 있다.Referring to FIG. 5B, a buffer layer 120 may be formed on a substrate 110, and a semiconductor layer 130 including a polycrystalline silicon layer may be formed. The polycrystalline silicon layer can be formed by crystallizing amorphous silicon into polycrystalline silicon. The oxide layer and / or the nitride layer may be formed thin on the upper surface of the semiconductor layer 130 by the crystallization. The oxide film layer and the nitride film layer formed on the channel region of the semiconductor layer 130 are deteriorated in performance of the thin film transistor and can be removed by a subsequent process.

도 5c를 참조하면, 반도체층(130)의 소스/드레인 영역(130a, 130b)의 상면의 적어도 일부 및 소스/드레인 영역(130a, 130b)의 측면의 적어도 일부를 덮는 금속 물질로 구성된 에치 스토퍼(140a, 140b)와 스토리지 커패시터 하부 전극(520)이 동시에 형성될 수 있다.Referring to FIG. 5C, an etch stopper (not shown) is formed of a metal material covering at least a part of the upper surface of the source / drain regions 130a and 130b of the semiconductor layer 130 and at least a part of the sides of the source / drain regions 130a and 130b 140a and 140b and the storage capacitor lower electrode 520 may be formed simultaneously.

에치 스토퍼(140a, 140b) 및 스토리지 커패시터 하부 전극(520)은 도전성을 갖는 동일한 금속 물질로 구성될 수 있다. 예를 들면, 에치 스토퍼(140a, 140b) 및 스토리지 커패시터 하부 전극(520)은 티타늄(Ti), 몰리브덴(Mo), 크롬(Cr) 등의 금속 중의 어느 하나 또는 이의 합금을 포함할 수 있다. 다만, 이는 예시적인 것으로서, 실시예에 따라 다양한 금속 물질이 포함될 수 있다. 이에 따라, 스토리지 커패시터는 금속-절연체-금속 구조를 가질 수 있다. 따라서, 스토리지 커패시터 하부 전극(520)은 따로 도핑하는 공정이 생략될 수 있다.The etch stoppers 140a and 140b and the storage capacitor lower electrode 520 may be made of the same metal material having conductivity. For example, the etch stoppers 140a and 140b and the storage capacitor lower electrode 520 may include any one of metals such as titanium (Ti), molybdenum (Mo), and chromium (Cr), or an alloy thereof. However, it is to be understood that various metal materials may be included according to the embodiment. Accordingly, the storage capacitor may have a metal-insulator-metal structure. Therefore, the process of doping the storage capacitor lower electrode 520 separately can be omitted.

일 실시예에서, 에치 스토퍼(140a, 140b) 및 커패시터 하부 전극(520)은 반도체층(130) 및 버퍼층(120) 상에 증착된 금속 물질을 사진 식각 공정에 의한 패터닝함으로써 형성될 수 있다. 이 때, 에치 스토퍼(140a, 140b) 및 스토리지 커패시터 하부 전극(520)은 습식 식각 공정에 의해 형성될 수 있다. 다만, 이는 예시적인 것으로서, 에치 스토퍼(140a, 140b) 및 스토리지 커패시터 하부 전극(520)의 형성 공정은 이에 한정되는 것은 아니다.In one embodiment, the etch stoppers 140a and 140b and the capacitor lower electrode 520 may be formed by patterning a metal material deposited on the semiconductor layer 130 and the buffer layer 120 by a photolithography process. At this time, the etch stoppers 140a and 140b and the storage capacitor lower electrode 520 may be formed by a wet etching process. However, the etching stoppers 140a and 140b and the process of forming the storage capacitor lower electrode 520 are not limited thereto.

일 실시예에서, 반도체층(130) 및 에치 스토퍼(140a, 140b)는 상기 에치 스토퍼(140a, 140b)의 패터닝 공정 후 열처리될 수 있다. 상기 열처리 공정에 의해 반도체층(130) 내부의 금속 촉매의 양이 줄어들고, 반도체층(130)의 양 측면 쪽으로 게터링 효과가 발생할 수 있다. 다만, 이에 대해서는 상술한 바 있으므로, 그에 대한 중복되는 설명은 생략하기로 한다.In one embodiment, the semiconductor layer 130 and the etch stoppers 140a and 140b may be heat treated after the patterning process of the etch stoppers 140a and 140b. The amount of the metal catalyst in the semiconductor layer 130 is reduced by the heat treatment process and the gettering effect may be generated toward both sides of the semiconductor layer 130. However, since this has been described above, a duplicate description thereof will be omitted.

도 5d를 참조하면, 반도체층(130) 및 에치 스토퍼(140a, 140b) 상에 게이트 절연막(150)을 형성한 후, 게이트 절연막(150) 상에 반도체층(130)의 채널 영역(132)에 대응되게 위치하는 게이트 전극(160)을 형성함과 동시에 스토리지 커패시터 상부 전극(540)을 스토리지 커패시터 하부 전극(520)에 대하여 수직 방향으로 대응되는 위치에 형성할 수 있다. 스토리지 커패시터 상부 전극(540)은 게이트 전극(160)과 동일한 물질로 구성될 수 있다. 따라서, 스토리지 커패시터는 금속-절연체-금속 구조를 가질 수 있다.5D, a gate insulating layer 150 is formed on the semiconductor layer 130 and the etch stoppers 140a and 140b, and then the gate insulating layer 150 is formed on the channel region 132 of the semiconductor layer 130 The storage capacitor upper electrode 540 may be formed at a position corresponding to the storage capacitor lower electrode 520 in the vertical direction while forming the gate electrode 160 correspondingly positioned. The storage capacitor upper electrode 540 may be composed of the same material as the gate electrode 160. [ Thus, the storage capacitor may have a metal-insulator-metal structure.

도 5e를 참조하면, 기판(110) 전면에 걸쳐 층간 절연막(170)을 형성하고, 게이트 절연막(150)과 층간 절연막(170)을 관통하는 컨택홀을 형성한 후에 소스/드레인 영역(130a, 130b)에 전기적으로 연결되도록 소스/드레인 전극(180a, 180b)을 형성할 수 있다.5E, an interlayer insulating layer 170 is formed over the entire surface of the substrate 110, a contact hole is formed through the gate insulating layer 150 and the interlayer insulating layer 170, and then the source / drain regions 130a and 130b The source / drain electrodes 180a and 180b may be formed to be electrically connected to the source / drain electrodes 180a and 180b.

금속 물질로 구성된 에치 스토퍼(140a, 140b)는 소스/드레인 전극(180a, 180b)을 형성하기 위해 소스/그레인 컨택홀을 형성하는 식각 공정에 의해 식각되지 않는다. 따라서, 에치 스토퍼(140a, 140b)의 하부에 위치하는 소스/드레인 영역(130a, 130b)은 상기 컨택홀을 형성하는 식각 공정에 영향을 받지 않고, 그 두께를 일정하게 유지할 수 있다. 이 때, 소스/드레인 전극(180a, 180b)과 소스/드레인 영역(130a, 130b)은 금속 물질로 구성된 에치 스토퍼(140a, 140b)를 통해 전기적으로 연결될 수 있다.The etch stoppers 140a and 140b made of a metal material are not etched by the etching process that forms the source / drain contact holes to form the source / drain electrodes 180a and 180b. Therefore, the source / drain regions 130a and 130b located under the etch stoppers 140a and 140b can be kept constant in thickness without being affected by the etching process for forming the contact holes. In this case, the source / drain electrodes 180a and 180b and the source / drain regions 130a and 130b may be electrically connected through etch stoppers 140a and 140b formed of a metal material.

이후 공정에서 보호막(550), 제 1 전극(560), 화소 정의막(570), 유기 발광 구조물(580) 및 제 2 전극을 형성함으로써 도 5a의 유기 발광 표시 장치(500)를 제조할 수 있다.5A can be manufactured by forming the passivation layer 550, the first electrode 560, the pixel defining layer 570, the organic light emitting structure 580 and the second electrode in a subsequent process .

상술한 바와 같이, 유기 발광 표시 장치(500)는 소스/드레인 영역(130a, 130b)의 상면 및 측면을 덮도록 금속 물질의 에치 스토퍼(140a, 140b)를 배치함으로써 소스/드레인 컨택홀을 형성하는 식각 공정 시 소스/드레인 영역(130a, 130b)이 식각(또는, 손실)되는 현상을 방지할 수 있다. 따라서, 대면적 표시 장치를 구현하는데 있어서, 매우 얇은 두께를 갖는 반도체층(130)을 균일하게 형성할 수 있으므로, 박막 트랜지스터의 누설 전류 문제를 크게 개선할 수 있다. 또한, 에치 스토퍼(140a, 140b)와 스토리지 커패시터 하부 전극(520)을 동일한 패터닝 공정을 통해 금속 물질로 형성함으로써 제조 공정이 간소화되고, 스토리지 커패시터 하부 전극(520)에 대한 도핑 공정이 추가로 필요하지 않다는 장점이 있다.As described above, the OLED display 500 includes source / drain contact holes by disposing the metal stoppers 140a and 140b so as to cover the top and side surfaces of the source / drain regions 130a and 130b It is possible to prevent the source / drain regions 130a and 130b from being etched (or lost) during the etching process. Therefore, in realizing a large-area display device, the semiconductor layer 130 having a very thin thickness can be uniformly formed, so that the leakage current problem of the thin film transistor can be greatly improved. In addition, since the etch stoppers 140a and 140b and the storage capacitor lower electrode 520 are formed of a metal material through the same patterning process, the manufacturing process is simplified and a doping process for the storage capacitor lower electrode 520 is further required There is an advantage that it is not.

도 6은 도 5의 유기 발광 표시 장치의 일 예를 나타내는 단면도이다.6 is a cross-sectional view showing an example of the organic light emitting diode display of FIG.

도 6을 참조하면, 유기 발광 표시 장치(600)는 기판(110), 기판(110) 상에 형성되는 버퍼층(120), 다결정 실리콘층을 포함하는 반도체층(130), 반도체층(130)의 소스/드레인 영역(130a, 130b)의 상면의 적어도 일부 및 소스/드레인 영역(130a, 130b)의 측면의 적어도 일부를 덮도록 위치하는 금속 물질의 에치 스토퍼(140a, 140b), 반도체층(130)므로부터 이격되어 위치하고, 에치 스토퍼(140a, 140b)와 동시에 형성되는 스토리지 커패시터 하부 전극(520), 반도체층(130)과 게이트 전극(160)을 절연시키기 위해 반도체층(130)과 게이트 전극(160) 사이에 위치하는 게이트 절연막(150), 반도체층(130)의 채널 영역(132)에 대응되게 위치하는 게이트 전극(160), 게이트 전극(160)과 이격되고, 스토리지 커패시터 하부 전극(520)에 대응되게 위치하는 스토리지 커패시터 상부 전극(540), 소스/드레인 전극(180a, 180b)과 게이트 전극(160) 사이를 절연시키는 층간 절연막(170), 반도체층(130)의 소스/드레인 영역(130a, 130b)에 각각 전기적으로 연결되는 소스/드레인 전극(180a, 180b), 소스/드레인 전극(180a, 180b) 상에 위치하는 보호막(570), 제 1 전극(560), 유기 발광 구조물(580) 및 제 2 전극(590)을 포함할 수 있다. 다만, 이에 대해서는 상술하였으므로, 중복되는 내용에 대한 자세한 설명은 생략하기로 한다.6, the OLED display 600 includes a substrate 110, a buffer layer 120 formed on the substrate 110, a semiconductor layer 130 including a polycrystalline silicon layer, a semiconductor layer 130, The etch stoppers 140a and 140b and the semiconductor layer 130 are formed to cover at least a portion of the upper surface of the source / drain regions 130a and 130b and at least a portion of the side surfaces of the source / drain regions 130a and 130b, A storage capacitor lower electrode 520 spaced apart from the gate electrode 160 and formed simultaneously with the etch stoppers 140a and 140b, a semiconductor layer 130 and a gate electrode 160 for insulating the semiconductor layer 130 from the gate electrode 160, A gate electrode 160 positioned to correspond to the channel region 132 of the semiconductor layer 130 and a gate electrode 160 spaced apart from the gate electrode 160 and being connected to the storage capacitor lower electrode 520, A correspondingly positioned storage capacitor top electrode 540, source / drain pre- Drain electrodes 180a and 180b electrically connected to the source / drain regions 130a and 130b of the semiconductor layer 130. The source / drain electrodes 180a and 180b are electrically connected to the source / drain regions 130a and 130b of the semiconductor layer 130, A protective layer 570, a first electrode 560, an organic light emitting structure 580, and a second electrode 590 disposed on the source / drain electrodes 180a and 180b. However, since this has been described above, a detailed description of the overlapping contents will be omitted.

일 실시예에 있어서, 소스/드레인 영역(130a, 130b)과 에치 스토퍼(140a, 140b) 사이에는 산화막층(136)이 더 포함될 수 있다. 상기 산화막층(136)은 반도체층(130)의 다결정 실리콘의 결정화 공정 시, 그 부산물로서 다결정 실리콘층 상에 얇게 형성될 수 있다. 따라서, 산화막층(136)을 제거하지 않고, 산화막층(136) 상부에 에치 스토퍼(140a, 140b)를 패터닝할 수 있다. 이 때, 소스/드레인 영역(130a, 130b)의 측면이 에치 스토퍼(140a, 140b)와 접촉되므로, 소스/드레인 전극(180a, 180b)은 소스/드레인 영역(130a, 130b)과 전기적으로 연결될 수 있다. 또한, 채널 영역(132) 상부에 형성된 산화막층은 게이트 절연막(150)을 형성하기 직전에 수행하는 세정 공정에 의해 제거될 수 있다. 상기 세정 공정은 불산(HF) 계열의 물질에 의해 진행될 수 있다.In one embodiment, an oxide layer 136 may further be formed between the source / drain regions 130a and 130b and the etch stoppers 140a and 140b. The oxide layer 136 may be formed thinly on the polycrystalline silicon layer as a by-product in the crystallization process of the polycrystalline silicon of the semiconductor layer 130. Therefore, the etch stoppers 140a and 140b can be patterned on the oxide film layer 136 without removing the oxide film layer 136. [ At this time, since the side surfaces of the source / drain regions 130a and 130b are in contact with the etch stoppers 140a and 140b, the source / drain electrodes 180a and 180b can be electrically connected to the source / drain regions 130a and 130b have. In addition, the oxide film layer formed on the channel region 132 may be removed by a cleaning process performed immediately before the formation of the gate insulating film 150. The cleaning process may be performed by a hydrofluoric acid (HF) -based material.

본 발명은 박막 트랜지스터 및 이를 구비한 유기 발광 표시 장치에 적용될 수 있다. 예를 들어, 본 발명은 텔레비전, 모니터, 이동 통신 기기, MP3, 휴대용 디스플레이 기기, 조명 기기 등의 여러 가지 전기 및 전자 장치들에 적용될 수 있다.The present invention can be applied to a thin film transistor and an organic light emitting display having the same. For example, the present invention may be applied to various electrical and electronic devices such as televisions, monitors, mobile communication devices, MP3, portable display devices, lighting devices, and the like.

이상에서는 본 발명의 실시예들을 참조하여 설명하였지만, 해당 기술 분야의 숙련된 당업자는 하기의 특허 청구의 범위에 기재된 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다.It will be apparent to those skilled in the art that various modifications and variations can be made in the present invention without departing from the spirit or scope of the invention as defined in the following claims. It can be understood that it is possible.

100, 200: 박막 트랜지스터 110: 기판
130: 반도체층 130a, 130b: 소스/드레인 영역
132: 채널 영역 136: 산화막층
140a, 140b: 에치 스토퍼 150: 게이트 절연막
160: 게이트 전극 170: 층간 절연막
180a, 180b: 소스/드레인 전극 500,600: 유기 발광 표시 장치
520: 스토리지 커패시터 하부 전극
540: 스토리지 커패시터 상부 전극
100, 200: thin film transistor 110: substrate
130: semiconductor layer 130a, 130b: source / drain region
132: channel region 136: oxide layer
140a, 140b: etch stopper 150: gate insulating film
160: gate electrode 170: interlayer insulating film
180a, 180b: source / drain electrodes 500, 600: organic light emitting display
520: storage capacitor lower electrode
540: storage capacitor upper electrode

Claims (18)

기판 상에 형성되고, 다결정 실리콘층을 포함하는 반도체층;
상기 반도체층의 소스/드레인 영역의 상면의 적어도 일부 및 상기 소스/드레인 영역의 측면의 적어도 일부를 덮도록 위치하는 금속 물질의 에치 스토퍼;
상기 반도체층의 채널 영역에 대응되게 위치하는 게이트 전극;
상기 반도체층과 상기 게이트 전극을 절연시키기 위해 상기 반도체층과 상기 게이트 전극 사이에 위치하는 게이트 절연막; 및
상기 반도체층의 상기 소스/드레인 영역에 각각 전기적으로 연결되는 소스/드레인 전극을 포함하는 박막 트랜지스터.
A semiconductor layer formed on the substrate, the semiconductor layer including a polycrystalline silicon layer;
An etch stopper of a metal material positioned to cover at least a portion of an upper surface of a source / drain region of the semiconductor layer and at least a portion of a side surface of the source / drain region;
A gate electrode corresponding to the channel region of the semiconductor layer;
A gate insulating film positioned between the semiconductor layer and the gate electrode to insulate the semiconductor layer from the gate electrode; And
And source / drain electrodes electrically connected to the source / drain regions of the semiconductor layer, respectively.
제 1 항에 있어서,
상기 기판 상부에 버퍼층을 더 포함하는 것을 특징으로 하는 박막 트랜지스터.
The method according to claim 1,
And a buffer layer on the substrate.
제 1 항에 있어서, 상기 에치 스토퍼는 사진 식각 공정에 의해 패터닝 되어 형성되는 것을 특징으로 하는 박막 트랜지스터.The thin film transistor according to claim 1, wherein the etch stopper is patterned by a photolithography process. 제 3 항에 있어서, 상기 반도체층 및 상기 에치 스토퍼는 상기 패터닝 후 열처리되는 것을 특징으로 하는 박막 트랜지스터.The thin film transistor of claim 3, wherein the semiconductor layer and the etch stopper are subjected to a heat treatment after the patterning. 제 1 항에 있어서, 상기 소스/드레인 전극은 각각 상기 에치 스토퍼의 상면에 접촉되는 것을 특징으로 하는 박막 트랜지스터.The thin film transistor of claim 1, wherein each of the source / drain electrodes is in contact with an upper surface of the etch stopper. 제 1 항에 있어서,
상기 소스/드레인 영역과 상기 에치 스토퍼 사이에 형성되는 산화막층을 더 포함하는 것을 특징으로 하는 박막 트랜지스터.
The method according to claim 1,
And an oxide layer formed between the source / drain region and the etch stopper.
기판 상에 다결정 실리콘층을 포함하는 반도체층을 형성하는 단계;
금속 물질로 상기 반도체층의 소스/드레인 영역의 상면의 적어도 일부 및 상기 소스/드레인 영역의 측면의 적어도 일부를 덮는 에치 스토퍼를 형성하는 단계;
상기 반도체층 및 상기 에치 스토퍼 상에 게이트 절연막을 형성하는 단계;
상기 게이트 절연막 상에 상기 반도체층의 채널 영역에 대응되게 위치하는 게이트 전극을 형성하는 단계;
상기 기판 전면에 걸쳐 층간 절연막을 형성하는 단계; 및
상기 소스/드레인 영역에 전기적으로 연결되도록 소스/드레인 전극을 형성하는 것을 포함하는 박막 트랜지스터의 제조 방법.
Forming a semiconductor layer including a polycrystalline silicon layer on a substrate;
Forming an etch stopper covering at least a portion of an upper surface of the source / drain region of the semiconductor layer and at least a portion of a side surface of the source / drain region with a metal material;
Forming a gate insulating film on the semiconductor layer and the etch stopper;
Forming a gate electrode on the gate insulating film so as to correspond to a channel region of the semiconductor layer;
Forming an interlayer insulating film over the entire surface of the substrate; And
And forming a source / drain electrode to be electrically connected to the source / drain region.
제 7 항에 있어서,
상기 기판 상부에 버퍼층을 형성하는 단계를 더 포함하는 것을 특징으로 하는 박막 트랜지스터의 제조 방법.
8. The method of claim 7,
Forming a buffer layer on the substrate; and forming a buffer layer on the substrate.
제 7 항에 있어서, 상기 에치 스토퍼는 사진 식각 공정에 의해 패터닝 되어 형성되는 것을 특징으로 하는 박막 트랜지스터의 제조 방법.8. The method of claim 7, wherein the etch stopper is patterned by a photolithography process. 제 9 항에 있어서, 상기 에치 스토퍼를 형성하는 단계는,
상기 반도체층 및 상기 에치 스토퍼를 열처리하는 단계를 더 포함하는 것을 특징으로 하는 박막 트랜지스터의 제조 방법.
10. The method of claim 9, wherein forming the etch stopper comprises:
Further comprising the step of heat treating the semiconductor layer and the etch stopper.
제 7 항에 있어서, 상기 소스/드레인 전극은 각각 상기 에치 스토퍼의 상면에 접촉되는 것을 특징으로 하는 박막 트랜지스터의 제조 방법.8. The method of claim 7, wherein the source / drain electrodes are respectively in contact with the upper surface of the etch stopper. 제 7 항에 있어서, 상기 게이트 절연막을 형성하는 단계는,
상기 반도체층의 상기 채널 영역 상에 형성된 산화막층을 제거하는 단계;
상기 기판 전면에 걸쳐 상기 게이트 절연막을 도포하는 단계를 포함하는 것을 특징으로 하는 박막 트랜지스터의 제조 방법.
8. The method of claim 7, wherein forming the gate insulating layer comprises:
Removing an oxide layer formed on the channel region of the semiconductor layer;
And applying the gate insulating film over the entire surface of the substrate.
기판 상에 형성되고, 다결정 실리콘을 포함하는 반도체층;
상기 반도체층의 소스/드레인 영역의 상면의 적어도 일부 및 상기 소스/드레인 영역의 측면의 적어도 일부를 덮도록 위치하는 금속 물질의 에치 스토퍼;
상기 반도체층으로부터 이격되어 위치하고, 상기 기판 상에 상기 에치 스토퍼와 동시에 형성되는 스토리지 커패시터 하부 전극;
상기 반도체층의 채널 영역에 대응되게 위치하는 게이트 전극;
상기 게이트 전극과 이격되고, 상기 스토리지 커패시터 하부 전극에 대응되게 위치하는 스토리지 커패시터 상부 전극;
상기 반도체층과 상기 게이트 전극을 절연시키기 위해 상기 반도체층과 상기 게이트 전극 사이에 위치하는 게이트 절연막;
상기 반도체층의 상기 소스/드레인 영역에 전기적으로 연결되는 소스/드레인 전극;
상기 소스/드레인 전극 상에 위치하는 보호막; 및
상기 보호막 상에 위치하며, 상기 소스/드레인 전극과 전기적으로 연결되는 제 1 전극, 유기 발광 구조물 및 제 2 전극을 포함하는 유기 발광 표시 장치.
A semiconductor layer formed on the substrate and including polycrystalline silicon;
An etch stopper of a metal material positioned to cover at least a portion of an upper surface of a source / drain region of the semiconductor layer and at least a portion of a side surface of the source / drain region;
A storage capacitor lower electrode spaced from the semiconductor layer and formed on the substrate at the same time as the etch stopper;
A gate electrode corresponding to the channel region of the semiconductor layer;
A storage capacitor upper electrode spaced apart from the gate electrode and corresponding to the storage capacitor lower electrode;
A gate insulating film positioned between the semiconductor layer and the gate electrode to insulate the semiconductor layer from the gate electrode;
Source / drain electrodes electrically connected to the source / drain regions of the semiconductor layer;
A protective film on the source / drain electrode; And
An organic light emitting diode (OLED), and a second electrode disposed on the passivation layer and electrically connected to the source / drain electrode.
제 13 항에 있어서, 상기 스토리지 커패시터 하부 전극은 상기 에치 스토퍼와 동일한 물질 및 동일한 공정으로 형성되는 것을 특징으로 하는 유기 발광 표시 장치.14. The OLED display of claim 13, wherein the storage capacitor lower electrode is formed of the same material and the same process as the etch stopper. 제 14 항에 있어서, 상기 에치 스토퍼 및 상기 커패시터 하부 전극은 사진 식각 공정에 의해 패터닝되어 형성되는 것을 특징으로 하는 유기 발광 표시 장치.15. The OLED display of claim 14, wherein the etch stopper and the capacitor lower electrode are patterned by a photolithography process. 제 15 항에 있어서, 상기 반도체층 및 상기 에치 스토퍼는 상기 패터닝 후 열처리되는 것을 특징으로 하는 유기 발광 표시 장치.The organic light emitting diode display according to claim 15, wherein the semiconductor layer and the etch stopper are subjected to heat treatment after the patterning. 제 13 항에 있어서, 상기 소스/드레인 전극은 각각 상기 에치 스토퍼의 상면에 접촉되는 것을 특징으로 하는 유기 발광 표시 장치.14. The OLED display of claim 13, wherein the source / drain electrodes are respectively in contact with the upper surface of the etch stopper. 제 13 항에 있어서,
상기 소스/드레인 영역과 상기 에치 스토퍼 사이에 형성되는 산화막층을 더 포함하는 것을 특징으로 하는 유기 발광 표시 장치.
14. The method of claim 13,
And an oxide layer formed between the source / drain region and the etch stopper.
KR1020130128268A 2013-10-28 2013-10-28 Thin film transistor, method of manufacturing a thin film transistor, and organic light emitting display device having the same KR20150048361A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020130128268A KR20150048361A (en) 2013-10-28 2013-10-28 Thin film transistor, method of manufacturing a thin film transistor, and organic light emitting display device having the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020130128268A KR20150048361A (en) 2013-10-28 2013-10-28 Thin film transistor, method of manufacturing a thin film transistor, and organic light emitting display device having the same

Publications (1)

Publication Number Publication Date
KR20150048361A true KR20150048361A (en) 2015-05-07

Family

ID=53386870

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020130128268A KR20150048361A (en) 2013-10-28 2013-10-28 Thin film transistor, method of manufacturing a thin film transistor, and organic light emitting display device having the same

Country Status (1)

Country Link
KR (1) KR20150048361A (en)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108493252A (en) * 2018-03-22 2018-09-04 京东方科技集团股份有限公司 Thin film transistor (TFT) and preparation method thereof, array substrate, display device
CN109686795A (en) * 2019-01-02 2019-04-26 京东方科技集团股份有限公司 The production method and display device of a kind of thin film transistor (TFT), thin film transistor (TFT)
WO2020124797A1 (en) * 2018-12-18 2020-06-25 武汉华星光电半导体显示技术有限公司 Thin film transistor and display panel

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108493252A (en) * 2018-03-22 2018-09-04 京东方科技集团股份有限公司 Thin film transistor (TFT) and preparation method thereof, array substrate, display device
WO2020124797A1 (en) * 2018-12-18 2020-06-25 武汉华星光电半导体显示技术有限公司 Thin film transistor and display panel
CN109686795A (en) * 2019-01-02 2019-04-26 京东方科技集团股份有限公司 The production method and display device of a kind of thin film transistor (TFT), thin film transistor (TFT)
US11489052B2 (en) 2019-01-02 2022-11-01 Mianyang Boe Optoelectronics Technology Co., Ltd. Thin film transistor, manufacturing method of thin film transistor and display device

Similar Documents

Publication Publication Date Title
US10665614B2 (en) Display panel and method for manufacturing thin film transistor substrate
KR101233348B1 (en) Display device and method for manufacturing the same
KR102180037B1 (en) Flexible display and manufacturing method thereof
US11244606B2 (en) Display substrate and manufacturing method thereof, display device
EP2996147B1 (en) Thin-film transistor array substrate, method of manufacturing the same, and display device
US9502604B2 (en) Backplane for flat panel display apparatus, method of manufacturing the backplane, and organic light emitting display apparatus including the backplane
CN104716143B (en) Thin film transistor array substrate, method of manufacturing the same, and organic light emitting display device
KR101881895B1 (en) Thin-film transistor array substrate, organic light emitting display device comprising the same and method for manufacturing of the thin-film transistor array substrate
US10283529B2 (en) Method of manufacturing thin-film transistor, thin-film transistor substrate, and flat panel display apparatus
KR100882909B1 (en) Thin film transistor, fabricating method for the same, organic lighting emitting diode display device comprising the same, and fabricating method for the same
US9202896B2 (en) TFT, method of manufacturing the TFT, and method of manufacturing organic light emitting display device including the TFT
KR101890799B1 (en) Thin-film transistor array substrate, organic light emitting display device comprising the same and manufacturing method of the same
KR101970560B1 (en) Organic light emitting display device and method for fabricating the same
EP2800140A1 (en) Thin film transistor, array substrate and manufacturing method thereof, and display device
US10204973B2 (en) Display device and thin-film transistors substrate
US20150214249A1 (en) Array Substrate, Display Device and Manufacturing Method
US11177293B2 (en) Array substrate and fabricating method thereof, and display device
KR101938761B1 (en) Thin-film transistor array substrate, organic light emitting display device comprising the same and manufacturing method of the same
KR101930845B1 (en) Thin-film transistor array substrate, organic light emitting display device comprising the same and manufacturing method of the same
US9236401B2 (en) Display apparatus and method of manufacturing the same
KR20110134685A (en) Display device and method for manufacturing the same
KR100853545B1 (en) Organic light emitting display device and fabrication method of the same
KR102050438B1 (en) Method for fabricating oxide thin film transistor
KR102512718B1 (en) Thin film transistor substrate, organic light emitting display using the same, method for manufacturing thin film transistor substrate
JP2011029373A (en) Thin-film transistor substrate, and method of manufacturing the same

Legal Events

Date Code Title Description
WITN Application deemed withdrawn, e.g. because no request for examination was filed or no examination fee was paid