KR20140098907A - 액정 디스플레이 장치와 이의 구동방법 - Google Patents

액정 디스플레이 장치와 이의 구동방법 Download PDF

Info

Publication number
KR20140098907A
KR20140098907A KR1020130010916A KR20130010916A KR20140098907A KR 20140098907 A KR20140098907 A KR 20140098907A KR 1020130010916 A KR1020130010916 A KR 1020130010916A KR 20130010916 A KR20130010916 A KR 20130010916A KR 20140098907 A KR20140098907 A KR 20140098907A
Authority
KR
South Korea
Prior art keywords
gate line
gate
liquid crystal
data
crystal display
Prior art date
Application number
KR1020130010916A
Other languages
English (en)
Other versions
KR101989829B1 (ko
Inventor
최정미
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020130010916A priority Critical patent/KR101989829B1/ko
Publication of KR20140098907A publication Critical patent/KR20140098907A/ko
Application granted granted Critical
Publication of KR101989829B1 publication Critical patent/KR101989829B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3614Control of polarity reversal in general
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0823Several active elements per pixel in active matrix panels used to establish symmetry in driving, e.g. with polarity inversion
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0209Crosstalk reduction, i.e. to reduce direct or indirect influences of signals directed to a certain pixel of the displayed image on other pixels of said image, inclusive of influences affecting pixels in different frames or fields or sub-images which constitute a same image, e.g. left and right images of a stereoscopic display
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0242Compensation of deficiencies in the appearance of colours

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Liquid Crystal (AREA)

Abstract

본 발명은 소비전력을 줄이고, 화상 특성(색감차, 스미어, 크로스토크)을 개선하여 표시 품질을 향상시킬 수 있는 액정 디스플레이 장치와 이의 구동방법에 관한 것이다.
본 발명의 실시 예에 따른 액정 디스플레이 장치의 구동방법은, DRD(double reduced data) 화소 구조를 가지는 액정 디스플레이 장치의 구동방법에 있어서, 8개 게이트 라인 단위로 스캔 신호가 게이트 라인에 공급되는 순서가 반복되어 복수의 서브 화소들을 턴온시키고, 상기 스캔 신호에 의해 턴온된 서브 화소들에 수직 4도트 인버전 형태로 데이터 전압을 공급한다.

Description

액정 디스플레이 장치와 이의 구동방법{LIQUID CRYSTAL DISPLAY DEVICE AND METHOD FOR DRIVING THE SAME}
본 발명은 액정 디스플레이 장치에 관한 것으로, 특히 소비전력을 줄이고, 화상 특성(색감차, 스미어, 크로스토크)을 개선하여 표시 품질을 향상시킬 수 있는 액정 디스플레이 장치와 이의 구동방법에 관한 것이다.
액정 디스플레이 장치는 양산 기술의 발전, 구동수단의 용이성, 저전력 소비, 고화질 구현 및 대화면 구현의 장점으로 대중화되고 있으며, 적용 분야가 지속적으로 확대되고 있다.
도 1은 종래 기술에 따른 액정 디스플레이 장치의 화소 구조 및 화소 구동 순서를 나타내는 도면이다. 도 1에서는 액정 패널에 매트릭스 형태로 형상된 화소(pixel)들 중에서 일부를 도시하고 있다.
도 1을 참조하면, 액정 패널에는 복수의 게이트 라인(GL)과 복수의 데이터 라인(DL)이 교차하도록 형성되어 화소 영역이 정의되고, 각 화소 영역에 레드(R), 그린(G), 블루(B) 서브 화소(SP)가 형성된다. 3색의 R, G, B 서브 화소가 모여 하나의 단위 화소(P)를 구성한다. 백라이트 유닛(미도시)으로부터 각각의 서브 화소에 조사되는 광의 투과율을 조절하여 풀 컬러(full color) 영상을 표시하게 된다.
액정 디스플레이 장치는 화소의 열화를 방지하기 위해, 프레임(Frame) 단위, 라인(Line) 단위, 컬럼(Column) 단위 또는 도트(화소) 단위로 서로 상반된 극성을 가지는 데이터 전압을 화소에 교변적으로 인가하는 인버전(inversion) 방식을 적용하고 있다.
도 1에서는 서브 화소의 상하에 게이트 라인(GL)을 형성하고 1개의 데이터 라인(DL)을 2개의 서브 화소이 공유하는 DRD(double reduced data) 구조를 도시하고 있다. 데이터 전압은 2도트(2dot) 인버전 형태로 인가되고 Z 인버전 방식으로 화소를 구동시켜, 수평 2도트(H-2dot) 형태로 화소가 구동된다.
도 2는 종래 기술에 따른 액정 디스플레이 장치의 화상 불량이 발생되는 문제점을 나타내는 도면이다.
도 2를 참조하면, 종래 기술에 따른 액정 디스플레이 장치는 1수평(1H) 시간 동안 데이터 신호를 공유(sharing)하여 데이터 드라이버의 제조비용을 줄일 수 있다. 그러나, Z 인버전 구동 순서로 화소를 구동하고 수평 2도트(H-2dot) 형태로 화소에 데이터 전압을 공급함으로 인해, 특정 화면에서 불량이 발생되는 문제점이 있다.
또한, 화소 소자의 기생 커패시턴스의 증가로 인해, 데이터 라인을 공유하지 않는 일반적인 화소 구조에 비해 소비 전류가 증가하여 소비 전력을 증가시키는 단점이 있다.
레드, 그린, 블루 화소에 데이터 전압을 충전할 때, 포지티브 극성(+)과 네거티브 극성(-)이 비대칭이 발생되어 화상 특성에 불균형을 일으키고, 특정 화면에서는 극성 불균형에 의한 공통 전압(Vcom)의 불안정을 초래하여 색감차, 스미어(smear) 및 쇼다운 크로스토크(showdown CT)가 발생되는 문제점이 있다.
본 발명은 상술한 문제점을 해결하기 위한 것으로서, DRD 방식의 화소 구조의 구동 시 소비전력을 줄일 수 있는 액정 디스플레이 장치와 이의 구동방법을 제공하는 것을 기술적 과제로 한다.
본 발명은 상술한 문제점을 해결하기 위한 것으로서, DRD 방식의 화소 구조에서 인버전 구동을 적용 시, 색감차, 스미어 및 쇼다운 크로스 토크와 같은 화상 특성을 개선하여 표시 품질을 향상시킬 수 있는 액정 디스플레이 장치와 이의 구동방법을 제공하는 것을 기술적 과제로 한다.
위에서 언급된 본 발명의 기술적 과제 외에도, 본 발명의 다른 특징 및 이점들이 이하에서 기술되거나, 그러한 기술 및 설명으로부터 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에게 명확하게 이해될 수 있을 것이다.
본 발명의 실시 예에 따른 액정 디스플레이 장치는, DRD(double reduced data) 화소 구조를 가지도록 형성된 복수의 게이트 라인과 복수의 데이터 라인; 상기 복수의 게이트 라인에 스캔 신호를 공급하는 게이트 드라이버; 상기 복수의 데이터 라인에 데이터 전압을 공급하는 데이터 드라이버; 및 상기 게이트 드라이버 및 상기 데이터 드라이버의 구동을 제어하는 타이밍 컨트롤러를 포함하고, 8개 게이트 라인 단위로 상기 스캔 신호가 게이트 라인에 공급되는 순서가 반복되고, 수직 4도트 인버전 형태로 상기 데이터 전압을 상기 복수의 데이터 라인에 공급하는 것을 특징으로 한다.
본 발명의 실시 예에 따른 액정 디스플레이 장치의 구동방법은, DRD(double reduced data) 화소 구조를 가지는 액정 디스플레이 장치의 구동방법에 있어서, 8개 게이트 라인 단위로 스캔 신호가 게이트 라인에 공급되는 순서가 반복되어 복수의 서브 화소들을 턴온시키고, 상기 스캔 신호에 의해 턴온된 서브 화소들에 수직 4도트 인버전 형태로 데이터 전압을 공급하는 것을 특징으로 한다.
본 발명의 실시 예에 따른 액정 디스플레이 장치와 이의 구동방법은 DRD 방식의 화소 구조의 구동 시 소비전력을 줄일 수 있다.
본 발명의 실시 예에 따른 액정 디스플레이 장치와 이의 구동방법은 DRD 방식의 화소 구조에서 인버전 구동을 적용 시, 색감차, 스미어 및 쇼다운 크로스 토크와 같은 화상 특성을 개선하여 표시 품질을 향상시킬 수 있다.
본 발명의 실시 예에 따른 액정 디스플레이 장치는 화소 소자를 대칭적으로 형성할 수 있다.
위에서 언급된 본 발명의 특징 및 효과들 이외에도 본 발명의 실시 예들을 통해 본 발명의 또 다른 특징 및 효과들이 새롭게 파악 될 수도 있을 것이다.
도 1은 종래 기술에 따른 액정 디스플레이 장치의 화소 구조 및 화소 구동 순서를 나타내는 도면이다.
도 2는 종래 기술에 따른 액정 디스플레이 장치의 화상 불량이 발생되는 문제점을 나타내는 도면이다.
도 3은 본 발명의 실시 예에 따른 액정 디스플레이 장치를 개략적으로 나타내는 도면이다.
도 4은 본 발명의 실시 예에 따른 액정 디스플레이 장치의 화소 구조 및 화소 구동 순서를 나타내는 도면이다.
도 5는 본 발명의 실시 예에 따른 액정 디스플레이 장치의 구동방법을 나타내는 도면이다.
도 6은 본 발명의 실시 예에 따른 액정 디스플레이 장치의 화소에 공급되는 데이터 전압의 극성을 나타내는 도면이다.
액정층의 배열을 조절하는 방식에 따라 TN(Twisted Nematic) 모드, VA(Vertical Alignment) 모드, IPS(In Plane Switching) 모드, FFS(Fringe Field Switching) 모드 등 다양한 액정 패널이 개발되어 있다.
그 중에서, TN 모드와 VA 모드는 하부 기판에 화소 전극을 배치하고, 상부 기판에 공통 전극을 배치하여 상기 화소 전극과 공통 전극 사이의 수직 전계에 의해 액정층의 배열을 조절하는 방식이다.
반면, IPS 모드와 상기 FFS 모드는 하부 기판 상에 화소 전극과 공통 전극을 배치하여 상기 화소 전극과 공통 전극 사이의 수평 전계에 의해 액정층의 배열을 조절하는 방식이다.
특히, 상기 IPS 모드는 상기 화소 전극과 공통 전극을 평행하게 교대로 배열함으로써 양 전극 사이에서 수평 전계를 일으켜 액정층의 배열을 조절하는 방식이다.
이와 같은 IPS 모드는 상기 화소 전극과 상기 공통 전극 상측 부분에서 액정층의 배열이 조절되지 않아 그 영역에서 광의 투과도가 저하되는 단점이 있다.
이와 같은 IPS 모드의 단점을 해결하기 위해 고안된 것이 상기 FFS 모드이다. 상기 FFS 모드는 상기 화소 전극과 상기 공통 전극을 절연층을 사이에 두고 이격되도록 형성시킨다.
이때, 하나의 전극은 판(plate) 형상 또는 패턴으로 구성하고 다른 하나의 전극은 핑거(finger) 형상으로 구성하여 양 전극 사이에 발생되는 프린지 필드(Fringe Field)를 통해 액정층의 배열을 조절하는 방식이다.
본 발명의 실시 예에 따른 액정 디스플레이 장치는 상술한 TN 모드, VA 모드, IPS 모드 및 FFS 모드가 모두 적용될 수 있다.
이하, 첨부된 도면을 참조하여 본 발명의 실시 예에 따른 액정 디스플레이 장치와 이의 구동방법에 대하여 설명하기로 한다.
도 3은 본 발명의 실시 예에 따른 액정 디스플레이 장치를 개략적으로 나타내는 도면이고, 도 4은 본 발명의 실시 예에 따른 액정 디스플레이 장치의 화소 구조 및 화소 구동 순서를 나타내는 도면이다.
도 3 및 도 4를 참조하면, 본 발명의 실시 예에 따른 액정 디스플레이 장치는 디스플레이 패널(100), 게이트 드라이버(200), 데이터 드라이버(300) 및 타이밍 컨트롤러(400)를 포함한다. 또한, 미도시 된 백라이트 유닛 및 전원 공급부를 포함한다.
디스플레이 패널(100)은 액정층을 사이에 두고 합착된 상부 기판 및 하부 기판을 포함한다.
상부 기판에는 컬러 영상을 표시하기 위한 레드, 그린, 블루의 컬러필터가 매트릭스 형태로 형성되어 있다. 레드, 그린, 블루의 컬러필들 사이에는 각 서브 화소의 영역을 구분시킴과 아울러, 인접한 서브 화소들 간의 광 간섭을 방지하는 블랙 매트릭스 및 상부 기판을 평탄화시키는 오버코트층이 형성되어 있다.
하부 기판에는 복수의 게이트 라인(GL) 및 복수의 데이터 라인(DL)이 상호 교차하도록 형성되고, 게이트 라인과 데이터 라인의 교차에 의해 화소 영역이 정의된다.
하나의 화소는 3색의 레드(R), 그린(G) 및 블루(B) 서브화소로 구성되고, 각각의 서브 화소들에는 스위칭 소자인 TFT(thin film transistor)와, 스토리지 커패시터(Cst), 화소 전극이 형성되어 있다.
서브 화소의 상하에 게이트 라인(GL)을 형성하고 1개의 데이터 라인(DL)을 2개의 서브 화소이 공유하는 DRD(double reduced data) 구조로 화소가 형성되어 있다.
여기서, 액정층을 배열을 조절하기 위해서, 공통 전극이 하부 기판 또는 상부 기판에 형성될 수 있는데, TN 모드 또는 VA 모드가 적용될 때에는 공통 전극이 상부 기판에 형성된다. 한편, IPS 모드 또는 FFS 모드가 적용될 때에는 공통 전극이 하부 기판에 형성된다.
여기서, TFT의 게이트 전극은 게이트 라인(GL)과 접속되고, 소스 전극은 데이터 라인(DL)과 접속되고, 드레인 전극은 화소 전극과 접속된다.
상술한 구성을 포함하는 디스플레이 패널(100)은 서브 화소에 공급되는 데이터 전압 즉, 픽셀 전압과 공통 전극에 공급되는 공통 전압(Vcom)에 따른 전계를 이용하여 액정의 배열을 변화시키고, 액정의 배열을 통해 백라이트 유닛으로부터 광의 의해 투과율을 조절한다. 레드, 그린, 블루의 컬러필터를 투과한 광은 고유의 색광으로 출사되어 컬러 영상을 표시하게 된다.
타이밍 컨트롤러(400)는 입력된 타이밍 신호(TS)를 이용하여 입력되는 영상 신호(data)를 프레임 단위의 디지털 영상 데이터(R, G, B)로 변환하고, 프레임 단위로 정렬된 디지털 영상 데이터를 데이터 드라이버(300)에 공급한다. 타이밍 신호(TS)는 수직 동기신호(Vsync), 수평 동기신호(Hsync) 및 클럭신호(CLK)를 포함한다.
또한, 타이밍 컨트롤러(400)는 수직 동기신호(Vsync), 수평 동기신호(Hsync) 및 클럭신호(CLK)를 이용하여 게이트 드라이버(200)의 제어를 위한 게이트 제어신호(GCS)와, 데이터 드라이버(300)의 제어를 위한 데이터 제어신호(DCS)를 생성한다. 게이트 제어신호(GCS)를 게이트 드라이버(200)에 공급하고, 데이터 제어신호(DCS)를 데이터 드라이버(300)에 공급한다.
데이터 제어신호(DCS)는 소스 스타트 펄스(SSP: Source Start Pulse), 소스 샘플링 클럭(SSC: Source Sampling Clock), 소스 출력 인에이블(SOE: Source Output Enable) 및 극성 제어신호(POL: Polarity) 등을 포함할 수 있다.
게이트 제어신호(GCS)는 게이트 스타트 펄스(GSP: Gate Start Pulse), 게이트 쉬프트 클럭(GSC: Gate Shift Clock) 및 게이트 출력 인에이블(GOE: Gate Output Enable) 등을 포함할 수 있다.
아울러, 타이밍 컨트롤러(400)는 입력된 영상 데이터 및 타이밍 신호(TS)에 기초하여 백라이트의 제어를 위한 백라이트 제어신호를 생성하여 백라이트 구동부의 구동을 제어할 수 있다.
게이트 드라이버(200)는 타이밍 컨트롤러(400)로부터의 게이트 제어신호(GCS: Gate Control Signal)에 기초하여 복수의 픽셀 각각에 형성된 TFT를 구동시키기 위한 스캔 신호(scan signal, 게이트 구동 신호)를 생성한다. 생성된 스캔 신호는 한 프레임 기간 중 디스플레이 패널(100)에 형성된 복수의 게이트 라인에 공급된다.
도 5는 본 발명의 실시 예에 따른 액정 디스플레이 장치의 구동방법을 나타내는 도면이다.
도 5를 참조하면, 게이트 드라이버(200)는 생성된 스캔 신호를 디스플레이 패널(100)에 형성된 복수의 게이트 라인에 공급할 때, 첫 번째 게이트 라인부터 마지막 게이트 라인까지 순차적으로 스캔 신호를 공급하지 않고 사전에 설정된 순서로 스캔 신호를 공급한다.
8개 게이트 라인 단위로 스캔 신호가 공급되는 순서가 반복되며, ①제1 게이트 라인(GL1) → ②제4 게이트 라인(GL4) → ③제2 게이트 라인(GL2) → ④제3 게이트 라인(GL3) → ⑤제6 게이트 라인(GL6) → ⑥제7 게이트 라인(GL7) → ⑦제5 게이트 라인(GL5) → ⑧제8 게이트 라인(GL8) 순으로 스캔 신호가 공급된다. 게이트 라인에 공급되는 스캔 신호에 의해 각 서브 화소에 형성된 TFT가 턴온되어 서브 화소에 데이터 전압이 공급될 수 있게 된다.
데이터 드라이버(300)는 복수의 소스 드라이브 IC를 포함하며, 각각의 소스 드라이브 IC는 타이밍 컨트롤러(400)에서 공급되는 디지털 영상 데이터를 아날로그 영상 데이터 즉, 데이터 전압으로 변환한다. 그리고, 타이밍 컨트롤러(400)로부터의 데이터 제어신호(DCS: Data Control Signal)에 기초하여 각 서브 화소의 TFT가 턴온되는 시점에 맞춰 1수평 라인분의 데이터 전압을 디스플레이 패널(100)에 형성된 복수의 데이터 라인에 공급한다.
이와 함께, 디스플레이 패널(100)에 형성된 복수의 픽셀에 형성된 공통 전극에는 공통 전압(Vcom)이 공급된다. 복수의 픽셀 각각에 공급된 데이터 전압과 공통 전압(Vcom)에 의해 각 픽셀에 전계가 형성되고, 전계에 의해 액정을 배열시킴으로써 각 픽셀의 광 투과율을 제어할 수 있다.
도 6은 본 발명의 실시 예에 따른 액정 디스플레이 장치의 화소에 공급되는 데이터 전압의 극성을 나타내는 도면이다.
도 5 및 도 6을 참조하면, 8개 게이트 라인 단위로 스캔 신호가 게이트 라인에 공급되는 순서가 반복되어 복수의 서브 화소들을 턴온시키고, 상기 스캔 신호에 의해 턴온된 서브 화소들에 수직 4도트(V-4dot) 인버전 형태로 데이터 전압을 공급한다.
구체적으로, 데이터 전압은 수직 4도트(V-4dot) 인버전 형태로 입력되고, 스캔 신호는 상술한 바와 같이, ①제1 게이트 라인(GL1) → ②제4 게이트 라인(GL4) → ③제2 게이트 라인(GL2) → ④제3 게이트 라인(GL3) → ⑤제6 게이트 라인(GL6) → ⑥제7 게이트 라인(GL7) → ⑦제5 게이트 라인(GL5) → ⑧제8 게이트 라인(GL8) 순으로 공급된다.
제1 수평 라인의 서브 화소들은 제1 게이트 라인(GL1)과 제2 게이트 라인(GL2) 사이에 형성되어 있다.
제1 게이트 라인(GL1)에 스캔 신호가 공급되어, 제1 수평 라인에 형성된 서브 화소들 중에서 제1 게이트 라인(GL1)에 접속된 서브 화소들에 데이터 전압이 공급된다.
제2 게이트 라인(GL2)에 스캔 신호가 공급되어, 제1 수평 라인에 형성된 서브 화소들 중에서 제2 게이트 라인(GL2)에 접속된 서브 화소들에 데이터 전압이 공급된다.
이를 통해, 제1 수평 라인에 형성된 서브 화소들에는 (+)(-)(-)(+)(-)(+)(+)(-) 극성의 데이터 전압이 반복적으로 공급된다. 이와 같이, 8개 서브 화소 단위로 (+)(-)(-)(+)(-)(+)(+)(-) 극성의 데이터 전압이 공급되어, 동일 수평 라인에 형성된 서브 화소들의 극성이 치우치지 않고 포지티브 극성(+)과 네거티브 극성(-)이 대칭을 이루게 된다. 따라서, 서브 화소에 공급되는 데이터 전압의 극성이 비대칭 적으로 공급됨으로 인해 발생되었던 화상 특성이 저하를 방지할 수 있다.
이어서, 제2 수평 라인의 서브 화소들은 제3 게이트 라인(GL3)과 제4 게이트 라인(GL4) 사이에 형성되어 있다.
제3 게이트 라인(GL3)에 스캔 신호가 공급되어, 제2 수평 라인에 형성된 서브 화소들 중에서 제3 게이트 라인(GL3)에 접속된 서브 화소들에 데이터 전압이 공급된다.
제4 게이트 라인(GL4)에 스캔 신호가 공급되어, 제2 수평 라인에 형성된 서브 화소들 중에서 제4 게이트 라인(GL4)에 접속된 서브 화소들에 데이터 전압이 공급된다.
이를 통해, 제2 수평 라인에 형성된 서브 화소들에는 (+)(-)(-)(+)(-)(+)(+)(-) 극성의 데이터 전압이 반복적으로 공급된다. 이와 같이, 8개 서브 화소 단위로 (+)(-)(-)(+)(-)(+)(+)(-) 극성의 데이터 전압이 공급되어, 동일 수평 라인에 형성된 서브 화소들의 극성이 치우치지 않고 포지티브 극성(+)과 네거티브 극성(-)이 대칭을 이루게 된다.
상술한 제1 수평 라인 및 제2 수평 라인에 형성된 서브 화소들에 데이터 전압이 공급된 형태와 동일하게, 제3 수평 라인 및 제4 수평 라인에 형성된 서브 화소들에도 데이터 전압이 공급된다.
이와 같이, DRD 화소 구조에서, ①제1 게이트 라인(GL1) → ②제4 게이트 라인(GL4) → ③제2 게이트 라인(GL2) → ④제3 게이트 라인(GL3) → ⑤제6 게이트 라인(GL6) → ⑥제7 게이트 라인(GL7) → ⑦제5 게이트 라인(GL5) → ⑧제8 게이트 라인(GL8) 순서로 스캔 신호를 공급하고, 수직 4도트(V-dot) 형태로 데이터 전압의 극성을 변경하면 종래 기술대비 데이터 드라이버의 구동에 소요되는 소비 전류를 30% 절감시킬 수 있다. 액정 디스플레이 장치의 전체 소비전력을 기준으로 볼 때에는 소비 전류를 10% 절감시킬 수 있다.
또한, 화소의 소자 구성을 대칭적으로 설계할 수 있어, 기존의 화소 소자의 비대칭 설계로 한해 발생되던 불량을 개선하고, 화소의 개구율을 높일 수 있다. 특히, 영상의 색감차, 스미어, 쇼다운 크로스토크 및 수직 딤(vertical dim) 불량을 개선하여 표시 품질을 향상시킬 수 있다.
본 발명이 속하는 기술분야의 당 업자는 상술한 본 발명이 그 기술적 사상이나 필수적 특징을 변경하지 않고서 다른 구체적인 형태로 실시될 수 있다는 것을 이해할 수 있을 것이다. 그러므로, 이상에서 기술한 실시 예들은 모든 면에서 예시적인 것이며 한정적인 것이 아닌 것으로 이해해야만 한다.
본 발명의 범위는 상기 상세한 설명보다는 후술하는 특허청구범위에 의하여 나타내어지며, 특허청구범위의 의미 및 범위 그리고 그 등가 개념으로부터 도출되는 모든 변경 또는 변형된 형태가 본 발명의 범위에 포함되는 것으로 해석되어야 한다.
100: 디스플레이 패널 200: 게이트 드라이버
300: 데이터 드라이버 400: 타이밍 컨트롤러

Claims (8)

  1. DRD(double reduced data) 화소 구조를 가지도록 형성된 복수의 게이트 라인과 복수의 데이터 라인;
    상기 복수의 게이트 라인에 스캔 신호를 공급하는 게이트 드라이버;
    상기 복수의 데이터 라인에 데이터 전압을 공급하는 데이터 드라이버; 및
    상기 게이트 드라이버 및 상기 데이터 드라이버의 구동을 제어하는 타이밍 컨트롤러를 포함하고,
    8개 게이트 라인 단위로 상기 스캔 신호가 게이트 라인에 공급되는 순서가 반복되고, 수직 4도트 인버전 형태로 상기 데이터 전압을 상기 복수의 데이터 라인에 공급하는 것을 특징으로 하는 액정 디스플레이 장치.
  2. 제1 항에 있어서,
    제1 게이트 라인, 제4 게이트 라인, 제2 게이트 라인, 제3 게이트 라인, 제6 게이트 라인, 제7 게이트 라인, 제5 게이트 라인 및 제8 게이트 라인 순서로 상기 스캔 신호를 공급하는 것을 특징으로 하는 액정 디스플레이 장치.
  3. 제1 항에 있어서,
    일 수평 라인에 형성된 서브 화소들에 (+)(-)(-)(+)(-)(+)(+)(-) 극성의 데이터 전압의 패턴을 반복적으로 공급하는 것을 특징으로 하는 액정 디스플레이 장치.
  4. 제1 항에 있어서,
    동일 수평 라인에 형성된 서브 화소들의 극성이 대칭되도록, 8개 서브 화소 단위로 (+)(-)(-)(+)(-)(+)(+)(-) 극성의 데이터 전압을 공급하는 것을 특징으로 하는 액정 디스플레이 장치.
  5. DRD(double reduced data) 화소 구조를 가지는 액정 디스플레이 장치의 구동방법에 있어서,
    8개 게이트 라인 단위로 스캔 신호가 게이트 라인에 공급되는 순서가 반복되어 복수의 서브 화소들을 턴온시키고,
    상기 스캔 신호에 의해 턴온된 서브 화소들에 수직 4도트 인버전 형태로 데이터 전압을 공급하는 것을 특징으로 하는 액정 디스플레이 장치의 구동방법.
  6. 제5 항에 있어서,
    제1 게이트 라인, 제4 게이트 라인, 제2 게이트 라인, 제3 게이트 라인, 제6 게이트 라인, 제7 게이트 라인, 제5 게이트 라인 및 제8 게이트 라인 순서로 상기 스캔 신호를 공급하는 것을 특징으로 하는 액정 디스플레이 장치의 구동방법.
  7. 제5 항에 있어서,
    일 수평 라인에 형성된 서브 화소들에 (+)(-)(-)(+)(-)(+)(+)(-) 극성의 데이터 전압의 패턴을 반복적으로 공급하는 것을 특징으로 하는 액정 디스플레이 장치의 구동방법.
  8. 제5 항에 있어서,
    동일 수평 라인에 형성된 서브 화소들의 극성이 대칭되도록, 8개 서브 화소 단위로 (+)(-)(-)(+)(-)(+)(+)(-) 극성의 데이터 전압을 공급하는 것을 특징으로 하는 액정 디스플레이 장치의 구동방법.
KR1020130010916A 2013-01-31 2013-01-31 액정 디스플레이 장치와 이의 구동방법 KR101989829B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020130010916A KR101989829B1 (ko) 2013-01-31 2013-01-31 액정 디스플레이 장치와 이의 구동방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020130010916A KR101989829B1 (ko) 2013-01-31 2013-01-31 액정 디스플레이 장치와 이의 구동방법

Publications (2)

Publication Number Publication Date
KR20140098907A true KR20140098907A (ko) 2014-08-11
KR101989829B1 KR101989829B1 (ko) 2019-06-18

Family

ID=51745463

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020130010916A KR101989829B1 (ko) 2013-01-31 2013-01-31 액정 디스플레이 장치와 이의 구동방법

Country Status (1)

Country Link
KR (1) KR101989829B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20200005367A (ko) * 2018-07-06 2020-01-15 엘지디스플레이 주식회사 유기발광 다이오드 표시장치 및 이의 구동방법

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20020072723A (ko) * 2001-03-12 2002-09-18 삼성전자 주식회사 액정 표시 장치 및 그 구동 방법
KR20040016029A (ko) * 2002-08-14 2004-02-21 엘지.필립스 엘시디 주식회사 액정표시장치의 구동방법 및 구동장치

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20020072723A (ko) * 2001-03-12 2002-09-18 삼성전자 주식회사 액정 표시 장치 및 그 구동 방법
KR20040016029A (ko) * 2002-08-14 2004-02-21 엘지.필립스 엘시디 주식회사 액정표시장치의 구동방법 및 구동장치

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20200005367A (ko) * 2018-07-06 2020-01-15 엘지디스플레이 주식회사 유기발광 다이오드 표시장치 및 이의 구동방법

Also Published As

Publication number Publication date
KR101989829B1 (ko) 2019-06-18

Similar Documents

Publication Publication Date Title
US9570020B2 (en) Display device having subpixels of four colors in each pixel
KR102279353B1 (ko) 표시패널
KR102063346B1 (ko) 액정표시장치
KR102000048B1 (ko) 액정 표시 장치 및 그 구동 방법
KR101354386B1 (ko) 액정표시장치
US20160314736A1 (en) Liquid Crystal Display
KR20140058252A (ko) 액정 표시 장치 및 그의 구동 방법
KR20120111684A (ko) 액정표시장치
KR20120126643A (ko) 액정 표시장치 및 그 구동방법
KR102169032B1 (ko) 표시장치
KR102184043B1 (ko) 표시장치
KR102113621B1 (ko) 액정 표시 장치
KR102134320B1 (ko) 액정표시장치
KR101985245B1 (ko) 액정표시장치
KR101272338B1 (ko) 액정 표시 장치
KR101989829B1 (ko) 액정 디스플레이 장치와 이의 구동방법
JP2010102217A (ja) 電気光学装置及び電子機器
JP5789354B2 (ja) 電気光学装置及び電子機器
KR20090013531A (ko) 액정표시장치
KR102244985B1 (ko) 표시패널
KR20130073667A (ko) 액정표시장치와 그를 이용한 입체영상 표시장치
KR20140136420A (ko) 액정표시장치
KR102160121B1 (ko) 표시장치
KR102061874B1 (ko) 액정표시장치
KR102565751B1 (ko) 액정표시장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant