KR20140054598A - Timing controller, driving method thereof, and display device using the same - Google Patents

Timing controller, driving method thereof, and display device using the same Download PDF

Info

Publication number
KR20140054598A
KR20140054598A KR1020120120281A KR20120120281A KR20140054598A KR 20140054598 A KR20140054598 A KR 20140054598A KR 1020120120281 A KR1020120120281 A KR 1020120120281A KR 20120120281 A KR20120120281 A KR 20120120281A KR 20140054598 A KR20140054598 A KR 20140054598A
Authority
KR
South Korea
Prior art keywords
block
image data
storage block
previous storage
logo
Prior art date
Application number
KR1020120120281A
Other languages
Korean (ko)
Other versions
KR102106556B1 (en
Inventor
김정겸
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020120120281A priority Critical patent/KR102106556B1/en
Publication of KR20140054598A publication Critical patent/KR20140054598A/en
Application granted granted Critical
Publication of KR102106556B1 publication Critical patent/KR102106556B1/en

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/22Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of characters or indicia using display control signals derived from coded signals representing the characters or indicia, e.g. with a character-code memory
    • G09G5/222Control of the character-code memory
    • G09G5/227Resolution modifying circuits, e.g. variable screen formats, resolution change between memory contents and display screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0257Reduction of after-image effects
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/06Adjustment of display parameters
    • G09G2320/0613The adjustment depending on the type of the information to be displayed
    • G09G2320/062Adjustment of illumination source parameters

Abstract

The present invention relates to a display device and, in particular, to a timing controller, a method for driving the timing controller, and a display device using the timing controller, capable of sequentially storing blocks of frames outputted during a predetermined period, without being overlapped, comparing a previously stored block of a previous frame with a current comparison block of a current frame, which are located at the same position, determining a position of a logo, and adjusting luminance of pixels through which the logo is outputted. For this purpose, the timing controller according to the present invention comprises a block memory, a comparison, and a conversion unit. The block memory sequentially stores image data forming blocks of respective frames, which are outputted through a panel for a predetermined period, among image data. The comparison unit compares previously-stored-block image data forming a previously stored block of a previous frame, which is stored in the block memory, with current-comparison-block image data forming a current comparison block, which corresponds to the previously stored block among blocks constituting a current frame, and determines whether a logo is included in the previously stored block. When information indicating that the logo is included is received from the comparison unit, the conversion unit lowers luminance of the previously-stored-block image data and outputs output image data, the luminance of which is lowered. When information indicating that the logo is not included is received from the comparison unit, the conversion unit arranges the previously-stored-block image data and outputs the arranged output image data.

Description

타이밍 컨트롤러 및 그 구동 방법과 이를 이용한 표시장치{TIMING CONTROLLER, DRIVING METHOD THEREOF, AND DISPLAY DEVICE USING THE SAME}TECHNICAL FIELD [0001] The present invention relates to a timing controller, a driving method thereof, and a display device using the timing controller,

본 발명은 표시장치에 관한 것으로서, 특히, 잔상문제를 개선할 수 있는 타이밍 컨트롤러 및 그 구동 방법과 이를 이용한 표시장치에 관한 것이다. BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a display device, and more particularly, to a timing controller capable of improving a residual image problem, a driving method thereof, and a display device using the same.

휴대전화, 테블릿PC, 노트북 등을 포함한 다양한 종류의 전자제품에는 평판표시장치(FPD : Flat Panel Display)가 이용되고 있다. 평판표시장치에는, 액정표시장치(LCD : Liquid Crystal Display), 플라즈마 디스플레이 패널(PDP : Plasma Display Panel), 유기발광표시장치(OLED : Organic Electro Luminescence Display) 등이 있으며, 최근에는 전기영동표시장치(EPD : ELECTROPHORETIC DISPLAY)도 널리 이용되고 있다. Flat panel displays (FPDs) are used in various types of electronic products including mobile phones, tablet PCs, and notebook computers. The flat panel display includes a liquid crystal display (LCD), a plasma display panel (PDP), and an organic electroluminescence display (OLED). Recently, an electrophoretic display device EPD: ELECTROPHORETIC DISPLAY) is also widely used.

이중, 유기발광표시장치(OLED)는 스스로 발광하는 자발광소자를 이용함으로써 응답속도가 빠르고 발광효율, 휘도 및 시야각이 크다는 장점을 가지고 있다.
The organic light emitting diode (OLED) has advantages of high response speed, light emitting efficiency, luminance and viewing angle by using a self-luminous element which emits light by itself.

도 1은 일반적인 유기발광표시장치의 하나의 픽셀 구조를 나타내는 회로도로서, 두 개의 N타입 트랜지스터들로 구성되어 있는 픽셀 구조를 나타내고 있다. 도 2는 일반적인 유기발광표시장치의 패널을 통해 출력되는 이미지를 나타낸 예시도로서, 이미지의 특정 부분에 로고(10, 20)가 출력되어 있는 상태를 나타내고 있다. FIG. 1 is a circuit diagram showing one pixel structure of a general organic light emitting display device, showing a pixel structure composed of two N-type transistors. 2 is a diagram illustrating an example of an image output through a panel of a general organic light emitting display device in which logos 10 and 20 are output to a specific portion of an image.

일반적인 유기발광표시장치의 픽셀(50)은, 도 1에 도시된 바와 같이, 유기발광다이오드(OLED) 및 데이터 라인(DL)과 게이트 라인(Gn)에 접속되어 유기발광다이오드(OLED)를 제어하기 위한 적어도 두 개 이상의 트랜지스터(T1, T2)들로 구성될 수 있다. A pixel 50 of a general organic light emitting display is connected to an organic light emitting diode OLED and a data line DL and a gate line Gn to control the organic light emitting diode OLED, And at least two transistors (T1, T2).

유기발광다이오드(OLED)의 애노드전극은 제1전원(VDD)에 접속되고, 캐소드전극은 제2전원(VSS)에 접속된다. 이와 같은 유기발광다이오드(OLED)는, 제2트랜지스터(T2)로부터 공급되는 전류에 대응되어 소정 휘도의 빛을 생성한다.The anode electrode of the organic light emitting diode (OLED) is connected to the first power supply (VDD), and the cathode electrode is connected to the second power supply (VSS). The organic light emitting diode OLED generates light having a predetermined luminance corresponding to the current supplied from the second transistor T2.

픽셀(50)에 형성되어 있는 각종 회로들은, 게이트라인(GL)에 스캔신호가 공급될 때 데이터라인(DL)으로 공급되는 영상신호에 대응되어 유기발광다이오드로 공급되는 전류량을 제어한다. 이를 위해, 픽셀(50)에는 제1전원(VDD)과 유기발광다이오드 사이에 접속된 제2트랜지스터(T2)(구동트랜지스터), 제2트랜지스터(T2)와 데이터라인(DL)과 게이트라인(Gn) 사이에 접속된 제1트랜지스터(T1)(스위칭트랜지스터) 및 제2트랜지스터(T2)의 게이트전극과 유기발광다이오드(OLED) 사이에 접속된 스토리지 커패시터(Cst)가 구비된다.The various circuits formed in the pixel 50 control an amount of current supplied to the organic light emitting diode corresponding to a video signal supplied to the data line DL when a scan signal is supplied to the gate line GL. To this end, the pixel 50 includes a second transistor T2 (driving transistor), a second transistor T2, a data line DL, and a gate line Gn (second transistor) connected between the first power supply VDD and the organic light emitting diode And a storage capacitor Cst connected between the gate electrode of the second transistor T2 and the organic light emitting diode OLED.

한편, 상기한 바와 같은 유기발광표시장치는, 자발광 유기소자(OLED)를 이용하고 있기 때문에, 다양한 원인에 의해 열화가 진행될 수 있다. 열화가 진행되어 각 픽셀 간 열화 차이가 발생할 경우, 밝기 및 색감 차이가 인지되며, 영구 잔상이 남게 된다. On the other hand, since the above-described organic light emitting display device uses the self-light emitting organic device (OLED), deterioration can proceed due to various causes. When the deterioration progresses and a deterioration difference occurs between the pixels, a difference in brightness and color is recognized, and a permanent afterimage remains.

예를 들어, 도 2에 도시된 바와 같이, 로고 또는 각종 자막(10, 20) 등(이하, 간단히 '로고'라 함이 오랜 시간 동안 일정한 영역에 지속적으로 출력되면, 상기 로고가 출력되는 영역의 유기소자(OLED)가 열화될 수 있다. 이 경우, 상기 로고가 사라지더라도 상기 영역에 상기 로고의 잔상이 남을 수도 있다. For example, as shown in FIG. 2, when a logo or various captions 10 and 20 or the like (hereinafter simply referred to as 'logo') is continuously output in a predetermined area for a long time, The organic element OLED may be deteriorated. In this case, a residual image of the logo may remain in the region even if the logo disappears.

상기한 바와 같은 로고에 의한 잔상을 방지하기 위해, 종래에는 매 프레임마다 픽셀데이터를 비교하여, 로고(Logo)의 위치를 찾은 후, 상기 로고의 위치에 해당되는 영상데이터의 휘도를 낮추어 주는 방법이 이용되고 있다. Conventionally, in order to prevent the afterimage due to the logo as described above, a method of comparing the pixel data for every frame to find the position of the logo and then lowering the brightness of the image data corresponding to the position of the logo .

즉, 종래의 방법은 현재 프레임의 픽셀데이터들과, 이전 프레임의 픽셀데이터들을 비교하여, 일정 프레임 이상 동일한 픽셀데이터를 갖는 영역을 로고영역으로 판단한 후, 상기 로고영역으로 출력되는 영상데이터의 휘도를 낮추어 줌으로써, 상기 로고영역이 열화되는 것을 방지하고 있다. That is, in the conventional method, the pixel data of the current frame and the pixel data of the previous frame are compared, and an area having pixel data equal to or more than a certain frame is determined as a logo area, Thereby preventing the logo area from being deteriorated.

그러나, 상기한 바와 같은 종래의 방법은, 하나의 프레임에 포함되는 모든 픽셀데이터들을 저장해야 하기 때문에, 타이밍 컨트롤러 내부에 고용량의 프레임 메모리가 요구되며, 따라서, 유기발광표시장치의 단가도 상승된다. However, since the conventional method as described above requires storing all the pixel data included in one frame, a high-capacity frame memory is required in the timing controller, and accordingly, the unit price of the organic light emitting display device is also increased.

예를 들어, WRGB를 이용하는 Full-HD(1920x1080(resolution))의 경우, 타이밍 컨트롤러가 (1920x1080 x 4(sub-pixel) x 10bit)개의 데이터를 매 프레임마다 비교해야 하기 때문에, 상기 갯수에 해당되는 데이터를 저장할 수 있는 고용량, 고비용의 프레임 메모리(Frame Memory)가 타이밍 컨트롤러 내부에 구비되어야 한다. For example, in the case of full-HD (1920x1080 resolution) using WRGB, since the timing controller must compare (1920x1080 x 4 (sub-pixel) x 10bit) pieces of data every frame, A high-capacity and high-cost frame memory capable of storing data must be provided inside the timing controller.

한편, 상기한 바와 같은 로고에 의한 열화는 유기발광표시장치에서 심각하게 발생되고 있으나, 액정표시장치와 같은 표시장치에서도 발생될 수 있다. On the other hand, the deterioration due to the logo as described above is seriously generated in the organic light emitting display device, but it can also occur in a display device such as a liquid crystal display device.

본 발명은 상술한 문제점을 해결하기 위해 제안된 것으로서, 기 설정된 기간 동안 출력되는 프레임들 각각의 블럭을 중복되지 않게 순차적으로 블럭메모리에 저장하고, 동일한 위치에 있는, 이전프레임의 이전저장블럭과 현재프레임의 현재비교블럭을 비교하여, 로고의 위치를 판단하며, 상기 로고가 출력되는 픽셀들의 휘도를 조정할 수 있는, 타이밍 컨트롤러 및 그 구동 방법과 이를 이용한 표시장치를 제공하는 것을 기술적 과제로 한다. SUMMARY OF THE INVENTION The present invention has been proposed in order to solve the above-mentioned problems, and it is an object of the present invention to provide a method and apparatus for sequentially storing blocks of frames output during a predetermined period in a block memory, The present invention provides a timing controller, a driving method thereof, and a display device using the same, which can compare current comparison blocks of a frame to determine the position of the logo, and adjust the brightness of pixels to which the logo is output.

상술한 기술적 과제를 달성하기 위한 본 발명에 따른 타이밍 컨트롤러는, 영상데이터들 중, 패널을 통해 기 설정된 기간 동안 출력되는 프레임들 각각의 블럭을 형성하는 영상데이터들을, 순차적으로 저장하는 블럭메모리; 상기 블럭메모리에 저장되어 있는, 이전프레임의 이전저장블럭을 형성하는 이전저장블럭 영상데이터들을, 현재프레임을 구성하는 블럭들 중 상기 이전저장블럭에 대응되는, 현재비교블럭을 형성하는 현재비교블럭 영상데이터들과 비교하여, 상기 이전저장블럭에 로고가 포함되어 있는지의 여부를 비교하는 비교부; 및 상기 비교부로부터 상기 로고가 포함되어 있다는 정보가 수신되면, 상기 이전저장블럭 영상데이터들의 휘도를 낮추어, 휘도가 낮추어진 출력영상데이터를 출력하며, 상기 비교부로부터 상기 로고가 포함되어 있지 않다는 정보가 수신되면, 상기 이전저장블럭 영상데이터들을 정렬시켜, 정렬된 출력영상데이터를 출력하는 변환부를 포함한다.According to an aspect of the present invention, there is provided a timing controller comprising: a block memory for sequentially storing image data forming a block of each of frames output through a panel during a predetermined period of time; The previous storage block image data forming the previous storage block of the previous frame, which is stored in the block memory, is divided into the current comparison block image forming the current comparison block, corresponding to the previous storage block, A comparison unit comparing the previous storage block with a data to compare whether or not the logo is included in the previous storage block; And outputting lower brightness image data when the information indicating that the logo is included is received from the comparison unit, and that the information indicating that the logo is not included is output from the comparison unit And a conversion unit for sorting the previous storage block image data and outputting the sorted output image data.

상술한 기술적 과제를 달성하기 위한 본 발명에 따른 타이밍 컨트롤러 구동 방법은, 영상데이터들 중, 패널을 통해 기 설정된 기간 동안 출력되는 프레임들 각각의 블럭을 형성하는 영상데이터들을, 순차적으로 저장하는 단계; 상기 블럭메모리에 저장되어 있는, 이전프레임의 이전저장블럭을 형성하는 이전저장블럭 영상데이터들을, 현재프레임을 구성하는 블럭들 중 상기 이전저장블럭에 대응되는, 현재비교블럭을 형성하는 현재비교블럭 영상데이터들과 비교하여, 상기 이전저장블럭에 로고가 포함되어 있는지의 여부를 비교하는 단계; 및 상기 비교결과, 상기 로고가 포함되어 있으면, 상기 이전저장블럭 영상데이터들의 휘도를 낮추어, 휘도가 낮추어진 출력영상데이터를 출력하며, 상기 비교결과, 상기 로고가 포함되어 있지 않으면, 상기 이전저장블럭 영상데이터들을 정렬시켜, 정렬된 출력영상데이터를 출력하는 단계를 포함한다.According to an aspect of the present invention, there is provided a method of driving a timing controller, the method comprising: sequentially storing image data forming a block of frames output through a panel during a predetermined period of time; The previous storage block image data forming the previous storage block of the previous frame, which is stored in the block memory, is divided into the current comparison block image forming the current comparison block, corresponding to the previous storage block, Compared to the data, Comparing whether the previous storage block includes a logo; And if the logo is included as a result of the comparison, the brightness of the previous storage block image data is lowered to output lower brightness output image data, and if the logo is not included in the comparison result, Aligning the image data, and outputting the sorted output image data.

상술한 기술적 과제를 달성하기 위한 본 발명에 따른 표시장치는, 게이트라인과 데이터라인이 교차하는 영역마다 픽셀이 형성되어 있는 패널; 제1항 내지 제4항 중 어느 한 항에 기재되어 있는 상기 타이밍 컨트롤러; 상기 타이밍 컨트롤러로부터 전송된 상기 출력영상데이터를 아날로그의 영상신호로 변환하여 상기 데이터라인으로 출력하기 위한 데이터 구동부; 및 상기 타이밍 컨트롤러로부터 전송된 제어신호에 따라 상기 영상신호가 출력되는 1수평기간마다 상기 게이트라인으로 스캔신호를 출력하기 위한 게이트 구동부를 포함한다.According to an aspect of the present invention, there is provided a display device including: a panel having pixels formed in regions where gate lines and data lines intersect; The timing controller according to any one of claims 1 to 4, A data driver for converting the output video data transmitted from the timing controller into an analog video signal and outputting the analog video signal to the data line; And a gate driver for outputting a scan signal to the gate line in every one horizontal period in which the video signal is output according to a control signal transmitted from the timing controller.

본 발명은 기 설정된 기간 동안 출력되는 프레임들 각각의 블럭을 중복되지 않게 순차적으로 블럭메모리에 저장하고, 동일한 위치에 있는, 이전프레임의 이전저장블럭과 현재프레임의 현재비교블럭을 비교하여, 로고의 위치를 판단하며, 상기 로고가 출력되는 픽셀들의 휘도를 조정함으로써, 메모리의 크기 및 메모리 제조비용을 줄일 수 있다.The present invention stores blocks of frames output in a predetermined period in a non-overlapping manner in a block memory, and compares the previous stored blocks of the previous frame and the current comparison block of the current frame, which are located at the same position, By adjusting the brightness of the pixels on which the logo is output, the size of the memory and the cost of manufacturing the memory can be reduced.

또한, 본 발명은 로고 검출을 위해 비교되는 영상데이터의 용량을 줄임으로써, 로고 검출 비교 과정을 단순화 및 축소시킬 수 있다.Further, the present invention can simplify and reduce the logo detection and comparison process by reducing the capacity of the compared image data for logo detection.

도 1은 일반적인 유기발광표시장치의 하나의 픽셀 구조를 나타내는 회로도.
도 2는 일반적인 유기발광표시장치의 패널을 통해 출력되는 이미지를 나타낸 예시도.
도 3은 본 발명에 따른 타이밍 컨트롤러를 이용한 표시장치의 구성을 나타낸 예시도.
도 4는 본 발명에 따른 타이밍 컨트롤러의 내부 구성을 나타낸 예시도.
도 5는 본 발명에 따른 타이밍 컨트롤러의 데이터 정렬부의 구성을 상세하게 나타낸 예시도.
도 6은 본 발명에 따른 타이밍 컨트롤러에 적용되는 블럭메모리에 저장되는 영상데이터들의 크기를 설명하기 위한 예시도.
도 7 내지 도 9는 본 발명에 따른 타이밍 컨트롤러에 적용되는 블럭메모리에 영상데이터가 저장되는 상태를 설명하기 위한 다양한 예시도들.
1 is a circuit diagram showing one pixel structure of a general organic light emitting display device.
BACKGROUND OF THE INVENTION 1. Field of the Invention [0001] The present invention relates to an organic light emitting display.
3 is an exemplary view showing a configuration of a display device using a timing controller according to the present invention.
4 is an exemplary view showing an internal configuration of a timing controller according to the present invention;
5 is an exemplary view showing in detail a configuration of a data arrangement unit of a timing controller according to the present invention;
FIG. 6 is an exemplary diagram illustrating a size of image data stored in a block memory applied to the timing controller according to the present invention; FIG.
7 to 9 are various illustrations for explaining a state in which image data is stored in a block memory applied to the timing controller according to the present invention.

이하, 첨부된 도면을 참조하여 본 발명의 실시 예에 대해 상세히 설명한다. Hereinafter, embodiments of the present invention will be described in detail with reference to the accompanying drawings.

도 3은 본 발명에 따른 타이밍 컨트롤러를 이용한 표시장치의 구성을 나타낸 예시도이다. 3 is a diagram showing an example of a configuration of a display device using a timing controller according to the present invention.

본 발명에 따른 타이밍 컨트롤러(400)는, 액정표시장치(LCD)에도 적용될 수 있으나, 특히, 컬러필터를 이용하여 WRGB데이터로 구동되는 유기발광표시장치에 적용될 수 있다. 즉, 로고와 같은 정지영상에 의한 열화는 액정표시장치에서도 발생될 수 있으나, 특히, 유기발광표시장치에서 심하게 발생될 수 있다. 따라서, 이하에서는, 컬러필터를 이용하여 WRGB데이터로 구동되는 유기발광표시장치를 일예로 하여 본 발명이 설명된다. The timing controller 400 according to the present invention may be applied to a liquid crystal display (LCD), but may be applied to an OLED display driven by WRGB data using a color filter. In other words, deterioration due to static images such as logos may occur in a liquid crystal display device, but can be especially generated in an organic light emitting display device. Therefore, the present invention is described below as an example of an organic light emitting display device driven by WRGB data using a color filter.

본 발명에 따른 표시장치는, 도 3에 도시된 바와 같이, 패널(100), 상기 패널의 게이트라인들을 구동하기 위한 적어도 하나 이상의 게이트 드라이브 IC들로 구성되는 게이트 구동부(200), 상기 패널의 데이터라인들을 구동하기 위한 적어도 하나 이상의 소스 드라이브 IC로 구성되는 데이터 구동부(300) 및 상기 게이트 드라이브 IC와 상기 소스 드라이브 IC를 제어하기 위한 타이밍 컨트롤러(400)를 포함하여 구성될 수 있다. 3, the display device according to the present invention includes a panel 100, a gate driver 200 configured by at least one gate drive IC for driving gate lines of the panel, A data driver 300 including at least one source driver IC for driving lines, and a timing controller 400 for controlling the gate driver IC and the source driver IC.

우선, 상기 패널(100)은, 상기 게이트라인들과 데이터라인들이 교차하는 영역마다 형성된 서브픽셀(110)들로 구성된다. 상기 서브픽셀(110)들은, W서브픽셀, R서브픽셀, G서브픽셀 및 B서브픽셀들로 구성될 수 있다. 상기 서브픽셀들의 배치형태는 다양하게 변경될 수 있다. 상기 서브픽셀(110)들은, 각각 고유한 색상의 광을 출력할 수도 있으나, 백색광을 출력할 수도 있다. 후자의 경우, 상기 패널(100)에는, 화이트(W) 컬러, 레드(R) 컬러, 그린(G) 컬러 및 블루(B) 컬러를 출력하기 위한 컬러필터가 구비될 수 있다. First, the panel 100 includes subpixels 110 formed in regions where the gate lines and the data lines cross each other. The subpixels 110 may be composed of W subpixels, R subpixels, G subpixels, and B subpixels. The arrangement form of the subpixels may be variously changed. The subpixels 110 may output light of a unique color, but may output white light. In the latter case, the panel 100 may be provided with a color filter for outputting white (W) color, red (R) color, green (G) color and blue (B) color.

상기 서브픽셀들 각각은, 도 3의 확대된 원(1)에 도시된 바와 같이, 유기발광다이오드(OLED) 및 데이터 라인(DL)과 게이트 라인(GL)에 접속되어 유기발광다이오드(OLED)를 제어하기 위한 적어도 두 개 이상의 트랜지스터(T1, T2)들로 구성될 수 있다. Each of the subpixels is connected to the organic light emitting diode OLED, the data line DL and the gate line GL to form the organic light emitting diode OLED, as shown in an enlarged circle 1 in FIG. And at least two transistors (T1, T2) for control.

상기 유기발광다이오드(OLED)의 애노드전극은 제1전원(VDD)에 접속되고, 캐소드전극은 제2전원(VSS)에 접속된다. 이와 같은 유기발광다이오드(OLED)는, 제2트랜지스터(T2)로부터 공급되는 전류에 대응되어 소정 휘도의 빛을 생성한다.The anode electrode of the organic light emitting diode OLED is connected to the first power source VDD and the cathode electrode is connected to the second power source VSS. The organic light emitting diode OLED generates light having a predetermined luminance corresponding to the current supplied from the second transistor T2.

상기 서브픽셀(110)에 형성되어 있는 각종 회로들은, 게이트라인(GL)에 스캔신호가 공급될 때 데이터라인(DL)으로 공급되는 영상신호에 대응되어 유기발광다이오드로 공급되는 전류량을 제어한다. 이를 위해, 서브픽셀(110)에는 제1전원(VDD)과 유기발광다이오드 사이에 접속된 제2트랜지스터(T2)(구동트랜지스터), 제2트랜지스터(T2)와 데이터라인(DL)과 게이트라인(GL) 사이에 접속된 제1트랜지스터(T1)(스위칭트랜지스터) 및 제2트랜지스터(T2)의 게이트전극과 유기발광다이오드(OLED) 사이에 접속된 스토리지 커패시터(Cst)를 구비한다.
The various circuits formed in the sub-pixel 110 control an amount of current supplied to the organic light emitting diode corresponding to a video signal supplied to the data line DL when a scan signal is supplied to the gate line GL. To this end, the sub-pixel 110 includes a second transistor T2 (a driving transistor), a second transistor T2, a data line DL, and a gate line (not shown) connected between the first power source VDD and the organic light- GL and a storage capacitor Cst connected between the gate electrode of the second transistor T2 and the organic light emitting diode OLED.

다음, 상기 타이밍 컨트롤러(400)는 외부시스템으로부터 입력되는 타이밍 신호, 즉, 수직동기신호(Vsync), 수평동기신호(Hsync) 및 데이터 인에이블 신호(DE) 등을 이용하여, 게이트 드라이브 IC들의 동작 타이밍을 제어하기 위한 게이트 제어신호(GCS)와 소스 드라이브 IC들의 동작 타이밍을 제어하기 위한 데이터 제어신호(DCS)를 생성하며, 데이터 구동부(300)의 소스 드라이브 IC들로 전송될 출력영상데이터를 생성한다. Next, the timing controller 400 uses the timing signals input from the external system, that is, the vertical synchronization signal Vsync, the horizontal synchronization signal Hsync, and the data enable signal DE, Generates a gate control signal GCS for controlling timing and a data control signal DCS for controlling the operation timings of the source drive ICs and generates output image data to be transmitted to the source drive ICs of the data driver 300 do.

본 발명에 따른 타이밍 컨트롤러(400)는, 영상데이터들을 상기 출력영상데이터들로 변환시키기 전에, 상기 영상데이터들로 구성되는 각 프레임들을 비교하여, 상기 패널로 출력될 이미지에, 로고와 같은 정지이미지(이하, 간단히 '로고'라 함)가 있는지를 비교한다. 상기 비교결과, 정지이미지가 있는 경우, 상기 타이밍 컨트롤러(400)는 상기 로고가 출력되는 픽셀로 출력될 상기 영상데이터들의 휘도를 낮추고, 상기 영상데이터들을 상기 패널의 특성에 맞게 재정렬하여, 재정렬된 상기 출력영상데이터들을 상기 데이터 구동부(300)로 출력한다. The timing controller 400 according to the present invention compares each frame composed of the image data before converting the image data into the output image data, and outputs the still image such as a logo (Hereinafter simply referred to as " logo "). As a result of the comparison, if there is a still image, the timing controller 400 lowers the luminance of the image data to be output to the pixel from which the logo is output, rearranges the image data according to the characteristics of the panel, And outputs the output image data to the data driver 300.

상기한 바와 같은 기능을 수행하는, 본 발명에 따른 타이밍 컨트롤러(400)의 세부 구성 및 기능에 대하여는, 도 4 내지 도 9를 참조하여 상세히 설명된다.
The detailed configuration and function of the timing controller 400 according to the present invention performing the functions as described above will be described in detail with reference to Figs. 4 to 9. Fig.

다음, 상기 게이트 구동부(200)를 구성하는 상기 게이트 드라이브 IC들 각각은 상기 타이밍 컨트롤러(400)에서 생성된 게이트 제어신호(GCS)들을 이용하여, 상기 게이트라인들에 스캔신호를 공급한다.Next, each of the gate drive ICs constituting the gate driver 200 supplies a scan signal to the gate lines using gate control signals (GCS) generated in the timing controller 400.

본 발명에 적용되는 상기 게이트 드라이브 IC는 종래의 평판표시장치에 적용되던 게이트 드라이브 IC가 그대로 적용될 수 있다. 한편, 본 발명에 적용되는 상기 게이트 드라이브 IC는, 상기 패널(100)과 독립되게 형성되어, 다양한 방식으로 상기 패널과 전기적으로 연결될 수 있는 형태로 구성될 수 있으나, 상기 패널 내에 실장되어 있는 게이트 인 패널(Gate In Panel : GIP)방식으로 구성될 수도 있다.
The gate drive IC applied to the present invention can be applied as it is to a conventional flat panel display. Meanwhile, the gate drive IC applied to the present invention may be configured to be independent from the panel 100 and to be electrically connected to the panel in various ways. However, Panel (Gate In Panel: GIP) method.

마지막으로, 상기 데이터 구동부(300)를 구성하는 상기 소스 드라이브 IC는 상기 타이밍 컨트롤러(400)로부터 전송되어온 출력영상데이터를 아날로그의 영상신호로 변환하여 상기 게이트라인에 스캔신호가 공급되는 1수평기간마다 1수평라인분의 상기 영상신호를 상기 데이터라인들에 공급한다. Lastly, the source driver IC of the data driver 300 converts the output video data transmitted from the timing controller 400 into an analog video signal, and supplies the analog video signal to the gate line every one horizontal period And supplies the video signals of one horizontal line to the data lines.

즉, 상기 소스 드라이브 IC는 감마전압 발생부(도시하지 않음)로부터 공급되는 감마전압들을 이용하여, 상기 출력영상데이터를 상기 영상신호로 변환시킨 후 상기 데이터라인으로 출력시킨다. 이를 위해, 상기 소스 드라이브 IC는 쉬프트 레지스터부, 래치부, 디지털 아날로그 변환부 및 출력버퍼를 포함하고 있다.
That is, the source driver IC converts the output image data into the image signal using gamma voltages supplied from a gamma voltage generator (not shown), and outputs the image signal to the data line. To this end, the source driver IC includes a shift register, a latch, a digital-analog converter, and an output buffer.

도 4는 본 발명에 따른 타이밍 컨트롤러의 내부 구성을 나타낸 예시도이다. 4 is an exemplary diagram showing the internal configuration of the timing controller according to the present invention.

본 발명에 따른 타이밍 컨트롤러(400)는, 도 4에 도시된 바와 같이, 외부시스템으로부터 타이밍 신호와 상기 입력영상데이터를 수신하는 수신부(410), 기 설정된 기간 동안 출력되는 프레임들 각각의 블럭을 중복되지 않게 순차적으로 블럭메모리에 저장하고, 동일한 위치에 있는, 이전프레임의 이전저장블럭과 현재프레임의 현재비교블럭을 비교하여, 로고의 위치를 판단하며, 상기 로고가 출력되는 픽셀들의 휘도를 조정하기 위한 데이터 정렬부(430), 상기 수신부로부터 전송되어온 상기 타이밍 신호를 이용하여 게이트 제어신호(GCS)와 데이터 제어신호(DCS)를 생성하기 위한 제어신호 생성부(420) 및 상기 데이터 정렬부(430)로부터 출력된 상기 출력영상데이터와 상기 제어신호 생성부(420)로부터 출력된 상기 데이터 제어신호를 상기 데이터 구동부(300)로 전송하고, 상기 제어신호 생성부(420)로부터 출력된 상기 게이트 제어신호를 상기 게이트 구동부(200)로 전송하기 위한 송신부(440)를 포함한다.
4, the timing controller 400 according to the present invention includes a receiving unit 410 for receiving a timing signal and the input image data from an external system, And comparing the previous stored block of the previous frame with the current comparison block of the current frame at the same position to determine the position of the logo and adjusting the brightness of the pixels to which the logo is output A control signal generator 420 for generating a gate control signal GCS and a data control signal DCS using the timing signal transmitted from the receiver, And the data control signal output from the control signal generator 420 to the data driver 300 And a transmitter 440 for transmitting the gate control signal output from the control signal generator 420 to the gate driver 200.

우선, 상기 수신부(410)는 상기 외부 시스템으로부터 상기 입력영상데이터 및 상기 타이밍 신호를 수신하여, 상기 입력영상데이터를 상기 데이터 정렬부(420)로 전송하는 기능을 수행한다. 상기 수신부(410)를 통해 수신된 상기 타이밍 신호는 상기 수신부(410)로부터 상기 제어신호 생성부(420)로 직접 전송될 수도 있으나, 상기 데이터 정렬부(420)를 거쳐 상기 제어신호 생성부(420)로 전성될 수 있다.
The receiving unit 410 receives the input image data and the timing signal from the external system and transmits the input image data to the data sorting unit 420. The timing signal received through the receiving unit 410 may be directly transmitted from the receiving unit 410 to the control signal generating unit 420 but may be transmitted to the control signal generating unit 420 through the data arranging unit 420 ). ≪ / RTI >

다음, 상기 제어신호 생성부(420)는 상기 수신부(410)로부터 수신된 타이밍 신호들을 이용하여, 상기 게이트 구동부(200)의 타이밍을 제어할 게이트 제어신호 및 상기 데이터 구동부(300)의 타이밍을 제어할 게이트 제어신호를 생성한다.
The control signal generator 420 controls the timing of the gate driver 200 and the timing of the data driver 300 using the timing signals received from the receiver 410. [ Thereby generating a gate control signal.

마지막으로, 상기 데이터 정렬부(430)는 영상데이터들 중, 패널을 통해 기 설정된 기간 동안 출력되는 프레임들 각각의 블럭을 형성하는 영상데이터들을, 순차적으로 저장하고, 상기 블럭메모리에 저장되어 있는, 이전프레임의 이전저장블럭을 형성하는 이전저장블럭 영상데이터들을, 현재프레임을 구성하는 블럭들 중 상기 이전저장블럭에 대응되는, 현재비교블럭을 형성하는 현재비교블럭 영상데이터들과 비교하여, 상기 이전저장블럭에 로고가 포함되어 있는지의 여부를 비교하며, 로고가 포함되어 있으면, 상기 이전저장블럭 영상데이터들의 휘도를 낮추어, 휘도가 낮추어진 출력영상데이터를 출력하며, 상기 로고가 포함되어 있지 않으면, 상기 이전저장블럭 영상데이터들을 정렬시켜, 정렬된 출력영상데이터를 출력하는 기능을 수행한다. 상기 데이터 정렬부(430)의 구체적인 구성 및 기능은 도 5를 참조하여 상세히 설명된다.
The data sorting unit 430 sequentially stores the image data forming the blocks of the frames output through the panel for a preset period of time among the image data, Comparing the previous storage block image data forming the previous storage block of the previous frame with the current comparison block image data forming the current comparison block corresponding to the previous storage block among the blocks constituting the current frame, Comparing the brightness of the previous storage block image data with the brightness of the previous storage block image data and outputting the reduced brightness image data if the logo is included in the storage block; Aligns the previous storage block image data, and outputs the sorted output image data. The specific configuration and function of the data sorting unit 430 will be described in detail with reference to FIG.

도 5는 본 발명에 따른 타이밍 컨트롤러의 데이터 정렬부의 구성을 상세하게 나타낸 예시도로서, 도 4에 도시된 상기 데이터 정렬부(430)의 내부 구성을 나타낸 예시도이다.5 is an exemplary view showing in detail the configuration of the data sorting unit of the timing controller according to the present invention, and is an example of an internal configuration of the data sorting unit 430 shown in FIG.

상기 데이터 정렬부(430)는, 영상데이터들 중, 패널을 통해 기 설정된 기간 동안 출력되는 프레임들 각각의 블럭을 형성하는 영상데이터들을, 순차적으로 저장하는 블럭메모리(431), 상기 블럭메모리에 저장되어 있는, 이전프레임의 이전저장블럭을 형성하는 이전저장블럭 영상데이터들을, 현재프레임을 구성하는 블럭들 중 상기 이전저장블럭에 대응되는, 현재비교블럭을 형성하는 현재비교블럭 영상데이터들과 비교하여, 상기 이전저장블럭에 로고가 포함되어 있는지의 여부를 판단하는 비교부(432) 및 상기 비교부로부터 상기 로고가 포함되어 있다는 정보가 수신되면, 상기 이전저장블럭 영상데이터들의 휘도를 낮추어, 휘도가 낮추어진 출력영상데이터를 출력하며, 상기 비교부로부터 상기 로고가 포함되어 있지 않다는 정보가 수신되면, 상기 이전저장블럭 영상데이터들을 정렬시켜, 정렬된 출력영상데이터를 출력하는 변환부(433)를 포함한다.The data sorting unit 430 includes a block memory 431 for sequentially storing image data forming blocks of frames output for a predetermined period of time through the panel of the image data, Comparing the previous storage block image data forming the previous storage block of the previous frame with the current comparison block image data forming the current comparison block corresponding to the previous storage block among the blocks constituting the current frame A comparator 432 for determining whether or not the logo is included in the previous storage block, and a controller 432 for lowering the brightness of the previous storage block image data when the information that the logo is included is received, And outputs the reduced output image data. When information indicating that the logo is not included is received from the comparison unit, Chapter block by aligning the image data, a conversion unit 433 for outputting the sorted output image data.

우선, 상기 블럭메모리(431)는, 영상데이터들 중, 패널을 통해 기 설정된 기간 동안 출력되는 프레임들 각각의 블럭을 형성하는 영상데이터들을, 순차적으로 저장하는 기능을 수행한다.First, the block memory 431 sequentially stores image data forming a block of each of the frames output from the image data through the panel for a preset period of time.

여기서, 상기 영상데이터는, 외부시스템으로부터 입력된 입력영상데이터일 수도 있으나, 상기 타이밍 컨트롤러 내에서 1차적으로 변환된 데이터일 수도 있다.Here, the image data may be input image data input from an external system, or may be data primarily converted in the timing controller.

상기 블럭메모리(431)에 저장되는 블럭들의 위치는, 상기 기 설정된 기간 동안 출력되는 상기 프레임들 간에 중복되지 않는다.The positions of the blocks stored in the block memory 431 are not overlapped among the frames output during the predetermined period.

여기서, 상기 기 설정된 기간이란, 1초가 될 수도 있으며, 그 이상의 기간이 될 수도 있다. Here, the predetermined period may be one second or more.

즉, 종래의 타이밍 컨트롤러에 적용되는 메모리는, 각 프레임 단위로 영상데이터들을 저장하였으나, 본 발명은 1초 또는 그 이상의 기간 단위로 영상데이터들을 저장할 수 있다. That is, although the memory applied to the conventional timing controller stores image data in units of frames, the present invention can store image data in units of one second or more.

상기 블럭이란, 상기 기 설정된 기간 동안 출력되는 프레임들의 숫자만큼, 상기 하나의 프레임을 분할시킨 블럭들 중 어느 하나의 블럭을 말한다. The block refers to any one of the blocks obtained by dividing the one frame by the number of frames output during the preset period.

예를 들어, 120Hz로 구동되는 표시장치에 있어서, 상기 기 설정된 기간이 1초라고 가정하면, 상기 1초 동안에 출력되는 120개의 프레임들 각각은 120개의 블럭으로 분할된다. 즉, 하나의 프레임은 120개의 블럭으로 분할되며, 이 중 하나의 블럭을 구성하는 영상데이터들만이 상기 블럭메모리(431)에 저장된다. For example, in a display device driven at 120 Hz, assuming that the preset period is 1 second, each of the 120 frames output during the 1 second is divided into 120 blocks. That is, one frame is divided into 120 blocks, and only the video data constituting one of the blocks is stored in the block memory 431.

만약, 상기 표시장치가 240Hz로 구동된다면, 상기 1초 동안에 출력되는 240개의 프레임들 각각은 240개의 블럭으로 분할되며, 각 프레임마다 240개의 블럭들 중 어느 하나의 블럭만이 상기 블럭메모리(431)에 저장된다.
If the display device is driven at 240 Hz, each of the 240 frames output during the 1 second is divided into 240 blocks, and only one of the 240 blocks is divided into the block memory 431, / RTI >

다음, 상기 비교부(432)는, 상기 블럭메모리에 저장되어 있는, 이전프레임의 이전저장블럭을 형성하는 이전저장블럭 영상데이터들을, 현재프레임을 구성하는 블럭들 중 상기 이전저장블럭에 대응되는, 현재비교블럭을 형성하는 현재비교블럭 영상데이터들과 비교하여, 상기 이전저장블럭에 로고가 포함되어 있는지의 여부를 비교한다. 즉, 상기 비교부(432)는, 상기 현재프레임을 구성하는 블럭들 중 상기 이전저장블럭에 대응되지 않는 현재저장블럭이 상기 블럭메모리에 저장되는 동안, 상기 이전저장블럭 영상데이터들과 상기 현재비교블럭 영상데이터들을 비교한다.The comparator 432 compares the previous storage block image data stored in the block memory with the previous storage block image data forming the previous storage block of the previous frame to the previous storage block corresponding to the previous storage block, Compares the current comparison block image data forming the current comparison block with the current comparison block image data to compare whether or not the logo is included in the previous storage block. That is, the comparison unit 432 compares the previous storage block image data with the current storage block image data while the current storage block that does not correspond to the previous storage block among the blocks constituting the current frame is stored in the block memory. And compares the block image data.

상기 이전프레임은, 상기 블럭메모리에 저장된 영상데이터들이 포함되어 있는 프레임을 말한다.The previous frame refers to a frame including image data stored in the block memory.

상기 이전저장블럭은, 상기 이전프레임을 구성하는 블럭들 중, 상기 블럭메모리(431)에 저장되어 있는 블럭을 말한다.The previous storage block refers to a block stored in the block memory 431 among the blocks constituting the previous frame.

상기 이전저장블럭 영상데이터들은, 상기 이전저장블럭을 형성하는 영상데이터들을 말한다. 상기 이전저장블럭 영상데이터들이 실질적으로 상기 블럭메모리에 저장된다. The previous storage block image data refers to image data forming the previous storage block. The previous storage block image data is substantially stored in the block memory.

상기 현재프레임은, 상기 이전프레임 다음에 상기 데이터 정렬부(430)로 입력되는 프레임이다. The current frame is a frame that is input to the data sorting unit 430 after the previous frame.

상기 현재저장블럭은, 상기 현재프레임을 구성하는 블럭들 중, 상기 이전저장블럭을 대체하여 상기 블럭메모리(431)로 입력되고 있는 블럭을 말한다. 상기 현재저장블럭은, 상기 기 설정된 기간 중에, 상기 이전저장블럭 및 상기 이전저장블럭 이전에 상기 블럭메모리(431)로 입력된 블럭들의 위치와 중복되지 않는 위치에 형성되어 있다.The current storage block is a block that is input to the block memory 431 by replacing the previous storage block among the blocks constituting the current frame. The current storage block is formed at a position which does not overlap with the position of the blocks input to the block memory 431 before the previous storage block and the previous storage block during the predetermined period.

상기 현재저장블럭 영상데이터들은, 상기 현재저장블럭을 형성하는 영상데이터들을 말한다. 상기 블럭메모리(431)에서 상기 현재저장블럭 영상데이터가 순차적으로 출력되어 상기 변환부(433)로 출력되면, 이와 동시에, 상기 현재저장블럭 영상데이터들이 순차적으로 상기 블럭메모리(431)로 입력되어 저장된다. The current storage block image data refers to image data forming the current storage block. When the current storage block image data is sequentially output from the block memory 431 and output to the converting unit 433, the current storage block image data is sequentially input to the block memory 431 do.

상기 현재비교블럭은, 상기 현재프레임을 구성하는 블럭들 중, 상기 이전저장블럭의 위치에 대응되는 위치에 형성되어 있는 블럭을 말한다. 즉, 상기 현재비교블럭과, 상기 이전저장블럭은 동일한 위치에 있기 때문에, 상기 현재비교블럭과 상기 이전저장블럭을 비교하여, 동일한 비교값이 출력되면, 상기 현재비교블럭에 로고가 표시되어 있다고 판단될 수 있다.The current comparison block is a block formed at a position corresponding to a position of the previous storage block among the blocks constituting the current frame. That is, since the current comparison block and the previous storage block are at the same position, if the current comparison block is compared with the previous storage block and the same comparison value is output, it is determined that the logo is displayed on the current comparison block .

상기 현재비교블럭 영상데이터들은, 상기 현재비교블럭을 형성하는 영상데이터들을 말한다. 상기 현재비교블럭 영상데이터들과 상기 이전저장블럭 영상데이터들이 실질적으로 비교된다.
The current comparison block image data refers to image data forming the current comparison block. The current comparison block image data and the previous storage block image data are substantially compared.

마지막으로, 상기 변환부(433)는, 상기 비교부(432)로부터 상기 로고가 포함되어 있다는 정보가 수신되면, 상기 이전저장블럭 영상데이터들의 휘도를 낮추어, 휘도가 낮추어진 출력영상데이터를 출력하며, 상기 비교부로부터 상기 로고가 포함되어 있지 않다는 정보가 수신되면, 상기 이전저장블럭 영상데이터들을 정렬시켜, 정렬된 출력영상데이터를 출력한다. 상기 변환부(433)에서 출력된 상기 출력영상데이터들은 상기 데이터 구동부(300)로 직접 전송될 수도 있으나, 상기 타이밍 컨트롤러 내부의 다른 구성요소들에서, 또 다른 변환과정을 거친 후, 상기 데이터 구동부(300)로 전송될 수도 있다.
Finally, when the information that the logo is included is received from the comparator 432, the converting unit 433 lowers the luminance of the previous storage block image data, and outputs the output image data whose luminance is decreased And if the information indicating that the logo is not included is received from the comparison unit, the previous storage block image data is aligned and the aligned output image data is output. The output image data output from the conversion unit 433 may be directly transmitted to the data driver 300. However, after the other components in the timing controller undergo another conversion process, the data driver 300).

도 6은 본 발명에 따른 타이밍 컨트롤러에 적용되는 블럭메모리에 저장되는 영상데이터들의 크기를 설명하기 위한 예시도이며, 도 7 내지 도 9는 본 발명에 따른 타이밍 컨트롤러에 적용되는 블럭메모리에 영상데이터가 저장되는 상태를 설명하기 위한 다양한 예시도들이다. 이하에서는, 120Hz로 구동되고, WRGB를 이용하는 Full-HD(1920x1080(resolution))로 구성된 패널을 일예로 하여 본 발명이 설명된다. 또한, 이하에서는, 상기 기 설정된 기간이 1초인 경우를 일예로 하여 본 발명이 설명된다.FIG. 6 is a view for explaining the size of image data stored in a block memory applied to the timing controller according to the present invention, and FIGS. 7 to 9 are diagrams for explaining image data stored in a block memory applied to the timing controller according to the present invention. Various examples for illustrating the stored state are shown. Hereinafter, the present invention will be described by taking a panel composed of Full-HD (1920 x 1080 (resolution)) driven at 120 Hz and using WRGB as an example. In the following, the present invention will be described by way of example only when the predetermined period is one second.

우선, 도 6은 본 발명에 따른 타이밍 컨트롤러에 적용되는 블럭메모리에 저장되는 영상데이터들의 크기와 종래의 블럭메모리에 저장되는 영상데이터들의 크기를 비교하기 위한 예시도이다.6 is an exemplary diagram for comparing the size of image data stored in a block memory applied to a timing controller according to the present invention and the size of image data stored in a conventional block memory.

상기한 바와 같이, WRGB를 이용하는 Full-HD로 구성된 패널의 경우, 가로의 픽셀수가 1,920개 이고, 가로의 픽셀수가 1,080개 이고, 상기 픽셀들은 4개의 서브픽셀들(W서브픽셀, R서브픽셀, G서브픽셀, B서브픽셀)을 포함하며, 상기 서브픽셀들을 구성하는 영상데이터들 각각은 10비트로 구성된다. As described above, in the case of a panel configured with Full-HD using WRGB, the number of pixels in the horizontal direction is 1,920, the number of horizontal pixels is 1,080, and the pixels are divided into four subpixels (W subpixel, G subpixel, and B subpixel), and each of the image data constituting the subpixels is composed of 10 bits.

따라서, 하나의 프레임 전체를 저장하는 종래의 블럭메모리는, 1920(가로픽셀수) x 1080(세로픽셀수) x 4(서브픽셀수) x 10(비트수)에 의해 총 82,944,000개의 비트를 저장할 수 있는 공간을 포함하고 있어야 한다.Thus, a conventional block memory that stores an entire frame can store a total of 82,944,000 bits by 1920 (number of horizontal pixels) x 1080 (number of vertical pixels) x 4 (number of subpixels) x 10 (number of bits) It should contain a space.

그러나, 본 발명에서는, 하나의 프레임이 120개의 블럭들로 분할된다. 즉, 상기한 바와 같은 Full-HD로 구성되는 패널을 120개의 블럭으로 분할시키면, 120개의 블럭들 각각은, 도 6에 도시된 바와 같이, 17280(1920 x 1080 / 120) 개의 픽셀들로 구성된다. 상기 픽셀들 각각은 4개의 서브픽셀 및 10비트의 영상데이터로 구성되므로, 상기 하나의 블럭은 17280(픽셀수) x 4 x 10에 의해 총 691,200(82944000 / 120)개의 비트수를 포함한다. However, in the present invention, one frame is divided into 120 blocks. That is, when the panel configured by the Full HD as described above is divided into 120 blocks, each of the 120 blocks is composed of 17280 (1920 x 1080/120) pixels as shown in Fig. 6 . Since each of the pixels is composed of 4 subpixels and 10 bits of image data, the one block includes a total of 691,200 (82944000/120) number of bits by 17280 (number of pixels) x 4 x 10.

따라서, 본 발명에 적용되는 상기 블럭메모리(431)는 종래의 메모리가 갖는 크기보다 1/120로 줄어든 691,200개의 비트를 저장할 수 있는 공간을 포함하여 구성될 수 있다.Accordingly, the block memory 431 according to the present invention may include a space for storing 691,200 bits which is reduced by 1/120 from the conventional memory.

한편, 도 6에 도시된 사각형의 이미지가, 1920 x 1080의 메트릭스 구조를 갖는 패널을 나타낸다고 할 때, 각 블럭메모리들은, 가로 240개의 픽셀들 및 세로 72개의 픽셀들로 구성될 수 있다.On the other hand, when the image of the quadrangle shown in Fig. 6 represents a panel having a matrix structure of 1920 x 1080, each block memories can be composed of 240 pixels in the horizontal direction and 72 pixels in the vertical direction.

상기 블럭들은, 도 6에 도시된 바와 같이, 1H1V 부터 시작하여 15H8V로 표시될 수 있다. 즉, 하나의 프레임을 120개의 블럭으로 분할하면, 가로 방향으로는 8개의 블럭으로 구분되며, 세로 방향으로는 15개의 블럭으로 분할된다.The blocks may be represented as 15H8V starting from 1H1V, as shown in Fig. That is, if one frame is divided into 120 blocks, it is divided into 8 blocks in the horizontal direction and 15 blocks in the vertical direction.

여기서, 1H는 수평방향으로 형성된 첫 번째 라인을 의미하고, 2H는 수평방향으로 형성된 두 번째 라인을 의미하며, 15H는 수평방향으로 형성된 15번째 라인을 의미한다. 즉, 상기한 바와 같이 하나의 프레임이 세로 방향으로 15개의 블럭으로 분할되므로, 수평방향으로 형성된 라인은 총 15개가 형성된다.Here, 1H means the first line formed in the horizontal direction, 2H means the second line formed in the horizontal direction, and 15H means the 15th line formed in the horizontal direction. That is, since one frame is divided into 15 blocks in the vertical direction as described above, a total of 15 lines formed in the horizontal direction are formed.

마찬가지로, 1V는 수직방향으로 형성된 첫 번째 라인을 의미하며, 8V는 수직방향으로 형성된 8번째 라인을 의미한다. 즉, 상기한 바와 같이 하나의 프레임이 가로 방향으로 8개의 블럭으로 분할되므로, 수직방향으로 형성된 라인은 총 8개가 형성된다.Similarly, 1V means the first line formed in the vertical direction, and 8V means the eighth line formed in the vertical direction. That is, since one frame is divided into eight blocks in the horizontal direction as described above, a total of eight lines are formed in the vertical direction.

따라서, 하나의 프레임은, 상단좌측 방향에서 형성되어 있는 1H1V 블럭부터, 상기 1H1V블럭의 대각선 방향에 형성되어 있는 15H8V까지 총 120개의 블럭들로 구성된다.
Therefore, one frame is composed of 120 blocks in total from the 1H1V block formed in the upper left direction to the 15H8V formed in the diagonal direction of the 1H1V block.

다음, 도 7의 (a)는 1/120초에, 상기 블럭메모리(431)로 1H1V블럭이 저장고, 상기 1/120초 이후에 연속되는 1/120초(간단히, 2/120초로 표현함)에는 상기 블럭메모리(431)로 1H2V블럭이 저장되고 있는 상태를 나타내고 있다.Next, FIG. 7A shows a case where the 1H1V block is stored in the block memory 431 in 1/120 seconds, 1/120 second (which is expressed simply as 2/120 seconds) continuous after the 1/120 second And a 1H2V block is stored in the block memory 431. FIG.

여기서, 상기 1H1V블럭은 제1프레임(1Frame)에 포함되어 있는 블럭이며, 상기 1H2V블럭은 제2프레임(2Frame)에 포함되어 있는 블럭이다. Here, the 1H1V block is a block included in a first frame (1 frame), and the 1H2V block is a block included in a second frame (2 frame).

상기 제1프레임은 이전프레임이라 하며, 상기 제2프레임은 현재프레임이라 한다.The first frame is referred to as a previous frame, and the second frame is referred to as a current frame.

상기 1H1V블럭은 이전저장블럭이라 하고, 상기 이전저장블럭에 저장되어 있는 영상데이터들은 이전저장블럭 영상데이터라 한다. 상기 1H2V블럭은 현재저장블럭이라 하고, 상기 현재저장블럭에 저장되어 있는 영상데이터들은 현재저장블럭 영상데이터라 한다.The 1H1V block is referred to as a previous storage block, and the image data stored in the previous storage block is referred to as previous storage block image data. The 1H2V block is referred to as a current storage block, and the image data stored in the current storage block is referred to as current storage block image data.

즉, 2/120초에, 상기 블럭메모리(431)에 저장된 상기 이전저장블럭 영상데이터들이 순차적으로 출력되는 동안, 현재저장블럭 영상데이터들이 순차적으로 상기 블럭메모리에 입력되어 저장된다.
That is, while the previous storage block image data stored in the block memory 431 is sequentially output in 2/120 seconds, the current storage block image data is sequentially input to the block memory and stored.

다음, 도 7의 (b)는 2/120초에, 상기 비교부에서 비교되는 블럭들을 나타낸 것이다.Next, FIG. 7 (b) shows blocks compared in the comparison unit at 2/120 second.

상기한 바와 같이, 2/120초에, 상기 블럭메모리(431) 저장된 상기 이전저장블럭 영상데이터들이 순차적으로 출력되는 동안, 현재저장블럭 영상데이터들이 순차적으로 상기 블럭메모리에 입력되어 저장되고 있으며, 이와 동시에, 상기 제1프레임의 상기 1H1V블럭과, 상기 제2프레임의 1H1V블럭이 비교되어, 상기 1H1V블럭에 로고가 출력되고 있는지의 여부가 판단된다.As described above, while the previous storage block image data stored in the block memory 431 is sequentially output in 2/120 seconds, the current storage block image data are sequentially input to the block memory and stored At the same time, the 1H1V block of the first frame is compared with the 1H1V block of the second frame to determine whether or not a logo is being output to the 1H1V block.

즉, 상기 제2프레임을 구성하는 블럭들 중, 2/120초에 상기 블럭메모리에 저장되는 블럭은, 도 7의 (a)에 도시된 바와 같이, 1H2V블럭(현재저장블럭)이다. 그러나, 상기 제2프레임을 구성하는 블럭들 중, 2/120초에, 상기 제1블럭의 1H1V블럭(이전저장블럭)과 비교되는 블럭은, 도 7의 (b)에 도시된 바와 같이, 상기 1H1V블럭(이전저장블럭)과 동일한 위치에 형성되어 있는 1H1V블럭(현재비교블럭)이다.
That is, the block stored in the block memory at 2/120 second of the blocks constituting the second frame is a 1H2V block (current storage block), as shown in FIG. 7A. However, the block compared with the 1H1V block (the previous storage block) of the first block at 2/120 second of the blocks constituting the second frame is the same as that shown in FIG. 7 (b) Is a 1H1V block (current comparison block) formed at the same position as the 1H1V block (previous storage block).

다음, 도 8의 (a)는 도 7의 (a)에 도시된 도면과 대응되는 도면으로서, 상기 제1프레임의 상기 이전저장블럭(1H1V)가 상기 블럭메모리에 저장된 후, 16/120초 및 17/120초가 지난 이후의 블럭메모리에 저장되는 블럭을 나타내고 있다.Next, FIG. 8A corresponds to the view shown in FIG. 7A. After the previous storage block 1H1V of the first frame is stored in the block memory, 16/120 seconds and And blocks stored in the block memory after 17/120 seconds have elapsed.

즉, 16/120초 후에는 제16프레임을 구성하는 블럭들 중 2H1V블럭(이전저장블럭)이 상기 블럭메모리에 저장되며, 17/120초 후에는 제17프레임을 구성하는 블럭들 중 2H2V블럭(현재저장블럭)이 상기 블럭메모리에 저장된다.
That is, after 16/120 seconds, 2H1V blocks (previous storage blocks) of the blocks constituting the 16th frame are stored in the block memory, and after 17/120 seconds, 2H2V blocks Current storage block) is stored in the block memory.

다음, 도 8의 (b)는 도 7의 (b)에 도시된 도면과 대응되는 도면으로서, 17/120초에 상기 비교부(432)에서 비교되는 블럭들을 나타내고 있다.Next, FIG. 8B is a diagram corresponding to the diagram shown in FIG. 7B, showing blocks compared at the comparator 432 at 17/120 second.

즉, 12/120초에 상기 블럭메모리에는 제17프레임의 2H2V블럭(현재저장블럭)이 저장되고 있으며, 이때, 상기 비교부(432)에서는, 제16프레임의 2H1V블럭(이전저장블럭)과 제17프레임의 2H1V블럭(현재비교블럭)이 비교된다.
That is, the 2H2V block (current storage block) of the 17th frame is stored in the block memory at 12/120 seconds. At this time, the comparator 432 compares the 2H1V block (previous storage block) A 2H1V block (current comparison block) of 17 frames is compared.

다음, 다음, 도 9의 (a)는 도 7의 (a)에 도시된 도면과 대응되는 도면으로서, 상기 제1프레임의 상기 이전저장블럭(1H1V)가 상기 블럭메모리에 저장된 후, 120/120초 및 121/120초가 지난 이후의 블럭메모리에 저장되는 블럭을 나타내고 있다.Next, next, Fig. 9A corresponds to the figure shown in Fig. 7A, in which the previous storage block 1H1V of the first frame is stored in the block memory and then 120/120 Sec and 121/120 seconds, respectively.

즉, 120/120초 후에는 제120프레임을 구성하는 블럭들 중 15H8V블럭(이전저장블럭)이 상기 블럭메모리에 저장되며, 121/120초 후에는 제121프레임을 구성하는 블럭들 중 1H1V블럭(현재저장블럭)이 상기 블럭메모리에 저장된다.
That is, after 120/120 seconds, a 15H8V block (previous storage block) of the blocks constituting the 120th frame is stored in the block memory, and after 121/120 seconds, the 1H1V block Current storage block) is stored in the block memory.

마지막으로, 도 9의 (b)는 도 7의 (b)에 도시된 도면과 대응되는 도면으로서, 121/120초에 상기 비교부(432)에서 비교되는 블럭들을 나타내고 있다.Finally, FIG. 9B is a diagram corresponding to the diagram shown in FIG. 7B, in which blocks compared at the comparator 432 at 121/120 second are shown.

즉, 121/120초에 상기 블럭메모리에는 제121프레임의 1H1V블럭(현재저장블럭)이 저장되고 있으며, 이때, 상기 비교부(432)에서는, 제120프레임의 15H8V블럭(이전저장블럭)과 제121프레임의 15H8V블럭(현재비교블럭)이 비교된다.That is, at 121/120 seconds, the 1H1V block (current storage block) of the 121st frame is stored in the block memory. At this time, the comparator 432 compares the 15H8V block (previous storage block) A 15H8V block (current comparison block) of 121 frames is compared.

부연하여 설명하면, 종래에는 1/120초 동안, 하나의 프레임에 의해 출력되는 하나의 이미지들이 비교되므로, 1초 동안에는 총 120장의 이미지들이 서로 비교된다.In other words, conventionally, one image outputted by one frame is compared for 1/120 second, so that a total of 120 images are compared with each other for one second.

그러나, 본 발명에서는 1초가 경과되어야 실질적으로, 하나의 이미지를 구성하는 각 블럭들 전체가 비교된다. 이 경우, 상기 비교되는 각 블럭들은 하나의 프레임에 속한 블럭들이 아니라, 상기 120개의 프레임들로부터 하나씩 추출된 블럭들이다.However, in the present invention, substantially all the blocks constituting one image are compared after one second has elapsed. In this case, each of the compared blocks is not a block belonging to one frame but a block extracted one by one from the 120 frames.

본 발명이 상기한 바와 같이 1초 동안에 하나의 이미지를 비교하는 이유는, 로고의 특성이 장시간 지속되기 때문이다. The reason why the present invention compares one image for one second as described above is that the characteristic of the logo lasts for a long time.

즉, 로고는 최소 몇 분에서 수십 분 이상 패널을 통해 출력되고 있기 때문에, 이러한 로고를 종래와 같이 1/120초 마다 비교할 필요가 없다. 본 발명과 같이 1초 동안에 걸쳐 로고의 발생 여부를 검토하더라도, 로고의 검출 효율 및 이에 따른 열화 방지기능에는 종래와 큰 차이가 없다.
That is, since the logo is output through the panel for a minimum of several minutes to several tens of minutes, it is not necessary to compare such a logo every 1/120 seconds as in the conventional method. Even if the occurrence of the logo is examined over a period of one second as in the present invention, the detection efficiency of the logo and the deterioration prevention function therefor are not greatly different from the conventional ones.

본 발명이 속하는 기술분야의 당업자는 본 발명이 그 기술적 사상이나 필수적 특징을 변경하지 않고서 다른 구체적인 형태로 실시될 수 있다는 것을 이해할 수 있을 것이다.  그러므로, 이상에서 기술한 실시 예들은 모든 면에서 예시적인 것이며 한정적인 것이 아닌 것으로 이해해야만 한다. 본 발명의 범위는 상기 상세한 설명보다는 후술하는 특허청구범위에 의하여 나타내어지며, 특허청구범위의 의미 및 범위 그리고 그 등가 개념으로부터 도출되는 모든 변경 또는 변형된 형태가 본 발명의 범위에 포함되는 것으로 해석되어야 한다. It will be understood by those skilled in the art that the present invention may be embodied in other specific forms without departing from the spirit or essential characteristics thereof. It is therefore to be understood that the above-described embodiments are illustrative in all aspects and not restrictive. The scope of the present invention is defined by the appended claims rather than the detailed description and all changes or modifications derived from the meaning and scope of the claims and their equivalents are to be construed as being included within the scope of the present invention do.

100 : 패널 200 : 게이트 구동부
300 : 데이터 구동부 400 : 타이밍 컨트롤러
100: panel 200: gate driver
300: Data driver 400: Timing controller

Claims (10)

영상데이터들 중, 패널을 통해 기 설정된 기간 동안 출력되는 프레임들 각각의 블럭을 형성하는 영상데이터들을, 순차적으로 저장하는 블럭메모리;
상기 블럭메모리에 저장되어 있는, 이전프레임의 이전저장블럭을 형성하는 이전저장블럭 영상데이터들을, 현재프레임을 구성하는 블럭들 중 상기 이전저장블럭에 대응되는, 현재비교블럭을 형성하는 현재비교블럭 영상데이터들과 비교하여, 상기 이전저장블럭에 로고가 포함되어 있는지의 여부를 비교하는 비교부; 및
상기 비교부로부터 상기 로고가 포함되어 있다는 정보가 수신되면, 상기 이전저장블럭 영상데이터들의 휘도를 낮추어, 휘도가 낮추어진 출력영상데이터를 출력하며, 상기 비교부로부터 상기 로고가 포함되어 있지 않다는 정보가 수신되면, 상기 이전저장블럭 영상데이터들을 정렬시켜, 정렬된 출력영상데이터를 출력하는 변환부를 포함하는 타이밍 컨트롤러.
A block memory for sequentially storing image data forming a block of each of the frames output from the image data through the panel for a preset period of time;
The previous storage block image data forming the previous storage block of the previous frame, which is stored in the block memory, is divided into the current comparison block image forming the current comparison block, corresponding to the previous storage block, A comparison unit comparing the previous storage block with a data to compare whether or not the logo is included in the previous storage block; And
When the information indicating that the logo is included is received from the comparison unit, the luminance of the previous storage block image data is lowered to output the lowered output image data, and information indicating that the logo is not included And a conversion unit arranged to align the previous storage block image data and to output the aligned output image data when received.
제 1 항에 있어서,
상기 블럭메모리에 저장되는 블럭들의 위치는, 상기 기 설정된 기간 동안 출력되는 상기 프레임들 간에 중복되지 않는 것을 특징으로 하는 타이밍 컨트롤러.
The method according to claim 1,
Wherein the positions of the blocks stored in the block memory do not overlap between the frames output during the predetermined period.
제 1 항에 있어서,
상기 블럭메모리는,
상기 기 설정된 기간 동안 출력되는 프레임들의 숫자만큼, 상기 하나의 프레임을 분할시킨 블럭들 중 어느 하나의 블럭을 형성하는 영상데이터들을 저장하는 것을 특징으로 하는 타이밍 컨트롤러.
The method according to claim 1,
Wherein the block memory comprises:
And stores the image data forming one of the blocks obtained by dividing the one frame by the number of frames output during the predetermined period.
제 1 항에 있어서,
상기 비교부는,
상기 현재프레임을 구성하는 블럭들 중 상기 이전저장블럭에 대응되지 않는 현재저장블럭이 상기 블럭메모리에 저장되는 동안, 상기 이전저장블럭 영상데이터들과 상기 현재비교블럭 영상데이터들을 비교하는 것을 특징으로 하는 타이밍 컨트롤러.
The method according to claim 1,
Wherein,
And comparing the previous storage block image data with the current comparison block image data while the current storage block not corresponding to the previous storage block among the blocks constituting the current frame is stored in the block memory Timing controller.
영상데이터들 중, 패널을 통해 기 설정된 기간 동안 출력되는 프레임들 각각의 블럭을 형성하는 영상데이터들을, 순차적으로 저장하는 단계;
상기 블럭메모리에 저장되어 있는, 이전프레임의 이전저장블럭을 형성하는 이전저장블럭 영상데이터들을, 현재프레임을 구성하는 블럭들 중 상기 이전저장블럭에 대응되는, 현재비교블럭을 형성하는 현재비교블럭 영상데이터들과 비교하여, 상기 이전저장블럭에 로고가 포함되어 있는지의 여부를 비교하는 단계; 및
상기 비교결과, 상기 로고가 포함되어 있으면, 상기 이전저장블럭 영상데이터들의 휘도를 낮추어, 휘도가 낮추어진 출력영상데이터를 출력하며, 상기 비교결과, 상기 로고가 포함되어 있지 않으면, 상기 이전저장블럭 영상데이터들을 정렬시켜, 정렬된 출력영상데이터를 출력하는 단계를 포함하는 타이밍 컨트롤러 구동방법.
Sequentially storing image data forming a block of each of the frames output from the image data through the panel for a preset period of time;
The previous storage block image data forming the previous storage block of the previous frame, which is stored in the block memory, is divided into the current comparison block image forming the current comparison block, corresponding to the previous storage block, Compared to the data, Comparing whether the previous storage block includes a logo; And
As a result of the comparison, if the logo is included, the brightness of the previous storage block image data is lowered to output the output image data of reduced brightness. If the logo is not included in the comparison result, And arranging the data, and outputting the sorted output image data.
제 5 항에 있어서,
상기 순차적으로 저장하는 단계는,
상기 블럭메모리에 저장되는 블럭들의 위치가, 상기 기 설정된 기간 동안 출력되는 상기 프레임들 간에 중복되지 않도록, 상기 프레임들 별로 어느 하나의 블럭을 선택하여, 상기 선택된 블럭을 형성하는 영상데이터들을 저장하는 것을 특징으로 하는 타이밍 컨트롤러 구동방법.
6. The method of claim 5,
Wherein the sequentially storing comprises:
Selecting one of the blocks for each of the frames so that the positions of the blocks stored in the block memory are not overlapped with each other among the frames output during the preset period of time and storing the image data forming the selected block And a timing controller for driving the timing controller.
제 5 항에 있어서,
상기 순차적으로 저장하는 단계는,
상기 기 설정된 기간 1초 동안 출력되는 프레임들의 숫자만큼, 상기 하나의 프레임을 분할시킨 블럭들 중 어느 하나의 블럭을 형성하는 영상데이터들을 저장하는 것을 특징으로 하는 타이밍 컨트롤러 구동방법.
6. The method of claim 5,
Wherein the sequentially storing comprises:
And stores image data forming one of the blocks obtained by dividing the one frame by the number of frames output for the predetermined period of one second.
제 5 항에 있어서,
상기 순차적으로 저장하는 단계는,
상기 이전프레임에서, 상기 패널을 통해 상기 기 설정된 기간 동안 출력되는 프레임들 숫자만큼 분할된 블럭들 중, 상기 이전저장블럭을 형성하는, 상기 이전저장블럭 영상데이터들을 저장하는 단계; 및
상기 현재프레임에서, 상기 패널을 통해 상기 기 설정된 기간 동안 출력되는 프레임들 숫자만큼 분할된 블럭들 중, 상기 이전저장블럭 및 상기 이전저장블럭 이전에 저장된 블럭들과 중복되는 위치에 있지않은, 상기 현재저장블럭을 형성하는, 상기 현재저장블럭 영상데이터들을 저장하는 단계를 포함하는 타이밍 컨트롤러 구동방법.
6. The method of claim 5,
Wherein the sequentially storing comprises:
Storing the previous storage block image data forming the previous storage block among the blocks divided by the number of frames outputted during the predetermined period through the panel in the previous frame; And
Wherein the current block is a block that is not overlapped with the blocks stored before the previous storage block and the previous storage block among the blocks divided by the number of frames output during the predetermined period through the panel, Storing the current storage block image data to form a storage block.
제 8 항에 있어서,
상기 비교하는 단계는,
상기 현재저장블럭 영상데이터들이 상기 이전저장블럭 영상데이터들을 대체하며 저장되는 동안, 상기 이전저장블럭 영상데이터들을, 상기 현재비교블럭 영상데이터들과 비교하는 것을 특징으로 하는 타이밍 컨트롤러 구동방법.
9. The method of claim 8,
Wherein the comparing comprises:
Wherein the comparison unit compares the previous storage block image data with the current comparison block image data while the current storage block image data is replaced with the previous storage block image data.
게이트라인과 데이터라인이 교차하는 영역마다 픽셀이 형성되어 있는 패널;
제1항 내지 제4항 중 어느 한 항에 기재되어 있는 상기 타이밍 컨트롤러;
상기 타이밍 컨트롤러로부터 전송된 상기 출력영상데이터를 아날로그의 영상신호로 변환하여 상기 데이터라인으로 출력하기 위한 데이터 구동부; 및
상기 타이밍 컨트롤러로부터 전송된 제어신호에 따라 상기 영상신호가 출력되는 1수평기간마다 상기 게이트라인으로 스캔신호를 출력하기 위한 게이트 구동부를 포함하는 표시장치.
A panel in which pixels are formed in an area where the gate line and the data line cross each other;
The timing controller according to any one of claims 1 to 4,
A data driver for converting the output video data transmitted from the timing controller into an analog video signal and outputting the analog video signal to the data line; And
And a gate driver for outputting a scan signal to the gate line in every one horizontal period in which the video signal is output according to a control signal transmitted from the timing controller.
KR1020120120281A 2012-10-29 2012-10-29 Timing controller, driving method thereof, and display device using the same KR102106556B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020120120281A KR102106556B1 (en) 2012-10-29 2012-10-29 Timing controller, driving method thereof, and display device using the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020120120281A KR102106556B1 (en) 2012-10-29 2012-10-29 Timing controller, driving method thereof, and display device using the same

Publications (2)

Publication Number Publication Date
KR20140054598A true KR20140054598A (en) 2014-05-09
KR102106556B1 KR102106556B1 (en) 2020-05-06

Family

ID=50886426

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020120120281A KR102106556B1 (en) 2012-10-29 2012-10-29 Timing controller, driving method thereof, and display device using the same

Country Status (1)

Country Link
KR (1) KR102106556B1 (en)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20160093757A (en) * 2015-01-29 2016-08-09 삼성디스플레이 주식회사 Data compensator and display device including the same
WO2016140451A1 (en) * 2015-03-03 2016-09-09 주식회사 슈피리어셈아이컨덕터 High-resolution analog image transmission device, high-resolution analog image transmission system, and high-resolution analog image transmission method
KR20170003856A (en) * 2015-06-30 2017-01-10 엘지디스플레이 주식회사 Display device, display panel and timing controller thereof
KR20170080161A (en) * 2015-12-31 2017-07-10 엘지디스플레이 주식회사 Controller, display device, and the method for driving the display device
KR20200081174A (en) * 2018-12-27 2020-07-07 엘지전자 주식회사 Organic light emitting diode display device

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20010108964A (en) * 2000-06-01 2001-12-08 구자홍 Movement detection method for portion image
KR20070014693A (en) * 2005-07-29 2007-02-01 엘지전자 주식회사 Display device and method for preventing an afterimage thereof
KR20080064243A (en) * 2007-01-04 2008-07-09 삼성전자주식회사 Driving apparatus of display device
KR20100006392A (en) * 2008-07-09 2010-01-19 엘지디스플레이 주식회사 Liquid crystal display device
KR20100030978A (en) * 2008-09-11 2010-03-19 삼성전자주식회사 Display apparatus and method of driving the same
JP2010276683A (en) * 2009-05-26 2010-12-09 Sharp Corp Video display device

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20010108964A (en) * 2000-06-01 2001-12-08 구자홍 Movement detection method for portion image
KR20070014693A (en) * 2005-07-29 2007-02-01 엘지전자 주식회사 Display device and method for preventing an afterimage thereof
KR20080064243A (en) * 2007-01-04 2008-07-09 삼성전자주식회사 Driving apparatus of display device
KR20100006392A (en) * 2008-07-09 2010-01-19 엘지디스플레이 주식회사 Liquid crystal display device
KR20100030978A (en) * 2008-09-11 2010-03-19 삼성전자주식회사 Display apparatus and method of driving the same
JP2010276683A (en) * 2009-05-26 2010-12-09 Sharp Corp Video display device

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20160093757A (en) * 2015-01-29 2016-08-09 삼성디스플레이 주식회사 Data compensator and display device including the same
WO2016140451A1 (en) * 2015-03-03 2016-09-09 주식회사 슈피리어셈아이컨덕터 High-resolution analog image transmission device, high-resolution analog image transmission system, and high-resolution analog image transmission method
KR20170003856A (en) * 2015-06-30 2017-01-10 엘지디스플레이 주식회사 Display device, display panel and timing controller thereof
KR20170080161A (en) * 2015-12-31 2017-07-10 엘지디스플레이 주식회사 Controller, display device, and the method for driving the display device
KR20200081174A (en) * 2018-12-27 2020-07-07 엘지전자 주식회사 Organic light emitting diode display device

Also Published As

Publication number Publication date
KR102106556B1 (en) 2020-05-06

Similar Documents

Publication Publication Date Title
US10593259B2 (en) Method and device for compensating brightness of AMOLED display panel
KR101947125B1 (en) Timing controller, driving method thereof, and display device using the same
US9672769B2 (en) Display apparatus and method of driving the same
US9412304B2 (en) Display device and method for driving the same
KR101542044B1 (en) Organic light emitting display device and method for driving theteof
US8378936B2 (en) Display apparatus and method of driving the same
CN101465096B (en) Organic electroluminescent display device and method of driving the same
KR102041968B1 (en) Timing controller, driving method thereof, and display device using the same
US10157568B2 (en) Image processing method, image processing circuit, and organic light emitting diode display device using the same
CN109979379B (en) Spliced display and optical compensation method thereof
US8624804B2 (en) Method of driving organic light emitting diode display device in an interlaced scanning mode in which a single frame is divided
US9159263B2 (en) Pixel with enhanced luminance non-uniformity, a display device comprising the pixel and driving method of the display device
EP2506238A1 (en) Electroluminescent display and method of driving same
KR20110063021A (en) Liquid crystal display device and method of driving the same
KR102005760B1 (en) Timing controller, driving method thereof, and display device using the same
US20140292838A1 (en) Organic light emitting display device and driving method thereof
KR102106556B1 (en) Timing controller, driving method thereof, and display device using the same
EP3767616A1 (en) Display apparatus and method of driving display panel using the same
KR101993747B1 (en) Organic Light Emitting Display Device and Driving Method Thereof
KR20140124998A (en) Display device for reducing dynamic false contour
KR101922072B1 (en) Method and apparatus for converting data, method and apparatus for driving of flat panel display device
KR102044133B1 (en) Organic Light Emitting diode display and method of driving the same
KR101995408B1 (en) Organic light emitting display device and method for driving thereof
KR101992879B1 (en) Organic light emitting diode display device and method for driving the same
KR102597236B1 (en) Organic lighting emitting diode display comprising a circuit for compensation degradation the same, and method for degradation compensation

Legal Events

Date Code Title Description
E902 Notification of reason for refusal
E902 Notification of reason for refusal
E90F Notification of reason for final refusal
E701 Decision to grant or registration of patent right