KR20140013362A - Display apparatus - Google Patents

Display apparatus Download PDF

Info

Publication number
KR20140013362A
KR20140013362A KR1020120080111A KR20120080111A KR20140013362A KR 20140013362 A KR20140013362 A KR 20140013362A KR 1020120080111 A KR1020120080111 A KR 1020120080111A KR 20120080111 A KR20120080111 A KR 20120080111A KR 20140013362 A KR20140013362 A KR 20140013362A
Authority
KR
South Korea
Prior art keywords
common voltage
wiring
display substrate
bypass
electrically connected
Prior art date
Application number
KR1020120080111A
Other languages
Korean (ko)
Inventor
이창진
이창길
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020120080111A priority Critical patent/KR20140013362A/en
Publication of KR20140013362A publication Critical patent/KR20140013362A/en

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/0203Particular design considerations for integrated circuits
    • H01L27/0248Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Theoretical Computer Science (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Liquid Crystal (AREA)

Abstract

Provided is a display device capable of reducing electrostatic damage. The display device includes a first display substrate which includes a common voltage wire, and a flexible circuit board which is attached to the first display substrate and includes a bypass wire which is electrically connected to the common voltage wire. The common voltage wire and the bypass wire electrically form a closed loop.

Description

표시 장치{Display Apparatus}[0001]

본 발명은 표시 장치에 관한 것으로, 보다 상세하게는 정전기 손상을 감소시킬 수 있는 표시 장치에 관한 것이다.The present invention relates to a display device, and more particularly, to a display device capable of reducing electrostatic damage.

최근 표시 장치는 TV, 모니터, 노트북 뿐만 아니라, 모바일폰, PDA, 스마트폰 등 다양한 장치에 적용되고 있다. 각 적용 제품군 별로 요구하는 스펙이 다양하지만, 표시 장치의 해상도를 높이는 기본적인 표시 품질에 관한 것이나, 두께를 감소시키는 것과 같은 사항들은 제품군에 무관하게 공통적으로 요구되고 있는 사항이다. 위 요구들에 맞추어 최근의 표시 장치는 좁은 공간 내에 많은 신호선들이 밀집하여 배치되고, 복잡한 신호를 처리하기 위한 고성능 구동칩들이 탑재된다. Recently, display devices have been applied to various devices such as mobile phones, PDAs, smart phones, as well as TVs, monitors, and notebook computers. Although the specifications required for each application family vary, the basic display quality for increasing the resolution of the display device and the matters such as reducing the thickness are commonly required regardless of the product family. In order to meet the above demands, recent display devices have many signal lines densely arranged in a narrow space and are equipped with high performance driving chips for processing complex signals.

한편, 사용 환경에 따라 표시 장치는 외부의 정전기에 빈번하게 노출될 수 있다. 특히, 최근 들어 표시 장치의 이동성이 강조되면서, 표시 장치는 다양한 환경에서 사용되는데, 이 경우 외부 정전기 노출 빈도가 더욱 커질 수 있다. 표시 장치 내부에 정전기가 유입되면, 표시 품질이 저하되는 것은 물론, 신호선들과 연결된 구동칩 등의 소자들이 손상을 받을 수 있다.Meanwhile, the display device may be frequently exposed to external static electricity according to the use environment. In particular, recently, as the mobility of the display device is emphasized, the display device is used in various environments, in which case the frequency of external electrostatic exposure may increase. When static electricity flows into the display device, not only the display quality is deteriorated but also elements such as a driving chip connected to the signal lines may be damaged.

이에, 본 발명이 해결하고자 하는 과제는 정전기 손상이 방지되고, 표시 품질이 개선된 표시 장치를 제공하는 것이다.Accordingly, an object of the present invention is to provide a display device in which electrostatic damage is prevented and display quality is improved.

본 발명의 과제들은 이상에서 언급한 기술적 과제로 제한되지 않으며, 언급되지 않은 또 다른 기술적 과제들은 아래의 기재로부터 당업자에게 명확하게 이해될 수 있을 것이다.The present invention has been made in view of the above problems, and it is an object of the present invention to provide a method of manufacturing the same.

상기 과제를 달성하기 위한 본 발명의 일 실시예에 따른 표시 장치는 공통전압 배선을 포함하는 제1 표시기판, 및 상기 제1 표시기판에 부착되며, 상기 공통전압 배선과 전기적으로 연결된 우회배선을 포함하는 연성회로 기판을 포함하되, 상기 공통전압 배선 및 상기 우회배선은 전기적으로 폐쇄 루프를 구성한다.According to at least one example embodiment of the inventive concepts, a display device includes a first display substrate including a common voltage wiring, and a bypass wiring attached to the first display substrate and electrically connected to the common voltage wiring. And a flexible circuit board, wherein the common voltage wiring and the bypass wiring form an electrically closed loop.

상기 과제를 달성하기 위한 본 발명의 다른 실시예에 따른 표시 장치는 화소 영역 및 구동 영역을 포함하는 제1 표시기판으로서, 적어도 부분적으로 화소 영역을 둘러싸는 공통전압 배선, 상기 공통전압 배선과 전기적으로 연결된 제1 공통전압 연장배선 및 제2 공통전압 연장배선을 포함하는 제1 표시기판, 및 상기 제1 표시기판의 상기 구동 영역에 부착되며, 일측에 패널 접속영역이 형성된 연성회로기판으로서, 우회배선을 포함하는 연성회로기판을 포함하되, 상기 우회배선은 일단은 상기 패널 접속영역에 위치하며, 상기 제1 공통전압 연장배선과 전기적으로 연결되고, 상기 우회배선의 타단은 상기 패널 접속영역에 위치하며, 상기 제2 공통전압 연장배선과 전기적으로 연결된다.According to another aspect of the present invention, there is provided a display device including a pixel area and a driving area, the display device including a common voltage line and at least partially surrounding the pixel area and electrically connected to the common voltage line. A first display substrate including a connected first common voltage extension wiring and a second common voltage extension wiring, and a flexible circuit board attached to the driving region of the first display substrate and having a panel connection region formed on one side thereof. Including a flexible circuit board comprising a, wherein the bypass line is located in the panel connection area, one end is electrically connected to the first common voltage extension wiring, the other end of the bypass wiring is located in the panel connection area And electrically connected to the second common voltage extension wiring.

기타 실시예들의 구체적인 사항들은 상세한 설명 및 도면들에 포함되어 있다.The details of other embodiments are included in the detailed description and drawings.

본 발명의 실시예들에 의하면 적어도 다음과 같은 효과가 있다.The embodiments of the present invention have at least the following effects.

즉, 정전기를 더욱 잘 분산시킬 수 있고, 정전기가 주변 배선이나 화소 영역으로 전달되는 시간을 더욱 지연시킬 수 있다. 따라서, 화소 영역의 소자들의 정전기 손상을 최소화할 수 있고, 그와 같은 손상에 기인한 비정상적인 화상이 표현되는 것을 방지할 수 있다.In other words, the static electricity can be better dispersed, and the time for transmitting the static electricity to the peripheral wiring or the pixel region can be further delayed. Therefore, it is possible to minimize the electrostatic damage of the elements in the pixel region, and to prevent the abnormal image resulting from such damage.

본 발명에 따른 효과는 이상에서 예시된 내용에 의해 제한되지 않으며, 더욱 다양한 효과들이 본 명세서 내에 포함되어 있다.The effects according to the present invention are not limited by the contents exemplified above, and more various effects are included in the specification.

도 1은 본 발명의 일 실시예에 따른 표시 장치의 평면도이다.
도 2는 본 발명의 일 실시예에 따른 표시 장치의 제1 표시기판과 연성회로기판에 대한 평면도이다.
도 3은 도 2의 B 영역의 단면도이다.
도 4는 본 발명의 다른 실시예에 따른 표시 장치의 평면도이다.
도 5는 본 발명의 또 다른 실시예에 따른 표시 장치의 평면도이다.
도 6은 본 발명의 또 다른 실시예에 따른 표시 장치의 평면도이다.
도 7은 본 발명의 또 다른 실시예에 따른 표시 장치의 평면도이다.
도 8은 본 발명의 또 다른 실시예에 따른 표시 장치의 평면도이다.
1 is a plan view of a display device according to an embodiment of the present invention.
2 is a plan view illustrating a first display substrate and a flexible circuit board of a display device according to an exemplary embodiment of the present invention.
3 is a cross-sectional view of region B of FIG. 2.
4 is a plan view of a display device according to another embodiment of the present invention.
5 is a plan view of a display device according to still another embodiment of the present invention.
6 is a plan view of a display device according to still another embodiment of the present invention.
7 is a plan view of a display device according to still another embodiment of the present invention.
8 is a plan view of a display device according to still another embodiment of the present invention.

본 발명의 이점 및 특징, 그리고 그것들을 달성하는 방법은 첨부되는 도면과 함께 상세하게 후술되어 있는 실시예들을 참조하면 명확해질 것이다. 그러나 본 발명은 이하에서 개시되는 실시예들에 한정되는 것이 아니라 서로 다른 다양한 형태로 구현될 것이며, 단지 본 실시예들은 본 발명의 개시가 완전하도록 하며, 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에게 발명의 범주를 완전하게 알려주기 위해 제공되는 것이며, 본 발명은 청구항의 범주에 의해 정의될 뿐이다. Advantages and features of the present invention and methods for achieving them will be apparent with reference to the embodiments described below in detail with the accompanying drawings. The present invention may, however, be embodied in many different forms and should not be construed as being limited to the embodiments set forth herein. Rather, these embodiments are provided so that this disclosure will be thorough and complete, and will fully convey the scope of the invention to those skilled in the art. Is provided to fully convey the scope of the invention to those skilled in the art, and the invention is only defined by the scope of the claims.

소자(elements) 또는 층이 다른 소자 또는 층"위(on)"로 지칭되는 것은 다른 소자 바로 위에 또는 중간에 다른 층 또는 다른 소자를 개재한 경우를 모두 포함한다. 명세서 전체에 걸쳐 동일 참조 부호는 동일 구성 요소를 지칭한다.It is to be understood that elements or layers are referred to as being "on " other elements or layers, including both intervening layers or other elements directly on or in between. Like reference numerals refer to like elements throughout.

비록 제1, 제2 등이 다양한 구성요소들을 서술하기 위해서 사용되나, 이들 구성요소들은 이들 용어에 의해 제한되지 않음은 물론이다. 이들 용어들은 단지 하나의 구성요소를 다른 구성요소와 구별하기 위하여 사용하는 것이다. 따라서, 이하에서 언급되는 제1 구성요소는 본 발명의 기술적 사상 내에서 제2 구성요소일 수도 있음은 물론이다.Although the first, second, etc. are used to describe various components, it goes without saying that these components are not limited by these terms. These terms are used only to distinguish one component from another. Therefore, it goes without saying that the first component mentioned below may be the second component within the technical scope of the present invention.

이하, 도면을 참조하여 본 발명의 실시예들에 대하여 설명한다. 이하에서는 표시 장치로서, 액정표시장치를 예로 하여 설명하지만, 본 발명의 표시 장치는 그에 제한되지 않으며, 유기발광표시장치(OLED)나 PDP 등과 같은 다른 표시 장치에도 적용 가능하다.Hereinafter, embodiments of the present invention will be described with reference to the drawings. Hereinafter, a liquid crystal display device will be described as an example of a display device. However, the display device of the present invention is not limited thereto and may be applied to other display devices such as an organic light emitting display device (OLED) or a PDP.

도 1은 본 발명의 일 실시예에 따른 표시 장치의 평면도이다. 도 2는 본 발명의 일 실시예에 따른 표시 장치의 제1 표시기판과 연성회로기판에 대한 평면도이다. 도 3은 도 2의 B 영역의 단면도이다. 1 is a plan view of a display device according to an embodiment of the present invention. 2 is a plan view illustrating a first display substrate and a flexible circuit board of a display device according to an exemplary embodiment of the present invention. 3 is a cross-sectional view of region B of FIG. 2.

도 1 내지 도 3을 참조하면, 표시 장치(400)는 제1 표시기판(100), 제1 표시기판(100)에 대향하는 제2 표시기판(200), 및 제1 표시기판(100)에 부착된 연성회로기판(300)을 포함한다. 1 to 3, the display device 400 may be disposed on the first display substrate 100, the second display substrate 200 facing the first display substrate 100, and the first display substrate 100. It includes a flexible printed circuit board 300 attached.

제1 표시기판(100)은 화소 영역(PA)과 구동 영역(DA)을 포함할 수 있다. 제1 표시기판(100)의 화소 영역(PA)은 제2 표시기판(200)과 오버랩되지만, 구동 영역(DA)은 제2 표시기판(200)에 의해 커버되지 않고 노출될 수 있다. The first display substrate 100 may include a pixel area PA and a driving area DA. The pixel area PA of the first display substrate 100 overlaps the second display substrate 200, but the driving area DA may be exposed without being covered by the second display substrate 200.

제1 표시기판(100)의 화소 영역(PA)은 제1 방향으로 연장된 복수의 게이트 배선(110), 제1 방향에 수직한 제2 방향으로 연장된 복수의 데이터 배선(130)을 포함할 수 있다. 게이트 배선(110)과 데이터 배선(130)의 교차 영역에는 스위칭 소자인 박막 트랜지스터(T)가 형성될 수 있다. 게이트 배선(110)과 데이터 배선(130)에 의해 정의된 영역에는 화소 전극(140)이 배치될 수 있다. 박막 트랜지스터(T)의 제어단자인 게이트 전극(114)은 게이트 배선(110)에 연결되고, 입력 단자인 소오스 전극(132)은 데이터 배선(130)에 연결되고, 출력 단자인 드레인 전극(134)은 화소 전극(140)에 콘택(135)을 통해 연결될 수 있다. 박막 트랜지스터(T)의 채널로서 반도체층(135)이 형성될 수 있다. 반도체층(135)은 게이트 전극(114)과 오버랩되도록 배치될 수 있다. 소오스 전극(132)과 드레인 전극(134)은 반도체층(135)을 기준으로 이격될 수 있다.The pixel area PA of the first display substrate 100 may include a plurality of gate lines 110 extending in a first direction and a plurality of data lines 130 extending in a second direction perpendicular to the first direction. Can be. The thin film transistor T, which is a switching element, may be formed in an intersection area between the gate line 110 and the data line 130. The pixel electrode 140 may be disposed in an area defined by the gate line 110 and the data line 130. The gate electrode 114, which is a control terminal of the thin film transistor T, is connected to the gate wiring 110, the source electrode 132, which is an input terminal, is connected to the data wiring 130, and the drain electrode 134, which is an output terminal. The silver may be connected to the pixel electrode 140 through the contact 135. The semiconductor layer 135 may be formed as a channel of the thin film transistor T. The semiconductor layer 135 may be disposed to overlap the gate electrode 114. The source electrode 132 and the drain electrode 134 may be spaced apart based on the semiconductor layer 135.

제1 표시기판(100)의 구동 영역(DA)에는 화소 영역(PA)에 구동 신호를 인가하는 구동부가 형성될 수 있다. 상기 구동부의 일예로, 구동 영역(DA)에 실장된 드라이버 IC(160)가 예시될 수 있다. 또한, 제1 표시기판(100)의 구동 영역(DA)에는 드라이버 IC(160)에 입출력하는 복수의 배선(153, 154)이 형성될 수 있다. 드라이버 IC(160)를 기준으로 일측의 배선(153)들은 게이트 배선(110) 및 데이터 배선(130) 등과 연결된다. 드라이버 IC(160)를 기준으로 타측에 위치하는 제1 표시기판(100)의 구동 영역(DA)에는 복수의 본딩 패드(155)들이 형성될 수 있다. 적어도 일부의 본딩 패드(155)는 신호 배선(154)을 통해 드라이버 IC(160)와 전기적으로 연결된다. 또한, 본딩 패드(155) 상에는 연성회로기판(300) 등과 같은 외부 소자가 부착될 수 있다. In the driving area DA of the first display substrate 100, a driving part that applies a driving signal to the pixel area PA may be formed. As an example of the driver, the driver IC 160 mounted in the driving area DA may be exemplified. In addition, a plurality of wirings 153 and 154 may be formed in the driving area DA of the first display substrate 100 to input and output the driver IC 160. The wirings 153 on one side of the driver IC 160 are connected to the gate wiring 110, the data wiring 130, and the like. A plurality of bonding pads 155 may be formed in the driving area DA of the first display substrate 100 positioned on the other side of the driver IC 160. At least some of the bonding pads 155 are electrically connected to the driver IC 160 through the signal wires 154. In addition, an external element such as the flexible printed circuit board 300 may be attached to the bonding pad 155.

제1 표시기판(100)의 주변부에는 공통전압 배선(150)이 형성될 수 있다. 공통전압 배선(150)은 제1 표시기판(100)의 화소 영역(PA) 또는 제2 표시기판(200)의 공통전극(미도시)에 공통전압(Vcom)을 제공하는 배선이거나, 게이트 배선(110) 또는 데이터 배선(130)에 테스트 신호를 인가하는 테스트 배선일 수 있다.The common voltage line 150 may be formed at the periphery of the first display substrate 100. The common voltage wiring 150 is a wiring providing a common voltage Vcom to the pixel area PA of the first display substrate 100 or the common electrode (not shown) of the second display substrate 200, or a gate wiring ( 110 or a test line for applying a test signal to the data line 130.

드라이버 IC(160), 공통전압 배선(150), 연성회로기판(300) 등에 대해서는 뒤에서 더욱 상세히 설명하기로 한다. The driver IC 160, the common voltage wiring 150, the flexible circuit board 300, and the like will be described in more detail later.

제2 표시기판(200)은 제1 표시기판(100)에 대향하여 배치된다. 제2 표시기판(200)은 복수의 적색(R), 녹색(G), 청색(B) 컬러 필터(210)를 포함할 수 있다. 각 컬러필터(210)는 각 화소 전극(140)과 대응할 수 있다. 각 컬러필터의 경계와 최외곽에는 블랙 매트릭스(220)가 배치될 수 있다. 도시되지는 않았지만, 컬러 필터(210) 상에는 전면에 공통 전극이 형성될 수 있다. The second display substrate 200 is disposed to face the first display substrate 100. The second display substrate 200 may include a plurality of red (R), green (G), and blue (B) color filters 210. Each color filter 210 may correspond to each pixel electrode 140. The black matrix 220 may be disposed at the boundary and the outermost of each color filter. Although not shown, a common electrode may be formed on the front surface of the color filter 210.

제1 표시기판(100)과 제2 표시기판(200) 사이에는 액정층(미도시)이 개재될 수 있다. 제1 표시기판(100)과 제2 표시기판(200)의 액정층에 접하는 면에는 각각 배향막(미도시)이 형성될 수 있다. A liquid crystal layer (not shown) may be interposed between the first display substrate 100 and the second display substrate 200. An alignment layer (not shown) may be formed on surfaces of the first display substrate 100 and the second display substrate 200 that contact the liquid crystal layer.

제1 표시기판(100)과 제2 표시기판(200) 사이에는 실런트 등과 같은 실링부재(미도시)가 각 표시기판의 주변부를 따라 배치되어 제1 표시기판(100)과 제2 표시기판(200)을 상호 합착하고 밀봉할 수 있다.A sealing member (not shown), such as a sealant, is disposed between the first display substrate 100 and the second display substrate 200 along the periphery of each display substrate, so that the first display substrate 100 and the second display substrate 200 are separated. ) Can be bonded to each other and sealed.

한편, 제1 표시기판(100)의 구동 영역(DA)에 위치하는 드라이버 IC(160)는 적어도 하나의 공통전압단자(162a, 162b)를 포함할 수 있다. 본 실시예에서는 드라이버 IC(160)가 제1 공통전압단자(162a) 및 제2 공통전압단자(162b)를 포함하는 경우를 예시한다. Meanwhile, the driver IC 160 positioned in the driving area DA of the first display substrate 100 may include at least one common voltage terminal 162a and 162b. In the present embodiment, a case in which the driver IC 160 includes the first common voltage terminal 162a and the second common voltage terminal 162b is illustrated.

공통전압 배선(150)은 일단이 제1 공통전압단자(162a)에 접속하고, 그로부터 화소 영역(PA) 외측을 따라 반시계 방향으로 연장한다. 또한, 공통전압 배선(150)은 타단이 제2 공통전압단자(162b)에 접속하고 그로부터 시계방향으로 화소 영역(PA) 외측을 따라 연장하여 일측방향으로 연장된 것과 연결된다. 즉, 공통전압 배선(150)은 화소 영역(PA)을 둘러싸도록 배치된다. 도시하지는 않았지만, 제1 표시기판(100)은 공통전압 배선(150)으로부터 화소 영역(PA) 방향으로 분지된 분지배선을 더 포함할 수도 있다.One end of the common voltage wiring 150 is connected to the first common voltage terminal 162a and extends counterclockwise from the pixel area PA. In addition, the common voltage line 150 is connected to the other end connected to the second common voltage terminal 162b and extending in one direction by extending along the outer side of the pixel area PA in a clockwise direction. That is, the common voltage line 150 is disposed to surround the pixel area PA. Although not illustrated, the first display substrate 100 may further include branch wirings branched from the common voltage wiring 150 in the direction of the pixel area PA.

한편, 제1 표시기판(100)의 구동 영역(DA)에는 적어도 하나의 공통전압 연장배선(152a, 152b)이 형성된다. 본 실시예에서는 공통전압 연장배선으로서 제1 공통전압 연장배선(152a) 및 제2 공통전압 연장배선(152b)이 형성된 경우를 예시한다. Meanwhile, at least one common voltage extension wiring 152a and 152b is formed in the driving area DA of the first display substrate 100. In this embodiment, a case in which the first common voltage extension wiring 152a and the second common voltage extension wiring 152b are formed as the common voltage extension wiring is illustrated.

제1 공통전압 연장배선(152a) 및 제2 공통전압 연장배선(152b)은 각각 공통전압 배선(150)과 전기적으로 접속한다. 도면에서는 제1 공통전압 연장배선(152a)이 제1 공통전압단자(162a)에 연결되고, 제2 공통전압 연장배선(152b)이 제2 공통전압단자(162b)에 연결됨으로써, 공통전압 배선(150)과 전기적으로 접속하는 경우를 예시하지만, 이와 달리 공통전압 배선(150)과 직접 연결될 수도 있다. The first common voltage extension wiring 152a and the second common voltage extension wiring 152b are electrically connected to the common voltage wiring 150, respectively. In the drawing, the first common voltage extension wiring 152a is connected to the first common voltage terminal 162a, and the second common voltage extension wiring 152b is connected to the second common voltage terminal 162b, whereby the common voltage wiring ( Although the case of electrically connecting to 150 is illustrated, alternatively, the common voltage wiring 150 may be directly connected.

제1 공통전압 연장배선(152a) 및 제2 공통전압 연장배선(152b)은 본딩 패드(155)까지 연장되어 본딩 패드(155)와 전기적으로 접속된다.The first common voltage extension wiring 152a and the second common voltage extension wiring 152b extend to the bonding pad 155 and are electrically connected to the bonding pad 155.

연성회로기판(300)은 제1 표시기판(100)의 절연 기판(105) 상에 형성된 본딩 패드(155) 상에 부착된다. 연성회로기판(300)은 일측에 패널 접속영역(PCA)이 정의되어 있으며, 베이스 필름(310)과 그 일면에 형성된 도전 패턴층을 포함한다. The flexible circuit board 300 is attached to the bonding pad 155 formed on the insulating substrate 105 of the first display substrate 100. The flexible circuit board 300 has a panel connection area PCA defined at one side, and includes a base film 310 and a conductive pattern layer formed on one surface thereof.

베이스 필름(310)은 예컨대, 폴리이미드 등과 같은 연성 재질로 이루어질 수 있다. 베이스 필름(310)의 일면에는 도전 패턴층이 형성된다. 도전 패턴층은 표시 패널과 전기적으로 연결되는 복수의 신호 배선(미도시) 및 우회배선(350)을 포함할 수 있다. 우회배선(350)의 일단은 패널 접속영역(PCA)에 위치하며, 연성회로기판(300)의 타측으로 연장되다가 꺾여 연성회로기판(300)의 일측면에 평행한 방향으로 연장되고, 다시 꺾여 연성회로기판(300)의 일측 방향으로 연장되며, 그 타단은 패널 접속영역(PCA)에 위치하게 된다. 즉, 우회배선(350)은 일측의 패널 접속영역(PCA)으로부터 타측으로 연장된 구간을 포함할 수 있다. 우회배선(350)의 일단과 타단은 모두 패널 접속영역(PCA)에 위치하지만, 소정 거리 이격될 수 있다.The base film 310 may be made of a flexible material such as polyimide. A conductive pattern layer is formed on one surface of the base film 310. The conductive pattern layer may include a plurality of signal lines (not shown) and bypass lines 350 that are electrically connected to the display panel. One end of the bypass wiring 350 is positioned in the panel connection area PCA, and extends to the other side of the flexible circuit board 300 and is bent to extend in a direction parallel to one side of the flexible circuit board 300, and then be folded again to form a flexible circuit board. The circuit board 300 extends in one direction, and the other end thereof is positioned in the panel connection area PCA. That is, the bypass wiring 350 may include a section extending from the panel connection area PCA on one side to the other side. One end and the other end of the bypass wiring 350 may be located in the panel connection area PCA, but may be spaced a predetermined distance apart.

도전 패턴층 상에는 제1 보호막(320)이 형성될 수 있다. 제1 보호막(320)은 절연물질로 이루어질 수 있다. 제1 보호막은 부분적으로 도전 패턴층을 커버하지만, 패널 접속영역(PCA)에서는 형성되지 않고 도전 패턴층을 노출한다. The first passivation layer 320 may be formed on the conductive pattern layer. The first passivation layer 320 may be made of an insulating material. The first protective film partially covers the conductive pattern layer, but is not formed in the panel connection region PCA and exposes the conductive pattern layer.

베이스 필름(310)의 타면에는 제2 보호막(330)이 형성될 수 있다. 제2 보호막(330)은 절연물질로 이루어질 수 있다. 제2 보호막(330)은 패널 접속영역(PCA)을 커버하도록 형성될 수 있다. The second passivation layer 330 may be formed on the other surface of the base film 310. The second passivation layer 330 may be made of an insulating material. The second passivation layer 330 may be formed to cover the panel connection area PCA.

이와 같은 연성회로기판(300)은 이방성 도전필름(ACF)(340) 등에 의해 표시 패널에 부착된다. 구체적으로 설명하면, 연성회로기판(300)은 패널 접속영역(PCA)의 노출된 우회배선(350) 등과 같은 도전 패턴층이 본딩 패드(155)에 대향하도록 배치된다. 본딩 패드(155)와 도전 패턴층 사이에는 이방성 도전필름(340)이 개재된다. 도전 패턴층은 이방성 도전필름(340)의 일면에 직접 접하고 본딩 패드(155)는 이방성 도전필름(340)의 타면에 직접 접할 수 있다. 이방성 도전필름(340)은 접착 레인(340b) 및 도전성 볼(340a)을 포함한다. 열과 압력이 인가되면, 도전성 볼(340a)의 밀도가 높아지게 되면서, 우회배선(350)을 포함하는 도전 패턴층과 본딩 패드(155)를 전기적으로 연결할 수 있다. The flexible circuit board 300 is attached to the display panel by an anisotropic conductive film (ACF) 340 or the like. Specifically, the flexible printed circuit board 300 is disposed such that a conductive pattern layer, such as the exposed bypass wiring 350, of the panel connection area PCA is opposite to the bonding pad 155. An anisotropic conductive film 340 is interposed between the bonding pad 155 and the conductive pattern layer. The conductive pattern layer may directly contact one surface of the anisotropic conductive film 340, and the bonding pad 155 may directly contact the other surface of the anisotropic conductive film 340. The anisotropic conductive film 340 includes an adhesive lane 340b and a conductive ball 340a. When heat and pressure are applied, the density of the conductive balls 340a is increased, and the conductive pattern layer including the bypass wiring 350 and the bonding pad 155 may be electrically connected.

여기서, 연성회로기판(300)의 부착시 우회배선(350)의 일단은 제1 공통전압 연장배선(152a)이 접속하는 본딩 패드(155)에 전기적으로 연결되고, 우회배선(350)의 타단은 제2 공통전압 연장배선(152b)이 접속하는 본딩 패드(155)에 전기적으로 연결되도록 조절될 수 있다. 이 경우, 제1 표시기판(100)의 공통전압 배선(150)은 연성회로기판(300)의 우회배선(350)과 전기적으로 연결될 수 있다. 즉, 공통전압 배선(150)은 제1 공통전압단자(162a), 제1 공통전압 연장배선(152a), 본딩 패드(155) 및 이방성 도전필름(340)을 통해 우회배선(350)의 일단과 연결되고, 제2 공통전압단자(162b), 제2 공통전압 연장배선(152b), 본딩 패드(155) 및 이방성 도전필름(340)을 통해 우회배선(350)의 타단과 연결될 수 있다. 따라서, 공통전압 배선(150)은 공통전압 연장 배선(152a, 152b) 및 우회배선(350)과 함께 전기적으로 폐쇄 루프(closed loop)를 구성할 수 있다. 이와 같은 구조는 정전기 손상을 최소화하는 데에 유리하다.Here, when the flexible circuit board 300 is attached, one end of the bypass wiring 350 is electrically connected to the bonding pad 155 to which the first common voltage extension wiring 152a is connected, and the other end of the bypass wiring 350 is The second common voltage extension wiring 152b may be adjusted to be electrically connected to the bonding pads 155 to which the second common voltage extension wiring 152b is connected. In this case, the common voltage wiring 150 of the first display substrate 100 may be electrically connected to the bypass wiring 350 of the flexible circuit board 300. That is, the common voltage wiring 150 is connected to one end of the bypass wiring 350 through the first common voltage terminal 162a, the first common voltage extension wiring 152a, the bonding pad 155, and the anisotropic conductive film 340. The second common voltage terminal 162b, the second common voltage extension wiring 152b, the bonding pad 155, and the anisotropic conductive film 340 may be connected to the other end of the bypass wiring 350. Accordingly, the common voltage line 150 may form an electrically closed loop together with the common voltage extension lines 152a and 152b and the bypass line 350. Such a structure is advantageous for minimizing electrostatic damage.

표시 장치(400)에 순간적인 정전기가 인가될 경우, 상대적으로 외측에 위치하는 높은 에너지의 정전기가 공통전압 배선(150)을 통해 유입되기 쉽다. 이 경우 유입된 정전기가 방전되지 않으면, 근접한 배선들이나 화소 영역(PA)의 소자들이 손상을 받을 우려가 있다. 그런데, 상술한 것처럼 공통전압 배선(150)을 공통전압 연장 배선(152a, 152b) 및 우회배선(350)과 함께 폐쇄 루프로 만들어주면, 유입된 정전기가 우회배선(350) 측으로 분산될 뿐만 아니라, 주변 배선이나 화소 영역(PA)으로 전달되는 시간을 지연시킬 수 있다. 따라서, 화소 영역(PA)의 소자들의 정전기 손상을 최소화할 수 있고, 그와 같은 손상에 기인한 비정상적인 화상이 표현되는 것을 방지할 수 있다. When instantaneous static electricity is applied to the display device 400, high energy static electricity, which is relatively located outside, is likely to flow through the common voltage line 150. In this case, if the introduced static electricity is not discharged, adjacent wires or elements of the pixel area PA may be damaged. However, as described above, when the common voltage wiring 150 is formed in a closed loop together with the common voltage extension wirings 152a and 152b and the bypass wiring 350, the introduced static electricity is distributed to the bypass wiring 350 side, The time transmitted to the peripheral line or the pixel area PA may be delayed. Therefore, the electrostatic damage of the elements of the pixel area PA can be minimized, and abnormal images resulting from such damage can be prevented from being represented.

이하, 본 발명의 다른 실시예들에 대해 설명한다. 이하의 실시예에서, 이전에 언급된 구성과 동일한 구성에 대해서는 동일 부호로 지칭하고, 그 설명을 생략하거나 간략화하기로 한다.Hereinafter, other embodiments of the present invention will be described. In the following embodiments, the same components as those previously mentioned are denoted by the same reference numerals, and description thereof will be omitted or simplified.

도 4는 본 발명의 다른 실시예에 따른 표시 장치의 평면도이다.4 is a plan view of a display device according to another embodiment of the present invention.

도 4를 참조하면, 본 실시예에 따른 표시 장치는 연성회로기판(301)이 복수의 도전 패턴층을 포함하고, 그에 따라 복수의 우회배선(351a, 351b, 351c)이 콘택(351d, 351e)을 통해 연결되어 있는 경우를 예시한다. 더욱 구체적으로 설명하면, 연성회로기판(301)은 제1 도전 패턴층 및 제2 도전 패턴층을 포함할 수 있다. 또한, 우회배선은 제1 우회배선(351a), 제2 우회배선(351b) 및 제3 우회배선(351c)을 포함할 수 있다. 제1 우회배선(351a) 및 제3 우회배선(351c)은 제1 도전 패턴층에 포함될 수 있다. 제2 우회배선(351b)은 제2 도전 패턴층에 포함될 수 있다. 제1 우회배선(351a)의 일단 및 제3 우회배선(351c)의 타단이 패널 접속영역(PCA)에 위치하며, 이방성 도전 필름(도 3의 340)에 의해 제1 표시기판(100)의 본딩 패드(도 3의 155)와 전기적으로 연결되는 점은 도 2의 실시예와 실질적으로 동일하다. 제1 우회배선(351a)의 타단은 제1 콘택(351d)을 통해 제2 우회배선(351b)의 일단과 전기적으로 연결된다. 제3 우회배선(351c)의 일단은 제2 콘택(351e)을 통해 제2 우회배선(351b)의 타단과 전기적으로 연결된다.Referring to FIG. 4, in the display device according to the present exemplary embodiment, the flexible circuit board 301 includes a plurality of conductive pattern layers, and thus, the plurality of bypass wirings 351a, 351b, and 351c contact the contacts 351d and 351e. For example, when connected via. In more detail, the flexible printed circuit board 301 may include a first conductive pattern layer and a second conductive pattern layer. In addition, the bypass wiring may include a first bypass wiring 351a, a second bypass wiring 351b, and a third bypass wiring 351c. The first bypass line 351a and the third bypass line 351c may be included in the first conductive pattern layer. The second bypass line 351b may be included in the second conductive pattern layer. One end of the first bypass line 351a and the other end of the third bypass line 351c are positioned in the panel connection area PCA and are bonded to the first display substrate 100 by the anisotropic conductive film (340 of FIG. 3). The electrical connection with the pad 155 of FIG. 3 is substantially the same as the embodiment of FIG. The other end of the first bypass line 351a is electrically connected to one end of the second bypass line 351b through the first contact 351d. One end of the third bypass line 351c is electrically connected to the other end of the second bypass line 351b through the second contact 351e.

본 실시예의 경우, 비록 우회배선(351a, 351b, 351c)이 복수의 배선으로 분리되어 있지만, 이들이 제1 콘택(351d) 및 제2 콘택(351e)을 통해 전기적으로 연결되어 있다. 따라서, 공통전압 배선(150) 및 공통전압 연장배선(152a, 152b)과 함께 전기적으로 폐쇄 루프를 구성할 수 있어, 도 2의 실시예와 유사하게 화소 영역(PA)의 소자들의 정전기 손상을 최소화할 수 있고, 그와 같은 손상에 기인한 비정상적인 화상이 표현되는 것을 방지할 수 있다.In the present embodiment, although the bypass wirings 351a, 351b, and 351c are separated into a plurality of wirings, they are electrically connected through the first contact 351d and the second contact 351e. Accordingly, an electrically closed loop may be configured together with the common voltage line 150 and the common voltage extension lines 152a and 152b, thereby minimizing electrostatic damage of the elements of the pixel area PA, similarly to the embodiment of FIG. 2. It is possible to prevent abnormal images resulting from such damage.

도 5는 본 발명의 또 다른 실시예에 따른 표시 장치의 평면도이다.5 is a plan view of a display device according to still another embodiment of the present invention.

도 5을 참조하면, 본 실시예에 따른 표시 장치는 우회배선(352)이 연성회로기판(302)의 타측 부근까지 연장되어 있는 점이 도 2의 실시예와 다른 점이다. 이와 같은 구조는 공통전압 배선(150), 공통전압 연장배선(152a, 152b), 우회배선(352)에 의해 형성되는 폐쇄 루프의 길이 더욱 증가시킨다. 따라서, 정전기를 더욱 잘 분산시킬 수 있고, 정전기가 주변 배선이나 화소 영역(PA)으로 전달되는 시간을 더욱 지연시킬 수 있다. 따라서, 화소 영역(PA)의 소자들의 정전기 손상을 최소화할 수 있고, 그와 같은 손상에 기인한 비정상적인 화상이 표현되는 것을 방지할 수 있다.Referring to FIG. 5, the display device according to the present exemplary embodiment differs from the embodiment of FIG. 2 in that the bypass wiring 352 extends to the vicinity of the other side of the flexible circuit board 302. Such a structure further increases the length of the closed loop formed by the common voltage wiring 150, the common voltage extension wirings 152a and 152b, and the bypass wiring 352. Therefore, the static electricity can be better dispersed, and the time for transferring the static electricity to the peripheral wiring or the pixel area PA can be further delayed. Therefore, the electrostatic damage of the elements of the pixel area PA can be minimized, and abnormal images resulting from such damage can be prevented from being represented.

도 6은 본 발명의 또 다른 실시예에 따른 표시 장치의 평면도이다.6 is a plan view of a display device according to still another embodiment of the present invention.

도 6을 참조하면, 본 실시예에 따른 표시 장치는 우회배선(353)이 연성회로기판(303)의 측변을 따라 연장된 점이 도 5의 실시예와 다른 점이다. 이와 같은 구조는 공통전압 배선(150), 공통전압 연장배선(152a, 152b), 우회배선(352)에 의해 형성되는 폐쇄 루프의 길이 더욱 더 증가시킬 수 있다. 따라서, 정전기를 더욱 잘 분산시킬 수 있고, 정전기가 주변 배선이나 화소 영역(PA)으로 전달되는 시간을 더욱 지연시킬 수 있다. 따라서, 화소 영역(PA)의 소자들의 정전기 손상을 최소화할 수 있고, 그와 같은 손상에 기인한 비정상적인 화상이 표현되는 것을 방지할 수 있다.Referring to FIG. 6, the display device according to the present exemplary embodiment differs from the embodiment of FIG. 5 in that the bypass line 353 extends along the side of the flexible circuit board 303. Such a structure may further increase the length of the closed loop formed by the common voltage wiring 150, the common voltage extension wirings 152a and 152b, and the bypass wiring 352. Therefore, the static electricity can be better dispersed, and the time for transferring the static electricity to the peripheral wiring or the pixel area PA can be further delayed. Therefore, the electrostatic damage of the elements of the pixel area PA can be minimized, and abnormal images resulting from such damage can be prevented from being represented.

도 7은 본 발명의 또 다른 실시예에 따른 표시 장치의 평면도이다.7 is a plan view of a display device according to still another embodiment of the present invention.

도 7을 참조하면, 본 실시예에 따른 표시 장치는 우회배선(354)이 연성회로기판(304)의 측변을 따라 복수회 연장되어 있는 점이 도 6의 실시예와 다른 점이다. 이와 같은 구조는 공통전압 배선(150), 공통전압 연장배선(152a, 152b), 우회배선(352)에 의해 형성되는 폐쇄 루프의 길이 더욱 더 증가시킬 수 있다. 따라서, 정전기를 더욱 잘 분산시킬 수 있고, 정전기가 주변 배선이나 화소 영역(PA)으로 전달되는 시간을 더욱 지연시킬 수 있다. 따라서, 화소 영역(PA)의 소자들의 정전기 손상을 최소화할 수 있고, 그와 같은 손상에 기인한 비정상적인 화상이 표현되는 것을 방지할 수 있다.Referring to FIG. 7, the display device according to the present exemplary embodiment differs from the embodiment of FIG. 6 in that the bypass wiring 354 extends a plurality of times along the side of the flexible circuit board 304. Such a structure may further increase the length of the closed loop formed by the common voltage wiring 150, the common voltage extension wirings 152a and 152b, and the bypass wiring 352. Therefore, the static electricity can be better dispersed, and the time for transferring the static electricity to the peripheral wiring or the pixel area PA can be further delayed. Therefore, the electrostatic damage of the elements of the pixel area PA can be minimized, and abnormal images resulting from such damage can be prevented from being represented.

도 8은 본 발명의 또 다른 실시예에 따른 표시 장치의 평면도이다.8 is a plan view of a display device according to still another embodiment of the present invention.

도 8을 참조하면, 본 실시예에 따른 표시 장치는 제1 공통전압단자(162a)에 접속한 공통전압 배선(151a)이 화소 영역(PA) 외측을 따라 반시계 방향으로 연장하고, 제2 공통전압단자(162b)에 접속한 공통전압 배선(151b)이 화소 영역(PA) 외측을 따라 시계 방향으로 연장하는 점까지는 도 2의 실시예와 동일하지만, 이들이 상호 연결되지 않는 점이 도 2의 실시예와 다른 점이다. 본 실시예에서, 공통전압 배선(151a, 151b), 공통전압 연장배선(152a, 152b) 및 우회 배선(350)이 폐쇄 루프를 형성하지 않을 수 있지만, 우회 배선으로의 방전 통로가 확보되므로, 정전기의 분산 및 지연 효과는 유효할 수 있다. Referring to FIG. 8, in the display device according to the present exemplary embodiment, the common voltage wire 151a connected to the first common voltage terminal 162a extends counterclockwise along the outside of the pixel area PA, and the second common voltage. 2 is the same as the embodiment of FIG. 2 until the common voltage wiring 151b connected to the voltage terminal 162b extends clockwise along the outside of the pixel area PA. However, the embodiment is not connected to each other. The difference is that. In the present embodiment, the common voltage wirings 151a and 151b, the common voltage extension wirings 152a and 152b, and the bypass wiring 350 may not form a closed loop, but discharge paths to the bypass wiring are secured, thereby preventing static electricity. The dispersion and delay effects of can be effective.

이상 첨부된 도면을 참조하여 본 발명의 실시예들을 설명하였지만, 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자는 본 발명의 그 기술적 사상이나 필수적인 특징을 변경하지 않고서 다른 구체적인 형태로 실시될 수 있다는 것을 이해할 수 있을 것이다. 그러므로 이상에서 기술한 실시예들은 모든 면에서 예시적인 것이며 한정적이 아닌 것으로 이해해야만 한다.While the present invention has been described in connection with what is presently considered to be practical exemplary embodiments, it is to be understood that the invention is not limited to the disclosed embodiments, but, on the contrary, You will understand. It is therefore to be understood that the above-described embodiments are illustrative in all aspects and not restrictive.

100: 제1 표시기판 150: 공통전압 배선
200: 제2 표시기판 300: 연성회로기판
350: 우회배선 400: 표시 장치
100: first display substrate 150: common voltage wiring
200: second display substrate 300: flexible circuit board
350: bypass wiring 400: display device

Claims (10)

공통전압 배선을 포함하는 제1 표시기판; 및
상기 제1 표시기판에 부착되며, 상기 공통전압 배선과 전기적으로 연결된 우회배선을 포함하는 연성회로 기판을 포함하되,
상기 공통전압 배선 및 상기 우회배선은 전기적으로 폐쇄 루프를 구성하는 표시 장치.
A first display substrate including a common voltage wiring; And
A flexible circuit board attached to the first display substrate and including a bypass wiring electrically connected to the common voltage wiring,
And the common voltage wiring and the bypass wiring constitute an electrically closed loop.
제1 항에 있어서,
상기 제1 표시기판은 화소 영역 및 구동 영역을 포함하고,
상기 구동 영역에 형성된 제1 공통전압 연장배선 및 제2 공통전압 연장배선을 더 포함하되,
상기 공통전압 배선은 상기 화소 영역을 둘러싸도록 배치되고,
상기 공통전압 배선의 일단은 상기 제1 공통전압 연장배선의 일단과 전기적으로 연결되고,
상기 공통전압 배선의 타단은 상기 제2 공통전압 연장배선의 일단과 전기적으로 연결되고,
상기 제1 공통전압 연장배선의 타단은 상기 우회배선의 일단과 전기적으로 연결되고,
상기 제2 공통전압 연장배선의 타단은 상기 우회배선의 타단과 전기적으로 연결되는 표시 장치.
The method according to claim 1,
The first display substrate includes a pixel area and a driving area.
Further comprising a first common voltage extension wiring and a second common voltage extension wiring formed in the driving region,
The common voltage wiring is disposed to surround the pixel area;
One end of the common voltage wiring is electrically connected to one end of the first common voltage extension wiring,
The other end of the common voltage wiring is electrically connected to one end of the second common voltage extension wiring,
The other end of the first common voltage extension wiring is electrically connected to one end of the bypass wiring,
And the other end of the second common voltage extension line is electrically connected to the other end of the bypass line.
제2 항에 있어서,
상기 연성회로기판은 일측에 패널 접속영역을 포함하고,
상기 우회배선의 일단 및 상기 우회배선의 타단은 상기 패널 접속영역에 이격하여 위치하되,
상기 우회배선은 상기 연성회로기판의 타측으로 연장되는 구간을 포함하는 표시 장치.
The method of claim 2,
The flexible printed circuit board includes a panel connection area at one side thereof.
One end of the bypass wiring and the other end of the bypass wiring are located spaced apart from the panel connection area,
The bypass line includes a section extending to the other side of the flexible circuit board.
제2 항에 있어서,
상기 제1 표시기판은 상기 구동 영역에 형성된 드라이버 IC를 더 포함하되,
상기 드라이버 IC는 제1 공통전압단자 및 제2 공통전압단자를 포함하고,
상기 제1 공통전압단자는 상기 공통전압 배선의 일단이 접속하고,
상기 제2 공통전압단자는 상기 공통전압 배선의 타단이 접속하는 표시 장치.
The method of claim 2,
The first display substrate further includes a driver IC formed in the driving region,
The driver IC includes a first common voltage terminal and a second common voltage terminal.
One end of the common voltage wiring is connected to the first common voltage terminal,
And the second common voltage terminal is connected to the other end of the common voltage wiring.
제2 항에 있어서,
상기 제1 표시기판과 상기 연성회로기판 사이에 개재되는 이방성 도전필름을 더 포함하되,
상기 우회배선은 제1 공통전압 연장배선 및 제2 공통전압 연장배선과 전기적으로 연결되는 표시 장치.
The method of claim 2,
Further comprising an anisotropic conductive film interposed between the first display substrate and the flexible circuit board,
The bypass line is electrically connected to the first common voltage extension line and the second common voltage extension line.
제1 항에 있어서,
상기 제1 표시기판에 대향하는 제2 표시기판; 및
상기 제1 표시기판과 상기 제2 표시기판 사이에 개재된 액정층을 더 포함하는 표시 장치.
The method according to claim 1,
A second display substrate facing the first display substrate; And
And a liquid crystal layer interposed between the first display substrate and the second display substrate.
화소 영역 및 구동 영역을 포함하는 제1 표시기판으로서, 적어도 부분적으로 화소 영역을 둘러싸는 공통전압 배선, 상기 공통전압 배선과 전기적으로 연결된 제1 공통전압 연장배선 및 제2 공통전압 연장배선을 포함하는 제1 표시기판; 및
상기 제1 표시기판의 상기 구동 영역에 부착되며, 일측에 패널 접속영역이 형성된 연성회로기판으로서, 우회배선을 포함하는 연성회로기판을 포함하되,
상기 우회배선은 일단은 상기 패널 접속영역에 위치하며, 상기 제1 공통전압 연장배선과 전기적으로 연결되고,
상기 우회배선의 타단은 상기 패널 접속영역에 위치하며, 상기 제2 공통전압 연장배선과 전기적으로 연결되는 표시 장치.
A first display substrate comprising a pixel region and a driving region, comprising: a common voltage wiring at least partially surrounding the pixel region, a first common voltage extension wiring electrically connected to the common voltage wiring, and a second common voltage extension wiring; A first display substrate; And
A flexible printed circuit board attached to the driving area of the first display substrate and having a panel connection area formed on one side thereof, the flexible printed circuit board including a bypass wiring,
One end of the bypass wiring is located in the panel connection region and is electrically connected to the first common voltage extension wiring.
The other end of the bypass line is positioned in the panel connection area, and is electrically connected to the second common voltage extension line.
제7 항에 있어서,
상기 우회배선의 일단 및 상기 우회배선의 타단은 상호 이격하여 위치하되,
상기 우회배선은 상기 연성회로기판의 타측으로 연장되는 구간을 포함하는 표시 장치.
The method of claim 7, wherein
One end of the bypass wiring and the other end of the bypass wiring are spaced apart from each other,
The bypass line includes a section extending to the other side of the flexible circuit board.
제7 항에 있어서,
상기 제1 표시기판과 상기 연성회로기판 사이에 개재되는 이방성 도전필름을 더 포함하되,
상기 우회배선은 제1 공통전압 연장배선 및 제2 공통전압 연장배선과 전기적으로 연결되는 표시 장치.
The method of claim 7, wherein
Further comprising an anisotropic conductive film interposed between the first display substrate and the flexible circuit board,
The bypass line is electrically connected to the first common voltage extension line and the second common voltage extension line.
제7 항에 있어서,
상기 제1 표시기판에 대향하는 제2 표시기판; 및
상기 제1 표시기판과 상기 제2 표시기판 사이에 개재된 액정층을 더 포함하는 표시 장치.
The method of claim 7, wherein
A second display substrate facing the first display substrate; And
And a liquid crystal layer interposed between the first display substrate and the second display substrate.
KR1020120080111A 2012-07-23 2012-07-23 Display apparatus KR20140013362A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020120080111A KR20140013362A (en) 2012-07-23 2012-07-23 Display apparatus

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020120080111A KR20140013362A (en) 2012-07-23 2012-07-23 Display apparatus

Publications (1)

Publication Number Publication Date
KR20140013362A true KR20140013362A (en) 2014-02-05

Family

ID=50263809

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020120080111A KR20140013362A (en) 2012-07-23 2012-07-23 Display apparatus

Country Status (1)

Country Link
KR (1) KR20140013362A (en)

Similar Documents

Publication Publication Date Title
US11009738B2 (en) Liquid crystal display device
US10042193B2 (en) Liquid crystal display device and method for manufacturing the same
KR102070195B1 (en) Display Apparatus
EP3112931A1 (en) Display device
US20210191201A1 (en) Display panel and manufacture method thereof, and display apparatus
CN106879172B (en) Printed circuit board and display device having the same
CN107360670B (en) Printed circuit board and display device including the same
KR102289634B1 (en) Flexible printed circuit board and display apparatus including the same
WO2017156874A1 (en) Electrostatic discharge circuit, display panel having electrostatic discharge circuit, and electrostatic discharge method
KR102251684B1 (en) Chip on film package and display apparatus having the same
JP2007249201A (en) Display panel
KR20130105163A (en) Semiconductor packages and display devices including the same
KR102215881B1 (en) Tape package and display apparatus having the same
US8624251B2 (en) Electronic panel
CN113341620B (en) Display device
KR101930861B1 (en) Flexible Printed Circuit Board and Display Apparatus Including the Same
JP2011022182A (en) Liquid crystal display device of lateral electric field system
KR20140013362A (en) Display apparatus
JP2011002609A (en) In-plane switching mode liquid crystal display device
CN113296301A (en) Display device
KR20100109802A (en) Display device
KR102113703B1 (en) Tape package and display panel module having the same
KR20140013210A (en) Flexible printed circuit board and display apparatus including the same
JP5055511B2 (en) Horizontal electric field type liquid crystal display device
KR102573913B1 (en) Display device having a thin substrate

Legal Events

Date Code Title Description
WITN Withdrawal due to no request for examination