KR20130066550A - 증대된 다수의 sim 시간 추적 - Google Patents

증대된 다수의 sim 시간 추적 Download PDF

Info

Publication number
KR20130066550A
KR20130066550A KR20120144615A KR20120144615A KR20130066550A KR 20130066550 A KR20130066550 A KR 20130066550A KR 20120144615 A KR20120144615 A KR 20120144615A KR 20120144615 A KR20120144615 A KR 20120144615A KR 20130066550 A KR20130066550 A KR 20130066550A
Authority
KR
South Korea
Prior art keywords
network
sim
timing
network connection
time base
Prior art date
Application number
KR20120144615A
Other languages
English (en)
Other versions
KR101448056B1 (ko
Inventor
샤오-펭 치
카이핑 리
넬슨 솔렌버거
웨이 루오
Original Assignee
브로드콤 코포레이션
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 브로드콤 코포레이션 filed Critical 브로드콤 코포레이션
Publication of KR20130066550A publication Critical patent/KR20130066550A/ko
Application granted granted Critical
Publication of KR101448056B1 publication Critical patent/KR101448056B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W56/00Synchronisation arrangements
    • H04W56/001Synchronization between nodes
    • H04W56/0015Synchronization between nodes one node acting as a reference for the others
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W56/00Synchronisation arrangements
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W52/00Power management, e.g. TPC [Transmission Power Control], power saving or power classes
    • H04W52/02Power saving arrangements
    • H04W52/0209Power saving arrangements in terminal devices
    • H04W52/0212Power saving arrangements in terminal devices managed by the network, e.g. network or access point is master and terminal is slave
    • H04W52/0216Power saving arrangements in terminal devices managed by the network, e.g. network or access point is master and terminal is slave using a pre-established activity schedule, e.g. traffic indication frame
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W76/00Connection management
    • H04W76/20Manipulation of established connections
    • H04W76/28Discontinuous transmission [DTX]; Discontinuous reception [DRX]
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W88/00Devices specially adapted for wireless communication networks, e.g. terminals, base stations or access point devices
    • H04W88/02Terminal devices
    • H04W88/06Terminal devices adapted for operation in multiple networks or having at least two operational modes, e.g. multi-mode terminals
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D30/00Reducing energy consumption in communication networks
    • Y02D30/70Reducing energy consumption in communication networks in wireless communication networks

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Mobile Radio Communication Systems (AREA)
  • Telephone Function (AREA)

Abstract

시간 추적을 위한 기술은 다수의 SIM들을 갖는 이동 통신 디바이스가 기지국과의 동기화를 더욱 정확하게 유지하는 것을 돕는다. 두 SIM들로부터의 동기화 정보를 사용함으로써, 상기 기술은 각각의 SIM에 대한 타이밍 정보를 더욱 빈번하게 그리고 더욱 정확하게 조절할 수 있다. 그 결과, 이동 통신 디바이스는 더욱 높은 정밀도의 기준 또는 증가된 전력 소비에 대한 필요 없이 정확하게 동기화하기 위한 증가된 능력을 나타낸다.

Description

증대된 다수의 SIM 시간 추적{ENHANCED MULTIPLE SIM TIME TRACKING}
1. 우선권 주장
본 출원은 다음의 미국 특허 가출원들에 대한 우선권의 이익을 주장한다:
2011년 12월 12일자로 출원되고 대리인 관리 번호 14528.00045인 미국 특허 출원 제61/569,621호;
2012년 1월 17일자로 출원되고 대리인 관리 번호 14528.00425인 미국 특허 출원 제61/587,521호; 및
2012년 2월 6일자로 출원되고 대리인 관리 번호 14528.00460인 미국 특허 출원 제61/595,546호.
2. 기술 분야
본 개시 내용은 다수의 가입자 식별 모듈(SIM : subscriber identity module)들을 갖는 통신 디바이스들에 관한 것이다. 또한, 개시 내용은 다수의 SIM들을 갖는 통신 디바이스들에서의 증대된 시간 추적에 관한 것이다.
거대한 고객 수요에 의해 만들어지는 전자 및 통신 기술들에서의 급속한 진보는 이동 통신 디바이스들의 광범위한 채택으로 귀착되었다. 이러한 디바이스들의 확산의 정도는 세계 인구의 거의 80%에서 전세계에 걸쳐 무선 가입자 연결들을 사용하는 일부 추정들을 고려하면 매우 분명하다. 또한, 다른 추정들은 (오직 3개의 예로서) 미국, 이탈리아, 및 영국은 이들 나라에 거주하는 사람보다 각 나라에서 사용 중인 더 많은 이동 전화들을 가지고 있음을 나타낸다.
비교적 최근, 셀룰러 전화 제조품들은 다수의 SIM 카드들을 포함하는 전화 설계들을 도입하였다. 각각의 SIM 카드는 동일한 네트워크 또는 상이한 네트워크들에 대한 별개의 연결을 가능하게 한다. 그 결과, SIM들은 전화의 소유자에게 예를 들어, 동일한 전화 하드웨어에 의해 취급되는 2개의 상이한 전화 번호들을 제공한다. 따라서, 다수의 SIM 방법은 상이한 물리적 번호들을 지닐 필요성을 어느 정도 완화하고, 다수의 SIM 통신 디바이스들에서의 개선은 이러한 디바이스들이 계속해서 소비자를 위한 매력적인 옵션(option)들이 되도록 할 것이다.
본 발명은 다수의 SIM들을 갖는 통신 디바이스들에서의 증대된 시간 추적을 위한 방법 및 시스템을 제공하는 것을 목적으로 한다.
일 측면에 따르면, 방법은,
제 1 SIM 네트워크 연결을 위하여 제 1 네트워크 활성 모드로부터 제 1 네트워크 유휴 모드로 변경하는 단계;
상기 제 1 네트워크 유휴 모드에 있는 동안, 상기 제 1 SIM 네트워크 연결으로부터 제 1 타이밍 정보를 수신하는 단계; 제 2 SIM 네트워크 연결으로부터 제 2 타이밍 정보를 수신하는 단계; 상기 제 1 및 제 2 타이밍 정보로부터 유휴 모드 시간 베이스(idle mode time base)를 위한 보상을 결정하는 단계; 및 상기 보상에 의해 상기 타이밍을 조절하는 단계에 의해, 능동 모드 시간 베이스보다 덜 정확한 상기 유휴 모드 시간 베이스에서의 부정확성을 보상하는 단계를 포함한다.
바람직하게는, 상기 방법은,
상기 제 1 네트워크 유휴 모드에 있는 동안, 그리고 제 2 SIM 네트워크 연결을 위한 제 2 네트워크 유휴 모드에 있는 동안, 유휴 모드 시간 베이스에서의 부정확성(inaccuracy)을 보상하는 단계를 더 포함한다.
바람직하게는, 상기 제 1 타이밍 정보를 수신하는 단계는,
상기 제 1 SIM 네트워크 연결 상에서 페이징 블록(paging block)을 수신하기 위하여 상기 제 1 SIM 네트워크 연결을 액세스(access)하는 단계를 포함한다.
바람직하게는, 상기 제 1 타이밍 정보는,
상기 제 1 SIM 네트워크 연결 상의 페이징 블록의 버스트(burst) 내의 비트들을 포함한다.
바람직하게는, 상기 제 2 타이밍 정보를 수신하는 단계는,
상기 제 2 SIM 네트워크 연결 상에서 페이징 블록을 수신하기 위하여 상기 제 2 SIM 네트워크 연결을 액세스하는 단계를 포함한다.
바람직하게는, 상기 제 2 타이밍 정보는,
상기 제 2 SIM 네트워크 연결 상의 상기 페이징 블록의 버스트 내의 비트들을 포함한다.
바람직하게는, 상기 보상은 상기 유휴 모드 시간 베이스(idle mode time base)에 대한 위상 조절(phase adjustment)을 포함한다.
일 측면에 따르면, 시스템은,
무선 주파수 통신 인터페이스를 포함하고,
상기 무선 주파수 통신 인터페이스는,
시간 베이스(time base); 및
상기 무선 주파수 통신 인터페이스 및 상기 시간 베이스와 통신하는 시스템 로직을 포함하고,
상기 시스템 로직은,
제 1 SIM 네트워크 연결로부터 제 1 타이밍 정보를 획득하고;
제 2 SIM 네트워크 연결로부터 제 2 타이밍 정보를 획득하고;
시간 베이스 보상을 결정하기 위하여 상기 제 1 타이밍 정보를 상기 제 2 타이밍 정보와 합성하고;
상기 시간 베이스 보상에 의해 상기 시간 베이스를 조절하도록 구성된다.
바람직하게는, 상기 시스템 로직은,
상기 제 1 SIM 네트워크 연결 상에서 제 1 네트워크 유휴 모드에 있는 동안에 상기 제 1 타이밍 정보를 획득하고,
상기 제 2 SIM 네트워크 연결 상에서 제 2 네트워크 유휴 모드에 있는 동안에 상기 제 2 타이밍 정보를 획득하도록 더 구성된다.
바람직하게는, 상기 시스템은 상기 제 1 SIM 네트워크 연결 상에서 페이징 블록을 수신하기 위하여 상기 제 1 SIM 네트워크 연결을 액세스함으로써 상기 제 1 타이밍 정보를 획득한다.
바람직하게는, 상기 제 1 타이밍 정보는,
상기 제 1 SIM 네트워크 연결 상의 상기 페이징 블록 내에 내장된 동기화 미드앰블 비트(synchronization midamble bit)들을 포함한다.
바람직하게는, 상기 제 2 타이밍 정보를 수신하는 것은, 상기 제 2 SIM 네트워크 연결 상에서 페이징 블록을 수신하기 위하여 상기 제 2 SIM 네트워크 연결을 액세스하는 것을 포함한다.
바람직하게는, 상기 제 2 타이밍 정보는,
상기 제 2 SIM 네트워크 연결 상의 상기 페이징 블록 내에 내장된 동기화 미드앰블 비트들을 포함한다.
바람직하게는, 상기 시간 베이스 보상은 상기 유휴 모드 시간 베이스에 대한 위상 조절을 포함한다.
일 측면에 따르면, 무선 주파수 통신 인터페이스는,
제 1 SIM 네트워크 연결이 유휴 모드에 있고, 타이밍 보상 루프에 연결된 수정 발진기를 포함하는 유휴 모드 네트워크 연결을 위한 시간 베이스(time base);
유휴 모드에 있는 제 2 SIM 네트워크 연결;
시간 추적 로직을 포함하는 프로세서 및 메모리를 포함하고,
상기 시간 추적 로직은,
상기 제 1 SIM 네트워크 연결로부터 타이밍 정보를 수신하고;
상기 제 2 SIM 네트워크 연결로부터 타이밍 정보를 수신하고;
상기 시간 베이스와, 상기 제 1 SIM 네트워크 연결로부터의 상기 타이밍 정보 사이의 제 1 타이밍 차이를 결정하고;
상기 시간 베이스와, 상기 제 2 SIM 네트워크 연결로부터의 특정 타이밍 정보 사이의 제 2 타이밍 차이를 결정하고;
상기 제 1 타이밍 차이 및 상기 제 2 타이밍 차이로부터 상기 시간 베이스에 대한 차분 조절(differential adjustment)을 결정하고;
상기 차분 조절을 포함하는 시간 베이스 조절로 상기 시간 베이스를 보상하도록 동작가능하다.
바람직하게는, 상기 로직은,
상기 제 1 타이밍 차이로부터 제 1 필터 출력을 생성하고;
상기 제 2 타이밍 차이로부터 제 2 필터 출력을 생성하도록 더 동작가능하고,
상기 차분 조절은 상기 두 필터 출력들로부터 획득된다.
바람직하게는, 상기 로직은,
상기 차분 조절 및 주파수 타이밍 에러로부터 상기 시간 베이스 조절을 결정하도록 더 동작가능하다.
바람직하게는, 상기 로직은,
상기 차분 조절과, 상기 제 1 타이밍 차이로부터 결정되는 필터 출력으로부터, 상기 시간 베이스 조절을 결정하도록 더 동작가능하다.
바람직하게는, 상기 로직은,
상기 차분 조절과, 상기 제 1 타이밍 차이로부터 결정되는 제 1 필터 출력과, 상기 제 2 타이밍 차이로부터 결정되는 제 2 필터 출력으로부터, 상기 시간 베이스 조절을 결정하도록 더 동작가능하다.
바람직하게는, 상기 로직은,
상기 차분 조절과, 상기 제 1 타이밍 차이로부터 결정되는 제 1 필터 출력과, 상기 제 2 타이밍 차이로부터 결정되는 제 2 필터 출력과, 주파수 타이밍 에러로부터, 상기 시간 베이스 조절을 결정하도록 더 동작가능하다.
본 발명에 따르면, 다수의 SIM들을 갖는 통신 디바이스들에서의 증대된 시간 추적을 위한 방법 및 시스템을 구현할 수 있다.
발명은 다음의 도면들 및 설명을 참조하여 더욱 양호하게 이해될 수 있다. 도면들에서, 유사한 참조 번호들은 상이한 도면들 전반에 걸쳐 대응하는 부분들을 지칭한다.
도 1은 다수의 SIM들을 갖는 사용자 단말의 예를 도시한다.
도 2는 페이징 블록 및 페이징 블록의 비트들의 예를 도시한다.
도 3은 페이징 블록을 이용하여 타이밍 에러를 결정하는 예를 도시한다.
도 4는 각각의 SIM에 대한 페이징 블록들의 스케줄링된 수신이 충돌할 수 있는 다수의 SIMS를 포함하는 사용자 단말의 예를 도시한다.
도 5는 시간 추적 로직이 타이밍 오프셋을 업데이트하기 위하여 SIM1의 페이징 블록들로부터의 타이밍 정보를 이용하는 다수의 SIMS를 포함하는 사용자 단말의 예를 도시한다.
도 6은 시간 추적 로직이 타이밍 오프셋을 업데이트하기 위하여 SIM1 및 SIM2의 페이징 블록들로부터의 타이밍 정보를 이용하는 다수의 SIMS를 포함하는 사용자 단말의 예를 도시한다.
도 7은 시간 추적 로직이 타이밍 오프셋을 업데이트하기 위하여 SIM1 및 SIM2의 페이징 블록들로부터의 타이밍 정보를 이용하는 다수의 SIMS를 포함하는 사용자 단말의 또 다른 예를 도시한다.
도 8은 시간 추적 로직이 타아밍 오프셋을 업데이트하기 위하여 SIM1의 페이징 블록들로부터의 타이밍 정보를 이용하는 다수의 SIMS를 포함하는 사용자 단말의 또 다른 예를 도시한다.
도 9는 시간 추적 로직이 타이밍 오프셋을 업데이트하기 위하여 SIM1 및 SIM2의 페이징 블록들로부터의 타이밍 정보를 이용하는 다수의 SIMS를 포함하는 사용자 단말의 예를 도시한다.
도 10은 시간 추적 로직이 타이밍 오프셋을 업데이트하기 위하여 SIM1 및 SIM2의 페이징 블록들로부터의 타이밍 정보를 이용하는 다수의 SIMS를 포함하는 사용자 단말의 또 다른 예를 도시한다.
도 11은 사용자 단말이 하드웨어, 소프트웨어, 또는 둘 모두로 구현할 수 있는 시간 추적 로직의 흐름도의 예를 도시한다.
이하의 논의는 사용자 단말을 참조한다. 사용자 단말은 다수의 상이한 형태들을 취할 수 있고 다수의 상이한 기능들을 가질 수 있다. 하나의 예로서, 사용자 단말은 무선 전화 호출들을 행할 수 있고 이 호출들을 수신할 수 있는 셀룰러 전화일 수 있다. 또한, 사용자 단말은 전화 호출들을 행하고 이 전화 호출들을 수신하는 것에 부가하여, 범용 애플리케이션(general purpose application)들을 실행하는 스마트폰(smartphone)일 수 있다. 사용자 단말은 추가적인 예들로서, 차량에서의 운전자 보조 모듈(driver assistance module), 긴급 트랜스폰더(emergency transponder), 페이저(pager), 위성 텔레비전 수신기(satellite television receiver), 네트워크화된 스테레오 수신기(networked stereo receiver), 컴퓨터 시스템, 음악 플레이어(music player), 또는 실질적으로 임의의 다른 디바이스를 포함하는, 네트워크에 무선으로 연결되는 실질적으로 임의의 디바이스일 수 있다. 이하의 논의는 다수의(예를 들어, 2개) SIM들을 포함하는 사용자 단말에서 심볼 타이밍을 추적하는 방법을 다룬다.
도 1은 다수의 SIM들, 이 예에서는 SIM1(102) 및 SIM2(104)를 갖는 사용자 단말(100)의 예를 도시한다. 전기적 및 물리적 인터페이스(106)는 SIM1(102)을 사용자 단말 하드웨어의 나머지, 예를 들어, 시스템 버스(110)에 연결한다. 이와 유사하게, 전기적 및 물리적 인터페이스(108)는 SIM2을 시스템 버스(110)에 연결한다.
사용자 단말(100)은 통신 인터페이스(112), 시스템 로직(system logic)(114), 및 사용자 인터페이스(118)를 포함한다. 시스템 로직(114)은 하드웨어, 소프트웨어, 펌웨어, 또는 다른 로직의 임의의 조합을 포함할 수 있다. 시스템 로직(114)은 예를 들어, 시스템 온 칩(SoC : system on a chip), 애플리케이션 특정 집적 회로(ASIC : application specific integrated circuit), 또는 다른 회로에서 구현될 수 있다. 시스템 로직(114)은 사용자 단말에서 임의의 희망하는 기능성(functionality)의 구현예의 일부이다. 그와 관련하여, 시스템 로직(114)은 예를 들면, 애플리케이션들의 실행, 사용자 입력들의 수락, 애플리케이션 데이터의 저장 및 검색, 셀룰러 전화 호출들, 무선 네트워크 연결들, 블루투스(Bluetooth) 연결들, 또는 다른 연결들의 수립, 유지, 및 종결, 및 사용자 인터페이스(118) 상에서의 관련 정보의 표시를 가능하게 하는 로직을 포함할 수 있다. 사용자 인터페이스(118)는 그래픽 사용자 인터페이스(graphical user interface), 터치 감응식 디스플레이(touch sensitive display), 음성 또는 얼굴 인식 입력(voice or facial recognition input)들, 버튼들, 스위치들, 및 다른 사용자 인터페이스 소자들을 포함할 수 있다.
통신 인터페이스(112)는 하나 이상의 트랜시버(transceiver)들을 포함할 수 있다. 트랜시버들은 변조/복조(modulation/demodulation) 회로, 증폭기들, 아날로그-디지털 및 디지털-아날로그 변환기들, 및/또는 하나 이상의 안테나들을 통해, 또는 물리적(예를 들어, 유선) 매체들을 통해 송신 및 수신하기 위한 다른 로직을 포함하는 무선 트랜시버(wireless transceiver)들일 수 있다. 하나의 구현예로서, 통신 인터페이스(112) 및 시스템 로직(114)은 BCM28150 HSPA+ 시스템-온-칩(SoC : system-on-a-chip) 기저대역 스마트폰 프로세서(baseband smartphone processor)에 의해 제어되는, BCM2091 EDGE/HSPA 멀티-모드(Multi-Mode), 멀티-대역(Multi-Band) 셀룰러 트랜시버(Cellular Transceiver) 및 BCM59056 진보된 전력 관리 유닛(PMU : power management unit)을 포함할 수 있다. 이들 집적회로들뿐만 아니라, 사용자 단말(100)을 위한 다른 하드웨어 및 소프트웨어 구현 옵션들도 캘리포니아 어바인(Irvine California)의 Broadcom Corporation으로부터 입수가능하다.
송신 및 수신된 신호들은 SIM들과 연관된 페이징 통지들을 포함하는 통신들을 현재 또는 미래에 지원하는 포맷들, 프로토콜들, 변조들, 주파수 채널들, 비트 레이트들, 및 인코딩들의 다양한 어레이(array) 중의 임의의 것을 따를 수 있다. 하나의 특정한 예로서, 통신 인터페이스(112)는 범용 이동 통신 시스템(UMTS : Universal Mobile Telecommunications System) 하에서 송신 및 수신을 지원할 수 있다. 그러나, 이하에 설명된 기술들은 3세대 파트너십 프로젝트(3GPP : 3rd Generation Partnership Project), GSM(R) 협회, 롱텀 에볼루션(LTE : Long Term Evolution)(TM) 노력들, 또는 다른 파트너십들 또는 표준들 본문들로부터 발생하는지에 따라 페이징(paging)을 포함하는 다른 통신 기술들에 적용가능하다.
사용자 단말(100)이 네트워크 상에서 데이터를 신뢰성 있게 송신 및 수신하기 위하여, 사용자 단말(100)은 그 내부 타이밍을 네트워크 상의 베이스 트랜시버 스테이션(BTS : base transceiver station)의 타이밍과 동기화할 수 있다. 사용자 단말(100)은 사용자 단말(100)의 내부 시간 베이스(time base)(140)를 BTS로부터 수신된 타이밍 정보와 정렬함으로써 네트워크의 BTS로부터의 타이밍과 동기화할 수 있다. 동기화를 보조하기 위하여, BTS는 주기적으로 타이밍 정보를 사용자 단말(100)로 송신하므로, 사용자 단말(100)은 그 내부 시간 베이스(140)를 정정할 수 있다. 타이밍 정보를 수신하기 위하여, 사용자 단말(100)은 동기화 채널(synchronization channel)을 활성으로 청취(listen)할 수 있거나, 페이징 채널(paging channel)을 주기적으로 청취할 수 있다.
사용자 단말(100)은 활성 모드(active mode) 또는 유휴 모드(idle mode)의 어느 하나에서 네트워크와 연결할 수 있다. 사용자 단말(100)이 활성 모드에서 네트워크에 연결할 때, 사용자 단말(100)은 빈번하게 네트워크와 통신하고 네트워크로부터 빈번하게 타이밍 정보를 수신한다. 네트워크 연결이 유휴 모드에 있을 때, 사용자 단말(100)은 감소된 전력의 "슬립(sleep)" 모드로 유지될 수 있고, 네트워크의 페이징 채널 상에 포함된 동기화 정보를 청취하기 위하여 주기적으로 "웨이크업(wake up)" 한다. 사용자 단말(100)은 예를 들어, 활성 모드 시간 베이스(142) 및 유휴 모드 시간 베이스(144)를 포함하는 다수의 내부 시간 베이스들을 사용할 수 있다. 활성 모드 시간 베이스(142)는 유휴 모드 시간 베이스(144)보다 더욱 정확할 수 있다. 활성 모드 시간 베이스(142)는 사용자 단말이 활성 모드에서 네트워크에 연결되어 있고 데이터를 활성으로 송신/수신하고 있는 동안에 이용될 수 있다. 사용자 단말(100)은 유휴 모드 시간 베이스(144)를 가질 수 있고, 이 유휴 모드 시간 베이스(144)는 사용자 단말(100)이 유휴 모드에서 네트워크에 연결되어 있고 활성으로 데이터를 송신/수신하지 않을 때에 이용된다. 사용자 단말(100)은 사용자 단말(100)이 슬립 모드로부터 웨이크업 해야 하는 특정한 시간을 결정하기 위하여 유휴 모드 시간 베이스(142)를 이용할 수 있다. 활성 모드 시간 베이스(142)가 더욱 정확할 수 있고 추가적인 전력을 소비할 수 있다는 사실로 인해, 사용자 단말(100)은 슬립 모드에 있는 동안에 활성 모드 시간 베이스(142)를 전력 차단할 수 있다.
사용자 단말(100)이 슬립 모드에 있고 BTS로부터 타이밍 정보를 수신하지 않는 기간들 동안에는, 사용자 단말(100)은 그 내부 시간 베이스(140)에 의존할 수 있다. 그러나, 내부 시간 베이스(140)는 부정확할 수 있고 BTS의 타이밍에 대해 "드리프트(drift)"될 수 있다. 시간 드리프트는 BTS의 위상(phase) 및/또는 주파수(frequency)에 대한 위상 에러 또는 주파수 에러로 인한 것일 수 있다. 사용자 단말(100)이 네트워크로부터 페이징 블록 내에 포함된 동기화 정보를 청취하기 위해 주기적으로 웨이크업 하지 않는다면, 사용자 단말(100)은 네트워크와의 동기화를 상실할 수 있다. 그 결과, 사용자 단말(100)은 네트워크로부터 페이징 표시자를 수신하지 못할 수도 있고, 네트워크가 사용자 단말(100)을 위해 지정한 호출(call), 메시지, 또는 데이터를 놓칠 수 있다.
유휴 모드일 때, 사용자 단말(100)은 네트워크로부터 페이징 블록 내에 포함된 동기화 정보를 수신하기 위하여 특정된 간격으로 웨이크업하도록 스케줄링될 수 있다. 특정된 간격은 백그라운드 페이징 스케줄(BPS : background paging schedule)에 기초한 것일 수 있다. 백그라운드 페이징 스케줄의 하나의 예로서, 네트워크의 불연속적인 수신 사이클(DRX : discontinuous reception cycle) 간격이 백그라운드 페이징 스케줄로서 이용될 수 있다. BPS는 네트워크에 의해 특정된 시간의 길이를 제공하고, 이 시간 동안에, 사용자 단말(100)은 페이징 블록 내에 포함된 동기화 정보를 청취하기 위한 기간들 사이에서 슬립 상태로 유지된다. BPS에 대한 시간의 길이는 네트워크를 동작시키는 특정 서비스 제공자에 의해 이용되는 특정 설정(setting)들 및 이용되는 통신 기술(예를 들어, GSM, CDMA, UMTS, 등)의 유형에 따라 변동될 수 있다. 하나의 네트워크를 위한 하나의 예로서, BPS는 2초일 수 있는 반면, 다른 네트워크들에 대하여, BPS는 더 짧거나 더 길 수 있다.
네트워크로부터의 동기화 정보는 페이징 채널 상에서 BTS로부터 사용자 단말(100)로 송신되는 페이징 블록 내에 포함될 수 있다. 도 2는 페이징 블록(202)의 예를 도시한다. 페이징 블록(202)은 페이징 블록에서 데이터의 버스트(burst)들을 포함할 수 있다. 예를 들어, 버스트(210)는 페이징 블록(202) 내에 포함된다. 버스트(210)는 데이터 비트들(212) 및 미드앰블(midamble)(220)을 포함한다. 미드앰블은 트레이닝 시퀀스(training sequence)와 같이, 페이징 블록(202)의 각각의 버스트 내에 포함될 수 있는 알려진 비트들의 시퀀스이다. 미드앰블은 각각의 버스트 내의 알려진 장소에 도달하므로, 미드앰블(220)은 동기화를 위하여 이용될 수 있다. 사용자 단말(100)이 미드앰블을 식별하고 위치결정할 때, 사용자 단말(100)은 데이터 버스트의 시작 위치 및/또는 정지 위치를 식별할 수 있다.
도 3은 타이밍 에러(306)를 결정하기 위하여 미드앰블(220)을 이용하는 예를 도시한다. 사용자 단말(100)은 예측된 도달 시간(302)에서 미드앰블(220)의 도달을 예측하기 위하여 그 내부 시간 베이스(140)를 이용할 수 있다. 일단 사용자 단말(100)이 미드앰블(220)을 식별하면, 사용자 단말(100)은 미드앰블(220)의 실제적인 도달 시간(304)을 식별한다. 예측된 도달 시간(302) 및 실제적인 도달 시간(304) 사이의 시간 차이는 타이밍 에러(306)로 귀착된다. 사용자 단말(100)은 다음 페이징 블록의 도달 시간을 예측할 때, 내부 시간 베이스(140)를 보상하기 위하여 타이밍 에러(306)를 이용할 수 있다.
다음 페이징 블록의 도달 시간을 예측하기 위하여, 사용자 단말(100)은 시간 추적 루프(time tracking loop)를 이용할 수 있다. 시간 추적 루프는 내부 시간 베이스(140)에서의 드리프트를 정정할 수 있다. 시간 추적 루프는 내부 시간 베이스(140)의 타이밍 드리프트를 설명하기 위한 정정 계수(correction factor)를 적용할 수 있다. 사용자 단말(100)이 페이징 블록을 수신하고 버스트로부터 타이밍 에러(306)를 결정할 때마다 정정 계수가 업데이트될 수 있다.
사용자 단말이 다수의 네트워크들에 연결하기 위한 다수의 SIM들을 가지는 경우, 사용자 단말은 다수의 네트워크들 상에서의 다수의 BTS와의 동기화를 요구할 수 있다. 각각의 네트워크(예를 들어, 네트워크(130) 또는 (132))는 그 자신의 타이밍 정보를 공급할 수 있고, BPS는 각각의 네트워크에 대한 상이한 시간 기간을 가질 수 있다. 사용자 단말(100)은 사용자 단말의 내부 시간 베이스(140) 및 각각의 네트워크에 대한 타이밍 사이에 존재할 수 있는 타이밍 차이를 추적할 수 있다. 그 결과, 사용자 단말(100)은 동기화되는 각각의 네트워크에 대한 상이한 정정 계수를 적용할 수 있다. 이하에서 더욱 구체적으로 설명되는 바와 같이, 사용자 단말(100)은 사용자 단말(100)에 대한 타이밍 정정 계수를 추적할 때, 하나의 네트워크, 어느 하나의 네트워크, 또는 둘 모두의 네트워크들로부터 수신된 타이밍 정보를 이용할 수 있다.
일부 구현예들에서, 사용자 단말(100)은 다수의 SIM들 사이에서 무선 주파수 자원(radio frequency resource)들을 공유할 수 있다. 그 결과, 둘 모두의 SIM들은 네트워크로부터 페이징 블록들을 동시에 수신할 수 없다. 예를 들어, 사용자 단말(100)이 SIM1 네트워크(130)로부터 페이징 블록을 수신하도록 스케줄링되고, 이와 동시에, 사용자 단말(100)은 SIM2 네트워크(132)로부터 페이징 블록을 수신하도록 스케줄링되는 상황들에서는, 둘 모두의 SIM들이 네트워크로부터 페이징 블록들을 동시에 수신할 수 없으므로, 페이징 블록들은 "충돌(collide)"한다. 다수의 네트워크들로부터의 페이징 블록들이 충돌할 때, 사용자 단말(100)은 SIM1 네트워크(130)로부터, 또는 SIM2 네트워크(132)로부터 페이징 블록을 수신하거나, 둘 중 어느 것으로부터도 페이징 블록을 수신하지 않을 것인지를 선택할 수 있다. 그 결과, 하나 또는 둘 모두의 페이징 블록들이 무시되거나 상실될 수 있다. 사용자 단말(100)이 페이징 블록을 무시하거나 상실하면, 사용자 단말은 다음으로 스케줄링되는 페이징 블록을 대기할 수 있다.
도 4는 다수의 네트워크들로부터의 페이징 블록들 사이의 "충돌들"의 예를 도시한다. 타이밍 그래프(400)는 사용자 단말(100)에 대해 지정되는 SIM1 네트워크(130) 및 SIM2 네트워크(132)로부터의 페이징 블록들의 스케줄을 도시한다. 페이징 블록들(402, 404, 및 406)은 BPS1 시간 간격(401)에서 SIM1 네트워크(130)에 의해 스케줄링된다. 페이징 블록들(412, 414, 416)은 BPS2 시간 간격(411)에서 SIM2 네트워크(132)에 의해 스케줄링된다. 스케줄에 기초하여, 페이징 블록(402) 및 페이징 블록(412)은 타이밍 중첩(420)에 의해 표시되는, 부분적으로 중첩하는 방식으로 사용자 단말(100)에 도달하도록 스케줄링된다. 페이징 블록(402) 및 페이징 블록(412)은 충돌(즉, 중첩)하도록 스케줄링되므로, 사용자 단말(100)은 페이징 블록(402), 또는 페이징 블록(412)을 수신하거나 둘 중의 어느 것도 수신하지 않도록 선택할 수 있다. 이와 유사하게, 페이징 블록(404) 및 페이징 블록(416)은 타이밍 중첩(432)에 의해 표시되는, 사용자 단말(100)에 동시에 도달하도록 스케줄링된다. 페이징 블록(404) 및 페이징 블록(416)은 충돌하도록 스케줄링되므로, 사용자 단말(100)은 페이징 블록(404) 또는 페이징 블록(416)을 수신하거나, 이 둘 모두를 수신하지 않도록 선택할 수 있다. 충돌들의 결과로서, 사용자 단말(100)은 SIM1 네트워크(130) 또는 SIM2 네트워크(132)의 어느 하나로부터 타이밍 정보를 수신하기 위한 기회들을 상실할 수 있다. 페이징 블록들이 충돌하고 사용자 단말(100)이 추가적인 페이징 블록들을 대기할 때, 내부 시간 베이스는 네트워크와의 동기화로부터 더욱 드리프트할 수 있다. 상실된 페이징 블록들의 결과로서, 사용자 단말(100)은 희망되는 바와 같이 빈번하게 타이밍 정정 계수를 업데이트할 수 없을 수도 있다. 따라서, 사용자 단말은 사용자 단말(100) 및 네트워크(130 또는 132) 사이의 동기화를 상실할 수 있다. 시스템 로직(114)은 어떤 장점들을 제공한다.
하나의 구현예에서, 시스템 로직(114)은 하나 이상의 프로세서들(116) 및 메모리(120)를 포함한다. 메모리(120)는 예를 들어, 프로세서(116)가 실행하는 시간 추적 로직(122)을 저장한다. 또한, 메모리(120)는 SIM1 네트워크 타이밍 정보(124), SIM2 네트워크 타이밍 정보(126), 및 시간 추적 파라미터들(128)을 저장할 수 있다. 이하에서 더욱 구체적으로 설명되는 바와 같이, 시간 추적 로직(122)은 타이밍 정정을 용이하게 하므로, 일부 페이징 블록들이 충돌할 때에도, 사용자 단말(100)은 각각의 네트워크와 더욱 정확하게 동기화할 수 있다. 시간 추적 로직(122)은 사용자 단말(100)이 연결되는 각각의 네트워크에 대한 내부 시간 베이스(140)의 드리프트를 독립적으로 추적할 수 있다. 시간 추적 로직(122)은 각각의 네트워크에 대한 독립적인 추적 루프들을 가짐으로써, 시간 베이스 드리프트를 독립적으로 추적할 수 있다. 예를 들어, 사용자 단말(100)이 유휴 모드에서 SIM1 네트워크(130)에 연결되면, 시간 추적 로직(122)은 SIM1 네트워크(130)로부터 수신된 페이징 블록들로부터 결정되는 타이밍 에러를 이용할 수 있다. SIM1 네트워크(130)로부터 수신된 페이징 블록들로부터의 타이밍 에러를 이용하면, 시간 추적 로직(122)은 적절한 정정 계수를 내부 시간 베이스(140)에 적용할 수 있다. 이와 유사하게, 사용자 단말(100)이 유휴 모드에서 SIM2 네트워크(132)에 연결되면, 시간 추적 로직(122)은 SIM2 네트워크(132)로부터 수신된 페이징 블록들로부터 결정되는 타이밍 에러를 이용할 수 있다. SIM2 네트워크(132)로부터 수신된 페이징 블록들로부터의 타이밍 에러를 이용하면, 시간 추적 로직(122)은 적절한 정정 계수를 내부 시간 베이스(140)에 적용할 수 있다.
또 다른 구현예에서, 시간 추적 로직(124)은 사용자 단말(100)이 연결될 수 있는 다수의 네트워크들로부터 수신된 페이징 블록들로부터 결정되는 타이밍 에러를 단일 추적 루프에 합성함으로써 내부 시간 베이스(140)의 드리프트를 추적할 수 있다. 예를 들어, 사용자 단말(100)이 SIM1 네트워크(130) 및 SIM2 네트워크(132)에 연결되면, 시간 추적 로직(122)은 사용자 단말(100)을 SIM1 네트워크(130) 및 SIM2 네트워크(132)와 동기화하기 위한 적절한 시간 베이스 보상(time base compensation)을 결정하기 위하여 SIM1 네트워크 페이징 블록들 및 SIM2 네트워크 페이징 블록들을 이용할 수 있다. 특히, 다수의 네트워크들로부터 수신된 페이징 블록들로부터 결정되는 타이밍 에러를 합성함으로써, 일부 페이징 블록들이 충돌하고 및/또는 상실될 때에도, 사용자 단말은 타이밍 보상을 더욱 빈번하게 업데이트하고 사용자 단말(100)의 타이밍을 네트워크의 타이밍에 더욱 정확하게 동기화하기 위하여 둘 모두의 네트워크들로부터 수신된 타이밍 정보를 활용할 수 있다.
시간 추적 유닛(122)은 개선된 시간 추적을 위하여 다수의 네트워크들로부터 수신된 페이징 블록들로부터 결정되는 타이밍 에러를 사용하기 위하여 어떤 시간 추적 파라미터들(128)을 이용할 수 있다. 프로세서(116)가 타이밍 정보를 계산하고 처리하므로, 시간 추적 로직(122)은 시간 추적 파라미터들(128)을 메모리(120) 내에 저장할 수 있고 시간 추적 파라미터들을 업데이트할 수 있다. 예를 들어, 사용자 단말(100)이 유휴 모드일 때, 페이징 블록이 SIM1 네트워크(130) 또는 SIM2 네트워크(132)로부터 수신될 때마다, 시간 추적 로직(122)은 시간 추적 파라미터들(128)을 업데이트할 수 있다.
하나의 구현예에서, 예시적인 시간 추적 파라미터들(128)은 다음의 표 1을 포함할 수 있다.
변수 파라미터 유형 설명
Figure pat00001
상수 1차 위상 고정 루프의 이득.
이 상수는 루프를 안정화하기 위해 이용될 수 있고, 1보다 작은 합리적인 수로 설정될 수 있다
Figure pat00002
상수 "델타 루프(delta loop"의 이득. 이 상수는 루프를 안정화하기 위해 이용될 수 있고. 1보다 작은 합리적인 수로 설정될 수 있다.
Figure pat00003
인덱스 현재의 페이징 블록의 수신을 나타내는 인덱스; n+1은 다음으로 스케줄링되는 페이징 블록
Figure pat00004
입력 n-번째 페이징 블록에 대한 네트워크 식별(예를 들어, SIM1 네트워크 또는 SIM2 네트워크)
Figure pat00005
입력 n-번째 페이징 블록으로부터의 측정된 타이밍 에러
Figure pat00006
내부 상태 변수 위상 에러로 인한 타이밍 조절을 나타내는 1차 루프 필터 출력
Figure pat00007
내부 상태 변수 다음으로 스케줄링되는 페이징 블록이 상이한 네트워크로부터 일 때에 적용되는 차분 조절
Figure pat00008
내부 변수 이전의 페이징 블록 및 현재의 페이징 블록 사이의 타이밍 조절
하나의 구현예에서, 위에서 열거된 시간 추적 파라미터들(128)을 이용하면, 시간 추적 로직(122)은 다음의 알고리즘을 구현할 수 있다.
Figure pat00009
도 5는 사용자 단말(100)에 대해 스케줄링되는 SIM1 네트워크(130) 및 SIM2 네트워크(132)로부터의 일련의 페이징 블록들을 포함하는 예시적인 타이밍 그래프(500)를 도시한다. 상기 설명된 바와 같이 무선 주파수 자원 공유 때문에, 이 예에서는, 페이징 블록들(412, 414, 및 418)이 SIM1 네트워크(130)로부터의 페이징 블록들과의 충돌로 인해 상실된다. 그 대신에, 사용자 단말(100)은 SIM1 네트워크(130)로부터 페이징 블록들(402, 404, 및 406)을 수신하도록 선택될 수 있다. 타이밍 그래프(500)를 좌측으로부터 우측으로 따르고 시간 추적 로직(122)의 하나의 구현예를 이용하여, 사용자 단말(100)은 페이징 블록(402)을 수신한다. 버스트의 미드앰블을 이용하여, 사용자 단말(100)은
Figure pat00010
이라고 표기된, 미드앰블의 예상된 도달 및 버스트의 미드앰블의 실제 도달 사이의 타이밍 에러를 결정한다. 시간 추적 로직(12)은 루프 필터 출력
Figure pat00011
을 결정하기 위하여 타이밍 에러
Figure pat00012
및 이득 계수
Figure pat00013
을 이용한다. 시간 추적 로직(122)은 이전의 차분 조절 계수,
Figure pat00014
로부터 현재 계산된 루프 필터 출력
Figure pat00015
을 감산(subtract)하여 차분 조절 계수,
Figure pat00016
을 업데이트한다. 사용자 단말(100)은 네트워크 식별 1을 갖는 네트워크(즉, SIM1 네트워크(130))를 현재 청취하고 있으므로, 시간 추적 로직(122)은
Figure pat00017
으로부터
Figure pat00018
을 감산한다는 것에 주목해야 한다. 시간 추적 로직(122)은 루프 필터 출력
Figure pat00019
을 이용하여 다음으로 스케줄링되는 페이징 블록에 대한 타이밍 조절
Figure pat00020
을 결정한다. 사용자 단말(100)은 다음 페이징 블록(404)의 예상된 도달을 예측하기 위하여 내부 시간 베이스(140)에 적용하기 위한 보상 계수로서, 타이밍 조절
Figure pat00021
을 이용할 수 있다. 사용자 단말(100)이 페이징 블록(402)을 수신하고 처리한 후, 다음 페이징 블록이 도달하는 것으로 스케줄링될 때까지 슬립 모드에 진입할 수 있다. 슬립 모드에 있는 동안, 사용자 단말(100)은 다음 페이징 블록(404)의 예상된 도달을 예측하기 위하여, 타이밍 조절
Figure pat00022
과 함께 그 내부 시간 베이스(140)를 이용할 수 있다.
사용자 단말(100)이 다음으로 스케줄링되는 페이징 블록(404)을 예상할 때, 사용자 단말은 페이징 블록(404)을 청취하기 위하여 슬립 모드로부터 웨이크업 한다. 또한, 버스트의 미드앰블을 이용하여, 사용자 단말(100)은
Figure pat00023
로 표기된, 미드앰블의 예상된 도달 및 버스트의 미드앰블의 실제적인 도달 사이의 타이밍 에러를 결정한다. 시간 추적 로직(122)은 루프 필터 출력
Figure pat00024
을 결정하기 위하여 타이밍 에러
Figure pat00025
및 이득 계수
Figure pat00026
을 이용한다. 시간 추적 로직(122)은 이전의 차분 조절 계수
Figure pat00027
로부터 현재 계산된 루프 필터 출력
Figure pat00028
를 감산하여 차분 조절 계수,
Figure pat00029
를 업데이트한다. 사용자 단말(100)은 네트워크 식별 1을 갖는 네트워크(즉, SIM1 네트워크(130))에 현재 청취하고 있으므로, 시간 추적 로직(122)은
Figure pat00030
으로부터
Figure pat00031
를 감산한다는 것에 주목해야 한다. 시간 추적 로직(122)은 루프 필터 출력
Figure pat00032
을 이용하여 다음으로 스케줄링되는 페이징 블록에 대한 타이밍 조절
Figure pat00033
을 결정한다. 사용자 단말(100)은 다음 페이징 블록(406)의 예상된 도달을 예측하기 위하여 내부 시간 베이스(140)에 적용하기 위한 보상 계수로서, 타이밍 조절
Figure pat00034
을 이용할 수 있다. 사용자 단말(100)이 페이징 블록(40)을 수신 및 처리한 후, 다음 페이징 블록이 도달하는 것으로 스케줄링될 때까지 슬립 모드에 진입할 수 있다. 슬립 모드에 있는 동안, 사용자 단말(100)은 다음 페이징 블록(406)의 예상된 도달을 예측하기 위하여, 타이밍 조절
Figure pat00035
과 함께 그 내부 시간 베이스(140)를 이용할 수 있다.
사용자 단말(100)이 다음으로 스케줄링되는 페이징 블록(406)을 예상할 때, 사용자 단말은 페이징 블록(406)을 청취하기 위하여 슬립 모드로부터 웨이크업 한다. 또한, 버스트의 미드앰블을 이용하여, 사용자 단말(100)은
Figure pat00036
라고 표기된, 미드앰블의 예상된 도달 및 버스트의 미드앰블의 실제적인 도달 사이의 타이밍 에러를 결정한다. 시간 추적 로직(122)은 루프 필터 출력
Figure pat00037
을 결정하기 위하여 타이밍 에러
Figure pat00038
및 이득 계수
Figure pat00039
를 이용한다. 시간 추적 로직(122)은 이전의 차분 조절 계수
Figure pat00040
로부터 현재 계산된 루프 필터 출력
Figure pat00041
을 감산하여 차분 조절 계수
Figure pat00042
를 업데이트한다. 사용자 단말(100)은 네트워크 식별 1(즉, SIM1 네트워크(130))을 갖는 네트워크를 현재 청취하고 있으므로, 시간 추적 로직(122)은
Figure pat00043
로부터
Figure pat00044
을 감산한다는 것에 주목해야 한다. 다음으로 스케줄링되는 페이징 블록에 대한 타이밍 조절
Figure pat00045
은 다음으로 스케줄링되는 페이징 블록이 동일한 네트워크 상에서 수신될 것인지 또는 페이징 블록이 또 다른 네트워크로부터 수신될 것인지에 의존되므로, 사용자 단말(100)이 다음으로 스케줄링되는 페이징 블록이 SIM1 네트워크(130) 또는 SIM2 네트워크(132)로부터 도달할 것인지를 결정할 때까지, 시간 추적 로직(122)은 다음 페이징 블록에 대한 타이밍 조절을 결정하지 않을 수도 있다.
도 6은 사용자 단말(100)이 유사한 일련의 페이징 블록들을 이용할 수 있는 방법의 또 다른 예를 도시한다. 타이밍 그래프(600)는 사용자 단말(100)에 대해 스케줄링되는 SIM1 네트워크(130) 및 SIM2 네트워크(132)로부터의 일련의 페이징 블록들을 포함한다. 상기 설명된 바와 같이 무선 주파수 자원 공유 때문에, 이 예에서는, 페이징 블록들(404, 406, 및 412)이 SIM1 네트워크(130) 및 SIM2 네트워크(132)로부터의 페이징 블록들 사이의 충돌들로 인해 상실된다. 그 대신에, 사용자 단말(100)은 페이징 블록들(402, 414, 416, 및 418)을 수신하도록 선택할 수 있다. 타이밍 그래프(600)를 좌측으로부터 우측으로 따르고 시간 추적 로직(122)의 하나의 구현예를 이용하여, 사용자 단말(100)은 페이징 블록(402)을 수신한다. 버스트의 미드앰블을 이용하여, 사용자 단말(100)은
Figure pat00046
으로 표기된, 미드앰블의 예상된 도달 및 버스트의 미드앰블의 실제적인 도달 사이의 타이밍 에러를 결정한다. 시간 추적 로직(122)은 루프 필터 출력
Figure pat00047
을 결정하기 위하여 타이밍 에러
Figure pat00048
및 이득 계수
Figure pat00049
를 이용한다. 시간 추적 로직(122)은 이전의 차분 조절 계수
Figure pat00050
로부터 현재 계산된 루프 필터 출력
Figure pat00051
을 감산하여 차분 조절 계수
Figure pat00052
을 업데이트한다. 사용자 단말(100)은 네트워크 식별 1을 갖는 네트워크(즉, SIM1 네트워크(130))를 현재 청취하고 있으므로, 시간 추적 로직(122)은
Figure pat00053
로부터
Figure pat00054
을 감산하는 것에 주목해야 한다. 시간 추적 로직(122)은 루프 필터 출력
Figure pat00055
을 이용하여 다음으로 스케줄링되는 페이징 블록에 대하여 타이밍 조절
Figure pat00056
을 결정하고, 차분 조절 계수
Figure pat00057
를 추가한다. 현재 수신되는 페이징 블록(402)은 다음으로 스케줄링되는 페이징 블록(414)이 SIM2 네트워크(132)로부터인 동안에는 SIM1 네트워크(130)로부터일 것이므로, 시간 추적 로직(122)은
Figure pat00058
을 추가하는 것에 주목해야 한다. 사용자 단말(100)은 다음 페이징 블록(414)의 예상된 도달을 예측하기 위하여 내부 시간 베이스(140)에 적용하기 위한 보상 계수로서, 타이밍 조절
Figure pat00059
을 이용할 수 있다. 사용자 단말(100)이 페이징 블록(402)을 수신하고 처리한 후, 다음 페이징 블록이 도달하도록 스케줄링될 때까지 슬립 모드에 진입할 수 있다. 슬립 모드에 있는 동안, 사용자 단말(100)은 다음 페이징 블록(414)의 예상된 도달을 예측하기 위하여 타이밍 조절
Figure pat00060
과 함께 그 내부 시간 베이스(140)를 이용할 수 있다.
사용자 단말(100)이 다음으로 스케줄링되는 페이징 블록(414)을 예상할 때, 사용자 단말은 페이징 블록(414)을 청취하기 위하여 슬립 모드로부터 웨이크업 한다. 또한, 버스트의 미드앰블을 이용하여, 사용자 단말(100)은
Figure pat00061
라고 표기된, 미드앰블의 예상된 도달 및 버스트의 미드앰블의 실제적인 도달 사이의 타이밍 에러를 결정한다. 시간 추적 로직(122)은 루프 필터 출력
Figure pat00062
을 결정하기 위하여 타이밍 에러
Figure pat00063
및 이득 계수
Figure pat00064
를 이용한다. 시간 추적 로직(122)은 현재 계산된 루프 필터 출력
Figure pat00065
및 이전의 차분 조절 계수
Figure pat00066
를 가산(add)하여 차분 조절 계수
Figure pat00067
를 업데이트한다. 사용자 단말(100)은 네트워크 식별 2를 갖는 네트워크(즉, SIM2 네트워크(132))를 현재 청취하고 있으므로, 시간 추적 로직(122)은
Figure pat00068
Figure pat00069
을 가산하는 것에 주목해야 한다. 시간 추적 로직(122)은 루프 필터 출력
Figure pat00070
을 이용하여 다음으로 스케줄링되는 페이징 블록에 대하여 타이밍 조절
Figure pat00071
을 결정한다. 현재 수신되는 페이징 블록(414)은 SIM2 네트워크(132)로부터이고 다음으로 스케줄링되는 페이징 블록(416)도 SIM2 네트워크(132)로부터이므로, 시간 추적 로직(122)은
Figure pat00072
를 가산하거나 감산하지 않는다는 것에 주목해야 한다. 사용자 단말(100)은 다음 페이징 블록(416)의 예상된 도달을 예측하기 위하여 내부 시간 베이스(140)에 적용하기 위한 보상 계수로서, 타이밍 조절
Figure pat00073
을 이용할 수 있다. 사용자 단말(100)이 페이징 블록(414)을 수신하고 처리한 후, 다음 페이징 블록이 도달하도록 스케줄링될 때까지 슬립 모드에 진입할 수 있다. 슬립 모드에 있는 동안, 사용자 단말(100)은 다음 페이징 블록(416)의 예상된 도달을 예측하기 위하여, 타이밍 조절
Figure pat00074
과 함께 그 내부 시간 베이스(140)를 이용할 수 있다.
사용자 단말(100)이 다음으로 스케줄링되는 페이징 블록(416)을 예상할 때, 사용자 단말은 페이징 블록(416)을 청취하기 위하여 슬립 모드로부터 웨이크업 한다. 또한, 버스트의 미드앰블을 이용하여, 사용자 단말(100)은
Figure pat00075
라고 표기된, 미드앰블의 예상된 도달 및 버스트의 미드앰블의 실제적인 도달 사이의 타이밍 에러를 결정한다. 시간 추적 로직(122)은 루프 필터 출력
Figure pat00076
을 결정하기 위하여 타이밍 에러
Figure pat00077
및 이득 계수
Figure pat00078
를 이용한다. 시간 추적 로직(122)은 현재 계산된 루프 필터 출력
Figure pat00079
및 이전의 차분 조절 계수
Figure pat00080
를 가산하여, 차분 조절 계수
Figure pat00081
를 업데이트한다. 사용자 단말(100)은 네트워크 식별 2(즉, SIM2 네트워크(132))를 현재 청취하고 있으므로, 시간 추적 로직(122)은
Figure pat00082
Figure pat00083
를 가산하는 것에 주목해야 한다. 사용자 단말(100)은 다음 페이징 블록(418)의 예상된 도달을 예측하기 위하여 내부 시간 베이스(140)에 적용하기 위한 보상 계수로서, 타이밍 조절
Figure pat00084
을 이용할 수 있다. 사용자 단말(100)이 페이징 블록(416)을 수신하고 처리한 후, 다음 페이징 블록이 도달하도록 스케줄링될 때까지 슬립 모드에 진입할 수 있다. 슬립 모드에 있는 동안, 사용자 단말(100)은 다음 페이징 블록(418)의 예상된 도달을 예측하기 위하여, 타이밍 조절
Figure pat00085
과 함께 그 내부 시간 베이스(140)를 이용할 수 있다.
사용자 단말(100)이 다음으로 스케줄링되는 페이징 블록(418)을 예상할 때, 사용자 단말은 페이징 블록(418)을 청취하기 위하여 슬립 모드로부터 웨이크업 한다. 또한, 버스트의 미드앰블을 이용하여, 사용자 단말(100)은
Figure pat00086
라고 표기된, 미드앰블의 예상된 도달 및 버스트의 미드앰블의 실제적인 도달 사이의 타이밍 에러를 결정한다. 시간 추적 로직(122)은 루프 필터 출력
Figure pat00087
를 결정하기 위하여 타이밍 에러
Figure pat00088
및 이득 계수
Figure pat00089
을 이용한다. 시간 추적 로직(122)은 현재 계산된 루프 필터 출력
Figure pat00090
및 이전의 차분 조절 계수
Figure pat00091
를 가산하여, 차분 조절 계수
Figure pat00092
를 업데이트한다. 사용자 단말(100)은 네트워크 식별 2를 갖는 네트워크(즉, SIM2 네트워크(132))를 현재 청취하고 있으므로, 시간 추적 로직(122)은
Figure pat00093
Figure pat00094
을 가산하는 것에 주목해야 한다. 다음으로 스케줄링되는 페이징 블록에 대한 타이밍 조절
Figure pat00095
은 다음으로 스케줄링되는 페이징 블록이 동일한 네트워크 상에서 수신될 것인지, 또는 페이징 블록이 또 다른 네트워크로부터 수신될 것인지에 의존하므로, 사용자 단말(100)이 다음으로 스케줄링되는 페이징 블록이 SIM1 네트워크(130)로부터 또는 SIM2 네트워크(132)로부터 도달할 것인지를 결정할 때까지, 시간 추적 로직(122)은 다음 페이징 블록에 대한 타이밍 조절을 결정하지 않을 수도 있다.
도 7은 사용자 단말(100)이 유사한 일련의 페이징 블록들을 이용할 수 있는 방법의 또 다른 예를 도시한다. 타이밍 그래프(700)는 사용자 단말(100)에 대해 스케줄링되는 SIM1 네트워크(130) 및 SIM2 네트워크(132)로부터의 일련의 페이징 블록들을 포함한다. 상기 설명된 바와 같은 무선 주파수 자원 공유 때문에, 이 예에서는, 페이징 블록들(412, 416, 및 418)이 SIM1 네트워크(130) 및 SIM2 네트워크(132)로부터의 페이징 블록들 사이의 페이징 블록들 충돌들로 인해 상실된다. 그 대신에, 사용자 단말(100)은 페이징 블록들(402, 414, 404, 및 406)을 수신하도록 선택할 수 있다. 타이밍 그래프(700)를 좌측으로부터 우측으로 따르고 시간 추적 로직(122)의 하나의 구현예를 이용하여, 사용자 단말(100)은 페이징 블록(402)을 수신한다. 버스트의 미드앰블을 이용하여, 사용자 단말(100)은
Figure pat00096
이라고 표기된, 미드앰블의 예상된 도달 및 버스트의 미드앰블의 실제적인 도달 사이의 타이밍 에러를 결정한다. 시간 추적 로직(122)은 루프 필터 출력
Figure pat00097
을 결정하기 위하여 타이밍 에러
Figure pat00098
및 이득 계수
Figure pat00099
를 이용한다. 시간 추적 로직(122)은 이전의 차분 조절 계수
Figure pat00100
로부터 현재 계산된 루프 필터 출력
Figure pat00101
을 감산하여, 차분 조절 계수
Figure pat00102
를 업데이트한다. 사용자 단말(100)이 네트워크 식별 1을 갖는 네트워크(즉, SIM1 네트워크(130))를 현재 청취하고 있으므로 시간 추적 로직(122)은
Figure pat00103
로부터
Figure pat00104
을 감산하는 것에 주목해야 한다. 시간 추적 로직(122)은 루프 필터 출력
Figure pat00105
을 이용하여 다음으로 스케줄링되는 페이징 블록(414)에 대한 타이밍 조절
Figure pat00106
을 결정하고, 차분 조절 계수
Figure pat00107
를 가산한다. 현재 수신되는 페이징 블록(402)은 SIM1 네트워크(130)로부터인 반면, 다음으로 스케줄링되는 페이징 블록(414)은 SIM2 네트워크(132)로부터이므로, 시간 추적 로직(122)은
Figure pat00108
를 가산하는 것에 주목해야 한다. 사용자 단말(100)은 다음 페이징 블록(414)의 예상된 도달을 예측하기 위하여 내부 시간 베이스(140)에 적용하기 위한 보상 계수로서, 타이밍 조절
Figure pat00109
을 이용할 수 있다. 사용자 단말(100)이 페이징 블록(402)을 수신하고 처리한 후, 다음 페이징 블록이 도달하도록 스케줄링될 때까지 슬립 모드에 진입할 수 있다. 슬립 모드에 있는 동안, 사용자 단말(100)은 다음 페이징 블록(414)의 예상된 도달을 예측하기 위하여, 타이밍 조절
Figure pat00110
과 함께 그 내부 시간 베이스(140)를 이용할 수 있다.
사용자 단말(100)이 다음으로 스케줄링되는 페이징 블록(414)을 예상할 때, 사용자 단말은 페이징 블록(414)을 청취하기 위하여 슬립 모드로부터 웨이크업 한다. 또한, 버스트의 미드앰블을 이용하여, 사용자 단말(100)은
Figure pat00111
라고 표기된, 미드앰블의 예상된 도달 및 버스트의 미드앰블의 실제적인 도달 사이의 타이밍 에러를 결정한다. 시간 추적 로직(122)은 루프 필터 출력
Figure pat00112
을 결정하기 위하여 타이밍 에러
Figure pat00113
및 이득 계수
Figure pat00114
를 이용한다. 시간 추적 로직(122)은 현재 계산된 루프 필터 출력
Figure pat00115
및 이전의 차분 조절 계수
Figure pat00116
를 가산하여, 차분 조절 계수
Figure pat00117
를 업데이트한다. 사용자 단말(100)은 네트워크 식별 2를 갖는 네트워크(즉, SIM2 네트워크(132))를 현재 청취하고 있으므로, 시간 추적 로직(122)은
Figure pat00118
Figure pat00119
을 가산하는 것에 주목해야 한다. 시간 추적 로직(122)은 루프 필터 출력
Figure pat00120
을 이용하여 다음으로 스케줄링되는 페이징 블록에 대한 타이밍 조절
Figure pat00121
을 결정하고, 차분 조절 계수
Figure pat00122
를 감산한다. 현재 수신되는 페이징 블록(414)은 SIM2 네트워크(132)로부터인 반면, 다음으로 스케줄링되는 페이징 블록(404)은 SIM1 네트워크(130)로부터이므로, 시간 추적 로직(122)은
Figure pat00123
를 감산하는 것에 주목해야 한다. 사용자 단말(100)은 다음 페이징 블록(404)의 예상된 도달을 예측하기 위하여 내부 시간 베이스(140)에 적용하기 위한 보상 계수로서, 타이밍 조절
Figure pat00124
을 이용할 수 있다. 사용자 단말(100)이 페이징 블록(414)을 수신하고 처리한 후, 다음 페이징 블록이 도달하도록 스케줄링될 때까지 슬립 모드에 진입할 수 있다. 슬립 모드에 있는 동안, 사용자 단말(100)은 다음 페이징 블록(404)의 예상된 도달을 예측하기 위하여, 타이밍 조절
Figure pat00125
과 함께 그 내부 시간 베이스(140)를 이용할 수 있다.
사용자 단말(100)이 다음으로 스케줄링되는 페이징 블록(404)을 예상할 때, 사용자 단말은 페이징 블록(404)을 청취하기 위하여 슬립 모드로부터 웨이크업 한다. 또한, 버스트의 미드앰블을 이용하여, 사용자 단말(100)은
Figure pat00126
라고 표기된, 미드앰블의 예상된 도달 및 버스트의 미드앰블의 실제적인 도달 사이의 타이밍 에러를 결정한다. 시간 추적 로직(122)은 루프 필터 출력
Figure pat00127
을 결정하기 위하여 타이밍 에러
Figure pat00128
및 이득 계수
Figure pat00129
를 이용한다. 시간 추적 로직(122)은 이전의 차분 조절 계수
Figure pat00130
로부터 현재 계산된 루프 필터 출력
Figure pat00131
을 감산하여, 차분 조절 계수
Figure pat00132
를 업데이트한다. 사용자 단말(100)은 네트워크 식별 1을 갖는 네트워크(즉, SIM1 네트워크(130))를 현재 청취하고 있으므로, 시간 추적 로직(122)은
Figure pat00133
로부터
Figure pat00134
을 감산한다는 것에 주목해야 한다. 시간 추적 로직(122)은 루프 필터 출력
Figure pat00135
을 이용하여 다음으로 스케줄링되는 페이징 블록에 대한 타이밍 조절
Figure pat00136
을 결정한다. 현재 수신되는 페이징 블록(404)은 SIM1 네트워크(130)로부터이고 다음으로 스케줄링되는 페이징 블록(406)도 SIM1 네트워크(130)로부터이므로, 시간 추적 로직(122)은
Figure pat00137
를 가산 또는 감산하지 않는다는 것에 주목해야 한다. 사용자 단말(100)은 다음 페이징 블록(406)의 예상된 도달을 예측하기 위하여 내부 시간 베이스(140)에 적용하기 위한 보상 계수로서, 타이밍 조절
Figure pat00138
을 이용할 수 있다. 사용자 단말(100)이 페이징 블록(404)을 수신하고 처리한 후, 다음 페이징 블록이 도달하도록 스케줄링될 때까지 슬립 모드에 진입할 수 있다. 슬립 모드에 있는 동안, 사용자 단말(100)은 다음 페이징 블록(406)의 예상된 도달을 예측하기 위하여, 타이밍 조절
Figure pat00139
과 함께 그 내부 시간 베이스(140)를 이용할 수 있다.
사용자 단말(100)이 다음으로 스케줄링되는 페이징 블록(406)을 예상할 때, 사용자 단말은 페이징 블록(406)을 청취하기 위하여 슬립 모드로부터 웨이크업 한다. 또한, 버스트의 미드앰블을 이용하여, 사용자 단말(100)은
Figure pat00140
라고 표기된, 미드앰블의 예상된 도달 및 버스트의 미드앰블의 실제적인 도달 사이의 타이밍 에러를 결정한다. 시간 추적 로직(122)은 루프 필터 출력
Figure pat00141
을 결정하기 위하여 타이밍 에러
Figure pat00142
및 이득 계수
Figure pat00143
를 이용한다. 시간 추적 로직(122)은 이전의 차분 조절 계수
Figure pat00144
로부터 현재 계산된 루프 필터 출력
Figure pat00145
을 감산하여, 차분 조절 계수
Figure pat00146
를 업데이트한다. 사용자 단말(100)은 네트워크 식별 1을 갖는 네트워크(즉, SIM1 네트워크(130))를 현재 청취하고 있으므로, 시간 추적 로직(122)은
Figure pat00147
로부터
Figure pat00148
를 감산하는 것에 주목해야 한다. 다음으로 스케줄링되는 페이징 블록에 대한 타이밍 조절
Figure pat00149
은 다음으로 스케줄링되는 페이징 블록이 동일한 네트워크 상에서 수신될 것인지, 또는 페이징 블록이 또 다른 네트워크로부터 수신될 것인지에 의존하므로, 사용자 단말(100)이 다음으로 스케줄링되는 페이징 블록이 SIM1 네트워크(130)로부터 또는 SIM2 네트워크(132)로부터 도달할 것인지를 결정할 때까지, 시간 추적 로직(122)은 다음 페이징 블록에 대한 타이밍 조절을 결정하지 않을 수도 있다.
도 6 내지 도 8을 통해 도시된 바와 같이, 시간 추적 로직(122)은 페이징 블록들이 충돌하더라도, 내부 시간 베이스(140)의 위상 타이밍 에러를 보상하기 위하여 SIM1 네트워크(130) 또는 SIM2 네트워크(132)의 어느 하나로부터의 페이징 블록들을 이용할 수 있다. 일부 구현예들에서, 시간 추적 로직(122)은 내부 시간 베이스의 주파수 드리프트로 인한 주파수 타이밍 에러를 보상할 수도 있다. 사용자 단말(100)이 다음 페이징 블록의 도달을 예측할 때, 내부 시간 베이스를 보상하기 위하여, 주파수 타이밍 에러는 위상 타이밍 에러와 함께 이용될 수 있다.
이러한 구현예에서, 예시적인 시간 추적 파라미터들(128)은 다음을 포함할 수 있다:
변수 파라미터 유형 설명
Figure pat00150
상수 1차 위상 고정 루프의 이득.
이 상수는 루프를 안정화하기 위해 이용될 수 있고, 1보다 작은 유리수로 설정될 수 있다
Figure pat00151
상수 "델타 루프(delta loop)"의 이득. 이 상수는 루프를 안정화하기 위해 이용될 수 있고, 1보다 작은 유리수로 설정될 수 있다
Figure pat00152
상수 내부 시간 베이스 드리프트의 이득. 이 상수는 내부 시간 베이스 드리프트에 대한 업데이트들을 안정화하기 위해 이용될 수 있고, 1보다 작은 유리수로 설정될 수 있다
Figure pat00153
상수 내부 시간 베이스 드리프트를 추정함에 있어서 이용되는 평균 윈도우의 (시간에 있어서의) 길이
Figure pat00154
인덱스 현재의 페이징 블록의 수신을 나타내는 인덱스; n+1은 다음으로 스케줄링되는 페이징 블록이다
Figure pat00155
입력 n번째 페이징 블록을 위한 네트워크 식별(예를 들어, SIM1 네트워크 또는 SIM2 네트워크)
Figure pat00156
입력 n번째 페이징 블록으로부터의 측정된 타이밍 에러
Figure pat00157
입력 마지막 페이징 블록이 수신된 이후의 시간
Figure pat00158
내부 상태 변수 1차 루프 필터 출력
Figure pat00159
내부 상태 변수 다음으로 스케줄링되는 페이징 블록이 상이한 네트워크로부터일 때에 인가되는 차분 조절
Figure pat00160
내부 상태 변수 내부 시간 베이스의 추정된 드리프트 레이트(헤르쯔)
Figure pat00161
내부 변수 이전의 페이징 블록 및 현재의 페이징 블록 사이의 타이밍 조절
Figure pat00162
내부 상태 변수 내부 시간 베이스의 누적 카운트들
Figure pat00163
내부 상태 변수 누적 타이밍 조절들
Figure pat00164
출력 다음 페이징 블록을 위한 시간 베이스 조절
상기 열거된 시간 추적 파라미터들을 이용하여, 시간 추적 로직(122)은 다음의 알고리즘을 구현할 수 있다:
Figure pat00165
상기 파라미터들 및 알고리즘을 이용하는 하나의 구현예에서, 시간 추적 로직(122)은 위상 타이밍 에러로 인한 시간 베이스 조절을 결정하는 것에 부가하여, 내부 시간 베이스의 주파수 드리프트로 인한 조절을 포함할 수 있다. 시간 추적 로직(122)은 추정된 내부 시간 베이스 주파수 드리프트
Figure pat00166
를, 최종 페이징 블록이 수신된 이후에 경과된 시간
Figure pat00167
과 승산(multiply)함으로써, 내부 시간 베이스의 주파수 드리프트로 인한 시간 베이스 조절을 추정할 수 있다. 내부 시간 베이스 주파수 드리프트
Figure pat00168
는 평균 윈도우(averaging window) L을 이용하여 일련의 페이징 블록들을 통해 추정될 수 있다. 시간 추적 로직(122)은 페이징 블록들의 수신 사이에 경과되는 실제적인 시간
Figure pat00169
을 누산(accumulate)하고, 누산된 위상 타이밍 에러
Figure pat00170
를 누산한다. 경과되는 실제적인 시간
Figure pat00171
이 평균 윈도우의 길이 L을 초과할 때마다, 시간 추적 로직(122)은 추정된 내부 시간 베이스 주파수 드리프트
Figure pat00172
를 업데이트할 수 있다. 시간 추적 로직(122)은 평균 윈도우의 길이 L에 의해 제산(divide)되는 누산된 위상 타이밍 에러
Figure pat00173
에 의해 승산되는 이득 상수
Figure pat00174
에 의해 계산되는 추정된 주파수 에러에 의해, 추정된 내부 시간 베이스 주파수 드리프트
Figure pat00175
를 업데이트할 수 있다. 또한, 시간 추적 로직(122)은 페이징 블록들의 수신 사이에 경과된 실제적인 시간을 누산할 수 있고, 각각의 SIM에 대한 누산된 위상 타이밍 에러를 독립적으로 누산할 수 있다.
도 8 내지 도 10은 도 5 내지 도 7의 측면들과 유사하다. 상기 논의된 바와 같이, 페이징 블록들이 충돌하더라도, 그리고 페이징 블록들이 상이한 SIM 네트워크들로부터 도달하더라도, 시간 추적 로직(122)은 내부 시간 베이스(140)의 위상 타이밍 에러를 보상하기 위하여 SIM1 네트워크(130) 또는 SIM2 네트워크(132) 중의 어느 하나로부터의 페이징 블록들을 이용할 수 있다. 페이징 블록의 각각의 수신을 위하여, 시간 추적 로직(122)은 도 5 내지 도 7에 대해 상기 설명된 것과 동일한 방식으로
Figure pat00176
Figure pat00177
를 계산할 수 있다. 그러나, 다음 페이징 블록의 예상된 도달을 예측하기 위하여 내부 시간 베이스(140)에 적용하기 위한 보상 계수로서
Figure pat00178
를 이용하기보다는, 시간 추적 로직(122)은 도 8 내지 도 10에서 도시된 바와 같이 타이밍 보상
Figure pat00179
를 이용할 수 있다. 타이밍 보상
Figure pat00180
는 상기 설명된 바와 같이, 위상 타이밍 에러 및 차분 오프셋을 위한 보상 계수
Figure pat00181
와, 내부 시간 베이스의 주파수 드리프트
Figure pat00182
로부터의 타이밍 에러에 대한 추가적인 보상 계수를 포함한다.
도 11은 흐름도(1100)를 도시하고, 시간 추적 로직(122)의 하나의 구현예이다. 사용자 단말(100)은 SIM1 네트워크(130) 또는 SIM2 네트워크(132) 상에서 페이징 블록을 수신하고(1102), 페이징 블록의 예상된 도달 및 페이징 블록의 실제적인 도달 사이의 타이밍 에러
Figure pat00183
를 결정하기 위하여 페이징 블록을 처리한다(1104). 다음으로, 시간 추적 로직(122)은 현재의 네트워크가 SIM1 네트워크(130)인지 또는 SIM2 네트워크(132)인지를 결정한다(1106). 현재의 네트워크가 SIM1 네트워크(130)이면, 타이밍 차분
Figure pat00184
은 이전의 타이밍 차분으로부터 루프 출력
Figure pat00185
을 감산함으로써 업데이트된다(1108). 현재의 네트워크가 SIM2 네트워크(132)이면, 타이밍 차분
Figure pat00186
은 루프 출력
Figure pat00187
및 이전의 타이밍 차분을 가산함으로써 업데이트된다(1110).
다음으로, 시간 추적 로직(122)은 SIM 네트워크가 다음 페이징 블록을 수신할 것인지를 결정한다(1112). 블록(1114)에서, 다음 페이징 블록이 동일한 네트워크 상에 있다면, 타이밍 오프셋은 옵션(option) 1을 이용하여 결정된다(1118). 시간 추적 로직(122)이 옵션 1을 이용하면, 타이밍 오프셋은 루프 출력
Figure pat00188
으로부터의 위상 타이밍 에러로 설정되고, 타이밍 차분
Figure pat00189
을 설명하지는 못한다. 다른 한편으로, 블록(1116)에서, 다음 페이징 블록이 SIM2로부터 SIM1으로 전환하면, 타이밍 오프셋은 옵션 2를 이용하여 결정된다(1120). 시간 추적 로직(122)이 옵션 2를 이용하면, 타이밍 오프셋은 루프 출력으로부터의 위상 타이밍 에러로 설정되고, SIM2 및 SIM1 사이에서 타이밍 차분
Figure pat00190
을 감산한다. 따라서,
Figure pat00191
이다. 다른 한편으로, 블록(1116)에서, 다음 페이징 블록은 SIM1으로부터 SIM2로 전환하면, 타이밍 오프셋은 옵션 3을 이용하여 결정된다(1122). 시간 추적 로직(122)이 옵션 3을 이용하면, 타이밍 오프셋은 루프 출력으로부터의 위상 타이밍 에러로 설정되고, SIM1 및 SIM2 사이에서 타이밍 차분
Figure pat00192
을 가산한다. 따라서,
Figure pat00193
이다.
다음으로, 시간 추적 로직(122)은 위상 타이밍 에러, 타이밍 차분, 및 주파수 타이밍 오프셋을 설명하는 시간 베이스 조절
Figure pat00194
을 결정한다(1124).
Figure pat00195
. 사용자 단말(100)은 다음으로 스케줄링되는 페이징 블록의 타이밍을 예측할 때, 내부 시간 베이스(140)를 조절하기 위한 보상 계수로서
Figure pat00196
를 이용할 수 있다. 다음으로, 시간 추적 로직(122)은 페이징 블록들의 수신 사이에 경과되는 실제적인 시간
Figure pat00197
을 누산하고, 누산된 위상 타이밍 에러
Figure pat00198
를 누산한다(1126). 블록(1128)에서, 시간 추적 로직(122)은 경과되는 실제적인 시간
Figure pat00199
이 평균 윈도우의 길이 L을 초과하는지를 결정한다. 경과되는 실제적인 시간
Figure pat00200
이 평균 윈도우의 길이 L을 초과하면, 시간 추적 로직(122)은 추정된 내부 시간 베이스 주파수 드리프트
Figure pat00201
를 업데이트할 수 있다(1130). 블록(1132)에서, 시간 추적 로직(122)은 다음 페이징 블록의 청취를 계속할 것인지를 결정한다.
상기 설명된 방법들, 디바이스들, 기술들, 및 로직은 하드웨어, 소프트웨어, 또는 하드웨어 및 소프트웨어 둘 모두의 많은 상이한 조합들에서 많은 상이한 방식들로 구현될 수 있다. 예를 들면, 상기 시스템의 모두 또는 일부들은 제어기, 마이크로프로세서, 또는 애플리케이션 특정 집적 회로(ASIC)에서의 회로를 포함할 수 있거나, 또는 이산 로직 또는 구성요소들, 도는 다른 유형들의 아날로그 또는 디지털 회로의 조합을 갖고 구현될 수 있고, 단일 집적 회로 상에 조합되거나 또는 다수의 집적 회로들 가운데 분포될 수 있다. 상기 설명된 로직의 모두 또는 일부는 프로세서, 제어기, 또는 다른 처리 디바이스에 의해 실행을 위한 명령들로서 구현될 수 있으며 플래시 메모리, 랜덤 액세스 메모리(RAM) 또는 판독 전용 메모리(ROM), 삭제가능한 프로그램가능한 판독 전용 메모리(EPROM)와 같은 유형의 또는 비-일시적 기계-판독가능하거나 또는 컴퓨터-판독가능한 매체 또는 컴팩트 디스크 판독 전용 메모리(CDROM)와 같은 다른 기계-판독가능한 매체, 또는 자기 또는 광 디스크에 저장될 수 있다. 따라서, 컴퓨터 프로그램 제품과 같은 제품은 저장 매체 및 상기 매체 상에 저장된 컴퓨터 판독가능한 명령들을 포함할 수 있으며, 이것은 엔드포인트에서 실행될 때, 컴퓨터 시스템, 또는 다른 디바이스가 상기 디바이스로 하여금 상기 설명 중 임의의 것에 따라 동작들을 수행할 수 있게 한다.
상기 시스템의 처리 능력은 선택적으로 다수의 분배된 처리 시스템들을 포함하여, 다수의 프로세서들 및 메모리들 가운데와 같이, 다수의 시스템 구성요소들 가운데 분배될 수 있다. 파라미터들, 데이터베이스들, 및 다른 데이터 구조들은 별개로 저장되고 관리될 수 있으며, 단일 메모리 또는 데이터베이스로 통합될 수 있고, 많은 상이한 방식들로 논리적으로 및 물리적으로 조직될 수 있으며, 링크드 리스트들, 해시 테이블들, 또는 내포된 저장 메커니즘들과 같은 데이터 구조들을 포함하여, 많은 방식들로 구현될 수 있다. 프로그램들은 단일 프로그램, 별개의 프로그램들의 부분들(예를 들어, 서브루틴들)일 수 있고, 여러 개의 메모리들 및 프로세서들에 걸쳐 분배될 수 있거나, 또는 공유 라이브러리(예를 들어, 동적 링크 라이브러리(DLL))와 같은, 라이브러리에서와 같이, 많은 상이한 방식들로 구현될 수 있다. 상기 DLL은 예를 들면, 상기 설명된 시스템 프로세싱 중 임의의 것을 수행하는 코드를 저장할 수 있다. 본 발명의 다양한 실시예들이 설명되었지만, 다수의 더 많은 실시예들 및 구현들이 본 발명의 범위 내에서 가능하다는 것이 이 기술분야의 숙련자들에게 명백할 것이다. 따라서, 본 발명은 첨부된 청구항들 및 그것들의 등가물들을 고려하는 것을 제외하고 제한되지 않는다.

Claims (15)

  1. 제 1 SIM 네트워크 연결을 위하여 제 1 네트워크 활성 모드로부터 제 1 네트워크 유휴 모드로 변경하는 단계;
    상기 제 1 네트워크 유휴 모드에 있는 동안, 상기 제 1 SIM 네트워크 연결으로부터 제 1 타이밍 정보를 수신하는 단계; 제 2 SIM 네트워크 연결으로부터 제 2 타이밍 정보를 수신하는 단계; 상기 제 1 및 제 2 타이밍 정보로부터 유휴 모드 시간 베이스(idle mode time base)를 위한 보상을 결정하는 단계; 및 상기 보상에 의해 상기 타이밍을 조절하는 단계에 의해, 능동 모드 시간 베이스보다 덜 정확한 상기 유휴 모드 시간 베이스에서의 부정확성을 보상하는 단계를 포함하는, 방법.
  2. 청구항 1에 있어서,
    상기 제 1 네트워크 유휴 모드에 있는 동안, 그리고 제 2 SIM 네트워크 연결을 위한 제 2 네트워크 유휴 모드에 있는 동안, 유휴 모드 시간 베이스에서의 부정확성을 보상하는 단계를 더 포함하는, 방법.
  3. 청구항 1에 있어서,
    상기 제 1 타이밍 정보를 수신하는 단계는,
    상기 제 1 SIM 네트워크 연결 상에서 페이징 블록(paging block)을 수신하기 위하여 상기 제 1 SIM 네트워크 연결을 액세스하는 단계를 포함하는, 방법.
  4. 청구항 3에 있어서,
    상기 제 1 타이밍 정보는,
    상기 제 1 SIM 네트워크 연결 상의 페이징 블록의 버스트(burst) 내의 비트들을 포함하는, 방법.
  5. 청구항 1에 있어서,
    상기 제 2 타이밍 정보를 수신하는 단계는,
    상기 제 2 SIM 네트워크 연결 상에서 페이징 블록을 수신하기 위하여 상기 제 2 SIM 네트워크 연결을 액세스하는 단계를 포함하는, 방법.
  6. 청구항 5에 있어서,
    상기 제 2 타이밍 정보는,
    상기 제 2 SIM 네트워크 연결 상의 상기 페이징 블록의 버스트 내의 비트들을 포함하는, 방법.
  7. 청구항 1에 있어서,
    상기 보상은 상기 유휴 모드 시간 베이스에 대한 위상 조절을 포함하는, 방법.
  8. 무선 주파수 통신 인터페이스를 포함하는 시스템으로서,
    상기 무선 주파수 통신 인터페이스는,
    시간 베이스; 및
    상기 무선 주파수 통신 인터페이스 및 상기 시간 베이스와 통신하는 시스템 로직을 포함하고,
    상기 시스템 로직은,
    제 1 SIM 네트워크 연결로부터 제 1 타이밍 정보를 획득하고;
    제 2 SIM 네트워크 연결로부터 제 2 타이밍 정보를 획득하고;
    시간 베이스 보상을 결정하기 위하여 상기 제 1 타이밍 정보를 상기 제 2 타이밍 정보와 합성하고;
    상기 시간 베이스 보상에 의해 상기 시간 베이스를 조절하도록 구성되는, 시스템.
  9. 청구항 8에 있어서,
    상기 시스템 로직은,
    상기 제 1 SIM 네트워크 연결 상에서 제 1 네트워크 유휴 모드에 있는 동안에 상기 제 1 타이밍 정보를 획득하고,
    상기 제 2 SIM 네트워크 연결 상에서 제 2 네트워크 유휴 모드에 있는 동안에 상기 제 2 타이밍 정보를 획득하도록 더 구성되는, 시스템.
  10. 청구항 8에 있어서,
    상기 시스템은 상기 제 1 SIM 네트워크 연결 상에서 페이징 블록을 수신하기 위하여 상기 제 1 SIM 네트워크 연결을 액세스함으로써 상기 제 1 타이밍 정보를 획득하는, 시스템.
  11. 청구항 10에 있어서,
    상기 제 1 타이밍 정보는,
    상기 제 1 SIM 네트워크 연결 상의 상기 페이징 블록 내에 내장된 동기화 미드앰블 비트(synchronization midamble bit)들을 포함하는, 시스템.
  12. 청구항 8에 있어서,
    상기 제 2 타이밍 정보를 수신하는 것은, 상기 제 2 SIM 네트워크 연결 상에서 페이징 블록을 수신하기 위하여 상기 제 2 SIM 네트워크 연결을 액세스하는 것을 포함하는, 시스템.
  13. 청구항 12에 있어서,
    상기 제 2 타이밍 정보는,
    상기 제 2 SIM 네트워크 연결 상의 상기 페이징 블록 내에 내장된 동기화 미드앰블 비트들을 포함하는, 시스템.
  14. 청구항 8에 있어서,
    상기 시간 베이스 보상은 상기 유휴 모드 시간 베이스에 대한 위상 조절을 포함하는, 시스템.
  15. 제 1 SIM 네트워크 연결이 유휴 모드에 있고, 타이밍 보상 루프에 연결된 수정 발진기를 포함하는 유휴 모드 네트워크 연결을 위한 시간 베이스(time base);
    유휴 모드에 있는 제 2 SIM 네트워크 연결;
    시간 추적 로직을 포함하는 프로세서 및 메모리를 포함하고,
    상기 시간 추적 로직은,
    상기 제 1 SIM 네트워크 연결로부터 타이밍 정보를 수신하고;
    상기 제 2 SIM 네트워크 연결로부터 타이밍 정보를 수신하고;
    상기 시간 베이스와, 상기 제 1 SIM 네트워크 연결로부터의 상기 타이밍 정보 사이의 제 1 타이밍 차이를 결정하고;
    상기 시간 베이스와, 상기 제 2 SIM 네트워크 연결로부터의 특정 타이밍 정보 사이의 제 2 타이밍 차이를 결정하고;
    상기 제 1 타이밍 차이 및 상기 제 2 타이밍 차이로부터 상기 시간 베이스에 대한 차분 조절을 결정하고;
    상기 차분 조절을 포함하는 시간 베이스 조절로 상기 시간 베이스를 보상하도록 동작가능한, 무선 주파수 통신 인터페이스.
KR1020120144615A 2011-12-12 2012-12-12 증대된 다수의 sim 시간 추적 KR101448056B1 (ko)

Applications Claiming Priority (8)

Application Number Priority Date Filing Date Title
US201161569621P 2011-12-12 2011-12-12
US61/569,621 2011-12-12
US201261587521P 2012-01-17 2012-01-17
US61/587,521 2012-01-17
US201261595546P 2012-02-06 2012-02-06
US61/595,546 2012-02-06
US13/481,692 US9014740B2 (en) 2011-12-12 2012-05-25 Enhanced multiple SIM time tracking
US13/481,692 2012-05-25

Publications (2)

Publication Number Publication Date
KR20130066550A true KR20130066550A (ko) 2013-06-20
KR101448056B1 KR101448056B1 (ko) 2014-10-07

Family

ID=47355758

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020120144615A KR101448056B1 (ko) 2011-12-12 2012-12-12 증대된 다수의 sim 시간 추적

Country Status (5)

Country Link
US (1) US9014740B2 (ko)
EP (1) EP2605560A1 (ko)
KR (1) KR101448056B1 (ko)
CN (1) CN103167474A (ko)
TW (1) TWI504211B (ko)

Families Citing this family (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8583180B2 (en) * 2011-12-22 2013-11-12 Intel Mobile Communications GmbH Communication terminal
EP2651163B1 (en) * 2012-04-12 2014-12-10 Uros Technology S.à r.l. Management of multiple subscriber identity modules
US9253743B2 (en) * 2013-06-27 2016-02-02 Broadcom Corporation Systems and methods for reduced latency and improved beacon reception in devices capable of providing multiple wireless interfaces via a single radio
US9723581B2 (en) 2013-10-18 2017-08-01 Qualcomm Incorporated Systems and methods for establishing synchronization across multiple networks and participating STAs via operations on a known common channel
CN104640179B (zh) * 2013-11-08 2017-10-17 联发科技(新加坡)私人有限公司 通信装置及频偏校正方法
EP2955947B1 (en) 2014-06-12 2019-07-31 Uros Technology S.à r.l. Processing of preferred roaming lists
EP2955948A1 (en) 2014-06-12 2015-12-16 Uros Technology S.à r.l. Management of subscriber identity modules
US9264887B2 (en) * 2014-06-20 2016-02-16 Qualcomm Incorporated Systems and methods for enhanced system information decoding
US9402274B1 (en) * 2015-05-26 2016-07-26 Qualcomm Incorporated Idle mode operations in multi-subscriber identity module (SIM) mobile communication devices during data communications
CN106488430A (zh) * 2015-08-31 2017-03-08 中兴通讯股份有限公司 一种处理虚拟sim卡信息的方法、终端和系统
CN109302700B (zh) * 2017-07-25 2021-03-23 展讯通信(上海)有限公司 多卡移动终端及其业务处理方法及计算机可读存储介质
CN110557807B (zh) * 2018-05-31 2021-10-29 大唐移动通信设备有限公司 一种终端睡眠状态下进行通信的方法及终端
KR20200045358A (ko) * 2018-10-22 2020-05-04 삼성전자주식회사 기지국 탐색기에 대한 스케쥴링을 수행하는 멀티 sim 장치 및 이의 기지국탐색 스케쥴링 방법
CN112311725B (zh) * 2019-07-26 2022-01-11 华为技术有限公司 一种数据处理方法、装置及终端

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
ATE249108T1 (de) * 2000-12-07 2003-09-15 Motorola Inc Multimode funkkommunikationsgerät mit gemeinsamen referenzoszillator
US8121237B2 (en) * 2006-03-16 2012-02-21 Rambus Inc. Signaling system with adaptive timing calibration
KR101182473B1 (ko) * 2006-05-09 2012-09-13 인터디지탈 테크날러지 코포레이션 무선 장치에 대한 안전 시간 기능
CN101005673B (zh) * 2007-01-11 2010-11-17 Ut斯达康通讯有限公司 一种在双模移动手持机中实现同时待机的方法
WO2008139348A1 (en) * 2007-05-09 2008-11-20 Nxp B.V. Method and system for synchronization of at least two terminal communication systems and at least one counterpart communication station within a multi-standard wireless communication system
KR101585467B1 (ko) * 2009-06-05 2016-01-15 엘지전자 주식회사 싱글 베이스 칩셋을 이용한 듀얼 심 이동 단말기 및 그의 운용방법
US8634383B2 (en) 2009-11-13 2014-01-21 Qualcomm Incorporated Method and apparatus for resolving paging monitoring conflicts in multimode wireless equipment
US9264914B2 (en) * 2009-11-30 2016-02-16 Mediatek Inc. Methods for monitoring paging messages with reduced power consumption and communications apparatuses utilizing the same
KR101714790B1 (ko) * 2010-10-29 2017-03-10 삼성전자주식회사 복수개의 심카드를 사용하는 휴대단말기의 통신 방법 및 장치
EP2521406B1 (en) * 2011-05-03 2014-12-31 ST-Ericsson SA Reference clock management
US20130090137A1 (en) * 2011-10-05 2013-04-11 Qualcomm Incorporated Apparatus and methods for reducing page loss in multiple subscription, multiple radio access technology devices

Also Published As

Publication number Publication date
US9014740B2 (en) 2015-04-21
TWI504211B (zh) 2015-10-11
US20130150112A1 (en) 2013-06-13
KR101448056B1 (ko) 2014-10-07
CN103167474A (zh) 2013-06-19
TW201328268A (zh) 2013-07-01
EP2605560A1 (en) 2013-06-19

Similar Documents

Publication Publication Date Title
KR101448056B1 (ko) 증대된 다수의 sim 시간 추적
US9763190B2 (en) Method and apparatus for GPS enhanced neighbor aware network (NAN) cluster discovery
US20150103817A1 (en) Global time synchronization server for wireless devices
KR101443801B1 (ko) 다수의 sim 디바이스들에서의 단일 tx/rx 합성기 쌍의 동시 사용
JP6392899B2 (ja) デバイスモードを使用したマルチレートワイヤレスシステムにおけるrf低電力モードの適応制御
CA2949779C (en) Optimized synchronization procedure for prolonged periods of sleep
EP2501185B1 (en) DRX operation with crystal oscillator
US20180184452A1 (en) Avoiding collisions of positioning signals
EP2163005B1 (en) Method and system for synchronization of at least two terminal communication systems and at least one counterpart communication station within a multi-standard wireless communication system
CN101682352A (zh) 一种射频装置
US20130316764A1 (en) Multiple sim frequency control system
US8189550B2 (en) Radio communication device, radio communication method and radio recording medium
CN107079401B (zh) 用于射频电路中的pdcch准备的设备、系统和方法
CN104081868A (zh) 用于无线通信的半非DRx模式
US20220394667A1 (en) Paging of multi-sim wireless communication devices
US9026158B1 (en) Systems and method for scheduling measurement gaps and on-duration intervals in wireless communication systems
US20140155117A1 (en) Shaping Table Reconfiguration At Communication Event Boundaries
TWI516036B (zh) 用於調節無線接收器電路中的功率的方法和設備
JP7443593B2 (ja) 多重同期ソースを利用したスモールセル同期システムおよびその制御方法
US20220360395A1 (en) Multi-sim device and operation method thereof
US20220338162A1 (en) Communications device, infrastructure equipment, core network part and methods
CN114115445B (zh) 用于检测实时时钟rtc精度的方法和装置
EP3580968B1 (en) Synchronization for extended drx
EP3207746B1 (en) Downlink power control adjustment based on lost frame portion determination

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20170914

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20180907

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20190917

Year of fee payment: 6