KR20120130707A - 입력 전류 레귤레이터, 그 구동 방법, 및 입력 전류 레귤레이터의 디스에이블회로 - Google Patents

입력 전류 레귤레이터, 그 구동 방법, 및 입력 전류 레귤레이터의 디스에이블회로 Download PDF

Info

Publication number
KR20120130707A
KR20120130707A KR1020120052180A KR20120052180A KR20120130707A KR 20120130707 A KR20120130707 A KR 20120130707A KR 1020120052180 A KR1020120052180 A KR 1020120052180A KR 20120052180 A KR20120052180 A KR 20120052180A KR 20120130707 A KR20120130707 A KR 20120130707A
Authority
KR
South Korea
Prior art keywords
voltage
current
input
circuit
resistor
Prior art date
Application number
KR1020120052180A
Other languages
English (en)
Other versions
KR101981155B1 (ko
Inventor
엄현철
양승욱
Original Assignee
페어차일드코리아반도체 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 페어차일드코리아반도체 주식회사 filed Critical 페어차일드코리아반도체 주식회사
Priority to KR1020120052180A priority Critical patent/KR101981155B1/ko
Priority to US13/477,869 priority patent/US9468048B2/en
Publication of KR20120130707A publication Critical patent/KR20120130707A/ko
Application granted granted Critical
Publication of KR101981155B1 publication Critical patent/KR101981155B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05BELECTRIC HEATING; ELECTRIC LIGHT SOURCES NOT OTHERWISE PROVIDED FOR; CIRCUIT ARRANGEMENTS FOR ELECTRIC LIGHT SOURCES, IN GENERAL
    • H05B45/00Circuit arrangements for operating light-emitting diodes [LED]
    • H05B45/30Driver circuits
    • H05B45/37Converter circuits
    • H05B45/3725Switched mode power supply [SMPS]
    • H05B45/382Switched mode power supply [SMPS] with galvanic isolation between input and output
    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05FSYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
    • G05F1/00Automatic systems in which deviations of an electric quantity from one or more predetermined values are detected at the output of the system and fed back to a device within the system to restore the detected quantity to its predetermined value or values, i.e. retroactive systems
    • G05F1/10Regulating voltage or current
    • G05F1/46Regulating voltage or current wherein the variable actually regulated by the final control device is dc
    • G05F1/56Regulating voltage or current wherein the variable actually regulated by the final control device is dc using semiconductor devices in series with the load as final control devices
    • G05F1/565Regulating voltage or current wherein the variable actually regulated by the final control device is dc using semiconductor devices in series with the load as final control devices sensing a condition of the system or its load in addition to means responsive to deviations in the output of the system, e.g. current, voltage, power factor
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05BELECTRIC HEATING; ELECTRIC LIGHT SOURCES NOT OTHERWISE PROVIDED FOR; CIRCUIT ARRANGEMENTS FOR ELECTRIC LIGHT SOURCES, IN GENERAL
    • H05B45/00Circuit arrangements for operating light-emitting diodes [LED]
    • H05B45/30Driver circuits
    • H05B45/37Converter circuits
    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05FSYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
    • G05F1/00Automatic systems in which deviations of an electric quantity from one or more predetermined values are detected at the output of the system and fed back to a device within the system to restore the detected quantity to its predetermined value or values, i.e. retroactive systems
    • G05F1/10Regulating voltage or current
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02BCLIMATE CHANGE MITIGATION TECHNOLOGIES RELATED TO BUILDINGS, e.g. HOUSING, HOUSE APPLIANCES OR RELATED END-USER APPLICATIONS
    • Y02B20/00Energy efficient lighting technologies, e.g. halogen lamps or gas discharge lamps
    • Y02B20/30Semiconductor lamps, e.g. solid state lamps [SSL] light emitting diodes [LED] or organic LED [OLED]

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Electromagnetism (AREA)
  • General Physics & Mathematics (AREA)
  • Radar, Positioning & Navigation (AREA)
  • Automation & Control Theory (AREA)
  • Circuit Arrangement For Electric Light Sources In General (AREA)

Abstract

본 발명은 디머 및 전력 공급 장치에 위치한 입력 전류 레귤레이터에 관한 것이다. 입력 전류 레귤레이터는 상기 디머를 통과한 교류 입력이 정류된 입력 전류 중 블리딩 전류를 생성하는 블리딩 회로, 및 상기 입력 전류를 감지하고, 상기 감지된 입력 전류가 적어도 소정의 기준 전류가 되도록 상기 블릭딩 회로를 제어하는 감지 회로를 포함한다. 상기 입력 전류는 상기 블리딩 전류와 상기 전력 공급 장치에 공급되는 전원 전류를 포함한다.

Description

입력 전류 레귤레이터, 그 구동 방법, 및 입력 전류 레귤레이터의 디스에이블회로{INPUT CURRENT REGULATOR, DRIVING METHOD THEREOF, AND DISABLE CIRCUIT THEREOF}
본 발명은 입력 전류 레귤레이터, 그 구동 방법, 및 입력 전류 레귤레이터를 디스에이블 시키는 회로에 관한 것이다.
트라이악 디머(triac dimmer)는 교류 입력의 매 주기 정현파를 디밍 앵글만큼 통과시킨다. 트라이악 디머가 온 상태를 유지하기 위해서는 소정의 유지 전류(holding current) 이상이 디머를 통해 흘러야 한다.
디머를 통해 흐르는 전류(이하, 입력 전류라 함.)가 유지 전류보다 작으면 디머가 턴 오프 된다. 입력 전류가 유지 전류보다 크거나 작은 현상이 반복되면, 디머의 온/오프가 반복되어 플리커(flicker)가 발생한다.
이런 현상을 방지하기 위해서 입력 전류를 유지 전류 이상으로 유지시키는 블리더(bleeder)가 사용되고 있다. 블리더는 디머와 전력 공급 장치 사이에 위치한다. 이 때, 디머와 블리더 사이에 정류 회로가 위치할 수 있다.
일반적인 블리더는 정류 회로를 통과한 입력 전압을 감지하여 입력 전압이 소정의 기준 값 이하가 되면, 입력 전류가 유지 전류 이하인 것으로 판단한다. 입력 전류가 유지 전류 이하라고 판단되면, 블리더는 두 전류의 차이를 보상하기 위한 전류를 발생시킨다.
이 때 발생되는 전류는 두 전류 간의 차를 보상하기 위해 변하는 전류가 아니라, 일정한 크기의 전류이다. 따라서 두 전류의 차를 보상하고 남는 전류만큼 불필요한 소비 전력이 발생한다. 소비 전력의 증가로 인해 블리더의 동작 온도가 상승하는 문제도 발생한다.
본 발명의 실시 예를 통해, 블리더에 흐르는 전류에 의한 불필요한 소비 전력을 절감할 수 있는 입력 전류 레귤레이터, 그 구동 방법, 및 입력 전류 레귤레이터의 디스에이블회로를 제공하는 것이다.
본 발명의 실시 예에 따른 디머 및 전력 공급 장치에 위치한 입력 전류 레귤레이터는, 상기 디머를 통과한 입력 전류 중 블리딩 전류를 생성하는 블리딩 회로, 상기 입력 전류를 감지하고, 상기 감지된 입력 전류가 소정의 유지 전류 보다 작을 때, 상기 입력 전류에 대응하는 감지 전압에 따라 상기 블리딩 회로를 제어하는 감지 회로, 및 상기 전원 공급 장치의 동작 중에 상기 입력 전류 레귤레이터의 동작에 필요한 전원 전압을 생성하는 바이어싱 회로를 포함한다.
상기 바이어싱 회로는, 상기 전원 공급 장치의 1차측 권선과 소정의 권선비로 절연 커플링되어 있는 보조 권선에 발생하는 보조 전압을 이용하여 상기 전원 전압을 생성한다.
상기 감지 회로는, 상기 바이어싱 회로로부터 상기 블리딩 회로로 공급되는 소스 전류를 제어하는 싱크 전류를 생성한다. 상기 감지 회로는, 기준단과 입력단 사이에 상기 감지 전압을 공급받고, 상기 감지 전압을 소정의 기준 전압으로 유지시키기 위해, 출력단으로부터 상기 입력단으로 흐르는 싱크 전류를 생성하는 션트 레귤레이터를 포함한다.
상기 감지 회로는, 상기 션트 레귤레이터의 입력단 및 기준단 사이에 연결되어 있는 제1 저항을 더 포함한다. 상기 감지 회로는, 상기 제1 저항에 병렬 연결되어, 상기 제1 저항에 발생하는 상기 감지 전압을 필터링 하는 커패시터를 더 포함한다.
상기 블리딩 회로는, 상기 정류 회로 및 상기 전력 공급 장치에 연결되어 있는 일단을 포함하는 제1 저항, 및 상기 제1 저항의 타단에 연결되어 있는 제1 전극 및 상기 션트 레귤레이터의 출력단에 연결되어 있는 제어 전극을 포함하는 트랜지스터를 포함한다.
상기 블리딩 회로는, 상기 트랜지스터의 제2 전극 및 상기 션트 레귤레이터의 기준단 사이에 연결되어 있는 제2 저항을 포함한다.
상기 감지 회로는, 상기 입력 전류에 따르는 감지 전압을 제어 전극과 제1 전극간의 전압차로 공급받는 BJT를 포함하고, 상기 전압차에 따르는 싱크 전류가 상기 BJT의 제2 전극으로부터 제1 전극으로 흐른다.
상기 블리딩 회로는, 상기 정류 회로 및 상기 전력 공급 장치에 연결되어 있는 일단을 포함하는 제1 저항, 및 상기 제1 저항의 타단에 연결되어 있는 제1 전극 및 상기 BJT의 제2전극에 연결되어 있는 제어 전극을 포함하는 트랜지스터를 포함한다.
상기 블리딩 회로는, 상기 트랜지스터의 제2 전극 및 상기 BJT의 제어 전극 사이에 연결되어 있는 제2 저항을 포함한다.
상기 바이어싱 회로는, 상기 보조 전압에 연결되어 있는 다이오드, 및 상기 다이오드를 통해 흐르는 전류에 의해 충전되는 커패시터를 포함하고, 상기 전원 전압은 상기 커패시터에 충전된 전압이다.
상기 감지 회로는, 기준단, 입력단 및 출력단을 포함하고, 상기 입력 전류에 따르는 감지 전압을 상기 기준단과 상기 입력단 사이에 공급받고, 상기 감지 전압에 따라 상기 출력단으로부터 상기 입력단으로 흐르는 싱크 전류를 생성하는 션트 레귤레이터를 포함하고, 상기 바이어싱 회로의 커패시터는, 상기 션트 레귤레이터의 출력단에 저항을 통해 연결되어 있는 일단 및 상기 션트 레귤레이터의 입력단 사이에 연결되어 타단을 포함한다.
상기 블리딩 회로는, 상기 션트 레귤레이터의 출력단에 연결되어 있는 제어 전극, 상기 디머에 제3 저항을 통해 연결되어 있는 제1 전극 및 상기 션트 레귤레이터의 기준단에 제4 저항을 통해 연결되어 있는 제2 전극을 포함하는 트랜지스터를 포함한다.
상기 감지 회로는, 상기 입력 전류에 따르는 감지 전압을 제어 전극과 제1 전극간의 전압차로 공급받는 BJT를 포함하고, 상기 전압차에 따르는 싱크 전류가 상기 BJT의 제2 전극으로부터 제1 전극으로 흐르고, 상기 바이어싱 회로의 커패시터는 상기 BJT의 제2 전극과 제5 저항을 통해 연결되어 있는 일단 및 상기 BJT의 제1 전극에 연결되어 있는 타단을 포함한다.
상기 블리딩 회로는, 상기 BJT의 제2 전극에 연결되어 있는 제어 전극, 상기 디머에 제3 저항을 통해 연결되어 있는 제1 전극 및 상기 BJT의 제어 전극에 제4 저항을 통해 연결되어 있는 제2 전극을 포함하는 트랜지스터를 포함한다.
상기 감지 회로는, 상기 블리딩 전류 및 상기 전력 공급 장치로부터 공급되는 전류의 합을 이용하여 입력 전류를 감지하고, 상기 전력 공급 장치로부터 상기 감지 회로로 공급되는 전류는 상기 전력 공급 장치의 전력 전달을 제어하는 스위치에 흐르는 전류이다.
본 발명의 실시 예에 따른 디스에이블 회로는, 입력 전류 레귤레이터에 연결되어 있고, 상기 디머를 통과한 교류 입력이 정류되어 생성된 입력 전압과 제너 전압을 비교한 결과에 따라 비교 전압을 생성하고, 상기 비교 전압을 저역 통과 필터링하여 상기 디머의 디밍 앵글에 대응하는 디잉 앵글 감지 전압을 생성하는 디밍 앵글 감지 회로, 및 상기 디밍 앵글 감지 전압을 입력받는 기준단과 입력단 간의 전압이 소정의 디밍 앵글 기준 전압 이상일 때 도통되어, 상기 전원 전압이 공급되는 출력단으로부터 상기 입력단으로 흐르는 싱크 전류를 생성하는 디밍 앵글 션트레귤레이터를 포함한다.
상기 비교 회로는, 제6 저항을 통해 상기 입력 전압을 전달받고, 상기 입력 전압이 상기 제너 전압 이상일 때 도통되는 제너 다이오드를 포함하고, 상기 비교 전압은 상기 제6 저항과 상기 제너 다이오드가 연결되어 있는 제1 접점의 전압이다.
상기 필터링 회로는, 상기 비교 전압과 그라운드 사이에 직렬 연결되어 있는 제7 저항 및 제8 저항, 및 상기 제7 저항 및 제8 저항이 연결되어 있는 제2 접점과 상기 그라운드 사이에 연결되어 있는 커패시터를 포함하고, 상기 디밍 앵글 감지 전압은 상기 제2 접점의 전압이다.
상기 디스에이블 회로의 그라운드는 상기 입력 전류 레귤레이터의 그라운드 에 연결되어 있거나, 상기 디스에이블 회로의 그라운드는 상기 전력 공급 장치의 그라운드에 연결될 수 있다.
본 발명의 실시 예에 따른 디머 및 전력 공급 장치에 위치한 입력 전류 레귤레이터의 구동 방법은, 상기 디머를 통과한 입력 전류에 따르는 감지 전압에 따라 싱크 전류를 생성하는 단계, 상기 디머에 연결된 전력 공급 장치의 동작 중에 상기 입력 전류 레귤레이터의 동작에 필요한 전원 전압을 생성하는 단계, 및 상기 입력 전류 중 상기 전력 공급 장치에 공급되는 전류를 제외한 블리딩 전류를 상기 싱크 전류에 따라 제어하는 단계를 포함한다.
상기 블리딩 전류를 제어하는 단계는, 상기 전원 전압에 의해 트랜지스터의 제어 전극에 공급되는 전압이 상기 싱크 전류에 따라 변하는 단계를 포함하고, 상기 블리딩 전류는 상기 트랜지스터를 통해 흐른다.
상기 싱크 전류를 생성하는 단계는, 상기 전력 공급 장치의 전력 전달을 제어하는 스위치에 흐르는 전류와 상기블리딩 전류를 합한 전류가 저항에 흘러 감지 전압이 발생하는 단계를 포함한다.
상기 입력 전류 레귤레이터의 구동 방법은, 상기 디머를 통과한 교류 입력이 정류되어 생성된 입력 전압과 제너 전압을 비교한 결과에 따라 비교 전압을 생성하는 단계, 상기 비교 전압을 저역 통과 필터링하여 상기 디머의 디밍 앵글에 대응하는 디잉 앵글 감지 전압을 생성하는 단계, 및 상기 디밍 앵글 감지 전압이 소정의 디밍 앵글 기준 전압 이상일 때, 상기 전원 전압이 싱크 전류에 의해 낮아지는 단계를 포함한다.
본 발명의 실시 예에 따르면, 블리더에 흐르는 전류에 의한 소비 전력을 감소시킬 수 있는 입력 전류 레귤레이터, 그 구동 방법, 및 입력 전류 레귤레이터의 디스에이블회로를 제공한다.
도 1은 본 발명의 제1 실시 예에 따른 입력 전류 레귤레이터(input current regulator)를 나타낸 도면이다.
도 2에 본 발명의 제2 실시 예에 따른 입력 전류 레귤레이터를 나타낸 도면이다.
도 3은 본 발명의 실시 예에 따른 전원 전류, 블리딩 전류, 및 입력 전류를 나타낸 파형도이다.
도 4는 본 발명의 제3 실시 예에 따른 디스에이블 회로의 구성을 나타낸 도면이다.
도 5는 본 발명의 제3 실시 예에 따른 입력 전압에 따른 비교 전압 및 디밍 앵글 감지 전압을 나타낸 도면이다.
아래에서는 첨부한 도면을 참고로 하여 본 발명의 실시예에 대하여 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자가 용이하게 실시할 수 있도록 상세히 설명한다. 그러나 본 발명은 여러 가지 상이한 형태로 구현될 수 있으며 여기에서 설명하는 실시예에 한정되지 않는다. 그리고 도면에서 본 발명을 명확하게 설명하기 위해서 설명과 관계없는 부분은 생략하였으며, 명세서 전체를 통하여 유사한 부분에 대해서는 유사한 도면 부호를 붙였다.
명세서 전체에서, 어떤 부분이 다른 부분과 "연결"되어 있다고 할 때, 이는 "직접적으로 연결"되어 있는 경우뿐 아니라, 그 중간에 다른 소자를 사이에 두고 "전기적으로 연결"되어 있는 경우도 포함한다. 또한 어떤 부분이 어떤 구성요소를 "포함"한다고 할 때, 이는 특별히 반대되는 기재가 없는 한 다른 구성요소를 제외하는 것이 아니라 다른 구성요소를 더 포함할 수 있는 것을 의미한다.
도 1은 본 발명의 제1 실시 예에 따른 입력 전류 레귤레이터(input current regulator)를 나타낸 도면이다.
입력 전류 레귤레이터(1)는 입력 전류(Iin)를 감지하여 입력 전류(Iin)가 유지 전류보다 작은 경우, 그 차이에 해당하는 보상 전류를 생성하여 입력 전류(Iin)를 유지 전류로 유지한다.
또한, 입력 전류 레귤레이터(1)는 입력 전류 레귤레이터(1)에 연결된 전력 공급 장치 동작에 동기되어 동작한다. 구체적으로, 입력 전류 레귤레이터(10)는 전력 공급 장치로 스위치 모드 파워 서플라이(switch mode power supply, 이하, SMPS)(30)가 사용되는 경우, SMPS(30)의 스위칭 동작이 발생하는 기간 동안만 동작한다.
도 1에 도시된 바와 같이, 입력 전류 레귤레이터(1)는 브릿지 다이오드(3)와 스위치 모드 파워 서플라이(switch mode power supply, 이하, SMPS라 함.)(4)사이에 연결되어 있다. 브릿지 다이오드(3)는 정류 회로의 일 예이고, SMPS(4)는 전력 공급 장치의 일 예이다.
교류 입력(AC)은 디머(2)를 통해 브릿지 다이오드(3)에 입력된다. 디머(2)는 교류 입력(AC)의 한 주기 중 디밍 앵글에 해당하는 부분만 통과시키고, 디머(2)에 흐르는 전류가 유지 전류 보다 작은 경우 동작하지 않는다. 디밍 앵글이 클수록 교류 입력(AC)의 한 주기(cycle) 중 디머(2)를 통과하는 부분이 증가한다.
브릿지 다이오드(3)를 통해 디머(2)를 통과한 교류 입력(AC)이 정류되어, 입력전압(Vin) 및 입력 전류(Iin)가 발생한다.
입력 전류 레귤레이터(10)는 입력 전류(Iin)를 감지하고, 유지 전류 이하인 입력 전류(Iin)에 대해서 블리딩 전류를 이용하여 입력전류(Iin)를 유지 전류로 레귤레이션 한다. 따라서 입력 전류(Iin)는 유지 전류 이상으로 제어된다.
입력 전류 레귤레이터(10)는 블리딩 회로(bleeding circuit)(10), 감지 회로(sensing circuit)(20), 및 바이어싱 회로(biasing circuit)(30)를 포함한다.
블리딩 회로(10)는 블리딩 전류(IBL)를 생성한다. 블리딩 회로(100)는 제1 저항(11), 제2 저항(13), 및 MOSFET(12)을 포함한다. 본 발명의 실시 예에 따른 MOSFET(12)은 N 채널 타입의 트랜지스터로 구현되었으나, 본 발명이 이에 한정되는 것은 아니다.
제1 저항(11)의 일단은 브릿지 다이오드(3) 및 SMPS(4)의 입력단에 연결되어 있다. MOSFET(12)의 제1 전극(드레인 전극)은 제1 저항(11)의 타단에 연결되어 있고, MOSFET(12)의 제2 전극(소스 전극)은 제2 저항(13)의 일단에 연결되어 있다. MOSFET(12)의 제어 전극(게이트 전극)은 감지 회로(20) 및 바이어싱 회로(30)에 연결되어 있고, 게이트 전극에 인가되는 전압에 따라 블리딩 전류(IBL)가 제어된다.
제1 저항(11)은 블리딩 전류(IBL)가 MOSFET(12))에 흐를 때 발생하는 열을 분배하는 기능을 수행할 수 있고, 제2 저항(13)은 MOSFET(12)에 대해 네거티브 피드백(negative feedback)을 주어, 블리딩 전류(IBL)가 MOSFET(12)에 급격히 흐르는 것을 방지할 수 있다.
감지 회로(20)는 블리딩 전류(IBL) 및 스위치 전류(IS)를 감지하여, 두 전류의 합이 소정의 기준 전류에 도달하도록 블리딩 회로(10)를 제어한다. 블리딩 회로(10)의 제어를 위해서, 감지 회로(20)는 MOSFET(12)의 게이트 전압을 제어하는 싱크 전류(ISI)를 생성한다.
입력 전류(Iin)는 블리딩 전류(IBL)와 SMPS(4)에 공급되는 전류(이하, 전원 전류라 함.)(ISMPS)의 합이다. 감지 회로(20)에 공급되는 스위치 전류(IS)는 전원 전류(ISMPS)에 대응하는 전류이다.
기준 전류는 유지 전류에 대응하는 전류로서, 블리딩 전류(IBL)와 스위치 전류(IS)의 합이 기준 전류이면, 블리딩 전류(IBL)와 전원 전류(ISMPS)의 합은 유지 전류가 되도록, 기준 전류가 설정된다.
감지 회로(20)는 션트 레귤레이터(21), 저항(22), 및 커패시터(23)를 포함한다.
션트 레귤레이터(21)는 저항(22)의 일단에 연결되어 있는 기준단, MOSFET(12)의 게이트에 연결되어 있는 출력단, 및 저항(22)의 타단에 연결되어 있는 입력단을 포함한다.
커패시터(23)는 저항(22)에 병렬 연결되어 있어, 저항(22)에 발생하는 감지 전압(VSE)을 필터링 한다. 저항(22)에는 블리딩 전류(IBL)와 스위칭 전류(IS)를 합한 전류가 흐른다.
본 발명의 제1 실시 예에 따른 션트 레귤레이터(21)는 기준단과 입력단 간의 전압 차인 감지 전압(VSE)이 기준 전압으로 유지되도록 싱크 전류를 생성한다. 이 때, 기준 전압은 기준 전류에 대응하는 전압으로서, 감지 전압(VSE)이 기준 전압과 동일하면, 블리딩 전류(IBL)와 스위치 전류(IS)의 합이 기준 전류와 동일하도록 설정된다.
감지 전압(VSE)이 기준 전압 이상이면, 션트 레귤레이터(21)가 도통되어 션트 레귤레이터의 출력단으로부터 입력단으로 흐르는 싱크 전류(ISI)가 발생한다. 싱크 전류(ISI)는 MOSFET(12)의 게이트 전압을 낮추어 MOSFET(12)를 턴 오프 시킨다. 싱크 전류(ISI)에 의해 게이트 전압이 낮아지는 동안 블리딩 전류(IBL)는 감소되고, MOSFET(12)가 턴 오프 되면 블리딩 전류(IBL)는 흐르지 않는다.
커패시터(23)는 감지 전압(VSE)을 로우 패스 필터하여 입력 전류(Iin)와 유사한 파형이 되도록 한다. 스위치 전류(IS)는 SMPS(4)의 스위치(41)가 턴 온 되어 있는 기간 동안만 발생하므로, 두 전류를 합한 전류가 저항(22)를 통과해 발생하는 감지 전압(VSE)은 입력 전류(Iin)의 파형과 차이가 있을 수 있다.
즉, 스위치(41)가 턴 오프 되어 있는 기간 동안 스위치 전류(IS)가 발생하지 않으므로, 감지 전압(VSE)에는 리플 성분이 포함될 수 있다. 이를 제거하고 입력 전류(Iin)를 감지 하기 위해, 감지 회로(20)는 커패시터(23)를 이용하여 감지 전압(VSE)을 필터링 한다.
바이어싱 회로(30)는 보조 권선(CO3)에 발생하는 보조 전압(VAUX)을 이용하여 입력 전류 레귤레이터(1) 동작에 필요한 전원 전압(VCC)을 생성한다. 보조 전압(VAUX)이 발생하지 않는 경우 전원 전압(VCC)이 발생하지 않으므로, 입력 전류 레귤레이터(1)는 동작하지 않는다.
SMPS(4)가 동작하지 않는 경우, 보조 전압(VAUX) 역시 발생하지 않는다. 보조 전압(VAUX)는 스위치(41)의 스위칭 동작에 의해 발생한다. SMPS(4)가 동작하지 않으면 전원 전류(ISMPS) 역시 발생하지 않고, 스위치 전류(IS)도 발생하지 않는다.
이 때, 입력 전류 레귤레이터(1)는 입력되지 않는 스위치 전류(IS)를 보상하기 위해 매우 높은 블리딩 전류(IBL)를 생성할 수 있다. 이를 방지하기 위해서, 바이어싱 회로(30)는 SMPS(4)가 동작하지 않는 경우 전원 전압(VCC)을 생성하지 않는다.
즉, 도 1에 도시된 바와 같이, 바이어싱 회로(30)는 SMPS(4)가 동작할 때만 발생하는 보조 전압(VAUX)을 이용하여 전원 전압(VCC)을 생성한다.
바이어싱 회로(30)는 다이오드(31), 저항(32), 및 커패시터(33)를 포함한다.
다이오드(31)는 보조 전압(VAUX)이 입력되는 애노드 및 저항(32) 및 커패시터(33)에 연결되어 있는 캐소드를 포함한다.
커패시터(33)는 다이오드(31)의 캐소드에 연결되어 있어 보조 전압(VAUX)가 다이오드(31)을 도통시키는 경우 충전되어 전원 전압(VCC)을 생성한다.
저항(32)은 다이오드(31)의 캐소드 및 MOSFET(12)의 게이트에 연결되어 있다. 저항(32)을 통해 MOSFET(12)의 게이트의 전압을 상승시키는 소스 전류(ISO)가 공급된다. 소스 전류(ISO)가 MOSFET(12)의 게이트에 공급되면, 게이트 전압이 상승한다. 게이트 전압이 상승하면, MOSFET(12)가 턴 온 되고, 블리딩 전류(IBL)가 증가한다.
SMPS(4)는 스위치(41)의 스위칭 동작에 따라 1차측에 형성된 제1 코일(CO1) 및 2차측에 형성된 제2 코일(CO2) 사이의 전력 전달이 제어된다.
SMPS(4)는 스위치 제어 회로(switch control circuit)(40), 스위치(41), 제1 내지 제3 코일(CO1-CO3), 정류 다이오드(D), 및 출력 커패시터(C)를 포함한다.
제1 코일(CO1)과 제3 코일(CO3)은 소정의 권선비로 절연 커플링되어 있다. 제3 코일(CO3)에 발생하는 보조 전압(VAUX)는 스위치(41)의 양단 전압에 대응하는 전압으로, 스위치(41)가 스위칭 동작하는 동안 발생하는 전압 변화가 제3 코일(CO3)에 반영되어, 보조 전압(VAUX)이 발생한다.
제2 코일(CO2)에 연결되어 있는 정류 다이오드(D)를 통해 전류가 흐르고, 출력 커패시터(C)에 충전된 전압이 SMPS(4)의 출력 전압이다.
스위치 제어 회로(40)는 출력 전압(VOUT)을 피드백 받고, 스위치(41)을 제어하기 위한 게이트 신호(VG)를 생성한다.
본 발명의 제1 실시 예에서는 션트 레귤레이터를 사용하였으나, 본 발명이 이에 한정되는 것은 아니다. 본 발명의 제2 실시 예에서는 션트 레귤레이터 대신 BJT 소자를 사용한다.
본 발명의 제2 실시 예를 도 2를 참조하여 설명하고, 제1 실시 예와 동일한 구성에 대해서는 동일한 도면 부호를 사용한다. 아울러, 동일한 구성에 대한 설명은 생략한다.
도 2에 본 발명의 제2 실시 예에 따른 입력 전류 레귤레이터를 나타낸 도면이다.
도 2에 도시된 바와 같이, 입력 전류 레귤레이터(5)의 감지 회로(50)는 BJT(51)를 포함한다.
BJT(51)의 제어 전극(이하, 베이스)와 제1 전극(이하, 에미터) 사이에 저항(52)이 연결되어 있고, BJT(51)의 제2 전극(이하. 콜렉터)는 MOSFET(12)의 게이트에 연결되어 있다. 커패시터(53)는 저항(52)에 병렬 연결되어 있다.
저항(52) 및 커패시터(53)의 기능은 저항(22) 및 커패시터(23)과 동일하다.
감지 전압(VSE)이 BJT(51)의 문턱 전압 이상이면 BJT(51)가 턴 온 되고, 감지 전압(VSE)에 따라 싱크 전류(ISI)가 발생한다. 감지 전압(VSE)이 클수록 BJT(51)의 베이스-에미터 전압이 증가하여 싱크 전류(ISI)가 증가한다. 그러면 MOSFET(12)의 게이트 전압이 감소하여 블리딩 전류(IBL)가 감소하거나, MOSFET(12)가 턴 오프 된다.
감지 전압(VSE)이 BJT(51)의 문턱 전압 보다 작으면, BJT(51)가 턴 오프 된다. 그러면 MOSFET(12)의 게이트 전압이 소스 전류(ISO)에 의해 증가하여 MOSFET(12)가 턴 온 되거나, 블리딩 전류(IBL)가 증가한다.
제1 실시 예와 제2 실시 예는 동일하게 동작하고, 감지 회로(20)에서 싱크 전류(ISI)를 제어하는 구성만이 상이할 뿐이다. 제1 실시 예의 기준 전압과 제2 실시 예의 문턱 전압이 동일하게 설정될 수 있다.
도 3은 본 발명의 실시 예에 따른 전원 전류, 블리딩 전류, 및 입력 전류를 나타낸 파형도이다.
도 3에 도시된 바와 같이, 브릿지 다이오드(3)로부터 전파 정류된 정현파인 전원 전류(ISMPS)는 구간 T0-T1, T2-T3와 같이 유지 전류보다 작다.
이 때, 입력 전류(Iin) 역시 점선으로 표시된 바와 같이 위 구간에서 유지 전류보다 작다.
그러면 제1 실시 예의 경우, 감지 전압(VSE)이 션트 레귤레이터(21)의 기준 전압보다 작아져, 션트 레귤레이터(21)는 싱크 전류(ISI)를 생성하지 않는다.
제2 실시 예의 경우, 감지 전압(VSE)이 문턱 전압보다 작아져, BJT(51)는 싱크 전류(ISI)를 생성하지 않는다.
그러면 MOSFET(12)의 게이트 전압이 소스 전류(ISI)에 의해 상승하여 블리딩 전류(IBL)가 상승한다. 블리딩 전류(IBL)는 입력 전류(Iin)과 유지 전류의 차를 보상할 정도로 상승한다. 따라서 블리딩 전류(IBL)는 구간 T0-T1, T2-T3에서 유지 전류와 전원 전류(ISMPS)의 차만큼 발생한다.
그러면 입력 전류(Iin)는 실선으로 표시된 바와 같이, 해당 구간에서 유지 전류로 유지된다.
전원 전류(ISMPS)가 유지 전류 이상인 구간 T1-T2에서는 감지 전압(VSE)이 기준 전압 또는 문턱 전압보다 크므로, 션트 레귤레이터(21) 및 BJT(51)에 의해 싱크 전류(ISI)가 발생한다. 따라서 MOSFET(12)의 게이트 전압이 감소하여 턴 오프 상태로 유지된다.
구체적으로, 시점 T2 이후에 전원 전류(ISMPS)가 유지 전류 보다 작아지기 시작한다. 그러면 감지 전압(VSE)이 기준 전압 보다 작아져 싱크 전류(ISI)는 차단되고, MOSFET(12))의 게이트는 소스 전류(ISO)에 의해 충전되기 시작한다. MOSFET(12)는 시점 T2 이후에 소스 전류(ISO)에 의해 턴 온 되고, 블리딩 전류(IBL)는 시점 T2 이후에 발생한다. 시점 T2 이후에 게이트 전압이 소스 전류(ISO)에 의해 상승할수록 블리딩 전류(IBL) 역시 상승한다.
시점 T23 이후에 전원 전류(ISMPS)가 상승하기 시작하면, 감지 전압(VSE)이 블리딩 전류(IBL)에 의해 기준 전압보다 큰 전압이 되는 시점이 발생할 수 있다. 그러면 션트 레귤레이터(21)가 싱크 전류(ISI)를 생성하여 MOSFET(12)의 게이트 전압을 감소시켜, 블리딩 전류(IBL)를 감소시킨다. 이런 동작이 전원 전류(ISMPS)의 상승 기간 동안 지속적으로 발생한다.
상승하던 전원 전류(ISMPS)가 유지 전류 이상이 되면, 감지 전압(VSE)이 기준 전압 이상이므로, 션트 레귤레이터(21)는 싱크 전류(ISI)를 생성한다. 싱크 전류(ISI)에 의해 MOSFET(12)의 게이트 전압이 감소하여 MOSFET(12)는 턴 오프 된다.
전원 전류(ISMPS)가 유지 전류 이상인 구간 T1-T2에서는 소스 전류(ISO)와 싱크 전류(ISI)가 서로 감쇄되어 MOSFET(12)의 게이트는 충전되지 않고, 턴 오프 상태로 유지된다. 따라서 블리딩 전류(IBL)가 발생하지 않는다.
션트 레귤레이터(21)와 동일한 방식으로 BJT(51)도 동작한다.
이와 같이, 블리딩 전류(IBL)는 입력 전류(Iin)가 유지 전류 보다 작은 구간에서만 발생하므로, 불필요한 소비 전력 및 온도 상승을 방지할 수 있다.
또한, SMPS(4)의 동작에 동기되어, SMPS(4)가 동작하지 않는 구간에서 블리딩 전류(IBL)가 생성되지 않으므로, 입력 전류 레귤레이터를 보호할 수 있다.
본 발명의 제3 실시 예에 따르면, 입력 전압(Vin)을 이용하여 디밍 앵글을 감지하고, 디밍 앵글이 소정 값 이상일 때, 입력 전류 레귤레이터가 디스에이블 될 수 있다. 전원 전류(ISMPS)는 디밍 앵글이 클 때 충분히 높으므로, 디밍 앵글이 클 때는 블리딩 전류(IBL)를 발생시킬 필요가 적다.
본 발명의 제3 실시 예는 감지된 디밍 앵글이 높을 때 입력 전류 레귤레이터를 디스에이블 시켜 불필요한 블리딩 전류를 차단하는 디스에이블 회로를 더 포함한다.
도 4는 본 발명의 제3 실시 예에 따른 디스에이블 회로의 구성을 나타낸 도면이다. 도 4에 도시된 바와 같이, 디스에이블 회로(60)는 입력 전압(Vin), 전원 전압(VCC), 및 그라운드에 연결되어 있다.
디스에이블 회로(60)는 디밍 앵글 션트레귤레이터(61) 및 디밍 앵글 감지 회로(62)를 포함한다. 디밍 앵글 감지 회로(62)는 비교 회로(comparing circuit)(63) 및 필터링 회로(filtering circuit)(69)를 포함한다.
비교 회로(63)는 입력 전압(Vin)을 입력 받고, 입력 전압(Vin)과 제너 전압(VZENER)을 비교한 결과를 출력한다. 비교 회로(63)는 저항(64) 및 제너 다이오드(65)를 포함한다.
저항(64)의 일단은 입력 전압(Vin)에 연결되어 있고, 저항(64)의 타단은 제너 다이오드(65)의 캐소드 전극에 연결되어 있다. 제너 다이오드(65)의 애노드 전극은 그라운드(grounded) 되어 있다.
입력 전압(Vin)이 제너 다이오드(65)의 제너 전압(VZENER) 이상이면, 제너 다이오드(65)가 도통되고, 접점(N1)의 전압은 제너 전압(VZENER)이 된다. 입력 전압(Vin)이 제너 전압(VZENER)보다 작으면, 접점(N1)의 전압은 입력 전압(Vin)이다. 이하, 접점(N1)의 전압을 비교 전압(VCOM)이라 한다.
이와 같이, 비교 회로(63)는 입력 전압(Vin)과 제너 전압(VZENER)을 비교한 결과에 따라 비교 전압(VCOM)을 생성한다.
필터링 회로(filtering circuit)(69)는 저역 통과 필터(low pass filter)로서, 비교전압(VCOM)의 고주파 성분을 필터링 하여 디밍 앵글 전압(DAV)을 생성한다. 필터링 회로(69)는 두 개의 저항(66, 67) 및 커패시터(68)를 포함한다.
저항(66)의 일단은 접점(N1)에 연결되어 있고, 저항(66)의 타단은 접점(N2)에 연결되어 있다. 저항(67)의 일단은 접점(N2)에 연결되어 있고, 저항(67)의 타단은 그라운드 되어 있다. 커패시터(68)의 일단은 접점(N2)에 연결되어 있고, 커패시터(68)의 타단은 그라운드 되어 있다. 접점(N2)은 디밍 앵글 션트레귤레이터(61)의 기준단에 연결되어 있고 디밍 앵글 전압(DAV)이 기준단에 입력된다.
디밍 앵글 션트레귤레이터(61)는 전원 전압(VCC)에 연결되어 있는 출력단, 그라운드에 연결되어 있는 입력단, 및 기준단을 포함한다. 디밍 앵글 션트레귤레이터(61)는 기준단과 입력단 간의 전압 차인 디밍 앵글 전압(DAV)이 소정의 디밍 앵글 기준 전압으로 유지되도록 싱크 전류를 생성한다.
따라서 디밍 앵글 전압(DAV)이 디밍 앵글 기준 전압 이상일 때, 디밍 앵글 션트레귤레이터(61)가 도통되어 션트 레귤레이터(61)의 출력단으로부터 입력단으로 흐르는 싱크 전류(ISI1)가 발생한다. 그러면, 바이어싱 회로(30)의 커패시터(33)가 방전되어 전원 전압(VCC)이 영전압으로 감소하고, 트랜지스터(12)가 턴 오프 되어 블리딩 전류(IBL)가 발생하지 않는다.
도 4에서는 디스에이블 회로가 제1 실시 예와 결합하여 도시되었으나, 본 발명이 이에 한정되는 것은 아니고, 제2 실시 예와 결합될 수도 있다. 제2 실시 예와 결합될 때에도, 디스에이블 회로(60)는 입력 전압(Vin), 전원 전압(VCC), 및 그라운드에 연결되어 있고, 구성 및 동작은 앞선 설명과 동일하다.
아울러, 본 발명의 제3 실시 예에서는 디스에이블 회로(60)이 입력 전류 레귤레이터 포함된 것으로 도시되어 있으나, 별도로 형성될 수 있다. 또한, 도 4에서 디스에이블 회로(60)의 그라운드는 입력 전류 레귤레이터(1)의 그라운드(VSE의 '-')에 연결되어 있으나, 본 발명은 이에 한정되지 않는다. 디스에이블 회로(60)의 그라운드는 SMPS(4)의 그라운드(VSE의 '+')에 연결될 수 있다.
도 5는 본 발명의 제3 실시 예에 따른 입력 전압에 따른 비교 전압 및 디밍 앵글 감지 전압을 나타낸 도면이다.
도 5에 도시된 바와 같이, 입력 전압(Vin)의 한 주기 기간인 T10-T13 중 T11-T13가 디밍 앵글에 해당하는 부분이다. 따라서 입력 전압(Vin)은 기간 T10-T11에 발생하지 않는다.
기간 T10-T11 동안 입력 전압(Vin)은 제너 전압(VZENER)보다 작으므로, 비교 전압(VCOM)은 입력 전압(Vin)과 동일하다.
점 T11에 입력 전압(Vin)이 제너 전압(VZENER) 보다 큰 전압으로 발생하고, 시점 T12까지 입력 전압(Vin)이 제너 전압(VZENER) 이상이다. 따라서 기간 T11-T12 동안 비교 전압(VCOM)은 제너 전압(VZENER)으로 유지된다.
시점 T12에 입력 전압(Vin)이 제너 전압(VZENER)보다 작아지면 비교 전압(VCOM)은 입력 전압(Vin)과 동일하다.
이와 같이 입력 전압(Vin)의 한 주기 동안 비교 전압(VCOM)이 입력 전압(Vin)의 디밍 앵글에 따라 발생한다. 비교 전압(VCOM)은 필터링 회로(69)를 통해 디밍 앵글 전압(DAV)으로 출력되고, 도 5에 도시된 바와 같이 디밍 앵글 감지 전압(DAV)은 디밍 앵글에 따르는 레벨을 가진다.
이상에서 본 발명의 실시예에 대하여 상세하게 설명하였지만 본 발명의 권리범위는 이에 한정되는 것은 아니고 다음의 청구범위에서 정의하고 있는 본 발명의 기본 개념을 이용한 당업자의 여러 변형 및 개량 형태 또한 본 발명의 권리범위에 속하는 것이다.
입력 전류 레귤레이터(1), 디머(2), 브릿지 다이오드(3)
스위치 모드 파워 서플라이(4), 입력 전류 레귤레이터(10)
블리딩 회로(10), 감지 회로(20), 바이어싱 회로(30)
제1 저항(11), 제2 저항(13), 및 MOSFET(12)
션트 레귤레이터(21), 저항(22, 32, 64, 66, 67), 커패시터(23, 68)
다이오드(31), 커패시터(33), 스위치 제어 회로(40)
스위치(41), 제1 내지 제3 코일(CO1-CO3), 정류 다이오드(D)
출력 커패시터(C), BJT(51), 디스에이블 회로(60)
디밍 앵글 션트레귤레이터(61), 디밍 앵글 감지 회로(62)
비교 회로(63), 필터링 회로(69), 제너 다이오드(65)

Claims (26)

  1. 디머 및 전력 공급 장치에 위치한 입력 전류 레귤레이터에 있어서,
    상기 디머를 통과한 입력 전류 중 블리딩 전류를 생성하는 블리딩 회로,
    상기 입력 전류를 감지하고, 상기 감지된 입력 전류가 소정의 유지 전류 보다 작을 때, 상기 입력 전류에 대응하는 감지 전압에 따라 상기 블리딩 회로를 제어하는 감지 회로, 및
    상기 전원 공급 장치의 동작 중에 상기 입력 전류 레귤레이터의 동작에 필요한 전원 전압을 생성하는 바이어싱 회로를 포함하는 입력 전류 레귤레이터.
  2. 제1항에 있어서,
    상기 바이어싱 회로는,
    상기 전원 공급 장치의 1차측 권선과 소정의 권선비로 절연 커플링되어 있는 보조 권선에 발생하는 보조 전압을 이용하여 상기 전원 전압을 생성하는 입력 전류 레귤레이터.
  3. 제1항에 있어서,
    상기 감지 회로는,
    상기 바이어싱 회로로부터 상기 블리딩 회로로 공급되는 소스 전류를 제어하는 싱크 전류를 생성하는 입력 전류 레귤레이터.
  4. 제3항에 있어서,
    상기 감지 회로는,
    기준단과 입력단 사이에 상기 감지 전압을 공급받고, 상기 감지 전압을 소정의 기준 전압으로 유지시키기 위해, 출력단으로부터 상기 입력단으로 흐르는 싱크 전류를 생성하는 션트 레귤레이터를 포함하는 입력 전류 레귤레이터.
  5. 제4항에 있어서,
    상기 감지 회로는,
    상기 션트 레귤레이터의 입력단 및 기준단 사이에 연결되어 있는 제1 저항을 더 포함하는 입력 전류 레귤레이터.
  6. 제5항에 있어서,
    상기 감지 회로는,
    상기 제1 저항에 병렬 연결되어, 상기 제1 저항에 발생하는 상기 감지 전압을 필터링 하는 커패시터를 더 포함하는 입력 전류 레귤레이터.
  7. 제4항에 있어서,
    상기 블리딩 회로는,
    상기 정류 회로 및 상기 전력 공급 장치에 연결되어 있는 일단을 포함하는 제1 저항, 및
    상기 제1 저항의 타단에 연결되어 있는 제1 전극 및 상기 션트 레귤레이터의 출력단에 연결되어 있는 제어 전극을 포함하는 트랜지스터를 포함하는 입력 전류 레귤레이터.
  8. 제7항에 있어서,
    상기 블리딩 회로는,
    상기 트랜지스터의 제2 전극 및 상기 션트 레귤레이터의 기준단 사이에 연결되어 있는 제2 저항을 포함하는 입력 전류 레귤레이터.
  9. 제3항에 있어서,
    상기 감지 회로는,
    상기 입력 전류에 따르는 감지 전압을 제어 전극과 제1 전극간의 전압차로 공급받는 BJT를 포함하고,
    상기 전압차에 따르는 싱크 전류가 상기 BJT의 제2 전극으로부터 제1 전극으로 흐르는 입력 전류 레귤레이터.
  10. 제9항에 있어서,
    상기 블리딩 회로는,
    상기 정류 회로 및 상기 전력 공급 장치에 연결되어 있는 일단을 포함하는 제1 저항, 및
    상기 제1 저항의 타단에 연결되어 있는 제1 전극 및 상기 BJT의 제2전극에 연결되어 있는 제어 전극을 포함하는 트랜지스터를 포함하는 입력 전류 레귤레이터.
  11. 제10항에 있어서,
    상기 블리딩 회로는,
    상기 트랜지스터의 제2 전극 및 상기 BJT의 제어 전극 사이에 연결되어 있는 제2 저항을 포함하는 입력 전류 레귤레이터.
  12. 제2항에 있어서,
    상기 바이어싱 회로는,
    상기 보조 전압에 연결되어 있는 다이오드, 및
    상기 다이오드를 통해 흐르는 전류에 의해 충전되는 커패시터를 포함하고,
    상기 전원 전압은 상기 커패시터에 충전된 전압인 입력 전류 레귤레이터.
  13. 제12항에 있어서,
    상기 감지 회로는,
    기준단, 입력단 및 출력단을 포함하고, 상기 입력 전류에 따르는 감지 전압을 상기 기준단과 상기 입력단 사이에 공급받고, 상기 감지 전압에 따라 상기 출력단으로부터 상기 입력단으로 흐르는 싱크 전류를 생성하는 션트 레귤레이터를 포함하고,
    상기 바이어싱 회로의 커패시터는,
    상기 션트 레귤레이터의 출력단에 저항을 통해 연결되어 있는 일단 및 상기 션트 레귤레이터의 입력단 사이에 연결되어 타단을 포함하는 입력 전류 레귤레이터.
  14. 제13항에 있어서,
    상기 블리딩 회로는,
    상기 션트 레귤레이터의 출력단에 연결되어 있는 제어 전극, 상기 디머에 제3 저항을 통해 연결되어 있는 제1 전극 및 상기 션트 레귤레이터의 기준단에 제4 저항을 통해 연결되어 있는 제2 전극을 포함하는 트랜지스터를 포함하는 입력 전류 레귤레이터.
  15. 제12항에 있어서,
    상기 감지 회로는,
    상기 입력 전류에 따르는 감지 전압을 제어 전극과 제1 전극간의 전압차로 공급받는 BJT를 포함하고,
    상기 전압차에 따르는 싱크 전류가 상기 BJT의 제2 전극으로부터 제1 전극으로 흐르고,
    상기 바이어싱 회로의 커패시터는 상기 BJT의 제2 전극과 제5 저항을 통해 연결되어 있는 일단 및 상기 BJT의 제1 전극에 연결되어 있는 타단을 포함하는 입력 전류 레귤레이터.
  16. 제15항에 있어서,
    상기 블리딩 회로는,
    상기 BJT의 제2 전극에 연결되어 있는 제어 전극, 상기 디머에 제3 저항을 통해 연결되어 있는 제1 전극 및 상기 BJT의 제어 전극에 제4 저항을 통해 연결되어 있는 제2 전극을 포함하는 트랜지스터를 포함하는 입력 전류 레귤레이터.
  17. 제1항 내지 제16항 중 어느 한 항에 있어서,
    상기 감지 회로는,
    상기 블리딩 전류 및 상기 전력 공급 장치로부터 공급되는 전류의 합을 이용하여 입력 전류를 감지하고,
    상기 전력 공급 장치로부터 상기 감지 회로로 공급되는 전류는 상기 전력 공급 장치의 전력 전달을 제어하는 스위치에 흐르는 전류인 입력 전류 레귤레이터.
  18. 제1항 내지 제16항 중 어느 한 항의 입력 전류 레귤레이터에 연결되어 있고,
    상기 디머를 통과한 교류 입력이 정류되어 생성된 입력 전압과 제너 전압을 비교한 결과에 따라 비교 전압을 생성하고, 상기 비교 전압을 저역 통과 필터링하여 상기 디머의 디밍 앵글에 대응하는 디잉 앵글 감지 전압을 생성하는 디밍 앵글 감지 회로, 및
    상기 디밍 앵글 감지 전압을 입력받는 기준단과 입력단 간의 전압이 소정의 디밍 앵글 기준 전압 이상일 때 도통되어, 상기 전원 전압이 공급되는 출력단으로부터 상기 입력단으로 흐르는 싱크 전류를 생성하는 디밍 앵글 션트레귤레이터를 포함하는 디스에이블 회로.
  19. 제18항에 있어서,
    상기 비교 회로는,
    제6 저항을 통해 상기 입력 전압을 전달받고, 상기 입력 전압이 상기 제너 전압 이상일 때 도통되는 제너 다이오드를 포함하고,
    상기 비교 전압은 상기 제6 저항과 상기 제너 다이오드가 연결되어 있는 제1 접점의 전압인 디스에이블 회로.
  20. 제18항에 있어서,
    상기 필터링 회로는,
    상기 비교 전압과 그라운드 사이에 직렬 연결되어 있는 제7 저항 및 제8 저항, 및
    상기 제7 저항 및 제8 저항이 연결되어 있는 제2 접점과 상기 그라운드 사이에 연결되어 있는 커패시터를 포함하고,
    상기 디밍 앵글 감지 전압은 상기 제2 접점의 전압인 디스에이블 회로.
  21. 제20항에 있어서,
    상기 디스에이블 회로의 그라운드는 상기 입력 전류 레귤레이터의 그라운드 에 연결되는 디스에이블 회로.
  22. 제20항에 있어서,
    상기 디스에이블 회로의 그라운드는 상기 전력 공급 장치의 그라운드에 연결되는 디스에이블 회로.
  23. 디머 및 전력 공급 장치에 위치한 입력 전류 레귤레이터의 구동 방법에 있어서,
    상기 디머를 통과한 입력 전류에 따르는 감지 전압에 따라 싱크 전류를 생성하는 단계,
    상기 디머에 연결된 전력 공급 장치의 동작 중에 상기 입력 전류 레귤레이터의 동작에 필요한 전원 전압을 생성하는 단계, 및
    상기 입력 전류 중 상기 전력 공급 장치에 공급되는 전류를 제외한 블리딩 전류를 상기 싱크 전류에 따라 제어하는 단계를 포함하는 입력 전류 레귤레이터의 구동 방법.
  24. 제23항에 있어서,
    상기 블리딩 전류를 제어하는 단계는,
    상기 전원 전압에 의해 트랜지스터의 제어 전극에 공급되는 전압이 상기 싱크 전류에 따라 변하는 단계를 포함하고,
    상기 블리딩 전류는 상기 트랜지스터를 통해 흐르는 입력 전류 레귤레이터의 구동방법.
  25. 제24항에 있어서,
    상기 싱크 전류를 생성하는 단계는,
    상기 전력 공급 장치의 전력 전달을 제어하는 스위치에 흐르는 전류와 상기블리딩 전류를 합한 전류가 저항에 흘러 감지 전압이 발생하는 단계를 포함하는 입력 전류 레귤레이터의 구동 방법.
  26. 제23항 내지 제25항 중 어느 한 항에 있어서,
    상기 디머를 통과한 교류 입력이 정류되어 생성된 입력 전압과 제너 전압을 비교한 결과에 따라 비교 전압을 생성하는 단계,
    상기 비교 전압을 저역 통과 필터링하여 상기 디머의 디밍 앵글에 대응하는 디잉 앵글 감지 전압을 생성하는 단계, 및
    상기 디밍 앵글 감지 전압이 소정의 디밍 앵글 기준 전압 이상일 때, 상기 전원 전압이 싱크 전류에 의해 낮아지는 단계를 포함하는 입력 전류 레귤레이터의 구동 방법.


KR1020120052180A 2011-05-23 2012-05-16 입력 전류 레귤레이터, 그 구동 방법, 및 입력 전류 레귤레이터의 디스에이블회로 KR101981155B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020120052180A KR101981155B1 (ko) 2011-05-23 2012-05-16 입력 전류 레귤레이터, 그 구동 방법, 및 입력 전류 레귤레이터의 디스에이블회로
US13/477,869 US9468048B2 (en) 2011-05-23 2012-05-22 Input current regulator, driving method thereof, and disable circuit thereof

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US201161488957P 2011-05-23 2011-05-23
US61/488,957 2011-05-23
KR1020120052180A KR101981155B1 (ko) 2011-05-23 2012-05-16 입력 전류 레귤레이터, 그 구동 방법, 및 입력 전류 레귤레이터의 디스에이블회로

Publications (2)

Publication Number Publication Date
KR20120130707A true KR20120130707A (ko) 2012-12-03
KR101981155B1 KR101981155B1 (ko) 2019-05-22

Family

ID=66681359

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020120052180A KR101981155B1 (ko) 2011-05-23 2012-05-16 입력 전류 레귤레이터, 그 구동 방법, 및 입력 전류 레귤레이터의 디스에이블회로

Country Status (1)

Country Link
KR (1) KR101981155B1 (ko)

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20090196079A1 (en) * 2008-02-04 2009-08-06 Nathan Kanthimathi T Self-adjusting bleeder for a forward converter
US20100090607A1 (en) * 2008-06-12 2010-04-15 3M Innovative Properties Company Dimmer and illumination apparatus with amplitude ordered illumination of multiple strings of multiple color light emitting devices
US20100164406A1 (en) * 2008-07-25 2010-07-01 Kost Michael A Switching power converter control with triac-based leading edge dimmer compatibility
WO2011051859A1 (en) * 2009-10-30 2011-05-05 Koninklijke Philips Electronics N.V. Selectively activated rapid start/bleeder circuit for solid state lighting system

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20090196079A1 (en) * 2008-02-04 2009-08-06 Nathan Kanthimathi T Self-adjusting bleeder for a forward converter
US20100090607A1 (en) * 2008-06-12 2010-04-15 3M Innovative Properties Company Dimmer and illumination apparatus with amplitude ordered illumination of multiple strings of multiple color light emitting devices
US20100164406A1 (en) * 2008-07-25 2010-07-01 Kost Michael A Switching power converter control with triac-based leading edge dimmer compatibility
WO2011051859A1 (en) * 2009-10-30 2011-05-05 Koninklijke Philips Electronics N.V. Selectively activated rapid start/bleeder circuit for solid state lighting system

Also Published As

Publication number Publication date
KR101981155B1 (ko) 2019-05-22

Similar Documents

Publication Publication Date Title
US10790748B2 (en) Soft-start circuit and buck converter comprising the same
US9468048B2 (en) Input current regulator, driving method thereof, and disable circuit thereof
US9502963B2 (en) Switching power supply device, switching power supply control method and electronic apparatus
US9490714B1 (en) Switching power supply
JP2006094696A (ja) 力率補正回路及びその出力電圧制御方法
KR20100117980A (ko) 역률 보상 회로 및 역률 보상 회로의 구동 방법
US8976545B2 (en) Current resonance power supply for detecting overcurrent based on an output from a current compensation unit
US20080291709A1 (en) Switching power supply apparatus
US10148170B2 (en) Switching power converter with magnetizing current shaping
KR101858059B1 (ko) 스위치 제어 회로, 및 이를 포함하는 역률 보상기 및 그 구동 방법
JP2009153234A (ja) スイッチング電源装置
US11705807B2 (en) Control circuit of power factor improvement circuit and semiconductor integrated circuit device
US8867239B2 (en) Power supply device and method of controlling the same by using an adjustable power factor corrector
TWI523395B (zh) 開關式電源供應器之時脈頻率控制方法以及相關之電源控制裝置
US20150131331A1 (en) Apparatus and method for supplying power
JP6341378B2 (ja) 電源装置および照明装置
JP5222587B2 (ja) 力率改善回路
KR101981155B1 (ko) 입력 전류 레귤레이터, 그 구동 방법, 및 입력 전류 레귤레이터의 디스에이블회로
JP6900830B2 (ja) Led点灯回路及びled照明装置
JP4650101B2 (ja) スイッチング電源装置、及びオーディオアンプシステム
KR102219639B1 (ko) 클램핑 회로, 이를 포함하는 전력 공급 장치 및 전력 공급 장치의 구동 방법
JP5495037B2 (ja) 力率改善回路
JP5810306B2 (ja) Led点灯装置およびこれを用いた照明器具
US20240055974A1 (en) Switching control circuit and power supply circuit
US20220311322A1 (en) Integrated circuit

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant