KR20120047052A - 포트 멀티플라이어의 전원 제어 장치 및 방법 - Google Patents

포트 멀티플라이어의 전원 제어 장치 및 방법 Download PDF

Info

Publication number
KR20120047052A
KR20120047052A KR1020100108705A KR20100108705A KR20120047052A KR 20120047052 A KR20120047052 A KR 20120047052A KR 1020100108705 A KR1020100108705 A KR 1020100108705A KR 20100108705 A KR20100108705 A KR 20100108705A KR 20120047052 A KR20120047052 A KR 20120047052A
Authority
KR
South Korea
Prior art keywords
devices
connection
power
port multiplier
virtual
Prior art date
Application number
KR1020100108705A
Other languages
English (en)
Inventor
이석준
Original Assignee
주식회사 히타치엘지 데이터 스토리지 코리아
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 주식회사 히타치엘지 데이터 스토리지 코리아 filed Critical 주식회사 히타치엘지 데이터 스토리지 코리아
Priority to KR1020100108705A priority Critical patent/KR20120047052A/ko
Publication of KR20120047052A publication Critical patent/KR20120047052A/ko

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/266Arrangements to supply power to external peripherals either directly from the computer or under computer control, e.g. supply of power through the communication port, computer controlled power-strips
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/20Handling requests for interconnection or transfer for access to input/output bus
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0668Interfaces specially adapted for storage systems adopting a particular infrastructure
    • G06F3/0671In-line storage system
    • G06F3/0683Plurality of storage devices

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Human Computer Interaction (AREA)
  • Power Sources (AREA)

Abstract

본 발명에 따른 포트 멀티플라이어의 전원 제어 장치 및 방법은, 예를 들어, SATA 인터페이스의 하드웨어 모듈과 같은 접속부에 연결 접속된 디바이스의 동작 모드를 슬립 모드(Sleep Mode)로 절환하는 경우, 가상의 디바이스(Virtual Device)를, 제어부의 레지스터(Register) 내에 설정하여, 슬립 모드로 절환함과 아울러, 상기 접속부에 공급되는 전원을 완전히 차단함으로써, 비효율적인 전원 소비가 발생하지 않도록 하고, 이후, 상기 디바이스의 슬립 모드를 동작 모드로 절환하는 경우, 상기 접속부에 전원을 공급함과 아울러, 가상의 디바이스를 해제함으로써, 상기 디바이스가 정상적으로 동작할 수 있게 된다.

Description

포트 멀티플라이어의 전원 제어 장치 및 방법 {Apparatus and method for controlling power of port multiplier}
본 발명은, 예를 들어, 하드디스크 드라이브(HDD: Hard Disc Drive), 광디스크 드라이브(ODD: Optical Disc Drive), 그리고 솔리드 스테이트 드라이브(SSD: Sold State Drive) 등과 같은 다양한 유형의 디바이스들과 연결 접속되는 포트 멀티플라이어의 전원 제어 장치 및 방법에 관한 것이다.
최근에는 포트 멀티플라이어(Port Multiplier)가 널리 보급되어 상용화되고 있는 데, 예를 들어, 도 1에 도시한 바와 같이, 상기 포트 멀티플라이어(100)에는, 마이크로 컨트롤 유니트(MCU) 등과 같은 제어부가 포함 구성된다.
또한, 상기 포트 멀티플라이어(100)에는, 예를 들어, 제1 디바이스(300)와 연결 접속하기 위한 제1 접속부(11)와, 제2 디바이스(400)와 연결 접속하기 위한 제2 접속부(12), 그리고 호스트(200)와 연결 접속하기 위한 제3 접속부(13)가 포함 구성된다.
한편, 상기 호스트(200)는, 예를 들어, 개인용 컴퓨터 또는 노트북 컴퓨터 등이 사용될 수 있으며, 상기 제1 디바이스(300)와 제2 디바이스(400)는, 하드디스크 드라이브(HDD), 광디스크 드라이브(ODD), 그리고 솔리드 스테이트 드라이브(SSD) 중 어느 하나 이상이 사용될 수 있다.
그리고, 상기 제1 내지 제3 접속부(10,11,13)는, 예를 들어, 사타(SATA: Serial ATA) 인터페이스의 하드웨어 모듈(Hardware Module)이 사용될 수 있으며, 동작(Active) 모드, 슬립(Sleep) 모드, 전원 오프(Power Off) 모드 등으로 절환될 수 있다.
예를 들어, 도 2에 도시한 바와 같이, 상기 호스트(200)와의 인터페이스를 통해, 제1 디바이스(300)와 제2 디바이스(400)의 동작(Active) 모드를, 슬립(Sleep) 모드로 절환하는 경우, 전원 소비를 절감할 수 있게 된다.
그러나, 상기와 같이 제1 디바이스와 제2 디바이스의 동작 모드를 슬립 모드로 절환하더라도, 상기 제1 접속부(11)와 제2 접속부(12)에는, 예를 들어, 각각 30mA의 소비 전류가 지속적으로 공급되기 때문에, 비효율적인 전원 소비가 발생하므로, 이를 해결할 수 있는 효율적인 해결 방안 마련이 시급히 요구되고 있는 실정이다.
본 발명은, 예를 들어, 포트 멀티플라이어에 연결 접속된 디바이스의 동작 모드를 슬립 모드(Sleep Mode)로 절환하는 경우, 상기 디바이스와 연결 접속되는 접속부의 전원 공급을 완전히 차단(Power Off)하여, 비효율적인 전원 소비가 발생하지 않도록 하기 위한 포트 멀티플라이어의 전원 제어 장치 및 방법을 제공하기 위한 것이다.
본 발명에 따른 포트 멀티플라이어의 전원 제어 장치는, 제1 디바이스와 연결 접속하기 위한 제1 접속부; 제2 디바이스와 연결 접속하기 위한 제2 접속부; 호스트와 연결 접속하기 위한 제3 접속부; 상기 제1 내지 제3 접속부에 전원을 공급하기 위한 전원 공급부; 및 상기 제1 및 제2 디바이스의 동작 모드를 슬립 모드로 절환하는 경우, 가상의 제1 및 제2 디바이스를 설정하여, 슬립 모드로 절환함과 아울러, 상기 제1 및 제2 접속부에 공급되는 전원을 차단하는 제어부를 포함하여 구성되는 것을 특징으로 하며,
또한, 상기 호스트는, 개인용 컴퓨터 또는 노트북 컴퓨터이고, 상기 디바이스는, 하드디스크 드라이브(HDD), 광디스크 드라이브(ODD), 솔리드 스테이트 드라이브(SSD) 중 어느 하나인 것을 특징으로 하며,
또한, 상기 제1 내지 제3 접속부는, 사타(SATA) 인터페이스의 하드웨어 모듈인 것을 특징으로 하며,
또한, 상기 제어부는, 상기 제1 및 제2 디바이스에 대한 각각의 디바이스 정보로서, 모델 명, 버전, 제조사, 총 저장 용량 중 어느 하나 이상을 확인한 후, 가상의 제1 및 제2 디바이스를 레지스터 내에 설정하는 것을 특징으로 하며,
또한, 상기 제어부는, 상기 제1 및 제2 디바이스의 슬립 모드를 동작 모드로 절환하는 경우, 상기 제1 및 제2 접속부에 전원을 공급함과 아울러, 가상의 제1 및 제2 디바이스를 해제하는 것을 특징으로 하며,
또한, 본 발명에 따른 포트 멀티플라이어의 전원 제어 방법은, 제1 접속부에 연결 접속된 제1 디바이스와, 제2 접속부에 연결 접속된 제2 디바이스의 동작 모드를 슬립 모드로 절환하는 경우, 가상의 제1 및 제2 디바이스를, 제어부의 레지스터 내에 설정하여, 슬립 모드로 절환하는 단계; 및 상기 제1 접속부와 제2 접속부에 공급되는 전원을 차단하는 단계를 포함하여 이루어지는 것을 특징으로 하며,
또한, 상기 디바이스는, 하드디스크 드라이브(HDD), 광디스크 드라이브(ODD), 솔리드 스테이트 드라이브(SSD) 중 어느 하나인 것을 특징으로 하며,
또한, 상기 제1 및 제2 접속부는, 사타(SATA) 인터페이스의 하드웨어 모듈인 것을 특징으로 하며,
또한, 상기 절환하는 단계는, 상기 제1 및 제2 디바이스에 대한 각각의 디바이스 정보로서, 모델 명, 버전, 제조사, 총 저장 용량 중 어느 하나 이상을 확인한 후, 가상의 제1 및 제2 디바이스를, 제어부의 레지스터 내에 설정하는 것을 특징으로 하며,
또한, 상기 제1 및 제2 디바이스의 슬립 모드를 동작 모드로 절환하는 경우, 상기 제1 및 제2 접속부에 전원을 공급함과 아울러, 가상의 제1 및 제2 디바이스를 해제하는 단계를 더 포함하여 이루어지는 것을 특징으로 한다.
본 발명에 따른 포트 멀티플라이어의 전원 제어 장치 및 방법은, 예를 들어, SATA 인터페이스의 하드웨어 모듈과 같은 접속부에 연결 접속된 디바이스의 동작 모드를 슬립 모드(Sleep Mode)로 절환하는 경우, 가상의 디바이스(Virtual Device)를, 제어부의 레지스터(Register) 내에 설정하여, 슬립 모드로 절환함과 아울러, 상기 접속부에 공급되는 전원을 완전히 차단함으로써, 비효율적인 전원 소비가 발생하지 않도록 하고, 이후, 상기 디바이스의 슬립 모드를 동작 모드로 절환하는 경우, 상기 접속부에 전원을 공급함과 아울러, 가상의 디바이스를 해제함으로써, 상기 디바이스가 정상적으로 동작할 수 있게 된다.
도 1 및 도 2는 일반적인 포트 멀티플라이어에 대한 실시예를 도시한 것이고,
도 3은 본 발명이 적용되는 포트 멀티플라이어에 대한 실시예를 도시한 것이고,
도 4는 본 발명이 적용되는 포트 멀티플라이어에 대한 실시예의 구성을 도시한 것이고,
도 5는 본 발명에 따른 포트 멀티플라이어의 전원 제어 방법에 대한 실시예의 동작 흐름도를 도시한 것이다.
이하, 본 발명에 따른 포트 멀티플라이어의 전원 제어 장치 및 방법에 대한 바람직한 실시예에 대해, 첨부된 도면을 참조하여 상세히 설명한다.
우선, 본 발명에 따른 전원 제어 장치 및 방법은, 예를 들어, SATA(Serial ATA) 인터페이스의 하드웨어 모듈(Hardware Module) 등과 같은 복수의 접속부들이 구비된 다양한 유형의 포트 멀티플라이어에 적용된다.
한편, 본 발명이 적용되는 포트 멀티플라이어에는, 예를 들어, 도 3에 도시한 바와 같이, 제1 디바이스(300)와 연결 접속하기 위한 제1 접속부(11)와, 제2 디바이스(400)와 연결 접속하기 위한 제2 접속부(12), 그리고 호스트(200)와 연결 접속하기 위한 제3 접속부(13) 등이 포함 구성된다.
또한, 상기 포트 멀티플라이어(100)에는, 마이크로 컨트롤 유니트(MCU)와 같은 제어부가 포함 구성되는 데, 예를 들어, 상기 호스트(200)는, 개인용 컴퓨터 또는 노트북 컴퓨터 등이 사용될 수 있으며, 상기 제1 디바이스(300)와 제2 디바이스(400)는, 하드디스크 드라이브(HDD), 광디스크 드라이브(ODD), 그리고 솔리드 스테이트 드라이브(SSD) 중 어느 하나 이상이 사용될 수 있다.
그리고, 상기 제어부에서는, 상기 호스트(200)와의 인터페이스를 통해, 상기 제1 접속부(11)와 제2 접속부(12)에 연결 접속된 제1 디바이스(300)와 제2 디바이스(400)의 동작 모드를 슬립 모드(Sleep Mode)로 절환하는 경우, 상기 제어부의 레지스터(Register) 내에, 가상의 제1 및 제2 디바이스(Virtual Device1,2)를 설정하여, 슬립 모드로 절환하게 된다.
또한, 상기 제1 접속부(11)와 제2 접속부(12)에 공급되는 전원을 완전히 차단(Power Off)하여, 비효율적인 전원 소비가 발생하지 않도록 하고, 이후, 상기 제1 디바이스와 제2 디바이스의 슬립 모드를 동작(Active) 모드로 절환하는 경우, 상기 제1 접속부(11)와 제2 접속부(12)에 전원을 공급함과 아울러, 상기 레지스터(Register)에 설정된 가상의 제1 및 제2 디바이스를 해제하여, 상기 제1 디바이스(300)와 제2 디바이스(400)가 정상적으로 동작할 수 있도록 하는 데, 이에 대해 상세히 설명하면 다음과 같다.
도 4는, 본 발명이 적용되는 포트 멀티플라이어에 대한 실시예의 구성을 도시한 것으로, 상기 포트 멀티플라이어(100)에는, 예를 들어, SATA 인터페이스의 하드웨어 모듈(Hardware Module)과 같은 제1 접속부(11), 제2 접속부(12), 그리고 제3 접속부(13)가 포함 구성된다.
또한, 상기 포트 멀티플라이어에는, 전원 공급부(14), 제어부(15), 롬(ROM)(16), 에스램(SRAM)(17), FIS 프로세서(18), 클럭 발생기(19), 그리고 GPIO 회로(20) 등이 포함 구성되는 데, 상기 FIS 프로세서(18)와 클럭 발생기(19), 그리고 GPIO 회로(20)는, 본 발명과 직접적으로 관련이 없는 공지 기술의 구성이므로 이에 대한 구체적인 동작 설명은 생략하기로 한다.
한편, 상기 제어부(15)에는, 소용량 메모리인 레지스터(Register)가 포함 구비되며, 상기 제3 접속부(13)를 통해 연결 접속된 개인용 컴퓨터 또는 노트북 컴퓨터 등과 같은 호스트(200)와 인터페이스 동작을 수행하게 된다.
예를 들어, 도 5에 도시한 바와 같이, 상기 제어부(15)에서는, 상기 제3 접속부(200)를 통해 연결 접속된 호스트(200)와의 인터페이스 동작을 수행하는 동안(S10), 상기 호스트(200)로부터 수신되는 커맨드를 확인하게 된다.
그리고, 상기 수신된 커맨드가, 예를 들어, 상기 제1 및 제2 디바이스(300,400)의 동작(Active) 모드를 슬립(Sleep) 모드로 절환 요청하는 커맨드인 경우(S11), 상기 제어부(15)에서는, 상기 제1 및 제2 디바이스와의 인터페이스를 통해, 각각의 디바이스 정보(Device Information)를 확인하게 된다.
예를 들어, 상기 디바이스 정보에는, 해당 디바이스의 모델 명(Model Name)과, 버전(Version), 그리고 제조사(Maker) 및 총 저장 용량 등의 고유 정보 중 적어도 어느 하나 이상이 포함된다.
한편, 상기 제어부(15)에서는, 상기와 같이 확인된 각각의 디바이스 정보를, 내부 레지스터(Register)에 저장하여, 가상의 제1 및 제2 디바이스(Virtual Device 1, 2)를 설정하게 되는 데(S13), 상기 디바이스 정보는, 슬립 모드로의 절환이 요청되기 이전에, 내부 레지스터에 미리 저장될 수도 있다.
그리고, 상기 제어부(15)에서는, 상기 가상의 제1 및 제2 디바이스를 슬립 모드로 절환한 후(S14), 상기 전원 공급부(14)를 동작 제어하여, 상기 제1 접속부(11)와 제2 접속부(12)에 공급되는 전원을 완전히 차단하거나, 또는 상기 제1 접속부(11)와 제2 접속부(12)의 전원 공급 전단에 설치된 전원 스위치(미도시)를 오프시켜, 상기 제1 접속부(11)와 제2 접속부(12)에 공급되는 전원을 완전히 차단할 수도 있다(S15).
한편, 상기 제어부(15)에서는, 상기 제3 접속부(13)를 통해 연결 접속된 호스트와의 인터페이스를 통해, 상기 제1 및 제2 디바이스의 슬립 모드를 동작(Active) 모드로 절환하는 경우(S16), 내부 레지스터에 설정된 가상의 제1 및 제2 디바이스를 해제하게 된다(S17).
또한, 상기 제어부(15)에서는, 상기 전원 공급부(14)를 동작 제어하여, 상기 제1 접속부(11)와 제2 접속부(12)에 전원을 공급하거나, 또는 상기 제1 접속부(11)와 제2 접속부(12)의 전원 공급 전단에 설치된 전원 스위치(미도시)를 온시켜, 상기 제1 접속부(11)와 제2 접속부(12)에 전원이 공급되도록 할 수도 있다(S18).
그리고, 상기와 같이 전원이 공급되는 제1 접속부(11)와 제2 접속부(12)를 통해 연결 접속된 제1 및 제2 디바이스(300,400)와 인터페이스를 수행하여, 동작 모드로 절환하게 된다(S19).
이에 따라, 상기 제1 디바이스(300)와 제2 디바이스(400)의 동작 모드를 슬립 모드로 절환하는 경우, 상기 제1 접속부(11)와 제2 접속부(12)에 공급되는 전원, 예를 들어, 30mA의 소비 전류가 지속적으로 공급되는 것을 완전히 차단하여, 비효율적인 전원 소비가 발생하는 것을 방지할 수 있게 된다.
또한, 상기 제1 및 제2 디바이스의 슬립 모드를 동작 모드로 절환하는 경우, 상기 제1 접속부와 제2 접속부에 전원을 공급함과 아울러, 가상의 제1 및 제2 디바이스를 해제함으로써, 상기 제1 및 제2 디바이스가 정상적으로 동작할 수 있게 된다.
이상, 전술한 본 발명의 바람직한 실시예는, 예시의 목적을 위해 개시된 것으로, 당업자라면, 이하 첨부된 특허청구범위에 개시된 본 발명의 기술적 사상과 그 기술적 범위 내에서, 또다른 다양한 실시예들을 개량, 변경, 대체 또는 부가 등이 가능할 것이다.
11 : 제1 접속부 12 : 제2 접속부
13 : 제3 접속부 14 : 전원 공급부
15 : 제어부 16 : 롬
17 : 에스램 18 : FIS 프로세서
19 : 클럭 발생기 20 : GPIO 회로
100 : 포트 멀티플레이어 200 : 호스트
300 : 제1 디바이스 400 : 제2 디바이스

Claims (10)

  1. 제1 디바이스와 연결 접속하기 위한 제1 접속부;
    제2 디바이스와 연결 접속하기 위한 제2 접속부;
    호스트와 연결 접속하기 위한 제3 접속부;
    상기 제1 내지 제3 접속부에 전원을 공급하기 위한 전원 공급부; 및
    상기 제1 및 제2 디바이스의 동작 모드를 슬립 모드로 절환하는 경우, 가상의 제1 및 제2 디바이스를 설정하여, 슬립 모드로 절환함과 아울러, 상기 제1 및 제2 접속부에 공급되는 전원을 차단하는 제어부를 포함하여 구성되는 것을 특징으로 하는 포트 멀티플라이어의 전원 제어 장치.
  2. 제 1항에 있어서,
    상기 호스트는, 개인용 컴퓨터 또는 노트북 컴퓨터이고, 상기 디바이스는, 하드디스크 드라이브(HDD), 광디스크 드라이브(ODD), 솔리드 스테이트 드라이브(SSD) 중 어느 하나인 것을 특징으로 하는 포트 멀티플라이어의 전원 제어 장치.
  3. 제 1항에 있어서,
    상기 제1 내지 제3 접속부는, 사타(SATA) 인터페이스의 하드웨어 모듈인 것을 특징으로 하는 포트 멀티플라이어의 전원 제어 장치.
  4. 제 1항에 있어서,
    상기 제어부는, 상기 제1 및 제2 디바이스에 대한 각각의 디바이스 정보로서, 모델 명, 버전, 제조사, 총 저장 용량 중 어느 하나 이상을 확인한 후, 가상의 제1 및 제2 디바이스를 레지스터 내에 설정하는 것을 특징으로 하는 포트 멀티플라이어의 전원 제어 장치.
  5. 제 1항에 있어서,
    상기 제어부는, 상기 제1 및 제2 디바이스의 슬립 모드를 동작 모드로 절환하는 경우, 상기 제1 및 제2 접속부에 전원을 공급함과 아울러, 가상의 제1 및 제2 디바이스를 해제하는 것을 특징으로 하는 포트 멀티플라이어의 전원 제어 장치.
  6. 제1 접속부에 연결 접속된 제1 디바이스와, 제2 접속부에 연결 접속된 제2 디바이스의 동작 모드를 슬립 모드로 절환하는 경우, 가상의 제1 및 제2 디바이스를, 제어부의 레지스터 내에 설정하여, 슬립 모드로 절환하는 단계; 및
    상기 제1 접속부와 제2 접속부에 공급되는 전원을 차단하는 단계를 포함하여 이루어지는 것을 특징으로 하는 포트 멀티플라이어의 전원 제어 방법.
  7. 제 6항에 있어서,
    상기 디바이스는, 하드디스크 드라이브(HDD), 광디스크 드라이브(ODD), 솔리드 스테이트 드라이브(SSD) 중 어느 하나인 것을 특징으로 하는 포트 멀티플라이어의 전원 제어 방법.
  8. 제 6항에 있어서,
    상기 제1 및 제2 접속부는, 사타(SATA) 인터페이스의 하드웨어 모듈인 것을 특징으로 하는 포트 멀티플라이어의 전원 제어 방법.
  9. 제 6항에 있어서,
    상기 절환하는 단계는, 상기 제1 및 제2 디바이스에 대한 각각의 디바이스 정보로서, 모델 명, 버전, 제조사, 총 저장 용량 중 어느 하나 이상을 확인한 후, 가상의 제1 및 제2 디바이스를, 제어부의 레지스터 내에 설정하는 것을 특징으로 하는 포트 멀티플라이어의 전원 제어 방법.
  10. 제 6항에 있어서,
    상기 제1 및 제2 디바이스의 슬립 모드를 동작 모드로 절환하는 경우, 상기 제1 및 제2 접속부에 전원을 공급함과 아울러, 가상의 제1 및 제2 디바이스를 해제하는 단계를 더 포함하여 이루어지는 것을 특징으로 하는 포트 멀티플라이어의 전원 제어 방법.
KR1020100108705A 2010-11-03 2010-11-03 포트 멀티플라이어의 전원 제어 장치 및 방법 KR20120047052A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020100108705A KR20120047052A (ko) 2010-11-03 2010-11-03 포트 멀티플라이어의 전원 제어 장치 및 방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020100108705A KR20120047052A (ko) 2010-11-03 2010-11-03 포트 멀티플라이어의 전원 제어 장치 및 방법

Publications (1)

Publication Number Publication Date
KR20120047052A true KR20120047052A (ko) 2012-05-11

Family

ID=46265939

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020100108705A KR20120047052A (ko) 2010-11-03 2010-11-03 포트 멀티플라이어의 전원 제어 장치 및 방법

Country Status (1)

Country Link
KR (1) KR20120047052A (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10955891B2 (en) 2018-01-22 2021-03-23 Samsung Electronics Co., Ltd. Storage devices, storage systems and methods of operating storage devices

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10955891B2 (en) 2018-01-22 2021-03-23 Samsung Electronics Co., Ltd. Storage devices, storage systems and methods of operating storage devices

Similar Documents

Publication Publication Date Title
CN101286086B (zh) 硬盘掉电保护方法、装置以及硬盘和硬盘掉电保护系统
US7954006B1 (en) Method and apparatus for archiving data during unexpected power loss
US9542267B2 (en) Enhanced recovery mechanisms
US8230243B2 (en) Information processing apparatus
US7437585B2 (en) Storage system and power control method therefor, adapter and power control method therefor, and storage controller and control method therefor
JP2009015752A (ja) 記憶装置
JP2011234573A (ja) 情報処理装置および情報処理装置の制御方法
TWI736834B (zh) 傳輸介面電路
TWI489296B (zh) 電腦
CN105354164A (zh) 服务器Multi-Host模块热插拔的方法及系统
TWM439202U (en) Host having power supply device to be assembled and grouped
US9116678B2 (en) I/O module with power-uninterruptible USB port
US9207741B2 (en) Storage apparatus, controller module, and storage apparatus control method
TW201626237A (zh) 伺服器節點關機技術
US7418539B2 (en) System and method for utilizing an external computing device to access storage inside an inactive computing device
KR20120047052A (ko) 포트 멀티플라이어의 전원 제어 장치 및 방법
CN104063278A (zh) 一种信息处理的方法及电子设备
KR20110091614A (ko) 독립 드라이브 전력 제어
JP2008059387A (ja) 情報処理装置、外部記憶装置および制御方法
KR101871427B1 (ko) 데이터 보호 및 복구 기능을 갖는 usb 메모리 장치
TW201535100A (zh) 電子裝置與電源管理方法
JP2013101520A (ja) 周辺機器及びその電源制御方法
WO2015151169A1 (ja) 制御装置及び電子機器
JP4503003B2 (ja) 電源バックアップシステム及びこれを具えた電子機器
US20190041935A1 (en) Power transfer synchronization for information handling system and external device

Legal Events

Date Code Title Description
WITN Withdrawal due to no request for examination