KR20120027418A - 메인/예비 보드의 스위칭 방법 및 시스템 - Google Patents

메인/예비 보드의 스위칭 방법 및 시스템 Download PDF

Info

Publication number
KR20120027418A
KR20120027418A KR1020117031399A KR20117031399A KR20120027418A KR 20120027418 A KR20120027418 A KR 20120027418A KR 1020117031399 A KR1020117031399 A KR 1020117031399A KR 20117031399 A KR20117031399 A KR 20117031399A KR 20120027418 A KR20120027418 A KR 20120027418A
Authority
KR
South Korea
Prior art keywords
board
main
failure
spare
processor
Prior art date
Application number
KR1020117031399A
Other languages
English (en)
Other versions
KR101298558B1 (ko
Inventor
유 팡
Original Assignee
지티이 코포레이션
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 지티이 코포레이션 filed Critical 지티이 코포레이션
Publication of KR20120027418A publication Critical patent/KR20120027418A/ko
Application granted granted Critical
Publication of KR101298558B1 publication Critical patent/KR101298558B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/74Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission for increasing reliability, e.g. using redundant or spare channels or apparatus
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/16Error detection or correction of the data by redundancy in hardware
    • G06F11/20Error detection or correction of the data by redundancy in hardware using active fault-masking, e.g. by switching out faulty elements or by switching in spare elements
    • G06F11/202Error detection or correction of the data by redundancy in hardware using active fault-masking, e.g. by switching out faulty elements or by switching in spare elements where processing functionality is redundant
    • G06F11/2023Failover techniques
    • G06F11/2028Failover techniques eliminating a faulty processor or activating a spare
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/16Error detection or correction of the data by redundancy in hardware
    • G06F11/20Error detection or correction of the data by redundancy in hardware using active fault-masking, e.g. by switching out faulty elements or by switching in spare elements
    • G06F11/202Error detection or correction of the data by redundancy in hardware using active fault-masking, e.g. by switching out faulty elements or by switching in spare elements where processing functionality is redundant
    • G06F11/2038Error detection or correction of the data by redundancy in hardware using active fault-masking, e.g. by switching out faulty elements or by switching in spare elements where processing functionality is redundant with a single idle spare processing component
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/30Monitoring
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/22Arrangements for detecting or preventing errors in the information received using redundant apparatus to increase reliability

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Quality & Reliability (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Hardware Redundancy (AREA)
  • Stored Programmes (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)

Abstract

본 발명은 메인/예비 보드의 스위칭 방법과 시스템을 제공하는 바, 상기 방법에는, 메인 보드의 복수개의 프로세서 중에서 하나의 프로세서를 제1 메인 프로세서로 확정하고, 기타 모든 프로세서는 보조 프로세서로 정하며; 예비 보드의 복수개의 프로세서 중에서 하나의 프로세서를 제2 메인 프로세서로 확정하고, 기타 모든 프로세서는 보조 프로세서로 정하며; 제1 메인 프로세서는 메인 보드의 보조 프로세서의 고장과 자신의 고장에 의하여 메인 보드의 고장 등급을 결정하며; 제1 메인 프로세서는 제2 메인 프로세서가 리포팅 하는 예비 보드의 보조 프로세서의 고장과 제2 메인 프로세서의 고장에 의하여 예비 보드의 고장 등급을 확정하며; 예비 보드의 고장 등급과 메인 보드의 고장 등급에 의하여 메인 보드와 예비 보드를 스위칭 시키는 처리를 포함한다. 본 발명을 통하여 다중 프로세서의 메인/예비 보드의 스위칭을 간단화 한다.

Description

메인/예비 보드의 스위칭 방법 및 시스템{METHOD AND SYSTEM FOR SWITCHING MAIN/STANDBY BOARDS}
본 발명은 통신 분야에 관한 것으로서, 특히 메인/예비 보드의 스위칭 방법 및 시스템에 관한 것이다.
현재, 신뢰성에 대한 요구가 비교적 높은 통신 설비는, 기본상 전부 단일 보드의 메인/예비 백업을 진행한다. 단일 보드의 메인/예비 백업은, 현단계 메인 단일 보드에 고장이 발생하였을 때, 다른 예비 단일 보드가 바로 고장이 발생한 메인 보드의 작업을 대체할수 있도록 함으로써 전반 시스템의 정상적인 운행을 유지하는 것을 목적으로 한다.
단일 보드의 메인/예비 스위칭의 원인은 대체로 세 가지로 구분할 수 있다.
1. 인위적인 요구에 의한 스위칭(백그라운드 인간 기계 명령 스위칭).
2. 메인 단일 보드의 치명적 고장(예를 들면, 메인 보드가 뽑혀지거나, 메인 보드의 전력공급이 중단되였거나, 메인 보드의 작동신호 소실, 메인 보드 리셋 등).
3. 메인 단일 보드의 비치명적 고장.
그 중, 메인 단일 보드의 비치명적 고장에 의한 스위칭은 원칙적으로, 우선 메인/예비 단일 보드의 고장 상태에 대하여 등급을 나누고, 단일 보드 소프트웨어로 하여금 자체 진단 기능을 이용하여 단일 보드 자체의 현재 고장 레벨(level)을 제시하도록 하며, 실시간으로 상대 보드에 통지한다. 시스템은 두 개의 단일 보드의 고장 레벨을 비교하여, 메인 단일 보드의 고장 레벨이 예비 단일 보드의 고장 레벨보다 높을 경우, 메인/예비 보드 스위칭을 진행하도록 하고, 그렇지 않을 경우, 현재 메인/예비 상태를 유지한다.
하지만, 통신 시스템 서비스 다원화 및 시스템 기능 층차의 세분화로 인하여, 불가피하게 많은 복수개의 프로세서(Micro Controller Unit, MCU로 약함)가 포함된 보드, 특히 네트워크 요소 제어 단일 보드를 출시하게 되었는 바, 이러한 단일 보드는 일반적으로 반드시 메인/예비 백업을 구현하여야 한다.
관련 기술에 있어서, 다중 프로세서 단일 보드의 응용은 종래의 단일 프로세서 단일 보드의 메인/예비 스위칭 매커니즘에 대하여 더욱 높은 요구를 제시하는 바, 구체적으로는 다음과 같은 점에서 표현된다.
우선, 다중 프로세서 단일 보드의 각 프로세서는 왕왕 독립적으로 작동한다. 즉 다른 프로세서가 없더라도 본 프로세서의 정상적인 작동이 영향을 받지 않는다. 이는 메인/예비 스위칭 제어 소프트웨어 모듈의 배치에 어려움을 가져다준다. 즉 각 프로세서에서 실행되는 프로그램에 모두 메인/예비 스위칭 제어 모듈을 포함시켜야 하는지 판단하기 어렵다.
그리고, 각 프로세서 상에서 실행되는 프로그램은 모두 각자의 고장 모니터링 매커니즘을 갖고 있으며, 복수개의 프로세서 프로그램이 동시에 고장을 모니터링 한 후, 최종 스위칭의 고장 등급(grade) 판정이 복잡해질 수 있다.
상기 두가지 점으로부터 알 수 있는 바, 종래의 단일 프로세서 단일 보드 메인/예비 스위칭 매커니즘을 이용할 경우, 다중 프로세서 단일 보드의 메인/예비 스위칭은 아주 복잡하게 된다.
본 발명은 관련 기술 중에서 단일 프로세서 단일 보드 메인/예비 스위칭 매커니즘 사용에 따른 다중 프로세서 단일 보드의 메인/예비 스위칭이 복잡한 문제를 해결하기 위하여 고안된 것으로서, 개선된 메인/예비 보드의 스위칭 방안을 제시하여 상기 문제 중의 적어도 하나를 해결하는 것을 목적으로 한다.
상기 목적을 이루기 위하여, 본 발명의 일 방면에 의하면 메인/예비 보드의 스위칭 방법을 제공한다.
본 발명에 따른 메인 보드와 예비 보드가 각각 복수개의 프로세서를 포함하는 메인/예비 보드의 스위칭 방법에서, 메인 보드의 복수개의 프로세서 중에서 하나의 프로세서를 제1메인 프로세서로 확정하고, 기타 모든 프로세서는 보조 프로세서로 정하며; 예비 보드의 복수개의 프로세서 중에서 하나의 프로세서를 제2메인 프로세서로 확정하고, 기타 모든 프로세서는 보조 프로세서로 정하며; 제1메인 프로세서는 메인 보드의 보조 프로세서의 고장과 자신의 고장에 의하여 메인 보드의 고장 등급을 결정하며; 제1메인 프로세서는 제2메인 프로세서가 리포팅 하는 예비 보드의 보조 프로세서의 고장과 제2메인 프로세서의 고장에 의하여 예비 보드의 고장 등급을 확정하며; 예비 보드의 고장 등급과 메인 보드의 고장 등급에 의하여 메인 보드와 예비 보드를 스위칭 시키는 처리를 포함한다.
또한, 예비 보드의 고장 등급과 메인 보드의 고장 등급에 의하여 메인 보드와 예비 보드를 스위칭 시킴에 있어서, 제1메인 프로세서가 메인 보드의 고장 등급과 예비 보드의 고장 등급을 비교하고; 예비 보드의 고장 등급이 메인 보드의 고장 등급보다 클 경우, 메인 보드와 예비 보드를 스위칭 시키는 처리를 포함한다.
또한, 예비 보드의 고장 등급과 메인 보드의 고장 등급에 의하여 메인 보드와 예비 보드를 스위칭 시킴에 있어서, 제1메인 프로세서에 치명적 고장이 발생하였을 경우, 메인 보드와 예비 보드를 스위칭 시키는 처리를 포함한다
또한, 제1메인 프로세서가 고장에 의하여 메인/예비 보드의 고장 등급을 확정함에 있어서, 각 고장에 대하여 각각 하나의 우선순위를 설정하는데, 그 중, 메인 프로세서의 고장의 우선순위는 보조 프로세서의 고장의 우선순위보다 높게 하며; 제1메인 프로세서가 메인/예비 보드의 고장의 우선순위에 의하여 메인/예비 보드의 고장 등급을 확정하는 처리를 포함한다
또한, 동일한 보드의 모든 프로세서의 상태가 전부 메인 상태 또는 예비상태이다.
상기 목적을 이루기 위하여, 본 발명의 다른 일 방면에 의하면 메인/예비 보드의 스위칭 시스템을 제공한다.
본 발명에 따른 메인 보드와 예비 보드를 포함하고 상기 메인 보드와 상기 예비 보드에 각각 복수개의 프로세서를 포함하는 메인/예비 보드의 스위칭 시스템에 있어서, 상기 예비 보드에는 상기 예비 보드의 보조 프로세서의 고장과 자신의 고장을 검사 및 리포팅 하는 제2메인 프로세서가 포함되고, 그 중, 상기 예비 보드 상의 상기 제2메인 프로세서를 제외한 기타 모든 프로세서는 상기 예비 보드의 보조 프로세서이며; 상기 메인 보드에는 상기 메인 보드의 보조 프로세서의 고장과 자신의 고장에 의하여 상기 메인 보드의 고장 등급을 확정하는 제1메인 프로세서가 포함되고, 그 중, 상기 메인 보드 상의 상기 제1메인 프로세서를 제외한 기타 모든 프로세서는 상기 메인 보드의 보조 프로세서이며; 상기 제2메인 프로세서가 리포팅 하는 상기 예비 보드의 보조 프로세서의 고장과 상기 제2메인 프로세서의 고장에 의하여 상기 예비 보드의 고장 등급을 확정하고; 상기 예비 보드의 고장 등급과 상기 메인 보드의 고장 등급에 의하여 상기 메인 보드와 상기 예비 보드를 스위칭 시킨다.
또한, 제1메인 프로세서는 또한 메인 보드의 고장 등급과 예비 보드의 고장 등급을 비교하기 위한 것이며,예비 보드의 고장 등급이 메인 보드의 고장 등급보다 클 경우, 메인 보드와 예비 보드를 스위칭 시킨다.
또한, 제1메인 프로세서는 또한 제1메인 프로세서에 치명적 고장이 발생하였을 경우, 메인 보드와 예비 보드를 스위칭 시키기 위한 것이다.
또한, 상기 시스템은 각 고장에 대하여 각각 하나의 우선순위를 설정하기 위한 설정 모듈을 더 포함하며, 그 중, 메인 프로세서의 고장의 우선순위는 보조 프로세서의 고장의 우선순위보다 높으며; 제1메인 프로세서는 또한 메인/예비 보드의 고장의 우선순위에 의하여 메인/예비 보드의 고장 등급을 확정하기 위한 것이다.
또한, 상기 시스템은 동일한 보드의 모든 프로세서의 상태를 전부 메인 상태 또는 예비 상태로 설정하는 제2설정 모듈을 더 포함한다.
본 발명에서는 복수개의 프로세서 중에서 하나의 메인 프로세서를 확정하고, 메인 프로세서가 모든 프로세서가 모니터링한 고장에 의하여 확정한 고장 등급에 의하여 스위칭 시킬 것인지 결정함으로써, 단일 프로세서 단일 보드 메인/예비 스위칭 매커니즘 사용에 따른 다중 프로세서 단일 보드의 메인/예비 스위칭이 복잡한 문제를 해결하며, 나아가서 다중 프로세서의 메인/예비 보드 스위칭을 간단화 하는 효과를 달성한다.
여기에서 설명되는 도면은 본 발명에 대한 이해를 돕기 위한 것으로서, 본 출원의 일부에 속하며, 본 발명의 예시적 실시예 및 이에 대한 설명은 본 발명을 설명하기 위한 것으로서, 본 발명을 제한하는 것이 아니다.
도1은 본 발명의 실시예에 의한 메인/예비 보드의 스위칭 방법에 관한 흐름도.
도2는 본 발명의 실시예에 의한 다중 프로세서 단일 보드의 프로세서 관계에 관한 모식도.
도3은 본 발명의 바람직한 실시예에 의한 다중 프로세서 예비 단일 보드의 메인/예비 스위칭 흐름도.
도4는 본 발명의 바람직한 실시예에 의한 전송 네트워크 주제어반(main control board) 상에서 에이전트(Agent) 기능을 실행하는 프로세서와 자동 교환 광네트워크(Automatically Switched Optical Network, ASON로 약함) 기능을 실행하는 프로세서 관계에 관한 모식도.
도5는 본 발명의 실시예에 의한 메인/예비 보드의 스위칭 시스템 구조에 관한 블럭도.
도6은 본 발명의 바람직한 실시예에 의한 메인/예비 보드의 스위칭 시스템 구조에 관한 블럭도.
본 발명의 실시예에서는 메인/예비 보드의 스위칭 방안을 제공하는 바, 당해 방안은 스위칭 매커니즘의 간략화를 확보할 수 있을 뿐만 아니라, 다중 프로세서의 요구를 만족시킬 수 있다. 당해 기술방안의 처리 원칙은 다음과 같다. 즉 메인 프로세서를 확정하고, 메인 프로세서에서만 메인/예비 스위칭 제어 소프트웨어 모듈을 실행하며; 각 프로세서 프로그램은 각자의 고장 모니터링을 책임지나, 각 단일 보드 상의 모든 프로세서 프로그램의 모든 고장에 대하여 통일적으로 등급 분할을 진행하고, 메인/예비 스위칭 제어 소프트웨어 모듈이 종합적인 최종 고장 등급에 의하여 스위칭 진행여부를 결정한다.
설명하여야 할 바로는, 충돌이 되지 않는 정황 하에서, 본 출원의 실시예 및 실시예 중의 특징은 서로 조합할 수 있다. 이하, 첨부된 도면과 실시예를 참조하여 본 발명에 대하여 상세히 설명하도록 한다.
하기 실시예에 있어서, 도면의 흐름도에 도시된 단계는 예를 들면 한 세트 컴퓨터가 명령을 실행할 수 있는 컴퓨터 시스템 중에서 실행될 수 있다. 또한, 흐름도에서 논리 순서를 표시 하였지만, 정황에 따라서는 이와 다른 순서에 따라 표시된 또는 기재된 단계를 실행할 수 있다.
본 발명의 실시예에 의하면, 메인 보드와 예비 보드 전부에 복수개의 프로세서가 포함된 정황하에서의 메인/예비 보드의 스위칭 방법을 제공한다., 도1은 본 발명의 실시예에 의한 메인/예비 보드의 스위칭 방법에 관한 흐름도이다. 도1에 도시된 바와 같이, 당해 방법에는 하기의 S102 내지 S106 단계가 포함된다.
S102 단계: 메인 보드의 복수개의 프로세서 중에서 하나의 프로세서를 제1메인 프로세서로 확정하고, 기타 모든 프로세서는 보조 프로세서로 하며; 예비 보드의 복수개의 프로세서 중에서 하나의 프로세서를 제2메인 프로세서로 확정하고, 기타 모든 프로세서는 보조 프로세서로 한다.
S104 단계: 제1메인 프로세서는 메인 보드의 보조 프로세서가 리포팅 하는 고장과 자신의 고장에 의하여 메인 보드의 고장 등급을 확정하고, 제1메인 프로세서는 예비 보드의 보조 프로세서가 리포팅 하는 고장과 제2메인 프로세서의 고장에 의하여 예비 보드의 고장 등급을 확정한다. 설명하여야 할 바로는, 제2메인 프로세서가 예비 보드의 보조 프로스세가 리포팅 하는 고장과 제2메인 프로세서 자신의 고장에 의하여 예비 보드의 고장 등급을 확정할 수도 있다.
S106 단계: 예비 보드의 고장 등급과 메인 보드의 고장 등급에 의하여 메인 보드와 예비 보드를 스위칭 시킨다. 설명하여야 할 바로는, 제1등급의 고장이 가장 엄중한 고장이고, 제2등급의 고장이 그 다음 엄중한 고장이며, 이러한 방식으로 차례대로 유추된다.
S106 단계에 있어서, 제1메인 프로세서가 메인 보드의 고장 등급과 예비 보드의 고장 등급을 비교한다(그 중, 각 고장에 대하여 각각 하나의 우선순위를 설정할수 있다. 메인 프로세서의 고장 우선순위는 보조 프로세서의 고장 우선순위보다 높으며, 메인 프로세서는 고장의 우선순위에 의하여 메인/예비 보드의 고장 등급을 확정한다). 그 다음, 예비 보드의 고장 등급이 메인 보드의 고장 등급보다 클 경우, 메인 보드와 예비 보드를 스위칭 시킨다.
바람직 하게는, S106 단계에서, 만일 제1메인 프로세서에 치명적 고장이 발생하였을 경우, 메인 보드와 예비 보드를 스위칭 시킨다.
단일 보드 메인/예비 스위칭의 입도를 확정하려면 반드시 전체 단일 보드를 스위칭 시켜야 하며, 각 프로세서에 대하여 독립적으로 스위칭을 하여서는 안된다. 즉 각 단일 보드 상의 복수개의 프로세서는 전부 메인 상태이거나 예비 상태이여야 한다.
이하, 첨부된 도면을 참조하여 상기 단계에 대하여 상세히 설명하도록 한다.
도2는 본 발명의 실시예에 의한 다중 프로세서 단일 보드의 프로세서 관계에 대한 모식도이다. 도2에 도시된 바와 같이, 다중 프로세서 프로그램의 시스템에서의 기능에 의하여 해당 단일 보드의 메인 프로세서를 결정한다. 메인 프로세서 프로그램만 메인/예비 스위칭 제어 모듈을 실행하고, 메인/예비 스위칭의 논리 판단을 진행하며, 기타 프로세서 프로그램은 모두 메인/예비 스위칭 제어 모듈을 실행하지 않는다. 그 외, 도2에 도시된 바와 같이, 다중 프로세서의 고장에 대하여 통일적인 우선순위 분류를 진행하는 바, 메인 프로세서의 고장 우선순위가 가장 높게 하고, 기타 프로세서의 고장 우선순위를 낮추나, 각 프로세서는 하나의 우선순위를 갖고 있어야 한다.
도3은 본 발명의 바람직한 실시예에 의한 다중 프로세서 예비 단일 보드의 메인/예비 스위칭 흐름도이다. 도3에 도시된 바와 같이, 해당 흐름도에는 S301 단계 내지 S306 단계가 포함된다.
S301 단계: 메인 프로세서가 실시간으로 기타 비메인 프로세서의 치명적 고장 및 자신의 비치명적 고장을 모니터링 하고, 또 실시간으로 기타 비메인 프로세서의 비치명적 고장(비메인 프로세서 자체로 모니터링 하고 또 메인 프로세서로 통지함)을 업데이트 시킨다.
S302 단계: 메인 프로세서가 본 보드(즉, 메인 보드)의 기타 비메인 프로세서의 치명적 고장, 비치명적 고장 및 메인 프로세서 자신의 비치명적 고장을 종합하여, 최종적으로 본 보드의 비치명적 고장 등급을 취득하여 상대 보드(즉, 예비 보드)로 통지한다.
S303 단계: 메인 프로세서가 실시간으로 상대 보드 메인 프로세서의 치명적 고장(즉, 상대 보드의 치명적 고장)을 모니터링 하고, 상대 보드의 비치명적 고장(상대 보드가 실시간으로 통지함)을 실시간으로 업데이트 시킨다.
S304 단계: 메인 프로세서가 상대 보드의 치명적 고장과 비치명적 고장을 종합하여 상대 보드의 고장 등급을 취득한다.
S305 단계: 메인 프로세서가 본 보드와 상대 보드의 고장 등급을 비교한다.
S306 단계: 상대 보드 고장 등급이 본 보드 고장 등급보다 높으면, 메인/예비 스위칭을 개시하고; 그렇지 않을 경우, 현재 메인/예비 상태를 유지하고 메인 프로세서는 계속하여 모니터링을 진행한다. 설명하여야 할 바로는, 제1등급의 고장이 가장 엄중한 고장이고, 제2등급의 고장이 그 다음 엄중한 고장이며, 이러한 방식으로 순서대로 유추된다.
이하, 전송 네트워크 주제어반을 예로 하고 도면을 참조하여, 본 발명의 실시예의 구현 과정에 대하여 상세히 설명하도록 한다.
도4는 본 발명의 바람직한 실시예에 의한 전송 네트워크 주제어반 상에서 에이전트(Agent) 기능을 실행하는 프로세서와ASON(자동 교환 광네트워크) 기능을 실행하는 프로세서 관계에 대한 모식도이다. 도4에 도시된 바와 같이, 전송 네트워크 설비의 주제어반은 일반적으로 모두 Agent 프로그램을 실행하나, 네트워크 스마트 관리의 수요가 날로 증가됨에 따라 ASON 기능은 필수적인 기능으로 되고 있다. 제어 평면과 관리 평면의 분리 및 시스템 집적도를 낮추지 않을 것을 종합적으로 고려하여, 많은 업체들에서는 일반적으로 Agent와 ASON을 모두 주제어반 상에 구현하고, 또한 부동한 프로세서에 의하여 따로 실행하고 있다.
주제어반은 반드시 전체 단일 보드를 스위칭 시켜야 하고, Agent와 ASON의 독립적인 스위칭을 허용하지 않는다. 즉 각 주제어반 상의 Agent와 ASON은 전부 메인 상태 또는 예비 상태이다.
우선, Agent를 주제어반의 메인 프로세서 프로그램으로 확정한다. 즉 Agent만 메인/예비 스위칭 제어 모듈을 실행하여 메인/예비 스위칭의 논리 판단을 진행하며, ASON은 메인/예비 스위칭 제어 모듈을 실행하지 않는다. 두 개의 프로세서만 존재하고 Agent를 메인 프로세서로 정하였기에, Agent는 ASON 보다 우선순위가 높다.
Agent와 ASON은 각각 자신의 메모리 카드 고장, 데이터베이스 이상, 메인/예비 보드간의 통신 이상 등 비치명적 고장을 모니터링 한다. 메인 프로세서 프로그램 Agent는 본 보드 ASON의ASON 프로세서 부재위((not in position), ASON 작동신호 소실(작동신호는 소프트웨어가 정상적인 실행 여부를 판단하는 것으로서 소프트웨어에 의해 생성되며, 작동신호 소실 상황에는, 단일 보드 뽑힘(단일 보드 부재위 고장이 동시에 존재), 프로세서 전력 정지, 프로세서에 소프트웨어 프로그램이 없음, 소프트웨어 프로그램 다운, 단일 보드 리셋 등) 등 치명적인 고장을 모니터링 한다.
메인 프로세서 프로그램 Agent는 ASON의 치명적 고장, 비치명적 고장 및 Agent 자신의 비치명적 고장을 종합하여, 본 보드의 최종적인 비치명적 고장 등급을 취득한다.
메인 프로세서 프로그램 Agent의 치명적 고장은 상대 보드 Agent가 모니터링 하며, 그 고장에는 Agent 프로세서 부재위, Agent 작동신호 소실 등이 포함된다.
본 보드의 치명적 고장은 바로 메인 프로세서 프로그램 Agent의 치명적 고장이다.
위 규정에 의하여 주제어반의 고장 등급을 취득할 수 있는 바, 표1에 표시된 바와 같다.
주제어반 고장 등급
고장 등급(BIN) 고장 현상
고 4비트 저 4비트
1111 1111 단일 보드(Agent) 부재위/단일 보드(Agent) 작동신호 소실
0111 xxxx ASON 부재위/ASON 작동신호 소실
0011 xxxx ASON 고장1
0010 xxxx ASON 고장2
0001 xxxx ASON 고장3
Xxxx 0111 Agent 고장1
Xxxx 0011 Agent 고장2
여기서, 제1항 고장 등급 0xFF는 최고 고장 등급으로서, 단일 보드의 치명적 고장이며; 기타 고장 등급은 모두 단일 보드의 비치명적 고장이다.
고장 등급을 두개 부분으로 나누는 것은 Agent와 ASON에 동시에 비치명적 고장이 발생하였을 때, 두 부분의 고장 세부사항을 구체적으로 나타내기 위한 것으로서, 메인/예비 보드의 구체적인 고장 등급에 대한 비교에 유리하다.
메인/예비 스위칭 논리는 메인 단일 보드의 고장 레벨이 예비 단일 보드의 고장 레벨보다 높을 때 메인/예비 보드 스위칭을 진행하여야 하며, 그렇지 않을 경우 현재 메인/예비 상태를 유지하는 것이다.
위의 원칙에 의하여, 몇가지 구체적인 상황을 분석할 수 있다.
상황1: Agent가 부재위(즉 주제어반 단일 보드가 부재위)이고 Agent의 작동신호가 소실되는 것은 우선순위가 가장 높은 메인/예비 스위칭 조건이다. 즉 주제어반에 이 두 가지 상황이 발생하면, 이때의 ASON의 고장 상태에 상관없이 예비 보드 주제어반은 자동적으로 메인 보드로 스위칭 되는 바, 하기 표2 및 표3에 표시된 바와 같다.
주제어반 고장 상태 A
메인 예비
ASON OK NG
Agent NG OK
주제어반 고장 상태 B
메인 예비
ASON NG OK
Agent OK NG
표2 중의 A 상황에 있어서, 현재 예비 주제어반은 반드시 메인/예비 스위칭을 개시한다(ASON 스위칭 후, 자신의 상태를 판단하여 재배치를 하지 않는 결정을 내림으로써 서비스의 중단을 피할 수 있다).
표3 중의 B 상황에 있어서, 현재 예비 주제어반은 필연적으로 메인/예비 스위칭을 개시할 수 없다.
상기 원칙의 출발점은, 두 주제어반 상의 부동한 ASON과 Agent가 전부 정상적으로 실행될 경우, 동일한 시간에 모두 효력 상실이 나타날 수 있는 확률이 아주 낮은 것이다.
Agent 리셋이 Agent 작동신호 소실을 일으키는 최고 우선순위 메인/예비 스위칭 조건은 표4에 표시된 바와 같다.
주제어반 고장 상태 C
메인 예비
ASON OK 부재위
Agent OK OK
표4의 C 상황 하에서,
메인 보드 Agent 리셋은 스위칭을 일으키나, 스위칭에 성공한 후, 다시 스위칭 하여 돌아가 위의 상태를 회복한다. 메인 보드 ASON 또는 예비 Agent 리셋은 스위칭을 발생시키지 않는다.
메인/예비 보드에 전부 ASON부재위/ASON 작동신호 소실 상황이 존재하면, 계속하여 Agent 고장 등급을 비교하여, 메인/예비 ASON이 전부 효력을 상실한 상황에서 Agent가 정확하게 스위칭 되도록 보장하여야 한다.
위에서 알 수 있는 바와 같이, ASON 메인/예비 모듈 사이에 통신 채널이 존재하지만, Agent는 메인/예비 스위칭의 제어 프로그램으로서, 본 단일 보드 상의 ASON의 고장 상태만 수집하면 되고, 상대 보드 상의 ASON의 고장 상태를 수집할 필요가 없다.
본 실시예에 의하면, 주제어반에 비록 Agent와 ASON 두 프로그램이 존재 하지만, Agent만 메인/예비 스위칭 제어 모듈을 실행하여 Agent와 ASON 메인/예비 상태의 일치성을 확보하며; Agent와 ASON의 고장 상태는 최종적으로 단일 보드의 고장 등급으로 합병되고, 또한 Agent 프로그램 하나의 출구로 상대 보드에 통지하며; 원 단일 Agent 주제어반의 메인/예비 스위칭 논리의 일치성을 유지하고, 고장 등급에 대해서만 분류를 더 진행한다.
본 발명의 실시예에 의하면, 메인/예비 보드의 스위칭 시스템을 제공한다. 이 시스템은 메인 보드와 예비 보드를 포함하고, 그 중, 상기 메인 보드와 상기 예비 보드에는 모두 복수개의 프로세서가 포함된다. 도5는 본 발명의 실시예에 의한 메인/예비 보드의 스위칭 시스템 구조 블럭도이다.
도5에 도시된 바와 같이,
예비 보드에는 예비 보드의 보조 프로세서의 고장과 자신의 고장을 검사 및 리포팅 하기 위한 제2메인 프로세서(54)가 포함되며, 그 중, 예비 보드 상의 제2메인 프로세서를 제외한 기타 모든 프로세서는 예비 보드의 보조 프로세서이다. 메인 보드에는 제2메인 프로세서(54)에 연결된, 메인 보드의 모든 보조 프로세서가 리포팅 하는 고장과 자신의 고장에 의하여 메인 보드의 고장 등급을 확정하기 위한 제1메인 프로세서(52)가 포함되며, 그 중, 메인 보드 상의 제1메인 프로세서를 제외한 기타 모든 프로세서는 메인 보드의 보조 프로세서이다. 제2메인 프로세서(54)가 리포팅 하는 모든 예비 보드의 보조 프로세서의 고장과 제2메인 프로세서(54)의 고장에 의하여 예비 보드의 고장 등급을 확정하고; 예비 보드의 고장 등급과 메인 보드의 고장 등급에 의하여 메인 보드와 예비 보드를 스위칭 시킨다.
바람직 하게는, 제1메인 프로세서(52)는 또 메인 보드의 고장 등급과 예비 보드의 고장 등급을 비교하고, 또 예비 보드의 고장 등급이 메인 보드의 고장 등급보다 클 경우, 메인 보드와 예비 보드를 스위칭 시킨다. 바람직 하게는, 제1메인 프로세서는 제1메인 프로세서(52)에 치명적 고장이 발생한 경우 메인 보드와 예비 보드를 스위칭 시키는데도 사용된다.
도6은 본 발명의 바람직한 실시예에 의한 메인/예비 보드의 스위칭 시스템 구조 블럭도이다. 도6에 도시된 바와 같이, 해당 시스템에는 또 제1설정 모듈(62)이 포함되며, 제1설정 모듈(62)은 각 고장에 대하여 전부 각각 하나의 우선순위를 설정하는데, 그 중 메인 프로세서의 고장의 우선순위는 보조 프로세서의 고장의 우선순위보다 높다. 구체적으로 말하면, 제1메인 프로세서(52)는 메인/예비 보드의 고장의 우선순위에 의하여 메인/예비 보드의 고장 등급을 확정하는데도 사용된다.
도6에 도시된 바와 같이, 해당 시스템에는 또 제2설정 모듈(64)이 포함된다.
제2설정 모듈(64)은 동일한 보드에 속하는 프로세서의 상태를 전부 메인 상태 또는 예비 상태로 설정하기 위한 것이다. 설명하여야 할 바로는, 당해 제1설정 모듈(62)과 제2설정 모듈(64)은 메인 보드의 메인 프로세서의 내부에 위치될 수 있거나 메인 보드의 메인 프로세서의 외부에 위치할 수 있다. 또한 제1설정 모듈(62)과 제2설정 모듈(64)은 예비 보드 중에 위치할 수도 있다.
요약하여 말하면, 상기 실시예을 통하여, 우선 다중 프로세서 단일 보드의 메인/예비 스위칭 논리의 집행자를 줄이고, 메인 프로세서를 확정하며, 단일 보드 전체 스위칭의 입도를 확정한다. 그 다음, 다중 프로세서의 경우의 단일 보드의 비치명적 고장과 치명적 고장의 조합을 정의하여, 다중 프로세서의 고장을 전부 메인 프로세서에 통일시켜 처리를 진행한다. 본 발명의 상기 실시예에 의하여, 다중 프로세서의 단일 보드 메인/예비 스위칭은 최종적으로 메인 프로세서의 메인/예비 스위칭으로 간략화되기 때문에, 메인/예비 스위칭 제어의 복잡성을 최소화 하고, 다중 프로세서 단일 보드 메인/예비 스위칭의 논리의 명확성을 유지한다.
당업자는, 상기 본 발명의 각 모듈 또는 각 단계는 통상의 컴퓨터 장치를 통하여 구현할 수 있으며, 이들은 단일 컴퓨터 장치에 집중되거나 또는 복수개의 컴퓨터 장치로 구성된 네트워크상에 분포될 수 있으며, 이들은 선택적으로 컴퓨터 장치에서 실행 가능한 프로그램 코드에 의하여 실현될 수 있기 때문에, 이들을 메모리장치에 저장하여 컴퓨터 장치로 실행하거나, 또는 이들을 각각 집적 회로 모듈로 제작하거나, 또는 이들 중의 복수개의 모듈 또는 단계를 단일 직접 회로 모듈로 제작하여 실현할 수 있음을 이해하여야 할 것이다. 이로써 본 발명은 어떠한 특정된 하드웨어와 소프트웨어 결합의 제한을 받지 않는다.
이상의 기술은 본 발명의 바람직한 실시예에 대한 설명에 지나지 않으며 본 발명은 상술한 실시예에 의하여 한정되는 것은 아니다. 본 발명이 속하는 기술분야의 통상의 지식을 가진 자라면 얼마든지 다양하게 변경하여 실시할 수 있을 것이다. 본발명의 정신과 원칙을 벗어나지 않는 범위에서 진행된 수정, 대체, 개선 등은 모두 본 발명의 보호범위에 속한다.

Claims (10)

  1. 메인 보드와 예비 보드가 각각 복수개의 프로세서를 포함하는 메인/예비 보드의 스위칭 방법에서,.
    상기 메인 보드의 복수개의 프로세서 중에서 하나의 프로세서를 제1메인 프로세서로 확정하고, 기타 모든 프로세서는 보조 프로세서로 정하며; 상기 예비 보드의 복수개의 프로세서 중에서 하나의 프로세서를 제2메인 프로세서로 확정하고, 기타 모든 프로세서는 보조 프로세서로 정하며;
    상기 제1메인 프로세서는 상기 메인 보드의 보조 프로세서의 고장과 자신의 고장에 의하여 상기 메인 보드의 고장 등급을 결정하며;
    상기 제1메인 프로세서는 상기 제2메인 프로세서가 리포팅 하는 상기 예비 보드의 보조 프로세서의 고장과 상기 제2메인 프로세서의 고장에 의하여 상기 예비 보드의 고장 등급을 확정하며;
    상기 예비 보드의 고장 등급과 상기 메인 보드의 고장 등급에 의하여 상기 메인 보드와 상기 예비 보드를 스위칭 시키는 처리를 포함하는 것을 특징으로 하는 메인/예비 보드의 스위칭 방법.
  2. 제1항에 있어서, 상기 예비 보드의 고장 등급과 상기 메인 보드의 고장 등급에 의하여 상기 메인 보드와 상기 예비 보드를 스위칭 시킴에 있어서,
    상기 제1메인 프로세서가 상기 메인 보드의 고장 등급과 상기 예비 보드의 고장 등급을 비교하고;
    상기 예비 보드의 고장 등급이 상기 메인 보드의 고장 등급보다 클 경우, 상기 메인 보드와 상기 예비 보드를 스위칭 시키는 처리를 포함하는 것을 특징으로 하는 메인/예비 보드의 스위칭 방법.
  3. 제1항에 있어서, 상기 예비 보드의 고장 등급과 상기 메인 보드의 고장 등급에 의하여 상기 메인 보드와 상기 예비 보드를 스위칭 시킴에 있어서,
    상기 제1메인 프로세서에 치명적 고장이 발생하였을 경우, 상기 메인 보드와 상기 예비 보드를 스위칭 시키는 처리를 포함하는 것을 특징으로 하는 메인/예비 보드의 스위칭 방법.
  4. 제1항 내지 제3항 중 어느 한 항에 있어서, 제1메인 프로세서가 고장에 의하여 메인/예비 보드의 고장 등급을 확정함에 있어서,
    각 고장에 대하여 각각 하나의 우선순위를 설정하는데, 그 중, 메인 프로세서의 고장의 우선순위는 보조 프로세서의 고장의 우선순위보다 높으며;
    상기 제1메인 프로세서가 메인/예비 보드의 고장의 우선순위에 의하여 상기 메인/예비 보드의 고장 등급을 확정하는 처리를 포함하는 것을 특징으로 하는 메인/예비 보드의 스위칭 방법.
  5. 제1항 내지 제3항 중 어느 한 항에 있어서, 동일한 보드의 모든 프로세서의 상태가 전부 메인 상태 또는 예비 상태인 것을 특징으로 하는 메인/예비 보드의 스위칭 방법.
  6. 메인 보드와 예비 보드를 포함하고 상기 메인 보드와 상기 예비 보드에 각각 복수개의 프로세서를 포함하는 메인/예비 보드의 스위칭 시스템에 있어서,
    상기 예비 보드에는
    상기 예비 보드의 보조 프로세서의 고장과 자신의 고장을 검사 및 리포팅 하는 제2메인 프로세서가 포함되고, 그 중, 상기 예비 보드 상의 상기 제2메인 프로세서를 제외한 기타 모든 프로세서는 상기 예비 보드의 보조 프로세서이며;
    상기 메인 보드에는
    상기 메인 보드의 보조 프로세서의 고장과 자신의 고장에 의하여 상기 메인 보드의 고장 등급을 확정하는 제1메인 프로세서가 포함되고, 그 중, 상기 메인 보드 상의 상기 제1메인 프로세서를 제외한 기타 모든 프로세서는 상기 메인 보드의 보조 프로세서이며; 상기 제2메인 프로세서가 리포팅 하는 상기 예비 보드의 보조 프로세서의 고장과 상기 제2메인 프로세서의 고장에 의하여 상기 예비 보드의 고장 등급을 확정하고; 상기 예비 보드의 고장 등급과 상기 메인 보드의 고장 등급에 의하여 상기 메인 보드와 상기 예비 보드를 스위칭 시킨는 것을 특징으로 하는 메인/예비 보드의 스위칭 시스템.
  7. 제6항에 있어서, 상기 제1메인 프로세서는 또한 상기 메인 보드의 고장 등급과 상기 예비 보드의 고장 등급을 비교하기 위한것이며, 상기 예비 보드의 고장 등급이 상기 메인 보드의 고장 등급보다 클 경우, 상기 메인 보드와 상기 예비 보드를 스위칭 시킨는 것을 특징으로 하는 메인/예비 보드의 스위칭 시스템.
  8. 제6항에 있어서, 상기 제1메인 프로세서는 또한 상기 제1메인 프로세서에 치명적 고장이 발생하였을 경우, 상기 메인 보드와 상기 예비 보드를 스위칭 시키기 위한 것임을 특징으로 하는 메인/예비 보드의 스위칭 시스템.
  9. 제6항 내지 제8항 중 어느 한 항에 있어서,
    각 고장에 대하여 하나의 우선순위를 설정하기 위한 제1설정 모듈을 더 포함하며, 그 중, 메인 프로세서의 고장의 우선순위는 보조 프로세서의 고장의 우선순위보다 높으며;
    상기 제1메인 프로세서는 또한 메인/예비 보드의 고장의 우선순위에 의하여 상기 메인/예비 보드의 고장 등급을 확정하기 위한 것임을 특징으로 하는 메인/예비 보드의 스위칭 시스템.
  10. 제6항 내지 제8항 중 어느 한 항에 있어서,
    동일한 보드의 모든 프로세서의 상태를 전부 메인 상태 또는 예비 상태로 설정하는 제2설정 모듈을 더 포함하는 것을 특징으로 하는 메인/예비 보드의 스위칭 시스템.
KR1020117031399A 2009-06-24 2010-04-23 메인/예비 보드의 스위칭 방법 및 시스템 KR101298558B1 (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
CN2009101502697A CN101635646B (zh) 2009-06-24 2009-06-24 主/备板卡的倒换方法及系统
CN200910150269.7 2009-06-24
PCT/CN2010/072139 WO2010148758A1 (zh) 2009-06-24 2010-04-23 主/备板卡的倒换方法及系统

Publications (2)

Publication Number Publication Date
KR20120027418A true KR20120027418A (ko) 2012-03-21
KR101298558B1 KR101298558B1 (ko) 2013-08-22

Family

ID=41594714

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020117031399A KR101298558B1 (ko) 2009-06-24 2010-04-23 메인/예비 보드의 스위칭 방법 및 시스템

Country Status (6)

Country Link
US (1) US9337892B2 (ko)
EP (1) EP2437430B1 (ko)
JP (1) JP2012531138A (ko)
KR (1) KR101298558B1 (ko)
CN (1) CN101635646B (ko)
WO (1) WO2010148758A1 (ko)

Families Citing this family (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101635646B (zh) * 2009-06-24 2012-11-28 中兴通讯股份有限公司 主/备板卡的倒换方法及系统
CN102271047B (zh) * 2010-06-02 2013-09-25 杭州华三通信技术有限公司 主备倒换方法及主控板、线卡板
CN102035683B (zh) * 2010-12-20 2013-05-22 新邮通信设备有限公司 一种主备板倒换的控制方法和系统
CN102143002A (zh) * 2011-04-07 2011-08-03 中兴通讯股份有限公司 一种单板备份方法及系统
JP6090335B2 (ja) * 2013-01-15 2017-03-08 富士通株式会社 情報処理装置
US10181991B1 (en) * 2015-09-30 2019-01-15 The Directv Group, Inc. Method and system for resetting processors of a gateway device
CN105530121B (zh) * 2015-12-03 2018-12-14 福建星网锐捷网络有限公司 一种主从管理板切换控制方法及装置
CN105682079B (zh) * 2016-01-28 2020-06-09 南京秦淮紫云创益企业服务有限公司 用户识别卡控制方法及终端
CN105974879B (zh) * 2016-06-27 2019-08-13 北京广利核系统工程有限公司 数字仪控系统中的冗余控制设备、系统及控制方法
CN107766198B (zh) * 2016-08-23 2020-11-10 佛山市顺德区顺达电脑厂有限公司 服务器主板监测系统
CN107948106A (zh) * 2017-11-23 2018-04-20 盛科网络(苏州)有限公司 一种用于交换机的选择主交换板的方法和装置
CN110874926A (zh) 2018-08-31 2020-03-10 百度在线网络技术(北京)有限公司 智能路侧单元
CN109552085B (zh) * 2019-01-09 2024-01-30 上海蔚来汽车有限公司 电动汽车的充电装置和充电方法
CN110543224B (zh) * 2019-09-05 2023-06-20 大连久鹏电子系统工程有限公司 一种主从mcu内外多重监视定时器协同复位的系统及方法
CN110971462A (zh) * 2019-12-09 2020-04-07 深信服科技股份有限公司 一种设备切换方法、装置、设备及存储介质
CN113742165B (zh) * 2021-07-23 2024-05-24 文华学院 双主控设备及主备控制方法
CN113949622A (zh) * 2021-10-18 2022-01-18 湖南兴天电子科技有限公司 网络通信方法、系统、装置及计算机可读存储介质
CN115616894B (zh) * 2022-12-05 2023-03-14 成都国星宇航科技股份有限公司 一种卫星系统控制方法、卫星系统及设备

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR930010291B1 (ko) * 1990-12-31 1993-10-16 한국전기통신공사 이중화된 프로세서의 동작/대기 결정 방법
JP3447404B2 (ja) * 1994-12-08 2003-09-16 日本電気株式会社 マルチプロセッサシステム
JPH08235009A (ja) * 1995-02-22 1996-09-13 Hitachi Ltd 自動システム縮退検出方法
US7120118B2 (en) 2001-10-18 2006-10-10 Intel Corporation Multi-path analysis for managing machine communications in a network
KR100408047B1 (ko) * 2001-12-24 2003-12-01 엘지전자 주식회사 이동통신 시스템의 프로세서 보드 이중화 장치 및 방법
US20060272830A1 (en) * 2002-09-23 2006-12-07 R. Giovanni Fima Systems and methods for monitoring and controlling water consumption
GB2421661A (en) 2004-12-24 2006-06-28 Ote S P A Self-diagnosis of faults in radio system with redundancy units
CN100382504C (zh) 2005-07-14 2008-04-16 广东省电信有限公司研究院 自动交换光网络中主备保护的跨域端到端连接的建立方法
US7533297B2 (en) * 2006-09-14 2009-05-12 International Business Machines Corporation Fault isolation in a microcontroller based computer
CN101145895A (zh) * 2007-09-20 2008-03-19 中兴通讯股份有限公司 主备设备倒换方法
CN101334744B (zh) * 2007-12-27 2012-05-23 华为技术有限公司 一种检测多处理器系统故障的方法、系统和装置
CN101635646B (zh) 2009-06-24 2012-11-28 中兴通讯股份有限公司 主/备板卡的倒换方法及系统

Also Published As

Publication number Publication date
EP2437430A1 (en) 2012-04-04
US9337892B2 (en) 2016-05-10
JP2012531138A (ja) 2012-12-06
CN101635646B (zh) 2012-11-28
CN101635646A (zh) 2010-01-27
EP2437430B1 (en) 2020-03-04
WO2010148758A1 (zh) 2010-12-29
US20120112561A1 (en) 2012-05-10
EP2437430A4 (en) 2012-11-07
KR101298558B1 (ko) 2013-08-22

Similar Documents

Publication Publication Date Title
KR101298558B1 (ko) 메인/예비 보드의 스위칭 방법 및 시스템
CN113014634B (zh) 集群选举处理方法、装置、设备及存储介质
CN102916825A (zh) 一种双机热备系统的管理设备、管理方法及双机热备系统
CN107992382A (zh) 一种计算机联锁系统及其冗余切换方法
CN102843264B (zh) 高速串行总线网络中双主机的控制方法
CN103607297A (zh) 一种计算机集群系统的故障处理方法
CN111459639B (zh) 一种支持全球多机房部署的分布式任务管理平台及方法
CN110609760A (zh) 一种防止服务器误触发降频的系统
US6192485B1 (en) Redundant apparatus
CN101557307B (zh) 调度自动化系统应用状态管理方法
CN111309132B (zh) 一种服务器多档位电源冗余的方法
US7058170B2 (en) Method for operating and apparatus for a back-plane supporting redundant circuit cards
CN110677288A (zh) 一种通用于多场景部署的边缘计算系统及方法
CN110275120B (zh) 应用于数据中心的电源故障监测方法、系统及终端设备
Gohil et al. Redundancy management and synchronization in avionics communication products
CN106789139A (zh) 一种多点故障处理方法及装置
CN100490343C (zh) 一种通讯设备中主备用单元倒换的实现方法和装置
US8762597B2 (en) Method and apparatus for switching the main/standby single board
KR950010490B1 (ko) 전전자 교환 시스템에서의 제어시스템의 이중화 운용 방법
CN103716186A (zh) 具有网络故障容错能力的人工话务系统及其方法
CN114750774B (zh) 安全监测方法和汽车
WO2024119777A1 (zh) 框式设备通信链路异常处理方法、框式设备及介质
KR960010879B1 (ko) 공통의 버스 자원을 공유한 다수 프로세서의 버스 이중화 제어 및 버스 이상 상태 발생시 복구 처리방법
CN116238569A (zh) 主备平台切换方法、装置、设备、系统及介质
CN117478492A (zh) 一种时钟系统的故障诊断方法、装置及时钟系统

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20160719

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20170726

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20180725

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20190725

Year of fee payment: 7